--- /srv/rebuilderd/tmp/rebuilderdqb2na8/inputs/qemu-system-arm_10.0.6+ds-0+deb13u2_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdqb2na8/out/qemu-system-arm_10.0.6+ds-0+deb13u2_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-11-04 13:40:44.000000 debian-binary │ --rw-r--r-- 0 0 0 1436 2025-11-04 13:40:44.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4137608 2025-11-04 13:40:44.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1432 2025-11-04 13:40:44.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 4138524 2025-11-04 13:40:44.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x28849c │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xdddffc 0x00dddffc 0x00dddffc 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xdde034 0x00dde034 0x00dde034 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xdde028 0xdde028 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xdde060 0xdde060 R E 0x10000 │ │ │ │ LOAD 0xde2470 0x00de2470 0x00de2470 0x712f18 0x73ba60 RW 0x10000 │ │ │ │ DYNAMIC 0x1408c2c 0x01408c2c 0x01408c2c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xdde008 0x00dde008 0x00dde008 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xdde040 0x00dde040 0x00dde040 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xde2470 0x00de2470 0x00de2470 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xde2470 0x00de2470 0x00de2470 0x62db90 0x62db90 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00097050 097050 0b495c 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0014b9ac 14b9ac 00cca8 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00158654 158654 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00158a54 158a54 121e20 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0027a874 27a874 001f50 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0027c7c4 27c7c4 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0027c7d0 27c7d0 002f0c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0027f6e0 27f6e0 9342d4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00bb39b4 bb39b4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00bb39c0 bb39c0 22a63c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00dddffc dddffc 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00dde004 dde004 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00dde008 dde008 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0027f6e0 27f6e0 9342f4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00bb39d4 bb39d4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00bb39e0 bb39e0 22a654 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00dde034 dde034 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00dde03c dde03c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00dde040 dde040 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00de2470 de2470 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00de2470 de2470 000ce8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00de3158 de3158 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00de3160 de3160 625acc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 01408c2c 1408c2c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 01408e0c 1408e0c 0071f0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 01410000 1410000 0e5388 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1058,565 +1058,565 @@ │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1057: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1058: 0151c8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1059: 0069cec4 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1060: 014e7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1061: 009f03ec 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1061: 009f040c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1062: 0142327c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 009c2b0c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 009c2b2c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 0151cdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 014f0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1066: 014f5578 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1067: 014eb928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1068: 01416184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 0151b3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 00abe9c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 009b907c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00b42760 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00abe9e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 009b909c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00b42780 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 0151c0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 0151d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 0151bef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1076: 014e4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 013bd0a8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 0151c79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 00ac23dc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 00ac23fc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 002ba190 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 0151d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 0151c31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 014f0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 00b29488 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 00b294a8 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 0151cb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1086: 014e12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00b1f00c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ - 1088: 0084ed84 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ + 1087: 00b1f02c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1088: 0084eda4 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1089: 0151bcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1090: 005195ec 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1091: 00acf2ac 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1091: 00acf2cc 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1092: 014e75c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1093: 00b731e0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1093: 00b73200 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1094: 0151bba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1095: 0151d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1096: 014f14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1097: 0151b558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1098: 00918980 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1099: 00b554f8 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1098: 009189a0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1099: 00b55518 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1100: 014ed718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1101: 01453524 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1102: 014f3f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1103: 00ab8bdc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1103: 00ab8bfc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1104: 013ba39c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1105: 014f2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1106: 0151c0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1107: 0151c6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1108: 014e08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1109: 005800f0 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1110: 0151b6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1111: 009f9efc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1111: 009f9f1c 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1112: 0151ca54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1113: 014eae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 0151c2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1115: 0143cf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1116: 014e15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 0151bb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1118: 014ec5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1119: 0142f9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1120: 0067eaa4 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 014e70f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 0151c896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1123: 00aa91e8 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1123: 00aa9208 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1124: 0143cec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1125: 00918440 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00b1c6fc 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1125: 00918460 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00b1c71c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 0151cd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 006b0188 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1129: 0151bbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1130: 014e2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1131: 0142f950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1132: 014e7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1133: 0066a7c8 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1134: 00abce34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1134: 00abce54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1135: 0151b908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1136: 0151d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1137: 00326e44 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1138: 00b3a35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00b3a37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 0151d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 0151c296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 014e0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1142: 00788280 740 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ - 1143: 00909ad4 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1143: 00909af4 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1144: 00525a78 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1145: 00708644 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1146: 00afd034 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1147: 008b6aac 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1148: 00904aec 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1149: 00a97a70 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1146: 00afd054 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1147: 008b6acc 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1148: 00904b0c 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1149: 00a97a90 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 014e853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1151: 00a135c8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1151: 00a135e8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1152: 014e2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1153: 0086d4f0 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ - 1154: 0094f824 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1153: 0086d510 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ + 1154: 0094f844 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1155: 002de40c 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1156: 0151d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1157: 014f8d6c 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1158: 008e2eb4 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1159: 00b2fc5c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1158: 008e2ed4 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1159: 00b2fc7c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1160: 014dcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1161: 0151bf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1162: 00b241d0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1162: 00b241f0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1163: 014ead40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1164: 0091c0e8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1164: 0091c108 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1165: 0151cc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1166: 0151d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1167: 0151d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1168: 00af0960 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1169: 00b3b9ac 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1168: 00af0980 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1169: 00b3b9cc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1170: 0151c4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1171: 00a960f0 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1171: 00a96110 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1172: 0151d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1173: 006c170c 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1174: 0043ee04 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1175: 0151b52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1176: 014f1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1177: 0151b7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1178: 0066a4e4 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1179: 00490dbc 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1180: 014e3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1181: 014e13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1182: 00373abc 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1183: 009f3798 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1183: 009f37b8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1184: 006b39f0 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1185: 00b70574 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1185: 00b70594 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1186: 014deb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1187: 0151c67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1188: 0151cd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1189: 014edec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1190: 008ec9dc 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1190: 008ec9fc 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1191: 0151bdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1192: 00deca78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1193: 014e3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1194: 00307a20 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1195: 0151d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1196: 0142fdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1197: 014e5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 014efd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0028aa08 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 0151b7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1201: 00b15710 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1202: 008234d4 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1201: 00b15730 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1202: 008234f4 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1203: 0151c740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1204: 014e32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1205: 014e7810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 0142fd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1207: 0151c6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1208: 0151cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1209: 014f3be4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1210: 0151ca2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 01417624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 0151bcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00657d40 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1214: 0151b2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1215: 00b1b14c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1215: 00b1b16c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1216: 014e2c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1217: 00846b20 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1217: 00846b40 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1218: 00706550 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1219: 00b5c1d4 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1220: 00b0596c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1219: 00b5c1f4 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1220: 00b0598c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1221: 014e15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1222: 0043242c 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1223: 00b630d4 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1224: 00db0028 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1223: 00b630f4 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1224: 00db0048 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1225: 0151c26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1226: 0151cd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1227: 009cc30c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1227: 009cc32c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1228: 01452dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1229: 0151d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1230: 014f42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1231: 00abaea4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1231: 00abaec4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1232: 0036c8a0 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1233: 00846dd4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1234: 00b1d710 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1235: 00aaed08 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1233: 00846df4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1234: 00b1d730 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1235: 00aaed28 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1236: 014f30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1237: 008ef3ac 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1237: 008ef3cc 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1238: 0151b9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1239: 0151d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1240: 00970464 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ - 1241: 008506cc 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ + 1240: 00970484 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1241: 008506ec 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1242: 0151b27f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1243: 00b2caa0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1243: 00b2cac0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1244: 00706d7c 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1245: 006569bc 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1246: 002bf580 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1247: 002be47c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1248: 0042f5d4 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1249: 014346a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ - 1250: 009164b4 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1250: 009164d4 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1251: 0151b7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ - 1252: 0084f334 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1253: 00b0490c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1252: 0084f354 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ + 1253: 00b0492c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 01415290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1255: 01434624 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ - 1256: 009913fc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1256: 0099141c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1257: 0151b3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1258: 00a43b44 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1258: 00a43b64 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1259: 0151d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1260: 003691cc 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1261: 005e37b4 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1262: 0151c048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1263: 014f1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1264: 003c9010 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1265: 014e222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1266: 014e33ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1267: 0151b34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 00aa4fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 009209b0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 00b33b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 00aa4fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 009209d0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 00b33bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0037ff14 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 00aa2e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1272: 00aa2e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1273: 014345a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1274: 006fc9ac 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 014e6fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 014f4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 0098b0c4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ - 1278: 0086d9f4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ + 1277: 0098b0e4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1278: 0086da14 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1279: 00685a80 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1280: 0151b8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1281: 00b879d4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1281: 00b879f4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1282: 0151d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1283: 014e4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1284: 005111d0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1285: 00b4ddb8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1285: 00b4ddd8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1286: 014ee4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1287: 00957cec 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1288: 0086d9b8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ + 1287: 00957d0c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1288: 0086d9d8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ 1289: 014dd1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1290: 00b04514 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1290: 00b04534 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1291: 014f0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1292: 0151b604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1293: 014eace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1294: 009fa494 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1294: 009fa4b4 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1295: 014e71b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1296: 0031c9c4 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ - 1297: 0086c990 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ + 1297: 0086c9b0 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1298: 0151b8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1299: 014f46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1300: 00a6349c 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1300: 00a634bc 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1301: 014e2c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ - 1302: 0086d9f0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ + 1302: 0086da10 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1303: 014e9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1304: 0151d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1305: 014272bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1306: 00ae7a8c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1306: 00ae7aac 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1307: 00519500 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1308: 014dfcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1309: 0151bce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1310: 002eaff4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1311: 0151bbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1312: 014f2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1313: 0151c87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1314: 009cf6d8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1314: 009cf6f8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1315: 01452e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1316: 014f09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1317: 014e388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1318: 00b0b2d0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1318: 00b0b2f0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1319: 0151bc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1320: 0053bf6c 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1321: 013bc1a8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1322: 0151bc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1323: 00b22700 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1323: 00b22720 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1324: 014dfd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1325: 014e332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1326: 008b503c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1326: 008b505c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1327: 002d1ce8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1328: 014ddabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1329: 0151ccba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1330: 014e4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1331: 013bc830 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1332: 014f4aa8 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1333: 00372cb4 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1334: 014133a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1335: 00850f74 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1335: 00850f94 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1336: 0141520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1337: 014f9850 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1338: 0151b97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1339: 0151deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1340: 002d6320 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1341: 0151c828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1342: 0151bd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1343: 006190e0 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1344: 00490d54 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1345: 009c7eec 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1345: 009c7f0c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1346: 003233cc 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1347: 00ba66ac 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1348: 009ec7e4 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1349: 00ade274 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1347: 00ba66cc 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1348: 009ec804 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1349: 00ade294 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1350: 013bc9b4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1351: 007b0898 112 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1352: 0151b23f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1353: 0151d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1354: 009707bc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1355: 008f1f6c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1356: 00b46324 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1354: 009707dc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1355: 008f1f8c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1356: 00b46344 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1357: 0151b724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1358: 0086a740 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1358: 0086a760 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1359: 014e54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1360: 002cfac8 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1361: 00b73c30 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1361: 00b73c50 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1362: 01424898 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1363: 0151d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1364: 0096b550 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1365: 009f0848 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1364: 0096b570 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1365: 009f0868 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1366: 002d19e0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1367: 0151d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1368: 0050d630 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1369: 0151de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1370: 00ad5d84 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1370: 00ad5da4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1371: 0151b832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1372: 00764474 212 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1373: 00afd25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1373: 00afd27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1374: 0151c09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1375: 008a3cc4 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1376: 00adff0c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1375: 008a3ce4 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1376: 00adff2c 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1377: 0142c8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1378: 0142c854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1379: 00703c8c 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1380: 00aebc30 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1380: 00aebc50 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 006a76a0 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 014ea8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 014ed2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 0151ca5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 00580080 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 014ef504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 014eb6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0084edb0 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1389: 00851280 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ - 1390: 008e3e98 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0084edd0 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ + 1389: 008512a0 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1390: 008e3eb8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1391: 014f499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1392: 0040d158 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1393: 014e04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1394: 014f52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1395: 0151c952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1396: 006a3ac4 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1397: 00ac96d4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1397: 00ac96f4 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1398: 014e5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1399: 014f5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1400: 014de314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1401: 0151c226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1402: 0151cd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1403: 009c58bc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1404: 00b18a70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1403: 009c58dc 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1404: 00b18a90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1405: 014e17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1406: 014df650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1407: 0079147c 260 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1408: 00db0088 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1408: 00db00a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1409: 014e57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1410: 0141331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1411: 0095cb48 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1411: 0095cb68 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1412: 006c9fe0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1413: 0151db00 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1414: 00617bac 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1415: 01427448 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1416: 00b18760 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1417: 0097cf08 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1416: 00b18780 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1417: 0097cf28 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1418: 014df040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1419: 00b9af08 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1420: 00b94b28 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1419: 00b9af28 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1420: 00b94b48 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1421: 0151ccf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1422: 014ea67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1423: 0151cc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1424: 0151d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1425: 00ab942c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1425: 00ab944c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1426: 002d8324 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1427: 0092bbbc 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1427: 0092bbdc 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1428: 0151bcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1429: 014ef3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1430: 003c848c 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1431: 00b3f384 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1431: 00b3f3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1432: 014e896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1433: 0151bcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1434: 0151cdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1435: 0151c148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1436: 0151c104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1437: 00b22f94 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1437: 00b22fb4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1438: 0151cd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1439: 014e4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1440: 0151d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1441: 014487e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ - 1442: 009576ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1443: 00b8a1e0 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1442: 009576cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1443: 00b8a200 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1444: 0151d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1445: 0082f224 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1446: 00988fb0 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1447: 00b63318 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1445: 0082f244 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1446: 00988fd0 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1447: 00b63338 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1448: 014dcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1449: 014117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1450: 014488ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1451: 0151d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1452: 009d1894 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1452: 009d18b4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1453: 014e13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1454: 0070c20c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1455: 00981fc8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1455: 00981fe8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1456: 00356e00 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1457: 00428dfc 524 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1458: 0151d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1459: 007b01d4 96 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1460: 0151d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1461: 014e1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1462: 0151c4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1463: 014dee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1464: 0142cae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1465: 01448868 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1466: 01415188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1467: 0142ca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1468: 0151c158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1469: 00991750 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1469: 00991770 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1470: 014e6730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1471: 0151b650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1472: 009f2b38 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1473: 00bab400 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1474: 00adb1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1472: 009f2b58 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1473: 00bab420 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1474: 00adb1e8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1475: 014f01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1476: 014eb2c0 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1477: 0151b6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1478: 0151bc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1479: 00b97a94 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1480: 00b63e34 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1481: 009f9db8 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1479: 00b97ab4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1480: 00b63e54 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1481: 009f9dd8 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1482: 00401afc 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1483: 01419be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1484: 014ede10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1485: 014df54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1486: 01443c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1487: 0082bcf8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1487: 0082bd18 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1488: 01443b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1489: 00ae64d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ - 1490: 0082bd6c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1489: 00ae64f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1490: 0082bd8c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1491: 01443c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1492: 014e2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1493: 0067e90c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1494: 0066ae80 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1495: 014e85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1496: 0151d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1497: 014e1b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1498: 005c9f70 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1499: 00b0c270 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1500: 00b2cf50 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1499: 00b0c290 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1500: 00b2cf70 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1501: 014ed238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1502: 014de3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1503: 00b29dd8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1503: 00b29df8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1504: 014f8898 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1505: 01443b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1506: 0151b426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1507: 0151c3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1508: 0082be00 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ - 1509: 0091bfc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1508: 0082be20 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1509: 0091bfe4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1510: 006d91b8 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1511: 0151d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1512: 014f812c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1513: 00653c08 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1514: 0151c2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1515: 00529498 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1516: 002cf06c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1517: 00a416b4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1518: 00adac14 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1517: 00a416d4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00adac34 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1519: 014e8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1520: 002cf680 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1521: 0070a380 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1522: 013bc694 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1523: 0151ca6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1524: 014f0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1525: 014edd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1526: 0151d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1527: 014e7700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1528: 00b10330 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1528: 00b10350 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1529: 01447974 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1530: 014f44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1531: 009f9784 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1531: 009f97a4 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1532: 0066c5a4 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1533: 014477e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1534: 00b68aa8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1534: 00b68ac8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1535: 014ecca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1536: 009ded0c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1537: 00918a6c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1538: 00acabf4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1536: 009ded2c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1537: 00918a8c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1538: 00acac14 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1539: 0151d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1540: 00919f8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1540: 00919fac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1541: 0151d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1542: 014478f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1543: 014ef614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1544: 0066d998 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1545: 002ba28c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1546: 00abb964 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1546: 00abb984 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1547: 014dcbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1548: 00704cec 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1549: 0085d72c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ + 1549: 0085d74c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ 1550: 0151c874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1551: 0151cdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1552: 00683fcc 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1553: 0151d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1554: 0143118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1555: 0144786c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1556: 01413298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 00490cf4 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 00ab2568 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 00ab2588 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00375890 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1560: 00860950 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1560: 00860970 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1561: 0033ec6c 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1562: 006a2514 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1563: 014e995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1564: 0151d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1565: 0151b26b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1566: 008611f8 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1566: 00861218 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1567: 01431108 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1568: 00ac0534 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1569: 00b3d758 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1568: 00ac0554 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1569: 00b3d778 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1570: 002d649c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1571: 0151c6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ - 1572: 0085d800 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ + 1572: 0085d820 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ 1573: 0151b5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1574: 00860a20 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1574: 00860a40 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1575: 014e4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1576: 0151d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1577: 0069b6f8 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1578: 0151d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1579: 0151d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1580: 00a9fd34 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1580: 00a9fd54 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1581: 0151b358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1582: 006a7274 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1583: 0151c32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1584: 014e32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1585: 014de2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1586: 0151ba28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1587: 01396dd4 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1588: 00acef30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1589: 00860afc 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1588: 00acef50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1589: 00860b1c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1590: 01431084 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1591: 014e4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1592: 009723cc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1593: 00afebbc 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1592: 009723ec 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1593: 00afebdc 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1594: 0151d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1595: 009b825c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1596: 00a7f954 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1595: 009b827c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1596: 00a7f974 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1597: 003e9b4c 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1598: 003f4128 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1599: 0095c29c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1600: 00b52380 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1599: 0095c2bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1600: 00b523a0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1601: 014ea69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1602: 014e32dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1603: 01448d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_h │ │ │ │ - 1604: 00b3b098 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1604: 00b3b0b8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1605: 0151c81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1606: 00b5c4dc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1606: 00b5c4fc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1607: 014e378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1608: 014e1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1609: 002ba088 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1610: 00509470 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1611: 0089bb54 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 0089bb74 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 014ddeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1613: 002cf980 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1614: 002c0a40 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1615: 014eebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1616: 0151c73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1617: 014f490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_LIST_EVENT │ │ │ │ 1618: 014e7990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ @@ -1628,386 +1628,386 @@ │ │ │ │ 1624: 0151d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 0151d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 005243e8 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0036be34 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 002c02ec 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 0151ceb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1630: 0144f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1631: 008697cc 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1632: 00b5dce0 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1631: 008697ec 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1632: 00b5dd00 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1633: 005042d0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1634: 00834488 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1634: 008344a8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1635: 0151ccf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1636: 0151d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1637: 014e14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1638: 0048f300 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1639: 014ed998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1640: 003ee8f8 184 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ - 1641: 0081e088 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ + 1641: 0081e0a8 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1642: 014e78e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1643: 014e34fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ - 1644: 00850134 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ + 1644: 00850154 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1645: 002c9674 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1646: 0151bfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1647: 0151d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1648: 00834524 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1649: 00900e78 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1648: 00834544 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1649: 00900e98 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1650: 0066b99c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1651: 00837afc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1651: 00837b1c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1652: 0151c36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1653: 0151bdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1654: 00921ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1654: 00921f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1655: 014f2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1656: 0151c0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1657: 00936ae8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1658: 0081e394 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ + 1657: 00936b08 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1658: 0081e3b4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1659: 0151b758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1660: 00ae6644 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1660: 00ae6664 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1661: 01431000 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1662: 014f39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1663: 002ca1dc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1664: 00b50928 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1664: 00b50948 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1665: 014280a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1666: 00ba24f4 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1666: 00ba2514 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1667: 014f0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1668: 008345f4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1668: 00834614 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1669: 01430f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1670: 014e8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1671: 00b2e578 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1671: 00b2e598 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1672: 0049247c 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1673: 014453d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1674: 014e32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1675: 00ad5318 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ - 1676: 0081e288 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ + 1675: 00ad5338 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1676: 0081e2a8 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1677: 0151d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1678: 01445244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1679: 0045c0bc 124 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1680: 0151cec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1681: 0151c5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1682: 009faef4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1682: 009faf14 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1683: 0144534c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1684: 014ea96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1685: 0098c468 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1686: 00b72c84 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1685: 0098c488 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1686: 00b72ca4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1687: 0151c062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1688: 0066c41c 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1689: 0151cd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1690: 0144ecf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1691: 0151d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1692: 014ec908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1693: 01430ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uw │ │ │ │ 1694: 0151cbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1695: 009175d4 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1695: 009175f4 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1696: 014123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1697: 0142a0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sral │ │ │ │ 1698: 006b00a4 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1699: 014433d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smmla_b │ │ │ │ 1700: 014452c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1701: 0079f068 8 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1702: 002b7a54 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1703: 0142a124 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1704: 014e1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1705: 008f15d4 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1705: 008f15f4 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1706: 0143220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1707: 014e68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1708: 00840638 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1708: 00840658 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1709: 01432188 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1710: 0151cbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1711: 014e9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1712: 0151d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1713: 014e1b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1714: 0151c320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1715: 01452000 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1716: 0142a01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1717: 00b2e19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1717: 00b2e1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1718: 0151d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1719: 01411b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1720: 014f0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1721: 008406c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1721: 008406e8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1722: 014ecd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1723: 00930cb4 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1723: 00930cd4 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1724: 014f0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ - 1725: 0086e2fc 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ + 1725: 0086e31c 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1726: 0151bdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1727: 00665bdc 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1728: 00b2b938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1728: 00b2b958 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1729: 0151b8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1730: 00842c5c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1730: 00842c7c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1731: 0151b68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1732: 0151ba4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1733: 00b168b0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1733: 00b168d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1734: 014ebd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1735: 00b99c50 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ - 1736: 0086e1ec 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ + 1735: 00b99c70 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1736: 0086e20c 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1737: 002bba1c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1738: 014e1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1739: 0151caf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1740: 01420874 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1741: 0028a9a4 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1742: 00b45950 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1742: 00b45970 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1743: 0151c51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1744: 01392ac0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1745: 009f0e50 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1745: 009f0e70 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1746: 014dd430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1747: 00ae93f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1748: 00842e44 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1747: 00ae9410 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1748: 00842e64 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1749: 0151bc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1750: 0151bd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1751: 00840758 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1751: 00840778 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1752: 014df50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ - 1753: 0086e26c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ + 1753: 0086e28c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1754: 014f4314 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1755: 0081e3f0 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ - 1756: 008bda64 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1755: 0081e410 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ + 1756: 008bda84 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1757: 0151c5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1758: 00a893b8 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1759: 00953778 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1758: 00a893d8 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1759: 00953798 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1760: 0151c71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1761: 00837cac 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1761: 00837ccc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1762: 0151bc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1763: 00aa227c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1763: 00aa229c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1764: 0151b5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1765: 0151bbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1766: 00b037dc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1766: 00b037fc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1767: 007b0908 112 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1768: 0081e6c8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1769: 007d2c3c 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1768: 0081e6e8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ + 1769: 007d2c6c 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1770: 00678e68 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1771: 014e3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1772: 0151b596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1773: 00b0c5a0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1773: 00b0c5c0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1774: 0151cd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1775: 014f33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1776: 014e52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1777: 0036ee34 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1778: 00b7c810 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1779: 00b2c93c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1778: 00b7c830 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1779: 00b2c95c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1780: 0151bf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1781: 00b6aa98 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1781: 00b6aab8 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1782: 007b04b8 116 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1783: 0081e5b8 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1784: 00ab49a0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1785: 00aff31c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1786: 009c1c34 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1783: 0081e5d8 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ + 1784: 00ab49c0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1785: 00aff33c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1786: 009c1c54 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1787: 0151bb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1788: 014f19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1789: 00373c84 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1790: 0151b9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1791: 0151ba00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1792: 005170c4 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1793: 002bedc0 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1794: 004921f0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1795: 0144ec70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1796: 01438698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1797: 01446d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1798: 003696cc 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1799: 0097c5ec 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1799: 0097c60c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1800: 0151bf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1801: 014e7750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1802: 0151d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1803: 01438614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1804: 002b7b70 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1805: 00b15a58 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1806: 00b0c968 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1805: 00b15a78 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1806: 00b0c988 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1807: 014def30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1808: 0031e9a4 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1809: 014dc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1810: 014e426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1811: 01451ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1812: 00aa2220 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1813: 009896f4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1814: 00868a30 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1812: 00aa2240 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1813: 00989714 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1814: 00868a50 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1815: 0151d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1816: 00ba4bf8 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1816: 00ba4c18 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1817: 005c5e70 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1818: 0151bbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1819: 0143640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1820: 00868c24 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1820: 00868c44 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1821: 01446ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1822: 0151beb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1823: 014e9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1824: 00a68788 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1825: 00868ad8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1824: 00a687a8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1825: 00868af8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1826: 002ddf3c 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1827: 01438590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1828: 00deca28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1829: 0151d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1830: 0151be12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1831: 014f48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1832: 0142c1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1833: 014e28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1834: 00b977ac 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1835: 00a2b2a4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1834: 00b977cc 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1835: 00a2b2c4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1836: 014eb5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1837: 00b28048 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1837: 00b28068 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1838: 0065a0d4 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1839: 0151d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1840: 0151cf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1841: 013b7f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1842: 009e3c64 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1842: 009e3c84 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1843: 00701190 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1844: 00931aec 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1845: 00b417e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1846: 00adf568 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1844: 00931b0c 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1845: 00b41804 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1846: 00adf588 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1847: 01436388 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1848: 014f3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1849: 014e4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1850: 014e79e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1851: 014f0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1852: 00bb0ad0 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1853: 00839788 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1854: 00868b80 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ - 1855: 008e5114 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1852: 00bb0af0 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1853: 008397a8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1854: 00868ba0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1855: 008e5134 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1856: 014df640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1857: 014e212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1858: 00b97f5c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1859: 00aa507c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1858: 00b97f7c 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1859: 00aa509c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1860: 0028aa58 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1861: 014eb978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1862: 0151cef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1863: 0083989c 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1863: 008398bc 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1864: 00653ce8 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1865: 00aecdfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1865: 00aece1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1866: 002b4534 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1867: 0151b8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1868: 00acf0fc 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1869: 009d0258 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1868: 00acf11c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1869: 009d0278 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1870: 004db950 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1871: 0078af18 372 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1872: 0151d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1873: 014e4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1874: 00b1b71c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1874: 00b1b73c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1875: 002cdddc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1876: 014f0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1877: 0096ca58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1877: 0096ca78 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1878: 014dfd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1879: 0151c5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1880: 006e65c0 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1881: 0037c8d4 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1882: 014ee150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1883: 003278c0 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1884: 014e72d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1885: 00af1750 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1885: 00af1770 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1886: 014f5ac4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1887: 008399cc 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1887: 008399ec 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1888: 005c9e60 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1889: 0053c8dc 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1890: 0151b35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1891: 0151d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1892: 002d678c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1893: 014f49ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 1894: 0089bb74 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1894: 0089bb94 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1895: 014e8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1896: 0151ce04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1897: 014ed018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1898: 0144c858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_b │ │ │ │ 1899: 00327d70 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1900: 00ac1750 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1900: 00ac1770 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1901: 014e4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1902: 014ebe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1903: 0151c8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1904: 013c6f58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1905: 0052a07c 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1906: 0144c750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_h │ │ │ │ 1907: 002b3dc4 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1908: 0151c84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1909: 014dc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1910: 00b43208 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1910: 00b43228 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1911: 014ef654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1912: 014e25c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1913: 003e93cc 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1914: 00ad70c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1915: 00929d64 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1914: 00ad70e8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1915: 00929d84 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1916: 006e6fc4 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1917: 014dd110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1918: 00912de8 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1918: 00912e08 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1919: 014dfe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1920: 005c5794 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1921: 009fb2c4 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1921: 009fb2e4 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1922: 014dd700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1923: 01437930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1924: 0151d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1925: 002cf074 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1926: 014eb898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1927: 00b25fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1928: 00b1ee08 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1929: 009d0c20 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1930: 009cb3e0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1927: 00b25fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1928: 00b1ee28 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1929: 009d0c40 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1930: 009cb400 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1931: 0151d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1932: 002e7420 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1933: 014283c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1934: 014eeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1935: 01414c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1936: 014e425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1937: 014378ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1938: 00bab674 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1938: 00bab694 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1939: 0151c020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1940: 0028aa70 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1941: 0151d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1942: 00a9456c 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1942: 00a9458c 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1943: 0151d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1944: 00677af8 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1945: 014e6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1946: 0151d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1947: 014e80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1948: 00daffb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1949: 00839460 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1950: 009f0ec0 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1948: 00daffd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1949: 00839480 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1950: 009f0ee0 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1951: 014e383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1952: 0151d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1953: 00858fe0 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1953: 00859000 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1954: 014f27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1955: 00b5c680 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1955: 00b5c6a0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1956: 014eaae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1957: 0083955c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1957: 0083957c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1958: 01437828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1959: 0151b956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1960: 014f2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1961: 002ce968 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1962: 00964d40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1963: 00900300 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1962: 00964d60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1963: 00900320 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1964: 0151d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1965: 0151c2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1966: 002cde88 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1967: 002b7c7c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1968: 00791350 300 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1969: 0151b62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1970: 0151c1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1971: 00b0c488 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1972: 00b731d8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1971: 00b0c4a8 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1972: 00b731f8 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1973: 0151be6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1974: 01451df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1975: 014f3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1976: 00ab2464 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1976: 00ab2484 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1977: 014de474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1978: 0142c224 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1979: 009bce40 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1980: 0083967c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1979: 009bce60 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1980: 0083969c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1981: 0151cd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1982: 0151c8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1983: 00aa3ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1984: 00abd8d0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1983: 00aa4014 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1984: 00abd8f0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1985: 014e2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1986: 00956c60 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1987: 00afda5c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1986: 00956c80 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1987: 00afda7c 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1988: 0151d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1989: 014eacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1990: 0151c164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1991: 00aa9da4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1991: 00aa9dc4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1992: 014ebc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1993: 0151bce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1994: 00baf5dc 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1994: 00baf5fc 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1995: 0151b77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1996: 014e98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1997: 0151b28e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1998: 0151d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1999: 0151d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2000: 013bd408 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2001: 014e37fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2002: 00b97480 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2002: 00b974a0 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2003: 0151c9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2004: 007072ac 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2005: 0151d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2006: 006f3460 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2007: 006b5368 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2008: 014e25d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2009: 0151c96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2018,947 +2018,947 @@ │ │ │ │ 2014: 014eecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_EVENT │ │ │ │ 2015: 014f2388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 2016: 014ee380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 2017: 0151d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2018: 0151cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 2019: 0142c9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2020: 0151d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ - 2021: 0086c918 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ + 2021: 0086c938 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2022: 0151bf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2023: 0142cbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2024: 014ee1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 2025: 014ee5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 2026: 0096e1bc 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2027: 00a9ef6c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2026: 0096e1dc 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 2027: 00a9ef8c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2028: 007b0a28 68 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2029: 014e3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2030: 01414bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2031: 014f4b30 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 2032: 0091f380 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 2032: 0091f3a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2033: 014efe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2034: 0151bd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2035: 0151d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2036: 00920a10 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2036: 00920a30 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2037: 0151b76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2038: 009c1308 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2038: 009c1328 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2039: 0151b266 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2040: 01428444 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2041: 0151b2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2042: 0151b91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2043: 014e8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2044: 0151ca5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2045: 0092dd84 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 2046: 0096e630 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 2045: 0092dda4 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2046: 0096e650 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2047: 0151b2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2048: 014e9adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 2049: 0091a8f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 2049: 0091a910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2050: 00558068 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2051: 0093401c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2052: 00abf16c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2051: 0093403c 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2052: 00abf18c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2053: 014f3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2054: 0151bcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2055: 00badd44 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2055: 00badd64 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2056: 0151c63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2057: 014de978 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2058: 00b13d00 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2059: 00b3f4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2058: 00b13d20 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2059: 00b3f514 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2060: 0151cb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2061: 00433cf4 152 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2062: 002b3f30 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2063: 0151d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2064: 00a41a68 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2065: 00840acc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ - 2066: 0096ed04 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2064: 00a41a88 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2065: 00840aec 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2066: 0096ed24 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2067: 014ee010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2068: 0151b275 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2069: 0151cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2070: 0144fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2071: 014f5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2072: 009f99a8 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2073: 00854b00 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2074: 00b8e13c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2072: 009f99c8 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2073: 00854b20 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ + 2074: 00b8e15c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2075: 014eb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2076: 0151cc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2077: 014f3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2078: 013bd4dc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2079: 014eda38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2080: 006185a0 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2081: 014eca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2082: 00a36290 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2083: 00a494b8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2082: 00a362b0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2083: 00a494d8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2084: 0151cbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2085: 0090c2e8 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2085: 0090c308 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2086: 0070c220 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2087: 00ab24d4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2088: 009eda40 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2087: 00ab24f4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2088: 009eda60 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2089: 006fffe8 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2090: 00b835e0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2091: 00aa6ae4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2090: 00b83600 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2091: 00aa6b04 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2092: 003e9e30 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2093: 0078872c 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2094: 00b83448 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2094: 00b83468 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2095: 014e3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2096: 0151d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2097: 0040d348 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2098: 009ec624 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2098: 009ec644 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2099: 0151d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2100: 0151bc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2101: 0151bd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2102: 002cdf38 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2103: 0091f178 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2104: 008e21e8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2103: 0091f198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2104: 008e2208 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2105: 0142c95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2106: 006c1000 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2107: 00935080 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2107: 009350a0 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2108: 0142cb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2109: 0151cb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2110: 0096f580 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2110: 0096f5a0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2111: 00328304 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2112: 0151c380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2113: 014dd290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2114: 0052653c 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2115: 014f1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2116: 014dd720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2117: 0151c66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2118: 00828614 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2118: 00828634 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2119: 00645770 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2120: 002d6b90 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2121: 0048e630 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2122: 014e6d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2123: 0151d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2124: 014e1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2125: 00918260 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2126: 008f1a20 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2125: 00918280 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2126: 008f1a40 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2127: 0040404c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2128: 00933a04 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2128: 00933a24 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2129: 014f27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2130: 0151cfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2131: 0151cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2132: 014e29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2133: 002d82d8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2134: 0095aee4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2135: 00b3a5f4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2136: 009efa18 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2134: 0095af04 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2135: 00b3a614 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2136: 009efa38 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2137: 0032eec8 472 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2138: 00b9e084 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2139: 009eecc4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2138: 00b9e0a4 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2139: 009eece4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2140: 0079891c 44 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2141: 014ede20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2142: 00b38228 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2143: 00b735d0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2142: 00b38248 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2143: 00b735f0 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2144: 014f0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2145: 0151d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2146: 00b01740 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2146: 00b01760 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2147: 014e0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2148: 00524670 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2149: 00b8b62c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2150: 00a00148 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2149: 00b8b64c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2150: 00a00168 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2151: 0151d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2152: 00b33d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2152: 00b33d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2153: 002d5d48 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2154: 01452c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2155: 0151d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2156: 014f0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2157: 00988bec 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2157: 00988c0c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2158: 002f363c 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2159: 014f5a70 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2160: 014df3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2161: 014e0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2162: 0151c638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2163: 0151bc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2164: 0151c082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2165: 009fd1c8 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2165: 009fd1e8 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2166: 014e7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2167: 0151de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2168: 0144f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2169: 0151bb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2170: 00b8fdc0 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2170: 00b8fde0 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2171: 014d6cd0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2172: 014e3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2173: 014e97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2174: 01414b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2175: 00816b44 9776 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2175: 00816b60 9780 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2176: 002d6584 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2177: 00aeb860 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2178: 00b920d0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2177: 00aeb880 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2178: 00b920f0 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2179: 0151bb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ - 2180: 0094fd50 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2181: 009cf734 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2180: 0094fd70 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2181: 009cf754 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2182: 002c81a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2183: 0091ff7c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2183: 0091ff9c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2184: 0151d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2185: 013c6ff8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2186: 0151c41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2187: 014ec778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2188: 00381088 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2189: 0151cc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ - 2190: 00854c88 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ + 2190: 00854ca8 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2191: 014eb818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2192: 01432ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2193: 0151b270 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2194: 0051ec44 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2195: 00322c58 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2196: 00ae533c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2197: 00ab6fb8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2196: 00ae535c 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2197: 00ab6fd8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2198: 0151d04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2199: 014e7440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2200: 01432a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2201: 00ad7668 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2201: 00ad7688 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2202: 0031a5c4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2203: 014eb8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2204: 0151bbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2205: 0151c3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2206: 0069c0b8 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2207: 00320aa8 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2208: 0151b9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2209: 006a7ad0 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2210: 013bcd2c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2211: 0151b7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2212: 00afef8c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2212: 00afefac 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2213: 014ed188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2214: 014f971c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2215: 0031ac5c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2216: 0151bb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2217: 0151b4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2218: 003737a4 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2219: 0143a924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2220: 014ddd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2221: 0151deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2222: 0151d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2223: 00ab2870 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2223: 00ab2890 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2224: 0151c240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2225: 014329c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2226: 013bc65c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2227: 0151de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2228: 0092fcbc 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2228: 0092fcdc 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2229: 0151b398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2230: 0151d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2231: 00aa3f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2231: 00aa3fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2232: 0151c160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2233: 00b6fcec 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2234: 00d1c6d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2233: 00b6fd0c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2234: 00d1c6f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2235: 0151de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2236: 003e9aec 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2237: 0151caa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2238: 0151bc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2239: 014f2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2240: 00a9c67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2241: 00b47d54 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2242: 00b69608 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2243: 00ba3a48 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2240: 00a9c69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2241: 00b47d74 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2242: 00b69628 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2243: 00ba3a68 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2244: 0143a81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2245: 014e7610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2246: 009c1320 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2247: 00b96c60 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2246: 009c1340 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2247: 00b96c80 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2248: 002c0a70 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2249: 014f0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2250: 014e2b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2251: 006b6094 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2252: 01415314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2253: 014ed6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2254: 01429f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2255: 014eee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2256: 0151b53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2257: 00b73900 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2257: 00b73920 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2258: 0151c368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2259: 01429f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2260: 014e3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2261: 014e81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2262: 0151d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2263: 0070c090 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2264: 009210bc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2265: 009eef60 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ - 2266: 0084c3bc 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ + 2264: 009210dc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2265: 009eef80 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2266: 0084c3dc 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2267: 014e60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2268: 002aa5a8 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2269: 0151c1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2270: 0151c154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2271: 014dfd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2272: 014f0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2273: 01429e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ - 2274: 0084cc28 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2275: 00b579e4 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2274: 0084cc48 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ + 2275: 00b57a04 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2276: 014e94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2277: 014507c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2278: 009fa228 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2278: 009fa248 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2279: 0151cc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2280: 0038bd78 1528 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2281: 002c824c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2282: 00328284 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2283: 009b55f0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2284: 0084c730 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ + 2283: 009b5610 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2284: 0084c750 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2285: 0031daec 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2286: 007a0964 384 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2287: 009f0964 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2287: 009f0984 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2288: 00698a90 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2289: 014f0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2290: 0151d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2291: 00b75a14 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2291: 00b75a34 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2292: 00677bc8 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2293: 0038ac4c 56 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2294: 00309f34 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2295: 003213f0 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2296: 014f1e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2297: 0151b7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2298: 00708344 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2299: 01432944 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ - 2300: 0084c97c 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ + 2300: 0084c99c 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2301: 006dde60 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2302: 0091cfcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ - 2303: 0084a45c 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ + 2302: 0091cfec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2303: 0084a47c 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2304: 014eebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2305: 014e9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2306: 00baf5e4 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2306: 00baf604 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2307: 0041d854 224 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ - 2308: 0091ca80 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2308: 0091caa0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2309: 014328c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2310: 014f4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2311: 002ba990 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2312: 00b11044 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2312: 00b11064 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2313: 002d1474 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2314: 0151c6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2315: 0151b606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2316: 00b48428 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2316: 00b48448 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2317: 0151d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2318: 014eccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2319: 00b77788 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2320: 00b01e28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2321: 00af2fa8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2319: 00b777a8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2320: 00b01e48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2321: 00af2fc8 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2322: 014e892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2323: 0151b484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2324: 0151b6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2325: 014f09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2326: 00b5c748 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2326: 00b5c768 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2327: 014ea7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2328: 009c010c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2329: 009eff6c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2330: 009bf728 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2331: 00840138 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2328: 009c012c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2329: 009eff8c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2330: 009bf748 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2331: 00840158 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2332: 0151c0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2333: 014eff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2334: 00b0b9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2334: 00b0b9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2335: 014e04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2336: 008f8d08 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ - 2337: 0084ffd4 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ + 2336: 008f8d28 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2337: 0084fff4 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ 2338: 0143283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2339: 014e50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2340: 0151d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2341: 008401c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2341: 008401e8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2342: 014f1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2343: 0151c00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2344: 00704e44 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2345: 0151c110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2346: 0053e720 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2347: 0151c8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2348: 009ee6bc 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2348: 009ee6dc 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2349: 005fbaa8 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2350: 00b43514 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2350: 00b43534 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2351: 0151d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2352: 00adf82c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2352: 00adf84c 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2353: 014eadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2354: 00b69eac 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2355: 00b29138 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2356: 00aa4df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2357: 00ba6254 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2354: 00b69ecc 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2355: 00b29158 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2356: 00aa4e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2357: 00ba6274 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2358: 0144dd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2359: 014e78d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2360: 00840258 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2361: 00b2229c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2360: 00840278 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2361: 00b222bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2362: 00408c18 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2363: 0151d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2364: 0037bc38 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2365: 0151be80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2366: 00970b88 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2366: 00970ba8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2367: 0151d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2368: 00af43e0 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2368: 00af4400 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2369: 0151b008 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2370: 0151d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2371: 0091a9fc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2371: 0091aa1c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2372: 014f4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2373: 008bac04 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2373: 008bac24 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2374: 002bc7ac 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2375: 0151c51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2376: 0151cb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2377: 014e57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2378: 00683720 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2379: 0151c866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2380: 009581ac 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2380: 009581cc 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2381: 0151bee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2382: 014e6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2383: 008bac0c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2384: 00988f1c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2383: 008bac2c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2384: 00988f3c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2385: 014f5b9c 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2386: 014e38dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2387: 014e0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2388: 0141a2c4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2389: 0151c762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2390: 00b3b18c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2391: 00963a7c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2392: 00b12444 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2393: 00dccdac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2394: 00870204 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ - 2395: 009191f4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2390: 00b3b1ac 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2391: 00963a9c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2392: 00b12464 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2393: 00dccde4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2394: 00870224 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ + 2395: 00919214 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2396: 0032229c 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2397: 014f3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2398: 002cf3a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2399: 0151c4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2400: 0066a5a4 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2401: 00617504 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2402: 0151ce0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2403: 0151c9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2404: 0151b6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2405: 009e0508 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2406: 0084ab88 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ - 2407: 008bac08 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2405: 009e0528 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2406: 0084aba8 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ + 2407: 008bac28 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2408: 0151b64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2409: 0151c7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2410: 009360e4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2410: 00936104 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2411: 0151c0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2412: 00b97c10 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2413: 00ad61f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2412: 00b97c30 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2413: 00ad6210 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2414: 014e7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2415: 014f0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2416: 00b27f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2416: 00b27f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2417: 014e7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2418: 0151d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2419: 00524be4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2420: 014e0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2421: 00666f1c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2422: 014e0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2423: 014f296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2424: 0085006c 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ + 2424: 0085008c 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2425: 0151b6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2426: 00990fbc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2426: 00990fdc 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2427: 014f4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ - 2428: 0086e818 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ + 2428: 0086e838 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2429: 0151cb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2430: 002c82f0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2431: 014efed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2432: 0086f370 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2433: 00a03f5c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2434: 00b72914 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2432: 0086f390 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ + 2433: 00a03f7c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2434: 00b72934 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2435: 014ec818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2436: 0151be90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2437: 008376c8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2437: 008376e8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2438: 0151cdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2439: 0151c6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2440: 00b01e44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2440: 00b01e64 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2441: 0151b6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2442: 00b7186c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2443: 00af13b4 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2444: 00837774 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2445: 00b00eec 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2442: 00b7188c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2443: 00af13d4 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2444: 00837794 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2445: 00b00f0c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2446: 0151d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2447: 014f05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2448: 00764548 108 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2449: 014f0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2450: 0151b5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2451: 014f30b4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ - 2452: 0086eddc 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ + 2452: 0086edfc 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2453: 0151c12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2454: 0151c5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2455: 0151d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2456: 014f4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2457: 0151c318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2458: 00b2b880 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2459: 00b1bf90 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2460: 00aae150 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2461: 00b66e6c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2462: 00addedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2458: 00b2b8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2459: 00b1bfb0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2460: 00aae170 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2461: 00b66e8c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2462: 00addefc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2463: 0151c6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2464: 0056f6d0 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2465: 0151c4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2466: 0083ff88 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2466: 0083ffa8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2467: 0151d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2468: 00837828 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2468: 00837848 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2469: 007b0394 188 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2470: 00324314 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2471: 0094fbd0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2471: 0094fbf0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2472: 003f68b4 196 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2473: 0062ef14 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2474: 006b61b8 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2475: 00840018 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ - 2476: 0093cb08 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2477: 009ebae4 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ - 2478: 0086e2ac 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ + 2475: 00840038 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2476: 0093cb28 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2477: 009ebb04 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2478: 0086e2cc 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2479: 00debbc4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2480: 014e5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2481: 014f1bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2482: 0086e1ac 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2483: 00b657d8 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2482: 0086e1cc 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ + 2483: 00b657f8 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2484: 0142b9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2485: 0151de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2486: 005cb10c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2487: 014e347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2488: 003795d0 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2489: 0151c208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2490: 0151b720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2491: 0151c75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2492: 009e1124 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2492: 009e1144 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2493: 014e1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2494: 0151d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2495: 014e0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2496: 01450950 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2497: 008400a8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ - 2498: 009076d0 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2499: 00a9cf6c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ - 2500: 0086e230 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ + 2497: 008400c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2498: 009076f0 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2499: 00a9cf8c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2500: 0086e250 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2501: 002caabc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2502: 00b4a8f4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2502: 00b4a914 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2503: 014dfb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2504: 0151de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2505: 0151d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2506: 0066da3c 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2507: 0151bb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2508: 009e4604 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2508: 009e4624 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2509: 0051a350 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2510: 0151de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2511: 0096ce98 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2511: 0096ceb8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2512: 014ec738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2513: 006a6c5c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2514: 008480a0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2514: 008480c0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2515: 0151d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2516: 014f51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2517: 0151ca58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2518: 0151d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2519: 014ece28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2520: 0091dee4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2520: 0091df04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2521: 0151d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2522: 0093b8cc 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2523: 00927418 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2524: 009ecb9c 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2522: 0093b8ec 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2523: 00927438 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2524: 009ecbbc 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2525: 0151bb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2526: 014f3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2527: 006bfc58 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2528: 006ca04c 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2529: 00ba5634 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2530: 00848354 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ - 2531: 0095d458 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2532: 00903b34 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2529: 00ba5654 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2530: 00848374 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2531: 0095d478 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2532: 00903b54 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2533: 0151c656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2534: 014e7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2535: 014e1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2536: 00af095c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2536: 00af097c 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2537: 0066ff78 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2538: 0040bca4 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2539: 014f4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2540: 0151cba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2541: 014eabd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2542: 008e44a8 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2542: 008e44c8 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2543: 0062d824 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2544: 0144e3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2545: 014e9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2546: 014f00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2547: 00b784fc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2547: 00b7851c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2548: 014e5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2549: 014e842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2550: 0151c554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2551: 0151c630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2552: 0151b8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2553: 00a85738 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2554: 00ad5860 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2553: 00a85758 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2554: 00ad5880 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2555: 01455e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ - 2556: 009954a8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2556: 009954c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2557: 014e2bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2558: 0142e090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ 2559: 0032eb60 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2560: 0151c5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2561: 014dd4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2562: 00af2fc4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2562: 00af2fe4 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2563: 0142e00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2564: 014f2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2565: 009213c8 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2566: 0083fa8c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2567: 00b099e8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2565: 009213e8 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2566: 0083faac 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2567: 00b09a08 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2568: 0151cc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2569: 008500ec 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2570: 009b57b0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2569: 0085010c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ + 2570: 009b57d0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2571: 00373c8c 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2572: 0151bfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2573: 00aba008 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2574: 00973164 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2573: 00aba028 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2574: 00973184 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2575: 00568a28 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2576: 002c5288 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2577: 0083fb18 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ - 2578: 0086c340 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ + 2577: 0083fb38 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2578: 0086c360 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2579: 00791198 440 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2580: 004e3708 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2581: 0151b338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2582: 0151b2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2583: 00912a94 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2583: 00912ab4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2584: 0141a214 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2585: 0142df88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2586: 00b851c4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2586: 00b851e4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2587: 0151d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2588: 0141a234 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2589: 0093aa28 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2590: 00b44d64 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2589: 0093aa48 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2590: 00b44d84 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2591: 0141a274 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2592: 006b00d8 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2593: 014ed258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2594: 00b922dc 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2594: 00b922fc 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2595: 014e968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2596: 0082b718 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2596: 0082b738 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2597: 0066a508 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2598: 014e7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2599: 00ab2da4 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2600: 0083fba8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2599: 00ab2dc4 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2600: 0083fbc8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2601: 014f0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2602: 002d05a8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2603: 014f4a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2604: 00ba08f4 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2605: 0091dc20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2604: 00ba0914 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2605: 0091dc40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2606: 006793ec 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2607: 014e6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2608: 00b282cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2608: 00b282ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2609: 0151b68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2610: 014ef5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2611: 0151d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2612: 0040c910 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2613: 009d149c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2614: 00b9270c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2613: 009d14bc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2614: 00b9272c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2615: 014e6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2616: 00a27e4c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2616: 00a27e6c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2617: 00431d20 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2618: 00958dbc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2619: 008f19bc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2620: 008bb854 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2621: 00ab7c50 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2618: 00958ddc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2619: 008f19dc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2620: 008bb874 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2621: 00ab7c70 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2622: 003e8a0c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2623: 0086e97c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2624: 00af3110 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2623: 0086e99c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ + 2624: 00af3130 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2625: 0151b28a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2626: 00daef68 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2626: 00daef88 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2627: 0151b68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2628: 014e60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2629: 0151d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2630: 00aac4dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2631: 009335f0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2630: 00aac4fc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2631: 00933610 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2632: 014ecdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2633: 01441908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ - 2634: 0086f4a0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ - 2635: 00916d6c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2634: 0086f4c0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ + 2635: 00916d8c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2636: 0151c9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2637: 0083e478 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2637: 0083e498 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2638: 0151cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2639: 008df910 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2639: 008df930 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2640: 0150a7e4 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2641: 014ed928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2642: 01441884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2643: 0151bdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2644: 014df45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2645: 0151d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2646: 014f1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2647: 00b18480 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ - 2648: 0086eee8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ + 2647: 00b184a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2648: 0086ef08 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2649: 00677284 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2650: 014f40a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2651: 005cae68 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2652: 006bff34 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2653: 0151bca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2654: 00b4675c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2655: 00b35de4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2654: 00b4677c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2655: 00b35e04 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2656: 002c62d0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2657: 00655798 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2658: 00b74750 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2658: 00b74770 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2659: 014deea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2660: 014e88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2661: 00b36a80 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2661: 00b36aa0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2662: 014ea8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2663: 0151d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2664: 014e849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2665: 014dfeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2666: 0151c490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2667: 014f19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2668: 01441800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2669: 0151be28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2670: 014f1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2671: 0096cf60 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2671: 0096cf80 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2672: 0151c98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2673: 0151bdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2674: 00b1f3a8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2675: 0089b934 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2674: 00b1f3c8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2675: 0089b954 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2676: 0151cd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2677: 00669520 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2678: 00b3df68 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2679: 00b26b4c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2678: 00b3df88 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2679: 00b26b6c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2680: 014189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2681: 0151b8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2682: 0082f1cc 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ - 2683: 0084ed14 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2684: 00b45df4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2682: 0082f1ec 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2683: 0084ed34 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ + 2684: 00b45e14 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2685: 0151c2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2686: 00abdbb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2686: 00abdbd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2687: 01426d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2688: 0151ce62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2689: 009e4160 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2690: 0099ed98 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2689: 009e4180 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2690: 0099edb8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2691: 0151d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2692: 0151d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2693: 009e0c8c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2694: 00839ad4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2695: 00927910 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2693: 009e0cac 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2694: 00839af4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2695: 00927930 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2696: 013bc61c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2697: 002db15c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2698: 0151b75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2699: 014f5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2700: 00962b7c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2701: 009c1ef4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2700: 00962b9c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2701: 009c1f14 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2702: 002f3b38 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2703: 01437dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2704: 013bce5c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2705: 00b1795c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2706: 009888f8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2707: 00839be8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2708: 00dc1ec8 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2705: 00b1797c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2706: 00988918 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2707: 00839c08 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2708: 00dc1f00 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2709: 014ea30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2710: 014f1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2711: 00a00160 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2711: 00a00180 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2712: 01437d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2713: 0052678c 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2714: 0151d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2715: 013c6ee0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2716: 014ea6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2717: 014e0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2718: 00b3c47c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2719: 00b74fbc 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2718: 00b3c49c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2719: 00b74fdc 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2720: 014e27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2721: 0143661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2722: 0151be38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2723: 014f8654 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2724: 013bd208 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2725: 00525dac 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2726: 014edd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2727: 01416208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2728: 0151d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2729: 0151d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2730: 00b2e268 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2731: 00839d14 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2732: 009e1a7c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2730: 00b2e288 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2731: 00839d34 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2732: 009e1a9c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2733: 0151c44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2734: 0028788c 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2735: 0151c16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2736: 014e4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2737: 00b02ec4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2737: 00b02ee4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2738: 01437ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2739: 014f0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2740: 01436598 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2741: 014e14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2742: 0151be2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2743: 0151cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2744: 014e6b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2745: 013c70c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2746: 006793d4 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2747: 013bd624 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2748: 014526b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2749: 014dcab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2750: 009181c8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2750: 009181e8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2751: 0151d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2752: 009ef624 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2752: 009ef644 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2753: 0151d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2754: 0151d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2755: 002d54dc 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2756: 003234d8 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2757: 0151c058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2758: 002bbef8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2759: 00323820 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2760: 0041fef4 532 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2761: 003215bc 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2762: 014f4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2763: 014f3864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2764: 0151c4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2765: 002c0ae8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2766: 00daff80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2767: 0091c8b0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2766: 00daffa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2767: 0091c8d0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2768: 014ef354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2769: 008aa45c 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2770: 00b17f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2769: 008aa47c 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2770: 00b17f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2771: 0151c49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2772: 007b0738 64 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ - 2773: 0095deb8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2773: 0095ded8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2774: 014ea5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2775: 014dd1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2776: 0151c86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2777: 0151cbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2778: 0151d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2779: 0062f0c8 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2780: 007b06b8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ - 2781: 00970090 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2781: 009700b0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2782: 01428024 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2783: 014e3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2784: 00a44424 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2784: 00a44444 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2785: 014e1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2786: 014f2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2787: 0151c216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2788: 014559c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2789: 00410d78 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2790: 0151cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2791: 0151ce08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2792: 0057b5b4 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2793: 0151b734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2794: 014e61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2795: 00ad7d70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2795: 00ad7d90 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2796: 003ef460 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2797: 0151b4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2798: 0037fcc0 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2799: 0151ce30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2800: 0091b890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2801: 00a37f5c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2802: 00b57894 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2800: 0091b8b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2801: 00a37f7c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2802: 00b578b4 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2803: 0151d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2804: 0151d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2805: 014e09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2806: 00ba56d0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2807: 00a82340 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2806: 00ba56f0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2807: 00a82360 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2808: 014f23a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2809: 0151b81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2810: 008fa204 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2810: 008fa224 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2811: 0151b746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2812: 0151c852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2813: 00331a7c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2814: 00dccd68 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2814: 00dccda0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2815: 0151bede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2816: 014e0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2817: 008e2d98 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2817: 008e2db8 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2818: 00617e20 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2819: 00afa6c0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2819: 00afa6e0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2820: 002c09f0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2821: 00931fb4 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2821: 00931fd4 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2822: 014f05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2823: 014e4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2824: 00aadda8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2824: 00aaddc8 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2825: 0151cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2826: 00655d8c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2827: 00524948 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2828: 014f5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2829: 00b73368 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2830: 00b41e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2829: 00b73388 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2830: 00b41e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2831: 014de718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2832: 00a80cdc 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2833: 00a11be0 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2832: 00a80cfc 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2833: 00a11c00 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2834: 005c990c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2835: 014de434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2836: 014e826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2837: 00ad3348 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2837: 00ad3368 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2838: 013bc674 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2839: 014efdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2840: 00ba1764 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2840: 00ba1784 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2841: 01452738 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ - 2842: 009387fc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2842: 0093881c 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2843: 0151d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2844: 0151d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2845: 01454208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ - 2846: 0091695c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2846: 0091697c 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2847: 014ecef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2848: 014e6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2849: 00922240 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2849: 00922260 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2850: 014e6c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2851: 007545a0 268 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2852: 00898154 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2852: 00898174 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2853: 00665388 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2854: 008f4c94 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2855: 009ce4a0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2854: 008f4cb4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2855: 009ce4c0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2856: 0151bb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2857: 004d7e10 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2858: 014176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2859: 0143e578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2860: 00b29b74 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2860: 00b29b94 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2861: 013bca64 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2862: 00820388 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ + 2862: 008203a8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2863: 014e87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2864: 0151d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2865: 00a8443c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2866: 0093ab04 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2865: 00a8445c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2866: 0093ab24 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2867: 013bd468 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ - 2868: 0084cf64 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ + 2868: 0084cf84 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2869: 014e3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2870: 0145008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2871: 0151b894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2872: 0151ba26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ - 2873: 0086ea0c 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ + 2873: 0086ea2c 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2874: 014f0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2875: 00b0cc40 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2875: 00b0cc60 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2876: 0151c3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2877: 014f3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2878: 0150aaec 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2879: 003c4a08 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2880: 0086f51c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ + 2880: 0086f53c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2881: 014eb8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2882: 00b12a64 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2882: 00b12a84 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2883: 014f1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2884: 0151c74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2885: 0151c8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2886: 014efff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2887: 01440a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2888: 00b49650 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2889: 00b1c8e0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ - 2890: 0086ef40 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ + 2888: 00b49670 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2889: 00b1c900 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2890: 0086ef60 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2891: 0151cb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2892: 014ea48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2893: 00ba4c3c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2894: 00adc494 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2893: 00ba4c5c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2894: 00adc4b4 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2895: 0067ea24 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2896: 009fa240 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2897: 009fa8e0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2898: 00b33b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2896: 009fa260 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2897: 009fa900 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2898: 00b33b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2899: 0151d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2900: 005d5e78 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2901: 0151d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2902: 014ee1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2903: 00b33ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2903: 00b33ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2904: 005c7538 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2905: 006307dc 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2906: 014de604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2907: 014e3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2908: 014e14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2909: 0086a7f8 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2909: 0086a818 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2910: 0151c2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2911: 00851480 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2911: 008514a0 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2912: 01433730 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2913: 00b74cc0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2913: 00b74ce0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2914: 014ef574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2915: 00bae010 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2916: 00b37cc0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2917: 00b99b00 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2918: 008f8af4 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2915: 00bae030 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2916: 00b37ce0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2917: 00b99b20 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2918: 008f8b14 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2919: 0151cd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2920: 014e63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2921: 014ebbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2922: 014336ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2923: 00a9c340 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2924: 00966a2c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2925: 00916af4 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2923: 00a9c360 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2924: 00966a4c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2925: 00916b14 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2926: 0151b854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2927: 014ddbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2928: 013bc99c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2929: 002bf1d8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2930: 014dc9a8 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2931: 0151c284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2932: 014eaad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2933: 0151c976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2934: 014f5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2935: 014e8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2936: 00aed698 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ - 2937: 0081c5c0 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ + 2936: 00aed6b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2937: 0081c5e0 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2938: 014f4398 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2939: 0068670c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2940: 014ebb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2941: 00918160 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2942: 00b4d544 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2941: 00918180 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2942: 00b4d564 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2943: 00356e80 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2944: 0151d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2945: 00afd3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2945: 00afd3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2946: 01433628 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2947: 00677590 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2948: 00a98b8c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2948: 00a98bac 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2949: 014f0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2950: 00378d04 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2951: 003f6998 32 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2952: 009fa638 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2953: 00b7b6dc 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2952: 009fa658 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2953: 00b7b6fc 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2954: 014eff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2955: 013bda28 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2956: 004e3784 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2957: 006ec52c 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2958: 014e3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2959: 0066b9d0 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2960: 0060e4fc 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2968,361 +2968,361 @@ │ │ │ │ 2964: 0145029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2965: 0144fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2966: 0151c040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2967: 01440990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2968: 0031ed70 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2969: 014dc828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2970: 014dcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2971: 00b5ca5c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2971: 00b5ca7c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2972: 014eb1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2973: 007bb0d4 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2974: 00904618 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2973: 007bb0e8 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2974: 00904638 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2975: 0151cd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2976: 014f4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2977: 0151c928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2978: 014e2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2979: 014e6b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2980: 0151c270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2981: 014de654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2982: 00a9c9b4 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ - 2983: 0086f410 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ + 2982: 00a9c9d4 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2983: 0086f430 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2984: 0151b33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2985: 0151cc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2986: 0066ac90 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2987: 00840f90 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2987: 00840fb0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2988: 0144090c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2989: 014f2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2990: 014e66f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2991: 00b527c4 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2991: 00b527e4 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2992: 014ee7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2993: 014dea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2994: 014edf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2995: 0151bdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2996: 009f9818 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2997: 0081edc0 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 2998: 00aa2a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2996: 009f9838 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2997: 0081ede0 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ + 2998: 00aa2a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2999: 0151bc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3000: 0151b7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3001: 006c1bfc 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3002: 0151c6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3003: 00b1bba4 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3004: 0084100c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3005: 00b26194 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3003: 00b1bbc4 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3004: 0084102c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3005: 00b261b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3006: 0151bfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3007: 0151ca3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3008: 002c0c28 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 3009: 009fd64c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3010: 00828750 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3009: 009fd66c 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3010: 00828770 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3011: 014dfb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ - 3012: 0081f020 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ + 3012: 0081f040 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3013: 014ef594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3014: 00ae900c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3014: 00ae902c 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3015: 0144ac80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3016: 014ed4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3017: 00b63dd4 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3017: 00b63df4 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3018: 014e3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3019: 002d6540 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3020: 0038084c 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3021: 0144ad88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3022: 014ec608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 3023: 00916f70 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 3023: 00916f90 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3024: 014e19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3025: 00b1b010 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3025: 00b1b030 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3026: 014f00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3027: 009c1058 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3027: 009c1078 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3028: 014e36bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3029: 008410a8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3030: 00836f9c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3029: 008410c8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3030: 00836fbc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3031: 0151b93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3032: 00b238ac 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3033: 0081ef5c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3034: 00b8cef8 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3032: 00b238cc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3033: 0081ef7c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ + 3034: 00b8cf18 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3035: 00706cec 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3036: 0151d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3037: 014ed2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3038: 008287f0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ - 3039: 008dc8c4 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 3038: 00828810 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3039: 008dc8e4 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3040: 014dea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3041: 00dccdc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3041: 00dccdf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3042: 01427130 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3043: 0144ad04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3044: 01412194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3045: 0151bc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 3046: 00a84554 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3046: 00a84574 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3047: 002ececc 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3048: 00320dc8 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3049: 0144c09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3050: 0087aeac 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3050: 0087aecc 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3051: 002dc528 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3052: 00d40160 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 3053: 009ec4d4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3054: 0083711c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ - 3055: 0096faa4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 3056: 009196a4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 3052: 00d40180 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 3053: 009ec4f4 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3054: 0083713c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3055: 0096fac4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 3056: 009196c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3057: 006d9fcc 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3058: 008f87d8 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3059: 00855514 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3060: 009ccacc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3058: 008f87f8 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3059: 00855534 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3060: 009ccaec 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3061: 0151d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3062: 014f2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3063: 008573ec 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3063: 0085740c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3064: 01411954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3065: 014e6df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 3066: 0097481c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3067: 00b6cd18 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3066: 0097483c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 3067: 00b6cd38 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3068: 005ca080 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3069: 0151cdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3070: 00b00728 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3071: 0085608c 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3070: 00b00748 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3071: 008560ac 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3072: 002a1e68 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 3073: 005198c0 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3074: 0151b47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3075: 002b5dec 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3076: 0151c268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3077: 0151c60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3078: 009bcb1c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3078: 009bcb3c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3079: 014f21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3080: 0151d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3081: 0151baf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3082: 00798a50 204 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3083: 009c1510 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3084: 00856ddc 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3083: 009c1530 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3084: 00856dfc 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3085: 014e2588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3086: 00855440 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3086: 00855460 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3087: 014f3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3088: 00aef538 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3089: 008570dc 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3088: 00aef558 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3089: 008570fc 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3090: 005c7994 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3091: 0091890c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3091: 0091892c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3092: 004dfad0 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3093: 00b3c9f8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3093: 00b3ca18 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3094: 005931d8 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3095: 0151c782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3096: 014e4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3097: 008556a4 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3097: 008556c4 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3098: 0151d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3099: 0151cd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3100: 014e9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3101: 00b78790 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3101: 00b787b0 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3102: 0151d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3103: 0151bfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3104: 014f2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3105: 006f6c28 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3106: 0151ce9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3107: 0151d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3108: 014e3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3109: 009e3dd4 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3109: 009e3df4 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3110: 0151b9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3111: 0151ce12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3112: 014f3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3113: 002faa20 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3114: 00856374 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3115: 00b2edc0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3114: 00856394 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3115: 00b2ede0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3116: 0151bbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3117: 014e95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3118: 014f5388 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3119: 014df80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3120: 0151cb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3121: 00989a78 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3121: 00989a98 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3122: 014e6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3123: 013c6e90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3124: 002de258 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3125: 0151b93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3126: 0151b97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3127: 014ec698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3128: 0151c2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3129: 01423c94 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3130: 0143a8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3131: 014f0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3132: 0151c0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3133: 00b77c90 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3134: 0095e798 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3135: 00b0365c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3133: 00b77cb0 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3134: 0095e7b8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3135: 00b0367c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3136: 0151d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3137: 014eda28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3138: 00516278 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3139: 0144d2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3140: 014dd620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3141: 00b2fcf8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3141: 00b2fd18 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3142: 014de2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3143: 01419bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3144: 014eb5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3145: 014ecb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3146: 00869e60 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3146: 00869e80 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3147: 014578b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ - 3148: 00ba7d64 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3149: 00ba4bf0 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3148: 00ba7d84 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3149: 00ba4c10 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3150: 014579b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3151: 0078b10c 284 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3152: 008ab538 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3152: 008ab558 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3153: 014ee620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3154: 014e860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3155: 0143a798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3156: 014e5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3157: 00af9e18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3157: 00af9e38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3158: 0151c74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3159: 013b7118 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3160: 014eb230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3161: 008fc5c8 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3161: 008fc5e8 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3162: 014e7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3163: 00aacbdc 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3164: 00a7eb24 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3163: 00aacbfc 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3164: 00a7eb44 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3165: 014de07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3166: 006678e0 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3167: 0084f884 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ + 3167: 0084f8a4 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3168: 01457934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3169: 00b3e40c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3170: 0085e4f4 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3169: 00b3e42c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3170: 0085e514 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3171: 00516e28 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3172: 00b3515c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3172: 00b3517c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3173: 014e878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3174: 00a9e868 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3175: 0085e2cc 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3176: 008456d8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3177: 00927b5c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3178: 00a9b8c4 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3174: 00a9e888 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3175: 0085e2ec 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3176: 008456f8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3177: 00927b7c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3178: 00a9b8e4 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3179: 014e7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3180: 014f4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3181: 014dd730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3182: 014ea32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3183: 0151c620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3184: 014e8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3185: 00ad3400 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3185: 00ad3420 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3186: 0151bacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3187: 0151d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3188: 00845830 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3188: 00845850 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3189: 014f3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3190: 014ed078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3191: 0085e3e0 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3192: 00b2791c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3193: 0097c8e8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3191: 0085e400 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3192: 00b2793c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3193: 0097c908 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3194: 014de324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3195: 00b6367c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3195: 00b6369c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3196: 014430c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3197: 014eaba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3198: 0151c346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3199: 0151ceda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3200: 014f4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3201: 006bc3a0 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3202: 00b68760 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3203: 00b8798c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3202: 00b68780 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3203: 00b879ac 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3204: 014e9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3205: 014dfd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3206: 0151b28b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3207: 014ded70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3208: 0151c144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3209: 0068ff48 568 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3210: 00b34040 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3211: 00935a14 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3210: 00b34060 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3211: 00935a34 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3212: 0151d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ - 3213: 0081d2fc 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ + 3213: 0081d31c 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3214: 014f3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3215: 0036c180 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3216: 0151bd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3217: 0091977c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3218: 00b480b8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3219: 00b74f0c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3217: 0091979c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3218: 00b480d8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3219: 00b74f2c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3220: 0151bdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3221: 014f0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3222: 005177e8 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3223: 009cf830 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3223: 009cf850 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3224: 0141628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3225: 008b6984 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3225: 008b69a4 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3226: 014e6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3227: 0151c564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ - 3228: 0081d4d8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ + 3228: 0081d4f8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3229: 014dcb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3230: 014ee2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3231: 0028bfb8 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3232: 0151d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3233: 00aac9a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3234: 00b6a9d8 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3233: 00aac9c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3234: 00b6a9f8 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3235: 007b0cbc 132 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3236: 009cbd8c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3236: 009cbdac 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3237: 0151bdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3238: 0151bc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3239: 00b771e0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3239: 00b77200 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3240: 01442a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ - 3241: 0086efc4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ - 3242: 0090d894 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3241: 0086efe4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ + 3242: 0090d8b4 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3243: 0151d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3244: 014f03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3245: 00383ba0 44 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3246: 01442b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3247: 0143d36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3248: 00a9a5b0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3249: 0081d434 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ + 3248: 00a9a5d0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3249: 0081d454 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3250: 007b0d40 136 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3251: 00995708 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3251: 00995728 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3252: 0151de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3253: 0151c878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3254: 00988470 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3254: 00988490 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3255: 014e7580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3256: 00b971c4 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3256: 00b971e4 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3257: 0143d2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3258: 0085c678 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3258: 0085c698 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3259: 007059bc 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3260: 01512b54 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3261: 0151bbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3262: 0081f890 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3263: 009c2abc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3262: 0081f8b0 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ + 3263: 009c2adc 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3264: 0151cb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3265: 002caa10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3266: 014e981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3267: 0085c4d0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3267: 0085c4f0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3268: 0030436c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3269: 01442b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ - 3270: 0095790c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3270: 0095792c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3271: 014f0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3272: 002d91c8 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3273: 0151b4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3274: 00b186a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3274: 00b186c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3275: 014e3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3276: 014df630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3277: 0151c8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3278: 0081faf4 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3279: 00b50000 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3280: 00abb820 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3278: 0081fb14 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ + 3279: 00b50020 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3280: 00abb840 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3281: 014455e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ - 3282: 00963c20 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3282: 00963c40 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3283: 014e7710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3284: 01445454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3285: 0085c5a4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3285: 0085c5c4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3286: 0151b71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3287: 00b0c874 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3288: 009ef0e4 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3289: 00b48c3c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3287: 00b0c894 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3288: 009ef104 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3289: 00b48c5c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3290: 0144555c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3291: 014518c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3292: 00851ab4 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3293: 00ae81e8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ - 3294: 0081fa30 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ + 3292: 00851ad4 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3293: 00ae8208 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3294: 0081fa50 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3295: 002d60e4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3296: 0145173c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3297: 006c7104 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3298: 014e887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3299: 014e1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3300: 002d0f78 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3301: 0151ba3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3302: 00ab80fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3303: 00b3d538 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3302: 00ab811c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3303: 00b3d558 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3304: 01451844 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3305: 00aec334 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3305: 00aec354 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3306: 012f8b58 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3307: 014454d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3308: 0151cf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3309: 0040797c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3310: 014e0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3311: 00a7f260 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3311: 00a7f280 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3312: 0151ba56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3313: 00b30dec 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3314: 00aa32a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3315: 00936d6c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3313: 00b30e0c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3314: 00aa32c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3315: 00936d8c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3316: 014f2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3317: 009f0608 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3317: 009f0628 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3318: 013ba324 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3319: 014ea12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3320: 0151d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3321: 014517c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3322: 006d9ba8 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3323: 014e1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3324: 014ec748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3330,840 +3330,840 @@ │ │ │ │ 3326: 0068596c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3327: 002f5290 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3328: 014e2578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3329: 014e1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3330: 0151de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3331: 0151b5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3332: 0151b3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3333: 00aa2670 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3334: 008c5768 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3333: 00aa2690 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3334: 008c5788 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3335: 0143ca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3336: 014ed098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3337: 0151d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3338: 0078dc48 4 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3339: 007bb7e4 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3339: 007bb7f8 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3340: 014ddd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3341: 0151d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3342: 014de968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3343: 0151d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3344: 009fa698 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3345: 008ed5d0 2020 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3346: 00aadeec 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3344: 009fa6b8 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3345: 008ed5f0 2020 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3346: 00aadf0c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3347: 007b0dc8 144 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3348: 00a12eb4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3348: 00a12ed4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3349: 014de5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3350: 0151c6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3351: 014e6720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ - 3352: 0084c4f8 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ + 3352: 0084c518 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3353: 014f4ab4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3354: 00b2e088 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3354: 00b2e0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3355: 0068ac30 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3356: 0151cd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3357: 0151c0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3358: 0151c3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3359: 0151d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3360: 014582d0 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3361: 00b2097c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3361: 00b2099c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3362: 014f27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3363: 0081f328 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3364: 00988860 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3365: 00b0d7d0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3366: 00b11210 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3363: 0081f348 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ + 3364: 00988880 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3365: 00b0d7f0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3366: 00b11230 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3367: 014ef394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3368: 014e61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3369: 009ec3fc 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3369: 009ec41c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3370: 0151b77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3371: 0151d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3372: 013bc730 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3373: 014e369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3374: 0151c816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3375: 002b0660 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3376: 00b117a4 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3376: 00b117c4 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3377: 014e2ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3378: 00b6c9dc 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3378: 00b6c9fc 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3379: 002d7868 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3380: 00b3f3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3381: 0085c3f4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3382: 00b339c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3380: 00b3f400 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3381: 0085c414 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3382: 00b339e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3383: 0141772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3384: 006a8f58 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ - 3385: 0081f588 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ + 3385: 0081f5a8 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3386: 0151c72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3387: 0151d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3388: 00a9eb08 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3389: 00995bf8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3388: 00a9eb28 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3389: 00995c18 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3390: 0151d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3391: 0085c234 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3391: 0085c254 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3392: 014f34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3393: 0151d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3394: 014e957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3395: 0061e840 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3396: 0078b0f0 28 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3397: 012f1910 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3398: 00b7224c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3398: 00b7226c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3399: 0151bd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3400: 014e6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3401: 00b31be8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3402: 0090dbfc 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3401: 00b31c08 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3402: 0090dc1c 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3403: 014f8664 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3404: 006a24fc 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3405: 0081f4c4 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3406: 008533bc 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3407: 0085c314 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3405: 0081f4e4 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ + 3406: 008533dc 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3407: 0085c334 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3408: 0051b1bc 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3409: 0090dce4 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3409: 0090dd04 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3410: 0151bfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3411: 00a8b9cc 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3411: 00a8b9ec 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3412: 006b6070 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3413: 014e357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3414: 0151bef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3415: 0151d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3416: 008e1464 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3416: 008e1484 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3417: 01394470 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3418: 00657878 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3419: 00b1996c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3420: 00b26080 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3419: 00b1998c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3420: 00b260a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3421: 0031a478 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3422: 00b7d7f0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3422: 00b7d810 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3423: 00512204 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3424: 0050c494 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3425: 0151d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3426: 0081ce8c 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ - 3427: 0095c6d8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3426: 0081ceac 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ + 3427: 0095c6f8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3428: 014e2ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3429: 00af2e40 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3430: 00aac35c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3431: 0085b514 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3432: 00a86b98 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3433: 0085b34c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ - 3434: 0091e9d0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3435: 008f33ec 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3436: 0081d070 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ - 3437: 0095778c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3429: 00af2e60 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3430: 00aac37c 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3431: 0085b534 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3432: 00a86bb8 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3433: 0085b36c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3434: 0091e9f0 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3435: 008f340c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3436: 0081d090 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ + 3437: 009577ac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3438: 0151bcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3439: 00a9362c 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ - 3440: 0084cda4 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ + 3439: 00a9364c 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3440: 0084cdc4 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3441: 014f5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3442: 00abcb54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3443: 00aebee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3444: 00b88fa0 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3445: 0098a748 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3446: 0085b434 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ - 3447: 0095e31c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3442: 00abcb74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3443: 00aebf04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3444: 00b88fc0 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3445: 0098a768 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3446: 0085b454 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3447: 0095e33c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3448: 00702364 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3449: 00b5e4e4 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3449: 00b5e504 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3450: 002be430 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3451: 014ee4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3452: 01437594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ - 3453: 0081cfcc 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ + 3453: 0081cfec 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3454: 0151de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3455: 0151bae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3456: 013bc300 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3457: 0151d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3458: 0151de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3459: 0036db90 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3460: 0151b57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3461: 009560c8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3461: 009560e8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3462: 0151d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3463: 0151b316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3464: 01437510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3465: 014e4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3466: 014f1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3467: 009b679c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3467: 009b67bc 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3468: 014196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3469: 006c0840 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3470: 014df92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3471: 00b63984 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3471: 00b639a4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3472: 005ca978 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3473: 0143e260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3474: 002b6acc 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3475: 00b8f1f4 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3475: 00b8f214 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3476: 0151ba24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3477: 00ba53a4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3477: 00ba53c4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3478: 014f35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3479: 0151bff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3480: 0143e1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ - 3481: 0086dab4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ + 3481: 0086dad4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3482: 0032848c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3483: 0151d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3484: 00524e40 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3485: 0151b52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3486: 009fc934 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3486: 009fc954 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3487: 0151d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3488: 0070ba64 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3489: 0151c372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3490: 01436d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ - 3491: 0086da78 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ + 3491: 0086da98 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3492: 0143c814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3493: 0151be3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3494: 0151c68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3495: 014f3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3496: 014dcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3497: 0143c790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3498: 0151c8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3499: 00b441a8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3500: 00a94620 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3501: 00a30f14 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3499: 00b441c8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3500: 00a94640 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3501: 00a30f34 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3502: 006183e8 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3503: 0143e158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3504: 01436cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3505: 00683918 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ - 3506: 0086dab0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ + 3506: 0086dad0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3507: 0151b24c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3508: 009ebf78 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3509: 00b11380 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3510: 00b726d8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3511: 00b1608c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3508: 009ebf98 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3509: 00b113a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3510: 00b726f8 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3511: 00b160ac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3512: 0151c850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3513: 00afd7f4 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3513: 00afd814 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3514: 014e0e04 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3515: 0035fa0c 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3516: 0151b5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3517: 005b7c50 40 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3518: 00b721d0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3518: 00b721f0 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3519: 0143c70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3520: 009d9428 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3521: 00b2e1f8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3520: 009d9448 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3521: 00b2e218 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3522: 0151d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3523: 014ec618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3524: 00613ec8 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3525: 014e7650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3526: 00900980 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3526: 009009a0 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3527: 0151c61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3528: 0151d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3529: 00b308d8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3530: 0090c058 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3531: 00b2bb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3532: 00af18b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3529: 00b308f8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3530: 0090c078 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3531: 00b2bb80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3532: 00af18d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3533: 006fcbe8 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3534: 0151bf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3535: 014e18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3536: 00aa27e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3536: 00aa2800 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3537: 0037cecc 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3538: 014deb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3539: 0151ca1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3540: 00b73b9c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3540: 00b73bbc 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3541: 014e8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3542: 0151c5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3543: 0151c632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3544: 00b78088 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3545: 008ef7b0 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3544: 00b780a8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3545: 008ef7d0 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3546: 005228bc 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3547: 014e0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3548: 00898c7c 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3548: 00898c9c 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3549: 0151c87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3550: 014f3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3551: 008ee960 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3552: 009173f4 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3553: 00827af8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3551: 008ee980 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3552: 00917414 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3553: 00827b18 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3554: 014f4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3555: 0084f810 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3556: 00a9a020 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3555: 0084f830 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ + 3556: 00a9a040 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3557: 014e8ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3558: 0151bbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3559: 0043ae8c 52 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3560: 013a23a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3561: 014e78b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3562: 014199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3563: 009739e4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3563: 00973a04 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3564: 0151c1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3565: 00a94c60 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3565: 00a94c80 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3566: 005c5884 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3567: 014257ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3568: 014dfce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3569: 014e0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3570: 0151de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3571: 0151c1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3572: 00b5c348 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3573: 008eb064 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3572: 00b5c368 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3573: 008eb084 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3574: 0151bfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3575: 014eba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3576: 0151bd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3577: 00ae6de4 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3578: 0095c424 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3577: 00ae6e04 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3578: 0095c444 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3579: 014f2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3580: 014f1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3581: 0151c6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3582: 0051d078 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3583: 003894d4 232 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ - 3584: 0084ce50 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ + 3584: 0084ce70 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3585: 0151cb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3586: 0097cf10 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3586: 0097cf30 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3587: 0151c168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3588: 009b4ae0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3588: 009b4b00 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3589: 0151c0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3590: 003e91b8 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3591: 006a81b4 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3592: 0151b532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3593: 00b85c04 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3593: 00b85c24 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3594: 014e63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3595: 00b8da8c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3596: 00b34904 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3595: 00b8daac 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3596: 00b34924 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3597: 0151cc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3598: 006e88ec 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3599: 00a9c620 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3599: 00a9c640 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3600: 0151bcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3601: 00a7f728 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3601: 00a7f748 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3602: 014e0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3603: 0151ca68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3604: 014e6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3605: 014f4aa0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3606: 0151d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3607: 0151bdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3608: 00af1e60 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3609: 008b5684 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3610: 00b44940 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3608: 00af1e80 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3609: 008b56a4 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3610: 00b44960 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3611: 0028ce18 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3612: 014ec8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3613: 0095a67c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3613: 0095a69c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3614: 014dd7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3615: 0151b6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3616: 0151dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3617: 0151cbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3618: 00b34cec 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3618: 00b34d0c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3619: 014dd5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3620: 0144fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3621: 0151bbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3622: 004dbf04 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3623: 0151ca0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3624: 014ecb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3625: 0151cb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3626: 0142be88 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3627: 00b13e3c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3627: 00b13e5c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3628: 0028cf28 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3629: 0065ea8c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3630: 0038052c 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3631: 014df3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3632: 0070eb08 380 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3633: 0069cea8 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3634: 00ad961c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3635: 00827d74 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3636: 0098af60 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3637: 00ab3458 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3634: 00ad963c 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3635: 00827d94 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3636: 0098af80 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3637: 00ab3478 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3638: 0151cee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3639: 01414084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3640: 014ea7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3641: 014e0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3642: 0151ba6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3643: 013bdcd4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3644: 00b6557c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3644: 00b6559c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3645: 006f8728 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3646: 0028aca4 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3647: 00609d4c 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3648: 00b647c0 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3649: 00aca7fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3648: 00b647e0 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3649: 00aca81c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3650: 01413c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3651: 00507ab4 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3652: 00aa210c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3652: 00aa212c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3653: 006bc914 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3654: 0151d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3655: 00b9208c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3655: 00b920ac 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3656: 0151d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3657: 006b5308 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3658: 014edea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3659: 0028b984 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3660: 00998458 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3661: 00827e1c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3660: 00998478 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3661: 00827e3c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3662: 0051a1d0 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3663: 00aa35e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3663: 00aa3604 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3664: 0041e278 116 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ - 3665: 0084f7e4 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ + 3665: 0084f804 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3666: 01450e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3667: 014de3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3668: 01450cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ - 3669: 0091c1f4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3670: 008aba64 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3671: 0098c330 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3672: 00d40198 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3669: 0091c214 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3670: 008aba84 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3671: 0098c350 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3672: 00d401b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3673: 0151cb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3674: 01450df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3675: 00a9f6c0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3675: 00a9f6e0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3676: 0151d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3677: 0151de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3678: 0151ba66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3679: 00934964 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3680: 0092d478 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3679: 00934984 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3680: 0092d498 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3681: 0060c228 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ 3682: 00428c60 220 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3683: 00d40190 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3683: 00d401b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3684: 014eb658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3685: 0151d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3686: 00645d78 448 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3687: 014eebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3688: 014e0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3689: 0098ac5c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3689: 0098ac7c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3690: 014e66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3691: 002be2a4 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3692: 00af6d18 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3692: 00af6d38 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3693: 00677fe4 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3694: 002cc9a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3695: 0083683c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3695: 0083685c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3696: 01450d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3697: 00613418 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3698: 014e9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3699: 0151bee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3700: 00b5fdf8 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3700: 00b5fe18 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3701: 00630b84 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3702: 0030e400 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3703: 00836908 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3703: 00836928 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3704: 0151d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3705: 014f08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3706: 00ab5038 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3706: 00ab5058 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3707: 005c4fcc 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3708: 00687620 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3709: 00b1ba64 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3709: 00b1ba84 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3710: 006b7080 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3711: 00933b78 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3711: 00933b98 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3712: 00356cd0 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3713: 0151b2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3714: 01513d40 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3715: 0151ba42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3716: 00b3c328 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3717: 009aaa14 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3716: 00b3c348 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3717: 009aaa34 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3718: 014e9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3719: 0144f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3720: 00369c00 852 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ - 3721: 00916c20 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3722: 00b27d4c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3723: 00836a44 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3721: 00916c40 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3722: 00b27d6c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3723: 00836a64 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3724: 014dc2ac 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3725: 00b7cf18 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3725: 00b7cf38 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3726: 0151b51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3727: 0151cd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3728: 00b74610 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3728: 00b74630 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3729: 014df86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3730: 01427a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3731: 0151d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3732: 014f193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3733: 00323f40 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3734: 0151c67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3735: 00907640 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3736: 00b7ec28 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3735: 00907660 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3736: 00b7ec48 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3737: 0151be4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3738: 014e0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3739: 0151b3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3740: 0151c844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3741: 00948268 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3741: 00948288 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3742: 0151cb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3743: 0151d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3744: 014e7a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3745: 0151b7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3746: 0151c8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3747: 0151d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3748: 014f1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3749: 008e48b4 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3750: 009193bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3751: 00a27e90 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3752: 00b5d66c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3749: 008e48d4 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3750: 009193dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3751: 00a27eb0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3752: 00b5d68c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3753: 014d73a8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3754: 0151ce2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3755: 013bd250 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3756: 014ef038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3757: 0151b622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3758: 014f12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3759: 014f1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3760: 0151b61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3761: 00b633c0 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3761: 00b633e0 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3762: 00343e84 96 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ - 3763: 0096bbdc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3763: 0096bbfc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3764: 0151cb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3765: 0151c1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3766: 014f1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3767: 014ecbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3768: 0151cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3769: 0144b3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3770: 003819b8 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3771: 014dd960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3772: 004dc1d8 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3773: 00dadd9c 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3774: 00b87d58 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3775: 0082a7e8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3773: 00daddbc 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3774: 00b87d78 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3775: 0082a808 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3776: 014ea51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3777: 009be2fc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3777: 009be31c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3778: 0151b4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3779: 00a64b24 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3779: 00a64b44 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3780: 00288a30 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3781: 014df1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3782: 014e1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3783: 014e88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3784: 0144b334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3785: 002cca6c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3786: 00b66af4 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3787: 00af312c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3786: 00b66b14 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3787: 00af314c 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3788: 0151b638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3789: 006a3b94 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3790: 00995b3c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3790: 00995b5c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3791: 014e0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3792: 0151d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3793: 0092c43c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3793: 0092c45c 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3794: 0144f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ - 3795: 00916e04 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3795: 00916e24 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3796: 0151cde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3797: 008538d4 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ - 3798: 00974334 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3797: 008538f4 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3798: 00974354 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3799: 0151ca1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3800: 00b9891c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3800: 00b9893c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3801: 002d5e30 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3802: 014ef344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3803: 008eb94c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3803: 008eb96c 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3804: 0151cdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3805: 00dbdc20 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3806: 00ac9b74 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3805: 00dbdc40 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3806: 00ac9b94 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3807: 0151b61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3808: 0037a3f8 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3809: 0063b420 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3810: 0151c1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3811: 00ac605c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3811: 00ac607c 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3812: 00538974 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3813: 00b812ac 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3813: 00b812cc 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3814: 014e377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3815: 00afd428 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3815: 00afd448 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3816: 006a3d58 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3817: 014f3984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3818: 00ba7348 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3818: 00ba7368 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3819: 0151bedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3820: 006b1cdc 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3821: 0028d01c 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3822: 0151d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3823: 00b5d6d0 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3823: 00b5d6f0 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3824: 002d1394 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3825: 00b43948 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3825: 00b43968 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3826: 006c3258 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3827: 0151cb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3828: 0151ddf3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3829: 0151dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3830: 00b3874c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3830: 00b3876c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3831: 013ba348 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3832: 003deaf8 88 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3833: 014f3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3834: 013bc338 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3835: 013bc1e8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3836: 0151cb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3837: 002a2dd4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3838: 00ae70e0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3838: 00ae7100 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3839: 014df96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3840: 014e09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3841: 0078b08c 100 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3842: 014e1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3843: 0151be42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3844: 00a81ec4 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3845: 00ac75fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3844: 00a81ee4 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3845: 00ac761c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3846: 014f4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3847: 014ed908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3848: 00716754 460 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3849: 0151ccc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3850: 00b17a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3850: 00b17a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3851: 0151b698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3852: 003e81e4 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3853: 00b8c714 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3854: 009710d0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3853: 00b8c734 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3854: 009710f0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3855: 0151cc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3856: 008591dc 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3856: 008591fc 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3857: 014f3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3858: 014ef2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3859: 00aa5758 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3859: 00aa5778 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3860: 00667150 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3861: 014ddacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3862: 00858ac4 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3863: 00b280a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3862: 00858ae4 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3863: 00b280c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3864: 007086b4 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3865: 0151c30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3866: 0097104c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3866: 0097106c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3867: 013bc364 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3868: 01452d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3869: 0151c14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3870: 014e814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3871: 014f3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3872: 00b0d5bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3872: 00b0d5dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3873: 00323290 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3874: 014e0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3875: 014ecad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3876: 0151b858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3877: 00870068 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ + 3877: 00870088 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3878: 014ebea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3879: 0151d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3880: 00858e5c 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3881: 009b9694 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3882: 0090e4f8 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3880: 00858e7c 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3881: 009b96b4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3882: 0090e518 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3883: 014e75e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3884: 00693ec4 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3885: 013bc3cc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3886: 007f017c 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3886: 007f0194 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3887: 0151de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3888: 0151d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3889: 014ee440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3890: 00b9718c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3890: 00b971ac 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3891: 014dd8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ - 3892: 0086f7c4 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ + 3892: 0086f7e4 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3893: 006d8a84 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3894: 0151c746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3895: 008ab408 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3895: 008ab428 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3896: 0151d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3897: 0151cef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3898: 00919930 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3898: 00919950 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3899: 00593058 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3900: 0151d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3901: 0144c1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3902: 00a7e078 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3902: 00a7e098 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3903: 014ebec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3904: 014e15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3905: 00653020 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3906: 0151cc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3907: 0144c3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3908: 01452f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3909: 0151caf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3910: 0151ccdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3911: 0151d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3912: 0082d34c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3912: 0082d36c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3913: 014f0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3914: 0151d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3915: 0151b89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3916: 0151bbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3917: 00ab728c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3917: 00ab72ac 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3918: 0070cc24 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3919: 0050ebb8 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3920: 0151d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3921: 014e1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3922: 0082d3c8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3922: 0082d3e8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3923: 0151b916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3924: 0047b2dc 80 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3925: 014f3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3926: 014f0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3927: 01415944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3928: 014f314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3929: 0144c2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3930: 0151cad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3931: 01454184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3932: 00b42c20 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3933: 008d661c 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3934: 0081c7e0 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3935: 00aebf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3932: 00b42c40 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3933: 008d663c 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3934: 0081c800 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ + 3935: 00aebf60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3936: 0151bea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3937: 014e3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3938: 0143de40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3939: 00aaa5f8 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3939: 00aaa618 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3940: 014e33ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3941: 00a9d69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3941: 00a9d6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3942: 0151c1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3943: 0151bd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3944: 002ccb20 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3945: 0143ddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3946: 0082d460 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ - 3947: 008e3400 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3946: 0082d480 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3947: 008e3420 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3948: 014e6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3949: 0048d468 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3950: 00835284 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3950: 008352a4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3951: 014f4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3952: 014e374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3953: 01414840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3954: 0151d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3955: 0151d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3956: 00835358 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3956: 00835378 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3957: 014e5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3958: 014f2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3959: 00afcc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3959: 00afccbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3960: 0151ca12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3961: 014eb210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3962: 002d18cc 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3963: 0151c18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3964: 0143dd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3965: 014e1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3966: 004e2a44 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3967: 00909b28 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3967: 00909b48 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3968: 0151ba6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3969: 014dcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3970: 014e4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3971: 014ddd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3972: 0151beea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3973: 01440c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3974: 002ddb44 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3975: 0151d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3976: 0051e274 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3977: 009f04b4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3977: 009f04d4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3978: 0151cd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3979: 01434d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3980: 014ed8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3981: 00835468 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3982: 0092099c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3981: 00835488 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3982: 009209bc 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3983: 014df5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3984: 014e6c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3985: 014e805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ - 3986: 0086fa08 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ + 3986: 0086fa28 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3987: 0151b722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3988: 014582c8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3989: 00a883b4 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3989: 00a883d4 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3990: 014e956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3991: 014e4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3992: 009649d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3992: 009649f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3993: 01440ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 3994: 014f549c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ - 3995: 008505a8 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ + 3995: 008505c8 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 3996: 007642cc 16 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 3997: 0151cc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3998: 014e9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3999: 009326bc 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3999: 009326dc 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4000: 01434cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4001: 009fafcc 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4002: 00b8ced0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ - 4003: 0087066c 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ + 4001: 009fafec 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4002: 00b8cef0 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4003: 0087068c 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4004: 00702a60 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4005: 0041e10c 132 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4006: 0082d4f8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ - 4007: 00916b8c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4008: 00a9c4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4006: 0082d518 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4007: 00916bac 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 4008: 00a9c4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4009: 014e1b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4010: 014f0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 4011: 0091b204 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 4012: 0093e0c4 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 4011: 0091b224 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 4012: 0093e0e4 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4013: 004091d4 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4014: 00b157b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4014: 00b157d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4015: 00492254 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4016: 0082d574 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4016: 0082d594 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4017: 014f1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4018: 014e409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4019: 014f0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4020: 002be44c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4021: 014e964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4022: 014e6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4023: 013bd364 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ - 4024: 0086e6a0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ + 4024: 0086e6c0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4025: 0151d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4026: 006f69d0 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4027: 00b03a88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4027: 00b03aa8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4028: 002d43f8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4029: 0151cc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ - 4030: 0086f200 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ + 4030: 0086f220 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4031: 0151cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4032: 0085cb10 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4032: 0085cb30 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4033: 0151d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4034: 00706cc0 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4035: 0151c1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4036: 014e9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4037: 014ee770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4038: 014e3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4039: 014e0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4040: 0085c988 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4040: 0085c9a8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4041: 0151c8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4042: 00afaaac 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4043: 0082d60c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4042: 00afaacc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4043: 0082d62c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4044: 0151d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4045: 00b8e168 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4045: 00b8e188 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4046: 0151d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4047: 00795fd4 812 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4048: 014e974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4049: 014ef0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4050: 014147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4051: 014dfc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4052: 014ec5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ - 4053: 0086ecb8 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ + 4053: 0086ecd8 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ 4054: 014ee320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4055: 0141a394 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4056: 0151c042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4057: 0141a414 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4058: 014e363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4059: 0141a424 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4060: 014e21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4061: 00a25728 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4061: 00a25748 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4062: 005fab50 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4063: 0085ca4c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4064: 009182d4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 4065: 00ab6b08 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4063: 0085ca6c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4064: 009182f4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 4065: 00ab6b28 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4066: 014f498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4067: 00ae4630 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4068: 00995d5c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4069: 0083bd98 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4070: 00ae5bdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4067: 00ae4650 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4068: 00995d7c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4069: 0083bdb8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4070: 00ae5bfc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 4071: 0060e5c0 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4072: 0151c472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4073: 008f8980 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4073: 008f89a0 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4074: 0151c5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4075: 0151b732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4076: 014e1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4077: 006a3c58 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4078: 01413634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4079: 009e4580 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4079: 009e45a0 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4080: 00703d44 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4081: 0151cecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4082: 0083bf24 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4082: 0083bf44 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4083: 005c64a0 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4084: 0060bd30 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4085: 014e4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4086: 002d6e2c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ - 4087: 00838208 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4087: 00838228 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4088: 014ec8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4089: 00a86068 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4089: 00a86088 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4090: 0151b55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4091: 014493c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4092: 014e6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4093: 009e11a8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4093: 009e11c8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4094: 0070edc0 316 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4095: 014f1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4096: 014dcb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4097: 014e6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4098: 00badc4c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4098: 00badc6c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4099: 014de738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4100: 00abb0cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4101: 00838298 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4100: 00abb0ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4101: 008382b8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4102: 006b2e0c 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4103: 00511b4c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4104: 014494c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4105: 00b5d400 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4105: 00b5d420 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4106: 006b51a0 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4107: 014ea54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4108: 0151b932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4109: 014e2058 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4110: 014180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4111: 00702718 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4112: 00b303ec 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 4113: 00973504 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 4112: 00b3040c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4113: 00973524 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4114: 014ebb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4115: 00b67f24 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 4116: 0089bbe0 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 4115: 00b67f44 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4116: 0089bc00 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 4117: 014f0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4118: 006a4cd4 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4119: 0151b488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4120: 0151b27e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4121: 01449444 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4122: 0151d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4123: 004dc314 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4124: 013bd3cc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4125: 0151cb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4126: 0090216c 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4127: 00838328 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4126: 0090218c 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4127: 00838348 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4128: 014e40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4129: 0151d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4130: 0151bee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4131: 005230b8 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4132: 002b6140 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4133: 0151b6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4134: 0151c706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 4135: 00383bcc 236 FUNC GLOBAL DEFAULT 12 cxl_component_register_block_init │ │ │ │ 4136: 014f11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 4137: 014eb858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4138: 01442460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ - 4139: 008bd6c8 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 4139: 008bd6e8 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4140: 0061e8e8 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4141: 0151cdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4142: 0151d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4143: 013bc288 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4144: 00b731c4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4144: 00b731e4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4145: 01442568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4146: 014ef018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4147: 00862934 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4147: 00862954 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4148: 014f8d90 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ - 4149: 0086fa18 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ + 4149: 0086fa38 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4150: 0028a780 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4151: 00862c5c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4151: 00862c7c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4152: 0151bad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4153: 014404ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4154: 00b8d650 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4154: 00b8d670 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4155: 014eb528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4156: 014168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4157: 00912878 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4158: 00862a40 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4157: 00912898 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4158: 00862a60 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4159: 00490840 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4160: 01445e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4161: 014ee060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4162: 0151ce70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4163: 002cae1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4164: 01445c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4165: 014ea71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4173,2424 +4173,2424 @@ │ │ │ │ 4169: 0151cdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4170: 002d17a0 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4171: 007095a8 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4172: 0151b348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4173: 01445d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4174: 0151d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4175: 014e329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4176: 00b3f610 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4177: 00b97e34 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4178: 00862b50 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4176: 00b3f630 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4177: 00b97e54 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4178: 00862b70 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4179: 0143d1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4180: 002a902c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4181: 0083c114 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4181: 0083c134 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4182: 0143a714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4183: 0151c7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4184: 01457dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4185: 0144ebec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4186: 00ac2498 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4186: 00ac24b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4187: 014ee730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4188: 0083c234 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4188: 0083c254 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4189: 01445d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4190: 0143a690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4191: 014e9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4192: 003481ec 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4193: 008383b4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4193: 008383d4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4194: 0151c3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4195: 00ab2fa8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4195: 00ab2fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4196: 002c0a20 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4197: 00828c24 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4197: 00828c44 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4198: 00611af4 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4199: 00b88ca0 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4199: 00b88cc0 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4200: 014e7780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4201: 0083843c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4201: 0083845c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4202: 0151b404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4203: 0151c82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4204: 014e47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4205: 00289458 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4206: 0151d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4207: 014e41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4208: 01425ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4209: 0143a60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4210: 00ad8604 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4210: 00ad8624 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4211: 0065ff4c 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4212: 00863eac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4212: 00863ecc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4213: 004d6f38 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4214: 008ecd94 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4214: 008ecdb4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4215: 00492e70 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ - 4216: 0084f2d8 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4217: 008640c4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4216: 0084f2f8 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ + 4217: 008640e4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4218: 01414738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4219: 00855624 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4219: 00855644 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4220: 014eee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4221: 006bc894 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4222: 00ba4c10 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4223: 009b0a54 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4224: 008575ac 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4222: 00ba4c30 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4223: 009b0a74 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4224: 008575cc 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4225: 0151c87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4226: 002b9298 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4227: 00863f64 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4228: 00ad3b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4227: 00863f84 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4228: 00ad3b50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4229: 0151b730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4230: 014e9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4231: 014eca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4232: 0151b5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4233: 014e65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4234: 008384c8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4235: 008561a4 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4234: 008384e8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4235: 008561c4 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4236: 0151cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4237: 0151b6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4238: 009eb2ec 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4239: 00b94724 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4240: 009f8ba8 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4238: 009eb30c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4239: 00b94744 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4240: 009f8bc8 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4241: 0151d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4242: 0068ac80 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4243: 014debe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4244: 014e82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4245: 0048f290 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4246: 0091c2e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4246: 0091c308 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4247: 014f1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4248: 0151bfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4249: 0086401c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4249: 0086403c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4250: 014107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4251: 0151c2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4252: 00b3bfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4253: 00856f04 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4252: 00b3bfcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4253: 00856f24 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4254: 0151b984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4255: 0028b8e0 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4256: 014ea11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4257: 00af2cdc 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4257: 00af2cfc 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4258: 014f3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4259: 00b2dbdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4259: 00b2dbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4260: 014ee100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4261: 014f3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4262: 002df158 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4263: 014e6c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4264: 014f4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4265: 002cb240 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4266: 00aced08 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4266: 00aced28 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4267: 014f2398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4268: 00b187bc 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4268: 00b187dc 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4269: 01444fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4270: 014ed0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4271: 01444e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ - 4272: 0086e2a8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ + 4272: 0086e2c8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4273: 014dfe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4274: 0151bfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4275: 014e69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4276: 01444f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ - 4277: 0086e188 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ + 4277: 0086e1a8 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4278: 003e9ca0 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4279: 008484a8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4280: 00ab26bc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4279: 008484c8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4280: 00ab26dc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4281: 0151c97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4282: 00b7adc0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4282: 00b7ade0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4283: 0151bcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4284: 014f11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4285: 00b02bc4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4285: 00b02be4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4286: 014eef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4287: 002caecc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4288: 006e6b08 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4289: 008b6698 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4289: 008b66b8 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4290: 014ea68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4291: 0090b2b0 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4292: 00acfbc8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4291: 0090b2d0 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4292: 00acfbe8 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4293: 014f2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4294: 003277c0 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4295: 00b5aaa4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4296: 00ae88b8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4297: 009a0080 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4295: 00b5aac4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4296: 00ae88d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4297: 009a00a0 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4298: 01444ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4299: 0151c488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ - 4300: 0086e22c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4301: 0084875c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4300: 0086e24c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ + 4301: 0084877c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4302: 014ec9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4303: 0066ad60 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4304: 01512b99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4305: 0092c4e4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4305: 0092c504 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4306: 002b8fb4 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4307: 014f4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4308: 0151c228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4309: 008f1a84 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4309: 008f1aa4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4310: 0151b298 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4311: 0151bc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4312: 0069b8dc 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4313: 0151b2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4314: 014e27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4315: 0151d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4316: 0151d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4317: 014f17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4318: 006b314c 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4319: 008f1958 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4319: 008f1978 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4320: 0151cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4321: 00b77874 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4322: 00b0c734 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4323: 00b83be0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4324: 008f1f08 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4321: 00b77894 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4322: 00b0c754 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4323: 00b83c00 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4324: 008f1f28 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4325: 006f30b4 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4326: 014ddf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4327: 00adb4c8 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4327: 00adb4e8 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4328: 0151b872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4329: 0151cdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4330: 0151baee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4331: 013bc7d8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4332: 0151b2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4333: 0151cbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4334: 0151bba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4335: 0151ccee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4336: 0091c0d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4337: 008f1ddc 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4336: 0091c0f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4337: 008f1dfc 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4338: 0151c832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4339: 008de3f0 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4339: 008de410 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4340: 007b11a0 140 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4341: 014e11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4342: 01410748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4343: 009ffbf4 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4344: 00ba74c0 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4343: 009ffc14 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4344: 00ba74e0 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4345: 014f3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4346: 0151b7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4347: 0151b740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4348: 014f27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4349: 014ec6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4350: 00b112c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4350: 00b112e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4351: 01417834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4352: 008f1ea4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4352: 008f1ec4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4353: 0151b44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4354: 01439484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4355: 00408c5c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4356: 013bc498 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4357: 014e987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4358: 00ab6284 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4358: 00ab62a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4359: 0069ccd8 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4360: 01439400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4361: 014f188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4362: 002d8e8c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4363: 00ae5128 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4364: 00b040c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4363: 00ae5148 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4364: 00b040e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4365: 014deab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4366: 0151baa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4367: 00aa438c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4367: 00aa43ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4368: 014f2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4369: 014f2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4370: 009cce4c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4370: 009cce6c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4371: 0151ce1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4372: 0151d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4373: 0151ba0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4374: 014eada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4375: 014f1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4376: 0151ce56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4377: 002cb2f4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4378: 00b41840 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4378: 00b41860 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4379: 014f1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4380: 0151c5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4381: 00aa6758 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4382: 00abc7b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4383: 00851144 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4381: 00aa6778 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4382: 00abc7d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4383: 00851164 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4384: 014ecf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4385: 0143937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4386: 00a9d754 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4386: 00a9d774 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4387: 014f313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4388: 0151c3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4389: 014f02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4390: 0151c390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4391: 014e5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4392: 00aa5fd0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4392: 00aa5ff0 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4393: 01457cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4394: 013bcacc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4395: 005ca7f0 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4396: 0151d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4397: 0078dc58 4 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4398: 00594290 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4399: 00a94d20 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4399: 00a94d40 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4400: 0151cd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4401: 00afae98 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4401: 00afaeb8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4402: 014eeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4403: 00ade2d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4404: 00b05168 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4405: 00d1c448 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4403: 00ade2f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4404: 00b05188 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4405: 00d1c468 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4406: 005140ac 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4407: 00618c94 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4408: 014f0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4409: 00ad317c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4409: 00ad319c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4410: 014f4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4411: 00b788b4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4411: 00b788d4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4412: 0066a74c 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4413: 00afca74 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4413: 00afca94 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4414: 014e56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4415: 01411090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4416: 014e427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4417: 006a03b8 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4418: 00b44b64 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4418: 00b44b84 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4419: 014df31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4420: 002cb69c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4421: 006a6d5c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4422: 01436c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4423: 008b626c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4424: 00b744fc 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4423: 008b628c 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4424: 00b7451c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4425: 014ea77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4426: 00ad210c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4426: 00ad212c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4427: 0151c4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4428: 014e53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4429: 008d7ee8 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4429: 008d7f08 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4430: 014421cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4431: 0151c91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4432: 00827244 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4433: 00b281b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4432: 00827264 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4433: 00b281d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4434: 0151c872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4435: 014f892c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4436: 0151d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4437: 0151ba64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4438: 00858c54 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4438: 00858c74 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4439: 006666dc 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4440: 008272cc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4440: 008272ec 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4441: 01442148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4442: 00b9a79c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4442: 00b9a7bc 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4443: 01436bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4444: 014e97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4445: 0151bb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4446: 014e7540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4447: 0151b3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4448: 00322f48 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4449: 014f3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4450: 003757fc 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4451: 014f50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4452: 014159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4453: 00b179b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4454: 00b6c160 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4453: 00b179d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4454: 00b6c180 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4455: 0151c05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4456: 0151b7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4457: 014e963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4458: 0151de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4459: 00a9cb9c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4459: 00a9cbbc 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4460: 006731fc 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4461: 014420c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4462: 006785dc 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4463: 014392f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4464: 014e63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4465: 0151caea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4466: 014e4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4467: 0151ce66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4468: 00827358 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4469: 00b25a7c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4468: 00827378 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4469: 00b25a9c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4470: 014e0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4471: 014e2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4472: 00b49fcc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4473: 00d40170 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4472: 00b49fec 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4473: 00d40190 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4474: 014ddbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4475: 014ea66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4476: 01439274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4477: 002d6810 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4478: 00b89d48 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4479: 0093d7f8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4478: 00b89d68 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4479: 0093d818 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4480: 014dfdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4481: 01447554 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4482: 00b874b8 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4482: 00b874d8 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4483: 014473c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4484: 00a82ff0 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4485: 0093454c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4484: 00a83010 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4485: 0093456c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4486: 0051a354 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4487: 00ac11fc 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4488: 00a01238 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4489: 009cdc34 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4487: 00ac121c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4488: 00a01258 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4489: 009cdc54 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4490: 0151d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4491: 00b9203c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4492: 009ebcec 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4491: 00b9205c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4492: 009ebd0c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4493: 014474d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4494: 00796594 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4495: 00b1f7e4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4496: 00b47090 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4495: 00b1f804 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4496: 00b470b0 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4497: 0031f448 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4498: 00b73230 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4498: 00b73250 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4499: 014f3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4500: 014391f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4501: 006e0b60 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4502: 00b22a70 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4502: 00b22a90 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4503: 014ef028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4504: 00b162a0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4504: 00b162c0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4505: 0151b2a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4506: 01513c30 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4507: 00522b34 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4508: 0151d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4509: 014e68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4510: 00948260 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4510: 00948280 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4511: 01512b58 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4512: 008d67cc 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4513: 00b5b764 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4512: 008d67ec 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4513: 00b5b784 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4514: 014106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4515: 0144744c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4516: 0151c4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4517: 0151b4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4518: 0151bac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4519: 014f4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4520: 002c1d90 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4521: 00af4c4c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4522: 00ba09dc 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4521: 00af4c6c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4522: 00ba09fc 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4523: 014f3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4524: 00badfdc 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4524: 00badffc 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4525: 0144cf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4526: 014e885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4527: 0144cbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4528: 00acef8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4528: 00acefac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4529: 014e6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4530: 014e3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4531: 009ec078 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4531: 009ec098 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4532: 00652868 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4533: 006652b4 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4534: 00b9d4a8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4535: 00973498 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4534: 00b9d4c8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4535: 009734b8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4536: 0144ce04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4537: 0151c812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4538: 00678310 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4539: 0151b798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4540: 00859c44 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4540: 00859c64 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4541: 0151c454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4542: 0151b45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4543: 0151c918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4544: 002cf424 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ - 4545: 0086c958 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ + 4545: 0086c978 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4546: 013bcbd0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4547: 005bc8dc 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4548: 014f2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4549: 0151d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4550: 0151d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4551: 009f8f70 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4551: 009f8f90 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4552: 014e6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4553: 0085254c 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4554: 00b33ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4553: 0085256c 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4554: 00b33cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4555: 014ee4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4556: 0085e1b0 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4556: 0085e1d0 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4557: 0144ccfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4558: 014dcb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4559: 002cb760 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4560: 0092fce0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4560: 0092fd00 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4561: 014ee090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4562: 014e1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4563: 0085dfe4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4564: 009eee30 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4563: 0085e004 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4564: 009eee50 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4565: 0151c362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4566: 0151cca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4567: 00a045ac 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4568: 00b28270 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4567: 00a045cc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4568: 00b28290 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4569: 01443da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4570: 014f38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4571: 008598ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4571: 008598cc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ 4572: 014f281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4573: 00859684 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4574: 00acee1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4575: 00adef88 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4576: 00b742ec 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4577: 0085e0c8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4573: 008596a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4574: 00acee3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4575: 00adefa8 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4576: 00b7430c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4577: 0085e0e8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4578: 0070bc8c 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4579: 007b0054 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4580: 014ee0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4581: 0145659c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4582: 01443d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4583: 014e2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4584: 0151bffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4585: 00aedc9c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4586: 009f90c4 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4585: 00aedcbc 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4586: 009f90e4 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4587: 014566a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4588: 0144be8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4589: 006b5eac 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4590: 00973f08 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4591: 0085973c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4590: 00973f28 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4591: 0085975c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4592: 005242cc 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4593: 00922104 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4593: 00922124 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4594: 0061e8c8 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4595: 00dccd48 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4595: 00dccd80 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4596: 007afec4 112 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ - 4597: 0086c854 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ + 4597: 0086c874 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4598: 0151b9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4599: 0031c17c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4600: 0151d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4601: 008e27e4 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4602: 008e382c 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4601: 008e2804 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4602: 008e384c 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4603: 014e6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4604: 014dd550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4605: 00a82b88 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4605: 00a82ba8 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4606: 014e35ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4607: 00a82d9c 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4607: 00a82dbc 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4608: 007af8a0 124 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4609: 014e6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4610: 014df7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4611: 01456620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4612: 0151c250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4613: 014e18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4614: 0151c7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4615: 014dd930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4616: 00b886b0 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4616: 00b886d0 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4617: 014ef5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4618: 0151d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4619: 00667094 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4620: 0151be7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4621: 0151b444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4622: 00b8ccec 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4623: 009eb734 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4624: 00b260dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4622: 00b8cd0c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4623: 009eb754 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4624: 00b260fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4625: 014ddf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4626: 008d62a4 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4626: 008d62c4 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4627: 0151be66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4628: 0151cc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4629: 014e51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4630: 00a94a30 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4630: 00a94a50 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4631: 0151cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4632: 0151b6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4633: 014f3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4634: 0068ba68 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4635: 0150a974 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4636: 00b538e8 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4637: 00af2224 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4638: 00973de0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4639: 009482e8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4636: 00b53908 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4637: 00af2244 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4638: 00973e00 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4639: 00948308 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4640: 014e2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4641: 014e41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4642: 0151d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4643: 0151c37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4644: 00a81604 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4644: 00a81624 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4645: 014e15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4646: 00a332e8 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4646: 00a33308 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4647: 01418074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4648: 01513cc0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4649: 014f3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4650: 0151c3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4651: 014e3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4652: 0151cb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4653: 014f4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4654: 01425e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4655: 0151c05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4656: 00aa3cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4656: 00aa3cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4657: 014dd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4658: 014e28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4659: 00b81b40 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4659: 00b81b60 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4660: 014e997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4661: 014ddd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4662: 00ad70e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4662: 00ad7104 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4663: 014e76d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4664: 014e4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4665: 00dccd8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4666: 00aa4444 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4665: 00dccdc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4666: 00aa4464 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4667: 014f2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4668: 009b9f38 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4668: 009b9f58 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4669: 014f3188 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4670: 008b6e84 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4670: 008b6ea4 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4671: 0151b642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4672: 00b383a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4672: 00b383c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4673: 00521370 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4674: 014f5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4675: 00af45e0 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4675: 00af4600 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4676: 0070732c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4677: 00b5f3d0 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4678: 00ab6e68 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4679: 00984534 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4680: 00b3d8e0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4681: 00917178 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4677: 00b5f3f0 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4678: 00ab6e88 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4679: 00984554 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4680: 00b3d900 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4681: 00917198 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4682: 0151cce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4683: 014e1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ - 4684: 009176fc 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4684: 0091771c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4685: 01416940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4686: 014e9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4687: 014e2508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4688: 0151b718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4689: 0151de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4690: 002bbdfc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4691: 0095e7c4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4691: 0095e7e4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4692: 014e66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4693: 007aff34 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4694: 01436724 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4695: 00867f58 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4695: 00867f78 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4696: 0151b36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4697: 0151bee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4698: 00868018 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4698: 00868038 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4699: 014dd270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4700: 01392c00 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4701: 0151d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4702: 014e881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4703: 0151c5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4704: 0151c54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4705: 014efe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4706: 00b40290 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4706: 00b402b0 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4707: 014ee300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4708: 014188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4709: 006a6e64 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4710: 014366a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4711: 0151c724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4712: 014eebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4713: 014f3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4714: 0048e718 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4715: 0151d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4716: 014e7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4717: 00431eac 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4718: 00b6b634 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4718: 00b6b654 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4719: 012f2274 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4720: 0151d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4721: 00ae1c68 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4721: 00ae1c88 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4722: 0151bc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4723: 0151b3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 4724: 00857a98 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ + 4724: 00857ab8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ 4725: 0151cf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4726: 00ac3624 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4727: 0098ac1c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4728: 008e1efc 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4726: 00ac3644 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4727: 0098ac3c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4728: 008e1f1c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4729: 0151bee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4730: 002c6a2c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ - 4731: 00857d34 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ + 4731: 00857d54 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ 4732: 014eee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4733: 00963ff8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4733: 00964018 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4734: 006732dc 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4735: 014f8668 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4736: 0151d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4737: 0151d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4738: 0151c692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4739: 014f1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4740: 00b69d20 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4741: 00a8b7c8 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4740: 00b69d40 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4741: 00a8b7e8 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4742: 014f4414 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4743: 0151d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4744: 0151d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4745: 01431948 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4746: 01424158 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4747: 0151bcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4748: 01428234 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 4749: 0151c446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4750: 014ec6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4751: 014e4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4752: 014318c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sh │ │ │ │ 4753: 014dd7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4754: 0091acc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4754: 0091ace0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4755: 0031b3d0 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4756: 01430e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4757: 014e804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4758: 014ed208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4759: 014eb0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4760: 002d3184 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4761: 002d59a4 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4762: 00b18c8c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4763: 00b4a2b8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4762: 00b18cac 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4763: 00b4a2d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4764: 014e1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4765: 014f192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4766: 0151b794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4767: 00b3531c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4767: 00b3533c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4768: 0142d328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4769: 00aed4c0 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4769: 00aed4e0 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4770: 0142ba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ - 4771: 0095915c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4771: 0095917c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4772: 0151beee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4773: 014539c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4774: 00ba6de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4774: 00ba6e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4775: 01430df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4776: 014e996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4777: 0151d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4778: 009f33ac 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4778: 009f33cc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4779: 0031c2ec 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4780: 009194ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4780: 009194cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4781: 00711b20 88 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4782: 009e137c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4782: 009e139c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4783: 002a2814 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4784: 0151d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4785: 0031af44 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4786: 014ea47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4787: 00aa5020 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4787: 00aa5040 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4788: 0151d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4789: 0151b476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4790: 01431840 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4791: 0142d2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ - 4792: 008e1718 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4792: 008e1738 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4793: 014f4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4794: 009d126c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4794: 009d128c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4795: 002dc2dc 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4796: 0091f49c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4797: 00ade04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4796: 0091f4bc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4797: 00ade06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4798: 014ebb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4799: 008680d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4799: 008680f8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4800: 006f3400 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4801: 014ed3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4802: 00868198 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4802: 008681b8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4803: 006c7a88 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4804: 002dd8f0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4805: 006d7c6c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4806: 00b27720 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4807: 00b97adc 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4806: 00b27740 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4807: 00b97afc 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4808: 014f0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4809: 002c83a8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4810: 00490dc4 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4811: 00a05230 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4812: 009bdc48 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4813: 00b51a00 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4811: 00a05250 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4812: 009bdc68 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4813: 00b51a20 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4814: 007afb34 480 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4815: 00b1b498 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4815: 00b1b4b8 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4816: 002abc54 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4817: 014e5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4818: 00677db8 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4819: 002eaaa4 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4820: 0151d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4821: 00920994 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4821: 009209b4 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4822: 013ba438 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4823: 014efd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4824: 00704180 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4825: 014e5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4826: 009f9e2c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4826: 009f9e4c 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4827: 014f1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4828: 00b2624c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4829: 00aecf6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4828: 00b2626c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4829: 00aecf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4830: 014ec928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4831: 0040dab0 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4832: 0032c704 248 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4833: 0065a7e0 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4834: 00932ca4 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4834: 00932cc4 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4835: 0144d95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4836: 0151d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4837: 00b38c80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4837: 00b38ca0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4838: 014dd850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4839: 00930b70 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4839: 00930b90 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4840: 00704148 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4841: 00945c54 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4841: 00945c74 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4842: 014e50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4843: 003262ac 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4844: 00aa43e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ - 4845: 0081c418 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ + 4844: 00aa4408 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4845: 0081c438 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4846: 0151cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4847: 014f0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4848: 002d7b58 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4849: 014e6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4850: 00aa24a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4851: 00b32e68 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4850: 00aa24c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4851: 00b32e88 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4852: 00764bdc 272 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4853: 0151d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4854: 0151c502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4855: 014f3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4856: 0141562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4857: 002a24fc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4858: 0086fe64 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ - 4859: 0091a9e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4858: 0086fe84 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ + 4859: 0091aa04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4860: 014317bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4861: 014e1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4862: 00acefe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4862: 00acf008 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4863: 014187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4864: 014e9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4865: 01431738 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4866: 0036970c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4867: 014dea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4868: 014178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4869: 008f1e40 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4869: 008f1e60 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4870: 01430d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4871: 005c5930 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4872: 00af10f0 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4872: 00af1110 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4873: 014e3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4874: 0151bfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4875: 00a7f868 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4876: 00b75f70 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4875: 00a7f888 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4876: 00b75f90 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4877: 01430ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4878: 0151b942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4879: 014eea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4880: 002b4920 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4881: 014dc858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4882: 006c5ec8 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4883: 012ee20c 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4884: 0151ba78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4885: 0151bf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4886: 00acf0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4886: 00acf0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4887: 014e819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4888: 00b0c2a8 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4889: 00af2ab4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4888: 00b0c2c8 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4889: 00af2ad4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4890: 014316b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4891: 014e26e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4892: 0143af54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4893: 0065a148 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4894: 006b6028 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4895: 014dc878 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4896: 002c6b48 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4897: 013bcc34 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4898: 0151d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4899: 00868258 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4899: 00868278 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4900: 0038a06c 188 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4901: 0151d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4902: 00868318 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4902: 00868338 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4903: 0143aed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4904: 014dca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4905: 00920b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4905: 00920b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4906: 0151d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4907: 014ef118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4908: 006180e4 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4909: 014e0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4910: 00af1640 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4910: 00af1660 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4911: 0048f1b8 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4912: 014e6c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4913: 0151b69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4914: 00956588 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4914: 009565a8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4915: 0151b332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4916: 00b6d010 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4916: 00b6d030 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4917: 014ddfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4918: 00aa5e90 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4919: 00ab7638 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4918: 00aa5eb0 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4919: 00ab7658 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4920: 014eda48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4921: 009b7324 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4921: 009b7344 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4922: 0143ae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4923: 0151b756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ - 4924: 0095c088 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4925: 00b285d4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4926: 009c259c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4927: 009f9674 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4928: 00b96b8c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4929: 00aaab58 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4924: 0095c0a8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4925: 00b285f4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4926: 009c25bc 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4927: 009f9694 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4928: 00b96bac 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4929: 00aaab78 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4930: 01436934 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4931: 0151ca2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4932: 014eafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4933: 002896a0 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4934: 01426554 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4935: 00b49b14 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4935: 00b49b34 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4936: 014e9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4937: 0041ba58 84 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 4938: 00975368 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4939: 00ac3e8c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4940: 008b61f4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4938: 00975388 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4939: 00ac3eac 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4940: 008b6214 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4941: 014368b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4942: 0051956c 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4943: 0151b40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4944: 00381180 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4945: 014f4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4946: 00a0129c 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4946: 00a012bc 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4947: 0151b418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4948: 01449024 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4949: 00cfb1dc 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4950: 00b068f0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4951: 00b27e40 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4949: 00cfb1fc 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4950: 00b06910 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4951: 00b27e60 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4952: 014e354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4953: 00b2e6b8 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4953: 00b2e6d8 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4954: 014e08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4955: 0151be1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4956: 0066c1e0 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4957: 00850234 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 4958: 00b55390 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4957: 00850254 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ + 4958: 00b553b0 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4959: 0053a58c 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4960: 00b49bd4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4961: 00b7eb30 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4962: 0097a85c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4960: 00b49bf4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4961: 00b7eb50 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4962: 0097a87c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4963: 01448fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 4964: 00337e60 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4965: 0066b5a8 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4966: 0151b346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4967: 0151bf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4968: 006b9640 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4969: 0068ac68 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4970: 00b010d0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4970: 00b010f0 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4971: 0151d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4972: 0151ce52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4973: 0057b810 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4974: 014f8938 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4975: 014f0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4976: 0143adc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 4977: 014ecd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4978: 014eb878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4979: 0066f08c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4980: 014e0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4981: 00428d3c 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ - 4982: 00b3a190 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4982: 00b3a1b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4983: 0069b7bc 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4984: 014dde4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4985: 0143ad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 4986: 0151ce6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4987: 0151b95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4988: 014df99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 4989: 0151bb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4990: 014e55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4991: 014f2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4992: 009d05e0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4993: 00b1a4bc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4992: 009d0600 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4993: 00b1a4dc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4994: 002892c4 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4995: 014e1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4996: 0151bbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4997: 00b85b54 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4998: 00a9d154 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4997: 00b85b74 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4998: 00a9d174 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4999: 014df3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5000: 0151bd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5001: 00a1990c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5001: 00a1992c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5002: 005ccc78 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5003: 0151c2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5004: 01440468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5005: 0142cf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5006: 00ac2f98 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5006: 00ac2fb8 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5007: 0151c0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5008: 00b9a2a8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5008: 00b9a2c8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5009: 0143acc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5010: 014e01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5011: 009ff208 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5011: 009ff228 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5012: 00320f0c 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5013: 0151c4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5014: 0051e168 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5015: 0041f320 3028 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5016: 00b6321c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5017: 009b9678 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 5018: 00917a84 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 5016: 00b6323c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5017: 009b9698 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5018: 00917aa4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 5019: 014e6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5020: 014eb130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5021: 014e4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5022: 00683f4c 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5023: 0142ce84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5024: 0151cda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5025: 014ee410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5026: 014e7270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5027: 00b82c8c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5027: 00b82cac 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5028: 0151c604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5029: 0151cc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5030: 00b5d91c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5030: 00b5d93c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5031: 00325f6c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5032: 0151c56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5033: 002a1c78 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5034: 0151bda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5035: 0150a020 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5036: 006f9350 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 5037: 002cf698 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5038: 014f8160 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5039: 0151ba4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5040: 009f9f24 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5041: 008479e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5042: 00a7fa40 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5043: 00a9c7cc 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 5044: 008d7f40 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 5045: 009168fc 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 5040: 009f9f44 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5041: 00847a08 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5042: 00a7fa60 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5043: 00a9c7ec 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5044: 008d7f60 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 5045: 0091691c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5046: 014eab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5047: 0151d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5048: 00673b4c 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5049: 0151c142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5050: 0151d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5051: 00613444 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 5052: 0095a9c8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5053: 00addf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5054: 00b5db10 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5052: 0095a9e8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 5053: 00addf58 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5054: 00b5db30 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5055: 014e873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5056: 014e0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5057: 01425d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5058: 00847c9c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5058: 00847cbc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5059: 0151d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5060: 009edae4 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5060: 009edb04 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5061: 014e49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5062: 0151c7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5063: 00aec5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5063: 00aec5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5064: 007af91c 44 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5065: 014d71a4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 5066: 00884180 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5067: 0083f234 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5068: 009f92a0 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5069: 009c1204 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5066: 008841a0 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5067: 0083f254 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5068: 009f92c0 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5069: 009c1224 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5070: 0151b902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5071: 0083f2c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5071: 0083f2e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5072: 0151b97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5073: 00380e50 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5074: 002f4dd8 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5075: 0098d408 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5075: 0098d428 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5076: 002d9778 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5077: 00592e8c 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5078: 00ae154c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5078: 00ae156c 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5079: 0151c2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5080: 0151b63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5081: 009c0698 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5081: 009c06b8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5082: 0053c598 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5083: 00568eac 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5084: 0151b544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5085: 006b5d60 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5086: 014e6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5087: 00aeca64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5087: 00aeca84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5088: 014e39bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5089: 0151c378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5090: 014dd1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5091: 0099ecc8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5091: 0099ece8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5092: 0143b26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5093: 014eb718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5094: 007af948 492 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5095: 014e9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5096: 0083f354 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5097: 00aec83c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 5098: 008f6010 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 5096: 0083f374 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5097: 00aec85c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5098: 008f6030 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5099: 0151c7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5100: 00a3274c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 5101: 009727f4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 5100: 00a3276c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5101: 00972814 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5102: 0070df40 588 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5103: 0143b1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ 5104: 0151ce96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5105: 00b23dbc 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5105: 00b23ddc 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5106: 014e839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 5107: 008e1fe0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 5107: 008e2000 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5108: 0151c096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5109: 014ed228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5110: 0151b2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5111: 0151c13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5112: 014dfabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5113: 014dd890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ - 5114: 008502d0 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5115: 0083cf20 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5114: 008502f0 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ + 5115: 0083cf40 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5116: 014eb7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5117: 014e3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5118: 0151d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5119: 0151bd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5120: 006d95d0 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5121: 00514358 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5122: 014ea08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5123: 0151c1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5124: 006d92d4 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5125: 0143b164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5126: 0083d128 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5127: 0092bd94 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5126: 0083d148 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5127: 0092bdb4 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5128: 014f0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5129: 00b8aed4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 5130: 00970aac 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5131: 00b180e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5129: 00b8aef4 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5130: 00970acc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 5131: 00b18108 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5132: 014e9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5133: 0151b9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5134: 014e2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5135: 014df37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5136: 0057b350 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5137: 01441d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5138: 0151c396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5139: 005141fc 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5140: 0141838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5141: 003e2628 16 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5142: 00b28328 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5142: 00b28348 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5143: 01441ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5144: 00b9462c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5145: 007d2cc0 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5146: 0087ad58 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5144: 00b9464c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5145: 007d2cf0 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5146: 0087ad78 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5147: 014de1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5148: 0151d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5149: 014e417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5150: 00a7df68 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5151: 0093533c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5152: 00aa494c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5150: 00a7df88 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5151: 0093535c 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5152: 00aa496c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5153: 0068e0b8 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5154: 00b93218 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5154: 00b93238 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5155: 013bd1a4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5156: 0151d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5157: 0151c1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5158: 0151b936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5159: 00716ab4 84 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5160: 00a27cd4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5160: 00a27cf4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5161: 007053e0 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5162: 0151d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5163: 0151cd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5164: 002c1f18 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5165: 0082bc40 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5165: 0082bc60 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5166: 00decaa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5167: 00ab5f44 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5167: 00ab5f64 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5168: 01441c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5169: 014ef108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5170: 0151d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5171: 014e2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5172: 014112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5173: 014e973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5174: 0086a0c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5174: 0086a0e0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5175: 0151d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5176: 0151d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5177: 009c2ebc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5178: 00b1dfc0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 5179: 009192e4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5180: 00aa90fc 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5181: 0086a30c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5177: 009c2edc 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5178: 00b1dfe0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5179: 00919304 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 5180: 00aa911c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5181: 0086a32c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5182: 0151de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5183: 0048ca44 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5184: 0048d920 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5185: 014f2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 5186: 008bd92c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 5186: 008bd94c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5187: 0151b224 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5188: 00981808 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5189: 00dccd60 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5188: 00981828 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5189: 00dccd98 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5190: 00678e80 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5191: 0151d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5192: 014e5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5193: 0086a180 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5193: 0086a1a0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5194: 002f6510 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5195: 00ad28c4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5195: 00ad28e4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5196: 0151d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5197: 0097cd64 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5197: 0097cd84 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5198: 014ebf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 5199: 0091fc28 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5200: 00b691c8 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5199: 0091fc48 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 5200: 00b691e8 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5201: 0151b6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5202: 014f1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5203: 00b415bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5203: 00b415dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5204: 0143b0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5205: 00b26024 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5205: 00b26044 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5206: 01417cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5207: 0098815c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5208: 0086a244 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5207: 0098817c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5208: 0086a264 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5209: 0143b05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5210: 014e5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5211: 014eda58 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5212: 014eeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5213: 00db00e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5213: 00db0108 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5214: 014e950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5215: 014efe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5216: 00356e40 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5217: 014e7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5218: 0151cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5219: 014ef4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5220: 00b1dd1c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5220: 00b1dd3c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5221: 003e9344 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5222: 002d4e14 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5223: 0151c60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5224: 00b8d6ec 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5224: 00b8d70c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5225: 0151ce3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5226: 014ee590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 5227: 013bd454 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5228: 00384674 264 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5229: 0151bff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5230: 014f1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5231: 0151b71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5232: 014ddedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5233: 0151bf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5234: 0151d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5235: 013bd1f4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5236: 00389f54 52 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5237: 00abaa84 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5238: 009316e0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5237: 00abaaa4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5238: 00931700 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5239: 0151b4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5240: 014e955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5241: 0151be3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5242: 00aeee14 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5242: 00aeee34 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5243: 0143afd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5244: 014ea56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5245: 00418d00 2032 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5246: 014e37bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5247: 0144e958 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5248: 00328318 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5249: 014eb4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5250: 00cfb9bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5251: 008b91ac 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5252: 00af8914 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 5253: 008e33ac 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5254: 00aa39d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5250: 00cfb9dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5251: 008b91cc 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5252: 00af8934 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5253: 008e33cc 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 5254: 00aa39f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5255: 0151b59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5256: 008b5d20 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5256: 008b5d40 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5257: 00645bd0 424 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5258: 0151b690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5259: 002897c0 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5260: 014e1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5261: 0099ce5c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5261: 0099ce7c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5262: 004db6f8 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5263: 00b19588 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5263: 00b195a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5264: 014ebf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5265: 014e6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5266: 0151cb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5267: 0151b2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5268: 008d690c 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5268: 008d692c 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5269: 0151b8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5270: 008b692c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5270: 008b694c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5271: 0066a070 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5272: 0151c5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5273: 009fa268 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5273: 009fa288 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5274: 014e0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5275: 0151b29e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5276: 008b6a6c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5277: 00adb748 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5276: 008b6a8c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5277: 00adb768 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5278: 014df29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5279: 00b331f8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5279: 00b33218 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5280: 005d7884 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5281: 0151bd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5282: 0151c60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5283: 00321804 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5284: 014e33fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5285: 014e0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5286: 014df47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5287: 00aa3d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5288: 00a00fbc 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5287: 00aa3d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5288: 00a00fdc 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5289: 0151c394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5290: 01414ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5291: 0032c8fc 6308 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5292: 0151b95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5293: 00aa2b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5294: 00dccdc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5295: 00adfcd8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5293: 00aa2b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5294: 00dcce00 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5295: 00adfcf8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5296: 0151c064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5297: 014e0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5298: 008f4cf8 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5299: 00962b80 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5298: 008f4d18 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5299: 00962ba0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5300: 00719264 2504 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5301: 00b6fd7c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5302: 00aaa8e8 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5301: 00b6fd9c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5302: 00aaa908 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5303: 0151bc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5304: 0151d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5305: 0151d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5306: 0151d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5307: 013b7d68 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5308: 007d2dc8 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5308: 007d2df8 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5309: 0151b4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5310: 014ef534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5311: 00aa22d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5312: 007bb178 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5311: 00aa22f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5312: 007bb18c 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5313: 002d771c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5314: 00b416d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ - 5315: 0081e724 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ + 5314: 00b416f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5315: 0081e744 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5316: 002d2b3c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5317: 002abe7c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5318: 0037fde8 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5319: 0078ccd0 164 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5320: 00a9e5cc 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5321: 00ba676c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5320: 00a9e5ec 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5321: 00ba678c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5322: 005cabbc 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5323: 00a01214 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5323: 00a01234 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5324: 002f2998 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ - 5325: 0086e53c 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ - 5326: 0081ea30 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ + 5325: 0086e55c 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ + 5326: 0081ea50 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5327: 0144e8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5328: 0151d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5329: 002e0574 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5330: 008ecd74 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5330: 008ecd94 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5331: 014df18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5332: 0086f0f8 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5333: 00b1b5dc 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5332: 0086f118 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ + 5333: 00b1b5fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5334: 002d7424 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5335: 0151ce90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5336: 00aa595c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5336: 00aa597c 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5337: 014e6e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5338: 014eca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5339: 0067393c 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5340: 014ec5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5341: 014e5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5342: 0151b83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5343: 0151ce34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5344: 0151c3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5345: 0151d024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5346: 0151d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5347: 014e9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5348: 014dfd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5349: 0142f320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5350: 0081e924 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5351: 00af1944 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5350: 0081e944 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ + 5351: 00af1964 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5352: 0151cbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5353: 0151c098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5354: 00af20e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5354: 00af2104 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5355: 014e22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5356: 00dd99fc 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5357: 00b6e1bc 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ - 5358: 0086ebcc 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ + 5356: 00dd9a34 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5357: 00b6e1dc 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5358: 0086ebec 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5359: 002c0b28 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5360: 014f0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5361: 0142f29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5362: 00788648 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5363: 00aaa6b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5363: 00aaa6d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5364: 0151b350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5365: 00369568 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5366: 00aaedec 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5366: 00aaee0c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5367: 014eecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5368: 00b82484 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5369: 00b1d9d8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5370: 00956ab0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5368: 00b824a4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5369: 00b1d9f8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5370: 00956ad0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5371: 014ddd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5372: 00b82d54 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5372: 00b82d74 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5373: 014ea6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5374: 00401c94 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5375: 00b82e0c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5375: 00b82e2c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5376: 014e0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5377: 0062f9d4 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5378: 00b01540 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5379: 008c5c94 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5378: 00b01560 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5379: 008c5cb4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5380: 0151cf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5381: 0142f218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5382: 00869acc 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5383: 00aecc30 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5382: 00869aec 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5383: 00aecc50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5384: 014e64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5385: 0151deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5386: 002a8fe4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5387: 014e864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5388: 002dcb94 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5389: 01431ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5390: 00b5e4f0 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5390: 00b5e510 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5391: 014eb598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5392: 014e7850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5393: 009ed03c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5393: 009ed05c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5394: 0151ddb0 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5395: 00b0a210 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5395: 00b0a230 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5396: 014506bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5397: 014ec568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5398: 002d1e18 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5399: 00ab93ac 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5400: 00b72574 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5401: 00a98de0 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5399: 00ab93cc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5400: 00b72594 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5401: 00a98e00 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5402: 01457280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5403: 014e8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5404: 009ccff0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5404: 009cd010 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5405: 014f810c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5406: 014e8c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5407: 0151bdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5408: 014de708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5409: 014e18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5410: 01457388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5411: 014ee3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5412: 008dd560 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ - 5413: 0081ea8c 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ + 5412: 008dd580 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5413: 0081eaac 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5414: 0151bf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5415: 00b43c3c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5415: 00b43c5c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5416: 0151bb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5417: 013ba3d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5418: 00b778ac 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5418: 00b778cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5419: 0144d9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5420: 0151c8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5421: 014e95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5422: 014ebd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5423: 009592bc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5423: 009592dc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5424: 014eea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5425: 0142d118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5426: 01443144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5427: 00b440c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5427: 00b440e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5428: 01457304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5429: 014e365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5430: 014f0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ - 5431: 0081ed64 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ + 5431: 0081ed84 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5432: 00513f50 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5433: 01410000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5434: 0151b79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5435: 014e2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5436: 00ad6330 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5436: 00ad6350 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5437: 0151d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5438: 0151b3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5439: 014f1e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5440: 00519998 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5441: 0142d094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5442: 00677edc 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5443: 0151b88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5444: 014e6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5445: 009ff3b8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5446: 00b69df4 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5445: 009ff3d8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5446: 00b69e14 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5447: 014ea4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ - 5448: 0081ec54 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ + 5448: 0081ec74 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5449: 00372228 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5450: 014f0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5451: 0151c5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5452: 00917b20 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5452: 00917b40 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5453: 014e9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5454: 014ea79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5455: 0151d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5456: 0090b784 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5457: 00aecb78 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5456: 0090b7a4 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5457: 00aecb98 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5458: 014ed548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5459: 0151c43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5460: 014e7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5461: 009706f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5461: 00970718 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5462: 002eb4d4 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5463: 0031bf50 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5464: 002bceb8 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5465: 0151b3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5466: 004df7ec 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5467: 014f4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5468: 009591d4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5468: 009591f4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5469: 0151caf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5470: 00b00d64 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5471: 00aee6dc 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5472: 00aa3dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5470: 00b00d84 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5471: 00aee6fc 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5472: 00aa3dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5473: 00322af8 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5474: 00a847a8 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5474: 00a847c8 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5475: 0151b536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5476: 0151cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5477: 014dd7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5478: 0151cd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5479: 009fdaf8 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5479: 009fdb18 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5480: 014f286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5481: 014e4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5482: 0151bc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5483: 007b0650 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5484: 00b96218 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5485: 00929438 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5484: 00b96238 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5485: 00929458 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5486: 0151d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5487: 00aa9bd0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5487: 00aa9bf0 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5488: 0151c2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5489: 014df1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5490: 0144e850 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5491: 014df85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5492: 014e67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5493: 0151bfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5494: 01450638 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5495: 0151d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5496: 00b8855c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5497: 00dbbbc0 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5496: 00b8857c 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5497: 00dbbbe0 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5498: 003cfd08 292 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5499: 014e5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5500: 0151bcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5501: 002c2e30 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5502: 0151d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5503: 014e6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5504: 00ae7314 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5504: 00ae7334 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5505: 014e50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5506: 004a0848 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5507: 008dbb10 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5507: 008dbb30 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5508: 0151d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5509: 00b28ffc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5509: 00b2901c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5510: 013ba3cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5511: 01427760 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5512: 01416ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5513: 009c0334 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5513: 009c0354 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5514: 014e1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5515: 00853340 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5515: 00853360 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5516: 0078b2fc 100 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5517: 009ec5e8 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5518: 0095acac 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5519: 008df938 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5517: 009ec608 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5518: 0095accc 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5519: 008df958 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5520: 002bdb48 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5521: 014e5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5522: 01447d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5523: 014f08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5524: 014e1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5525: 00644b38 76 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5526: 0151c560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5527: 00492418 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5528: 01447c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5529: 00ab48d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5529: 00ab48f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5530: 004273cc 3024 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5531: 0151d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5532: 014e8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5533: 0151b976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5534: 01447d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5535: 0151c7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5536: 0151d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5537: 00aa2d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5537: 00aa2d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5538: 014ea75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5539: 0151bc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5540: 014f0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5541: 00b5a7f0 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5542: 008b4b04 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5541: 00b5a810 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5542: 008b4b24 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5543: 01425c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5544: 00addbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5544: 00addc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5545: 00327574 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5546: 002c50d8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5547: 0151c1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5548: 01447c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5549: 01425c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5550: 0151c598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5551: 00aa45b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5551: 00aa45d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5552: 014e7900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5553: 00b93d5c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5553: 00b93d7c 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5554: 002bd57c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5555: 0144b6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5556: 0151c288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5557: 00af7478 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5558: 00964870 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5559: 00b7a34c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5560: 00aa0d48 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5557: 00af7498 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5558: 00964890 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5559: 00b7a36c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5560: 00aa0d68 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5561: 0144b4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5562: 00b68d9c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5563: 00aa65ec 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5564: 00a2f354 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5562: 00b68dbc 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5563: 00aa660c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5564: 00a2f374 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5565: 0151cd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5566: 0062e264 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5567: 0065bbac 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5568: 0151b9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5569: 00921fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5570: 0095e13c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5569: 00921fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5570: 0095e15c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5571: 0151d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5572: 014f0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5573: 014e1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5574: 013ba330 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5575: 006acfa0 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5576: 0144b5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5577: 014e22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5578: 00aa697c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5578: 00aa699c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5579: 0151c6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5580: 014e7e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5581: 004d6b78 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5582: 0085a00c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5583: 00b928ec 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5584: 00b6fc7c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5582: 0085a02c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5583: 00b9290c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5584: 00b6fc9c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5585: 0037cbec 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5586: 013bd98c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5587: 0151d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5588: 014eedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5589: 0045c034 8 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5590: 0151b962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5591: 009d0030 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5591: 009d0050 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5592: 014e36fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5593: 0151bca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5594: 00b0a664 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5594: 00b0a684 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5595: 014eed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5596: 008558ec 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5596: 0085590c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5597: 014f36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5598: 0151b752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5599: 014f0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5600: 014ea8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5601: 0030fcd4 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5602: 009ec4a4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5602: 009ec4c4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5603: 014e76f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5604: 014f199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5605: 00dbddc8 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5605: 00dbdde8 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5606: 014efcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5607: 002a2454 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5608: 014e1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5609: 0048dca8 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5610: 00ad11c4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5610: 00ad11e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5611: 006bc928 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5612: 014e1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5613: 0095e094 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5614: 00b01680 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5613: 0095e0b4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5614: 00b016a0 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5615: 01453c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5616: 01453290 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5617: 0151b594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5618: 002c97e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5619: 00b2742c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5619: 00b2744c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5620: 00702dc8 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5621: 0060a0d4 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5622: 01453398 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5623: 01453b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5624: 014e6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5625: 00957294 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5625: 009572b4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5626: 014f0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5627: 0028a758 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5628: 00b12ba0 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5629: 008d938c 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5628: 00b12bc0 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5629: 008d93ac 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5630: 014ecda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5631: 0144be08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5632: 0151b25d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5633: 00ae81cc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5633: 00ae81ec 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5634: 002ca35c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5635: 009c5a20 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5635: 009c5a40 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5636: 01453314 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5637: 002cf4fc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5638: 002de128 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5639: 01453bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5640: 014eb868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5641: 009e1d10 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5641: 009e1d30 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5642: 014ef198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5643: 0028b0d0 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5644: 0151c1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5645: 0151c74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5646: 014eea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5647: 00b1d118 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5647: 00b1d138 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5648: 0151d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5649: 0151b63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5650: 0151ba10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5651: 014e1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5652: 0144b64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5653: 0142ccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5654: 004907ac 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5655: 008eccbc 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5655: 008eccdc 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5656: 0151b7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5657: 014ea94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5658: 013ba3b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5659: 0151d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5660: 0144b43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ 5661: 0034c4fc 12 FUNC GLOBAL DEFAULT 12 nand_getbuswidth │ │ │ │ - 5662: 00b55144 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5662: 00b55164 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5663: 014f4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5664: 0151d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5665: 0085b054 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5665: 0085b074 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5666: 0151bd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5667: 0151c178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5668: 009b49fc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5668: 009b4a1c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5669: 014eed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5670: 0085aecc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5671: 00ab0190 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5670: 0085aeec 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5671: 00ab01b0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5672: 006e5ec0 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5673: 014dda60 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5674: 014f3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5675: 00b35970 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ - 5676: 008d5c48 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ + 5675: 00b35990 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5676: 008d5c68 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5677: 0036eee4 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5678: 014e820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5679: 0142cc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5680: 00aaf020 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5680: 00aaf040 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5681: 0144b544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5682: 00645a64 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5683: 00b6353c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5683: 00b6355c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5684: 0151bf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5685: 006abfe8 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5686: 0091a484 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5687: 00d401c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5688: 0085af90 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5689: 00856598 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5690: 00b3b2cc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5691: 00ab4b0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5686: 0091a4a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5687: 00d401e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5688: 0085afb0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5689: 008565b8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5690: 00b3b2ec 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5691: 00ab4b2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5692: 014e6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5693: 00b8545c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5693: 00b8547c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5694: 00348b1c 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5695: 00d401bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5696: 00b6c034 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5695: 00d401dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5696: 00b6c054 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5697: 014f38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5698: 014e8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5699: 014ec918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5700: 00aa9f18 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5701: 00d401b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5700: 00aa9f38 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5701: 00d401d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5702: 0151d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5703: 00331a88 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5704: 00994fd0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5704: 00994ff0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5705: 0151c55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5706: 002bde68 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5707: 0151d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5708: 00a493a4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5708: 00a493c4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5709: 006d7efc 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5710: 00702d70 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5711: 014e5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5712: 014dfcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5713: 0151b452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5714: 00ae6810 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5715: 00b43a88 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5716: 00b4065c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5714: 00ae6830 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5715: 00b43aa8 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5716: 00b4067c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5717: 0151d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5718: 0144a338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5719: 014e328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ 5720: 014548bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ - 5721: 00938484 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5722: 00988a4c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5721: 009384a4 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5722: 00988a6c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5723: 014ee510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5724: 014ddb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5725: 014eb190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5726: 003795c8 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ - 5727: 0084f954 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ + 5727: 0084f974 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5728: 014dcb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5729: 0144a440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5730: 0151d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5731: 002c1fd8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5732: 014545a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5733: 00af1c8c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5733: 00af1cac 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5734: 0142c2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5735: 0151d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5736: 00a3a88c 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5737: 00912828 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5736: 00a3a8ac 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5737: 00912848 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5738: 00331bfc 776 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5739: 0141a4e4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5740: 00b1a2d4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5740: 00b1a2f4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5741: 0141a554 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5742: 0144a3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5743: 0151b246 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5744: 0141a5e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5745: 014ea03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5746: 01454bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5747: 014e7160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5748: 008203d4 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ - 5749: 0084f320 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ + 5748: 008203f4 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ + 5749: 0084f340 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5750: 0143f04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5751: 009b21bc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5751: 009b21dc 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5752: 0151c73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5753: 0151d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5754: 014e2558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5755: 0151d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5756: 00aa3360 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5757: 00921aa4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5756: 00aa3380 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5757: 00921ac4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5758: 014df23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5759: 014f0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5760: 0143efc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5761: 0144d224 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ - 5762: 008ecd84 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5762: 008ecda4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5763: 0151cc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5764: 00327828 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5765: 0151b23e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5766: 014f0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5767: 00666e38 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5768: 009bcb30 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5768: 009bcb50 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5769: 0151c1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5770: 01433c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ - 5771: 008e3ff4 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5771: 008e4014 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5772: 014e99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5773: 014f4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5774: 014e2cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5775: 00919c64 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5775: 00919c84 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5776: 0143ef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5777: 00a404c4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5777: 00a404e4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5778: 014e855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5779: 01452318 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5780: 014f2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5781: 0095b7bc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5782: 00b9a7dc 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5781: 0095b7dc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5782: 00b9a7fc 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5783: 014e2698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5784: 00b94c30 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5784: 00b94c50 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5785: 0151d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5786: 002cd578 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5787: 014ef404 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5788: 014e63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5789: 014ebbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5790: 014d71b0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5791: 00b1be8c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5792: 009178c4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5793: 00a87fb4 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5791: 00b1beac 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5792: 009178e4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5793: 00a87fd4 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5794: 014ee0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5795: 00936e58 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5795: 00936e78 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5796: 014f5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5797: 004d6a90 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5798: 00aa47dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5799: 00a43f8c 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5798: 00aa47fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5799: 00a43fac 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5800: 014f3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5801: 014e6b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5802: 00af46ec 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5803: 009ff9a0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5802: 00af470c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5803: 009ff9c0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5804: 0151d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5805: 0151d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5806: 014dc298 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5807: 014f8684 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5808: 0151d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5809: 0151b840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5810: 00917c60 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5810: 00917c80 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5811: 014e08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5812: 014eb260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5813: 014e13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5814: 014dd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5815: 014e7af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5816: 00abd9c4 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5816: 00abd9e4 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5817: 014e7a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5818: 0144ee80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ - 5819: 008ee554 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5819: 008ee574 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5820: 0151b472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5821: 0151b590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5822: 0151bf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5823: 00b7306c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5824: 0082cca4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5823: 00b7308c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5824: 0082ccc4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5825: 0151c6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5826: 00927b04 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5827: 00b38b8c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5828: 00902a34 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5826: 00927b24 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5827: 00b38bac 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5828: 00902a54 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5829: 014e8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5830: 00b451ac 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5830: 00b451cc 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5831: 0151d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5832: 00b8a878 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5832: 00b8a898 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5833: 01413be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5834: 0082cd1c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5834: 0082cd3c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5835: 007086fc 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5836: 014ea2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5837: 00ab54ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5837: 00ab550c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5838: 014e884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5839: 014f299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5840: 009cfb48 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5840: 009cfb68 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5841: 012f2358 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5842: 0068f088 436 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5843: 0081cb44 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5844: 00850ffc 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5845: 00b8cfac 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5843: 0081cb64 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ + 5844: 0085101c 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5845: 00b8cfcc 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5846: 014e74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5847: 002ca968 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5848: 0151c0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5849: 014e7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5850: 0151bd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5851: 01453ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5852: 0151c6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5853: 014e9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5854: 0068e9b4 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5855: 002d5c5c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5856: 009452bc 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5856: 009452dc 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5857: 014f4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5858: 0151b790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5859: 006b5d84 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5860: 00b26138 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5861: 00aec2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5860: 00b26158 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5861: 00aec2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5862: 0151bfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5863: 0151c422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5864: 0082cdb0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5865: 00b99ff8 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5864: 0082cdd0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5865: 00b9a018 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5866: 014e0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5867: 0151c674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5868: 0031b030 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5869: 00b69644 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5870: 00b197d0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5869: 00b69664 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5870: 00b197f0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5871: 013bd178 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5872: 0143d054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5873: 0151c0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5874: 009968fc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5875: 009c32f4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5874: 0099691c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5875: 009c3314 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5876: 0151bcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5877: 0151cbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5878: 014eb290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ - 5879: 0084f9b0 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ + 5879: 0084f9d0 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5880: 014dd6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5881: 014f2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5882: 0151b78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5883: 006a6c74 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5884: 0151d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5885: 0143cfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5886: 0070950c 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5887: 0151cace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5888: 00aa4bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5888: 00aa4bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5889: 002cd624 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ - 5890: 0081cc3c 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ + 5890: 0081cc5c 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 5891: 006a65d8 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5892: 0151d97c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5893: 0151b6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5894: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5895: 0098d420 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5896: 00849d28 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5895: 0098d440 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5896: 00849d48 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5897: 0151d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5898: 014e0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5899: 00ae7f70 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5899: 00ae7f90 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5900: 014dcca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5901: 00826abc 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5901: 00826adc 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5902: 01415080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5903: 00ba4c2c 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5903: 00ba4c4c 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5904: 0151cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5905: 009f36e0 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5905: 009f3700 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5906: 0151cc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5907: 00bab76c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5907: 00bab78c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5908: 0151b4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5909: 00a89290 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5910: 00b5cb7c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5909: 00a892b0 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5910: 00b5cb9c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5911: 0151ca6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5912: 014e229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5913: 009fa454 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5913: 009fa474 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5914: 006e5ad8 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5915: 014f4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5916: 014206f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5917: 014eeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5918: 014e04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5919: 00b8fd1c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5920: 00b9d400 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5919: 00b8fd3c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5920: 00b9d420 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5921: 0151c716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5922: 0151ca22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5923: 0151d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5924: 00ac296c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5925: 00865790 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5924: 00ac298c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5925: 008657b0 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5926: 014ddd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5927: 014dd740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5928: 009ab600 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5928: 009ab620 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5929: 0144ef04 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5930: 01392c30 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5931: 002dd868 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5932: 0086546c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 5933: 00a98188 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5932: 0086548c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 5933: 00a981a8 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5934: 0151ba72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5935: 0151c1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5936: 014ebbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 5937: 0082ce44 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 5937: 0082ce64 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 5938: 01413b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5939: 0151bba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5940: 0151de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5941: 003c950c 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5942: 00b382e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5942: 00b38300 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5943: 002b3c64 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5944: 014dd0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5945: 00ba21d8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5945: 00ba21f8 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5946: 0151c994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5947: 0082cebc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ - 5948: 0090c2e4 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5947: 0082cedc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 5948: 0090c304 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5949: 0151bafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 5950: 008655ec 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 5950: 0086560c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 5951: 0143052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 5952: 014e9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5953: 014e85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5954: 014efd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5955: 014ec958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5956: 00ad0304 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5957: 00849d30 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 5956: 00ad0324 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5957: 00849d50 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 5958: 014304a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 5959: 00703170 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5960: 0151d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5961: 014eeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5962: 00507ce4 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5963: 00b0c0e8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5963: 00b0c108 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5964: 006edfe0 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5965: 00b44ca4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5965: 00b44cc4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5966: 01412adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 5967: 0082cf50 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 5967: 0082cf70 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 5968: 014ee760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5969: 0151cb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5970: 014e6d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5971: 00369378 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5972: 00ab6484 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5972: 00ab64a4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5973: 014e6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5974: 0143ce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 5975: 00849e78 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 5975: 00849e98 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 5976: 0151de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5977: 00410b24 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5978: 0036a268 276 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 5979: 014e66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5980: 0151c086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5981: 0143cdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 5982: 003078e0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5983: 0151bb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5984: 00b985bc 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5984: 00b985dc 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5985: 0151d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5986: 0151d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5987: 0151d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5988: 0151d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5989: 00af18d4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5990: 00b1d894 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5989: 00af18f4 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5990: 00b1d8b4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5991: 00656770 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5992: 014dede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5993: 00ad5678 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5993: 00ad5698 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5994: 0049210c 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5995: 00b40044 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5995: 00b40064 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5996: 014eb100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5997: 014e69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5998: 0151cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5999: 014e5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6000: 0151c7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6001: 00b19314 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6001: 00b19334 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6002: 014e983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6003: 0151cd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6004: 01414ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6005: 00b6ab74 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6005: 00b6ab94 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6006: 0151c8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6007: 00dccd84 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6007: 00dccdbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6008: 0151c3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6009: 014273c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6010: 014e1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 6011: 009cb030 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6011: 009cb050 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6012: 014ef1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6013: 0097b5c4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6013: 0097b5e4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6014: 0151d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6015: 002b5aac 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6016: 00ad3d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6016: 00ad3d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6017: 0051abfc 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6018: 014e397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6019: 00834dc0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6019: 00834de0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6020: 014eb240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6021: 0143cbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6022: 0151d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6023: 0151b548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6024: 014ecce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6025: 0083d020 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6025: 0083d040 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6026: 0151ca2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6027: 0143cc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6028: 00b2c3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6028: 00b2c3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6029: 014f1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6030: 0151c99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6031: 0151d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6032: 014e02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6033: 00834e60 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6033: 00834e80 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6034: 0043bbe0 1092 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6035: 00b0bfac 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6036: 009332cc 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6035: 00b0bfcc 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6036: 009332ec 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6037: 00797b00 528 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6038: 00706c74 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6039: 0151bf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6040: 014eb828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6041: 0083d25c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6042: 008465b0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6041: 0083d27c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6042: 008465d0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6043: 005d6538 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6044: 014f36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6045: 014eb170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6046: 00869f50 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6046: 00869f70 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6047: 002cd6d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6048: 00618978 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6049: 00b301f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 6050: 009738a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 6049: 00b30210 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6050: 009738c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6051: 014f1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 6052: 008501ec 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6053: 00935c14 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6054: 00af38e0 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6052: 0085020c 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ + 6053: 00935c34 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6054: 00af3900 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6055: 0151bfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6056: 00b227f4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6057: 00b26420 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6058: 00ba4acc 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6056: 00b22814 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6057: 00b26440 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6058: 00ba4aec 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6059: 014e3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6060: 0069b67c 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6061: 008466c4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6062: 00834f30 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6061: 008466e4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6062: 00834f50 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6063: 0151ca02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6064: 014e1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6065: 00ba3c7c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6066: 0083628c 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6067: 009ef46c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6065: 00ba3c9c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6066: 008362ac 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6067: 009ef48c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6068: 00704c50 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6069: 00afdd3c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6069: 00afdd5c 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6070: 002cf800 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6071: 0099cdd8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6071: 0099cdf8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6072: 01427afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6073: 0151ce46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6074: 0151c88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6075: 0151b748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6076: 00656660 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6077: 0144f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6078: 0083636c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6078: 0083638c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6079: 014eb5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6080: 00b5fe74 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6081: 00abf854 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6080: 00b5fe94 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6081: 00abf874 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6082: 00707fe8 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6083: 01413ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6084: 00b6cd14 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6084: 00b6cd34 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 6085: 0151cdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6086: 009bdd38 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6087: 00b1aef8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6086: 009bdd58 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6087: 00b1af18 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6088: 006e8fec 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6089: 014e837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6090: 0151ce8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6091: 00ae92a8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6092: 008b60f0 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 6093: 00971638 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 6091: 00ae92c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6092: 008b6110 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6093: 00971658 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6094: 0151cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6095: 014ee140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6096: 014e13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6097: 0151d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6098: 0151b490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6099: 0151b856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 6100: 014f9718 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 6101: 0151c432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 6102: 0051202c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 6103: 0151cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 6104: 00652678 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6105: 014f1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6106: 006b2fd0 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6107: 014e1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 6108: 0094fc68 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 6108: 0094fc88 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6109: 0151d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6110: 01424168 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6111: 007c0584 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6111: 007c0598 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6112: 0151d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6113: 0090271c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6114: 008f8d84 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6113: 0090273c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6114: 008f8da4 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6115: 006c01dc 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 6116: 009718d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 6116: 009718f0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6117: 014e4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6118: 0151d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6119: 0151c7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6120: 00930868 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 6121: 00971a84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6122: 00869588 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6120: 00930888 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6121: 00971aa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 6122: 008695a8 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6123: 002c2014 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6124: 014e4330 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6125: 0051a5d4 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6126: 0092260c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6126: 0092262c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6127: 006e90d8 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6128: 009fdafc 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6128: 009fdb1c 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6129: 0151c938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6130: 014ef4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 6131: 008ed0c8 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 6131: 008ed0e8 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6132: 0151ca32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6133: 00b3dca0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6133: 00b3dcc0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6134: 014eb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6135: 002dcc6c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6136: 003818fc 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6137: 002e3d3c 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6138: 003428b4 584 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6139: 0151c9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6140: 00a44280 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6140: 00a442a0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6141: 006c88d0 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6142: 0151c5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6143: 0151c408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6144: 00b23400 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6144: 00b23420 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6145: 01415a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6146: 014dfa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6147: 00b2d5cc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6147: 00b2d5ec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6148: 014e72b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6149: 01414f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6150: 00ad5d28 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6151: 009b6ad4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6150: 00ad5d48 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6151: 009b6af4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6152: 0151cd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6153: 0151c5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6154: 014f1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6155: 014f30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 6156: 009fd980 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6157: 00b638b0 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6156: 009fd9a0 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6157: 00b638d0 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6158: 0151ccca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6159: 002e030c 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6160: 0150a078 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6161: 014ed668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6162: 014ef1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6163: 014ddd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6164: 0093188c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6164: 009318ac 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6165: 0151b29a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6166: 00b74394 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6166: 00b743b4 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6167: 00320988 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6168: 01447764 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6169: 009b1254 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6169: 009b1274 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6170: 014475d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6171: 002d4868 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6172: 00b0c28c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6172: 00b0c2ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6173: 014f34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6174: 0151c024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6175: 0151c556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6176: 0151d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6177: 014476e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6178: 0151b25b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6179: 0065e144 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6180: 00da439c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ - 6181: 008a5054 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6180: 00da43bc 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6181: 008a5074 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6182: 002c8dc0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6183: 0036c850 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6184: 014f1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6185: 0151b510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6186: 014f1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6187: 014e0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6188: 0151c7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6189: 00b9b170 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6190: 00b6b580 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6191: 00851b70 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6192: 00b73e28 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6189: 00b9b190 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6190: 00b6b5a0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6191: 00851b90 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6192: 00b73e48 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6193: 0151b2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6194: 014e15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6195: 00850270 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6196: 00ac13b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 6197: 00904cc0 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 6195: 00850290 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ + 6196: 00ac13d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6197: 00904ce0 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6198: 0151d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6199: 0144765c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6200: 014ed658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6201: 009eb724 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6202: 00b4172c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6201: 009eb744 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6202: 00b4174c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6203: 0151c24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6204: 014f0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6205: 014e5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6206: 0151cebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6207: 0151b7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6208: 002c6970 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6209: 00b5d450 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6209: 00b5d470 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6210: 0151b198 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6211: 0151c474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6212: 013ba674 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6213: 00a49234 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6214: 008b621c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6215: 00a4e0d8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6213: 00a49254 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6214: 008b623c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6215: 00a4e0f8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6216: 00705308 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6217: 0151c468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6218: 006fcdac 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6219: 0151b478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6220: 0062fe88 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6221: 0151c416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6222: 002ddb5c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6223: 00ae7f8c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 6224: 0091f744 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 6223: 00ae7fac 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6224: 0091f764 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6225: 005cc994 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6226: 0151cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6227: 0143073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6228: 004d7fa8 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6229: 014e86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6230: 00a97b1c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6230: 00a97b3c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6231: 013bc4dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6232: 0151de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6233: 0151c97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6234: 014f2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6235: 003cef7c 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6236: 0048ee00 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6237: 014306b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ 6238: 014e4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6239: 014525ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6240: 0151b38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6241: 002c6e40 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6242: 01512b50 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6243: 006b4f2c 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6244: 014e01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6245: 00b5aa10 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6245: 00b5aa30 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6246: 014e851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6247: 008b8c48 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6247: 008b8c68 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6248: 002a605c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6249: 0151d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6250: 006fbf44 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6251: 0151d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6252: 0151d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6253: 0151b66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6254: 002cfad0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6255: 00ae1370 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6255: 00ae1390 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6256: 0030e1d0 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6257: 0151d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6258: 009e3b24 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6258: 009e3b44 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6259: 0151d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6260: 00323998 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6261: 014eae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6262: 014f2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6263: 005c9694 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 6264: 00915f8c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6265: 009f9470 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6266: 00a88ae0 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6264: 00915fac 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 6265: 009f9490 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6266: 00a88b00 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6267: 00338064 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6268: 00aa3080 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6269: 009ef6f8 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6270: 009e127c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6268: 00aa30a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6269: 009ef718 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6270: 009e129c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6271: 0151c790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6272: 014f5ac0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6273: 014e3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6274: 00b5c720 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6274: 00b5c740 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6275: 014efeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6276: 01426b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6277: 0151d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6278: 00411aa8 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6279: 014eac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6280: 014ea18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6281: 0151d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6282: 0067924c 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6283: 0151c856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6284: 00daff98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6284: 00daffb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6285: 0151b552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6286: 0048c660 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6287: 014eed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6288: 0151b9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 6289: 00973664 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 6289: 00973684 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6290: 0151ca66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6291: 00592eb0 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6292: 0093708c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6292: 009370ac 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6293: 0151b8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6294: 014ed6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6295: 00916974 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6295: 00916994 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6296: 0151d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6297: 014e1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6298: 002892f0 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6299: 014f3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6300: 009ff93c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6300: 009ff95c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6301: 0151b273 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6302: 006518a8 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6303: 014f1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6304: 01418200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6305: 007a07e0 388 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6306: 006b520c 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6307: 00ad5458 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6307: 00ad5478 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6308: 01448658 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6309: 014eee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6310: 006530d8 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6311: 00b84a00 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6311: 00b84a20 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6312: 0151cddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6313: 014e54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ - 6314: 00859964 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6314: 00859984 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6315: 01448760 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ - 6316: 0084f870 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ + 6316: 0084f890 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6317: 002bcd50 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6318: 0151d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6319: 014e1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6320: 00b2ae04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6321: 00972b70 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6320: 00b2ae24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6321: 00972b90 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6322: 0151d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6323: 0151c16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6324: 014e2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6325: 014ee400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6326: 014eefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6327: 006f940c 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6328: 014e9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6329: 00b4373c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6329: 00b4375c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6330: 014f8d78 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6331: 0151b776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6332: 014524a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6333: 014f4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6334: 009278e8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6334: 00927908 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6335: 006abb64 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6336: 00796604 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6337: 00ae4744 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6337: 00ae4764 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6338: 00568e90 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6339: 014486dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6340: 0151c744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6341: 0038a03c 48 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6342: 00859a1c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6343: 00b11718 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6342: 00859a3c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6343: 00b11738 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6344: 0151d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6345: 005210a4 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6346: 0151b8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6347: 00aa2da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6347: 00aa2dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6348: 006de99c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6349: 00b88f84 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6350: 009521b0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6349: 00b88fa4 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6350: 009521d0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6351: 007ae8e4 104 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6352: 0151d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6353: 0142b7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6354: 0151d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6355: 0091f398 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6355: 0091f3b8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6356: 006c2538 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6357: 00ad724c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6357: 00ad726c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6358: 014e4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6359: 009484f8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6359: 00948518 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6360: 013b6198 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6361: 00b91c68 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6361: 00b91c88 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6362: 0151ba68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6363: 014f2f70 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6364: 002cf418 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6365: 014ef008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6366: 014169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6367: 014e6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6368: 00b89d6c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6368: 00b89d8c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6369: 014ead20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6370: 00936060 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6370: 00936080 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6371: 0142b858 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6372: 00aa6834 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6372: 00aa6854 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6373: 014e1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6374: 013b6d6c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6375: 0151c000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6376: 00926190 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6376: 009261b0 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6377: 014e416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6378: 0151b896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6379: 0092bd14 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6380: 00979920 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6379: 0092bd34 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6380: 00979940 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6381: 0151d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6382: 0151b4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6383: 00b28814 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6383: 00b28834 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6384: 0151c1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6385: 003cfc90 120 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6386: 002c1b04 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6387: 00b8cc58 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6388: 00a9daf4 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6387: 00b8cc78 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6388: 00a9db14 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6389: 002be808 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6390: 0028c1b0 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6391: 0151d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6392: 0151d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6393: 009716e4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6393: 00971704 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6394: 014ef324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6395: 014e03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6396: 0151cabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6397: 0066a138 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6398: 014ee790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6399: 0151cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6400: 0151cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6401: 00baf7f4 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6401: 00baf814 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6402: 014dd480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6403: 01429860 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6404: 014f8580 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6405: 006514f8 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6406: 0151b4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6407: 0084e62c 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ + 6407: 0084e64c 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6408: 014e7980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6409: 00a2a2d4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6409: 00a2a2f4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6410: 0151b438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6411: 00acd7e0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6411: 00acd800 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6412: 014f45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6413: 00971930 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6413: 00971950 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6414: 0151c500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6415: 00a1a734 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6415: 00a1a754 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6416: 00408a78 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6417: 00971ac4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6417: 00971ae4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6418: 0151ca80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6419: 01429a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6420: 0151be56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6421: 00957e64 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6421: 00957e84 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6422: 014dd690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6423: 0151cd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6424: 014e1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6425: 0143e0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ - 6426: 008204e8 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6427: 00849d18 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ - 6428: 0091e6bc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6426: 00820508 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ + 6427: 00849d38 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6428: 0091e6dc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6429: 014ea70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6430: 00afcad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6431: 00aa3aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6430: 00afcaf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6431: 00aa3b0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6432: 01429968 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6433: 014f3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6434: 0151d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6435: 00a99bbc 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6435: 00a99bdc 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6436: 0151ca76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6437: 00af4a60 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6438: 00aceed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6437: 00af4a80 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6438: 00aceef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6439: 0151bed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6440: 0151d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6441: 00b3fc18 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6441: 00b3fc38 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6442: 0151de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6443: 00859db4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ - 6444: 008205ac 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ + 6443: 00859dd4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6444: 008205cc 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6445: 0143e050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6446: 002c8ac8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6447: 0143769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6448: 002c85a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6449: 0151decc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6450: 014eab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6451: 014f2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6452: 014e8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6453: 0151c260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6454: 00b3f214 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6455: 00ade690 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6456: 00a38578 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6454: 00b3f234 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6455: 00ade6b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6456: 00a38598 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6457: 014425ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ - 6458: 0082056c 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ + 6458: 0082058c 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6459: 014e816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6460: 0038ab98 180 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6461: 0151d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6462: 01437618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6463: 0144f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6464: 014e77c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6465: 014426f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6466: 014eb628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6467: 014f4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6468: 00ab823c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6468: 00ab825c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6469: 0151b254 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6470: 0151d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6471: 01417288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6472: 00afd6bc 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6472: 00afd6dc 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6473: 006e909c 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6474: 0151bac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6475: 00aa5b08 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6475: 00aa5b28 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6476: 014ea83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6477: 0151b2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6478: 0151c57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6479: 003721c8 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6480: 0093ba28 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6480: 0093ba48 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6481: 0151b494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6482: 00703bbc 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6483: 014e1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6484: 01442670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6485: 0057b4e8 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6486: 014e4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6487: 00dccda0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6488: 00ba4c38 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6487: 00dccdd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6488: 00ba4c58 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6489: 014f2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6490: 014eea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6491: 00700020 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6492: 0145239c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6493: 013bc4ec 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6494: 00706dfc 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6495: 00516b78 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6496: 008f3158 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6497: 00ad5bc0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6496: 008f3178 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6497: 00ad5be0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6498: 0151c24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6499: 00b3c178 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ - 6500: 0084eb28 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ + 6499: 00b3c198 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6500: 0084eb48 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6501: 0151cb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6502: 014298e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6503: 014de534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6504: 014f2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6505: 00381744 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6506: 009eff00 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6506: 009eff20 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6507: 014eadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6508: 00656870 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6509: 006d9108 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6510: 014df1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6511: 0151c0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6512: 0086367c 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6512: 0086369c 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6513: 0070c238 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6514: 0098c14c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6514: 0098c16c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6515: 0151cb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6516: 006b53cc 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6517: 014f0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6518: 01429af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6519: 0151d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6520: 00b972bc 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6521: 009cfce0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6520: 00b972dc 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6521: 009cfd00 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6522: 0066a438 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6523: 00343bd8 120 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6524: 00abd8b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6525: 009c28cc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6524: 00abd8d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6525: 009c28ec 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6526: 01430214 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6527: 014e865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6528: 01452ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6529: 0151be6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6530: 00b064c4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6530: 00b064e4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6531: 014e0330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6532: 0151cae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6533: 00523154 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6534: 014299ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6535: 014eb7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6536: 01430190 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6537: 00989c04 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6538: 009aab80 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6539: 0091cfe4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6537: 00989c24 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6538: 009aaba0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6539: 0091d004 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6540: 0070393c 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6541: 00bb39c0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6541: 00bb39e0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6542: 0151b1f8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6543: 00a9c1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6543: 00a9c1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6544: 0151bd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6545: 0151b94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6546: 00b71a28 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6546: 00b71a48 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6547: 0151bc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6548: 014274cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6549: 0151cbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6550: 0141793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6551: 0151db10 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6552: 006e8dbc 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6553: 0151b812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6554: 0061823c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6555: 014e6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6556: 014ef2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6557: 002bb840 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6558: 0151c9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6559: 014e9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6560: 0089bdc4 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6560: 0089bde4 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6561: 012f0e20 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6562: 014f0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6563: 0144f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6564: 009b36bc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6564: 009b36dc 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6565: 0151b8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6566: 014e1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ - 6567: 0086c248 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ + 6567: 0086c268 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6568: 0028cb90 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6569: 00836470 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6569: 00836490 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6570: 01411744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6571: 014e37ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6572: 0151cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6573: 0151bdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6574: 0151c27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6575: 0096c778 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6575: 0096c798 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6576: 014ea09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6577: 014dd7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6578: 00408578 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6579: 014e1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6580: 014eab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6581: 0095cd3c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6581: 0095cd5c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6582: 005c99b8 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6583: 007067bc 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6584: 0037d284 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6585: 00ac20bc 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6585: 00ac20dc 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6586: 014e9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6587: 0031f9e4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6588: 014ee540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6589: 014dee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6590: 0031fa64 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6591: 014dd990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6592: 0031faf4 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6599,1444 +6599,1444 @@ │ │ │ │ 6595: 0031fc40 184 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6596: 00670e38 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6597: 0151b326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6598: 0151bf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6599: 0031fcf8 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6600: 0031fdbc 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6601: 0151bb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6602: 0083654c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6602: 0083656c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6603: 0151c5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6604: 00b66510 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6605: 009ce114 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6604: 00b66530 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6605: 009ce134 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6606: 00528e58 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6607: 0069e084 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6608: 014f3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6609: 014f1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6610: 00aa859c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6610: 00aa85bc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6611: 01431d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6612: 0151c94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6613: 0144dcf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6614: 0151b62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6615: 014e5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6616: 014e28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6617: 014d6e64 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6618: 0144da64 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su1 │ │ │ │ 6619: 006d9f34 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6620: 0094503c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6620: 0094505c 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6621: 014f3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6622: 014dfef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6623: 0033ed98 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6624: 014e1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6625: 002c0620 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6626: 00ba6e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6626: 00ba6e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6627: 014e6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6628: 014f2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6629: 00b74aec 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6630: 00b1adb8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6629: 00b74b0c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6630: 00b1add8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6631: 014e27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6632: 00aeb9e0 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6632: 00aeba00 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6633: 014f0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6634: 014ed768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6635: 00b49520 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6636: 0099fb44 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6637: 008371e8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6638: 00aa8bf8 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6635: 00b49540 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6636: 0099fb64 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6637: 00837208 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6638: 00aa8c18 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6639: 014e967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6640: 0151dece 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6641: 009483cc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6641: 009483ec 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6642: 014e96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6643: 00a9602c 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6643: 00a9604c 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6644: 0151d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6645: 00abbadc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6646: 00837268 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6645: 00abbafc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6646: 00837288 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6647: 01453080 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6648: 01430004 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6649: 014e398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6650: 0151c6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6651: 00401b60 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6652: 00ab7120 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6652: 00ab7140 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6653: 003f6d04 324 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6654: 0142ff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6655: 014e7860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6656: 014e68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6657: 014ed4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6658: 00aebd40 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6658: 00aebd60 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6659: 0151c25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6660: 014e7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6661: 01415ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6662: 014f01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6663: 008372e8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6663: 00837308 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6664: 0151c5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6665: 014ee250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ - 6666: 0084ebc8 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ + 6666: 0084ebe8 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6667: 0151bf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6668: 014dddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6669: 014f279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6670: 014e6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 6671: 014e2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 6672: 014eb2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_READ_EVENT │ │ │ │ 6673: 0151bcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6674: 014e6bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6675: 00322f5c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6676: 0151d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6677: 0151b400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6678: 0151bd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6679: 014e2518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6680: 00ad8db4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6680: 00ad8dd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6681: 0151c1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6682: 01415398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ - 6683: 0084b59c 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ - 6684: 0081d5fc 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ - 6685: 0084bd9c 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ + 6683: 0084b5bc 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ + 6684: 0081d61c 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ + 6685: 0084bdbc 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6686: 014e0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6687: 0151bafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6688: 0151bd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6689: 01413214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6690: 014f03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6691: 014e2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6692: 014de524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6693: 0151d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6694: 014f25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6695: 00900f6c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6696: 008e2cc4 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ - 6697: 0084b8dc 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ + 6695: 00900f8c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6696: 008e2ce4 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6697: 0084b8fc 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6698: 014f0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6699: 007066f4 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6700: 00a88874 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6701: 00aecac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6702: 00ae9760 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6703: 00b8ad2c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ - 6704: 0084b6b8 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ + 6700: 00a88894 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6701: 00aecae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6702: 00ae9780 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6703: 00b8ad4c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6704: 0084b6d8 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6705: 014eaac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ - 6706: 0081d728 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ + 6706: 0081d748 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6707: 014e85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6708: 006668a4 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6709: 00b5a9b4 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6709: 00b5a9d4 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6710: 0069d440 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6711: 002d133c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6712: 0151b7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6713: 0084bb04 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ + 6713: 0084bb24 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6714: 01457d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6715: 00b184dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6715: 00b184fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6716: 0151c1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6717: 0151d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6718: 014e96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6719: 014f1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6720: 009eeec0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6721: 008f4b68 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6720: 009eeee0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6721: 008f4b88 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6722: 014f2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6723: 009cc6a8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6723: 009cc6c8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6724: 014debf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6725: 014e1f50 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ - 6726: 0081d6d0 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ + 6726: 0081d6f0 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6727: 005177f4 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6728: 006d7a64 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6729: 00918100 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6730: 00ab0174 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6731: 0097c9b0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6729: 00918120 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6730: 00ab0194 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6731: 0097c9d0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6732: 014f1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6733: 009ca358 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6733: 009ca378 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6734: 0151de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6735: 014e4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6736: 008501b0 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ + 6736: 008501d0 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6737: 014440bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6738: 014dfadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6739: 008b2e8c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6739: 008b2eac 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6740: 005160a4 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6741: 0083735c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6741: 0083737c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6742: 002ecdac 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6743: 0151c860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6744: 014eae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6745: 00dbbd60 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6745: 00dbbd80 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6746: 0151cc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6747: 014e8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6748: 0097ce34 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6748: 0097ce54 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6749: 014ecf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6750: 006b42f4 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6751: 00704ef0 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6752: 009714f0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6752: 00971510 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6753: 014f1e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6754: 0151d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6755: 008373dc 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ - 6756: 009734ac 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ - 6757: 0086f168 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ + 6755: 008373fc 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6756: 009734cc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6757: 0086f188 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6758: 014e413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6759: 0151bafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6760: 01444038 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6761: 00b96290 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6761: 00b962b0 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6762: 0151b822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6763: 00b17c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6763: 00b17cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6764: 014ea24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6765: 009b8c80 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6765: 009b8ca0 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6766: 014f08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6767: 0151b93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6768: 014e1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6769: 014eed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6770: 008940c8 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6770: 008940e8 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6771: 00310428 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6772: 0151c1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6773: 014d6eac 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6774: 006e6cdc 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6775: 00327b6c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6776: 014dd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6777: 014ddeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6778: 0083745c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6778: 0083747c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6779: 014f0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6780: 0151c528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6781: 0074b884 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6782: 0151cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6783: 002e005c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6784: 014dca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6785: 014e213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6786: 0151c8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6787: 00ad7abc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ - 6788: 0086e8b0 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ + 6787: 00ad7adc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6788: 0086e8d0 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6789: 0151c862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6790: 002c1c10 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6791: 0041e890 2704 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6792: 0151cedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6793: 00b3a470 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6794: 00ba3b88 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6793: 00b3a490 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6794: 00ba3ba8 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6795: 005c5f08 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6796: 0151c414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6797: 0081d524 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6798: 00aff11c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6797: 0081d544 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ + 6798: 00aff13c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6799: 0031f6bc 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6800: 014e7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6801: 014f4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6802: 006b612c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6803: 00b30998 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6804: 00b6c908 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ - 6805: 0084bf14 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ + 6803: 00b309b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6804: 00b6c928 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6805: 0084bf34 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6806: 014e5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6807: 0142602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6808: 0151bb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6809: 002dde10 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6810: 0084d2c8 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6811: 00b6a25c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ - 6812: 0081d5d4 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ + 6810: 0084d2e8 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ + 6811: 00b6a27c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6812: 0081d5f4 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6813: 0151b304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6814: 006654d4 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6815: 0151c358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6816: 0099ce4c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6816: 0099ce6c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6817: 014eec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6818: 014ed738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6819: 014dd710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6820: 014ec8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6821: 0151b9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6822: 014e18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6823: 0151babe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6824: 0151cbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6825: 00b16cb8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6825: 00b16cd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6826: 013baaf0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6827: 0151c6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6828: 0031c570 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6829: 0151c0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6830: 0097cb34 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6830: 0097cb54 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6831: 0151c9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ - 6832: 0081d590 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ + 6832: 0081d5b0 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6833: 002d05c4 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6834: 0082e494 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6835: 00b58544 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6834: 0082e4b4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6835: 00b58564 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6836: 014ec7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6837: 009e283c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6837: 009e285c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6838: 014ec798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6839: 002eae48 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6840: 009536bc 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6841: 00991828 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6840: 009536dc 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6841: 00991848 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6842: 0141817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6843: 0151d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6844: 0082e534 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6844: 0082e554 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6845: 013bca50 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6846: 00653220 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6847: 00b9370c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6847: 00b9372c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6848: 006b5038 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6849: 0151c912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6850: 0151c28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6851: 00a11af4 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6851: 00a11b14 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6852: 01408b34 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6853: 014e977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6854: 00b3fd98 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6854: 00b3fdb8 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6855: 0151c9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6856: 003f6978 32 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6857: 0082e608 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ - 6858: 00932b5c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6857: 0082e628 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6858: 00932b7c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6859: 01430424 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6860: 00aa6f70 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6861: 009cfd60 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6862: 00aac904 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6860: 00aa6f90 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6861: 009cfd80 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6862: 00aac924 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6863: 0060e8a8 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6864: 00901a34 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6864: 00901a54 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6865: 0070497c 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6866: 00dccdb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6866: 00dccde8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6867: 0151b480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6868: 0144d1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6869: 014303a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ - 6870: 008eb2e4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6870: 008eb304 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6871: 006f6b28 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6872: 008c58e4 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6873: 00aca3f8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6874: 009ece04 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6872: 008c5904 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6873: 00aca418 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6874: 009ece24 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6875: 014e4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6876: 01416a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6877: 0144aaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6878: 014e42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6879: 014e7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6880: 014f4ab0 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6881: 0151c2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6882: 014eaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6883: 014ecc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6884: 0144abfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6885: 00af7828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6885: 00af7848 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6886: 002d4304 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6887: 014270ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6888: 0151b7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ - 6889: 0096b9c4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6890: 0084fe90 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6891: 00a85118 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6889: 0096b9e4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6890: 0084feb0 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ + 6891: 00a85138 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6892: 01512b60 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ - 6893: 0084d514 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ + 6893: 0084d534 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6894: 014ebf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6895: 002ccbf4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6896: 00abbf70 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6897: 0097b520 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6896: 00abbf90 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6897: 0097b540 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6898: 014e331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6899: 007071e8 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6900: 007c0660 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6901: 00ae19f8 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6902: 008ec974 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6900: 007c0674 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6901: 00ae1a18 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6902: 008ec994 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6903: 0144ab78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6904: 0151c520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6905: 00b1154c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6905: 00b1156c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6906: 014dda40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6907: 0066b380 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6908: 013bd04c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6909: 003da1ec 228 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 6910: 0151b994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6911: 00903704 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6911: 00903724 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6912: 014ea20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6913: 0151d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6914: 014e392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6915: 014e6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6916: 009b3834 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6916: 009b3854 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6917: 002d6968 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6918: 0061831c 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6919: 01440e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 6920: 0151b526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6921: 007062fc 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6922: 00676fac 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6923: 0082e6c8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ - 6924: 008e1f14 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6925: 00a93194 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6923: 0082e6e8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 6924: 008e1f34 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6925: 00a931b4 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6926: 014f0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6927: 0097158c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6927: 009715ac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6928: 014f5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6929: 0151c6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6930: 014e1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6931: 0067982c 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6932: 014e3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6933: 0151d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6934: 002b6f00 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 6935: 00835804 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 6935: 00835824 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 6936: 0151bb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6937: 0082e76c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 6938: 00ae4fc4 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6937: 0082e78c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 6938: 00ae4fe4 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6939: 0151b88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6940: 002c58e4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6941: 014f0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6942: 013bc380 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6943: 014e88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6944: 014ee750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6945: 00a243dc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6945: 00a243fc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6946: 006b8264 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6947: 014dd820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6948: 003807b8 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 6949: 008358dc 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 6949: 008358fc 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 6950: 014dec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6951: 00971870 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6951: 00971890 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6952: 0151c8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6953: 01414294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6954: 00971a44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 6955: 0084bfa4 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ + 6954: 00971a64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6955: 0084bfc4 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 6956: 014eec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6957: 00ac2218 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6957: 00ac2238 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6958: 0151d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ - 6959: 0086ec18 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ + 6959: 0086ec38 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 6960: 014e07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6961: 0082e848 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 6962: 00ad63f4 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6961: 0082e868 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 6962: 00ad6414 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6963: 00519a78 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6964: 014f2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 6965: 0151d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6966: 00a00e70 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6966: 00a00e90 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6967: 014df19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6968: 009c12e4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6969: 008359e0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ - 6970: 00944cd4 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6968: 009c1304 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6969: 00835a00 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 6970: 00944cf4 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6971: 0038b7ac 388 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6972: 00b41ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6972: 00b41ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6973: 0151b3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6974: 014de7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6975: 00581964 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6976: 0151b53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6977: 0151bf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6978: 00858214 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ - 6979: 0097cbec 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 6980: 0088a278 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 6978: 00858234 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ + 6979: 0097cc0c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6980: 0088a298 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 6981: 0151cd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6982: 01454520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ - 6983: 008ee6b8 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6983: 008ee6d8 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6984: 0151be08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6985: 009184b8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6985: 009184d8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6986: 0151c9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6987: 014ef1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6988: 014f1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6989: 0031f5fc 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6990: 00aba298 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6991: 00aaf864 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6990: 00aba2b8 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6991: 00aaf884 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6992: 0151c7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6993: 014ede80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 6994: 0083eb40 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 6994: 0083eb60 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 6995: 0151cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6996: 014e1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6997: 00b6d840 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6997: 00b6d860 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6998: 014dcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ - 6999: 0081f074 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ + 6999: 0081f094 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7000: 0151de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7001: 014de848 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7002: 007918bc 272 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7003: 00b0cea8 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ - 7004: 0084fa94 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ + 7003: 00b0cec8 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7004: 0084fab4 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7005: 014e2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7006: 014de938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7007: 0151c212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7008: 00ad6c94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7008: 00ad6cb4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7009: 01448340 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7010: 0083ebc0 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7011: 00b65850 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7010: 0083ebe0 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7011: 00b65870 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7012: 01454940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7013: 014dd970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7014: 006a16d8 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7015: 013bd34c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ - 7016: 0081f2d4 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ + 7016: 0081f2f4 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7017: 014546ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7018: 0151d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7019: 00b36500 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ - 7020: 00850990 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ + 7019: 00b36520 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7020: 008509b0 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7021: 014e8c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7022: 002dbce8 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7023: 014dcba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7024: 0151c9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7025: 005c8650 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7026: 003819f8 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7027: 014482bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7028: 014ea8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7029: 0151d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7030: 00b15c68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ - 7031: 0086e3e0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ + 7030: 00b15c88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7031: 0086e400 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7032: 014f3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7033: 006f2968 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7034: 007045b0 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7035: 003733d4 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7036: 0083ec68 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7036: 0083ec88 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7037: 0151d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 7038: 0089b8ec 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 7038: 0089b90c 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 7039: 014effc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7040: 01454c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7041: 0081f210 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7042: 00b25eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7041: 0081f230 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ + 7042: 00b25ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7043: 0151d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7044: 004af044 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7045: 0151c8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7046: 014e39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7047: 014eabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7048: 01426e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7049: 00a884d0 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7049: 00a884f0 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7050: 0151c4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7051: 00326a34 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7052: 006a308c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 7053: 00956810 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7054: 00acf044 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7053: 00956830 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 7054: 00acf064 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7055: 014eae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7056: 00a7d008 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ - 7057: 008194e8 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ + 7056: 00a7d028 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7057: 00819508 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7058: 00669320 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7059: 009cfddc 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7059: 009cfdfc 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7060: 002c5714 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7061: 00aa2614 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7062: 00b86bb0 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7061: 00aa2634 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7062: 00b86bd0 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7063: 014de808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7064: 002a22f4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7065: 0030de50 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7066: 00a87644 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7066: 00a87664 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7067: 0151ca62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7068: 0151be26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 7069: 009595b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 7069: 009595d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7070: 014e50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7071: 00831d10 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ - 7072: 0084d5c0 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ + 7071: 00831d30 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7072: 0084d5e0 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7073: 014f01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7074: 0151d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7075: 0151b946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7076: 0151d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7077: 003da4c8 612 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7078: 009887e4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7078: 00988804 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7079: 0066d534 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7080: 00831e24 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7080: 00831e44 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7081: 004bfe20 200 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7082: 0151d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7083: 00b8f1b0 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7083: 00b8f1d0 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7084: 003e9c08 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7085: 014179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7086: 01432314 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7087: 014f2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7088: 014f180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7089: 0151c440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7090: 0065654c 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7091: 014f3e18 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7092: 00b8428c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7092: 00b842ac 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7093: 014e994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7094: 002e0254 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7095: 004a178c 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 7096: 006e6be0 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7097: 01432290 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7098: 00d40178 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7098: 00d40198 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7099: 014ed148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7100: 00831f60 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7100: 00831f80 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7101: 01437fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7102: 014e1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7103: 0151bd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7104: 014df7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ - 7105: 00b3fee0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7105: 00b3ff00 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7106: 014f3924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ - 7107: 0084fb84 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ + 7107: 0084fba4 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7108: 0151c33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7109: 0151b7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7110: 014e71a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7111: 00b0de04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7111: 00b0de24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7112: 01440804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7113: 0151bcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7114: 00685b30 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7115: 0037c20c 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7116: 0065bf94 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 7117: 008f4bcc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 7117: 008f4bec 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7118: 004dbeb8 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7119: 014f3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 7120: 008196c0 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ + 7120: 008196e0 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7121: 0151ce9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7122: 00b7c384 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7122: 00b7c3a4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7123: 006d9ca0 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7124: 0037cb94 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7125: 014e79c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7126: 014f0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7127: 00ae4acc 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7127: 00ae4aec 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7128: 0151bc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ - 7129: 008199a8 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ + 7129: 008199c8 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7130: 0151c6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7131: 00b468d0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7132: 009f88d4 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7133: 00a98ac8 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7134: 00b707ac 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7135: 00b65764 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7131: 00b468f0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7132: 009f88f4 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7133: 00a98ae8 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7134: 00b707cc 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7135: 00b65784 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7136: 00337dd0 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7137: 014e4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7138: 014dcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ - 7139: 008198ac 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ + 7139: 008198cc 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7140: 01451088 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7141: 0151be82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7142: 0151d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7143: 014dd6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7144: 0151b574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7145: 01450efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7146: 00af1184 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7146: 00af11a4 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7147: 0151ba2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7148: 0151ca60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 7149: 008197b8 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7150: 00b9a260 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7151: 009ecac4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7149: 008197d8 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ + 7150: 00b9a280 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7151: 009ecae4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7152: 01451004 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7153: 002d12f8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7154: 0151b4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7155: 014269f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7156: 014e7640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7157: 014f3eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7158: 002a2184 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7159: 0151bc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7160: 0151c6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7161: 00b41c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7161: 00b41c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7162: 013bd49c 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7163: 002df7e8 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7164: 00828920 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7164: 00828940 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7165: 014dd980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7166: 00b454f0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7166: 00b45510 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7167: 0065fd80 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7168: 014ef3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7169: 014f2c6c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7170: 01450f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7171: 014f2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7172: 0151d960 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7173: 0151c072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7174: 01430634 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7175: 006dd380 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7176: 014e1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7177: 0151b5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ - 7178: 008205bc 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ + 7178: 008205dc 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7179: 014f43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7180: 009967e0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7181: 00b79004 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7180: 00996800 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7181: 00b79024 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7182: 014edf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 7183: 00957130 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7184: 00b94618 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7183: 00957150 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 7184: 00b94638 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7185: 003688ec 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7186: 014305b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7187: 014efc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7188: 0151bdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7189: 014f0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7190: 008633e0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ - 7191: 00820660 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ + 7190: 00863400 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7191: 00820680 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7192: 01418b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7193: 014f8670 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7194: 0097f3cc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7195: 0099c8dc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7194: 0097f3ec 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7195: 0099c8fc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7196: 014eb120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7197: 008634cc 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7197: 008634ec 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7198: 0151d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7199: 014f4a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7200: 014e872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7201: 0151ca00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7202: 0151c6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7203: 014f25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7204: 0151ccde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7205: 014eb428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7206: 00b306b4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ - 7207: 00820628 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ + 7206: 00b306d4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7207: 00820648 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7208: 0151c47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7209: 0151b7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 7210: 0095a3a4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 7210: 0095a3c4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7211: 014eb200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7212: 014e7660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7213: 00b9cf60 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7213: 00b9cf80 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7214: 0151bfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7215: 01444350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7216: 014e4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7217: 002d4370 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7218: 002ac198 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7219: 0151c7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7220: 0151de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7221: 002c8580 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7222: 008407e8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7222: 00840808 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7223: 002d566c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7224: 00ba3f64 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7224: 00ba3f84 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7225: 0151d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7226: 01444458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7227: 0151bc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 7228: 00959c0c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 7228: 00959c2c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7229: 0151d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7230: 00840878 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7231: 00b8cdb0 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7230: 00840898 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7231: 00b8cdd0 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7232: 0151c08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7233: 00b5cdfc 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7234: 00adc5f8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7233: 00b5ce1c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7234: 00adc618 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7235: 006c8c1c 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7236: 014ddffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7237: 014443d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7238: 003c2d34 440 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7239: 014e4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7240: 006acd30 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7241: 0151be7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7242: 002b4f64 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 7243: 0094f354 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 7243: 0094f374 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7244: 0151c542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7245: 0151d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7246: 00aa6998 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7246: 00aa69b8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7247: 013b7eb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7248: 0151bd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7249: 01512b9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ - 7250: 00840908 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7250: 00840928 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7251: 0151c012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7252: 0065fda8 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7253: 00b6ccf4 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7253: 00b6cd14 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7254: 0151b60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7255: 00afe9cc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7256: 00ac7e38 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7255: 00afe9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7256: 00ac7e58 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7257: 014eb7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 7258: 0091ece4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 7258: 0091ed04 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7259: 00322fe4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ - 7260: 0084fbec 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ + 7260: 0084fc0c 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7261: 0151d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7262: 0081fb48 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7263: 00a9578c 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7262: 0081fb68 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ + 7263: 00a957ac 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7264: 0151b39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7265: 00ae41e0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7265: 00ae4200 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7266: 003f8d80 240 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7267: 0151d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7268: 00702448 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7269: 014dd250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7270: 012ef7d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7271: 014e98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ - 7272: 0081fdac 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ + 7272: 0081fdcc 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7273: 007a1ab8 172 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7274: 0151b2a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7275: 0151d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7276: 0151cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7277: 00abc134 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7277: 00abc154 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7278: 014f1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7279: 014ec998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7280: 006a252c 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7281: 014e6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7282: 014df88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7283: 0151d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7284: 0074bd70 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ - 7285: 0081fce8 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ + 7285: 0081fd08 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7286: 0028b358 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7287: 00aa2ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7288: 009eb900 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7287: 00aa2d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7288: 009eb920 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7289: 002faad0 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7290: 00b8b7bc 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7290: 00b8b7dc 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7291: 002d0ed8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7292: 00aa4278 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7292: 00aa4298 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7293: 014dd780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7294: 014df2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7295: 0151b760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7296: 00b11ae8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7296: 00b11b08 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7297: 002c7f1c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7298: 002c84e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7299: 00b18424 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7299: 00b18444 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7300: 014f3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7301: 014df26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7302: 01412950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7303: 00aed55c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7303: 00aed57c 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7304: 006a813c 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7305: 00ae05a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7305: 00ae05c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7306: 00693158 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7307: 0151bb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7308: 00b0c634 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7309: 00b9e288 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7310: 009c188c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7311: 009fe410 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7308: 00b0c654 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7309: 00b9e2a8 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7310: 009c18ac 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7311: 009fe430 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7312: 0151cc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7313: 014df53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7314: 007d2c20 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7314: 007d2c50 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7315: 0151bf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7316: 0151bb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ - 7317: 0095a530 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 7317: 0095a550 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7318: 014146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7319: 0151c7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7320: 014ea42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7321: 014e7a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7322: 006788c4 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7323: 00834124 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7323: 00834144 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7324: 01412110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7325: 009b96b4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 7326: 008e2350 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 7325: 009b96d4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7326: 008e2370 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7327: 014dc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7328: 00678c1c 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7329: 009c427c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7330: 0083419c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7329: 009c429c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7330: 008341bc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7331: 014e81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7332: 009b7248 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7332: 009b7268 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7333: 005ca42c 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7334: 00833db8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7334: 00833dd8 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7335: 004e17e4 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7336: 013b7918 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7337: 0151c752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7338: 006e4580 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7339: 00abc408 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7340: 00833e30 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7339: 00abc428 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7340: 00833e50 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7341: 0151c82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7342: 0151d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ - 7343: 0081f5dc 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ + 7343: 0081f5fc 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7344: 003f8e70 232 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7345: 0151d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7346: 014de304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7347: 014e6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7348: 01418f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7349: 00834240 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7349: 00834260 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7350: 0151cd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7351: 009cffe4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7351: 009d0004 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7352: 014f1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7353: 0151d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7354: 0151c0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7355: 002facd0 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7356: 014ee170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7357: 004d72fc 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7358: 014dea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7359: 0151c5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7360: 00668938 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7361: 014389b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ - 7362: 0081f83c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ + 7362: 0081f85c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7363: 014ed278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7364: 0150a7ec 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7365: 00833ed4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7365: 00833ef4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7366: 0151cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7367: 0099195c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7367: 0099197c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7368: 014eb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7369: 00af26a0 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7369: 00af26c0 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7370: 0143892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7371: 0151ce5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7372: 0070ef70 128 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7373: 0069bac8 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7374: 005c8b74 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7375: 00b739a8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7376: 00ab28e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7375: 00b739c8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7376: 00ab2900 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7377: 0151bd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7378: 0151b296 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7379: 00668b80 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7380: 00ba4cfc 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7381: 0094f488 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7382: 0081f778 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7383: 009eda30 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7380: 00ba4d1c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7381: 0094f4a8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7382: 0081f798 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ + 7383: 009eda50 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7384: 0151de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7385: 0151d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7386: 00b26e90 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7387: 0092fd4c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7386: 00b26eb0 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7387: 0092fd6c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7388: 0151ba38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7389: 014e73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7390: 0150aa78 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7391: 0151b67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7392: 00526a80 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7393: 002c7fbc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7394: 0151bc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7395: 0151c698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7396: 0151c6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7397: 0065fdd0 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7398: 014388a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ - 7399: 00957bdc 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7400: 008475e0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7399: 00957bfc 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7400: 00847600 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7401: 014e8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7402: 0151d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7403: 014f4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7404: 00aaa00c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7404: 00aaa02c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7405: 013bc350 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7406: 005cb2dc 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7407: 0151b73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7408: 0151d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7409: 014ed648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7410: 002d6cf8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7411: 0141a634 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7412: 0151bc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7413: 0141a694 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7414: 014f30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7415: 006a483c 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7416: 00835ab4 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7416: 00835ad4 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7417: 0141a6b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7418: 00847894 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7418: 008478b4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7419: 0151c138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7420: 00988138 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7420: 00988158 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7421: 00611f20 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7422: 0151c932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7423: 014f07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7424: 00a43b34 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7424: 00a43b54 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7425: 014e0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7426: 00835b94 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ - 7427: 008ecd6c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7428: 00ac02e4 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7426: 00835bb4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7427: 008ecd8c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7428: 00ac0304 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7429: 014e3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7430: 00a3fb10 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7430: 00a3fb30 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7431: 003f5818 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7432: 0151d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7433: 00689180 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7434: 014e6da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7435: 0151cec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7436: 014f2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7437: 014ed7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7438: 014e6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7439: 0066e414 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7440: 00929c68 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7440: 00929c88 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7441: 014ece38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7442: 014dd9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7443: 014f4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7444: 0151ce42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7445: 0151b2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7446: 0151cef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7447: 014e1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7448: 0142e3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7449: 00835cb0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7450: 00aa1578 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7449: 00835cd0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7450: 00aa1598 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7451: 014de788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7452: 003275bc 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7453: 00481800 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7454: 014e8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7455: 004d6f2c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7456: 002c8438 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7457: 00b7aea8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7457: 00b7aec8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7458: 015157a0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7459: 0142e324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7460: 0151cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7461: 00ba3f38 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7461: 00ba3f58 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7462: 0151cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7463: 0144e118 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7464: 0151d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7465: 01447134 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7466: 0053b4b8 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7467: 00ba4c34 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7467: 00ba4c54 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7468: 014ee3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7469: 0151b586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7470: 00ddc8dc 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7470: 00ddc914 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7471: 014ea4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7472: 014e4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7473: 014dfb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7474: 00b65fc4 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7474: 00b65fe4 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7475: 0142e2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7476: 014eb538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7477: 0142f6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7478: 0151b37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7479: 014ef2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7480: 0151bf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7481: 009645bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7482: 00a9f1fc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7483: 0091e250 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7481: 009645dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7482: 00a9f21c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7483: 0091e270 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7484: 0065ed54 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7485: 0151b4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7486: 0151d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7487: 0151cdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7488: 0087ba3c 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7489: 009ebc80 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7490: 00836658 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7488: 0087ba5c 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7489: 009ebca0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7490: 00836678 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7491: 0070a9c8 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7492: 01417ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7493: 0082794c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7493: 0082796c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7494: 0151d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7495: 00334fac 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7496: 00b5b75c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7497: 00ac18f0 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7496: 00b5b77c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7497: 00ac1910 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7498: 003c8a58 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7499: 006b52e4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7500: 0151be60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7501: 014ecc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7502: 0151d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7503: 003f8f58 240 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7504: 014ea3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7505: 00511314 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7506: 00ad34b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7506: 00ad34d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7507: 0151ba48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7508: 014442cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7509: 009e2150 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7509: 009e2170 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7510: 014e3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7511: 0151c4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7512: 01418d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7513: 002d5708 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7514: 0151c824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7515: 014e78a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7516: 00836734 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7516: 00836754 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7517: 0151c97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7518: 002cba68 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7519: 0151be78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7520: 00519e94 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7521: 00aec670 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7521: 00aec690 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7522: 014e211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7523: 009ef2f0 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7523: 009ef310 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7524: 014defb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7525: 014e5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7526: 00916944 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7526: 00916964 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7527: 014dfa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7528: 00adf6a8 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7528: 00adf6c8 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7529: 01444248 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7530: 002d2ba8 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7531: 00ad0ca0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7531: 00ad0cc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7532: 0151b4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7533: 014e1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7534: 0151b340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7535: 00832430 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7535: 00832450 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7536: 014e829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7537: 014eceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7538: 0151b5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7539: 00426848 2772 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7540: 00933064 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7540: 00933084 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7541: 0151b4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7542: 013bc1d0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7543: 0151b39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7544: 00832550 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7544: 00832570 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7545: 014edd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7546: 00ab3318 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7546: 00ab3338 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7547: 00319204 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7548: 002c805c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7549: 009b7288 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7549: 009b72a8 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7550: 014f290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7551: 00688efc 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7552: 0095c9fc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7552: 0095ca1c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7553: 014e2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7554: 0151ca24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7555: 00933ee4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7555: 00933f04 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7556: 0151b63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7557: 0151c95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7558: 00b941fc 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7558: 00b9421c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7559: 003757f4 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7560: 00944e40 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7561: 00b0d4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7560: 00944e60 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7561: 00b0d51c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7562: 0142dd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ - 7563: 009380e8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7563: 00938108 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7564: 01418284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7565: 009f898c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7566: 00b78ec8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7565: 009f89ac 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7566: 00b78ee8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7567: 00706aec 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7568: 0151d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7569: 00832690 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7570: 008637b8 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7569: 008326b0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7570: 008637d8 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7571: 014e3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7572: 00aece58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7572: 00aece78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7573: 0151d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7574: 006fc090 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7575: 014f0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7576: 0142dcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7577: 00aad048 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7577: 00aad068 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7578: 014ed1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7579: 0151c5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7580: 002c3354 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7581: 00b72fb0 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7581: 00b72fd0 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7582: 0151be10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7583: 00375194 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 7584: 00ad7fa0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7584: 00ad7fc0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7585: 014e1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7586: 01410dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7587: 0049fd2c 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7588: 00b65e44 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7588: 00b65e64 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7589: 014e2ad8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7590: 00ba7d14 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7590: 00ba7d34 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7591: 014e1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7592: 014dd030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7593: 014ebbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7594: 0151bcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7595: 008eb040 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7595: 008eb060 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7596: 0143cd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7597: 00a87898 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7598: 00957db0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7599: 00b63204 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7597: 00a878b8 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7598: 00957dd0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7599: 00b63224 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7600: 014f9660 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7601: 014dfc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7602: 005294ac 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7603: 002c0a90 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7604: 014f0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7605: 00adab5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7605: 00adab7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7606: 002c6744 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7607: 00a88a80 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7607: 00a88aa0 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7608: 0151b982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7609: 002faa7c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7610: 014f41c8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7611: 009b5200 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7612: 00b6b5d8 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7611: 009b5220 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7612: 00b6b5f8 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7613: 014470b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7614: 002cab68 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7615: 00925bd4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7616: 0091defc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7615: 00925bf4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7616: 0091df1c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7617: 01416394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7618: 00ad6f7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7619: 00995548 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7618: 00ad6f9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7619: 00995568 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7620: 014e0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7621: 013bcdf8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7622: 00846f28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ - 7623: 00945454 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7624: 00aae848 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7622: 00846f48 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7623: 00945474 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7624: 00aae868 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7625: 004aedb8 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7626: 0151d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7627: 002cbb28 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7628: 00a8a698 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7628: 00a8a6b8 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7629: 0151d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7630: 0060ff30 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7631: 0151d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7632: 0031f2f0 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7633: 00529724 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7634: 00aa3920 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7634: 00aa3940 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7635: 0144d5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7636: 014e1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7637: 0144d53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7638: 008471dc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7638: 008471fc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7639: 014e9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7640: 00609e50 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7641: 014ecbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7642: 00a9d80c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7643: 00aa6c4c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7642: 00a9d82c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7643: 00aa6c6c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7644: 0151c1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7645: 014e1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ - 7646: 0086e790 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ + 7646: 0086e7b0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7647: 0151bf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7648: 006dccf0 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7649: 0084ecd8 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7650: 00b116bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7651: 008624f0 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7649: 0084ecf8 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ + 7650: 00b116dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7651: 00862510 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7652: 014eacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7653: 008627e8 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7653: 00862808 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7654: 014e325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7655: 002c5868 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7656: 00b86718 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7657: 00daec00 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7658: 00aa5190 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7659: 008625ec 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7656: 00b86738 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7657: 00daec20 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7658: 00aa51b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7659: 0086260c 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7660: 0151c540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7661: 0151b98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7662: 0151d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7663: 014de928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7664: 014f3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7665: 0144de84 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7666: 0093415c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7666: 0093417c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7667: 0151bad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7668: 014e0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7669: 0144df08 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7670: 00325490 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7671: 0151c1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7672: 00930c9c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7672: 00930cbc 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7673: 002c0528 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7674: 00b24840 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7674: 00b24860 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7675: 003e8a14 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7676: 008626ec 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7676: 0086270c 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7677: 014de424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7678: 0151d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7679: 01410d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7680: 008f52fc 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7680: 008f531c 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7681: 0151c770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7682: 014eda08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7683: 00b744d8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7683: 00b744f8 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7684: 0144d4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7685: 00b23114 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7685: 00b23134 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7686: 0144d434 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7687: 0151b67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7688: 014e0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7689: 0151c6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7690: 0151d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7691: 002b5f98 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7692: 01450a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7693: 0085b294 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7694: 0085c8d0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7693: 0085b2b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7694: 0085c8f0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7695: 0151b682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7696: 00337fa0 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7697: 01512b98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7698: 0151cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7699: 014f4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7700: 0151ce2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7701: 009305c0 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7701: 009305e0 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7702: 014516b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7703: 005d6368 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7704: 0087b9d8 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7705: 0085b10c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7706: 00abab9c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7707: 0085c748 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7704: 0087b9f8 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7705: 0085b12c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7706: 00ababbc 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7707: 0085c768 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7708: 0145152c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7709: 014e0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7710: 00b2afd0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7711: 00b43f18 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7710: 00b2aff0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7711: 00b43f38 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7712: 0151bd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7713: 00ae940c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7713: 00ae942c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7714: 014ecd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7715: 0099ef6c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7716: 00b2b994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7715: 0099ef8c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7716: 00b2b9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7717: 01451634 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7718: 002ed830 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7719: 009fb494 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7719: 009fb4b4 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7720: 014e12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7721: 0151d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7722: 00b4c8e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7722: 00b4c908 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7723: 0151d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7724: 014efca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7725: 0085b1d0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7725: 0085b1f0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7726: 014eb648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7727: 0085c80c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7727: 0085c82c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7728: 00434c8c 836 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7729: 002cac14 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7730: 0151d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7731: 00623dc8 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7732: 00919dfc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7732: 00919e1c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7733: 014515b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7734: 009ec7c4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7734: 009ec7e4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7735: 014efc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7736: 014df000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7737: 00aaff98 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7738: 00abe2d8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7737: 00aaffb8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7738: 00abe2f8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7739: 0151b279 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7740: 00a4e228 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7740: 00a4e248 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7741: 0151c93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7742: 014f3f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7743: 0095cd2c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7743: 0095cd4c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7744: 014ee1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7745: 014e4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7746: 014f202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7747: 014e09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7748: 014e12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7749: 014f1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7750: 002d4314 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7751: 0144a1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7752: 002c0ca8 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7753: 0144954c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7754: 014de594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7755: 014114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7756: 009e5084 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7756: 009e50a4 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7757: 014e24b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7758: 0144a2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7759: 00decb40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7760: 01449654 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7761: 00a84690 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7762: 009ecf44 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7761: 00a846b0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7762: 009ecf64 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7763: 014ec5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7764: 0151d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7765: 0151b588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7766: 007a0c2c 172 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7767: 00b63370 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7767: 00b63390 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7768: 0151d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7769: 0086d568 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7770: 00aa352c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7769: 0086d588 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ + 7770: 00aa354c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7771: 006abef8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7772: 014de294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7773: 014f2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7774: 00ad561c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7775: 0091872c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7776: 00a49400 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7774: 00ad563c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7775: 0091874c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7776: 00a49420 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7777: 0038c41c 136 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7778: 014eb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7779: 0070f5a8 24 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7780: 0144a230 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7781: 00b2a00c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7781: 00b2a02c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7782: 014495d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7783: 014e3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7784: 006c3628 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7785: 007b0b00 148 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7786: 0151b806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7787: 0151b972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7788: 014340fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7789: 0099c9b8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7789: 0099c9d8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7790: 0151ceba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7791: 009f3788 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7792: 00a11afc 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7791: 009f37a8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7792: 00a11b1c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7793: 00321f4c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7794: 006c8400 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7795: 008e425c 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7795: 008e427c 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7796: 0151bc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7797: 014e8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7798: 006c8f28 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7799: 0083e780 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7799: 0083e7a0 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7800: 0151b4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7801: 0036bea4 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7802: 0098819c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7803: 008dd5ac 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7804: 0091b8a8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7802: 009881bc 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7803: 008dd5cc 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7804: 0091b8c8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7805: 00656adc 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7806: 01436304 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7807: 00aeaa48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7807: 00aeaa68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7808: 00702c7c 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7809: 00b65ad4 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7809: 00b65af4 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7810: 0065effc 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7811: 0151c71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7812: 003c6328 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7813: 00b53c90 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7813: 00b53cb0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7814: 0151cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7815: 014e4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7816: 014dd0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7817: 0048ee58 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7818: 0151b948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7819: 00b15828 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7819: 00b15848 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7820: 01434078 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7821: 009c3e44 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7821: 009c3e64 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7822: 0151c3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7823: 00703c40 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7824: 01436280 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7825: 00788214 108 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7826: 0151c578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7827: 00618890 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7828: 014dd160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7829: 00b418f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7830: 00932384 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ - 7831: 00850168 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ + 7829: 00b41918 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7830: 009323a4 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7831: 00850188 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7832: 014e886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7833: 0151b680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7834: 0151c07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7835: 014debc0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7836: 0057b41c 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7837: 00527180 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7838: 002c2208 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7839: 0151d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7840: 0036cad8 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7841: 00aec614 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7841: 00aec634 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7842: 014f5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7843: 0151d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7844: 00a933e8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7845: 009aaa7c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7846: 00b18258 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7844: 00a93408 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7845: 009aaa9c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7846: 00b18278 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7847: 014f1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7848: 00a9bacc 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7848: 00a9baec 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7849: 0038c644 184 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7850: 014f278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7851: 014361fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7852: 00abaf24 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7853: 00a7cf14 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7852: 00abaf44 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7853: 00a7cf34 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7854: 0066d9b8 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7855: 01410cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7856: 0151d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7857: 009ef400 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7858: 00b23604 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7857: 009ef420 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7858: 00b23624 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7859: 0151b72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7860: 00b4b7c4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7860: 00b4b7e4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7861: 014ed8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7862: 0151c156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7863: 014e54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7864: 0144e5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7865: 007a15e0 136 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7866: 0151b954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7867: 01512b59 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7868: 014e60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7869: 006793a4 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7870: 0030e334 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7871: 009e3d2c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7872: 00bb0680 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7871: 009e3d4c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7872: 00bb06a0 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7873: 0151d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7874: 0151bd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7875: 0083e364 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7875: 0083e384 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ 7876: 002d8590 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7877: 00529540 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7878: 00288778 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7879: 014f09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7880: 01428654 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ 7881: 006b5e60 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7882: 006dff3c 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7883: 0036c0a8 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7884: 006ab8ac 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7885: 0070a8d8 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7886: 0066b780 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7887: 0151b8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7888: 014e6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7889: 014eedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7890: 00af4520 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7890: 00af4540 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 7891: 0142875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 7892: 009fcd8c 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7892: 009fcdac 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7893: 014e4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7894: 002dde90 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7895: 0151d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7896: 0151c312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7897: 0151d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7898: 00ae08ac 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7898: 00ae08cc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7899: 0036941c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7900: 002d8790 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7901: 00b00ca4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7902: 00b98f08 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7901: 00b00cc4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7902: 00b98f28 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7903: 014ed328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7904: 014286d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 7905: 00decac8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7906: 0151c506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7907: 002c745c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7908: 00ad6e18 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7908: 00ad6e38 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7909: 004dba58 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7910: 009cb958 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7910: 009cb978 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7911: 013b7d80 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7912: 0151d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7913: 00929de4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7913: 00929e04 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7914: 006673a4 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7915: 008691d4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 7916: 009ee628 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7915: 008691f4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 7916: 009ee648 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7917: 014e4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7918: 0151c9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7919: 014e4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7920: 014dd400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7921: 0150aad4 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7922: 014ec728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7923: 00b28f64 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7923: 00b28f84 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7924: 003342a8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7925: 00addd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7925: 00addd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7926: 01432104 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 7927: 00609970 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7928: 005c9d54 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7929: 0151cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7930: 014e52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7931: 009321b8 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7931: 009321d8 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7932: 014457f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 7933: 0151ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7934: 00b18538 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7934: 00b18558 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7935: 01432080 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 7936: 01445664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 7937: 014ef048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7938: 0151be46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7939: 014e2c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7940: 0090d294 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7941: 00a83218 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7940: 0090d2b4 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7941: 00a83238 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7942: 0144576c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 7943: 00374f70 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7944: 008e3dd8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7944: 008e3df8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7945: 014e6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7946: 0151b8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7947: 00657194 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7948: 00b784f4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7948: 00b78514 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7949: 014e37ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7950: 0142c7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 7951: 01440678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 7952: 014e85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7953: 0151b8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7954: 014e48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7955: 014e4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7956: 0028b3f8 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7957: 01431ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 7958: 007980f8 1596 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 7959: 014456e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 7960: 00935980 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7961: 009187bc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7960: 009359a0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7961: 009187dc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7962: 014ecd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7963: 00964474 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7964: 0091e0d4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7963: 00964494 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7964: 0091e0f4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 7965: 0142c74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 7966: 00a94408 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7967: 00b64a1c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7966: 00a94428 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7967: 00b64a3c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7968: 004ae4dc 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7969: 00b2c7f0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7969: 00b2c810 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7970: 014eb988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7971: 00ad38ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7971: 00ad38cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7972: 0151c152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7973: 006a24d8 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7974: 009bfe3c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7975: 00acee78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7976: 008b68b0 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7974: 009bfe5c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7975: 00acee98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7976: 008b68d0 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7977: 0065dfdc 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7978: 014df35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7979: 0051aaa8 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7980: 0151ce22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7981: 014f2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7982: 0151cc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7983: 0151cb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7984: 014e1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7985: 0151d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7986: 0066d120 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7987: 009fa3a0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7988: 00b6bd84 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7989: 00aa3a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7987: 009fa3c0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7988: 00b6bda4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7989: 00aa3a54 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7990: 0066aaf8 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7991: 014e0300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7992: 014e72f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7993: 014e6b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7994: 0151b938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7995: 0151cdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7996: 014eca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7997: 014f39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7998: 014e9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7999: 00ab4818 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8000: 0093557c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7999: 00ab4838 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8000: 0093559c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8001: 0151d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8002: 002c7504 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8003: 006e6e84 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 8004: 00957f80 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 8004: 00957fa0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8005: 0061e9ac 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8006: 014ee4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8007: 00aa50d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8007: 00aa50f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8008: 014e972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8009: 008b4ad0 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8009: 008b4af0 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8010: 00703420 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8011: 0151bb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8012: 0053ac6c 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8013: 0037a5e0 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8014: 00a2c044 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8014: 00a2c064 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8015: 0151c750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8016: 0151c3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8017: 0151bb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8018: 0144e4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8019: 0036c56c 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 8020: 00970d70 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8021: 008f892c 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8020: 00970d90 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 8021: 008f894c 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8022: 014e48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8023: 005249f0 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8024: 00672f50 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8025: 0065eafc 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8026: 006ff8e8 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 8027: 007afe14 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8028: 006541d0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8029: 014f3758 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8030: 0151c98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8031: 00b5cd74 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8031: 00b5cd94 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8032: 0066ccf4 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8033: 01431f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8034: 014ede00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8035: 0151bcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 8036: 014ec768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8037: 007af654 56 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8038: 01431ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ @@ -8055,16 +8055,16 @@ │ │ │ │ 8051: 0151ceb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8052: 0151c8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8053: 0037597c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8054: 0028b754 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8055: 014e57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8056: 014ed6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8057: 002c0a30 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8058: 00aef26c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8059: 00920f58 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8058: 00aef28c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8059: 00920f78 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8060: 014de948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8061: 014367a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8062: 01431e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8063: 014eee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8064: 006fc004 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8065: 0151b250 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8066: 014e0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8076,1246 +8076,1246 @@ │ │ │ │ 8072: 014e2668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8073: 014ea6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8074: 014e326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 8075: 0145449c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8076: 0069b860 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8077: 014e8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8078: 0030dec8 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8079: 008f62f4 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8080: 00b2abd8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8079: 008f6314 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8080: 00b2abf8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8081: 014284c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8082: 01442fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8083: 014eec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8084: 00b27fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8085: 00af27e0 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8084: 00b2800c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8085: 00af2800 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8086: 01442e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8087: 0151b6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8088: 0036e138 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8089: 0151bc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8090: 0151d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8091: 01442f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8092: 0151b9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 8093: 00a33048 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8093: 00a33068 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8094: 014285d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8095: 014e9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8096: 00750694 208 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8097: 00683ef0 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8098: 00ab7910 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8099: 009292ec 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8098: 00ab7930 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8099: 0092930c 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8100: 0032794c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8101: 014105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8102: 01442eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8103: 00ab60f8 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 8104: 0081a1bc 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ + 8103: 00ab6118 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8104: 0081a1dc 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8105: 0142854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ - 8106: 0081a274 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8107: 00ba5790 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8108: 00b2f170 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ - 8109: 0086e54c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ + 8106: 0081a294 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ + 8107: 00ba57b0 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8108: 00b2f190 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8109: 0086e56c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8110: 014e232c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8111: 007054f0 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8112: 014e6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8113: 0065b788 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8114: 0151bf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8115: 0151c2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 8116: 0031f1e0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8117: 002dbe74 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8118: 00b2bd2c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8118: 00b2bd4c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8119: 0151b944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8120: 00ade104 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8120: 00ade124 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8121: 0151b4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8122: 009f63b0 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8122: 009f63d0 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8123: 0151d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8124: 006ddce8 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8125: 014e992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8126: 00b472b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8126: 00b472d8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8127: 0151b262 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8128: 0065ff70 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8129: 0151cb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8130: 014e812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8131: 0151bb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8132: 00935ba0 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8132: 00935bc0 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8133: 006c284c 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8134: 00b8cadc 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8134: 00b8cafc 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8135: 014ee500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8136: 01416418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8137: 00670498 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8138: 014e961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8139: 002c0be8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8140: 014e0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 8141: 008e418c 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8142: 009209e4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8143: 00925b9c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8141: 008e41ac 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 8142: 00920a04 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8143: 00925bbc 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8144: 005c5a60 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8145: 014dfca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8146: 0151beb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8147: 0151c370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8148: 0151d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8149: 00aee79c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8149: 00aee7bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8150: 014de778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8151: 009c5b0c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8152: 00a9e454 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8151: 009c5b2c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8152: 00a9e474 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8153: 0065a66c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8154: 0151b8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8155: 00356e60 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8156: 014dfda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8157: 014f0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8158: 00b5fdac 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8158: 00b5fdcc 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8159: 014e95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8160: 01426764 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8161: 014dfec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8162: 014e4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 8163: 00963a78 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 8163: 00963a98 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8164: 002c1348 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8165: 0151d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 8166: 0151d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 8167: 01438cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxb │ │ │ │ 8168: 00516a84 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 8169: 0151c66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8170: 0151d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8171: 002c75b0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8172: 0062d7c4 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 8173: 0095d198 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 8173: 0095d1b8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8174: 0036ccf4 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8175: 01438c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8176: 00b37bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8176: 00b37bec 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8177: 014e8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 8178: 00b3a414 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8178: 00b3a434 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8179: 014f33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8180: 014dda00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8181: 014dd6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8182: 0151c1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8183: 0151d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8184: 00b87cf4 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8184: 00b87d14 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8185: 0151bf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8186: 0151cdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8187: 0151c92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8188: 0151cebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8189: 006699f4 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8190: 00902820 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8190: 00902840 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8191: 01438bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8192: 00b65608 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8193: 00922068 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8194: 00b685dc 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8192: 00b65628 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8193: 00922088 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8194: 00b685fc 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8195: 014275d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8196: 014eedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8197: 002d8800 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8198: 0092fe64 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8198: 0092fe84 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8199: 0151c002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8200: 00519e10 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8201: 014ee690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 8202: 00920110 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 8202: 00920130 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8203: 014ecd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8204: 014eae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8205: 002c0a10 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8206: 0065a408 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8207: 014e55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8208: 0097ba5c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8208: 0097ba7c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8209: 01410538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8210: 00873b14 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8210: 00873b34 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8211: 013b7f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8212: 014df8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8213: 00989750 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 8214: 008e2b84 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 8213: 00989770 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8214: 008e2ba4 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8215: 0151bf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8216: 0037d01c 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8217: 009d0f38 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8217: 009d0f58 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8218: 006a6608 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8219: 014eb1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8220: 014e29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 8221: 0093e7f4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 8221: 0093e814 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8222: 014f50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8223: 0151deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8224: 009b722c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8224: 009b724c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8225: 0151decf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8226: 009ef088 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8226: 009ef0a8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8227: 014ede90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8228: 0151d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8229: 009fff7c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8230: 00b745f0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8229: 009fff9c 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8230: 00b74610 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8231: 014f2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8232: 00ad6cb0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8233: 00ba5d74 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8232: 00ad6cd0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8233: 00ba5d94 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8234: 0031d8fc 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8235: 00b5295c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8235: 00b5297c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8236: 0151b5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8237: 0092ce10 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8238: 00a04668 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8237: 0092ce30 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8238: 00a04688 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8239: 006d7dc8 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8240: 0151d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8241: 014de7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8242: 0151de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8243: 014e69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8244: 002bb684 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8245: 0061ecb8 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8246: 014f0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8247: 00b33adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8248: 00b11438 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8247: 00b33afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8248: 00b11458 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8249: 002d40d8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 8250: 00958fe0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 8250: 00959000 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8251: 0151b30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8252: 0151b2a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8253: 01435200 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8254: 014dcaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8255: 013bd510 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8256: 009f97ec 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8256: 009f980c 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8257: 002c8940 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 8258: 014f5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8259: 0143517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8260: 0151d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8261: 014dfc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8262: 00988dac 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8262: 00988dcc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8263: 014e1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8264: 00867ad8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8265: 00b9d104 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8266: 00867c58 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8267: 00a9321c 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8264: 00867af8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8265: 00b9d124 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8266: 00867c78 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8267: 00a9323c 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8268: 002bb744 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8269: 014dc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8270: 014f2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8271: 00867dd8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8271: 00867df8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8272: 0151ba7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8273: 014f17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8274: 014f3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8275: 0151cd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8276: 00410f3c 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8277: 0143fa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8278: 002c5608 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8279: 0151cd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8280: 00789574 4 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8281: 00a2bd1c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8281: 00a2bd3c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8282: 014e0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8283: 0144e010 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8284: 0151c054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8285: 00688d28 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 8286: 008eba80 500 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 8286: 008ebaa0 500 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8287: 002c8e74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ - 8288: 0084f0f0 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ + 8288: 0084f110 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8289: 0062fbb4 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8290: 0143f994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8291: 014350f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8292: 014ee0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8293: 0151c908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8294: 006581bc 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8295: 014de888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8296: 00b6337c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8296: 00b6339c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8297: 014e9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8298: 00a49290 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8298: 00a492b0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8299: 003231b8 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8300: 00baf620 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8300: 00baf640 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8301: 014dc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8302: 0151bec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8303: 014ded20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8304: 014e74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8305: 014ea29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8306: 013bac3c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8307: 00b63328 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8307: 00b63348 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8308: 0151cab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8309: 00704218 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8310: 0151c690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8311: 00ad31d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8311: 00ad31f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8312: 0143f910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8313: 014ea7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8314: 014e3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8315: 00ac2558 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8315: 00ac2578 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8316: 0069d490 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8317: 005be414 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8318: 0151c668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8319: 0151d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8320: 00b2bd34 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8321: 00b1dbd8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8320: 00b2bd54 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8321: 00b1dbf8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8322: 0151c08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8323: 00a97f50 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8323: 00a97f70 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8324: 0151d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8325: 0151d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8326: 0098c0cc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8326: 0098c0ec 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8327: 0151d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8328: 0143f88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8329: 0151d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8330: 00898c04 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8330: 00898c24 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8331: 0151c98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8332: 0151c8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8333: 014e0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8334: 0143f808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8335: 00ab83bc 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8336: 007bb1f8 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8335: 00ab83dc 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8336: 007bb20c 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8337: 002d23d4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8338: 00aec728 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8338: 00aec748 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8339: 006e3750 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8340: 002c23c4 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8341: 014104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8342: 0151cabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8343: 014f0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8344: 0151bbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8345: 014f1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8346: 00522654 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8347: 0151ca42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8348: 0151cdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8349: 0151c7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8350: 00adbc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8350: 00adbc90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8351: 0151c9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8352: 00aa7d94 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8352: 00aa7db4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8353: 012f2240 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8354: 009d0e38 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8354: 009d0e58 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8355: 01412c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8356: 0151b28d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8357: 0143f784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8358: 0151b265 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8359: 005c60e8 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8360: 00b45750 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8360: 00b45770 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8361: 01413004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8362: 00851c00 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8363: 00867b98 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8364: 00a6cd18 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8365: 00867d18 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8362: 00851c20 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8363: 00867bb8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8364: 00a6cd38 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8365: 00867d38 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8366: 014e340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8367: 014e2cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8368: 00867e98 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8369: 00b63fac 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8370: 00b5e8c8 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8368: 00867eb8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8369: 00b63fcc 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8370: 00b5e8e8 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8371: 006d8438 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8372: 0151d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8373: 014e7930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8374: 0151d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8375: 0144df8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8376: 0151b74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ - 8377: 0084f1f0 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ + 8377: 0084f210 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8378: 0151cda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8379: 014e869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8380: 00adc7ac 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8381: 009b5d80 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8380: 00adc7cc 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8381: 009b5da0 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8382: 0151b78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8383: 014ee580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 8384: 014ea53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8385: 00ae3db4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8385: 00ae3dd4 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8386: 0151bcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8387: 0151cab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8388: 01437384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8389: 006c6abc 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8390: 00b3010c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8390: 00b3012c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8391: 002a20d8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8392: 014f47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8393: 007a1564 124 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8394: 008ec214 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8395: 0099ee68 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8394: 008ec234 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 8395: 0099ee88 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8396: 0151bd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8397: 01435518 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8398: 00b5fe00 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8398: 00b5fe20 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8399: 014efe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8400: 014dc9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 8401: 00854bb4 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ + 8401: 00854bd4 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8402: 014ebef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8403: 013bc5bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8404: 01437300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8405: 00995e28 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8406: 00b75f40 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8405: 00995e48 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8406: 00b75f60 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8407: 002c02fc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8408: 01435494 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ - 8409: 0095bbb8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 8409: 0095bbd8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8410: 014e83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8411: 002c2050 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8412: 00aad4b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8412: 00aad4d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8413: 01435830 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8414: 014eb708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8415: 01437174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8416: 0053ac78 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8417: 0151b7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8418: 014eeb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8419: 014f2600 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8420: 0092978c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8420: 009297ac 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8421: 00528d6c 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8422: 0151b92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8423: 014357ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8424: 0151b9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8425: 00db0190 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8425: 00db01b0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8426: 002b56b4 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8427: 00b196c4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8428: 00b5bd54 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8429: 00ba5ae0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8427: 00b196e4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8428: 00b5bd74 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8429: 00ba5b00 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8430: 0151ced6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8431: 014370f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ - 8432: 0091a2f4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 8432: 0091a314 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8433: 014dfa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8434: 014ecdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8435: 01435410 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8436: 00adc020 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8436: 00adc040 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8437: 0151d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8438: 00b87840 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8438: 00b87860 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8439: 0066ff40 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8440: 0151b3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8441: 0151b6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8442: 014e985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8443: 002b50c0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8444: 014f33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8445: 0151cbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8446: 01435728 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8447: 0144fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8448: 0070910c 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8449: 00afea8c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8449: 00afeaac 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8450: 014f2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8451: 01449234 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8452: 00ac6d00 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8453: 00b7601c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8452: 00ac6d20 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8453: 00b7603c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8454: 0151b988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8455: 00683e58 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8456: 00b20d8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8456: 00b20dac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8457: 0143706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8458: 013bcbb4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8459: 0144933c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8460: 014df97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8461: 0151d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8462: 014f3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8463: 007524dc 292 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8464: 005c9898 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8465: 0151c182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8466: 009b942c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8466: 009b944c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8467: 0151ccfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8468: 014eb180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8469: 01436fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8470: 00b8c614 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8470: 00b8c634 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8471: 014492b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8472: 009c239c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8472: 009c23bc 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8473: 014ee570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8474: 00b45810 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8474: 00b45830 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8475: 014e3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8476: 009223a4 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8476: 009223c4 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8477: 0151d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8478: 0031a984 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8479: 00aa44a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8480: 00a408b0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8481: 00ac8630 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8479: 00aa44c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8480: 00a408d0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8481: 00ac8650 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8482: 014ddf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8483: 00b34a40 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8484: 00b91e54 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8483: 00b34a60 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8484: 00b91e74 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8485: 0151cb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8486: 0151bf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8487: 0151b324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8488: 00a3bd8c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8488: 00a3bdac 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8489: 006b5134 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8490: 0151c5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8491: 014ed058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8492: 0151d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8493: 007af6d8 104 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8494: 002d8d68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8495: 0151c246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8496: 014df2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8497: 006ca0ac 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8498: 00512df0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8499: 0151b91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8500: 00b28100 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8500: 00b28120 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8501: 002c685c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8502: 002c0ff8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8503: 00b63c68 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8503: 00b63c88 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8504: 014e0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8505: 0096ca5c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8506: 00dccdb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8505: 0096ca7c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8506: 00dccdf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8507: 014e1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8508: 0031b678 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8509: 0151c070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8510: 014ecf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8511: 014f3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8512: 004aedfc 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8513: 014efda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8514: 002c0a68 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8515: 00a8a6b8 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8515: 00a8a6d8 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8516: 0142e9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8517: 014264d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8518: 01427238 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8519: 006c67b8 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8520: 0151c15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8521: 00945104 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8522: 0085784c 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ - 8523: 00917544 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8521: 00945124 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8522: 0085786c 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8523: 00917564 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8524: 0142e954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8525: 006d8ea0 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8526: 0151c73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8527: 014e8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8528: 008562cc 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8529: 00b2d9c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8528: 008562ec 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8529: 00b2d9e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8530: 0151d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8531: 014f8660 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8532: 00aab600 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8532: 00aab620 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8533: 006ac570 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8534: 0051f4e4 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8535: 0151b4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8536: 0151b284 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8537: 0151c898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8538: 00963888 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8538: 009638a8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8539: 0151cab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8540: 014e1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8541: 00a848a0 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8542: 00aac0e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8541: 00a848c0 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8542: 00aac108 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8543: 002d05b0 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8544: 014f3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8545: 0066a52c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8546: 0070c2f8 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8547: 00857030 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8547: 00857050 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8548: 0060dfc0 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8549: 014dfea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8550: 0142e8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8551: 007015a4 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8552: 014de748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8553: 0151cd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8554: 0151ceb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8555: 0151d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8556: 00b73b44 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8556: 00b73b64 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8557: 014de224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8558: 00863850 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8558: 00863870 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8559: 014e3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8560: 0151cdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8561: 00b6320c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8561: 00b6322c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8562: 0151de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8563: 014dfe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8564: 00863b74 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8564: 00863b94 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8565: 014f4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8566: 00995ec8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8566: 00995ee8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8567: 014e7200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8568: 014f2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8569: 00926168 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8569: 00926188 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8570: 01416838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8571: 003e8fc8 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8572: 006c1288 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8573: 0142f638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8574: 00668c3c 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8575: 014f8110 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8576: 014e859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8577: 002fa958 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8578: 002b52e0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8579: 0142f5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8580: 00b113dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8581: 00b34154 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8582: 00ad7d8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8580: 00b113fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8581: 00b34174 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8582: 00ad7dac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8583: 014de554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8584: 00b5b928 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8584: 00b5b948 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8585: 0151c2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8586: 006c6190 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8587: 00b222f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8587: 00b22318 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8588: 002c5814 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8589: 014f5b94 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8590: 014e4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8591: 0151d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8592: 0151d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8593: 0139a700 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8594: 008286ac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8594: 008286cc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8595: 0151d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8596: 014eac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8597: 01446d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8598: 00addf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8598: 00addfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8599: 014e428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8600: 0082f270 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8600: 0082f290 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8601: 0142f530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8602: 00849200 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8602: 00849220 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8603: 014e7890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8604: 00849354 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8605: 00a02c78 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8604: 00849374 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8605: 00a02c98 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8606: 014dfa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8607: 01446c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8608: 0151c704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8609: 008b9b5c 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8609: 008b9b7c 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8610: 002cf094 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8611: 006c1878 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8612: 009e051c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8612: 009e053c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8613: 014e01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8614: 00b36fa8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8614: 00b36fc8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8615: 0151beaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8616: 002d5f50 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8617: 014ecfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8618: 00afeb4c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8618: 00afeb6c 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8619: 0151d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8620: 00700fc0 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8621: 0151c650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8622: 014f4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8623: 008597f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8623: 00859814 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8624: 014ea50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8625: 014ea1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8626: 0060e1d4 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8627: 00568e84 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8628: 002c7710 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8629: 0151d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8630: 0151cb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8631: 0151bb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8632: 0151bece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8633: 00b946dc 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8633: 00b946fc 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8634: 0151bf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8635: 014dd300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8636: 009d17ec 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8636: 009d180c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8637: 002d8ac8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8638: 0151b23d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8639: 002d8b28 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8640: 009f8ef8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8640: 009f8f18 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8641: 014f315c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8642: 0151b64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8643: 00b95ab4 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8643: 00b95ad4 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8644: 0151bd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8645: 014dfb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8646: 009ecd34 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8646: 009ecd54 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8647: 0066b7bc 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8648: 006c7af0 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8649: 014f06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8650: 014e0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8651: 00b33dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8652: 00927c04 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8653: 00b4606c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8651: 00b33ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8652: 00927c24 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8653: 00b4608c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8654: 0066af3c 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8655: 0151bab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8656: 00a2663c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8657: 00ace400 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8658: 009d94e0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8656: 00a2665c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8657: 00ace420 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8658: 009d9500 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8659: 006243d0 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8660: 00aa324c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8660: 00aa326c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8661: 0151ca38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8662: 00de63cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ - 8663: 0091eb44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8664: 00b7c45c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8663: 0091eb64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8664: 00b7c47c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8665: 0151d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8666: 0151b498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8667: 014e4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8668: 0151d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8669: 014e3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8670: 009f30f4 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8671: 00a24fcc 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8670: 009f3114 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8671: 00a24fec 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8672: 00288604 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8673: 0151b35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8674: 0151d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8675: 014ecc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8676: 00b44f78 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8676: 00b44f98 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8677: 01414a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8678: 014ea73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8679: 00b68884 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8680: 00b8a23c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8681: 00a94f8c 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8679: 00b688a4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8680: 00b8a25c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8681: 00a94fac 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8682: 0151c86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8683: 00630c38 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8684: 014f2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8685: 013bd2c4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8686: 002c0a00 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8687: 00ddc85c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8687: 00ddc894 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8688: 003202ec 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8689: 0151b5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8690: 0151de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8691: 009209f8 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8691: 00920a18 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8692: 014e53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8693: 0151d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8694: 009f30e4 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8695: 00848cb0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ - 8696: 008e4ce4 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8694: 009f3104 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8695: 00848cd0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8696: 008e4d04 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8697: 014ea02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8698: 00848e04 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8698: 00848e24 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8699: 014e3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8700: 0151b550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8701: 00b38614 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8701: 00b38634 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8702: 0151b664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8703: 0151b390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8704: 00322a70 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8705: 0151c7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8706: 014e835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8707: 014e6e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8708: 014f0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8709: 0151cc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8710: 014ecd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8711: 00925e40 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8711: 00925e60 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8712: 014f4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8713: 0151d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8714: 0151bc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8715: 00b47420 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8716: 0092c15c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8715: 00b47440 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8716: 0092c17c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8717: 002c77bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8718: 0151bc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8719: 009c2aa4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8720: 009590f4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8719: 009c2ac4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8720: 00959114 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8721: 014e8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8722: 002a4df4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8723: 0151bdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8724: 0151cd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8725: 008c517c 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8726: 00b32d30 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8725: 008c519c 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8726: 00b32d50 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8727: 0151c78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8728: 00b03220 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8728: 00b03240 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8729: 0151c48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8730: 00b41d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8730: 00b41d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8731: 014e6b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8732: 0151d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8733: 00919014 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8733: 00919034 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8734: 0036c8f0 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8735: 0151d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8736: 008a583c 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8737: 00a99c74 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8736: 008a585c 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8737: 00a99c94 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8738: 002cf400 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8739: 014f3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8740: 002c989c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8741: 0151bf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8742: 0151b9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8743: 014f3ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8744: 014eb958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8745: 009b3768 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8745: 009b3788 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8746: 013bc8d8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8747: 014382fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8748: 00526b40 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8749: 0151c35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8750: 0151c39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8751: 014ef334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8752: 014e6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8753: 0151beba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8754: 002ca414 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8755: 01438278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8756: 0151bef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8757: 00d1c968 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8758: 00b1c5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8759: 00a34008 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8760: 00addb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8757: 00d1c988 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8758: 00b1c5dc 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8759: 00a34028 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8760: 00addb64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8761: 014e37dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8762: 002d15f4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8763: 0091ef70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8763: 0091ef90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8764: 014149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8765: 00b64678 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8765: 00b64698 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8766: 006ae8b8 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8767: 00a849a0 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8767: 00a849c0 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8768: 014f1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8769: 004030b8 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8770: 0060e138 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8771: 0151d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8772: 0151cc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8773: 00b0215c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8773: 00b0217c 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8774: 014f2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8775: 00b17b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8775: 00b17ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8776: 014381f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8777: 0151c728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8778: 00a323f4 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8778: 00a32414 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8779: 014e03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8780: 014e2598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8781: 0151c3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8782: 01418ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8783: 0151ccb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8784: 0151d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8785: 0091617c 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8785: 0091619c 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8786: 0151c2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8787: 00acf9c8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8787: 00acf9e8 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8788: 0151bf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8789: 00b63968 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8789: 00b63988 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8790: 014e5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8791: 014f2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8792: 00ad6530 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8792: 00ad6550 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8793: 014f5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8794: 014f0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8795: 0151c1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8796: 00b9b2a4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8796: 00b9b2c4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8797: 014ed408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8798: 00858940 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8798: 00858960 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8799: 0151b742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8800: 004a083c 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8801: 00ae4e50 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8802: 008f2eb0 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8801: 00ae4e70 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8802: 008f2ed0 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8803: 007a42e0 60 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8804: 0151b90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8805: 00b87aa4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8805: 00b87ac4 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8806: 0151cbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8807: 00821170 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8808: 008586a4 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8807: 00821190 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ + 8808: 008586c4 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8809: 00decaf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8810: 00837d48 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8810: 00837d68 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8811: 014f0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8812: 0144fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8813: 00821220 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 8814: 00b48b7c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8815: 00b85e54 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8813: 00821240 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ + 8814: 00b48b9c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8815: 00b85e74 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8816: 014ec708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8817: 014e420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8818: 014e49b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8819: 00ae6f8c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8819: 00ae6fac 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8820: 00708ff4 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8821: 0145362c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ - 8822: 0082102c 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ + 8822: 0082104c 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 8823: 014efd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8824: 009d0c10 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8825: 008587ec 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ - 8826: 008e2088 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8824: 009d0c30 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8825: 0085880c 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8826: 008e20a8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8827: 014f1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8828: 014ef584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8829: 0031de18 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8830: 004dc260 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8831: 00918ef8 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8831: 00918f18 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8832: 006b951c 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8833: 014e0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8834: 00abeb48 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8834: 00abeb68 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8835: 00514350 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8836: 002d3238 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8837: 0151d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8838: 002de354 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8839: 01438170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8840: 00ae7cf0 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8840: 00ae7d10 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8841: 0151b5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8842: 014de444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8843: 014538c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ - 8844: 00918214 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8844: 00918234 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8845: 0151ce58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8846: 014e62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8847: 0068f23c 456 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8848: 014dde7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8849: 0151c21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8850: 014380ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8851: 007b14b8 152 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8852: 00d1c590 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8852: 00d1c5b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8853: 0144c438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8854: 006de7c4 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8855: 014e5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8856: 014f38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8857: 0151d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8858: 014f12c4 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8859: 00b35b80 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8859: 00b35ba0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8860: 0144c540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8861: 002c7860 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8862: 014263c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8863: 00a27ce8 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8863: 00a27d08 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8864: 014e4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8865: 0095be94 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8865: 0095beb4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8866: 006bba28 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8867: 014f2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8868: 0037a390 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8869: 0151b8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8870: 002c0a88 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8871: 01438068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduw │ │ │ │ 8872: 0151d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8873: 0151cbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8874: 013b784c 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8875: 0144c4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcadds │ │ │ │ - 8876: 008d6388 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8876: 008d63a8 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8877: 014ea04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8878: 0069325c 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8879: 014df7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 8880: 0151b4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8881: 002c0a78 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8882: 00944f3c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8883: 0093372c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8882: 00944f5c 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8883: 0093374c 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8884: 014e4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8885: 0151c886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8886: 0151c2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8887: 014e6cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8888: 009f36cc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 8889: 00834938 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 8888: 009f36ec 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8889: 00834958 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 8890: 0151c922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8891: 006d8dc4 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8892: 002d8c48 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8893: 0143241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 8894: 0151cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8895: 0151c452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8896: 014ec9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8897: 014dcbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8898: 014e40dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 8899: 0142d010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 8900: 0097591c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8901: 008349cc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 8900: 0097593c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8901: 008349ec 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 8902: 0144e640 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 8903: 00902a98 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8903: 00902ab8 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8904: 0151c882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8905: 00b2f51c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8906: 00ad69c4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8905: 00b2f53c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8906: 00ad69e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8907: 014effe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8908: 0151d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8909: 009641e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ - 8910: 00820a48 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ + 8909: 00964204 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8910: 00820a68 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 8911: 01432398 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 8912: 0151b3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8913: 006a17d4 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ - 8914: 00820f30 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ + 8914: 00820f50 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 8915: 014ddb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8916: 01414948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8917: 0053e318 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 8918: 008635bc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 8918: 008635dc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 8919: 0142cf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 8920: 014e9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8921: 0151c584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ - 8922: 00820abc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ - 8923: 00820fe0 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ + 8922: 00820adc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ + 8923: 00821000 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 8924: 0151b29b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8925: 0065e0ec 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ - 8926: 00853c20 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 8927: 00834a8c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 8926: 00853c40 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ + 8927: 00834aac 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 8928: 0151be2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8929: 00d40180 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8930: 0098be08 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8929: 00d401a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8930: 0098be28 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8931: 0151d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8932: 014f0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8933: 002a1df0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8934: 00820dec 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ - 8935: 00820974 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 8936: 009959c0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8934: 00820e0c 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ + 8935: 00820994 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ + 8936: 009959e0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8937: 0151b8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8938: 014e345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8939: 0151c956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8940: 0151bd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8941: 0066d350 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8942: 0151b912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8943: 006a13ac 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8944: 0151c982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8945: 00973d4c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8945: 00973d6c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8946: 0151ba44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8947: 00a98bcc 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8947: 00a98bec 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8948: 0151cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 8949: 0145383c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 8950: 00b3f270 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8950: 00b3f290 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8951: 0151d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8952: 01416310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8953: 00920674 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8954: 00a820f4 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8953: 00920694 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8954: 00a82114 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8955: 0151b251 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8956: 005230c0 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8957: 00b5450c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8957: 00b5452c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8958: 0065c040 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8959: 0030d7d8 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8960: 008f4708 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8960: 008f4728 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8961: 014e8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8962: 0151b5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8963: 00b34e5c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8964: 00a34738 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8965: 009e4534 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8963: 00b34e7c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8964: 00a34758 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8965: 009e4554 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8966: 00639b10 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 8967: 007b7180 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 8967: 007b7194 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 8968: 014df43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8969: 014461bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 8970: 0151b89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8971: 0037a3f4 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8972: 0048d880 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8973: 0151be02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8974: 0066cc84 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8975: 008e481c 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8975: 008e483c 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8976: 014df010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8977: 00a945fc 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8978: 009bf9e8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8979: 00b5a6ac 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8977: 00a9461c 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8978: 009bfa08 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8979: 00b5a6cc 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8980: 0151d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8981: 014ec878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8982: 0143ccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 8983: 0151b4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8984: 0151cd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8985: 013bab50 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8986: 00b42538 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8986: 00b42558 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8987: 0028ce08 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8988: 0151c484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8989: 0151d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8990: 00973e74 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8990: 00973e94 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8991: 014de838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8992: 00a9dc2c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8992: 00a9dc4c 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8993: 0031c6ac 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8994: 002bfcf8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8995: 014dfdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8996: 006840ac 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8997: 0151bb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8998: 0099e31c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8998: 0099e33c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8999: 014f1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9000: 014e389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9001: 00ad3ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9001: 00ad3cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9002: 014e33dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9003: 00901d44 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9004: 00ad06d8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9003: 00901d64 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9004: 00ad06f8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9005: 014eed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9006: 014f06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9007: 014e97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9008: 00859ad4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9009: 00ae6924 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9010: 009d7f90 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9008: 00859af4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9009: 00ae6944 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9010: 009d7fb0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9011: 006eade8 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9012: 0150aaf8 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9013: 0151cb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9014: 00ac2784 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9015: 009fa230 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9014: 00ac27a4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9015: 009fa250 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9016: 0151d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9017: 014de3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9018: 0151bdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9019: 0151bf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 9020: 0093b9e8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 9020: 0093ba08 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9021: 0151d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ - 9022: 00820434 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ + 9022: 00820454 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9023: 014de504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9024: 002bb148 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9025: 00b23cfc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9026: 00a03e58 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9025: 00b23d1c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9026: 00a03e78 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9027: 0151d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9028: 01412530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9029: 014f5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9030: 0151cfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9031: 00368834 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9032: 0087ab58 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9032: 0087ab78 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9033: 0151d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9034: 00aaf2f8 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9034: 00aaf318 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9035: 0151c9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ - 9036: 008204e0 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ + 9036: 00820500 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9037: 00692ab0 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9038: 00aadc24 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9038: 00aadc44 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9039: 0151ba8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9040: 014ec5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9041: 0098ade0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9041: 0098ae00 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9042: 0151bdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9043: 0151d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9044: 002ddbcc 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9045: 014e880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9046: 003813ec 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9047: 014e96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9048: 00ba4074 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9048: 00ba4094 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9049: 0143b584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9050: 0036b9ec 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9051: 0151c494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9052: 008fe810 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9052: 008fe830 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9053: 014e5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9054: 0151b560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9055: 014e3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9056: 0151d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9057: 0151b714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9058: 014e1b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9059: 01411cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ - 9060: 00820494 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ + 9060: 008204b4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ 9061: 01427868 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9062: 0143b500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9063: 0151bf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9064: 014ef098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9065: 0151ce06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9066: 014e11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9067: 013ba3fc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9068: 00b546d4 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9068: 00b546f4 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9069: 0141a6c4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9070: 00ae4fe0 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9070: 00ae5000 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9071: 0151b5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9072: 01445a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9073: 0141a6e4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9074: 003c8a38 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9075: 0141a724 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9076: 0052456c 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9077: 01445874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9078: 00a84f0c 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9078: 00a84f2c 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9079: 014f3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9080: 00b6e358 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9080: 00b6e378 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9081: 0144e538 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9082: 0144597c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9083: 00ad8358 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9083: 00ad8378 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9084: 014dc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9085: 0151b370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9086: 00407ef4 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9087: 014eb608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9088: 00b5c1cc 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 9089: 0095e6d4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 9088: 00b5c1ec 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9089: 0095e6f4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9090: 0143b47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9091: 014f0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9092: 007974c0 44 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9093: 014ee040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9094: 0036924c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9095: 002b8cb0 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9096: 00adae54 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9096: 00adae74 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9097: 014458f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9098: 0151b694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9099: 014f4000 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9100: 009cd884 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9100: 009cd8a4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9101: 014568b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ - 9102: 009574a0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 9102: 009574c0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9103: 0151de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9104: 00527378 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9105: 009cfcf0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9106: 00ba3f88 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9105: 009cfd10 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9106: 00ba3fa8 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9107: 014e8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9108: 00aa1e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9108: 00aa1e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9109: 0151b9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9110: 006b5080 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9111: 0098c0c4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9111: 0098c0e4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9112: 014eb8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9113: 014e9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9114: 0082cfe4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9114: 0082d004 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9115: 005252c4 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9116: 00aa3194 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9116: 00aa31b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9117: 0040d2fc 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9118: 014ed578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9119: 0151d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9120: 0151d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9121: 00ba3e6c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9121: 00ba3e8c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9122: 01453734 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9123: 00b9825c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9123: 00b9827c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9124: 014e3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9125: 00b491c0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9126: 0082d060 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9125: 00b491e0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9126: 0082d080 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9127: 0151c5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9128: 0151d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9129: 014e4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9130: 014f3130 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9131: 014ea27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9132: 0151b90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9133: 002ca668 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9134: 002bb254 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9135: 00aec784 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9136: 00ad3e10 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9135: 00aec7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9136: 00ad3e30 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9137: 00706220 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9138: 00b5ab08 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9138: 00b5ab28 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9139: 002d75fc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9140: 00b5c09c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9141: 009cd8e8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9140: 00b5c0bc 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9141: 009cd908 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9142: 0151d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9143: 0151b48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9144: 0151bfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9145: 0151bd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9146: 014e356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9147: 002be92c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9148: 0038d280 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9149: 0151cd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9150: 002dcdcc 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9151: 0151cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9152: 00b19134 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9152: 00b19154 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9153: 0031efc0 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9154: 014dd4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9155: 0150a9cc 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9156: 014ecb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9157: 0082d0f8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9158: 00b36680 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9157: 0082d118 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9158: 00b366a0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9159: 004035b4 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9160: 0151c004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9161: 014eb000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9162: 0143b3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9163: 014f28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9164: 00ade450 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9165: 00a86738 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9164: 00ade470 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9165: 00a86758 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9166: 00670360 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9167: 0151c748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9168: 0143b374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ - 9169: 0096f944 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9170: 0089d228 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9169: 0096f964 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 9170: 0089d248 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9171: 0151b780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9172: 00402698 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9173: 00b89f38 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9173: 00b89f58 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9174: 0066a5d0 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 9175: 00939a40 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 9175: 00939a60 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9176: 0151b79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9177: 00481880 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9178: 00b7782c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9179: 00b115a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9180: 00a9d8cc 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 9181: 00ab74f4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9178: 00b7784c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9179: 00b115c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9180: 00a9d8ec 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9181: 00ab7514 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9182: 014f3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9183: 013bd638 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 9184: 00963e0c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 9184: 00963e2c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9185: 014e2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9186: 014f2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9187: 014f0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 9188: 00955f7c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 9188: 00955f9c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9189: 0143b2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9190: 0062fc3c 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9191: 014e78c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9192: 00a643e4 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9192: 00a64404 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9193: 014e2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9194: 00a999b4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9194: 00a999d4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9195: 0151b352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9196: 014e4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9197: 004dc1d4 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9198: 014165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9199: 00b33d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ - 9200: 0086f2b0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ + 9199: 00b33d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9200: 0086f2d0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9201: 003e8df8 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9202: 0151d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 9203: 00945a40 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 9203: 00945a60 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9204: 0151c19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9205: 014ddc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9206: 0037464c 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9207: 007d2e98 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9207: 007d2ec8 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9208: 0151b966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ - 9209: 0084ef74 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ - 9210: 0086c0d4 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ + 9209: 0084ef94 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ + 9210: 0086c0f4 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9211: 0144b2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9212: 0151cce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9213: 0082d198 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9214: 008b5348 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9213: 0082d1b8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9214: 008b5368 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9215: 007af474 96 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9216: 0151d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9217: 014e7560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9218: 0066affc 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9219: 01433418 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9220: 00b54894 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9221: 00b02610 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9220: 00b548b4 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9221: 00b02630 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9222: 002dd0a0 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9223: 00b49e78 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9224: 0082d214 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ - 9225: 0086bf50 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ + 9223: 00b49e98 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9224: 0082d234 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9225: 0086bf70 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9226: 014e67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9227: 009be818 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9227: 009be838 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9228: 0151c530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9229: 004e2aa8 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9230: 014f4120 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9231: 01433394 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9232: 00aa7254 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9232: 00aa7274 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9233: 0144b22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9234: 0151c434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9235: 014f44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9236: 014edf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9237: 01414ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9238: 00327bec 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 9239: 00a008fc 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9240: 00848f58 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9239: 00a0091c 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9240: 00848f78 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9241: 0141607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9242: 0151d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9243: 00b11b04 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9243: 00b11b24 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9244: 00709b60 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9245: 0151b3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9246: 00b27010 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9247: 00848a08 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9246: 00b27030 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9247: 00848a28 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9248: 0151c732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9249: 014e47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9250: 0082d2ac 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9250: 0082d2cc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9251: 00378b7c 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9252: 00d41bf4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9252: 00d41c14 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9253: 01433310 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ - 9254: 0095b8c4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 9254: 0095b8e4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9255: 014e25f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9256: 003212a8 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9257: 0151d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9258: 00b20540 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9258: 00b20560 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9259: 006aa48c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9260: 0151b96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9261: 014e89cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9262: 01415104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9263: 00dccd88 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9263: 00dccdc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9264: 014e831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9265: 0151de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9266: 01448f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9267: 014e6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9268: 0151d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9269: 0151b247 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9270: 0151bb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9271: 014f4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9272: 00b0aab8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9273: 008b60a4 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9272: 00b0aad8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9273: 008b60c4 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9274: 014de664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9275: 014e34bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9276: 00624284 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9277: 00adb108 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9277: 00adb128 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9278: 014f05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9279: 009cf7a4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9279: 009cf7c4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9280: 014efd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9281: 0151bac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9282: 00b74418 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9282: 00b74438 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9283: 014e1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9284: 00dbdca4 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9285: 00b02fb8 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9286: 00ac71a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9287: 00af4f1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9284: 00dbdcc4 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9285: 00b02fd8 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9286: 00ac71c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9287: 00af4f3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9288: 014e7250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9289: 014e0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9290: 01448e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9291: 014f0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9292: 0151bd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9293: 014e96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 9294: 002bb354 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9295: 0151d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 9296: 0091d95c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9297: 00bada90 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9296: 0091d97c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 9297: 00badab0 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9298: 0151c00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9299: 014ea57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9300: 01446e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9301: 009de1d4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 9302: 0095ea64 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 9301: 009de1f4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9302: 0095ea84 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9303: 0151d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9304: 0151c884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9305: 008fec30 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9306: 009be7e4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9305: 008fec50 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9306: 009be804 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9307: 0151b5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9308: 0151b55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 9309: 00973008 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9310: 00aed080 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9309: 00973028 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 9310: 00aed0a0 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9311: 014eb738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9312: 014ed2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9313: 01425768 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9314: 0151be98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9315: 014dd450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9316: 0151d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9317: 0151c612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9327,901 +9327,901 @@ │ │ │ │ 9323: 0151bdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9324: 006b5f90 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9325: 014ec9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9326: 01446f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9327: 0151d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9328: 002e0f18 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9329: 014f18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9330: 009ce818 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9330: 009ce838 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9331: 0151b658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9332: 014eb508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9333: 009aa938 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9333: 009aa958 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9334: 014e5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 9335: 009736e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 9335: 00973704 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9336: 014dd5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9337: 007b1114 140 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9338: 0151b9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9339: 0151d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9340: 014ef3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9341: 014356a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9342: 005bc964 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9343: 00a26c00 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9344: 008490ac 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9345: 009c20e8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9346: 00ae77e8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 9347: 009597b8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 9343: 00a26c20 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9344: 008490cc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9345: 009c2108 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9346: 00ae7808 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9347: 009597d8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9348: 0151db08 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9349: 00adb808 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9349: 00adb828 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9350: 0151b5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9351: 00848b5c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9352: 00b3c11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9353: 00b9ab44 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9351: 00848b7c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9352: 00b3c13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9353: 00b9ab64 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9354: 006e6c4c 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9355: 0073f0cc 356 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9356: 01435620 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9357: 00af01ec 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9358: 00b343f8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9357: 00af020c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9358: 00b34418 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9359: 014efcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9360: 00b85b48 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9360: 00b85b68 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9361: 014f40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9362: 0151debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9363: 0151c118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9364: 0151c26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9365: 00b3249c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9365: 00b324bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9366: 0151bbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9367: 008303c8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9368: 008b9994 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9369: 007d2f68 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9367: 008303e8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9368: 008b99b4 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9369: 007d2f98 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9370: 014277e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9371: 0151d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9372: 00973470 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 9372: 00973490 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9373: 014ee640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9374: 0151c3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9375: 00405bdc 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9376: 0083048c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9376: 008304ac 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9377: 014f434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9378: 0143559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9379: 006e6794 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9380: 002d88ec 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9381: 006e5e0c 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9382: 014e1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9383: 014dd320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9384: 00dccd90 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9384: 00dccdc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9385: 014e4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9386: 014f2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9387: 0151d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9388: 014ef4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9389: 0151d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9390: 0151c374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9391: 0151beb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9392: 014e3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9393: 006b2d18 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9394: 014ebe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 9395: 008ee478 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9396: 0099c8bc 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9395: 008ee498 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 9396: 0099c8dc 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9397: 014e03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9398: 00830568 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9398: 00830588 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9399: 0151bab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9400: 014df51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9401: 002c36e8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9402: 0030e108 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9403: 0151ceb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 9404: 00972c1c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 9404: 00972c3c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9405: 013bc6e0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9406: 0151d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9407: 009ccde0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9407: 009cce00 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9408: 014e5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9409: 0151baac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9410: 00afcdb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9411: 00b2cd70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9410: 00afcdd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9411: 00b2cd90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9412: 002df558 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9413: 00ab7320 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9413: 00ab7340 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9414: 0070ec84 316 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9415: 002d74e0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9416: 00ae69dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9417: 00b219d8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9418: 00b41a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9416: 00ae69fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9417: 00b219f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9418: 00b41a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9419: 0143e890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9420: 00841838 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9420: 00841858 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9421: 014f2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9422: 014e2648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9423: 003696d4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9424: 014f0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9425: 00ba5b50 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9425: 00ba5b70 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9426: 00303040 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ - 9427: 007bb7f4 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9427: 007bb808 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9428: 014ebff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9429: 00516a4c 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9430: 002f6398 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9431: 00b3a1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9431: 00b3a20c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9432: 002d9580 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 9433: 00959058 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9434: 0083854c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9435: 00ba3898 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9433: 00959078 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 9434: 0083856c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9435: 00ba38b8 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9436: 0151caf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9437: 00841990 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9438: 00b663b8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 9439: 00b82928 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9437: 008419b0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9438: 00b663d8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 9439: 00b82948 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9440: 002cd844 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9441: 00ba46ac 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 9442: 008dd1ec 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9443: 008385dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9444: 009e3f5c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9441: 00ba46cc 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9442: 008dd20c 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 9443: 008385fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9444: 009e3f7c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9445: 0151d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9446: 014ead30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9447: 002b39a8 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9448: 01426b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9449: 00432020 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9450: 002beff0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 9451: 009705d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 9451: 009705f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9452: 014259fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9453: 0143262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9454: 0151d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9455: 007065e0 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9456: 0143850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9457: 0151c92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9458: 0083866c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9458: 0083868c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9459: 01413df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9460: 014f0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9461: 009eb3c8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9461: 009eb3e8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9462: 014e1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9463: 009e4600 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9463: 009e4620 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9464: 0151d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9465: 0151d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9466: 014dd4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9467: 0151bf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9468: 01449e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9469: 014de214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9470: 014325a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9471: 00b3aaec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9471: 00b3ab0c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9472: 01449f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9473: 0151d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9474: 00af36f8 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9475: 00aced64 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9474: 00af3718 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9475: 00aced84 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9476: 014f1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9477: 0151b2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9478: 00521494 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9479: 01438488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9480: 0085df10 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9481: 009e3f00 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9480: 0085df30 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9481: 009e3f20 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9482: 014edd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9483: 014e2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9484: 014139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9485: 00ad0bec 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9485: 00ad0c0c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9486: 014e41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9487: 0085dd90 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9487: 0085ddb0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9488: 014e36cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9489: 00820758 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ + 9489: 00820778 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9490: 014e2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9491: 0151b922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9492: 00368f18 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9493: 01449f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9494: 0151ca50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9495: 00996348 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 9496: 0095bd04 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9497: 00b54a30 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9498: 00b5cf1c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9495: 00996368 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9496: 0095bd24 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 9497: 00b54a50 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9498: 00b5cf3c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9499: 0151c6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9500: 005199c0 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 9501: 0095e9fc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9502: 00b19dd4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9501: 0095ea1c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 9502: 00b19df4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9503: 005281d0 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9504: 00dccd54 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9505: 008207a8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9506: 00b8c934 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9507: 00852e90 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9504: 00dccd8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9505: 008207c8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ + 9506: 00b8c954 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9507: 00852eb0 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9508: 014de7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9509: 01432524 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9510: 002a3dd0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9511: 0085de50 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9511: 0085de70 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9512: 0151bd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9513: 0151be5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9514: 014dd9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ - 9515: 00820674 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ + 9515: 00820694 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9516: 002b8aa4 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9517: 002b97b0 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9518: 013bccc8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9519: 0087ac1c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9519: 0087ac3c 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9520: 0151c962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9521: 00af84c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9522: 00b2c244 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9521: 00af84e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9522: 00b2c264 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9523: 0151d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9524: 014f38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9525: 014e9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9526: 01422ac0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9527: 014e1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9528: 0065bd70 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9529: 0066a080 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9530: 00af0b9c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9530: 00af0bbc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9531: 014324a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9532: 0151bd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9533: 009ab408 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9534: 008555a8 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9533: 009ab428 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9534: 008555c8 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9535: 0151bd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9536: 0091bda0 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9537: 00b47b24 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9538: 00857484 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9536: 0091bdc0 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9537: 00b47b44 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9538: 008574a4 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9539: 012f59c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9540: 002cd8f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9541: 00b34530 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9542: 008386f8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9541: 00b34550 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9542: 00838718 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9543: 00dec6ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9544: 0031dcd0 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9545: 00856124 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ - 9546: 0091cc48 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9547: 00b5c298 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9545: 00856144 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9546: 0091cc68 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9547: 00b5c2b8 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9548: 006c0040 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9549: 014e9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9550: 00838774 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9551: 00b76030 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9550: 00838794 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9551: 00b76050 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9552: 0151c1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9553: 014edda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9554: 0050bcfc 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9555: 0151c4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9556: 0151c17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9557: 0151cdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9558: 006a4cbc 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9559: 0031f3b0 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9560: 0151cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9561: 00609ad4 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9562: 00973964 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9562: 00973984 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9563: 014e0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9564: 0083e82c 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9565: 00b389b4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9564: 0083e84c 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9565: 00b389d4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9566: 002bf80c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9567: 00856e84 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9567: 00856ea4 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9568: 006f2b4c 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9569: 009209dc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9569: 009209fc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9570: 0151bfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9571: 0151b9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9572: 014eba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9573: 0151d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9574: 009eced8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9574: 009ecef8 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9575: 01413d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9576: 014dfe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9577: 014f4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9578: 008f633c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9578: 008f635c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9579: 014e63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9580: 009957a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9581: 008387f4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9580: 009957c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9581: 00838814 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9582: 0065e610 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9583: 00323d64 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9584: 014ea40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9585: 0151b55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9586: 014e26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9587: 01444980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9588: 0151b2a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9589: 014ed4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9590: 014447f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9591: 0065b3dc 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9592: 01458d0c 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9593: 0151bbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9594: 00b25230 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9595: 0086a400 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9594: 00b25250 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9595: 0086a420 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9596: 0037cd04 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9597: 014448fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9598: 0086a64c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9598: 0086a66c 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9599: 014e960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9600: 014f201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9601: 014f4aac 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9602: 00925efc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9603: 00b14804 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9602: 00925f1c 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9603: 00b14824 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9604: 0031b2ac 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9605: 0141394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9606: 0086a4c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9606: 0086a4e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9607: 01452630 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9608: 014e19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9609: 0151cee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9610: 0095bc74 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 9611: 008f4ffc 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9610: 0095bc94 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9611: 008f501c 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9612: 0051de20 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9613: 00b477b8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9613: 00b477d8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9614: 014ede60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9615: 013ba3a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9616: 008e24d8 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9616: 008e24f8 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9617: 014ee5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9618: 0151c608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9619: 01444878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9620: 014f0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9621: 0151c5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9622: 0031c990 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9623: 00b05d1c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9624: 00853240 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9625: 008d631c 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9626: 0083a60c 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9627: 0086a584 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9628: 00934f58 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9623: 00b05d3c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9624: 00853260 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9625: 008d633c 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9626: 0083a62c 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9627: 0086a5a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9628: 00934f78 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9629: 013bc7c0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9630: 00b48568 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9630: 00b48588 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9631: 003e9bb0 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9632: 00b0b958 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9633: 00b63590 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9632: 00b0b978 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9633: 00b635b0 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9634: 0151d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9635: 00708734 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9636: 0083a728 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9636: 0083a748 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9637: 0151d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9638: 0151cea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9639: 00b1d1d4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9639: 00b1d1f4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9640: 002d888c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9641: 00a4127c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9642: 009ec694 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9641: 00a4129c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9642: 009ec6b4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9643: 002a1f8c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9644: 0043eb80 8 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9645: 002dcb7c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9646: 00526984 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9647: 0151c9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9648: 0151d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9649: 005171a8 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9650: 014eb220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9651: 00b14380 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9651: 00b143a0 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9652: 0151b8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9653: 009732bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9654: 00ab5a60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9655: 00a89190 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9653: 009732dc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9654: 00ab5a80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9655: 00a891b0 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9656: 014f4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9657: 00afcec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9658: 008ef5fc 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9657: 00afcee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9658: 008ef61c 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9659: 0036e514 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9660: 0151c5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9661: 014eb568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9662: 00bab57c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9662: 00bab59c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9663: 002cd4d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9664: 0151d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9665: 014e1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9666: 014ea7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9667: 014def10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9668: 0151bf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ - 9669: 0084a3ac 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9670: 0085ae14 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9669: 0084a3cc 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ + 9670: 0085ae34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9671: 0151b796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9672: 014efbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9673: 0083a858 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9673: 0083a878 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9674: 0151c64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9675: 014e7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9676: 0092cefc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9676: 0092cf1c 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9677: 006526ec 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9678: 003c9720 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9679: 002d5fdc 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9680: 0151c146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9681: 0085ac8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ - 9682: 0086e354 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ + 9681: 0085acac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9682: 0086e374 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9683: 01430c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9684: 0151c4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9685: 0050bf7c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9686: 014e6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9687: 0151b82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9688: 0151bbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9689: 00b8a350 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9689: 00b8a370 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9690: 01512b70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9691: 0040d608 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9692: 01430be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9693: 014e4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9694: 008b6208 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9694: 008b6228 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9695: 014eae80 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9696: 0085ad50 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9696: 0085ad70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9697: 003c86c0 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9698: 0060c73c 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9699: 0151cb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9700: 0151ccc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9701: 014eb518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9702: 00658200 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9703: 00b00f5c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9704: 00b2c020 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9703: 00b00f7c 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9704: 00b2c040 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9705: 0139a8d0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9706: 00aecf10 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9707: 00ade218 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9708: 00973b68 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9706: 00aecf30 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9707: 00ade238 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9708: 00973b88 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9709: 0151b7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9710: 008b2eac 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9711: 00a8275c 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9710: 008b2ecc 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9711: 00a8277c 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9712: 0151b96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9713: 0151b9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ - 9714: 0084f85c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ + 9714: 0084f87c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9715: 0151b5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9716: 014f1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9717: 006c06c0 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9718: 014ed308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9719: 00991414 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9720: 00b74538 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9719: 00991434 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9720: 00b74558 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9721: 014eeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9722: 00b86364 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9722: 00b86384 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9723: 01452528 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9724: 00b18310 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9724: 00b18330 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9725: 014e335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9726: 0144a4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9727: 00b9127c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9727: 00b9129c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9728: 014e70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9729: 014f44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9730: 002cd9a0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9731: 0151c8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9732: 0092fdec 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9732: 0092fe0c 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9733: 0144a5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9734: 006c70b4 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9735: 0151bb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9736: 00ada764 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9737: 00a26f1c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9736: 00ada784 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9737: 00a26f3c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9738: 0151c302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9739: 002d6824 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9740: 0151d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9741: 0151c476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9742: 0151d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9743: 014f8924 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9744: 014f05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9745: 014dd790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9746: 00ae0b18 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9746: 00ae0b38 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9747: 014e5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9748: 014e8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9749: 002c6dc8 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9750: 0083a2c8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9751: 00acbbd4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9750: 0083a2e8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9751: 00acbbf4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9752: 0151c946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9753: 00a63eb4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9753: 00a63ed4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9754: 014e1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9755: 0143d99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9756: 014e1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9757: 00ac1478 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9757: 00ac1498 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9758: 0144a548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9759: 00903eb0 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9759: 00903ed0 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9760: 002dcb90 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9761: 00d40164 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9761: 00d40184 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9762: 002bff84 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9763: 00ba58b4 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9763: 00ba58d4 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9764: 00505600 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9765: 00b41fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9766: 00ba5ee8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9767: 0083a3cc 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9765: 00b41fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9766: 00ba5f08 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9767: 0083a3ec 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9768: 00433adc 80 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9769: 00931d5c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9769: 00931d7c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9770: 00522b3c 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9771: 00ab25f4 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9771: 00ab2614 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9772: 0151b640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9773: 003023bc 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9774: 009fa678 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9775: 00aec950 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9774: 009fa698 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9775: 00aec970 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9776: 01413ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9777: 00400ba4 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9778: 0043aec0 736 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9779: 00a9c3f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9780: 008dc884 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9779: 00a9c418 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9780: 008dc8a4 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9781: 0151b432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9782: 014e0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9783: 0143d894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9784: 013bd4c4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9785: 009752b8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9785: 009752d8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9786: 0151cc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9787: 0033429c 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9788: 014ea4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9789: 00b3d22c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9789: 00b3d24c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9790: 004da668 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9791: 014deaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9792: 0083a4f8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9792: 0083a518 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9793: 0151cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ - 9794: 0084ed4c 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ + 9794: 0084ed6c 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9795: 014138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ - 9796: 0084f074 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ + 9796: 0084f094 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9797: 01430b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9798: 005c8c64 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9799: 014ddf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9800: 009fb5e0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9801: 009cff3c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9800: 009fb600 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9801: 009cff5c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9802: 014dd680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9803: 0151b56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9804: 00912aa0 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9805: 008bd384 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9804: 00912ac0 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9805: 008bd3a4 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9806: 014e6b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9807: 01430ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9808: 014f0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9809: 0084dc64 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9810: 0097f138 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9809: 0084dc84 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ + 9810: 0097f158 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9811: 006e87ac 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9812: 0151c618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9813: 00705328 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9814: 014f4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9815: 0151d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9816: 00b1cac4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9817: 00ab4ef4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9818: 00b52510 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9819: 00ae6a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9816: 00b1cae4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9817: 00ab4f14 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9818: 00b52530 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9819: 00ae6ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9820: 01442040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9821: 014e57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9822: 014e330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9823: 009ed810 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9823: 009ed830 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9824: 0143d684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9825: 00850e48 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9826: 00a81164 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9827: 00a94290 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9825: 00850e68 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9826: 00a81184 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9827: 00a942b0 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9828: 0151c768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9829: 014eea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9830: 0143ac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9831: 014f3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9832: 00b12f4c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9832: 00b12f6c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9833: 0151de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9834: 01441fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9835: 00b9a13c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9835: 00b9a15c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9836: 0143abb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9837: 0151c4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9838: 0151ba80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9839: 00851798 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9839: 008517b8 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9840: 00704b20 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9841: 0151ba82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9842: 00b74454 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9843: 00baf614 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9844: 00b5f590 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9842: 00b74474 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9843: 00baf634 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9844: 00b5f5b0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9845: 006fc4bc 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9846: 00b91e84 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9846: 00b91ea4 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9847: 00331a8c 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9848: 00b425f8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9848: 00b42618 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9849: 00411928 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9850: 014deb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9851: 0151ceec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9852: 01441f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9853: 014e1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9854: 0037c738 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9855: 0151cb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9856: 0151b626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9857: 00b96480 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9857: 00b964a0 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9858: 01428af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 9859: 00706ca8 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9860: 0151c136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9861: 0151c2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9862: 0151d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9863: 014f3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9864: 00ae0f30 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9865: 009c0470 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9864: 00ae0f50 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9865: 009c0490 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9866: 0143ab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 9867: 0050c1fc 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9868: 006e4384 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9869: 00aeb920 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9870: 00b414a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9869: 00aeb940 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9870: 00b414c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9871: 014f3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9872: 013bd564 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9873: 014def20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9874: 014f5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9875: 014e52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9876: 0143d918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 9877: 0151d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9878: 0151d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9879: 014e5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9880: 00afcfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9880: 00afcff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9881: 0151cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9882: 0093700c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9883: 00959334 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9882: 0093702c 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9883: 00959354 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9884: 0151de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9885: 0151d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9886: 00aaac98 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9886: 00aaacb8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9887: 0143451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 9888: 0151d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9889: 009596e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9889: 00959708 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9890: 0143d810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 9891: 0151c9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9892: 0141649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9893: 014f8140 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9894: 00b88f9c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9894: 00b88fbc 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9895: 01434498 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 9896: 005bc968 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9897: 0151c88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9898: 006733a4 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9899: 002c8650 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9900: 0084f0d8 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ + 9900: 0084f0f8 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 9901: 01452420 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 9902: 00ae6980 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9903: 00ae7928 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9902: 00ae69a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9903: 00ae7948 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9904: 0151bf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9905: 00dccd4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9905: 00dccd84 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9906: 0151c2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9907: 0151ccd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 9908: 00dbdc28 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 9908: 00dbdc48 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 9909: 002d8724 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9910: 013c6eb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9911: 006556b8 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ - 9912: 0084e138 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ + 9912: 0084e158 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 9913: 014ea99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9914: 0151cc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9915: 014dfa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 9916: 004e33c0 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9917: 00ba787c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9917: 00ba789c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9918: 01434414 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 9919: 014e73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9920: 0151bcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9921: 006e91d0 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9922: 013bd23c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9923: 014e65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9924: 002c6dd8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9925: 01453188 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 9926: 0151d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9927: 00918b64 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9927: 00918b84 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9928: 0151d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9929: 00708114 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 9930: 014279f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 9931: 00aac078 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9932: 00959248 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9931: 00aac098 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9932: 00959268 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9933: 0151d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9934: 00d1c2f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9934: 00d1c318 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9935: 014e8c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ - 9936: 0084acf8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ + 9936: 0084ad18 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 9937: 01418620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 9938: 0143aab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ - 9939: 0084b094 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 9940: 00b93d84 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9939: 0084b0b4 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ + 9940: 00b93da4 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9941: 014dd3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9942: 00685570 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ - 9943: 0084aeb4 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ + 9943: 0084aed4 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 9944: 014e2c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9945: 007b052c 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 9946: 00935fd4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9947: 009d0c18 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9946: 00935ff4 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9947: 009d0c38 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9948: 0143aa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 9949: 014f0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9950: 014e214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9951: 0151cbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9952: 009338ec 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9952: 0093390c 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9953: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9954: 006f2c7c 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9955: 00ac0da4 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9955: 00ac0dc4 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9956: 002b8ef4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9957: 0151d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9958: 00ab3b8c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9959: 00ac4bcc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ - 9960: 0084afac 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ + 9958: 00ab3bac 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9959: 00ac4bec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9960: 0084afcc 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 9961: 0151bc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9962: 01428b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 9963: 014e3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9964: 00abb5d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9965: 009e3c24 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9964: 00abb5f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9965: 009e3c44 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9966: 002cf2fc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9967: 014f195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9968: 014de908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9969: 0143a9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 9970: 0151cb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9971: 00ba3dd0 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9971: 00ba3df0 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9972: 014f0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9973: 0151c44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9974: 0151d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9975: 00840d84 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 9976: 00a9b1a0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9975: 00840da4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 9976: 00a9b1c0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9977: 0151b83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9978: 00abfc4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9978: 00abfc6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9979: 0151deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 9980: 00840e14 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 9980: 00840e34 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 9981: 0151c3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9982: 00af3b3c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9982: 00af3b5c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9983: 0151bad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9984: 00929d84 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9984: 00929da4 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9985: 002c79b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9986: 014e6c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9987: 0151ccbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9988: 00973368 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9988: 00973388 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9989: 002d8e28 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9990: 014e3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9991: 0143916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 9992: 00840edc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 9992: 00840efc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 9993: 0051af0c 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9994: 0151c688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9995: 014e2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9996: 014dee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 9997: 014390e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 9998: 00b6c70c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9998: 00b6c72c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9999: 0151de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10000: 007889f4 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10001: 008b6688 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10002: 00aa0950 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 10003: 009206e0 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 10001: 008b66a8 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10002: 00aa0970 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10003: 00920700 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 10004: 0151c3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10005: 014ef604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10006: 0082fda8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10006: 0082fdc8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10007: 0070007c 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10008: 0151cc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10009: 014ea93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10010: 014ee260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10011: 0070183c 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10012: 014ed318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10013: 0151d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10014: 014dda20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10015: 00ba6568 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10015: 00ba6588 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10016: 0151b9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10017: 0151b2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10018: 0082fecc 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10018: 0082feec 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10019: 0151bf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10020: 0151c28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10021: 00984608 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10021: 00984628 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10022: 0151caf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10023: 014deb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10024: 0151b32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10025: 0151bf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10026: 01439064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10027: 0151c280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10028: 00b4662c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 10029: 0095e18c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 10028: 00b4664c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10029: 0095e1ac 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10030: 0051dc3c 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10031: 007b1420 152 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10032: 00847b40 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10032: 00847b60 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10033: 00678e20 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10034: 0151b256 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10035: 0151bf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 10036: 00959f10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 10036: 00959f30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10037: 01438824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10038: 014e385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10039: 00a98a2c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10039: 00a98a4c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10040: 014f280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10041: 00830014 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10042: 008fb958 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10041: 00830034 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10042: 008fb978 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10043: 0031f6a8 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10044: 009275e4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10044: 00927604 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10045: 0038a56c 728 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10046: 0097539c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10046: 009753bc 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10047: 014387a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10048: 004923b0 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10049: 014dff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10050: 00847df4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10050: 00847e14 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10051: 0151bc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10052: 014e2688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10053: 006dff9c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 10054: 00918818 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 10054: 00918838 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 10055: 0151d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10056: 0151ba08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10057: 00ac0674 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 10058: 0084e1d0 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10059: 00d41bec 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10057: 00ac0694 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10058: 0084e1f0 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ + 10059: 00d41c0c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10060: 002d2e28 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10061: 014e1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10062: 0151b950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10063: 00853670 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ - 10064: 008f625c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10065: 00aab740 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10063: 00853690 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10064: 008f627c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 10065: 00aab760 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10066: 0143871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10067: 014efd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10068: 0045be28 48 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10069: 0151c8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 10070: 0095e0e8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 10070: 0095e108 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10071: 014e98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10072: 0141859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10073: 002c7a60 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10074: 00b7a3dc 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10074: 00b7a3fc 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10075: 014e1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10076: 0142e21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10077: 014e6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10078: 014ebf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10079: 0032c1c8 1224 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10080: 014f4ab8 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10081: 014e3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10082: 0151c34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10083: 0151dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10084: 014df5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10085: 014ee050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10086: 014f1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10087: 00aa5894 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10087: 00aa58b4 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10088: 0142e198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10089: 0051ee44 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10090: 014de958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10091: 0151bbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10092: 014e230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10093: 014eab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10094: 007b0b94 148 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10095: 006fff98 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10096: 014e19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10097: 0151bdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10098: 009209ac 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 10099: 00b48fbc 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10098: 009209cc 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10099: 00b48fdc 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10100: 002cdd34 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10101: 002b7748 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10102: 00b5d748 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10102: 00b5d768 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10103: 014e4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10104: 002b0460 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10105: 008595cc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10105: 008595ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10106: 014e05c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10107: 014f205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10108: 00ab8620 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10108: 00ab8640 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10109: 014e0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10110: 00b98a5c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10110: 00b98a7c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10111: 0151d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10112: 0142e114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ - 10113: 0086b984 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10114: 008593a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10113: 0086b9a4 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ + 10114: 008593c4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10115: 0043c490 164 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10116: 014f0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10117: 004907ec 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10118: 0151ce92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10119: 014ed3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10120: 01455c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10121: 0151bbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10122: 002c1f10 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10123: 009f0b2c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10123: 009f0b4c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10124: 014ec758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10125: 00ba4654 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10125: 00ba4674 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10126: 0151c788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10127: 0151ce7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10128: 0151d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10129: 0085945c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10129: 0085947c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10130: 00693490 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10131: 002f4c40 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10132: 0151c14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10133: 004da74c 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10134: 007970d4 460 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 10135: 0151d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10136: 014e7eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10137: 0151cac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10138: 0037af08 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10139: 006e9238 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10140: 00b00acc 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 10141: 008212a0 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ + 10140: 00b00aec 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10141: 008212c0 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10142: 01434b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10143: 014e361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10144: 0151be72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10145: 00718d84 332 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10146: 0151c968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10147: 014e893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10148: 0151d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 10149: 0151c33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 10150: 006c0984 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 10151: 014ee220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 10152: 004a0530 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 10153: 009505cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 10153: 009505ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 10154: 01434ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlah │ │ │ │ 10155: 002ddfe8 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 10156: 008d809c 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 10156: 008d80bc 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 10157: 014f1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 10158: 014e843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 10159: 014e2c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 10160: 0151c25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10161: 0151dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10162: 0151b3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10163: 00784c54 236 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10164: 014ecb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10165: 005cacac 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10166: 014f0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10167: 00a3060c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10168: 009c5d4c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10169: 00b91d0c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 10170: 0094f1c8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10171: 00abdf7c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10167: 00a3062c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10168: 009c5d6c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10169: 00b91d2c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10170: 0094f1e8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 10171: 00abdf9c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10172: 0151c3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10173: 002b0180 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10174: 014ed5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 10175: 00938328 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 10175: 00938348 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10176: 0066a700 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 10177: 00920904 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 10178: 0091f08c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 10177: 00920924 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 10178: 0091f0ac 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 10179: 006ac1d8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 10180: 0151ced4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 10181: 014f27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10182: 01434a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10183: 013bd394 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10184: 014e48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10185: 0151b704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10186: 014f495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ - 10187: 008ecde8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10188: 0098b8c8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10189: 009209f0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10187: 008ece08 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 10188: 0098b8e8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10189: 00920a10 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10190: 014f18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10191: 01447b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10192: 0066c758 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10193: 002b7858 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10194: 00b1c4bc 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10195: 009955e8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10194: 00b1c4dc 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10195: 00995608 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10196: 0151d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10197: 00889d4c 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10197: 00889d6c 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10198: 01412d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10199: 014479f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10200: 00b33a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10200: 00b33a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10201: 0151c016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10202: 01447b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10203: 0151d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10204: 00a39e38 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10205: 00ab075c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 10206: 00956688 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 10204: 00a39e58 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10205: 00ab077c 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10206: 009566a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10207: 0034ff70 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10208: 014f4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10209: 0151bdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10210: 00b33f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10210: 00b33fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10211: 0151b7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10212: 0151d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 10213: 014e8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10214: 00b5bcbc 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10214: 00b5bcdc 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10215: 0151b6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10216: 00b44058 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10216: 00b44078 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10217: 014e62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10218: 002f2934 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10219: 0151b546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10220: 0151b7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10221: 0151b6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10222: 01447a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10223: 014129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10230,2465 +10230,2465 @@ │ │ │ │ 10226: 013bdbcc 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10227: 0066a8c4 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10228: 0151bc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10229: 014f0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10230: 002c7b0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10231: 0151d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10232: 0151ce16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10233: 008f626c 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10234: 00ba4fc4 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10233: 008f628c 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10234: 00ba4fe4 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10235: 0151d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 10236: 00912f68 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 10236: 00912f88 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10237: 014e6d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10238: 00b44e24 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10238: 00b44e44 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 10239: 0151b5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10240: 0151cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10241: 00702e48 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10242: 009eef94 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10242: 009eefb4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10243: 014f0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 10244: 00a0537c 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10244: 00a0539c 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10245: 0151ced0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10246: 006702ac 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10247: 00320a10 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10248: 0151cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 10249: 0086c1f8 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ + 10249: 0086c218 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10250: 014df2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10251: 00859514 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10251: 00859534 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10252: 0151ca16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10253: 008a3ad8 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10253: 008a3af8 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10254: 014dd540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10255: 014e4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10256: 0086e8f4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ + 10256: 0086e914 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10257: 002cbe24 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10258: 013ba36c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10259: 00618b5c 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10260: 00b1cb9c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10261: 008895cc 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10262: 00af5c6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10260: 00b1cbbc 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10261: 008895ec 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10262: 00af5c8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10263: 014dfa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10264: 014e0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10265: 00930df4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10265: 00930e14 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10266: 014deb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10267: 014e5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10268: 014f0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10269: 00932624 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10270: 008b9adc 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10269: 00932644 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10270: 008b9afc 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10271: 014e08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 10272: 00956878 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10273: 00932534 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10272: 00956898 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 10273: 00932554 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10274: 0151c9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10275: 0151bfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10276: 0151b49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10277: 0151be34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10278: 006a0c30 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10279: 002fad54 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10280: 014e5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10281: 014eb4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10282: 00b3a300 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10283: 00b14d60 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10282: 00b3a320 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10283: 00b14d80 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10284: 0151ca4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10285: 0151cb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10286: 00ba4250 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 10287: 0091ef88 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10288: 009b88a0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10286: 00ba4270 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10287: 0091efa8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 10288: 009b88c0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10289: 014f03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10290: 00b85330 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 10291: 0086cadc 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ + 10290: 00b85350 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10291: 0086cafc 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10292: 014ecfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10293: 00b4051c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10294: 00aa3e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10295: 00b4afbc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10293: 00b4053c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10294: 00aa3e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10295: 00b4afdc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10296: 014f13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10297: 014f3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10298: 00672fc8 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10299: 00b928d8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10299: 00b928f8 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10300: 0142686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10301: 0151bfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10302: 0151ca52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10303: 0151bb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10304: 00b2f6cc 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10304: 00b2f6ec 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10305: 005ccf7c 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10306: 0151d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10307: 002c1840 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10308: 0053d9a0 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10309: 01425978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10310: 00aa81a4 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10311: 00b13c00 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10312: 00b98858 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10310: 00aa81c4 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10311: 00b13c20 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10312: 00b98878 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10313: 0151c324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10314: 00dbdc18 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10314: 00dbdc38 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10315: 0151b618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10316: 00b654a4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10316: 00b654c4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10317: 014dca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10318: 0151d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10319: 006709d0 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10320: 0142e534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10321: 009f4640 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10321: 009f4660 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10322: 0151ba0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10323: 0142db68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10324: 014ed178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10325: 014e4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10326: 014de494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10327: 0142e4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10328: 0151c1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 10329: 009704fc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 10329: 0097051c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 10330: 0151ba6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 10331: 0151ba20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 10332: 0151d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 10333: 002cc1ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 10334: 002b7958 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10335: 0151b662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10336: 014e5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10337: 0142dae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10338: 013b80e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10339: 014e321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10340: 0151de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10341: 00b0fa70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10342: 008fe2d8 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10343: 00cfb5fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10341: 00b0fa90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10342: 008fe2f8 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10343: 00cfb61c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10344: 014e0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10345: 0143d78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10346: 00af5370 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 10347: 0095a2f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 10346: 00af5390 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10347: 0095a318 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10348: 006b9cd4 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10349: 0151baba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10350: 002d7a94 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 10351: 00970958 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 10351: 00970978 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10352: 0151c264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10353: 005210c0 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10354: 00b99ba8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10354: 00b99bc8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10355: 0142e42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10356: 014dde3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10357: 002c8a04 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10358: 0151ca8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10359: 0151b6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10360: 01457ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10361: 00afe6c0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10362: 00ae66fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10361: 00afe6e0 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10362: 00ae671c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10363: 0151ba1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10364: 00d4019c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10364: 00d401bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10365: 0151bf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10366: 004e11cc 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10367: 014ed888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10368: 01416520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ - 10369: 0084fa0c 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ + 10369: 0084fa2c 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10370: 014eb160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10371: 0151bc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10372: 014ed298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10373: 00684960 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10374: 0151be4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10375: 0151b464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 10376: 008bd788 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10377: 00b9a728 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10376: 008bd7a8 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 10377: 00b9a748 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10378: 0143328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10379: 00aa2390 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10379: 00aa23b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10380: 0151d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10381: 0151cf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10382: 0151be8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10383: 002d1530 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10384: 00657cdc 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10385: 00704b68 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10386: 01433184 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10387: 0151d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10388: 008b4abc 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10388: 008b4adc 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10389: 0151d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10390: 014e6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10391: 00b41e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10392: 00b33e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10391: 00b41e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10392: 00b33e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10393: 0053ce18 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10394: 0037cf54 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10395: 0151b726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10396: 002cfa50 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10397: 009aac9c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10397: 009aacbc 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10398: 00657e40 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10399: 0151c294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10400: 0151d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10401: 002d0dcc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10402: 008b40e8 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10402: 008b4108 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10403: 014ee310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10404: 014dd590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10405: 01438404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10406: 00b2dcf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10406: 00b2dd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10407: 014ecb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 10408: 0095aa30 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 10408: 0095aa50 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10409: 014e1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10410: 014eb698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10411: 0143307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10412: 00b394fc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10412: 00b3951c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10413: 0151c8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10414: 00b8b144 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10414: 00b8b164 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10415: 014f5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10416: 0151ca5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10417: 00adb4e4 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10417: 00adb504 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10418: 0151c48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10419: 0151c940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10420: 00a4114c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10421: 00badb88 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10422: 00b46f50 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ - 10423: 0081a9e8 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ + 10420: 00a4116c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10421: 00badba8 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10422: 00b46f70 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10423: 0081aa08 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10424: 01434204 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10425: 002bc6b8 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10426: 0030dd90 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10427: 0151b94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10428: 014d72b0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10429: 01420854 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ 10430: 0151d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 10431: 0091d1a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 10431: 0091d1c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10432: 0151b269 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10433: 0151c802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10434: 014f0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10435: 0151baa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10436: 01438380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ - 10437: 008ee654 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10438: 008237fc 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10437: 008ee674 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 10438: 0082381c 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10439: 0151c616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10440: 008b5244 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10441: 00810dc8 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10440: 008b5264 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10441: 00810dd0 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10442: 0151c532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10443: 0151b9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10444: 014ea88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10445: 01434180 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10446: 0038c8bc 340 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10447: 0151c83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 10448: 00909f30 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 10448: 00909f50 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10449: 003190b4 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10450: 0151c652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 10451: 008ba654 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10452: 00a99bac 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10451: 008ba674 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 10452: 00a99bcc 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10453: 006d97fc 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10454: 00b75fac 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10454: 00b75fcc 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10455: 002d57e8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10456: 014f3f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10457: 00a269f4 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10457: 00a26a14 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10458: 0151b24b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10459: 014ed6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10460: 014e1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10461: 00b8943c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10461: 00b8945c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10462: 0151bbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10463: 01443564 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10464: 012f8990 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10465: 0151cea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10466: 0084fb44 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10467: 00a64d84 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 10468: 008ba7e4 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10469: 00b288d4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10466: 0084fb64 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ + 10467: 00a64da4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10468: 008ba804 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 10469: 00b288f4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10470: 00685488 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10471: 0151be5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10472: 014df17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10473: 00860be4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10473: 00860c04 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10474: 00613ce4 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10475: 014ed538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10476: 00b1074c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10477: 0086132c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10478: 009b5cfc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10476: 00b1076c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10477: 0086134c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10478: 009b5d1c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10479: 0051a988 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10480: 014e899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10481: 00b367c0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 10482: 008ba6ec 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10483: 00860cac 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10481: 00b367e0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10482: 008ba70c 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 10483: 00860ccc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ 10484: 014df24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10485: 01433208 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10486: 0141121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10487: 00702010 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10488: 002cc59c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 10489: 0090c248 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10490: 0083a96c 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10489: 0090c268 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 10490: 0083a98c 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10491: 0151c37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10492: 014ee520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10493: 006b50ec 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10494: 01433100 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10495: 00568e7c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 10496: 008e3a4c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10497: 0083ab3c 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10496: 008e3a6c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 10497: 0083ab5c 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10498: 007919cc 2000 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10499: 00860d7c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10499: 00860d9c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10500: 0069c910 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 10501: 00957714 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 10501: 00957734 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10502: 0151d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10503: 009f33b4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10503: 009f33d4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10504: 0151b874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10505: 0151cd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10506: 014ecba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10507: 0151cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10508: 00b65450 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10508: 00b65470 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10509: 00323338 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10510: 0151c7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10511: 0151ca3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10512: 01432ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10513: 0151b3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10514: 0151b38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10515: 00ba3e64 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10515: 00ba3e84 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10516: 0028ba68 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 10517: 008e3a58 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10518: 0083ace4 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10517: 008e3a78 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 10518: 0083ad04 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10519: 01433ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10520: 002f296c 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10521: 008b6e5c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10522: 00b3fd7c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10521: 008b6e7c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10522: 00b3fd9c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10523: 004dc558 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ - 10524: 0081d758 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ + 10524: 0081d778 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10525: 0144e328 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10526: 0151b5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10527: 014f01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10528: 00706494 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10529: 014f4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 10530: 014dd840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10531: 014e8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10532: 0151d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10533: 0086bb90 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ + 10533: 0086bbb0 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10534: 006572f4 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10535: 00b6e8a8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10536: 009ebd64 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10535: 00b6e8c8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10536: 009ebd84 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10537: 014f4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10538: 002a30cc 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10539: 00b5bc08 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10539: 00b5bc28 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10540: 014f4a6c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10541: 014e8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ - 10542: 0081d9fc 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ + 10542: 0081da1c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10543: 01433f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10544: 0151de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10545: 0050dcfc 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10546: 00b3c5fc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10546: 00b3c61c 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10547: 002a2a50 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10548: 013c6f08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10549: 014ed9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10550: 0151d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10551: 00b69648 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10551: 00b69668 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10552: 002d1fc0 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 10553: 009593ac 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 10553: 009593cc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10554: 00511240 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 10555: 00970888 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 10556: 00870340 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10557: 00b72814 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10558: 00ab138c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10555: 009708a8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 10556: 00870360 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ + 10557: 00b72834 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10558: 00ab13ac 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10559: 0151de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10560: 009eb3e4 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ - 10561: 0081d8fc 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ + 10560: 009eb404 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10561: 0081d91c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10562: 00639f88 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10563: 00851e40 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10563: 00851e60 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10564: 0150a028 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10565: 014f1598 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10566: 00b87d48 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10566: 00b87d68 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10567: 014e75f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10568: 0151d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10569: 014d6c20 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10570: 0151d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10571: 0151b7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10572: 014e6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10573: 014ed728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10574: 0052a39c 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 10575: 008c5ce0 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 10575: 008c5d00 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10576: 01411198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10577: 00ab2c24 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10577: 00ab2c44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10578: 00678bb0 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10579: 014f5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10580: 00656ba4 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10581: 0151b25a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10582: 009b4a34 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10583: 00abe348 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10582: 009b4a54 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10583: 00abe368 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10584: 0151c256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10585: 0151d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10586: 01450194 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ - 10587: 0084fd44 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ + 10587: 0084fd64 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10588: 0151d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 10589: 0096c5f4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10590: 009bff60 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10589: 0096c614 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 10590: 009bff80 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10591: 0033ec00 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10592: 0151bb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10593: 00b62784 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10594: 00b41eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10593: 00b627a4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10594: 00b41ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10595: 0151dd28 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10596: 013bc8c0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10597: 00b7ee54 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10598: 007b7404 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10597: 00b7ee74 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10598: 007b7418 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10599: 002ac340 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10600: 014ddb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10601: 00b361d4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10601: 00b361f4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10602: 0141100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10603: 00b445cc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10603: 00b445ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10604: 0151b297 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 10605: 009130e0 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10605: 00913100 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10606: 01431c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10607: 00b7b700 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10608: 0098dd68 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10607: 00b7b720 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10608: 0098dd88 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10609: 01410000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10610: 0151b9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10611: 014ebdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10612: 0151d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10613: 0084fbcc 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10614: 008a4f80 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10615: 00aa62c0 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10613: 0084fbec 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ + 10614: 008a4fa0 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10615: 00aa62e0 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10616: 01431bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10617: 002a2504 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10618: 00b0ba6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10618: 00b0ba8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10619: 014ddbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10620: 0091c6e8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10621: 00b86aa4 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10620: 0091c708 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10621: 00b86ac4 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10622: 002de0a8 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10623: 014e9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10624: 00b02790 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10624: 00b027b0 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10625: 0151c588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10626: 00928ed0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10626: 00928ef0 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10627: 014f4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10628: 014e94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10629: 014ef248 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10630: 0151d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10631: 014e2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10632: 002dc924 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10633: 005230e0 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10634: 013bd32c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10635: 00929c34 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10635: 00929c54 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10636: 014f23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10637: 0151be88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10638: 0151bef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10639: 00834ff8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10640: 0090493c 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10639: 00835018 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10640: 0090495c 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10641: 0151bf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10642: 01431b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10643: 0151bb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10644: 00866da4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10645: 008f8c38 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10646: 00b2ab18 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10644: 00866dc4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10645: 008f8c58 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10646: 00b2ab38 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10647: 0151ca70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10648: 00519580 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10649: 008350bc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ - 10650: 0086f2fc 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ + 10649: 008350dc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10650: 0086f31c 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10651: 0151c65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10652: 009f8ee0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10653: 00866f18 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10654: 00b4716c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10652: 009f8f00 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10653: 00866f38 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10654: 00b4718c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10655: 014deec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10656: 0151d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10657: 014ea41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10658: 014df83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10659: 00adb288 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10659: 00adb2a8 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10660: 014e19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 10661: 0095c348 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10662: 00ab25d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10663: 009b6990 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10661: 0095c368 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10662: 00ab25f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10663: 009b69b0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10664: 0151cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10665: 00aa8064 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10665: 00aa8084 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10666: 0151ca94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10667: 00867094 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10668: 008351b4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10667: 008670b4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10668: 008351d4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10669: 00688d80 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10670: 0151c276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10671: 014e6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10672: 00b825c0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10672: 00b825e0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10673: 004df9d4 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10674: 00b22cb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10674: 00b22cd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10675: 0151cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10676: 014f3fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10677: 0151cf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10678: 005fb890 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10679: 00a9bd40 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10680: 0090bc70 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10679: 00a9bd60 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10680: 0090bc90 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10681: 002c68fc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10682: 0151bf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10683: 0144ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10684: 00850c60 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10684: 00850c80 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10685: 004dba98 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10686: 00af99c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10686: 00af99e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10687: 014ee4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10688: 0151b2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10689: 0053deb8 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10690: 007b0450 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10691: 0142bbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10692: 00a87210 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10692: 00a87230 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10693: 0050c56c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10694: 0142bc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10695: 00b1346c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10695: 00b1348c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10696: 01410f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10697: 0151bbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10698: 0151b58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10699: 009f9bb8 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10700: 00b6bd80 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10699: 009f9bd8 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10700: 00b6bda0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10701: 0151bff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10702: 00919918 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10702: 00919938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10703: 002ca5b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10704: 0095e1dc 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10704: 0095e1fc 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10705: 00427f9c 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10706: 00b66f10 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10706: 00b66f30 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10707: 01431ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10708: 00ae9068 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10708: 00ae9088 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10709: 0151cbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10710: 009fa0c0 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10710: 009fa0e0 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10711: 01431a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10712: 0070c37c 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10713: 00ddaefc 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10714: 00922518 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10713: 00ddaf34 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10714: 00922538 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10715: 0151cb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10716: 00348700 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10717: 00b61410 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10717: 00b61430 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10718: 0142d748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10719: 014f2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10720: 0151bf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10721: 005de634 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10722: 0151c756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ - 10723: 0086c050 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ + 10723: 0086c070 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10724: 014eabe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10725: 014e5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10726: 004dbf90 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ 10727: 014e86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 10728: 0031f694 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10729: 0151ca10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10730: 0151cd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10731: 01411114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10732: 014e25a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10733: 006d5194 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10734: 002d80f8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10735: 00ad9208 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10736: 00aedbe0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10737: 00995790 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10738: 00aa6c68 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10735: 00ad9228 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10736: 00aedc00 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10737: 009957b0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10738: 00aa6c88 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10739: 014e9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10740: 014319cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10741: 0142d6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10742: 007b0294 152 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10743: 009025b4 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10743: 009025d4 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10744: 014f4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10745: 00af0288 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10745: 00af02a8 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10746: 014e4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10747: 0151de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10748: 009ca664 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10748: 009ca684 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10749: 004d6a8c 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10750: 0151d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10751: 00b45a44 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10751: 00b45a64 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10752: 0151c10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10753: 0050dfa0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10754: 0151c068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10755: 014de364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10756: 0151d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10757: 006de854 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10758: 01450110 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10759: 00a98bb4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10760: 0091c300 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10761: 008ed078 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10759: 00a98bd4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10760: 0091c320 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10761: 008ed098 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10762: 0151c796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10763: 014e47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10764: 014dd750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10765: 014118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10766: 0151b886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10767: 0066a624 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10768: 014e66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10769: 014e83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10770: 014deac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10771: 002d8fb8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ 10772: 0144f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10773: 00aef854 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10773: 00aef874 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10774: 005c76c0 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10775: 01440780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10776: 014e5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10777: 0151b384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10778: 014ed1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10779: 014ef4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10780: 014ea8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10781: 014eea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10782: 00b4ab94 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10782: 00b4abb4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10783: 014e988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10784: 014dd950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10785: 0151b0f4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10786: 009be3a0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10786: 009be3c0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10787: 014ee0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10788: 014f3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10789: 014e3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10790: 014df89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10791: 014e7590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10792: 0141a764 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10793: 0141a784 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10794: 0141a7f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10795: 0151bc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10796: 014406fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10797: 0151b6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10798: 006e84e4 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10799: 00a3246c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10800: 00aa25b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10801: 00ae17d0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10799: 00a3248c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10800: 00aa25d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10801: 00ae17f0 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10802: 0151d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10803: 00b45be0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10803: 00b45c00 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10804: 0145593c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ - 10805: 0086c6f8 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10806: 009c0a20 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10805: 0086c718 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ + 10806: 009c0a40 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10807: 0151b910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10808: 014eb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10809: 0151d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10810: 01448130 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10811: 00688fa8 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10812: 0151c7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10813: 00b14944 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10813: 00b14964 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10814: 0151bc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10815: 0151b99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10816: 0151c5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10817: 01448238 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10818: 014e419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10819: 00b50708 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10820: 00b03054 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10819: 00b50728 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10820: 00b03074 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10821: 0151c5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10822: 014f1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10823: 002893e4 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10824: 00330468 1000 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10825: 00ad4b5c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10826: 0091a608 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10827: 00a4be40 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10828: 009567dc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10825: 00ad4b7c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10826: 0091a628 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10827: 00a4be60 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10828: 009567fc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10829: 002d90d4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10830: 0051a928 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10831: 0151c672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10832: 009ec9dc 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10832: 009ec9fc 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10833: 002d5690 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10834: 00337eec 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10835: 014dd170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10836: 014481b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ - 10837: 0091b548 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10837: 0091b568 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10838: 0151cd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10839: 0151b260 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10840: 00356d3c 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10841: 002d6e98 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10842: 009f2b7c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10842: 009f2b9c 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10843: 0151cb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10844: 013bc6c8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10845: 0151c5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10846: 0151b4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10847: 014e73b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10848: 009c5ec4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10848: 009c5ee4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10849: 0151c32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10850: 0151b554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10851: 014e7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10852: 014de7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10853: 00b6622c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 10854: 00aa52a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10853: 00b6624c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10854: 00aa52c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10855: 014e366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10856: 014f0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10857: 00b9c250 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10857: 00b9c270 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10858: 014e9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10859: 008e3040 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10859: 008e3060 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10860: 00788564 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 10861: 0151d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10862: 0144ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 10863: 0151c08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10864: 014f893c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10865: 0151b306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10866: 014f8918 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10867: 01410f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10868: 00b291a8 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10868: 00b291c8 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10869: 0151bdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10870: 0095e548 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10870: 0095e568 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10871: 0151d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10872: 00b472d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10872: 00b472f4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10873: 0151b6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10874: 014dd440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ - 10875: 0086ed6c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ + 10875: 0086ed8c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 10876: 013c7070 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10877: 00aeb238 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10877: 00aeb258 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10878: 005266e8 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10879: 014f0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10880: 006e9570 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10881: 0151c248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10882: 007ad5a4 136 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ - 10883: 00970de0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10883: 00970e00 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10884: 0151cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10885: 00b75f2c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10886: 00970068 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10887: 00a269d8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10888: 00958cd0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10889: 00ba8f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10885: 00b75f4c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10886: 00970088 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10887: 00a269f8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10888: 00958cf0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10889: 00ba8f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10890: 0048db70 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10891: 0091b3a4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10891: 0091b3c4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10892: 0151c4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10893: 00abff78 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10893: 00abff98 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10894: 002ecfa0 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10895: 00b54da0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10895: 00b54dc0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10896: 014e09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10897: 00939990 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10898: 008d8104 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10897: 009399b0 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10898: 008d8124 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10899: 002c6d00 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10900: 0151c7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10901: 0151bb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 10902: 00b5b5f4 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10903: 0094ee2c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10902: 00b5b614 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10903: 0094ee4c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10904: 0151d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10905: 008d816c 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10905: 008d818c 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10906: 014f4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10907: 00aebe88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10908: 00db1b58 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10907: 00aebea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10908: 00db1b78 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10909: 014f44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10910: 009b39f8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10910: 009b3a18 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10911: 0151d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10912: 009b4164 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10912: 009b4184 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10913: 0144177c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 10914: 014f2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10915: 0151ce1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10916: 008b6fa8 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10916: 008b6fc8 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10917: 0151cdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10918: 0151b278 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10919: 0151b3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10920: 0151c9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10921: 0151c93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10922: 00aa1ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10922: 00aa2018 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10923: 0151de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10924: 002ccefc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10925: 014eac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10926: 00ae8fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10927: 0085f9c4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 10928: 00ac0fe0 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10929: 00dccd80 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10926: 00ae8fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10927: 0085f9e4 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 10928: 00ac1000 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10929: 00dccdb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10930: 0151d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10931: 014dea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 10932: 014416f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 10933: 00aa33bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10933: 00aa33dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10934: 0151b4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10935: 00b2ec84 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10936: 0085f708 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ - 10937: 00956b64 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10935: 00b2eca4 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10936: 0085f728 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 10937: 00956b84 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10938: 01391a5c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10939: 0091ba3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10939: 0091ba5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10940: 014e7290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10941: 00aec390 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10941: 00aec3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10942: 0037b820 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10943: 009d14a4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10943: 009d14c4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10944: 004a0b58 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10945: 008b33cc 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10946: 00b6d164 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10945: 008b33ec 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10946: 00b6d184 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10947: 014f0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10948: 014e6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10949: 00970800 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10949: 00970820 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10950: 014e821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10951: 014e38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10952: 00b24d7c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10953: 0085f868 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 10954: 00b1c950 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10955: 00b41c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10956: 00b67fc4 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10952: 00b24d9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10953: 0085f888 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 10954: 00b1c970 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10955: 00b41cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10956: 00b67fe4 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10957: 014eac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10958: 014e358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10959: 00815e24 2248 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 10960: 00ad7c24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10961: 00aef048 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10962: 009f91e4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10959: 00815e2c 2268 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 10960: 00ad7c44 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10961: 00aef068 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10962: 009f9204 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10963: 0151c0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10964: 00b52ce4 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10965: 00aabca4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10964: 00b52d04 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10965: 00aabcc4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10966: 014ea1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10967: 01410430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10968: 014dec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10969: 0151d35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10970: 01456ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 10971: 0151d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10972: 014dd2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10973: 01456bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 10974: 005c2b30 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10975: 014e5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10976: 0095c228 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10976: 0095c248 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10977: 013bc600 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10978: 014f28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10979: 00acb3e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10980: 00ac1e44 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10979: 00acb404 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10980: 00ac1e64 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10981: 014ef364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10982: 0151c5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10983: 0151d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10984: 005c9784 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10985: 0151d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10986: 01456b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ 10987: 002c6a50 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10988: 014e7150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10989: 014ddb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10990: 00b63720 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10991: 00a81c58 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10990: 00b63740 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10991: 00a81c78 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10992: 00321fb8 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10993: 0151b54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10994: 009ca2a0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10994: 009ca2c0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10995: 0151c4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10996: 00b5d7dc 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10997: 0095020c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10998: 00d401a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10996: 00b5d7fc 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10997: 0095022c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10998: 00d401c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10999: 014ece98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11000: 014e6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11001: 002d9860 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11002: 0151d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11003: 00aadf48 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11003: 00aadf68 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11004: 014ed618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 11005: 008bd780 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 11005: 008bd7a0 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11006: 00518560 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11007: 01441674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11008: 014df8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11009: 006ab57c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11010: 014e41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11011: 014eed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11012: 0151ca90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11013: 009ef0fc 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11013: 009ef11c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11014: 006563e0 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11015: 0053a8dc 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11016: 004dc588 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11017: 002dbfec 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11018: 014f0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11019: 0151d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 11020: 0151ce94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 11021: 009897d4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11021: 009897f4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11022: 0151ce20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11023: 01428f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11024: 00aefdf0 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11025: 00869274 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11024: 00aefe10 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11025: 00869294 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11026: 01428e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11027: 014415f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11028: 0053e164 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11029: 014e4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11030: 00b3a248 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 11031: 0095dd04 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11032: 00863a30 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11033: 00ac2bd0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11030: 00b3a268 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11031: 0095dd24 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 11032: 00863a50 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11033: 00ac2bf0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11034: 014e6ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11035: 0151d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 11036: 0091beb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11037: 009fd178 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 11038: 00964b30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 11036: 0091bed8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 11037: 009fd198 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11038: 00964b50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11039: 00516dd4 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 11040: 0091605c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 11040: 0091607c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11041: 0151bb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11042: 00863d60 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11042: 00863d80 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11043: 002c6d78 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11044: 008b1558 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11045: 00b5e7bc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11046: 00a4a48c 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11047: 0083e054 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11044: 008b1578 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11045: 00b5e7dc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11046: 00a4a4ac 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11047: 0083e074 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11048: 014e25b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11049: 00aa42d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11049: 00aa42f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11050: 002b4a7c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11051: 013bc974 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11052: 0151b810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11053: 002b8594 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11054: 014f0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11055: 0151d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11056: 00aa798c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11056: 00aa79ac 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11057: 0151c4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11058: 009d10f8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11058: 009d1118 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11059: 0151d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11060: 0151cd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11061: 0151cafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11062: 00ae9a68 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11063: 00a9e6fc 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11062: 00ae9a88 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11063: 00a9e71c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11064: 0151b616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11065: 0151c470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11066: 0083c72c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11066: 0083c74c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11067: 0151c134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11068: 014e990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11069: 0151b9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11070: 0151d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11071: 014e8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11072: 0083c93c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11072: 0083c95c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11073: 0142d958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11074: 014e53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11075: 00b43650 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11076: 009f3778 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11075: 00b43670 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11076: 009f3798 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11077: 00490aa4 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11078: 014469fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11079: 014efc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11080: 0151c648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11081: 014dd4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 11082: 0095add0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 11083: 0091c518 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 11082: 0095adf0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 11083: 0091c538 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11084: 01446978 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11085: 009b9974 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11085: 009b9994 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11086: 0151bf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11087: 00b828a0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11087: 00b828c0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11088: 0142d8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11089: 0144a650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11090: 0151b264 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11091: 002de8a4 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11092: 0151bab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11093: 00b13ac0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11093: 00b13ae0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11094: 014e2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ - 11095: 0084b498 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ + 11095: 0084b4b8 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11096: 0151d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11097: 0151b238 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11098: 0151bf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11099: 0144a758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ - 11100: 0084bc30 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ - 11101: 00917000 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 11100: 0084bc50 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ + 11101: 00917020 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11102: 014e7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11103: 00adbc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11103: 00adbc34 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11104: 013bd538 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 11105: 008f4aa0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 11105: 008f4ac0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11106: 0151c43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11107: 00a3bdf4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11107: 00a3be14 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11108: 0151c536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11109: 014eb0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11110: 014eef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11111: 0151cba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ - 11112: 0084b7bc 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ + 11112: 0084b7dc 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11113: 013bd5e4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11114: 00b4d134 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11114: 00b4d154 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11115: 0151d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11116: 00348fa8 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11117: 014e0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11118: 014e856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11119: 00ab2ce4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11120: 00ad9f2c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11119: 00ab2d04 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11120: 00ad9f4c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11121: 014e99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11122: 0151bc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11123: 014dd040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11124: 0144a6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11125: 0151cc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11126: 0151cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11127: 014e803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11128: 0151ccaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11129: 014f3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11130: 00a9f298 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11130: 00a9f2b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11131: 00652160 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11132: 002c5668 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11133: 0151d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ - 11134: 0086cbb8 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ + 11134: 0086cbd8 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11135: 006d9448 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 11136: 00919de4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ - 11137: 0084b9f8 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ + 11136: 00919e04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 11137: 0084ba18 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11138: 014f2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11139: 009f35ec 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11139: 009f360c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11140: 014ed788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11141: 0083f738 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11141: 0083f758 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11142: 014e6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11143: 0151bd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11144: 008f5f60 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 11144: 008f5f80 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11145: 006c5e58 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11146: 014ea00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11147: 0151c78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11148: 002c6b70 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11149: 014ddbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11150: 00aa0554 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11151: 00ab79d8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11150: 00aa0574 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11151: 00ab79f8 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11152: 0151bb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11153: 00b5f6f8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11154: 00aa55e8 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11155: 0083f7c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11153: 00b5f718 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11154: 00aa5608 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11155: 0083f7e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11156: 0030d0cc 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11157: 00b6c3d8 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 11158: 009502fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 11157: 00b6c3f8 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11158: 0095031c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11159: 014e7280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11160: 006b3294 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 11161: 009506bc 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 11161: 009506dc 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11162: 00410bc8 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11163: 0151b3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11164: 00410c34 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11165: 00b38460 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11165: 00b38480 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11166: 014e338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11167: 00410cbc 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ - 11168: 00972cd8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 11168: 00972cf8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11169: 002df450 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11170: 014268f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11171: 0151cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11172: 0083f854 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11173: 00b419b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11172: 0083f874 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11173: 00b419d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11174: 0066a600 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11175: 00ddaffc 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11176: 0083cbb4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11177: 00ad7398 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11175: 00ddb034 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11176: 0083cbd4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11177: 00ad73b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11178: 006c2e8c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11179: 009ec7f4 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11179: 009ec814 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11180: 013bd41c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11181: 014f4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11182: 0151d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11183: 0151daf4 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11184: 014ed7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11185: 0083cd38 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11185: 0083cd58 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11186: 0036cc5c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11187: 014e8db8 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11188: 0151c2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11189: 0151d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11190: 00685f24 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11191: 014de394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11192: 006e6a80 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 11193: 0094fcfc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 11193: 0094fd1c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11194: 002dc298 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11195: 006d872c 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11196: 0151ba7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11197: 0066ca00 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11198: 0151b84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11199: 00b2bbbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11200: 009ec328 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11199: 00b2bbdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11200: 009ec348 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11201: 014dec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11202: 014ee600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11203: 00db2048 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11203: 00db2068 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11204: 014e4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11205: 014ed2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11206: 002bc21c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11207: 0151db48 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11208: 00b5d7ec 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11208: 00b5d80c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11209: 004db700 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 11210: 0151d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11211: 00abbd00 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11212: 00903164 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11211: 00abbd20 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11212: 00903184 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11213: 0143caa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11214: 002b4c44 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11215: 014ee450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11216: 0151bd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11217: 014e327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 11218: 014deff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11219: 0151bb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ 11220: 014f196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11221: 00b51990 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11222: 00b01c34 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11223: 00a88090 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11224: 00989b68 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11225: 00dd9afc 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11221: 00b519b0 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11222: 00b01c54 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11223: 00a880b0 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11224: 00989b88 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11225: 00dd9b34 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11226: 0142c098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11227: 006f33a0 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11228: 0151b878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11229: 00796300 548 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11230: 0150a848 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11231: 006654c4 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11232: 0151b570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11233: 003276c0 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11234: 014e4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11235: 00ab8e60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11235: 00ab8e80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11236: 014ecf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11237: 01440360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11238: 014e8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11239: 00657014 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11240: 0031f388 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11241: 00a43d78 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11241: 00a43d98 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11242: 00703098 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11243: 014402dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11244: 003cb22c 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11245: 01419b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11246: 00b8dd04 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11246: 00b8dd24 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11247: 014ec6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11248: 0151bde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11249: 0151b646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11250: 00866330 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11251: 00ac2048 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11250: 00866350 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11251: 00ac2068 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11252: 014df7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11253: 014f435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11254: 00866788 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11254: 008667a8 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11255: 0151b4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11256: 002c8fc8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11257: 014f02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11258: 00a9cd84 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11258: 00a9cda4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11259: 0151b448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11260: 008664a0 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11260: 008664c0 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11261: 013bdc70 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11262: 00b1a820 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11262: 00b1a840 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11263: 0151b4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11264: 007016e8 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11265: 0151b528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11266: 01440258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11267: 014eddc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11268: 013ba378 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11269: 0151bcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11270: 0151cece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11271: 002c766c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 11272: 002c9ae0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11273: 00866618 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11273: 00866638 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11274: 014eff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11275: 006c6fb0 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11276: 00a934a0 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11277: 00adc17c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11276: 00a934c0 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11277: 00adc19c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11278: 0151d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 11279: 0086da74 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ + 11279: 0086da94 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11280: 006132d8 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11281: 014401d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11282: 00b11d40 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11282: 00b11d60 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11283: 01422af4 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11284: 0142c4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ - 11285: 0086da38 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ + 11285: 0086da58 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11286: 014e8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11287: 006935b0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11288: 002c6c44 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11289: 01440150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11290: 014f0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 11291: 008c59e0 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 11291: 008c5a00 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 11292: 0151ba70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11293: 00b0242c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11293: 00b0244c 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11294: 014423dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11295: 00371e70 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11296: 0092d750 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11297: 00b493e0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11296: 0092d770 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11297: 00b49400 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11298: 0151b7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11299: 01442250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11300: 0151c8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11301: 0151ca8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11302: 01439ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ - 11303: 0086da70 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ + 11303: 0086da90 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11304: 014128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11305: 014eded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11306: 014dd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11307: 01442358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11308: 00aae788 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11308: 00aae7a8 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11309: 014eb4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11310: 014e8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11311: 014dd2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11312: 0151d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11313: 00a7cd30 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11314: 00b68b90 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11313: 00a7cd50 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11314: 00b68bb0 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11315: 01439a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11316: 002cf088 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11317: 00ad0efc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11317: 00ad0f1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11318: 014400cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11319: 00af1734 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11320: 00b11660 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11321: 009d13b8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11319: 00af1754 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11320: 00b11680 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11321: 009d13d8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11322: 014de674 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11323: 00658340 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11324: 0141208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11325: 014422d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11326: 014ebaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11327: 006a313c 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11328: 014de584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11329: 0151c81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11330: 014f04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11331: 014399ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11332: 0151d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11333: 01436178 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11334: 014e58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11335: 00a11b48 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11335: 00a11b68 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11336: 0079e0b8 360 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11337: 0142f008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11338: 014e0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11339: 003e84b8 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11340: 014360f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11341: 014dedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11342: 006b25dc 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11343: 0151d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11344: 0142ef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11345: 00b261f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11345: 00b26210 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11346: 0151cbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11347: 00a88948 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11348: 00933fc8 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11349: 009b1554 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11347: 00a88968 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11348: 00933fe8 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11349: 009b1574 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11350: 014ebc50 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11351: 0151d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11352: 0067024c 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11353: 00dccd94 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 11354: 0091f588 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 11353: 00dccdcc 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11354: 0091f5a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11355: 014ea43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11356: 014ee7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11357: 014e3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11358: 003795e0 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11359: 007047e8 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11360: 00b1572c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11361: 00b44268 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11360: 00b1574c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11361: 00b44288 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11362: 002e0104 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11363: 01436070 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11364: 00adbccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11365: 00aa51ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11364: 00adbcec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11365: 00aa520c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11366: 0142ef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11367: 009c2348 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11367: 009c2368 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11368: 014f4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11369: 005131c4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11370: 00b8ad7c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11370: 00b8ad9c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11371: 0151cc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11372: 00aa6b00 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11372: 00aa6b20 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11373: 013bac7c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11374: 014dd0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11375: 00b5c4ec 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11375: 00b5c50c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11376: 014f0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11377: 00b61acc 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11377: 00b61aec 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11378: 014ec658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11379: 014e9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11380: 0151cc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11381: 00abf914 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11381: 00abf934 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11382: 014e975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11383: 0151cca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11384: 014dc598 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11385: 014e6e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 11386: 00970654 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11387: 008b4430 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11386: 00970674 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 11387: 008b4450 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11388: 006e9aa4 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 11389: 008e3394 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11390: 009c1464 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11389: 008e33b4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 11390: 009c1484 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11391: 01439928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ - 11392: 0093ad58 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 11392: 0093ad78 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11393: 0151c00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11394: 0031d98c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11395: 00677254 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11396: 00ad8508 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11397: 00aa2c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11396: 00ad8528 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11397: 00aa2cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11398: 014e6c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 11399: 00970614 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11400: 00b4a6e0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11399: 00970634 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 11400: 00b4a700 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11401: 014398a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11402: 014e4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11403: 00a7c8e8 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ - 11404: 0086e3c8 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ + 11403: 00a7c908 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11404: 0086e3e8 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11405: 006dc984 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11406: 0038ad88 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11407: 0151c69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11408: 006b5230 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11409: 014ef514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11410: 014f33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11411: 00a98d90 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11411: 00a98db0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11412: 01455f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11413: 006310c4 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11414: 0151d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ - 11415: 0086ef90 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ + 11415: 0086efb0 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11416: 014f0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11417: 01456074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11418: 008616d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11419: 008618b8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11418: 008616f8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11419: 008618d8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11420: 0151b652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11421: 0030d26c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11422: 00ba59ec 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11422: 00ba5a0c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 11423: 0060e718 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11424: 00b67f48 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11425: 008b66a0 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11424: 00b67f68 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11425: 008b66c0 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11426: 002d31c8 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11427: 0151b288 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11428: 00861778 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11429: 0085a724 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11428: 00861798 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11429: 0085a744 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11430: 01439820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ - 11431: 0086ea90 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11432: 00abd7a4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11431: 0086eab0 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ + 11432: 00abd7c4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11433: 004064c4 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11434: 01455ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11435: 007a1b6c 104 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ - 11436: 00950db0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 11436: 00950dd0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11437: 014eeb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11438: 0031ee10 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11439: 013bc228 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11440: 0085a58c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ - 11441: 008c5894 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11442: 00b46c58 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11440: 0085a5ac 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11441: 008c58b4 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 11442: 00b46c78 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11443: 014d6e88 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11444: 008b7b30 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11444: 008b7b50 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11445: 0151bf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 11446: 009208c4 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 11446: 009208e4 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11447: 0151d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11448: 00ade810 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11448: 00ade830 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11449: 014e8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11450: 00861818 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11450: 00861838 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11451: 0151ca96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11452: 009e3d40 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11452: 009e3d60 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11453: 0151c298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11454: 014e8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11455: 00aec898 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11455: 00aec8b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11456: 0151d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11457: 00b07110 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11458: 009345c4 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11457: 00b07130 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11458: 009345e4 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11459: 0151d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 11460: 008e22a0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 11460: 008e22c0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11461: 014e49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11462: 0151c9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11463: 0085a658 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11463: 0085a678 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11464: 0151d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11465: 004d6f34 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11466: 01410bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11467: 002c0430 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11468: 00630ba8 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11469: 014e7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11470: 0151b59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11471: 00a01134 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11472: 008b5198 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11473: 00b66a90 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11471: 00a01154 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11472: 008b51b8 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11473: 00b66ab0 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11474: 003754a4 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11475: 0064545c 396 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11476: 0151b7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11477: 00689188 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11478: 014f0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11479: 0151d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11480: 014f1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11481: 014e58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11482: 00b74e4c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11482: 00b74e6c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11483: 014f1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11484: 00aee2d4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11484: 00aee2f4 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11485: 0151c0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11486: 014e0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11487: 014412d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11488: 009b5168 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11489: 00b6bc40 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 11490: 0090a070 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 11488: 009b5188 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11489: 00b6bc60 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11490: 0090a090 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11491: 014dc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11492: 006bfc9c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11493: 009917b0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11493: 009917d0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11494: 00490db4 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11495: 0144d8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11496: 0151b500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11497: 0151b9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11498: 014eff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11499: 0144d854 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11500: 008b60dc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11500: 008b60fc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11501: 0151b6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11502: 00381450 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11503: 014df3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11504: 00512f40 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11505: 0151c6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11506: 00990768 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11506: 00990788 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11507: 014e2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11508: 00b5dac8 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11508: 00b5dae8 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11509: 014f2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11510: 00ad77ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11510: 00ad780c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11511: 01441254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ - 11512: 0091f27c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11513: 00ba8ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11512: 0091f29c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 11513: 00ba901c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11514: 0151c2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11515: 006b4ff0 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 11516: 008c58b4 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 11516: 008c58d4 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11517: 014f4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11518: 0151c252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11519: 006b51c4 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11520: 014ed838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11521: 0151c3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11522: 0151cc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11523: 0151b281 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11524: 01427d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11525: 00657538 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11526: 00b2fb1c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11526: 00b2fb3c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11527: 00373c94 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11528: 00ac7a04 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 11529: 0091da60 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 11528: 00ac7a24 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11529: 0091da80 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11530: 0151b728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11531: 008badc0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11531: 008bade0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11532: 0054d3b4 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11533: 0151c526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11534: 014dd120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11535: 00669a9c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11536: 0151c47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11537: 00920ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11538: 008b4b84 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11537: 00920b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11538: 008b4ba4 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11539: 014f0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11540: 014ee710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11541: 0031a204 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11542: 00995458 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11543: 00b46d98 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11542: 00995478 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11543: 00b46db8 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11544: 014e7770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 11545: 0091a708 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 11545: 0091a728 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11546: 0151cc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11547: 014efe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11548: 0151cf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11549: 007a424c 8 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11550: 0151b788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11551: 0151b5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11552: 00ba75fc 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11552: 00ba761c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11553: 00419e38 156 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11554: 0151b556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11555: 00acb7dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11555: 00acb7fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11556: 0151d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11557: 014f0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11558: 00823640 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11559: 00b837a4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11558: 00823660 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11559: 00b837c4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11560: 0031ae18 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11561: 00b83518 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11562: 00aa75b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11563: 00aecbd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11561: 00b83538 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11562: 00aa75d0 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11563: 00aecbf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11564: 01410b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11565: 014ddb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11566: 00372180 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11567: 0151c314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11568: 0151be9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11569: 0151b768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 11570: 0151b8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 11571: 00959478 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11572: 00ac217c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11571: 00959498 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 11572: 00ac219c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11573: 0151d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11574: 0144114c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11575: 014ed448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11576: 014eacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11577: 00dccd58 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11578: 00b88550 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11577: 00dccd90 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11578: 00b88570 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11579: 0151b378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11580: 014ee110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 11581: 002eb218 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11582: 014410c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11583: 0151be5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11584: 014e1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11585: 009be678 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11585: 009be698 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11586: 014f0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11587: 014dca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11588: 014465dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11589: 00aef914 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11589: 00aef934 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11590: 01446450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11591: 00489390 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11592: 014e4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11593: 00adf968 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 11594: 008e2bf4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 11593: 00adf988 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11594: 008e2c14 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11595: 0151d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11596: 00b86fac 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11596: 00b86fcc 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11597: 0151c836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11598: 00b1a9e0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11598: 00b1aa00 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11599: 0151c6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11600: 01446558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11601: 00991270 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11601: 00991290 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11602: 01457fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11603: 0151b9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11604: 009887f4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11605: 00b390d4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11604: 00988814 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11605: 00b390f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11606: 0151befe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11607: 0050ea98 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11608: 014e3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11609: 01441044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11610: 013ba42c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 11611: 008e3a3c 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 11611: 008e3a5c 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11612: 00435e40 1076 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11613: 0151cf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11614: 013b8068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11615: 00519014 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11616: 014464d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11617: 014f182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11618: 00b45d2c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11618: 00b45d4c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11619: 0151bd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11620: 00981028 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11620: 00981048 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11621: 0151cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11622: 014e7910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11623: 014e8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11624: 014f4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11625: 00328490 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11626: 009c5728 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11626: 009c5748 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11627: 003694bc 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11628: 00904054 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11628: 00904074 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11629: 0028abd4 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11630: 00adb048 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11630: 00adb068 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11631: 0151b19c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11632: 014e5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11633: 00ac160c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11633: 00ac162c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11634: 00685670 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11635: 014eea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11636: 014f48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11637: 004afa50 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11638: 0143f700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11639: 00b2eaa4 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11640: 00a9b8fc 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11639: 00b2eac4 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11640: 00a9b91c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11641: 0151c9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11642: 0151d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11643: 00bad9cc 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11643: 00bad9ec 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11644: 014dd770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11645: 0151bb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11646: 0066a550 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11647: 00718d6c 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11648: 00adf2c8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11648: 00adf2e8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11649: 0143f67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11650: 0151b228 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11651: 00b964e0 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11651: 00b96500 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11652: 0151bbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11653: 0151b516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11654: 0038de68 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11655: 0081c720 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11656: 009ee498 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11655: 0081c740 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ + 11656: 009ee4b8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11657: 0057a368 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11658: 014f0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11659: 0070a98c 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11660: 0151c23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11661: 0151d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11662: 014df7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11663: 014de798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11664: 00b00e2c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11664: 00b00e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11665: 014e970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11666: 014e4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11667: 0151bda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11668: 0151bd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11669: 003d86ec 440 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11670: 00b94f84 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11670: 00b94fa4 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11671: 006ca014 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11672: 0031b930 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11673: 0143f5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11674: 006e8070 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11675: 014eeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11676: 00509468 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11677: 0151cb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11678: 00dec9d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11679: 014e6dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11680: 014d6be8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11681: 014e4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11682: 00b28754 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11682: 00b28774 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11683: 002dfdbc 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11684: 0093b450 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11685: 0098c144 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11684: 0093b470 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11685: 0098c164 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11686: 00785778 176 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11687: 009351c8 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11687: 009351e8 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11688: 014e1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11689: 00b469f4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11689: 00b46a14 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11690: 006e47c0 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11691: 00ac1124 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11691: 00ac1144 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11692: 0143f574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11693: 0030e4d8 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11694: 014eecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11695: 0151c322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11696: 0151c786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11697: 014f3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11698: 00a43e40 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11699: 008b4fbc 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11698: 00a43e60 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11699: 008b4fdc 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11700: 014f4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11701: 0143f4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ - 11702: 00957198 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11703: 009c0070 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11702: 009571b8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11703: 009c0090 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11704: 00674924 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11705: 009ecbcc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11706: 00920a18 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11705: 009ecbec 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11706: 00920a38 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11707: 014effd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11708: 00289498 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11709: 00b7241c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11710: 00b8c87c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11709: 00b7243c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11710: 00b8c89c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11711: 01410ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11712: 014e7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11713: 0151de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11714: 0151b882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11715: 014ed248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11716: 0151cb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11717: 0093ac8c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11717: 0093acac 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11718: 00406aa4 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11719: 008bb68c 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11719: 008bb6ac 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11720: 014e1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11721: 00a2f044 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11721: 00a2f064 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11722: 0143f46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11723: 014e34dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11724: 0151d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11725: 0151c052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11726: 014ee030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11727: 009ab5f4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11728: 00959a0c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11727: 009ab614 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11728: 00959a2c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11729: 0151b514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11730: 00a9dd20 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11730: 00a9dd40 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11731: 014ea34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11732: 00375250 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11733: 014ed338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11734: 0092ce48 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11735: 0083e97c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11734: 0092ce68 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11735: 0083e99c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11736: 0143f3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11737: 0151b9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11738: 00a95960 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11739: 00964f50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11738: 00a95980 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11739: 00964f70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11740: 014e7ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11741: 0151d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11742: 01453104 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11743: 0151c504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11744: 0074b778 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11745: 0083e9f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11745: 0083ea18 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11746: 014e1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11747: 0143ed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11748: 0143f364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11749: 0066e1e4 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11750: 01391738 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11751: 014e1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11752: 014e1b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11753: 0151b294 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11754: 0095e768 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11754: 0095e788 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11755: 0151c308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11756: 0143ecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwduph │ │ │ │ 11757: 0142b5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsl │ │ │ │ 11758: 0151b285 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11759: 0151d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11760: 0151c6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11761: 002c28f8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11762: 01412f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11763: 013b8018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11764: 0151bc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11765: 00a3fc30 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11765: 00a3fc50 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11766: 0142b6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 11767: 014f5aac 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11768: 013b7ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11769: 0083ea9c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11769: 0083eabc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11770: 0151d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11771: 014e958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11772: 014e4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11773: 0143f2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11774: 0151d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11775: 009fdac4 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11775: 009fdae4 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11776: 0151c222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11777: 0151ca9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11778: 014f0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11779: 0142b4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 11780: 00511574 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11781: 014eac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11782: 00b423c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11782: 00b423e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11783: 014dd8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11784: 0143ec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11785: 0151b3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11786: 0151d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11787: 00a403e0 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11787: 00a40400 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11788: 014de414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11789: 0143f25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 11790: 0067e954 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11791: 0151d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11792: 006c7c80 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11793: 0089d220 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11793: 0089d240 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11794: 006ff954 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11795: 0151c722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11796: 0151d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11797: 014ebb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11798: 0151c376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11799: 014ecb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11800: 0143f1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 11801: 0151cb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11802: 00ae1d28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11803: 00abd564 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11802: 00ae1d48 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11803: 00abd584 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11804: 0151d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11805: 00aa3474 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11805: 00aa3494 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11806: 0151cee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11807: 014e58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11808: 0030fba0 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 11809: 0142af94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 11810: 00b5b6cc 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11810: 00b5b6ec 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11811: 014f4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11812: 014e7940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11813: 0151b295 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11814: 0151d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11815: 00921f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11815: 00921f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11816: 014eb0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11817: 00851258 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 11818: 00aed200 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11817: 00851278 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 11818: 00aed220 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11819: 0151cda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11820: 014f0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11821: 0062f160 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11822: 0151be7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11823: 0143f154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 11824: 014ece68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11825: 00b18bf0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11826: 00ab0e78 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11825: 00b18c10 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11826: 00ab0e98 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11827: 002f4fa4 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11828: 014ddf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11829: 005117f4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11830: 00b48d30 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11830: 00b48d50 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11831: 002dd0b0 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ - 11832: 0081cac8 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ + 11832: 0081cae8 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ 11833: 00331a84 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11834: 0151b72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11835: 00490aa0 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11836: 009cfd24 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11836: 009cfd44 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11837: 014e01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11838: 0151c95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11839: 014de04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11840: 014e76b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11841: 014efc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11842: 0151cb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11843: 0151c562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11844: 014deb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11845: 0151c39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11846: 0151c7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11847: 014eefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11848: 0093e324 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11848: 0093e344 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11849: 006e6738 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 11850: 0095b5a8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11850: 0095b5c8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11851: 014df5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11852: 0151c634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11853: 0142b648 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 11854: 00931c44 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11854: 00931c64 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11855: 0151ce76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11856: 00903ca4 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11856: 00903cc4 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11857: 00408760 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11858: 009d20e0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11859: 0091b060 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11858: 009d2100 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11859: 0091b080 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11860: 014e42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11861: 0091e0bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11861: 0091e0dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11862: 0070e18c 404 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11863: 014dcb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11864: 0142b750 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 11865: 014e8cb0 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11866: 006e699c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11867: 00ad3be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11868: 0084f930 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 11869: 00aa4894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11867: 00ad3c08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11868: 0084f950 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ + 11869: 00aa48b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11870: 0151d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11871: 00aef1ac 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11871: 00aef1cc 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11872: 0151c7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11873: 00b243f0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11873: 00b24410 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11874: 0142b540 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 11875: 00703f04 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11876: 005ca8ec 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11877: 014ed6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11878: 00b455e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11878: 00b45604 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11879: 0151c1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11880: 014e984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11881: 00678a90 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11882: 0151d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11883: 00ad0798 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11883: 00ad07b8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11884: 0151b816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11885: 0151d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11886: 013bca10 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11887: 0151d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11888: 014e72a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11889: 004da5f4 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11890: 00b65ae0 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11890: 00b65b00 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11891: 002c6f00 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11892: 014e0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11893: 00b274f4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11893: 00b27514 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11894: 002894ec 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11895: 00b91424 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11895: 00b91444 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11896: 0151b360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11897: 01437edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ - 11898: 0086beac 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ + 11898: 0086becc 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 11899: 0151bc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11900: 014e7b00 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11901: 014dccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11902: 009ec568 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11903: 00b5e7f4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11902: 009ec588 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11903: 00b5e814 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11904: 0151d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11905: 00adb408 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11905: 00adb428 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11906: 014e7a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11907: 00addff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11907: 00ade010 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11908: 002d8258 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11909: 00b26bbc 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11909: 00b26bdc 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11910: 014e64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11911: 0151c258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11912: 0151c988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11913: 00930854 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11914: 009e2a44 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11913: 00930874 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11914: 009e2a64 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11915: 00510dbc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11916: 014e55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11917: 014f05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11918: 014f8170 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11919: 014f8184 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ - 11920: 0086c520 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ + 11920: 0086c540 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 11921: 014ee1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11922: 00decc38 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11923: 014e5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11924: 014e7190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11925: 014403e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 11926: 0151d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11927: 014e2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11928: 014d6c98 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11929: 00b33f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11929: 00b33f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11930: 014e83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11931: 014ed918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11932: 0070506c 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 11933: 008444bc 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 11933: 008444dc 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 11934: 006bba4c 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11935: 0151c77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11936: 00a958c4 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11936: 00a958e4 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11937: 0151caee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11938: 00527eb0 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11939: 0151b600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11940: 014df52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11941: 014e3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11942: 0151d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11943: 014e14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11944: 00ab78a4 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11944: 00ab78c4 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11945: 014e3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 11946: 008446a0 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 11946: 008446c0 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 11947: 0031a7f0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11948: 014e71f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11949: 0151b2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11950: 006b5dcc 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11951: 002c8d04 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11952: 014f3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11953: 013bcfe8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11954: 00907574 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11954: 00907594 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11955: 014f8134 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11956: 0151d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11957: 0068abfc 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11958: 002c0a18 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11959: 00701cc8 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11960: 00b98b94 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11960: 00b98bb4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11961: 0151ce14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11962: 014def00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11963: 00b5d5a0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11964: 0086c8d8 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ - 11965: 008f0c60 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11963: 00b5d5c0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11964: 0086c8f8 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ + 11965: 008f0c80 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11966: 00658180 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11967: 0151bd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11968: 0151cca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11969: 0151cc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11970: 003204cc 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11971: 002d44cc 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11972: 009fa690 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11972: 009fa6b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11973: 014f36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11974: 0151be00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11975: 006e6b14 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11976: 00ade390 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11976: 00ade3b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11977: 0151b244 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11978: 007af534 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 11979: 014dfe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11980: 00b6c524 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11980: 00b6c544 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11981: 014e1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11982: 0151b5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11983: 00aadae0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11983: 00aadb00 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11984: 0151d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11985: 00638148 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11986: 002c6fa8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11987: 0151de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11988: 014ee560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11989: 014e10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11990: 00b8afa0 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11990: 00b8afc0 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11991: 0068e264 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11992: 0091acd8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11993: 008eee0c 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11992: 0091acf8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11993: 008eee2c 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11994: 0151c694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11995: 006b5d18 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11996: 003c95d4 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11997: 009293e8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11997: 00929408 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11998: 005ccd40 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11999: 009a76cc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11999: 009a76ec 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12000: 014e21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12001: 0151c53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12002: 014e39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12003: 014f1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12004: 013bc324 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12005: 014f277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12006: 005c7f7c 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12007: 00996160 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12007: 00996180 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12008: 0151b41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12009: 00aaad8c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12010: 008512a8 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12009: 00aaadac 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12010: 008512c8 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12011: 014e1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12012: 014e83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12013: 009295f0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12013: 00929610 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12014: 0151b8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12015: 014f0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 12016: 0091dd0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 12016: 0091dd2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12017: 0151b3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12018: 00a39678 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12019: 00b9cf34 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12018: 00a39698 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12019: 00b9cf54 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12020: 0151d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12021: 00ab8d20 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12021: 00ab8d40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12022: 014dd010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12023: 0037cb30 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12024: 00319e6c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12025: 014df40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12026: 009fcd1c 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12027: 00850e88 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12026: 009fcd3c 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12027: 00850ea8 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12028: 0151ba32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12029: 009918a0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12029: 009918c0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12030: 0151b572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12031: 0151d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12032: 014e9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12033: 014e6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12034: 014ea3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12035: 00902514 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12035: 00902534 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12036: 0151ba30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12037: 0151d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12038: 014e51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12039: 006c3384 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 12040: 0084a154 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ - 12041: 0090b474 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 12040: 0084a174 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ + 12041: 0090b494 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12042: 01410008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 12043: 0090b50c 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 12043: 0090b52c 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12044: 0151b2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12045: 00375728 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12046: 00684a78 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12047: 0045c03c 128 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12048: 0151bd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12049: 004e1190 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12050: 00ae468c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12051: 00aedd90 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12050: 00ae46ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12051: 00aeddb0 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12052: 0151ce26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12053: 006abcdc 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12054: 0151bab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12055: 014e16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12056: 014f496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12057: 00abea88 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12057: 00abeaa8 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12058: 014e6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12059: 0151c150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12060: 00304ed0 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12061: 0151b8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12062: 0151ca8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12063: 00a9e18c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12064: 00db00d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12063: 00a9e1ac 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12064: 00db00f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12065: 0151cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12066: 0151d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12067: 00988688 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 12068: 008f3680 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12069: 009d2678 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12067: 009886a8 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12068: 008f36a0 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 12069: 009d2698 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12070: 0151b80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12071: 00a38720 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12071: 00a38740 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12072: 014e02f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12073: 014eb578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12074: 00afd314 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12074: 00afd334 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 12075: 0151ceae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 12076: 009cd99c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12076: 009cd9bc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12077: 0151c1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12078: 00aa4610 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12079: 00ae39b8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12078: 00aa4630 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12079: 00ae39d8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12080: 01428e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12081: 002c5a28 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12082: 01428d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12083: 00b8cb40 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12084: 00b25684 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12083: 00b8cb60 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12084: 00b256a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12085: 006b52c0 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12086: 00aaa0d8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12086: 00aaa0f8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12087: 002bf0e4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12088: 003e8534 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12089: 00daef70 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12090: 0093337c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12089: 00daef90 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12090: 0093339c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12091: 014de8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12092: 006c85e8 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12093: 014eab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12094: 00981008 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12095: 00b14054 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12094: 00981028 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12095: 00b14074 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12096: 0042f5e4 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12097: 014f4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12098: 0151b23c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12099: 00aa466c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12100: 00ae93d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12099: 00aa468c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12100: 00ae93f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12101: 014e401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12102: 014f42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12103: 0142ecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12104: 009c1270 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12104: 009c1290 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12105: 014f4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12106: 0151b261 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12107: 014df4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12108: 006d96ec 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12109: 006b1b60 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12110: 00a9e050 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12111: 00b78d80 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12112: 00aaf114 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12110: 00a9e070 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12111: 00b78da0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12112: 00aaf134 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12113: 0142ec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12114: 014ec548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12115: 014e69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12116: 014f282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12117: 00375800 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12118: 0151c80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12119: 014e8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12120: 00b97ffc 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12120: 00b9801c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12121: 013c6f80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12122: 002fa994 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12123: 00302370 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12124: 0151bb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12125: 014eba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12126: 009cb588 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12126: 009cb5a8 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12127: 004a0fe4 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12128: 00b77604 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12128: 00b77624 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12129: 0151c7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12130: 002ce860 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12131: 00ae91e8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12131: 00ae9208 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12132: 014f3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12133: 014e1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12134: 0069d168 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12135: 0151cc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12136: 0142ebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12137: 00b88564 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12137: 00b88584 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12138: 014ec838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12139: 014349c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12140: 00b6e88c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 12141: 00917d00 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 12140: 00b6e8ac 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12141: 00917d20 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 12142: 006df7a0 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12143: 01416de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12144: 0151ce6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12145: 014484cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12146: 014f1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 12147: 0084a1d8 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ + 12147: 0084a1f8 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ 12148: 01453ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh_round_to_nearest │ │ │ │ 12149: 0143493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlash │ │ │ │ 12150: 014485d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_h │ │ │ │ - 12151: 00918774 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 12152: 008eb7bc 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 12151: 00918794 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 12152: 008eb7dc 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 12153: 002c7054 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 12154: 014de254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 12155: 0151bf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12156: 0151b7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12157: 014f09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12158: 0151b267 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12159: 00328494 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12160: 004bdf4c 196 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12161: 0151d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12162: 0082c030 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12162: 0082c050 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12163: 002b5c4c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12164: 014e1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12165: 0151de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12166: 0151c11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12167: 0151c47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12168: 01448550 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12169: 0082c0a4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12169: 0082c0c4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12170: 014348b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12171: 00b11494 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 12172: 009c05d8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12173: 00ad3514 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12171: 00b114b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12172: 009c05f8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12173: 00ad3534 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12174: 0151d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12175: 003f42c0 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12176: 013bcc88 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12177: 00b5d608 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12178: 009fa50c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12177: 00b5d628 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12178: 009fa52c 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12179: 00611084 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12180: 0151b9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12181: 0150aaed 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 12182: 0141730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12183: 014dfb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12184: 002bf928 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12185: 0151db04 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12186: 0151d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12187: 00a33d80 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12188: 0082c138 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12187: 00a33da0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12188: 0082c158 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12189: 004d69b4 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12190: 00611a9c 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 12191: 00916e50 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12192: 00894160 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12193: 00b45670 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12191: 00916e70 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 12192: 00894180 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12193: 00b45690 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12194: 01451ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ - 12195: 008ec378 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12196: 009d25c0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12195: 008ec398 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 12196: 009d25e0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12197: 0151b802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12198: 01451b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12199: 014e349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12200: 014e65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12201: 01451c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12202: 0151cf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12203: 006451a8 312 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12204: 014ebb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12205: 00930ca8 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 12206: 008ba8dc 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 12207: 008f4c30 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 12205: 00930cc8 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12206: 008ba8fc 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 12207: 008f4c50 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12208: 00520c94 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12209: 0074e7c0 200 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12210: 013bc988 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12211: 0151bf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 12212: 00957ba8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12213: 00935904 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12212: 00957bc8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 12213: 00935924 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12214: 014dd2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12215: 00433b2c 72 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12216: 0151cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12217: 01451be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12218: 0151c7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12219: 0151ca0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12220: 014e6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 12221: 008baac0 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 12222: 008f4398 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 12221: 008baae0 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 12222: 008f43b8 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 12223: 014e1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ - 12224: 0081a094 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ + 12224: 0081a0b4 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12225: 014f41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12226: 014f297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 12227: 0151d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12228: 0151d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12229: 0151ba02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12230: 0142d430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12231: 0151d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12232: 006b5e38 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 12233: 008ba988 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 12233: 008ba9a8 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12234: 006788dc 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12235: 002dee78 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 12236: 0091296c 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 12236: 0091298c 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12237: 014f4174 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 12238: 0091abe4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 12238: 0091ac04 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12239: 00531d9c 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12240: 00b8ca10 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12240: 00b8ca30 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12241: 014e1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12242: 0151cda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12243: 0151dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12244: 00ba2d28 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12244: 00ba2d48 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12245: 014e846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 12246: 008e1388 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 12246: 008e13a8 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12247: 0142d3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ - 12248: 0086c394 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12249: 00b778e4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12250: 00a88738 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12248: 0086c3b4 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ + 12249: 00b77904 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12250: 00a88758 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12251: 0151ce68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12252: 0070abd4 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12253: 014f33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12254: 00b0d0dc 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12254: 00b0d0fc 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12255: 014e97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12256: 00b9be10 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12256: 00b9be30 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12257: 0151bc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12258: 0151b5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12259: 014e07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12260: 013bc7ac 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12261: 00679844 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12262: 014ecc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12263: 01512b64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 12264: 0151cd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12265: 00af0f5c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12265: 00af0f7c 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12266: 014ed0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12267: 0151d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12268: 0070e860 680 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12269: 014f40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12270: 00ad6f60 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12270: 00ad6f80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12271: 0151c602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12272: 014e871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12273: 014f2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12274: 00b918c8 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12274: 00b918e8 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12275: 014e333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12276: 00729aec 1008 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12277: 0143a588 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12278: 00ae46e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12279: 00ad0de0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12278: 00ae4708 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12279: 00ad0e00 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12280: 0141b1c8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12281: 0143a504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12282: 0151b292 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12283: 00b41b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12283: 00b41b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12284: 014e08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12285: 002d4b74 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12286: 002ca720 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12287: 006e78cc 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12288: 014e35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12289: 014e00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12290: 0151d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12291: 014e05b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12292: 0066b858 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 12293: 0090bd0c 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12294: 00932114 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12293: 0090bd2c 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 12294: 00932134 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12295: 01432c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12296: 0151d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ - 12297: 008579c0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ + 12297: 008579e0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ 12298: 014e68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12299: 0143a480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12300: 014deee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12301: 003e9db8 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12302: 01432bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ 12303: 0151de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 12304: 0054cc90 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 12305: 0151c1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12306: 014df48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ - 12307: 00857c40 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ + 12307: 00857c60 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ 12308: 014dead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12309: 002bb450 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12310: 014f4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 12311: 0091aec0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 12311: 0091aee0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12312: 014e04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12313: 00ba5d04 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12313: 00ba5d24 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12314: 014ec588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12315: 0151b5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12316: 00d1c100 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12316: 00d1c120 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12317: 0078b5c0 100 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12318: 014e342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12319: 002c00a0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12320: 00970fd0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 12320: 00970ff0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12321: 014dc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12322: 014deda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12323: 014e8f74 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12324: 0092da5c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12324: 0092da7c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12325: 01432b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12326: 0151c3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12327: 00b83efc 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12327: 00b83f1c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12328: 014e89bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12329: 0151cbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12330: 002c5314 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12331: 013bd5b0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12332: 0082e114 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12332: 0082e134 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12333: 014e76e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12334: 007a41ec 96 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12335: 0151d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12336: 014ed978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12337: 00d401c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12337: 00d401e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12338: 0151d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12339: 014f2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12340: 00526c0c 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12341: 0082e190 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ - 12342: 0095e8fc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12343: 00b27f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12341: 0082e1b0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12342: 0095e91c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 12343: 00b27fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12344: 0151cf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12345: 00d401c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12345: 00d401e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 12346: 0144caec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_b │ │ │ │ - 12347: 00b1cdbc 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 12348: 0095c884 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 12347: 00b1cddc 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12348: 0095c8a4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12349: 014e7740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12350: 006df81c 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12351: 007b0778 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12352: 00685164 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12353: 0063a8f8 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12354: 0151b568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ 12355: 0144c9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_h │ │ │ │ - 12356: 009ec7d4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12356: 009ec7f4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12357: 0151cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12358: 014ec7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12359: 0151c846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12360: 014e61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12361: 006e6768 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12362: 01512b5c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12363: 00ab5ba4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12363: 00ab5bc4 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12364: 0070f4cc 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12365: 0036f788 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12366: 014f5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12367: 007b06f8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12368: 0151cde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12369: 0082e234 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12369: 0082e254 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12370: 0151cc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12371: 00995688 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 12372: 008e3508 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12373: 00b53730 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12374: 00860464 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12375: 00ba2a78 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12371: 009956a8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12372: 008e3528 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 12373: 00b53750 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12374: 00860484 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12375: 00ba2a98 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12376: 014ef238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12377: 014e3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12378: 009cbf20 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12379: 00aef064 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12378: 009cbf40 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12379: 00aef084 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12380: 0151c642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12381: 0151c050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12382: 00860f30 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12382: 00860f50 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12383: 014e1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12384: 009f6244 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12384: 009f6264 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12385: 0151c538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12386: 0151b828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12387: 014edff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12388: 0151bc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12389: 00aafe80 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12390: 00860524 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12389: 00aafea0 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12390: 00860544 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12391: 002d5b04 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12392: 014eb090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12393: 009f9a20 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12393: 009f9a40 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12394: 0151b6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 12395: 0090b850 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 12395: 0090b870 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12396: 0151b424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12397: 014ecfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 12398: 008d68fc 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 12398: 008d691c 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12399: 0151c9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12400: 00a128c0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12400: 00a128e0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12401: 014e1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12402: 014f42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12403: 00aaeb94 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12404: 008605e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12403: 00aaebb4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12404: 00860608 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12405: 014effb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12406: 014ef4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12407: 014e7680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12408: 014e0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12409: 00aec1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12409: 00aec1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12410: 01448afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12411: 00ab9a2c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12411: 00ab9a4c 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12412: 0150a175 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12413: 0151c9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12414: 014f14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12415: 0082b554 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12416: 008bbb68 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12415: 0082b574 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12416: 008bbb88 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12417: 01448c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ 12418: 014efdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12419: 014eb838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12420: 0151c06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12421: 0045be58 152 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12422: 004e0a50 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12423: 00ac9fec 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12423: 00aca00c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12424: 00740b64 12 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12425: 00aad36c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12425: 00aad38c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12426: 0151c6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12427: 0082b638 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12427: 0082b658 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12428: 01448b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12429: 00841590 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12429: 008415b0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12430: 0141a834 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12431: 0141a894 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12432: 0036a37c 376 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12433: 0141a8a4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12434: 0070ab44 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12435: 0098b3c8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12435: 0098b3e8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12436: 0151b7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12437: 0082e2d8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12438: 0083f3e4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12437: 0082e2f8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12438: 0083f404 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12439: 014e5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12440: 0144b0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12441: 0079704c 136 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12442: 0151be14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12443: 0151ca46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12444: 008416e8 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12444: 00841708 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12445: 014f04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12446: 0082e354 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12446: 0082e374 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12447: 014f07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12448: 0083f470 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12448: 0083f490 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12449: 014e67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12450: 0151bb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12451: 014e8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12452: 01417d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12453: 00ba4c0c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12454: 00aa2c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12455: 008b4aec 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12456: 00b4d964 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12457: 00ab14d0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12453: 00ba4c2c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12454: 00aa2c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12455: 008b4b0c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12456: 00b4d984 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12457: 00ab14f0 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12458: 0142c3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12459: 00788adc 2600 FUNC GLOBAL DEFAULT 12 arm_cpu_post_init │ │ │ │ 12460: 014df57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12461: 0151c6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12462: 0083dfb4 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12463: 009eca0c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12462: 0083dfd4 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12463: 009eca2c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12464: 014eb080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12465: 0151b814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12466: 00ab3714 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12467: 00a6422c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12466: 00ab3734 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12467: 00a6424c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12468: 014514a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12469: 00ae7bfc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12469: 00ae7c1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12470: 014df33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12471: 014e34cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12472: 00b8a340 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12472: 00b8a360 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12473: 002bb56c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12474: 014dedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ - 12475: 0086c810 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ + 12475: 0086c830 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12476: 0145131c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12477: 0082e3f4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12478: 0083f500 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12477: 0082e414 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12478: 0083f520 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12479: 0151bba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12480: 002d6408 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12481: 01451424 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12482: 0051247c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12483: 0151d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12484: 013a1ea0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12485: 003795d8 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12486: 0151b454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12487: 00364558 324 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12488: 0151d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12489: 0151b312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12490: 014e04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12491: 01442da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12492: 00b61a44 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12492: 00b61a64 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12493: 0151ce86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12494: 0151d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12495: 014de2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12496: 0151b9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12497: 01442c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12498: 00ba39ac 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12498: 00ba39cc 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12499: 0151c972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12500: 00baf5ec 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12500: 00baf60c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12501: 014eeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12502: 01412a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12503: 014513a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12504: 01442d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12505: 014e1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12506: 014ed688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12507: 013bc508 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12508: 0079f078 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12509: 00b0d14c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12510: 00a88158 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12509: 00b0d16c 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12510: 00a88178 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12511: 014e1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12512: 0143e4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12513: 0151bbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12514: 00cfac7c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12514: 00cfac9c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12515: 01442ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12516: 009958a0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12516: 009958c0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12517: 0143e470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12518: 0151d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12519: 00dccdb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12520: 00ade510 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12519: 00dccdec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12520: 00ade530 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12521: 0151bc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12522: 014f51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12523: 0097b604 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12523: 0097b624 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12524: 014ef554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12525: 00851030 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12525: 00851050 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12526: 0151b49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12527: 014eb478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12528: 0038d238 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12529: 00b0cb4c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12529: 00b0cb6c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12530: 0051736c 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 12531: 0090d2f0 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 12531: 0090d310 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12532: 014f3fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12533: 00ae658c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12533: 00ae65ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12534: 006b9538 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 12535: 0092a670 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12535: 0092a690 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12536: 0151c43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12537: 0151cd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12538: 00b185f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12538: 00b18610 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12539: 006ab8d0 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12540: 0150aaf0 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12541: 0143e3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12542: 0151b4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12543: 014df9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ - 12544: 009734c0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 12544: 009734e0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12545: 0151d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ - 12546: 008d6088 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12547: 00869184 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12546: 008d60a8 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ + 12547: 008691a4 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12548: 0151cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12549: 0151d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12550: 014f2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12551: 00838f08 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12552: 009cda38 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12551: 00838f28 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12552: 009cda58 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12553: 0151c23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12554: 00838f84 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12554: 00838fa4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12555: 007a94a8 96 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12556: 014e2b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12557: 0151c9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12558: 00ad36e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12558: 00ad3700 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12559: 014ec6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12560: 014f46b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 12561: 009ef518 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12561: 009ef538 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12562: 014f3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12563: 004db528 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12564: 00acfea0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 12565: 0095e7fc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 12564: 00acfec0 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12565: 0095e81c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12566: 0151b221 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12567: 0068f78c 572 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12568: 00ba7898 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12568: 00ba78b8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12569: 014e0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12570: 014f41f4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12571: 014e809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12572: 0151c3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12573: 00b4a4cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12573: 00b4a4ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12574: 0151c20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12575: 0143e80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12576: 013ba3e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12577: 014e6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12578: 014e845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12579: 006e6a28 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12580: 0083f588 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12580: 0083f5a8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12581: 00648560 4240 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12582: 00823584 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12583: 00b72c1c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12582: 008235a4 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12583: 00b72c3c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12584: 0143e788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12585: 00408bf4 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12586: 00addae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12586: 00addb08 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12587: 0151b92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12588: 014eca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12589: 00b0bc24 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 12590: 0094faa0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 12589: 00b0bc44 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12590: 0094fac0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12591: 0151c332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 12592: 00953588 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12593: 0083f618 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12592: 009535a8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 12593: 0083f638 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12594: 0151bb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12595: 0151be76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12596: 006a48e0 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12597: 0151ca7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12598: 0048c4c4 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12599: 00aa3640 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12599: 00aa3660 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12600: 006931c4 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12601: 014ea4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12602: 00a83a84 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12602: 00a83aa4 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12603: 0151b394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12604: 014e3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12605: 00686128 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12606: 0151cec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12607: 014eb848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12608: 0068ddf4 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12609: 0151d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12610: 007bb93c 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12610: 007bb950 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12611: 014e4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12612: 00673018 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12613: 01433cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12614: 0151b29d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12615: 0083f6a8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12616: 00a80f0c 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12615: 0083f6c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12616: 00a80f2c 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12617: 0151cc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12618: 0151c2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12619: 004db948 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12620: 0151ccc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12621: 014ee230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12622: 014f2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12623: 00b73544 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12623: 00b73564 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12624: 0151cc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12625: 01416e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12626: 00b784ac 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12626: 00b784cc 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12627: 00326244 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12628: 002bae64 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12629: 014f4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12630: 0151cde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12631: 0151d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12632: 0151b286 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12633: 0151b502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12634: 00516c94 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12635: 014e870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12636: 0151cd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12637: 00b14a04 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12638: 00b72d1c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12639: 00851304 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12640: 00ae31a0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12637: 00b14a24 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12638: 00b72d3c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12639: 00851324 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12640: 00ae31c0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12641: 014eb2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12642: 0151bb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12643: 003f69b8 180 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12644: 00623ed0 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12645: 0151b4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12646: 0151bf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 12647: 0095e2d0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12648: 00b3f844 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12647: 0095e2f0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 12648: 00b3f864 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12649: 014ebd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 12650: 00970ccc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 12650: 00970cec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12651: 00655c80 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12652: 002d16b8 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12653: 014e07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12654: 009209e0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12655: 00ae0c58 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12654: 00920a00 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12655: 00ae0c78 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12656: 0151c9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12657: 0151b7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12658: 008b5dc8 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12658: 008b5de8 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12659: 007043b4 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12660: 014eef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12661: 014ea0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12662: 014ea5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12663: 009711ac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12664: 00851d48 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12663: 009711cc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 12664: 00851d68 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12665: 006b2dbc 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12666: 009e4394 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12667: 00adbd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12666: 009e43b4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12667: 00adbd48 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12668: 014e2548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12669: 002d2488 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12670: 009ef978 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12670: 009ef998 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12671: 0151d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12672: 014f0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12673: 00b262a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12673: 00b262c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12674: 0151ce00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12675: 01417390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12676: 002eb6d0 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12677: 00b3ac28 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12677: 00b3ac48 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12678: 014ebdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12679: 014e5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12680: 014f3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 12681: 0097112c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 12681: 0097114c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12682: 006abee4 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12683: 00ac0224 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12683: 00ac0244 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12684: 0151ca20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12685: 014e6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12686: 0036c0e4 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12687: 006abb50 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12688: 0151c388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12689: 0151ca30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12690: 01455180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12696,360 +12696,360 @@ │ │ │ │ 12692: 014e6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12693: 014e218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12694: 0151c776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12695: 014de818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12696: 0151c300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12697: 0151cd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12698: 006b6004 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12699: 00b18938 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12699: 00b18958 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12700: 0145572c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12701: 00b77de0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12701: 00b77e00 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12702: 0151dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12703: 00ad37f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12703: 00ad3814 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12704: 014f1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12705: 002fa974 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 12706: 0095e5e0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 12706: 0095e600 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12707: 014e47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12708: 0151d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12709: 0040db14 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12710: 014f0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 12711: 0030c0f4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12712: 01455498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12713: 014df4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12714: 007037c4 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12715: 0151cbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12716: 0151de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12717: 005161c8 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12718: 0151bd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12719: 00975d54 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12719: 00975d74 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12720: 01433bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12721: 014f1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12722: 014ecae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12723: 00ba6314 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12724: 008c5968 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12725: 009bcf40 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12723: 00ba6334 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12724: 008c5988 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12725: 009bcf60 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12726: 002baf64 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12727: 006b237c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12728: 00975714 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12728: 00975734 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12729: 0151b30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12730: 008ecda4 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12730: 008ecdc4 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12731: 007af5f4 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12732: 0031a6e8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12733: 014560f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12734: 00b8a058 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12735: 00aa28f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12734: 00b8a078 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12735: 00aa2914 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12736: 014e2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12737: 014de5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12738: 014e4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12739: 002c575c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12740: 014edee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12741: 00b144e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12741: 00b14504 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12742: 014e410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12743: 01456200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12744: 014e74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12745: 014e89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12746: 0094fb38 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12746: 0094fb58 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12747: 014edfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12748: 00b6ba74 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12748: 00b6ba94 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12749: 0151cbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12750: 002a1bd8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12751: 0151b2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12752: 014e0580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12753: 0079219c 108 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 12754: 0151cc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12755: 0145617c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12756: 014e3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12757: 00950f84 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12757: 00950fa4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12758: 00490b08 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12759: 013bc648 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12760: 014f494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12761: 0151d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12762: 00b87d50 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12762: 00b87d70 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12763: 014f2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12764: 014e53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12765: 004a2094 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12766: 0151b27d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12767: 002e0388 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12768: 00ae9e60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12768: 00ae9e80 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12769: 0151c3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12770: 0151bcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12771: 0151c780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12772: 00900f10 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12773: 00ae6030 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12774: 00b5f898 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12772: 00900f30 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12773: 00ae6050 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12774: 00b5f8b8 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12775: 0057ad60 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12776: 0151cd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12777: 014df21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12778: 00ae6758 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12779: 0089bb18 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12778: 00ae6778 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12779: 0089bb38 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12780: 0151b6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12781: 0083e264 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 12782: 00aa6184 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12783: 009338a0 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12781: 0083e284 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 12782: 00aa61a4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12783: 009338c0 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12784: 014e1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12785: 00658314 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12786: 014e3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12787: 00b75660 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12788: 009ec3e0 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12789: 009047a8 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12787: 00b75680 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12788: 009ec400 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12789: 009047c8 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12790: 0151ca18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12791: 00847080 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ - 12792: 0095872c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12791: 008470a0 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 12792: 0095874c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12793: 0151c33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12794: 0151b928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12795: 0151cbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12796: 00b8e250 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12796: 00b8e270 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12797: 00decc74 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12798: 014ea91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 12799: 00957974 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12799: 00957994 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12800: 00568ea0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12801: 014f07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12802: 0151b56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 12803: 00847334 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 12803: 00847354 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 12804: 014e9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12805: 008a40f4 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12805: 008a4114 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12806: 014f4888 100 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_target_trace_events_trace_events │ │ │ │ 12807: 0151c4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12808: 014f49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12809: 014de244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12810: 014e7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12811: 00ad6dfc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12811: 00ad6e1c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12812: 002c0a28 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12813: 0094e5ac 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12814: 00b21d88 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12815: 00ab7b0c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12816: 00addcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12813: 0094e5cc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12814: 00b21da8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12815: 00ab7b2c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12816: 00addcd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12817: 0151c3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12818: 00b2bcd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12819: 008f9620 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12818: 00b2bcf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12819: 008f9640 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12820: 014ed1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12821: 0151c09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ - 12822: 0086d9b4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ + 12822: 0086d9d4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 12823: 0151b506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12824: 00329844 160 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12825: 00ab6c74 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12825: 00ab6c94 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12826: 004117d0 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ - 12827: 0086d978 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ + 12827: 0086d998 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 12828: 014e6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12829: 014ecab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12830: 0151d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 12831: 00845c30 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 12831: 00845c50 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 12832: 014e408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12833: 00525ce4 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12834: 0092fedc 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12834: 0092fefc 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12835: 0151d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12836: 008e345c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12836: 008e347c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12837: 0031c43c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12838: 014df3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12839: 008f0fb0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12839: 008f0fd0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12840: 0033ed24 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12841: 0151c19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12842: 014e1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ - 12843: 0086d9b0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ + 12843: 0086d9d0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 12844: 0151b482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ - 12845: 00870190 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ - 12846: 0086de6c 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ + 12845: 008701b0 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ + 12846: 0086de8c 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 12847: 0151cc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12848: 008fec34 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12848: 008fec54 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12849: 01418e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12850: 0036c2e4 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12851: 0151d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ - 12852: 0086dbac 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ - 12853: 008700fc 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 12854: 00845d94 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 12852: 0086dbcc 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ + 12853: 0087011c 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ + 12854: 00845db4 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 12855: 014eec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12856: 0151bae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12857: 002bb058 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12858: 002c2a94 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 12859: 0144d7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 12860: 00a9c22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12861: 00b19ad4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12860: 00a9c24c 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12861: 00b19af4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12862: 014f39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12863: 014e6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12864: 0151bfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12865: 00ba4174 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12865: 00ba4194 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12866: 014550fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 12867: 00a887b4 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ - 12868: 0086dd1c 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ - 12869: 00870154 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ + 12867: 00a887d4 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12868: 0086dd3c 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ + 12869: 00870174 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 12870: 0151d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12871: 00abdcf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12871: 00abdd18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12872: 006b3a80 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12873: 00a25504 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12873: 00a25524 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12874: 002b6cec 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12875: 01455624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 12876: 014e7a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12877: 014efdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12878: 00b74360 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12878: 00b74380 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12879: 0151c640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12880: 00b5b8d4 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12881: 00b1c0d0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12880: 00b5b8f4 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12881: 00b1c0f0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12882: 0151cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ - 12883: 0086caa8 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ + 12883: 0086cac8 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 12884: 0151d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12885: 0151c080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12886: 0062ff90 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12887: 00988114 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12888: 00b53168 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12887: 00988134 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12888: 00b53188 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 12889: 01455414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 12890: 00aa41c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12890: 00aa41e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 12891: 003c4020 116 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 12892: 00920988 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12893: 009c1240 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12892: 009209a8 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12893: 009c1260 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12894: 007b13b4 108 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ - 12895: 00920128 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12895: 00920148 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12896: 014e0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12897: 008e335c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12898: 0095ea38 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12899: 00b1ef4c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12897: 008e337c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12898: 0095ea58 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12899: 00b1ef6c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12900: 0151c4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12901: 01512b56 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12902: 014e0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12903: 0151ce36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12904: 014f1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12905: 0151cc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12906: 014f44e4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12907: 0151cd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12908: 00b1a564 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12908: 00b1a584 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12909: 0151c102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12910: 0142c014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 12911: 006d8b9c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ 12912: 014e2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 12913: 0098d3c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12914: 0086c5bc 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 12915: 009ed96c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12913: 0098d3e0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12914: 0086c5dc 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ + 12915: 009ed98c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12916: 002b8498 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12917: 00408adc 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12918: 00b8cbac 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12918: 00b8cbcc 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12919: 0151d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12920: 0151c236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12921: 0052467c 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12922: 00aee4fc 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12923: 009bcad8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12924: 00ab56f0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12922: 00aee51c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12923: 009bcaf8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12924: 00ab5710 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12925: 014ee610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12926: 014f2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12927: 01454418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 12928: 014eb808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12929: 00932204 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12929: 00932224 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12930: 014e4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12931: 0031f8d4 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12932: 00970150 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12932: 00970170 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12933: 0151b283 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12934: 00670484 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12935: 0151c644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12936: 0151d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12937: 01417de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12938: 00389ec0 148 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ - 12939: 0095cedc 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12939: 0095cefc 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12940: 0151b366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 12941: 0078892c 200 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 12942: 0143dfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 12943: 00a84d00 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12943: 00a84d20 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12944: 0151d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12945: 014ed388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12946: 0151de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12947: 009f3600 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12947: 009f3620 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12948: 0038c370 36 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 12949: 014f10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12950: 009179f0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12951: 0095c75c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12950: 00917a10 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12951: 0095c77c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12952: 0151b37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12953: 00958d54 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12953: 00958d74 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12954: 0028a768 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12955: 0043b1a0 1108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12956: 008f6f48 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12956: 008f6f68 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12957: 0143df48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ - 12958: 00974440 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12958: 00974460 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12959: 0060a900 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12960: 014e4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12961: 00b33e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12962: 009d1070 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12961: 00b33e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12962: 009d1090 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12963: 0151b3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12964: 006682d4 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12965: 0053a640 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12966: 0151b4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12967: 00b9bb10 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12968: 009f3780 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12967: 00b9bb30 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12968: 009f37a0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12969: 014eccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12970: 0084a2e8 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ + 12970: 0084a308 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 12971: 0143f0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 12972: 014f0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ - 12973: 0086e744 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ + 12973: 0086e764 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 12974: 0143dec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ 12975: 0151d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12976: 014ea61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12977: 014e6b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12978: 0031ea98 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12979: 0053a3c8 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12980: 00970738 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12980: 00970758 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12981: 0151c5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12982: 003e93d0 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12983: 00b73a4c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12983: 00b73a6c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12984: 0151d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12985: 0151d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12986: 007af3c4 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 12987: 00ba1c20 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12987: 00ba1c40 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12988: 002b8894 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12989: 0151d938 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12990: 0151c4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12991: 014f3f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12992: 013bc8ec 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12993: 002a2f2c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12994: 009fa16c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12994: 009fa18c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12995: 014f1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12996: 0151d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12997: 014ed9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12998: 0151b24e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12999: 00995634 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13000: 00aa2a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12999: 00995654 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13000: 00aa2a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13001: 0151d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13002: 014e954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13003: 013bdcfc 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13004: 01418c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 13005: 00964920 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13006: 00acfca0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 13007: 009e44c4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13005: 00964940 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 13006: 00acfcc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13007: 009e44e4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13008: 0151d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13009: 002c0a58 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13010: 0151d0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13011: 0034fd04 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13012: 008630d8 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13012: 008630f8 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13013: 006b604c 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13014: 00855dac 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13014: 00855dcc 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13015: 014e6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13016: 009947c4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13016: 009947e4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13017: 014f1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 13018: 00918068 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 13018: 00918088 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 13019: 014efec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13020: 0151c8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13021: 00add2e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13021: 00add304 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13022: 002bd56c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13023: 0151d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13024: 0056f32c 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13025: 00519904 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13026: 00abe4bc 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13026: 00abe4dc 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13027: 006c8dc0 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13028: 0151cade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13029: 00b11788 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13029: 00b117a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13030: 014e2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13031: 00afa26c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13032: 00ae6af0 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13033: 00856aa4 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13031: 00afa28c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13032: 00ae6b10 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13033: 00856ac4 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13034: 01425b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13035: 0068e240 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13036: 014f39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13037: 00488ec0 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13038: 00b8d5f0 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13038: 00b8d610 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13039: 0151be22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13040: 0151c21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13041: 0082c9d4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13041: 0082c9f4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13042: 0151b5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13043: 003f9048 720 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13044: 00b98fb0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13044: 00b98fd0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13045: 014f1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13046: 014e6e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13047: 014e00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13048: 0151b230 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13049: 014f2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13050: 0028c9a0 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13051: 014e7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13057,5441 +13057,5441 @@ │ │ │ │ 13053: 014ee670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13054: 0151c11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13055: 014e6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13056: 014549c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13057: 0151b8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13058: 014f187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13059: 0151c888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13060: 00a9f4a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13060: 00a9f4c0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13061: 01512b68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ 13062: 014547b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13063: 00b6acb4 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13063: 00b6acd4 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13064: 014f0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13065: 009209e8 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13065: 00920a08 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13066: 0151c008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13067: 0151b268 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13068: 0082cb3c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13068: 0082cb5c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13069: 014e3a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13070: 014e4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13071: 014dea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13072: 0151c232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13073: 0151cb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13074: 002d2fdc 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13075: 006135f8 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13076: 01454cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13077: 00b8fc4c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13078: 00addba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13077: 00b8fc6c 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13078: 00addbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13079: 014e6de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13080: 014e8bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13081: 0151d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13082: 0151bb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13083: 014e72e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13084: 004a2088 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13085: 0151d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13086: 0151ccac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 13087: 0091852c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 13087: 0091854c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 13088: 0151daf8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13089: 0151d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ - 13090: 00966a78 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13091: 009ebdf0 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 13092: 00857f74 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ + 13090: 00966a98 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 13091: 009ebe10 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13092: 00857f94 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ 13093: 0151c464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 13094: 0084edfc 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13095: 00aa4f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13096: 00ab2060 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13094: 0084ee1c 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ + 13095: 00aa4f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13096: 00ab2080 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13097: 0151cefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13098: 0151c4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13099: 009c10d8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13099: 009c10f8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13100: 014e3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13101: 00a27e08 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13101: 00a27e28 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13102: 014f4340 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13103: 00991760 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ - 13104: 0085851c 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ + 13103: 00991780 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13104: 0085853c 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ 13105: 014eeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 13106: 0095de20 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 13106: 0095de40 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13107: 0151c6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13108: 0151b4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 13109: 00959cb4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 13109: 00959cd4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13110: 005c2c40 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13111: 007f01f4 31920 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13111: 007f020c 31912 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13112: 0151cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13113: 0151ba62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13114: 0050a21c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13115: 0151d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13116: 014f3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13117: 004dc240 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13118: 0151c718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13119: 0151c8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13120: 00aab424 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13120: 00aab444 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13121: 01455078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13122: 0151d20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13123: 009b9514 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13124: 00b7d05c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13123: 009b9534 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13124: 00b7d07c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13125: 0151d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13126: 0145551c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ - 13127: 008bd8b8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 13127: 008bd8d8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13128: 0151b924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 13129: 0093981c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 13129: 0093983c 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13130: 014e2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13131: 0151c840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13132: 00b89da8 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 13133: 009193d4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 13132: 00b89dc8 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13133: 009193f4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13134: 0151cec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13135: 00b3b454 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13136: 0092a964 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13135: 00b3b474 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13136: 0092a984 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13137: 014e5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13138: 0151b52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13139: 00b9b3ec 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13139: 00b9b40c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13140: 003853d8 112 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13141: 0151c5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13142: 0151bfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13143: 006773f0 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13144: 00a88560 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13144: 00a88580 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13145: 0151caac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13146: 01455390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13147: 00b8dc70 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13147: 00b8dc90 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13148: 01457598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13149: 014ebd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13150: 00ac8a2c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13150: 00ac8a4c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13151: 014576a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13152: 002a7a48 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13153: 014ed608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13154: 014dd420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13155: 0151d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13156: 014e6c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13157: 009211e0 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13158: 00b90150 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13157: 00921200 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13158: 00b90170 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13159: 014dd5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13160: 009aac3c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13160: 009aac5c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13161: 014eef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13162: 0151ca7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13163: 0145761c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13164: 002db378 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13165: 00ac3a5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13166: 00b812dc 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 13167: 00955f38 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 13168: 008eed64 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13169: 008693c0 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13170: 00b54fa4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13165: 00ac3a7c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13166: 00b812fc 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13167: 00955f58 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 13168: 008eed84 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 13169: 008693e0 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13170: 00b54fc4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13171: 014ef644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13172: 0151d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13173: 00aa369c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13173: 00aa36bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13174: 004363f8 388 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13175: 00aa4ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13175: 00aa4d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13176: 002d30a8 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13177: 014deef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13178: 0142f194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13179: 0151b2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13180: 00b3754c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13180: 00b3756c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13181: 014e1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13182: 002d02ac 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13183: 00b02850 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13183: 00b02870 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13184: 0151b70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13185: 0151c9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13186: 014e364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13187: 014ee370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13188: 00b6f3e0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13189: 008986c8 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13188: 00b6f400 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13189: 008986e8 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13190: 01512b65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 13191: 0142f110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ - 13192: 0086bff4 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ + 13192: 0086c014 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13193: 0151de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13194: 0097b28c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13194: 0097b2ac 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13195: 0151d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13196: 0151c35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 13197: 008f2034 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13198: 00b328f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13197: 008f2054 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 13198: 00b32910 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13199: 005c6d1c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13200: 00b88c60 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13200: 00b88c80 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13201: 014e6cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13202: 00ad5204 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13202: 00ad5224 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13203: 0151d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13204: 014d6c68 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13205: 014f3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13206: 00ae6a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13206: 00ae6a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13207: 002c0a48 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13208: 00b5bb7c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13208: 00b5bb9c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13209: 0151cbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13210: 0151b5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13211: 0151bda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13212: 004db914 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13213: 0151c1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13214: 008b6760 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13214: 008b6780 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13215: 0142f08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13216: 013bd5c8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13217: 014f1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13218: 014df82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ - 13219: 0096c848 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13220: 008fb604 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13221: 00b2fa10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13219: 0096c868 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 13220: 008fb624 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13221: 00b2fa30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13222: 0151cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13223: 005c6200 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13224: 01427658 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13225: 00b8cf18 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13226: 00b30818 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13225: 00b8cf38 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13226: 00b30838 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13227: 006e6a54 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13228: 014e216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13229: 00a89f68 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13229: 00a89f88 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13230: 014e4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13231: 00549960 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13232: 014dd390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13233: 014f2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ - 13234: 00918000 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 13234: 00918020 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 13235: 0151c398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13236: 0151b245 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 13237: 0090b83c 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 13237: 0090b85c 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 13238: 014e0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 13239: 0051cd80 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 13240: 0151c066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 13241: 007056ac 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 13242: 0048f4c0 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 13243: 0151c092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 13244: 0151be0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13245: 014e2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13246: 0151d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13247: 0151c566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13248: 014ea06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 13249: 008ebf04 784 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 13249: 008ebf24 784 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13250: 0151bf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13251: 0151d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13252: 00d1c300 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13252: 00d1c320 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13253: 014f8688 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13254: 013bc9d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13255: 014df9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13256: 0151cb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13257: 0151d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13258: 002c8f28 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13259: 014e6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13260: 0151ca64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13261: 0151b8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13262: 00b54c00 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13262: 00b54c20 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13263: 014e34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13264: 00703810 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13265: 00b2fa80 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13265: 00b2faa0 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13266: 0062fcb0 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13267: 002c7bd0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13268: 00ab8964 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13269: 00b73f24 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13268: 00ab8984 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13269: 00b73f44 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13270: 014e4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13271: 0151c130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13272: 0048f60c 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13273: 002c9a38 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13274: 0151b940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13275: 00b3bef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13275: 00b3bf14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13276: 0151b512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13277: 00acf5a4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13277: 00acf5c4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13278: 014f39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13279: 0151ce84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13280: 014f2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13281: 00b8d694 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13281: 00b8d6b4 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13282: 013bd378 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13283: 0151c46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13284: 014e6c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 13285: 008f613c 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 13286: 0091dfe8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 13285: 008f615c 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 13286: 0091e008 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13287: 003f41dc 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13288: 014f3974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13289: 014e808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 13290: 00b97a4c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13290: 00b97a6c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13291: 0151deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13292: 014e7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13293: 0151bf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13294: 00b42250 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13294: 00b42270 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13295: 014558b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13296: 0141999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13297: 009ff4e4 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13297: 009ff504 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13298: 014eb1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13299: 003eee0c 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13300: 014e33bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13301: 00b7a614 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13301: 00b7a634 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13302: 002c6aa4 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13303: 005cdf50 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13304: 0151de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13305: 00af2538 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13306: 00d1bf04 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13307: 00b77f24 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13305: 00af2558 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13306: 00d1bf24 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13307: 00b77f44 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13308: 014f1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13309: 013bc2d8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13310: 0151d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13311: 0151bfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13312: 014dd660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13313: 013bdcb8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13314: 00b51850 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13314: 00b51870 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13315: 014e82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13316: 00934288 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13316: 009342a8 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13317: 014e7820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13318: 00acf3e4 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13318: 00acf404 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13319: 0151c8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13320: 0151d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13321: 0151b7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13322: 0081d1a0 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13323: 00af3278 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13324: 00995c10 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13322: 0081d1c0 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ + 13323: 00af3298 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13324: 00995c30 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13325: 0079158c 324 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13326: 009e26ac 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13326: 009e26cc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13327: 0151d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 13328: 00957ecc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 13328: 00957eec 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13329: 006dda98 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13330: 00b78514 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13330: 00b78534 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13331: 006f92e8 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ - 13332: 0085066c 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ + 13332: 0085068c 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13333: 002c0a50 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 13334: 00971244 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 13334: 00971264 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13335: 014158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ - 13336: 0081d2cc 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ + 13336: 0081d2ec 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13337: 014f4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13338: 014f3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13339: 0151b75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13340: 0151bffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13341: 0151dc08 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13342: 00b22b30 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13342: 00b22b50 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13343: 014e2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13344: 003047ac 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13345: 01428c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13346: 0151cc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13347: 0151b344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13348: 014e76c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13349: 00aa2bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13349: 00aa2bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13350: 0151cc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13351: 0151b80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13352: 014eb0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13353: 00b41674 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13353: 00b41694 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13354: 0066a038 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13355: 014e3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13356: 014de7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13357: 0081d274 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13358: 00b4189c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13357: 0081d294 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ + 13358: 00b418bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 13359: 0151d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13360: 00b2aabc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13360: 00b2aadc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13361: 01428d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13362: 0151cbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13363: 0151c382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 13364: 0086f5ec 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13365: 009ceb10 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13366: 00aec27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13367: 00b6893c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13364: 0086f60c 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ + 13365: 009ceb30 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13366: 00aec29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13367: 00b6895c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13368: 0151d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ - 13369: 008705ac 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ + 13369: 008705cc 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13370: 014f4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13371: 0151d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13372: 009f0070 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13372: 009f0090 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13373: 014f0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13374: 0151c69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13375: 014e95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 13376: 009192cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 13376: 009192ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13377: 00389494 64 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ - 13378: 0095e4b4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 13378: 0095e4d4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13379: 014f0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13380: 014d6c38 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13381: 00855784 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ - 13382: 00850a58 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ + 13381: 008557a4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13382: 00850a78 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13383: 01428c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13384: 00657fd8 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13385: 014f186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13386: 00b2de04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13386: 00b2de24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13387: 014f1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13388: 0141541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 13389: 00afb284 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 13389: 00afb2a4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 13390: 0151c62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13391: 0151c726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13392: 003fa238 20 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13393: 007b72ec 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13394: 00b6a020 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13393: 007b7300 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13394: 00b6a040 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13395: 006d9224 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13396: 00428d9c 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ - 13397: 008ef4d4 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 13397: 008ef4f4 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13398: 014f2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 13399: 00870440 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13400: 00b3f784 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13399: 00870460 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ + 13400: 00b3f7a4 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13401: 014f3f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13402: 00aa1dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13402: 00aa1df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13403: 014267e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13404: 00a3fd68 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13404: 00a3fd88 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13405: 014e8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13406: 008f8a7c 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13406: 008f8a9c 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13407: 014ea5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13408: 009edaf4 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13408: 009edb14 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13409: 014eb948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13410: 014e2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13411: 01414000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13412: 002bf2cc 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13413: 0151d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13414: 014df49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13415: 00b71b44 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13415: 00b71b64 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13416: 014dd830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13417: 00819b18 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13418: 00dbe038 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ - 13419: 0090d354 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 13417: 00819b38 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ + 13418: 00dbe058 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13419: 0090d374 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13420: 0144ed78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ - 13421: 0090b654 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 13421: 0090b674 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13422: 002b6bd0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 13423: 0084f2ec 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13424: 00b443a4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13423: 0084f30c 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ + 13424: 00b443c4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13425: 0151c444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13426: 0151d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13427: 00998b18 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13427: 00998b38 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13428: 014e857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13429: 014e53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13430: 0151c338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13431: 00ad3db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13431: 00ad3dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13432: 006d64f4 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ - 13433: 0081d0bc 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ + 13433: 0081d0dc 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13434: 014e5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13435: 0083b960 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13435: 0083b980 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13436: 014e8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13437: 002c1698 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13438: 014ed138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13439: 0070e75c 260 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13440: 0151c39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13441: 00927440 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13442: 0083b9c4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13441: 00927460 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13442: 0083b9e4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13443: 006b5254 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13444: 00b33c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13444: 00b33c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13445: 0151bd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ - 13446: 0081d178 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ + 13446: 0081d198 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13447: 014f4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13448: 0151ca84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13449: 009e0820 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13449: 009e0840 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13450: 0069e148 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13451: 006a3e78 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13452: 0028ae4c 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13453: 0151d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13454: 00b48268 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13454: 00b48288 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13455: 00718fe8 636 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13456: 014f3fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13457: 014f23b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13458: 00b0e258 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13459: 008b9ee4 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13458: 00b0e278 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13459: 008b9f04 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13460: 0151ceee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13461: 0151cc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13462: 006e9154 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ - 13463: 0081d134 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ + 13463: 0081d154 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13464: 0151c916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13465: 004068f4 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13466: 00baa990 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13466: 00baa9b0 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13467: 006abeec 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13468: 008536dc 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13469: 00ba6bac 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13468: 008536fc 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13469: 00ba6bcc 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13470: 0151ce0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13471: 0151c410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13472: 00acfde0 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13473: 009c03d8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13474: 00856444 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13472: 00acfe00 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13473: 009c03f8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13474: 00856464 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13475: 0151bae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13476: 00afba5c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13476: 00afba7c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13477: 002c6a04 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13478: 00709208 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13479: 0151b706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13480: 014ed678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13481: 009f3580 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13481: 009f35a0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13482: 0151b804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13483: 00b221e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13483: 00b22204 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13484: 014e224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 13485: 0151d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13486: 0082f2bc 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13486: 0082f2dc 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13487: 0151c3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 13488: 0095cec4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13489: 009b8254 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13488: 0095cee4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 13489: 009b8274 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13490: 0070cba4 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13491: 0043abac 348 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13492: 00b9b340 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 13493: 0096bb68 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13494: 00aec3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13495: 0082f3d4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13496: 00b1a6a0 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13497: 00b224d4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13492: 00b9b360 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13493: 0096bb88 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 13494: 00aec40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13495: 0082f3f4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13496: 00b1a6c0 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13497: 00b224f4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13498: 01413f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13499: 0151d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13500: 00b69c8c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13500: 00b69cac 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13501: 014e951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13502: 00594294 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13503: 014e1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 13504: 014f3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 13505: 00b1836c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13506: 00844890 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ - 13507: 0091c500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 13505: 00b1838c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13506: 008448b0 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13507: 0091c520 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13508: 00328498 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13509: 0151cb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13510: 002caf7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13511: 00b947e0 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13511: 00b94800 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13512: 00514184 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13513: 0151cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13514: 014f3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13515: 014dcce8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13516: 0151d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13517: 00ab46d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13517: 00ab46f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13518: 0151d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13519: 00ad39c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13519: 00ad39e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13520: 0037c798 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13521: 00322d8c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13522: 00ab84e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13522: 00ab8500 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13523: 0151de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13524: 002bdcd8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 13525: 0090b6d4 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13526: 0082f510 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13527: 00b2501c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13525: 0090b6f4 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 13526: 0082f530 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13527: 00b2503c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13528: 014f3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13529: 00844a78 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13529: 00844a98 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13530: 0151d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13531: 014f4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13532: 014ddc1c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13533: 00aa23ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13533: 00aa240c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13534: 0151b826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13535: 014dc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ - 13536: 0084c0a0 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ + 13536: 0084c0c0 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13537: 0151d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13538: 0151d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13539: 014e11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13540: 00aec55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13540: 00aec57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13541: 0143eba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13542: 014e9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13543: 0151be30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13544: 0151c2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13545: 00b96d34 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13546: 00b73e74 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13545: 00b96d54 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13546: 00b73e94 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13547: 014eb438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13548: 0143eb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13549: 014e4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13550: 014ea44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13551: 0151bf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13552: 002c2584 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13553: 014ebc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13554: 0151d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13555: 006b6150 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13556: 0151d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13557: 00701084 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13558: 0151b834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13559: 0142c11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13560: 008b697c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13561: 00adb348 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13560: 008b699c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13561: 00adb368 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13562: 00375794 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13563: 014f2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13564: 002c7914 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13565: 0151d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13566: 0143eaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13567: 003261e0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13568: 00b47c18 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13568: 00b47c38 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13569: 0031f4e0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13570: 014e4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13571: 0151baf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13572: 0151c61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13573: 00b40ba4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13574: 00b41788 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13573: 00b40bc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13574: 00b417a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 13575: 0151d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13576: 0151d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13577: 008d62b4 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13577: 008d62d4 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13578: 014f03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13579: 002ecee8 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13580: 014dfd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13581: 0085c174 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13581: 0085c194 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13582: 014f5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13583: 0151cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 13584: 00970994 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13585: 0085bfdc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ - 13586: 0086c484 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13587: 00b66dfc 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13584: 009709b4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 13585: 0085bffc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13586: 0086c4a4 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ + 13587: 00b66e1c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13588: 00510b38 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13589: 002cb3a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13590: 002bbcf4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13591: 00a9421c 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13592: 00b022b4 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13593: 00b3f498 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13591: 00a9423c 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13592: 00b022d4 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13593: 00b3f4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13594: 014e227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13595: 009ab260 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13595: 009ab280 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13596: 0151d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13597: 014eb618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13598: 00989044 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13598: 00989064 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13599: 014e9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13600: 013bc208 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13601: 014e7170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13602: 00380f40 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13603: 0151cc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13604: 0085c0a8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13604: 0085c0c8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13605: 0048e590 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13606: 00aa26cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 13607: 008e42a8 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 13606: 00aa26ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13607: 008e42c8 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13608: 014dfd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13609: 0151bf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13610: 01513d44 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13611: 00a492ec 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13611: 00a4930c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13612: 014df46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13613: 0151cb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13614: 0151cd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13615: 00b8b8e4 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13615: 00b8b904 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13616: 00667bcc 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13617: 0151d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13618: 007b0828 112 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13619: 00aeb6e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13619: 00aeb708 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13620: 0069ce80 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13621: 0151bcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13622: 00b3ce80 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13623: 00acdbec 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13622: 00b3cea0 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13623: 00acdc0c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13624: 0151baae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13625: 01417f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13626: 00ad423c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13626: 00ad425c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13627: 003220ec 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ - 13628: 0084b2d4 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ + 13628: 0084b2f4 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13629: 002c6b18 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13630: 006e5da8 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13631: 0151ba92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13632: 0151bcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13633: 00ae1b28 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13633: 00ae1b48 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13634: 005ca200 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13635: 0067eb38 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13636: 014499f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13637: 0151c5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13638: 0151c5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13639: 002be46c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13640: 00b234c0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13640: 00b234e0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13641: 01417ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13642: 014efe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13643: 01449af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13644: 00ae7220 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 13645: 0091c1dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 13644: 00ae7240 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13645: 0091c1fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13646: 014df4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13647: 01413ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13648: 014dd520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13649: 0151d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13650: 014f0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13651: 014dd670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13652: 01438fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13653: 0151c772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13654: 009295e4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13654: 00929604 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13655: 014eb888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13656: 006e06d4 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13657: 01445c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13658: 009209d8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13658: 009209f8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13659: 01449a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13660: 0151c5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13661: 01445a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13662: 01438f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13663: 00827eb4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13663: 00827ed4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13664: 014e0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13665: 0053e49c 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13666: 00b4e5b4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13667: 00ba6c6c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13666: 00b4e5d4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13667: 00ba6c8c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13668: 004e04e4 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13669: 00703cd8 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13670: 01445b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ - 13671: 00918aec 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 13671: 00918b0c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 13672: 004da654 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13673: 0151cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 13674: 00970280 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13675: 00ba3c1c 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13674: 009702a0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 13675: 00ba3c3c 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13676: 00704198 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13677: 014e64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13678: 00b97d70 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13679: 0097b10c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13680: 00b735c0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13681: 009963c8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13682: 00844c6c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13678: 00b97d90 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13679: 0097b12c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13680: 00b735e0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13681: 009963e8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13682: 00844c8c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13683: 014de898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13684: 002d5e90 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13685: 0143727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13686: 00d4017c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13687: 00851470 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13686: 00d4019c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13687: 00851490 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13688: 005bcb10 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13689: 00b9678c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13689: 00b967ac 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13690: 0059e408 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13691: 0060cf2c 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13692: 00acfa8c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13692: 00acfaac 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13693: 014e19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13694: 0066d488 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13695: 01445b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13696: 01438ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13697: 0151b7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13698: 013bc87c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13699: 01455de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13700: 00b79008 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13700: 00b79028 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13701: 006b6504 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13702: 014e62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13703: 00844e5c 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13703: 00844e7c 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13704: 0151c738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13705: 014371f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13706: 0151c27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13707: 00afcb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13707: 00afcb4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13708: 002d8ef0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13709: 00b5ce28 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13709: 00b5ce48 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13710: 0068ded8 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13711: 0043c42c 100 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13712: 00657ea4 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13713: 009ff1c0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13713: 009ff1e0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13714: 013ba420 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13715: 006b1e98 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13716: 0142bf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13717: 0085bf10 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13717: 0085bf30 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13718: 0151cea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13719: 0151d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13720: 0151bf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13721: 014eedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13722: 002d119c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13723: 008374d0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13723: 008374f0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13724: 013bd4fc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13725: 0085bd60 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13725: 0085bd80 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13726: 0151deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13727: 009f9930 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 13728: 00917bc8 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 13727: 009f9950 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13728: 00917be8 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 13729: 006b0de4 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13730: 0036ca24 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13731: 0151c310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13732: 00ba1a80 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13733: 00b47150 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13732: 00ba1aa0 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13733: 00b47170 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13734: 0060d920 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 13735: 00915cfc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13736: 00837570 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13737: 00aebd24 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13735: 00915d1c 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 13736: 00837590 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13737: 00aebd44 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13738: 01418938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13739: 002a250c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13740: 0143a0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13741: 00b94d20 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13741: 00b94d40 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13742: 0151c24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13743: 0144c018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13744: 014e346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13745: 014e802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13746: 01425fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13747: 0085be38 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13747: 0085be58 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13748: 014f1e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13749: 014e4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13750: 0151d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13751: 0151b7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13752: 0143a060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13753: 0151cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13754: 00920ba0 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13754: 00920bc0 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13755: 0151c460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13756: 0151de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13757: 014ed028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13758: 00a978c4 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13758: 00a978e4 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13759: 00343c50 200 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 13760: 006aba64 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13761: 00a81804 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13761: 00a81824 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13762: 014f2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13763: 00af3fcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 13764: 00837628 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 13763: 00af3fec 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13764: 00837648 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 13765: 013bc314 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13766: 00b1a16c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 13767: 007bbd04 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ - 13768: 0081abfc 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ + 13766: 00b1a18c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13767: 007bbd18 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 13768: 0081ac1c 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 13769: 014f4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13770: 00b3c53c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13771: 009329a0 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13770: 00b3c55c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13771: 009329c0 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13772: 0151bdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13773: 014df77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 13774: 014ddafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13775: 00523fcc 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13776: 00b25f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13777: 00b98e9c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13776: 00b25f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13777: 00b98ebc 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13778: 002cb824 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13779: 01410850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13780: 01439fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 13781: 002b3b10 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13782: 0151c56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 13783: 01449b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 13784: 009b1310 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13785: 0093e8bc 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13784: 009b1330 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13785: 0093e8dc 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13786: 01449c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 13787: 0151be68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13788: 002a42a8 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13789: 00b0d398 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13790: 009ece08 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13791: 00a88534 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13789: 00b0d3b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13790: 009ece28 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13791: 00a88554 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13792: 014f0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13793: 0032202c 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13794: 004a07a4 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13795: 0151d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13796: 00b19024 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13796: 00b19044 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13797: 014f10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13798: 014e7240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13799: 00b2bc74 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13799: 00b2bc94 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13800: 014e84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 13801: 009ebf08 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13801: 009ebf28 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13802: 01449c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ - 13803: 008eb348 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13803: 008eb368 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13804: 0151c44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13805: 00511c58 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13806: 002c71b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13807: 0151d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13808: 014e84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13809: 014e6ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13810: 0151d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13811: 00671cb4 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13812: 00b3c008 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13812: 00b3c028 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13813: 014e6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13814: 002cad70 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13815: 0151d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13816: 006a4c0c 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13817: 013ba414 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13818: 0151c106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13819: 002ed020 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13820: 0085a268 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ - 13821: 0093d81c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13822: 00b5c170 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13823: 00af39f0 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13820: 0085a288 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 13821: 0093d83c 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13822: 00b5c190 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13823: 00af3a10 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13824: 014e3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13825: 00acbfd4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13826: 009962ac 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 13827: 0085a0e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 13825: 00acbff4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13826: 009962cc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13827: 0085a108 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 13828: 014e381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13829: 00568e8c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13830: 008b67f4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13830: 008b6814 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13831: 0151b632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13832: 0151c386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13833: 00b6f524 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13833: 00b6f544 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13834: 014e0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13835: 00b1a960 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13836: 0098a0ec 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13835: 00b1a980 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13836: 0098a10c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13837: 013bd914 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13838: 00b71a9c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13838: 00b71abc 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13839: 0151cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13840: 0144c228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 13841: 01439f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 13842: 009cf770 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13842: 009cf790 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13843: 00678008 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13844: 00984008 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13845: 00989f54 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13844: 00984028 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13845: 00989f74 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13846: 0032f3bc 1460 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 13847: 0085a1a8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 13847: 0085a1c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 13848: 007020b0 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13849: 00aa657c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13849: 00aa659c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13850: 002c994c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13851: 01439ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 13852: 002d445c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13853: 00b00868 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13853: 00b00888 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13854: 014e854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13855: 014ec9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13856: 002c0a98 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13857: 003ffd68 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13858: 01414e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13859: 00b33fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13860: 00b332ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13859: 00b34004 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13860: 00b3330c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13861: 0151bc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13862: 0151c0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13863: 00b7c0c8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13863: 00b7c0e8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13864: 002d7244 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13865: 002ca4c8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13866: 003810a0 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13867: 0036db14 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13868: 00a9d524 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13868: 00a9d544 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13869: 00375330 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13870: 0065fe0c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13871: 0089328c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13871: 008932ac 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13872: 01410e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13873: 01439e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 13874: 014f3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13875: 01418ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13876: 0151b26c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ - 13877: 0084fd10 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ + 13877: 0084fd30 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 13878: 00780864 1616 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 13879: 0151d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13880: 014e962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13881: 00372d94 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13882: 00a991c4 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13882: 00a991e4 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13883: 0151d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13884: 00920608 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13885: 008e1c34 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13886: 009750a8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13884: 00920628 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13885: 008e1c54 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13886: 009750c8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13887: 014dd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13888: 0066f088 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13889: 014eb448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13890: 0052f724 12 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 13891: 0036eaf4 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13892: 002c559c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13893: 00927a40 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13893: 00927a60 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13894: 014e07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13895: 01410640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13896: 01418830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13897: 006b60b8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13898: 007b09e8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 13899: 0151b50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13900: 0151b408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13901: 00609f9c 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13902: 014e971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13903: 00ad8960 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13904: 00b42198 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13905: 009ed134 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13903: 00ad8980 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13904: 00b421b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13905: 009ed154 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13906: 002c7260 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13907: 014154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13908: 0151bb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13909: 014eb488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13910: 0151d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13911: 0143ea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 13912: 014e371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13913: 002cb190 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 13914: 0151b7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 13915: 014e407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13916: 014dda30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13917: 0143e998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 13918: 007c050c 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 13918: 007c0520 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 13919: 014ddb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13920: 004dc1f0 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13921: 01455bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 13922: 014e60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13923: 0151c59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13924: 00b9e038 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13924: 00b9e058 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13925: 014e7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13926: 0151d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13927: 0151b45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13928: 0151b42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13929: 008e35c8 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13930: 00b02944 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13929: 008e35e8 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13930: 00b02964 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13931: 014e77e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13932: 014e7210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13933: 006d7fe0 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13934: 0151cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13935: 004e1974 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13936: 0070522c 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13937: 00dafff8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13937: 00db0018 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13938: 002bfa44 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13939: 013bc918 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 13940: 0082ca88 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 13940: 0082caa8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 13941: 00657df8 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13942: 002c5468 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13943: 0151b6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13944: 0143e914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 13945: 014e9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13946: 00700eb4 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13947: 014e0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13948: 0151c7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13949: 00adbadc 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13949: 00adbafc 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13950: 014dd6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13951: 0151d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13952: 014eddf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13953: 014e39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13954: 0151de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13955: 014e830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13956: 00ad7ed8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13956: 00ad7ef8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13957: 0151b9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13958: 014f1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13959: 014dd150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13960: 01414dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13961: 00b52170 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13961: 00b52190 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13962: 0151c614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13963: 0151ceea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 13964: 0082cbf0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 13964: 0082cc10 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 13965: 0151d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13966: 014e1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13967: 0067922c 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13968: 014e6cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13969: 00bad5c8 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13969: 00bad5e8 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13970: 014e7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13971: 0151c77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13972: 00b41f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13972: 00b41f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13973: 014e6ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13974: 014ebd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13975: 014edf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13976: 0151b914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13977: 014df93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 13978: 014e8c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13979: 014e384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13980: 0151d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13981: 013ba3f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13982: 0151d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13983: 014f3964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13984: 014308c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ - 13985: 00941a54 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13985: 00941a74 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13986: 002b6478 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13987: 00506b44 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13988: 00b93d7c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13989: 008d64a0 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13988: 00b93d9c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13989: 008d64c0 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13990: 01430844 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 13991: 014f10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13992: 014df91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 13993: 0151bd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13994: 0151c37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13995: 01454394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 13996: 01410c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13997: 014f40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13998: 00aec220 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13998: 00aec240 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13999: 014e7aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14000: 00a93184 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14000: 00a931a4 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14001: 014ece18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14002: 0151d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14003: 002beb74 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14004: 00a9d430 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 14005: 008f3938 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 14004: 00a9d450 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14005: 008f3958 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14006: 0151c7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14007: 0151b7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14008: 00b5c498 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14008: 00b5c4b8 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14009: 014e2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14010: 014e67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14011: 0151be94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14012: 014e87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14013: 0142bcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14014: 014307c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14015: 0151cbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14016: 014f52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14017: 0050f428 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14018: 0151c7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14019: 009ca244 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14019: 009ca264 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14020: 014f4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14021: 0036f7dc 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14022: 002d8248 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14023: 00b9182c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14023: 00b9184c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14024: 0051e5d0 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14025: 01440b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14026: 014e0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14027: 00665900 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14028: 00639e7c 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 14029: 0091aea8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 14029: 0091aec8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14030: 0036c3ac 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14031: 014dd340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14032: 002cbee8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14033: 00b8d618 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14033: 00b8d638 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14034: 0151be52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14035: 00adc954 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14035: 00adc974 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14036: 01418cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14037: 00afe59c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14037: 00afe5bc 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14038: 01427e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14039: 00b18dd0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14039: 00b18df0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14040: 014e42dc 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14041: 00921508 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14041: 00921528 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14042: 014e5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14043: 00864db8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14044: 00ad0440 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14043: 00864dd8 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14044: 00ad0460 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14045: 005252bc 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14046: 003728d0 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14047: 00859cfc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14048: 00ad4790 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14049: 00aa3754 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14047: 00859d1c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14048: 00ad47b0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14049: 00aa3774 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14050: 014eb468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14051: 00b74be8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14052: 00864a94 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14051: 00b74c08 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14052: 00864ab4 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14053: 0043ad08 316 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14054: 01427e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14055: 014e5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14056: 0151d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14057: 0051a2ac 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14058: 0151b5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14059: 00b381cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 14060: 00950984 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14061: 00b5c984 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14059: 00b381ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14060: 009509a4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 14061: 00b5c9a4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14062: 00670a9c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14063: 002c7304 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14064: 014deb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14065: 014ecfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14066: 014dcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14067: 00b495e0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14067: 00b49600 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14068: 0151b3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14069: 0151cd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14070: 002cb5d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14071: 00864c14 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14072: 00ab8fa4 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14071: 00864c34 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14072: 00ab8fc4 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14073: 00380448 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14074: 01414210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ - 14075: 0081ae08 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ + 14075: 0081ae28 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14076: 014e95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14077: 014ec868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14078: 008621f4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14079: 0086240c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14078: 00862214 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14079: 0086242c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14080: 014ee0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14081: 0151c29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14082: 00aecfc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14083: 00b1d5cc 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14082: 00aecfe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14083: 00b1d5ec 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14084: 005be124 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 14085: 0060c2e0 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 14086: 009cd7f8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14086: 009cd818 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14087: 0151d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14088: 008622a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14088: 008622c8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14089: 0053bf34 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14090: 01423cb8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14091: 014de6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14092: 00aa46c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14092: 00aa46e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14093: 006c8ac0 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14094: 014f0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14095: 0151be0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14096: 014f0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14097: 00ab3068 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14097: 00ab3088 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14098: 0144bd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14099: 006e7050 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14100: 0086235c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ - 14101: 0084ff4c 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14102: 00b8a138 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14100: 0086237c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14101: 0084ff6c 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ + 14102: 00b8a158 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14103: 014e399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14104: 01414d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14105: 0066d584 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14106: 014f0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14107: 00435304 152 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14108: 00ae0460 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14108: 00ae0480 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14109: 014f50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14110: 0038add4 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14111: 014ec788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14112: 0054cff0 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ - 14113: 0081a354 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ + 14113: 0081a374 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14114: 014dcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14115: 0151c934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ - 14116: 0081a468 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ + 14116: 0081a488 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14117: 0151b584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14118: 009c0fb0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14118: 009c0fd0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14119: 002d46f4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14120: 00ab5100 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14120: 00ab5120 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14121: 0151bc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14122: 0151b9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14123: 0151b620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 14124: 0091eb5c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 14124: 0091eb7c 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14125: 002cc2a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14126: 0052d594 280 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14127: 00b57930 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14127: 00b57950 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14128: 002d9808 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14129: 00b2815c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14129: 00b2817c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14130: 0151daf0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14131: 009c419c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14131: 009c41bc 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14132: 014f2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14133: 00afcc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14133: 00afcc60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14134: 00331a74 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14135: 002cf0d8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14136: 014f1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14137: 014e7790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14138: 0151d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14139: 00b17e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 14140: 009166d4 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 14139: 00b17e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14140: 009166f4 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14141: 005c5d44 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14142: 0051f570 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14143: 0151cb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14144: 00aa8840 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14145: 00b28214 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14144: 00aa8860 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14145: 00b28234 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14146: 0050ea90 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14147: 002e021c 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14148: 014df8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14149: 014f0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14150: 00514538 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14151: 004dc2dc 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14152: 00324748 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14153: 0151bb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14154: 006ba368 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14155: 00a86968 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14155: 00a86988 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14156: 0151b428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14157: 00b17e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14157: 00b17e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14158: 006fcb18 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 14159: 014e5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14160: 01417b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 14161: 0093ae00 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 14161: 0093ae20 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14162: 0141418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 14163: 0091aad8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 14163: 0091aaf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14164: 006f2cb0 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14165: 0036a608 44 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14166: 00ab4dd0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14166: 00ab4df0 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14167: 00788a58 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14168: 00a82544 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14168: 00a82564 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 14169: 00524760 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14170: 014eff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14171: 0151c02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14172: 014ee720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14173: 014eab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14174: 0038c394 68 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14175: 006a73bc 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14176: 00ad40d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14177: 00b4305c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14178: 00918bd8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 14179: 00b22354 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14176: 00ad40f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14177: 00b4307c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14178: 00918bf8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 14179: 00b22374 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14180: 014e3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14181: 0151b754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14182: 0151d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14183: 00aae0b4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14183: 00aae0d4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14184: 0151c306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14185: 014e1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14186: 00a04bb4 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14186: 00a04bd4 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14187: 0028a2e4 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14188: 002c19f8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14189: 0036bd7c 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14190: 00aaa4b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14190: 00aaa4d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14191: 014ebf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14192: 003e9afc 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14193: 0151cdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14194: 0151c170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 14195: 00850040 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ - 14196: 009709d0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14197: 0093690c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14195: 00850060 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ + 14196: 009709f0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 14197: 0093692c 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14198: 0151c67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14199: 0088949c 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14199: 008894bc 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14200: 0151d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14201: 00b52e80 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14202: 0082a398 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14201: 00b52ea0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14202: 0082a3b8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14203: 014e355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14204: 0151bdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14205: 0151dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14206: 0151c2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14207: 00b7c0f4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14207: 00b7c114 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14208: 014f4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14209: 0082a520 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14209: 0082a540 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14210: 0151d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14211: 00ae22ec 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14212: 00b023f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14213: 009cdaa4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14211: 00ae230c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14212: 00b02414 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14213: 009cdac4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14214: 0151c942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14215: 0065eb40 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14216: 00aa2f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14216: 00aa2f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14217: 013b7a44 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14218: 014f00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14219: 00b399a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14220: 0092d8c0 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14219: 00b399c0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14220: 0092d8e0 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14221: 014f39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14222: 0151d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14223: 008273dc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14223: 008273fc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14224: 002c09f8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14225: 014e4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14226: 009bdb88 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14226: 009bdba8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14227: 013bc3a8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14228: 0151c48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14229: 013bc1bc 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14230: 014eb270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14231: 00930edc 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14231: 00930efc 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14232: 014e1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14233: 014f4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14234: 0151d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14235: 00827450 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14236: 0082a698 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14235: 00827470 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14236: 0082a6b8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14237: 014dd9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14238: 00995018 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14239: 0099b620 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14238: 00995038 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14239: 0099b640 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14240: 014ef0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14241: 00a01268 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14242: 00b5d7c4 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14241: 00a01288 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14242: 00b5d7e4 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14243: 014f4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 14244: 00b3baa0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14244: 00b3bac0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14245: 0151bcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14246: 014dfed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14247: 014f2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14248: 0151d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14249: 00380fa8 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14250: 0082a45c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14251: 00b6d19c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 14252: 008eea04 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14253: 00850b30 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14254: 008274c4 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14250: 0082a47c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14251: 00b6d1bc 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14252: 008eea24 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 14253: 00850b50 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14254: 008274e4 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14255: 0151d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14256: 014f25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14257: 0151c576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14258: 013ba390 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14259: 0082a5dc 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ - 14260: 00962b78 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 14259: 0082a5fc 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14260: 00962b98 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14261: 00413708 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14262: 014f4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14263: 014281b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14264: 009cfe74 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14264: 009cfe94 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14265: 014e2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14266: 0151d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14267: 00342afc 156 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14268: 0151b868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 14269: 008f5744 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 14269: 008f5764 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14270: 014f1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14271: 0151d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14272: 002cc674 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14273: 00b78874 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14274: 00b5caec 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14273: 00b78894 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14274: 00b5cb0c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14275: 0151cd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14276: 0151cb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14277: 00a39738 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14277: 00a39758 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14278: 014ece08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14279: 0151c084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14280: 0151cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14281: 00b885a4 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14282: 00ba4958 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14283: 00ab3888 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14284: 00b53e44 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14285: 0082a740 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14286: 009fa680 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14281: 00b885c4 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14282: 00ba4978 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14283: 00ab38a8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14284: 00b53e64 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14285: 0082a760 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14286: 009fa6a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14287: 014edd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14288: 01416eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14289: 014dd580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14290: 014e80bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14291: 002d64b4 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14292: 0151b2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14293: 0032ecd0 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14294: 007d4408 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14294: 007d4438 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14295: 0151b458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14296: 00aac1dc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14296: 00aac1fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14297: 01427970 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14298: 00ba6b90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14298: 00ba6bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14299: 006d9ab4 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14300: 002d62a4 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 14301: 00ae68c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14301: 00ae68e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14302: 014e6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14303: 0151c034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14304: 00833c34 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14305: 00a9e1a8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14304: 00833c54 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14305: 00a9e1c8 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14306: 014ebc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14307: 014f3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14308: 0143cb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14309: 00b01d94 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14309: 00b01db4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14310: 014e979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14311: 009e44e4 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14311: 009e4504 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14312: 013bc180 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14313: 0151c4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14314: 01414108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14315: 00b29254 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14316: 00ae686c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14317: 00833c9c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14315: 00b29274 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14316: 00ae688c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14317: 00833cbc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14318: 0151c6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14319: 006b332c 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14320: 00b475a4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14320: 00b475c4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14321: 014e0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ 14322: 0144c8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_b │ │ │ │ - 14323: 00d1c444 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14323: 00d1c464 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14324: 014dfe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14325: 014ded30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14326: 014dee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14327: 00991568 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14327: 00991588 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14328: 014e77a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 14329: 002d6694 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14330: 014ed368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14331: 01436a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14332: 002c906c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14333: 014ecec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14334: 01417414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14335: 0151d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14336: 00afe39c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14336: 00afe3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14337: 014e4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14338: 014e3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 14339: 00970364 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14340: 00833d2c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14341: 009c1064 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14342: 00ad54b4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14339: 00970384 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 14340: 00833d4c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14341: 009c1084 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14342: 00ad54d4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14343: 00331a80 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14344: 00684eb8 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 14345: 00850094 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ + 14345: 008500b4 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14346: 0151b412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14347: 014369b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14348: 004133a8 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14349: 0151c51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14350: 0151baa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14351: 0083ba4c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14351: 0083ba6c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14352: 0151b6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14353: 002c9b8c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 14354: 008504b0 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14355: 00b5b648 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14354: 008504d0 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ + 14355: 00b5b668 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14356: 0151cdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14357: 0083bab8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14357: 0083bad8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14358: 00519464 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14359: 0144156c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14360: 005bc918 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14361: 00aa9d34 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14361: 00aa9d54 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14362: 0142b960 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14363: 014e1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14364: 00a376d0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14364: 00a376f0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14365: 006785cc 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14366: 0151bd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14367: 00a4ab00 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14368: 0082752c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14367: 00a4ab20 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14368: 0082754c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14369: 0151bb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14370: 014e6700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14371: 014e38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14372: 014e2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ - 14373: 0084f6b8 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ + 14373: 0084f6d8 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14374: 0151c060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14375: 0151d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 14376: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14377: 00b23fa0 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14378: 00b53ffc 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14377: 00b23fc0 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14378: 00b5401c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14379: 014ea2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14380: 014ed198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14381: 014ecd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14382: 01412848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14383: 00b37168 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14383: 00b37188 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14384: 014e7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14385: 00a99024 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14385: 00a99044 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14386: 014f4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14387: 00da4168 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14387: 00da4188 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14388: 014ecff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14389: 014e16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14390: 014e0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14391: 006e7604 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14392: 0151c030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14393: 014e1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14394: 014f3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14395: 008275bc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ - 14396: 00955e94 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 14395: 008275dc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14396: 00955eb4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14397: 00524ca4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14398: 0151cd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14399: 007afd94 64 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14400: 01412008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14401: 014de05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14402: 009b6640 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14402: 009b6660 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14403: 014df9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14404: 014dde8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14405: 00b828d4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14405: 00b828f4 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14406: 014f02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14407: 014e898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14408: 009ef484 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14408: 009ef4a4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14409: 014e3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14410: 00529300 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14411: 0151bc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14412: 014e79a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14413: 014ed5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14414: 014de9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14415: 00b5d2e0 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14416: 00a9c5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14415: 00b5d300 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14416: 00a9c5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14417: 014dd200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14418: 0151c498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14419: 0151c192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14420: 00b87680 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14420: 00b876a0 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14421: 0036c9b0 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14422: 00b7791c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14423: 00ac2d1c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14422: 00b7793c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14423: 00ac2d3c 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14424: 0036e2c0 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14425: 014dd0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14426: 014f49fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14427: 00a9e2f0 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14427: 00a9e310 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14428: 0151d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14429: 0151d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14430: 0151b3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14431: 014e3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14432: 0151d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14433: 009ec8f8 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14433: 009ec918 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14434: 0151cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14435: 0142c53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14436: 0097c3ec 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14437: 00b8b790 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14436: 0097c40c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14437: 00b8b7b0 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 14438: 002d02b0 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14439: 014ea17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14440: 004dfbf8 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14441: 005e363c 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ - 14442: 00850560 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ + 14442: 00850580 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14443: 0151c96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14444: 006c577c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14445: 013bd9a0 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14446: 009f9c5c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14446: 009f9c7c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14447: 0151c056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14448: 0151de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14449: 014e8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14450: 014f13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14451: 00aa4838 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14451: 00aa4858 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14452: 0070eff0 1244 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14453: 0151c5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14454: 014414e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14455: 009bfdb4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ - 14456: 0084a5c4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ + 14455: 009bfdd4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14456: 0084a5e4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14457: 0151c46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14458: 014ec948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ - 14459: 0084a948 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ + 14459: 0084a968 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14460: 014deba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 14461: 0084f7b4 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14462: 00bb0340 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14463: 00ba6834 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 14464: 0084a770 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14465: 00827640 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14466: 00db0100 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 14467: 00b7c224 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14461: 0084f7d4 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ + 14462: 00bb0360 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14463: 00ba6854 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14464: 0084a790 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ + 14465: 00827660 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14466: 00db0120 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14467: 00b7c244 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14468: 014ea60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14469: 014edf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14470: 0151bcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14471: 014f0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14472: 014f35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14473: 0151c992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14474: 00b2dc94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14474: 00b2dcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14475: 006677fc 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14476: 0151bdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14477: 0097ba28 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14477: 0097ba48 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14478: 0052724c 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14479: 006dd99c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14480: 003e8a1c 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 14481: 0084a860 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ + 14481: 0084a880 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14482: 01456ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14483: 0092c134 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14483: 0092c154 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14484: 00657a74 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14485: 008276d0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14485: 008276f0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14486: 0151d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14487: 0151c77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14488: 01456ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14489: 014df90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14490: 00aed388 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14490: 00aed3a8 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14491: 014dee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14492: 0150a7fc 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 14493: 0151b249 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14494: 013bd310 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14495: 014e00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14496: 0151c27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14497: 014e6b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14498: 01440048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ 14499: 0151d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 14500: 009730f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 14500: 00973110 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14501: 01456e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14502: 0151c552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14503: 00517390 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14504: 0151ce28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14505: 014f4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14506: 00b01864 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14506: 00b01884 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14507: 0151b88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14508: 0143ffc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14509: 00b85550 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14510: 00af9570 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14509: 00b85570 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14510: 00af9590 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14511: 014f1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14512: 014e0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14513: 014dd630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14514: 0151c52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14515: 0151c696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14516: 0151be6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14517: 0151bec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14518: 014f2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14519: 0151c3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14520: 007ad0c8 244 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ - 14521: 009647c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 14521: 009647e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14522: 0151bb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14523: 0151c59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14524: 008230c8 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14524: 008230e8 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14525: 014e2cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14526: 00b541b0 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14526: 00b541d0 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14527: 0151db0d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14528: 009e1b90 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14528: 009e1bb0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14529: 002cf460 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14530: 0151c55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14531: 014dcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14532: 014e980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14533: 0083be5c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ - 14534: 00b662ec 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 14533: 0083be7c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14534: 00b6630c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 14535: 006d8e78 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14536: 014ed168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14537: 0143ff40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14538: 0151d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14539: 0151ccf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14540: 00bad0b4 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14540: 00bad0d4 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14541: 002d436c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14542: 00a490c4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14543: 0083c018 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14542: 00a490e4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14543: 0083c038 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14544: 014e0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14545: 0151cb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 14546: 008c500c 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 14546: 008c502c 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14547: 01444da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14548: 0151b508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14549: 009760cc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14549: 009760ec 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14550: 01444c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14551: 014e6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14552: 014eeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14553: 00b81e00 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14553: 00b81e20 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14554: 006c73f4 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14555: 0143febc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14556: 01444d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14557: 014df58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14558: 00ba68f4 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14559: 00b5c6b8 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 14560: 0091bed0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 14558: 00ba6914 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14559: 00b5c6d8 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14560: 0091bef0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14561: 014e6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14562: 004e2dec 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14563: 0143fe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14564: 0151bcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14565: 006a71d4 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14566: 0151b8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14567: 0151bf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14568: 0151d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14569: 00b3a2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14569: 00b3a2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14570: 0151cdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14571: 014f0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14572: 0151bb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14573: 014e74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14574: 01444c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14575: 0085cf90 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14575: 0085cfb0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14576: 0151cdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14577: 009cceb8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14578: 0085ce08 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14577: 009cced8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14578: 0085ce28 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14579: 0151c664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14580: 0151bb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14581: 0092c23c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14581: 0092c25c 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14582: 0151c15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14583: 014e5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14584: 0151cbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14585: 006e724c 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14586: 00b306d0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 14587: 008f0304 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14588: 009366a0 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14586: 00b306f0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14587: 008f0324 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 14588: 009366c0 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14589: 01418410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14590: 01407cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14591: 0143fdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14592: 009f96e8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14593: 0080627c 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14592: 009f9708 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14593: 00806288 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14594: 0151b280 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14595: 014e5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14596: 014f0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14597: 007b0978 112 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14598: 0151d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14599: 014f25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14600: 006e9780 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14601: 0085cecc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14602: 009c0f08 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14603: 00b111b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14601: 0085ceec 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14602: 009c0f28 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14603: 00b111d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 14604: 0151d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14605: 00881fd4 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14605: 00881ff4 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14606: 014e81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14607: 00819658 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ + 14607: 00819678 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14608: 0143fd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ - 14609: 00819a44 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14610: 00b35584 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14611: 00aad5fc 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14609: 00819a64 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ + 14610: 00b355a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14611: 00aad61c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14612: 01417e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14613: 00989110 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14613: 00989130 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14614: 0143fcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14615: 014e56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14616: 014e9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14617: 007b12b8 136 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14618: 014deb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14619: 014e9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14620: 00ad3b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14621: 00988e50 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14622: 00b0815c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14620: 00ad3bac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14621: 00988e70 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14622: 00b0817c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14623: 014de5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14624: 00343dd0 180 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14625: 0151d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14626: 009eede0 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14626: 009eee00 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14627: 0151cea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 14628: 00592ed8 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14629: 012ee23c 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14630: 00ad08b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14630: 00ad08d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14631: 0151b41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14632: 00933804 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14632: 00933824 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14633: 014ebae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 14634: 00962d58 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14635: 0083c1a0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ - 14636: 0087072c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14637: 009209a4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14634: 00962d78 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 14635: 0083c1c0 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14636: 0087074c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ + 14637: 009209c4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14638: 0151cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14639: 009825c4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14639: 009825e4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14640: 0143748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14641: 0151c920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14642: 009ed228 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14643: 00b51c64 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14642: 009ed248 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14643: 00b51c84 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14644: 0143fc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14645: 0083c2f4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14646: 00b949f4 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14647: 00900ea8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14645: 0083c314 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14646: 00b94a14 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14647: 00900ec8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14648: 014e2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14649: 00b7307c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14649: 00b7309c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14650: 006e71d8 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14651: 0151bfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14652: 0028ba08 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14653: 0037d378 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14654: 00413354 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14655: 0151d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14656: 01437408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14657: 006b1c8c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14658: 0143fba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14659: 00dccd70 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14659: 00dccda8 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14660: 0151b8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14661: 006a6a24 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14662: 00518678 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14663: 00aad1f8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14664: 009cdec4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14663: 00aad218 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14664: 009cdee4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14665: 006b4d08 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14666: 014ea46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14667: 00331488 132 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14668: 00b5cce8 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14668: 00b5cd08 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14669: 0143fb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14670: 0151bbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14671: 0151b5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14672: 0151b738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14673: 009b0de0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 14674: 008f2780 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 14673: 009b0e00 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14674: 008f27a0 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14675: 0151ba5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14676: 00b2fea4 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14676: 00b2fec4 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14677: 014e50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14678: 0151c76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14679: 014e61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 14680: 00964c90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 14680: 00964cb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14681: 014f0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14682: 014f2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14683: 00b1bd4c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14683: 00b1bd6c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14684: 014e38cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14685: 009d190c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14685: 009d192c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14686: 014e39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14687: 007ad1bc 252 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14688: 014e991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14689: 014d73f8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14690: 0151d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14691: 0151b3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14692: 00b2accc 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14692: 00b2acec 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14693: 014f4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14694: 014e3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14695: 002c9278 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14696: 00b3545c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14696: 00b3547c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14697: 014de828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14698: 00b3c230 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14699: 00b2d3d8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14700: 008b4620 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14701: 00a26fcc 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14698: 00b3c250 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14699: 00b2d3f8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14700: 008b4640 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14701: 00a26fec 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14702: 004afc4c 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14703: 01457a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14704: 0151bea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14705: 00b69ad0 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14705: 00b69af0 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14706: 014dc9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14707: 00a87d8c 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14707: 00a87dac 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14708: 002d548c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 14709: 0143fa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 14710: 00989f0c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14711: 00b08960 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14710: 00989f2c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14711: 00b08980 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14712: 014edf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14713: 008b4b34 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14713: 008b4b54 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14714: 0151de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 14715: 01457b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 14716: 009be590 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 14717: 00863218 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 14716: 009be5b0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14717: 00863238 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 14718: 002c9db0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14719: 00ab4c50 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14720: 009ef224 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14719: 00ab4c70 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14720: 009ef244 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14721: 0151ca08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14722: 014e858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14723: 007068f8 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14724: 009eaff0 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 14725: 008289c4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 14726: 008632f8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 14724: 009eb010 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14725: 008289e4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 14726: 00863318 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 14727: 014e94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14728: 014e879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14729: 0151b74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 14730: 0038c4a4 416 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 14731: 0151d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14732: 0151cbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14733: 014e9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14734: 01457ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 14735: 014e3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14736: 0066ab80 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14737: 01456c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 14738: 003732f8 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14739: 01456d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 14740: 014f42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 14741: 008a419c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14741: 008a41bc 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14742: 00791580 12 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 14743: 014dfb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 14744: 00aafa18 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14744: 00aafa38 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14745: 0142665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 14746: 014126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14747: 014eeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14748: 01456cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 14749: 002c11a0 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14750: 014ef148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14751: 0069ce94 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14752: 00abafa4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14753: 00a7dfd0 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14752: 00abafc4 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14753: 00a7dff0 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14754: 01410220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14755: 0151ce32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14756: 0068396c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14757: 014f49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14758: 00ae9628 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14758: 00ae9648 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14759: 014f12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14760: 003e9f20 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14761: 0151ce6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14762: 014f4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14763: 009882ec 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14763: 0098830c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14764: 014dfe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14765: 0151d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14766: 014e375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14767: 014463cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 14768: 0151c9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14769: 0151bdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14770: 014f28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14771: 01411e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14772: 008a427c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14772: 008a429c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14773: 013c6f30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14774: 0151d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14775: 0151c814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14776: 006780b0 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 14777: 01446348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 14778: 00ba46a4 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14778: 00ba46c4 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14779: 014f07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14780: 0151d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14781: 014e14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14782: 014e6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14783: 003fff68 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 14784: 008360a8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 14784: 008360c8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 14785: 014eccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14786: 014f4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14787: 0151d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14788: 00b9161c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14788: 00b9163c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 14789: 006f93b8 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 14790: 00bafffc 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14790: 00bb001c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14791: 014debb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14792: 002d349c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14793: 0151cbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14794: 007ad51c 136 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 14795: 014ebe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14796: 00b3f43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14796: 00b3f45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14797: 0151bf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 14798: 00972f94 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 14799: 00842874 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 14798: 00972fb4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 14799: 00842894 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 14800: 002dc7f0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14801: 014edf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14802: 006c0b18 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14803: 00764874 264 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 14804: 014ee390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14805: 00671f04 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 14806: 008eba5c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 14806: 008eba7c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 14807: 01416f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 14808: 00322960 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 14809: 00836184 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 14809: 008361a4 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 14810: 0068abd0 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 14811: 014405f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 14812: 00842a5c 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 14812: 00842a7c 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 14813: 0151cd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 14814: 01513cbc 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14815: 0151d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14816: 014ded60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14817: 0151ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14818: 014f38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14819: 014ea95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14820: 014eb968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14821: 00b66fac 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 14822: 00848600 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 14823: 00863ad4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 14821: 00b66fcc 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14822: 00848620 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 14823: 00863af4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 14824: 014ea81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14825: 014e989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14826: 0151cd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14827: 00657c50 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14828: 0151b374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14829: 0151c6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14830: 00b7a53c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14830: 00b7a55c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14831: 003103b8 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14832: 0151d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14833: 0151bbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 14834: 00863e08 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 14834: 00863e28 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 14835: 014f2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14836: 0151de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 14837: 008488b4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 14837: 008488d4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 14838: 014e952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14839: 0151d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14840: 0151c1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14841: 0151cd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14842: 0151b6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14843: 00971204 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14843: 00971224 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14844: 0070364c 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14845: 0043b5f4 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14846: 014f0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14847: 006b5ab4 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14848: 014df20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14849: 01417498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14850: 014e26d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14851: 014e395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14852: 0151deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14853: 00b7d7ac 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14853: 00b7d7cc 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14854: 0151c4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14855: 0151b578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14856: 008f24b8 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14857: 0090754c 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14856: 008f24d8 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14857: 0090756c 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14858: 007b00e4 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 14859: 0151b420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14860: 006e44c4 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14861: 006b30d4 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14862: 00a64ae0 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14862: 00a64b00 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14863: 0151b50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14864: 00754038 180 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 14865: 014eeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14866: 014dd020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14867: 014ecc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14868: 00addc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14868: 00addc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14869: 014f34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ - 14870: 0086ca34 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ + 14870: 0086ca54 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 14871: 002b62dc 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14872: 00ac25f4 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14872: 00ac2614 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14873: 0142df04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 14874: 0038c6fc 448 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 14875: 00819378 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ + 14875: 00819398 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 14876: 014468f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 14877: 0065b7e8 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14878: 0151cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14879: 002b8798 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14880: 0151b2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ - 14881: 00819208 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ + 14881: 00819228 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 14882: 0151bca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14883: 0151c822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14884: 00b945a8 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14884: 00b945c8 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14885: 0142de80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 14886: 0053ada4 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14887: 014ef304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14888: 013bc2b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14889: 0031fe8c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14890: 0151b5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14891: 0151c8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14892: 01446870 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 14893: 0151c9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14894: 0032c7fc 256 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 14895: 0151c0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14896: 014e52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14897: 00b3294c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14898: 00a8741c 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14899: 009b49ec 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14897: 00b3296c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14898: 00a8743c 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14899: 009b4a0c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14900: 0151bc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14901: 0151cd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14902: 0144a7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 14903: 0151d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14904: 014e4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14905: 00b7a8cc 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14905: 00b7a8ec 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14906: 002baa88 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14907: 009d9a4c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14907: 009d9a6c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14908: 0151d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14909: 014ea6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14910: 0144a8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 14911: 0151ca06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14912: 006fc6fc 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14913: 014e1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14914: 0142ddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 14915: 014ee460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14916: 0092d98c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14916: 0092d9ac 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14917: 014f40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14918: 014ed7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14919: 00b82ea4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14919: 00b82ec4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14920: 0151cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14921: 0151cd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14922: 0151d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14923: 0151d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14924: 0151cb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14925: 0095089c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14925: 009508bc 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14926: 005048cc 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14927: 00b26938 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14927: 00b26958 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14928: 0151bc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 14929: 0144a860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 14930: 00898e40 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14930: 00898e60 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14931: 0050ded0 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14932: 014e953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14933: 0151cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14934: 01442904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 14935: 0066d3f8 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14936: 0151c986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14937: 0086f6dc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 14938: 00b8b4a4 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 14939: 00840a7c 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 14937: 0086f6fc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ + 14938: 00b8b4c4 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14939: 00840a9c 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 14940: 013bcdcc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 14941: 01442a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 14942: 01425f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 14943: 00b43478 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14943: 00b43498 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14944: 00679840 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14945: 006c8a24 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14946: 00b948d4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14946: 00b948f4 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14947: 014f4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14948: 007122e4 996 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 14949: 013b9004 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14950: 00b78cfc 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14950: 00b78d1c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14951: 014e0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14952: 00706d04 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14953: 00a439f0 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14953: 00a43a10 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14954: 0151ce74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14955: 014f3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14956: 00955f28 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14956: 00955f48 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14957: 01433de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 14958: 002d4b94 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14959: 01442988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 14960: 0151d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14961: 014eddb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14962: 002cf484 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14963: 009205f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14963: 00920610 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14964: 014f50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14965: 0151d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 14966: 014f23c8 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 14967: 00b18704 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14967: 00b18724 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14968: 002c6ac8 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14969: 0151d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14970: 00b3de74 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14970: 00b3de94 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14971: 014e3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14972: 014ea05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14973: 01433d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 14974: 013ba33c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14975: 008bd274 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14976: 009ee118 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14977: 0094fb84 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14975: 008bd294 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14976: 009ee138 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14977: 0094fba4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14978: 014e0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14979: 0151b314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 14980: 0144ce88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 14981: 00ad4d20 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14981: 00ad4d40 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14982: 0151d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14983: 0151d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14984: 0144cb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 14985: 00830174 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ - 14986: 0084fdb4 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ + 14985: 00830194 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 14986: 0084fdd4 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 14987: 0144cd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 14988: 01398694 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14989: 0151d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14990: 00ae2100 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14990: 00ae2120 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14991: 0151d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14992: 0151dda0 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14993: 00aac41c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14993: 00aac43c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14994: 0151d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14995: 00adc324 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 14996: 00830218 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 14995: 00adc344 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14996: 00830238 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 14997: 014e26a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14998: 00b5fa74 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14998: 00b5fa94 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14999: 0151c2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15000: 0069be7c 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15001: 002c9488 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15002: 014f0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15003: 014eee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15004: 006b1730 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15005: 01435b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15006: 0151ccd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15007: 0144cc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15008: 0151d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15009: 014f3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 15010: 014e7730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15011: 014f2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 15012: 0096bae4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15013: 00aa2054 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15012: 0096bb04 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 15013: 00aa2074 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15014: 0151bb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15015: 0151bdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15016: 0151c838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15017: 01435ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15018: 00513a2c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15019: 014dfcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15020: 002f378c 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15021: 0151c50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15022: 0151b7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15023: 01435e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15024: 006fc8dc 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15025: 008302ec 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15025: 0083030c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15026: 0151bb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15027: 00b43878 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15028: 00b46418 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15027: 00b43898 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15028: 00b46438 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15029: 014effa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15030: 0151c7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15031: 0151c7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15032: 005116b0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15033: 00683854 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15034: 01437f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15035: 002c9fd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15036: 012f00ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15037: 014eaec0 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15038: 002d89ac 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15039: 0080d758 2424 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15040: 0098478c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15039: 0080d764 2404 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15040: 009847ac 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15041: 01435ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15042: 004c0040 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15043: 014dfb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15044: 014eead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15045: 00ada36c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15046: 0092c0a8 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15045: 00ada38c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15046: 0092c0c8 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15047: 0151b3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15048: 0151b660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 15049: 00b759c4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15050: 00aeea40 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15049: 00b759e4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15050: 00aeea60 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15051: 0151c448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15052: 004d6f28 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15053: 0151b524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15054: 002c01bc 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15055: 00326e3c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15056: 01435a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15057: 0151cd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15058: 0040d170 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15059: 014ecdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 15060: 00963f54 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15061: 009eb230 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15062: 00b3b7c8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15060: 00963f74 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 15061: 009eb250 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15062: 00b3b7e8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15063: 014e999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15064: 006a0a1c 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15065: 0151b11c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15066: 00ba8fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15067: 00b6565c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15066: 00ba8fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15067: 00b6567c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15068: 01435d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15069: 0151d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15070: 014f8650 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15071: 008335c0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15071: 008335e0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15072: 006ca630 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15073: 0151cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15074: 0151b43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15075: 014e7670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15076: 0151b51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15077: 00ae35bc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15077: 00ae35dc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15078: 007b032c 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15079: 014f1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 15080: 008580c0 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ + 15080: 008580e0 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ 15081: 0151b792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15082: 009f2bf8 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15082: 009f2c18 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15083: 0151b602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15084: 00aee864 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15084: 00aee884 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15085: 0151d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15086: 014f0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15087: 0143c9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15088: 008336cc 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15088: 008336ec 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15089: 014ed518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15090: 00ab2a20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15091: 00b6e7ac 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15092: 00aacd28 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15090: 00ab2a40 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15091: 00b6e7cc 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15092: 00aacd48 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15093: 0151d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15094: 007090a0 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15095: 00b5bf20 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15095: 00b5bf40 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15096: 003e9d0c 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15097: 0143c91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15098: 0151ccc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15099: 003229e8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15100: 0070d190 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15101: 00ae9428 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 15102: 009508e8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 15103: 008e2aa0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 15101: 00ae9448 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15102: 00950908 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 15103: 008e2ac0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15104: 0151d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15105: 014e12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 15106: 00513140 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15107: 002d02fc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15108: 00880020 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ - 15109: 0096bca8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15110: 0082b3e0 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15111: 0083380c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15108: 00880040 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15109: 0096bcc8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 15110: 0082b400 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15111: 0083382c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15112: 0151cc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15113: 014e4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15114: 00796524 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15115: 00b03568 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15116: 00aa4b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15115: 00b03588 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15116: 00aa4b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15117: 002c6840 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15118: 014ef158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15119: 014e25e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 15120: 00917490 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15121: 0082b444 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15120: 009174b0 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 15121: 0082b464 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15122: 0143c898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15123: 0151c01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15124: 00ae80d8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15124: 00ae80f8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15125: 014eae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15126: 014ea5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15127: 014dfafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15128: 014f0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15129: 0151cb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ - 15130: 00843044 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15130: 00843064 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15131: 0151d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15132: 0082be94 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15132: 0082beb4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15133: 014f1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15134: 0151caba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15135: 00a813bc 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15136: 00996920 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15137: 0082bf08 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15135: 00a813dc 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15136: 00996940 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15137: 0082bf28 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15138: 00684be0 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 15139: 00912910 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 15139: 00912930 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15140: 014e1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15141: 0151ce78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15142: 0082b4cc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15143: 008899d0 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15142: 0082b4ec 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15143: 008899f0 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15144: 006aba00 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15145: 008431a8 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15145: 008431c8 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15146: 014f1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15147: 013c6fd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15148: 01392b9c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15149: 012f2cd8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15150: 00b8ca98 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15151: 00b95914 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15150: 00b8cab8 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15151: 00b95934 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15152: 014e320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 15153: 009650b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15154: 00838bc0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15153: 009650d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 15154: 00838be0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15155: 0151cd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15156: 00b34f9c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15157: 009b3610 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15156: 00b34fbc 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15157: 009b3630 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15158: 014efef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15159: 0151cae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15160: 014ed3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15161: 01433eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15162: 0082bf9c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15163: 00945b24 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 15162: 0082bfbc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15163: 00945b44 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15164: 0151c978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15165: 014ed9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 15166: 0084d1b0 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15167: 00838c50 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ - 15168: 0084d7dc 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15169: 00ab6a48 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 15170: 00857e18 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ - 15171: 0096cb30 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15172: 00a41c90 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 15173: 0084d3fc 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15174: 00b181a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15166: 0084d1d0 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ + 15167: 00838c70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15168: 0084d7fc 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ + 15169: 00ab6a68 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15170: 00857e38 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ + 15171: 0096cb50 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 15172: 00a41cb0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15173: 0084d41c 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ + 15174: 00b181c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15175: 0151b54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 15176: 00973484 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 15176: 009734a4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15177: 01417ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15178: 00afd148 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15179: 00a03e04 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ - 15180: 00858370 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ + 15178: 00afd168 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15179: 00a03e24 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15180: 00858390 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ 15181: 0151bb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15182: 0151b9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15183: 00916d9c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 15183: 00916dbc 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15184: 002ed8d4 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15185: 014e5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15186: 0151caa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15187: 00926258 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15188: 00ab6988 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15187: 00926278 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15188: 00ab69a8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15189: 006c1b4c 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15190: 0142bb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15191: 00831650 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15191: 00831670 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15192: 004dc2d4 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15193: 0151be1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15194: 01433e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15195: 0151d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15196: 0151d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15197: 00b3c8e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15197: 00b3c908 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15198: 013bca3c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15199: 00838ce0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ - 15200: 00a7f770 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 15201: 0084d6e0 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15202: 0083176c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15203: 00b4cce0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15199: 00838d00 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15200: 00a7f790 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15201: 0084d700 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ + 15202: 0083178c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15203: 00b4cd00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15204: 014e4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15205: 014dd2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15206: 00568e80 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15207: 014f0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15208: 01422cf0 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15209: 0099da4c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15209: 0099da6c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15210: 0151c10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15211: 014f14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15212: 0051a504 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15213: 0151bb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15214: 00b981b8 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15214: 00b981d8 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15215: 014e16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15216: 00568e94 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15217: 013bd54c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15218: 006c1ad8 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 15219: 008eb388 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 15219: 008eb3a8 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15220: 014defd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15221: 0142c434 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15222: 014e82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15223: 014ea16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15224: 014dd500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15225: 0151d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15226: 00aa7b60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15226: 00aa7b80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15227: 0031df30 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15228: 008318a4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15228: 008318c4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15229: 006b538c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 15230: 008e3cb8 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 15230: 008e3cd8 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15231: 014156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15232: 00853800 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15232: 00853820 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15233: 014e0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15234: 00b6bf2c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15235: 00a944b8 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15236: 009297d8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15234: 00b6bf4c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15235: 00a944d8 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15236: 009297f8 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15237: 014f3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15238: 00b89fc8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15239: 009fa65c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15238: 00b89fe8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15239: 009fa67c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15240: 002c7110 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15241: 00b37028 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15242: 00dccda8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15243: 00b24b68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15241: 00b37048 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15242: 00dccde0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15243: 00b24b88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15244: 0151c172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15245: 0151d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15246: 0151d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15247: 014e8c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15248: 00288710 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15249: 0085e87c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15249: 0085e89c 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15250: 0151c902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15251: 014ec7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15252: 0151b862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15253: 0085e650 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15253: 0085e670 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15254: 00322e8c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15255: 00932f98 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15256: 00daffe0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15255: 00932fb8 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15256: 00db0000 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15257: 0151c6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15258: 006c8874 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15259: 00927794 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15259: 009277b4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15260: 014e94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15261: 00866938 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15261: 00866958 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15262: 0151c974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15263: 00b12584 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15263: 00b125a4 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15264: 0069e160 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15265: 014dd6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15266: 0142c32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15267: 00838d64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15267: 00838d84 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15268: 013bd264 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15269: 00afdd58 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15269: 00afdd78 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15270: 014f3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15271: 007091b8 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15272: 014ebdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15273: 0151ca36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15274: 0097c180 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15274: 0097c1a0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15275: 0065eb7c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15276: 00866ab4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15277: 0085e768 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15278: 00b4144c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15279: 00838df4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15276: 00866ad4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15277: 0085e788 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15278: 00b4146c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15279: 00838e14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15280: 0151bc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15281: 01422aec 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15282: 0151c7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15283: 009de1e4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15283: 009de204 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15284: 0151c074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15285: 014ed568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15286: 0151de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15287: 0151b259 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15288: 014ebf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15289: 00a94654 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15289: 00a94674 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15290: 0151c0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15291: 005325f8 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15292: 014e6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15293: 00866c30 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15294: 00b7d77c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15293: 00866c50 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15294: 00b7d79c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15295: 00333cd8 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15296: 0151d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15297: 0151d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15298: 008319c0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15298: 008319e0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15299: 0066d370 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15300: 00b9a1b8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15300: 00b9a1d8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15301: 004289b4 216 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15302: 0151c4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15303: 0151c03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15304: 00838e84 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15304: 00838ea4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15305: 0151cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15306: 014f2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15307: 00831ac4 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15308: 00b99b8c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15307: 00831ae4 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15308: 00b99bac 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15309: 003c4270 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15310: 0050db38 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15311: 00b99d68 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15312: 0097cc1c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15311: 00b99d88 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15312: 0097cc3c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15313: 014e00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15314: 009e17f4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15314: 009e1814 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15315: 014e6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15316: 0151c162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15317: 014ec7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15318: 0066aefc 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15319: 014f4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15320: 014dd5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15321: 00b0ea5c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ - 15322: 00854a30 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ + 15321: 00b0ea7c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15322: 00854a50 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15323: 002d904c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15324: 014e94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15325: 014e0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15326: 007050e4 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15327: 00831bf4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15327: 00831c14 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15328: 0151c184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15329: 00b87810 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15330: 00aeb7a0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15331: 00ab5e50 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15329: 00b87830 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15330: 00aeb7c0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15331: 00ab5e70 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15332: 014f2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15333: 0067849c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15334: 00b5e5cc 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15335: 00aa78cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15334: 00b5e5ec 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15335: 00aa78ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15336: 014edd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15337: 0040444c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 15338: 014eff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15339: 0151cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15340: 0151c3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15341: 0066b070 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15342: 014f2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15343: 00678330 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15344: 014eba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 15345: 0066ac94 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15346: 014e5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15347: 0151c3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15348: 014e1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15349: 00b63d44 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15350: 00cfbad0 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15349: 00b63d64 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15350: 00cfbaf0 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15351: 014eef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 15352: 009737a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 15352: 009737c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15353: 013bdc2c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15354: 0151b81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15355: 0151d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15356: 006e6efc 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15357: 0151c89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15358: 0151ce8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 15359: 0054cb08 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15360: 0151badc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15361: 014f5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15362: 0151b3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15363: 009277ec 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15363: 0092780c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15364: 002eac64 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15365: 002c0a38 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15366: 0070d850 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15367: 0151bcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15368: 002cfb60 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15369: 0151c57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15370: 0151ba88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 15371: 014dca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 15372: 0095756c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 15372: 0095758c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15373: 0151d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15374: 00519ab8 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15375: 0151b2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15376: 0151c4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15377: 014f0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 15378: 008f3bb4 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15379: 00ba6b74 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15378: 008f3bd4 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 15379: 00ba6b94 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15380: 014f3894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15381: 005cae6c 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15382: 013bc92c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15383: 0069e128 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15384: 014e387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15385: 0151d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15386: 014ed858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15387: 00307410 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15388: 0151ca14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15389: 00b2e3d4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15389: 00b2e3f4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15390: 002c0aa0 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15391: 00ba4c18 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15391: 00ba4c38 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15392: 0151cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15393: 0151d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15394: 0151c66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15395: 006799b8 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15396: 00aeca08 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15396: 00aeca28 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15397: 0151b290 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15398: 0151b3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15399: 00b75714 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15399: 00b75734 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15400: 0151de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15401: 014f198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15402: 0151c3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15403: 014f863c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15404: 002c19f0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15405: 014ed3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15406: 00ad4534 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15406: 00ad4554 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15407: 01425a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15408: 013a27a8 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15409: 00b35834 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15409: 00b35854 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15410: 014e95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15411: 0151d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15412: 0097ccd4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15412: 0097ccf4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15413: 0068f404 488 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15414: 00a7f5b4 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 15415: 009c0220 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15414: 00a7f5d4 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15415: 009c0240 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15416: 0151de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15417: 014f3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 15418: 014ed848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15419: 01441464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15420: 0151c876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15421: 0151cdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15422: 002b4e0c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15423: 00accbcc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15424: 00832f00 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15423: 00accbec 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15424: 00832f20 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15425: 014f191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15426: 0151b9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15427: 00b64b44 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15427: 00b64b64 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15428: 01512b20 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15429: 00b4299c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15429: 00b429bc 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15430: 003c4cac 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15431: 00cfbacc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 15432: 0095787c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 15431: 00cfbaec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15432: 0095789c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15433: 014eb5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15434: 00833004 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15434: 00833024 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15435: 014e28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15436: 014f3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15437: 0036c078 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15438: 0151c858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15439: 003c8c34 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15440: 0151d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15441: 002db1e8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15442: 014413e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15443: 007082dc 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15444: 006a1e6c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15445: 014ecee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15446: 003f5828 100 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15447: 00b26304 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15447: 00b26324 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15448: 014e1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15449: 014508cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15450: 00ba4c24 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15451: 00a29ce4 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15452: 00b0371c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15453: 0083313c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15450: 00ba4c44 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15451: 00a29d04 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15452: 00b0373c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15453: 0083315c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15454: 014e6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15455: 004dbf0c 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15456: 00b2e02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15457: 00b53018 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15456: 00b2e04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15457: 00b53038 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15458: 0151c3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15459: 014efcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15460: 0151c35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 15461: 009747b4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15462: 00af1fa0 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15461: 009747d4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 15462: 00af1fc0 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15463: 002d0e90 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15464: 0143e368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15465: 014ee270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15466: 014ec638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15467: 00ba3d44 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15467: 00ba3d64 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15468: 0151c684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15469: 003ce550 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15470: 007030e8 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15471: 014e4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15472: 0143e2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15473: 0151c4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15474: 0151d04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15475: 0065da80 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15476: 00930890 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15476: 009308b0 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15477: 0151cb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15478: 014dc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ - 15479: 0086f778 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ + 15479: 0086f798 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15480: 007ad8ac 244 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15481: 014f13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15482: 014e8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15483: 0151d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15484: 014f2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15485: 00ab3564 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15485: 00ab3584 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15486: 0151bfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15487: 014e36dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15488: 00b86eb0 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15489: 008bad24 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15488: 00b86ed0 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15489: 008bad44 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15490: 002be410 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15491: 006c8f10 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 15492: 0091ddf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 15492: 0091de18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15493: 0151d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15494: 014dd5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15495: 00b2ba4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15495: 00b2ba6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15496: 0151c22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15497: 0151c13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15498: 006e8be0 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15499: 002dc24c 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15500: 00862dbc 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15501: 00927898 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15500: 00862ddc 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15501: 009278b8 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15502: 014411d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15503: 0151c30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15504: 00930984 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15505: 00abf3a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15504: 009309a4 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15505: 00abf3c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15506: 002f39bc 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15507: 002eb224 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15508: 014e6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15509: 00389f88 180 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ - 15510: 0095b948 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 15510: 0095b968 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15511: 0151d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15512: 00b3dde0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15512: 00b3de00 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15513: 0151d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15514: 0151c660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15515: 0151b4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15516: 00920984 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15516: 009209a4 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15517: 014e3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15518: 00aa0144 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15519: 0098d3d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15518: 00aa0164 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15519: 0098d3f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15520: 014de634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 15521: 008dd3cc 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ - 15522: 0085088c 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ + 15521: 008dd3ec 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 15522: 008508ac 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15523: 00369998 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15524: 0151b474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15525: 008d62ac 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15526: 00b7c3b0 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15525: 008d62cc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15526: 00b7c3d0 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15527: 0143b89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15528: 0151d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15529: 014ef208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15530: 009be168 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15530: 009be188 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15531: 014e2bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15532: 014ed4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15533: 014f14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15534: 014ed218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15535: 0098b104 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15535: 0098b124 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15536: 0151cb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15537: 014edfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15538: 0097c4f4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15538: 0097c514 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15539: 01447fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15540: 0143b818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15541: 014f06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15542: 002eca28 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15543: 0151b154 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15544: 00594298 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15545: 014480ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15546: 0097cd30 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15547: 008559c0 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15548: 00b69c30 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15546: 0097cd50 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15547: 008559e0 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15548: 00b69c50 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15549: 006fc80c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15550: 014e9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15551: 0151d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15552: 00b722f0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15552: 00b72310 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15553: 004c02a4 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15554: 01426134 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15555: 00aa2334 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ - 15556: 0084a250 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ + 15555: 00aa2354 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15556: 0084a270 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15557: 0066e9d4 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15558: 0151bb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15559: 0036c20c 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15560: 0151bf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15561: 01448028 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15562: 008342dc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15563: 00a253a4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15562: 008342fc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15563: 00a253c4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15564: 0143b794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15565: 009c04f4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15566: 00856684 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15565: 009c0514 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15566: 008566a4 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15567: 0151d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 15568: 0095c5dc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 15568: 0095c5fc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15569: 00521368 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15570: 004dc1e0 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15571: 006b6104 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15572: 00ad3570 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15573: 00834350 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15572: 00ad3590 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15573: 00834370 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15574: 0151b9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15575: 014e7260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15576: 00833f70 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15576: 00833f90 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15577: 014ddb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15578: 0083b32c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15578: 0083b34c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15579: 014dfc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15580: 0151ce10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 15581: 008e55a0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 15581: 008e55c0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15582: 01440fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15583: 009b84bc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15584: 00833fe4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ - 15585: 0083b4b8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15586: 00994fe8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15583: 009b84dc 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15584: 00834004 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15585: 0083b4d8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15586: 00995008 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15587: 014f3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15588: 014e5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15589: 00ae93b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15590: 00995a90 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15589: 00ae93d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15590: 00995ab0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15591: 006fc738 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15592: 0151ba12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 15593: 008bd934 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15594: 008343f0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15593: 008bd954 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 15594: 00834410 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15595: 014eb588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15596: 009f8ee8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15597: 00b7c958 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ - 15598: 0084a0bc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ + 15596: 009f8f08 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15597: 00b7c978 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15598: 0084a0dc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15599: 013bc814 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15600: 013bda6c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15601: 014e5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15602: 01440f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15603: 014e0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15604: 00d40188 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15604: 00d401a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15605: 01426974 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15606: 00834088 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15606: 008340a8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15607: 014e1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15608: 014ea72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15609: 00a30880 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15609: 00a308a0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15610: 0151c89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15611: 00b0b730 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15612: 00dccd44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15613: 00d40184 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15611: 00b0b750 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15612: 00dccd7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15613: 00d401a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15614: 014e8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15615: 00925e3c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15616: 00b79b08 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15617: 00aa255c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15615: 00925e5c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15616: 00b79b28 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15617: 00aa257c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15618: 0151c1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15619: 00850940 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15620: 009f08bc 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15619: 00850960 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ + 15620: 009f08dc 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15621: 0151d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15622: 0151b5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15623: 00b63214 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15623: 00b63234 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15624: 0151b2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15625: 01412efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15626: 014f4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15627: 01513d38 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15628: 00841d9c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15628: 00841dbc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15629: 0151c65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15630: 0066b46c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15631: 009b61f8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15631: 009b6218 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15632: 0151cbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15633: 00657f10 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15634: 014df59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15635: 0151d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15636: 0143b710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15637: 007a4254 140 FUNC GLOBAL DEFAULT 12 vfp_set_fpscr │ │ │ │ 15638: 014dc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ - 15639: 0086f688 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ + 15639: 0086f6a8 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15640: 014e4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15641: 014e6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15642: 00764b94 72 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15643: 014dc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15644: 0097b208 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15644: 0097b228 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15645: 0143b68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15646: 0070bc1c 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15647: 0151ba7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15648: 014e391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15649: 00841ef4 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15649: 00841f14 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15650: 0151ba54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 15651: 008eef38 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 15651: 008eef58 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15652: 007540ec 1204 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15653: 0151c120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15654: 014e80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15655: 00aecce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15655: 00aecd08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15656: 014e6af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15657: 00b2d118 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15657: 00b2d138 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15658: 01415524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15659: 014e1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15660: 014eefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15661: 014e82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15662: 00b73f14 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15662: 00b73f34 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15663: 0151c8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15664: 0151b700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15665: 0151c2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15666: 0151d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15667: 00862e30 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15667: 00862e50 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15668: 0040d96c 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15669: 0151d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 15670: 00918ffc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 15670: 0091901c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15671: 014f18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 15672: 0143b608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 15673: 00d1c2fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15673: 00d1c31c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15674: 0038b930 224 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15675: 0151b40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15676: 0079758c 360 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 15677: 006fc5ec 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15678: 00b392e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15678: 00b39308 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15679: 014e9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15680: 00b29394 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15680: 00b293b4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15681: 00702ecc 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15682: 014d9320 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15683: 014f29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15684: 0151b6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 15685: 0083b3f4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 15685: 0083b414 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 15686: 014f0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15687: 014e88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15688: 0151cb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ - 15689: 0081a550 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ + 15689: 0081a570 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 15690: 003319ec 136 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 15691: 00956520 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 15692: 0081a670 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ + 15691: 00956540 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 15692: 0081a690 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 15693: 0142fcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 15694: 0151c9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15695: 00a9d7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 15696: 0083b57c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 15695: 00a9d7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15696: 0083b59c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 15697: 0028acec 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15698: 002c0c68 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15699: 00af12c0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15699: 00af12e0 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 15700: 0142fc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 15701: 004281a0 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 15702: 00b267fc 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15703: 00b87b74 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15704: 0097cefc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15702: 00b2681c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15703: 00b87b94 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15704: 0097cf1c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15705: 014ec888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 15706: 0082c1cc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 15706: 0082c1ec 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 15707: 002cf3ac 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15708: 0151c6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15709: 014f20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 15710: 009513dc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 15710: 009513fc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15711: 014f5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15712: 00524840 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 15713: 002d8dc8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 15714: 00869350 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 15714: 00869370 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 15715: 0151b59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 15716: 0082c260 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 15716: 0082c280 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 15717: 0151d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 15718: 00516ef0 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 15719: 0143d57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 15720: 014eecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15721: 014e9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15722: 014e9b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15723: 01436b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 15724: 01415734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15725: 014f5388 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15726: 0151cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15727: 0143d4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ - 15728: 0081a798 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 15729: 00b2d20c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15728: 0081a7b8 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ + 15729: 00b2d22c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15730: 004df964 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15731: 0081a8c0 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 15732: 00a49348 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15733: 008c49b0 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15734: 0097f330 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15735: 0082c2f0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 15736: 009885a0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15731: 0081a8e0 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ + 15732: 00a49368 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15733: 008c49d0 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15734: 0097f350 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15735: 0082c310 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 15736: 009885c0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15737: 014e55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 15738: 0089bb94 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 15738: 0089bbb4 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 15739: 01436ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 15740: 014dfb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 15741: 003c9440 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15742: 012f036c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15743: 0050d910 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15744: 002d4b84 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 15745: 0139f468 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 15746: 00524d64 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15747: 013bc2ec 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 15748: 00958634 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 15748: 00958654 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15749: 0151c7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 15750: 00b776ac 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15750: 00b776cc 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15751: 013bc858 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15752: 00aee43c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15752: 00aee45c 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15753: 0151ce4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15754: 0151c7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15755: 014eb150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15756: 0151b818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15757: 0151c79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15758: 0151d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15759: 009d2868 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15759: 009d2888 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15760: 0078dc4c 12 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 15761: 0151c0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15762: 0151b678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15763: 00af3768 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15764: 008b2e58 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 15765: 0096432c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 15763: 00af3788 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15764: 008b2e78 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15765: 0096434c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15766: 0151b8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15767: 014e8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15768: 00b77a24 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15768: 00b77a44 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15769: 0151b62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15770: 0151de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15771: 0070190c 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 15772: 00b81940 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 15773: 0093b408 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 15772: 00b81960 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15773: 0093b428 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15774: 014e1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 15775: 00b055bc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15775: 00b055dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15776: 014ec598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15777: 00a44248 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15777: 00a44268 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15778: 014e412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15779: 0092986c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15779: 0092988c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15780: 014f181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15781: 014f3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15782: 0051a138 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15783: 014dee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15784: 0151d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15785: 0142fadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ - 15786: 0091d710 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 15786: 0091d730 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15787: 0151bc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15788: 014e9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15789: 014537b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 15790: 014f2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15791: 00ba3f10 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ - 15792: 0086f728 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ + 15791: 00ba3f30 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15792: 0086f748 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 15793: 014dd650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15794: 00995924 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15795: 009fd1c0 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15794: 00995944 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15795: 009fd1e0 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15796: 0142fa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 15797: 0151b9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15798: 004a1664 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15799: 0151bdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15800: 00b61b1c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15800: 00b61b3c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15801: 0151d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15802: 014e61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15803: 014e89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 15804: 008e2130 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 15804: 008e2150 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15805: 014eb8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15806: 00b23054 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 15807: 00b99b70 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15808: 00b47588 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 15809: 008e17ac 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 15806: 00b23074 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15807: 00b99b90 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15808: 00b475a8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15809: 008e17cc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ 15810: 0034c508 264 FUNC GLOBAL DEFAULT 12 nand_init │ │ │ │ - 15811: 00926200 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 15812: 0082c3cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 15811: 00926220 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15812: 0082c3ec 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 15813: 014e0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15814: 012f18dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 15815: 0082c45c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 15815: 0082c47c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 15816: 0151d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15817: 014e70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15818: 014e226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15819: 002b2cb4 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15820: 014defa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15821: 00ab1f20 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15821: 00ab1f40 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15822: 0151d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15823: 00ae4c18 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15823: 00ae4c38 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15824: 006ab918 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15825: 0151c658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 15826: 0083eee0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 15826: 0083ef00 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 15827: 0151c1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15828: 014e0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15829: 00ab7460 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15829: 00ab7480 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15830: 00517374 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15831: 00702ccc 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15832: 014dd350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15833: 002b7d84 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15834: 01391ce4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15835: 014dff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15836: 014dd180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15837: 009b9854 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15837: 009b9874 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15838: 0151d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15839: 014e17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 15840: 0083ef70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ - 15841: 0086daf4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ - 15842: 0095a24c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 15843: 0082c4ec 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 15840: 0083ef90 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 15841: 0086db14 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ + 15842: 0095a26c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 15843: 0082c50c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 15844: 002d7c24 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15845: 014f1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ - 15846: 0086dab8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ + 15846: 0086dad8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 15847: 002d4d88 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15848: 0151d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15849: 0070b0e8 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15850: 014e4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15851: 014f1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15852: 0151c3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15853: 0151d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15854: 00afee4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15855: 00a40bac 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15854: 00afee6c 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15855: 00a40bcc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15856: 0076497c 536 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ - 15857: 0091a2dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 15858: 00963894 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15859: 0086daf0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 15860: 00a7cc28 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 15861: 0083f000 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 15857: 0091a2fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 15858: 009638b4 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 15859: 0086db10 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ + 15860: 00a7cc48 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15861: 0083f020 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 15862: 006ac300 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15863: 009e0e80 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15863: 009e0ea0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15864: 00380ebc 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15865: 00517140 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15866: 0151c5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15867: 00520eb8 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15868: 00690180 712 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ - 15869: 0091a814 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 15869: 0091a834 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15870: 014de3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15871: 008d62b0 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15871: 008d62d0 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15872: 013bd524 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15873: 014ee6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15874: 00aa7fc8 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15874: 00aa7fe8 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15875: 0074b990 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ - 15876: 00958c4c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 15876: 00958c6c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15877: 0151c6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15878: 0151bfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15879: 0151d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15880: 005d7c28 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15881: 009fd228 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15882: 00a63f08 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15883: 00920e98 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15881: 009fd248 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15882: 00a63f28 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15883: 00920eb8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15884: 014d71c8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15885: 0151c99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15886: 014e5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15887: 0151c4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15888: 0151cbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15889: 0062ed7c 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15890: 014f0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15891: 00995000 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15891: 00995020 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15892: 014dc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15893: 00679a04 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15894: 0151b85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15895: 014dd910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 15896: 007bb884 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 15896: 007bb898 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 15897: 00378c7c 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15898: 00ad345c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15898: 00ad347c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15899: 014f0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15900: 0151b540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15901: 014ecf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15902: 005233c0 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 15903: 0095da18 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15904: 00b4743c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15903: 0095da38 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 15904: 00b4745c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15905: 014e1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15906: 014e1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 15907: 0091fdd4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 15907: 0091fdf4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15908: 0151d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15909: 01417bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15910: 0092a9cc 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15910: 0092a9ec 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15911: 014de4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15912: 006ca574 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15913: 0037cc78 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15914: 009ef474 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15914: 009ef494 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15915: 0151ddf5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15916: 004a1794 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 15917: 009cbe68 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15917: 009cbe88 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15918: 0151b43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15919: 014dd8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15920: 0151c09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15921: 014f293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15922: 003740d8 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15923: 0151d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15924: 0151d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15925: 00b272e0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15925: 00b27300 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15926: 014e3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15927: 00aec10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15927: 00aec12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15928: 0151b2a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15929: 002d0a70 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15930: 014dfa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 15931: 002e3cc0 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15932: 0092b680 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15932: 0092b6a0 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15933: 0151d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15934: 0151d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15935: 014efdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15936: 0151c2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15937: 0151b978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15938: 008eff4c 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15939: 00b6616c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15938: 008eff6c 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15939: 00b6618c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15940: 014dcb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15941: 0151c8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15942: 00a88c1c 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15942: 00a88c3c 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15943: 0151cdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15944: 014f4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15945: 014e6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15946: 014f3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15947: 014df87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 15948: 0074bba8 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 15949: 00867674 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 15949: 00867694 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 15950: 0151c244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ - 15951: 0084f524 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ + 15951: 0084f544 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 15952: 0151d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15953: 014e42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15954: 014ed378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15955: 014e7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 15956: 008677e8 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 15956: 00867808 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 15957: 00526644 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 15958: 00849a48 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 15958: 00849a68 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 15959: 002b9ab0 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15960: 00b42308 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15960: 00b42328 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15961: 0151c88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15962: 0151d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15963: 00305284 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15964: 002b7eac 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15965: 0151d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15966: 0151cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15967: 00678af4 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15968: 0151ba58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 15969: 0083d568 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 15970: 00867964 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 15971: 00849bac 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 15969: 0083d588 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 15970: 00867984 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 15971: 00849bcc 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 15972: 0151c57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15973: 01413a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15974: 0048c7f0 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15975: 00965260 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15975: 00965280 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15976: 014e9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15977: 014ee360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 15978: 0083d6c0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 15978: 0083d6e0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 15979: 014dfb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 15980: 014ea31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15981: 0151c948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15982: 0151b2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15983: 002d901c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15984: 01418728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15985: 0151b48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15986: 014e3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15987: 0066749c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15988: 00abb210 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15988: 00abb230 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15989: 014e6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15990: 0151b848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15991: 014f5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15992: 0048ea24 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15993: 002886f0 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15994: 014e6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15995: 00373ba8 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15996: 00a9f308 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15997: 00b8b400 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15998: 00956994 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15996: 00a9f328 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15997: 00b8b420 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15998: 009569b4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15999: 0048e66c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16000: 0151c36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16001: 01454ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16002: 014e6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 16003: 0095db68 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 16003: 0095db88 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16004: 014e0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16005: 0151b87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16006: 014eed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16007: 0151c0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16008: 014557b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16009: 0142a4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16010: 002dc674 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16011: 0151c356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16012: 00abb45c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16012: 00abb47c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16013: 0144e7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16014: 0151cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16015: 00b476f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16016: 009819d4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16015: 00b47710 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16016: 009819f4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16017: 014f1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16018: 00843308 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16018: 00843328 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16019: 002d0e00 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ - 16020: 008702d4 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ + 16020: 008702f4 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ 16021: 014ed158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16022: 00aa3ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16022: 00aa3bc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16023: 014e7800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16024: 0151c4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16025: 014e57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ 16026: 0034bf70 20 FUNC GLOBAL DEFAULT 12 nand_getpins │ │ │ │ - 16027: 00929b10 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16028: 00b1b5d8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16027: 00929b30 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16028: 00b1b5f8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16029: 014e2608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16030: 0142a6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16031: 0145530c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16032: 0151ce38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16033: 014f888c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16034: 014eeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16035: 00b749f4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16036: 00a9a0bc 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16037: 009fa5c0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 16038: 008dcae4 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16039: 00adfbe0 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16035: 00b74a14 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16036: 00a9a0dc 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16037: 009fa5e0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16038: 008dcb04 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 16039: 00adfc00 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16040: 002bbc08 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16041: 00843470 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16041: 00843490 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16042: 014f557c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16043: 014e1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16044: 0151c9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16045: 00b93b0c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16045: 00b93b2c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16046: 0142a5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16047: 014efee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ - 16048: 0084f488 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ + 16048: 0084f4a8 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16049: 0062fa8c 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16050: 002cacc0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16051: 0151d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16052: 0151bff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16053: 00324afc 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16054: 01456410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16055: 012f0fc0 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16056: 014df660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16057: 01456518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16058: 00b6394c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16058: 00b6396c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16059: 0151b2a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16060: 006de3c0 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16061: 00510e0c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16062: 014ede70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16063: 00b19910 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16063: 00b19930 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16064: 014dd3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16065: 0083d878 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16065: 0083d898 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16066: 006bc13c 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16067: 003c3a88 300 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16068: 00656c8c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16069: 014ee9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16070: 0151d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16071: 014ef3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16072: 014ea19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16073: 00b63cec 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16073: 00b63d0c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16074: 0151b2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16075: 0151c180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16076: 00aa44fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16076: 00aa451c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16077: 01456494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16078: 006d99c0 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16079: 0083d988 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16080: 00a9d98c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16079: 0083d9a8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16080: 00a9d9ac 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16081: 0050bebc 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 16082: 0095e368 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16083: 009b8a90 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16082: 0095e388 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 16083: 009b8ab0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16084: 0151d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16085: 002b743c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16086: 0151b2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16087: 008b8c00 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16088: 0097b838 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16087: 008b8c20 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16088: 0097b858 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16089: 005cb004 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16090: 005cae0c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16091: 00afd090 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16092: 009cdfc8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16093: 00b71bb8 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16091: 00afd0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16092: 009cdfe8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16093: 00b71bd8 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16094: 014dfdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16095: 014e6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 16096: 0151ceac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 16097: 009ab2d4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16098: 00ae4d50 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16099: 009efd1c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16097: 009ab2f4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16098: 00ae4d70 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16099: 009efd3c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16100: 014f47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16101: 00667fc0 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16102: 0062d8cc 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16103: 014f0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16104: 00996908 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16104: 00996928 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16105: 006d38b8 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16106: 01418fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16107: 0151c2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16108: 014e47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16109: 0142a544 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16110: 0151cc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16111: 0151bfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16112: 00b976bc 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16112: 00b976dc 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16113: 002be6e4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16114: 013bcaac 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16115: 0151d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16116: 014ea23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16117: 0151cde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16118: 009563e0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16119: 009f9fcc 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16118: 00956400 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 16119: 009f9fec 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16120: 014f8640 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16121: 014f1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16122: 01443a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16123: 0151c266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16124: 00ad3fe4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16125: 00a12d3c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16124: 00ad4004 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16125: 00a12d5c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16126: 0142a754 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ - 16127: 0086c78c 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16128: 00b8db90 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16127: 0086c7ac 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ + 16128: 00b8dbb0 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16129: 01443900 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16130: 014f04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16131: 014dd230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16132: 00aff410 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16133: 00b41bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16132: 00aff430 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16133: 00b41bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16134: 014155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16135: 0151cb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16136: 009fdb24 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16136: 009fdb44 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16137: 01443a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16138: 00b73198 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16138: 00b731b8 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16139: 014ea2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16140: 00789578 268 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16141: 014f5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16142: 00684324 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16143: 0151c518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16144: 014186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16145: 0151c7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16146: 002cb0dc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16147: 00b3ad1c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16147: 00b3ad3c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16148: 0142a64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16149: 00b01e60 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16149: 00b01e80 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16150: 0036e8e4 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16151: 0151c6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 16152: 00b28694 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16152: 00b286b4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16153: 01443984 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16154: 014137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16155: 014e3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16156: 0066a720 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ - 16157: 0086e0e4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ + 16157: 0086e104 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16158: 00322140 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 16159: 0095ab84 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16160: 00b0f678 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 16161: 0086dfc4 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ - 16162: 0093e150 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 16159: 0095aba4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 16160: 00b0f698 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16161: 0086dfe4 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ + 16162: 0093e170 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16163: 0151d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16164: 00b40750 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16164: 00b40770 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16165: 0151c272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16166: 00851024 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16166: 00851044 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16167: 0151ce64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16168: 004aeaa4 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16169: 00b5cbe8 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16170: 009eba78 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16171: 00a99808 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16169: 00b5cc08 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16170: 009eba98 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16171: 00a99828 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16172: 0066acbc 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16173: 0151b65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16174: 0031eb20 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16175: 0151bf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16176: 014e7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16177: 0151ce7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16178: 00402fb4 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16179: 0151b566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16180: 00aeddac 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16180: 00aeddcc 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16181: 0050c13c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16182: 0151b289 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16183: 014467ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16184: 014e7ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16185: 014ef0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ - 16186: 0086e068 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ + 16186: 0086e088 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16187: 014e2c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16188: 009eccc0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16189: 008a50c0 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16188: 009ecce0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16189: 008a50e0 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16190: 003da2d0 504 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16191: 0151b392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16192: 002cf260 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16193: 01446660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16194: 01431dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16195: 003211c4 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 16196: 00955ff8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 16196: 00956018 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 16197: 002b754c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 16198: 005162c4 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 16199: 014e03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 16200: 014dd2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 16201: 014f8138 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 16202: 01446768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_h │ │ │ │ 16203: 0151bec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16204: 0151c0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16205: 014f1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16206: 014e40bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16207: 014f3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16208: 01394310 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 16209: 0093df94 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16210: 00b63ecc 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 16211: 0084ee90 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16212: 00b26490 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16213: 00ab9124 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16209: 0093dfb4 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 16210: 00b63eec 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16211: 0084eeb0 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ + 16212: 00b264b0 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16213: 00ab9144 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16214: 0151ccd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16215: 014ee680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16216: 014f3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16217: 00321bbc 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16218: 014466e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ - 16219: 008ec9b8 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 16219: 008ec9d8 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16220: 0151bd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16221: 01454f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16222: 014ea36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16223: 014556a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16224: 014dea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16225: 007b1340 116 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16226: 00b69610 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16226: 00b69630 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16227: 0151b4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16228: 0151d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16229: 014f0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16230: 014ecf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16231: 008a3c68 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16231: 008a3c88 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16232: 0151ca4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16233: 0085d2d8 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16233: 0085d2f8 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16234: 0074bdcc 104 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16235: 0151cbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16236: 00658394 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16237: 00aae994 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16237: 00aae9b4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16238: 01455288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16239: 014e1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16240: 0151d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16241: 006c0d30 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16242: 00b4b3c4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16242: 00b4b3e4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16243: 0050f304 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16244: 01392510 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16245: 014e210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16246: 0085d42c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16247: 00adb6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16248: 00ba8e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16249: 00b42f84 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16250: 00abc2c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16246: 0085d44c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16247: 00adb70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16248: 00ba8eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16249: 00b42fa4 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16250: 00abc2e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16251: 0151d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16252: 014f1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16253: 014eef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16254: 00a7ce7c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16254: 00a7ce9c 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16255: 0141373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16256: 00aa3c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16256: 00aa3c20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16257: 01419070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16258: 014eac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16259: 0151cb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16260: 002a3194 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16261: 013ba408 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16262: 0151c662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16263: 014f31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16264: 014f294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16265: 008e3fc0 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 16265: 008e3fe0 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16266: 01418ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16267: 0151ce1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16268: 014e1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 16269: 008e56f0 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 16270: 00b3c28c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16269: 008e5710 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 16270: 00b3c2ac 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16271: 0151d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 16272: 008dd170 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 16272: 008dd190 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16273: 006d9e54 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16274: 0151c6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16275: 006f34ec 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16276: 0151b43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16277: 009c24a4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ - 16278: 0086c438 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ + 16277: 009c24c4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16278: 0086c458 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16279: 0151c1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16280: 014f4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16281: 009d283c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16281: 009d285c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16282: 014e6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16283: 0151c02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16284: 00b34658 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16284: 00b34678 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16285: 0151b824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 16286: 0095a994 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16287: 00cfb3fc 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16286: 0095a9b4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 16287: 00cfb41c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16288: 013ba360 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16289: 002b3818 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16290: 008b611c 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16290: 008b613c 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16291: 014ea22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16292: 00b09108 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16293: 0082dd8c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16292: 00b09128 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16293: 0082ddac 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16294: 00673614 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16295: 014f14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16296: 00998874 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16296: 00998894 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16297: 0151ba9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16298: 0066ead4 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 16299: 008eeacc 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 16300: 0084eedc 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16301: 00ad59fc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16302: 00aeed5c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16299: 008eeaec 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 16300: 0084eefc 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ + 16301: 00ad5a1c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16302: 00aeed7c 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16303: 014f2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16304: 0082de08 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16304: 0082de28 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16305: 0062f314 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16306: 009cb234 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16306: 009cb254 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16307: 0151de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16308: 002cb510 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16309: 0151d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16310: 0151cc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16311: 00aa8298 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16311: 00aa82b8 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16312: 01427028 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16313: 00b0953c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16313: 00b0955c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16314: 014f3fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16315: 0059e324 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16316: 0151d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16317: 00adc4b0 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16318: 00ae65e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16317: 00adc4d0 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16318: 00ae6608 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16319: 006ded5c 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 16320: 00b7c3a0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16321: 00a64e0c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16320: 00b7c3c0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16321: 00a64e2c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16322: 014dde1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16323: 00a43974 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16324: 009d287c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16323: 00a43994 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16324: 009d289c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16325: 00564c60 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16326: 014e862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16327: 00b3c0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16328: 00b1b258 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16327: 00b3c0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16328: 00b1b278 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16329: 013bce40 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16330: 0151d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16331: 0082deac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16331: 0082decc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16332: 006e4170 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16333: 00b6e4e4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16334: 00b900e4 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16333: 00b6e504 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16334: 00b90104 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16335: 007b0174 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16336: 00aea650 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16337: 0085ff58 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16336: 00aea670 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16337: 0085ff78 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16338: 0151cb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16339: 0151d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16340: 00860e4c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16340: 00860e6c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16341: 004d74f8 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 16342: 005c5b80 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16343: 0151d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16344: 0098452c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16345: 00b74e00 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16344: 0098454c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16345: 00b74e20 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16346: 014e6e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16347: 0050c3cc 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16348: 014e05e0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16349: 0151ba1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16350: 0151c95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16351: 0086001c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16351: 0086003c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16352: 0144c330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ - 16353: 00959960 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 16353: 00959980 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16354: 0151b9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16355: 0151d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16356: 002b764c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16357: 009891e8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 16358: 0091fa70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 16357: 00989208 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16358: 0091fa90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16359: 014ed898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16360: 006d950c 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16361: 014de01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16362: 0144bf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16363: 00ad7684 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16363: 00ad76a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16364: 014eeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16365: 014e9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16366: 005c5fa0 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16367: 00a9b834 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16368: 00d40168 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16369: 009bd9e4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16367: 00a9b854 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16368: 00d40188 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16369: 009bda04 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16370: 0151b7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16371: 0097b444 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16371: 0097b464 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16372: 014dca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16373: 008600ec 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16374: 00b5f37c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16375: 00b659c0 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16376: 00b019a0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16373: 0086010c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16374: 00b5f39c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16375: 00b659e0 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16376: 00b019c0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16377: 0151c4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16378: 00320838 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16379: 00ab522c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16380: 00aa29ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16379: 00ab524c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16380: 00aa29cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16381: 0151c140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16382: 00981384 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16383: 0097ba40 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16382: 009813a4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16383: 0097ba60 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16384: 014ead10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16385: 0151c568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16386: 009d9c1c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16386: 009d9c3c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16387: 0038036c 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16388: 00936b7c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16388: 00936b9c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16389: 014e7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16390: 0151c200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16391: 014f08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16392: 0151cb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16393: 0151cbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16394: 014e339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16395: 0151c754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16396: 0151d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16397: 006f31f4 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16398: 014e40ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16399: 009d00e8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16399: 009d0108 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16400: 0151d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16401: 014ef664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16402: 014e1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16403: 00b69c24 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16404: 00b8e2e8 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 16405: 0091f72c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 16403: 00b69c44 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16404: 00b8e308 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16405: 0091f74c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16406: 0151cd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16407: 0151ca40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16408: 00711608 172 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16409: 01416628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16410: 0151d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16411: 0082df50 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16411: 0082df70 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16412: 0151cb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16413: 014f1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 16414: 00a32950 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16414: 00a32970 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16415: 014efc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16416: 014f5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16417: 0082dfcc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16417: 0082dfec 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16418: 006d8c80 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16419: 00db0010 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16419: 00db0030 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16420: 01417c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16421: 0078ae64 180 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16422: 0151ca72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16423: 006b51e8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16424: 014eee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16425: 014136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16426: 00b8db78 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16426: 00b8db98 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16427: 0151d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 16428: 0091c40c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 16428: 0091c42c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16429: 014e62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16430: 0151bc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16431: 01512b66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 16432: 0151de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16433: 014de5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16434: 00706fb8 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16435: 014e0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16436: 014f0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16437: 006aba78 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16438: 014f10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16439: 00b73d2c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ - 16440: 0086c748 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16441: 0082e070 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16439: 00b73d4c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16440: 0086c768 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ + 16441: 0082e090 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16442: 0151bddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16443: 00b858bc 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16444: 00aed140 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16443: 00b858dc 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16444: 00aed160 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16445: 0066cbd0 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16446: 00adb8c8 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16446: 00adb8e8 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16447: 00618150 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16448: 014f2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16449: 00add738 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16449: 00add758 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16450: 004dc13c 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16451: 014f32a4 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16452: 013fcef8 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16453: 0151c38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16454: 014199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16455: 014e3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16456: 0151cc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16457: 014e09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16458: 014f0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16459: 0151dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16460: 00b826b0 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 16461: 009ccce8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16460: 00b826d0 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 16461: 009ccd08 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16462: 0151c6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16463: 014e5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 16464: 00611abc 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 16465: 009ec86c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16465: 009ec88c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16466: 0151d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 16467: 009073fc 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16468: 00837e54 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16467: 0090741c 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 16468: 00837e74 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16469: 014e850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16470: 014f2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16471: 0151bf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16472: 0028a95c 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16473: 00b8e0ec 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16474: 00b6bf28 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16473: 00b8e10c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16474: 00b6bf48 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16475: 0151bc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16476: 00aaf9a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16476: 00aaf9c8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16477: 014de264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16478: 007afe54 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16479: 014e7a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16480: 014dd3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ - 16481: 0084f2a0 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ + 16481: 0084f2c0 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16482: 01454eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16483: 0151d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16484: 00aa8fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16484: 00aa8fdc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16485: 0028a728 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16486: 00b45600 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16486: 00b45620 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16487: 014555a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16488: 007af7b8 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16489: 0085cd50 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16489: 0085cd70 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16490: 0151b692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16491: 00ad7aa0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16492: 0085cbc8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16491: 00ad7ac0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16492: 0085cbe8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16493: 00532fe8 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16494: 006e6adc 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16495: 0151b6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16496: 0139a1f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 16497: 00964518 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 16497: 00964538 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16498: 00503e30 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16499: 00b17d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16499: 00b17d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16500: 004e0afc 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16501: 00568e9c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16502: 00669184 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16503: 01455204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16504: 0151bd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16505: 004dbf68 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16506: 0142bf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ - 16507: 008f40ec 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 16507: 008f410c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16508: 0151b3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16509: 0151b310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16510: 0085cc8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16510: 0085ccac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16511: 014f0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16512: 014e2528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16513: 006d98b8 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16514: 006e7814 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16515: 00b215d8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16515: 00b215f8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16516: 014e52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16517: 014e334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16518: 002eb57c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16519: 014f47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16520: 014e3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16521: 00b68c88 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16521: 00b68ca8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16522: 0151d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16523: 014e53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16524: 014e6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 16525: 009c3cb4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 16525: 009c3cd4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 16526: 01416b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16527: 014f8658 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16528: 008c4954 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16528: 008c4974 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16529: 014dd900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16530: 013b7fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16531: 00abd3d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16531: 00abd3f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16532: 014ed0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16533: 01455834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ - 16534: 008e3fc8 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 16534: 008e3fe8 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16535: 014e29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16536: 00aa20b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16537: 00aff080 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16538: 00a9d5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16539: 00a9eeac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16536: 00aa20d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16537: 00aff0a0 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16538: 00a9d604 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16539: 00a9eecc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16540: 0151c392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16541: 00ad3684 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 16542: 008e1ccc 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 16541: 00ad36a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16542: 008e1cec 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16543: 0151bade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16544: 0070cbec 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16545: 0151b40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16546: 00b02410 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16546: 00b02430 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16547: 014f3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16548: 008b4a60 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16548: 008b4a80 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16549: 002bd000 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16550: 0066a9d8 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 16551: 009485d4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 16551: 009485f4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16552: 01422b54 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16553: 0151b9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16554: 0144d098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16555: 00b07508 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16555: 00b07528 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16556: 0078b624 168 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16557: 004d7568 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16558: 0151ba8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16559: 0151cae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16560: 00b31290 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16561: 00b3d0ec 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16562: 00995728 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16560: 00b312b0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16561: 00b3d10c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16562: 00995748 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16563: 0151c636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16564: 0151bde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16565: 0151b27b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16566: 014e0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16567: 014f20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16568: 00513168 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16569: 00323478 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16570: 009f91d0 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16571: 00a64ba4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16572: 00b4e1b4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16570: 009f91f0 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16571: 00a64bc4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16572: 00b4e1d4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16573: 00432514 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16574: 0066e4b8 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16575: 01417078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16576: 00ae87c4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16576: 00ae87e4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16577: 014e832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16578: 009fa418 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16578: 009fa438 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16579: 014f36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16580: 0151c924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16581: 0037d3d8 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16582: 0151cd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16583: 0151b9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16584: 00375400 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16585: 014f25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16586: 00862fd4 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16586: 00862ff4 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16587: 0151c22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16588: 00b15844 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16588: 00b15864 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16589: 0151cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16590: 00b181fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16590: 00b1821c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16591: 003d98f4 636 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16592: 0151b630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16593: 00b72f00 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16594: 00989ac0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16593: 00b72f20 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16594: 00989ae0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16595: 002c7e84 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16596: 00797d10 180 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16597: 004922a8 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 16598: 0091a134 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 16598: 0091a154 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16599: 00371cfc 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16600: 014f42c0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 16601: 00972af0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 16601: 00972b10 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16602: 0151c62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16603: 0151ce2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16604: 0151d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16605: 00b2469c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16605: 00b246bc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16606: 0151c31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 16607: 008ecd7c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 16607: 008ecd9c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16608: 006b17b0 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16609: 008b60d4 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16610: 008fe044 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16609: 008b60f4 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16610: 008fe064 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16611: 0144b7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16612: 0151d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16613: 006e9928 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16614: 0144b754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16615: 002c73b8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16616: 00afca18 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16617: 009b0d30 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16618: 00b2df74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16616: 00afca38 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16617: 009b0d50 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16618: 00b2df94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16619: 014dda50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16620: 002ca8bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16621: 0151d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16622: 00b6d690 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16623: 00b97eb4 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16622: 00b6d6b0 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16623: 00b97ed4 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16624: 0151bc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16625: 01412cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16626: 014e84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16627: 014e2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16628: 014ebba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16629: 00ac5c58 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16629: 00ac5c78 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16630: 00719c2c 3644 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16631: 014f184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16632: 009fa388 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16632: 009fa3a8 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16633: 0151baea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16634: 00dbdf58 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16635: 009ef034 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16636: 008b3fb8 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16637: 00b09e04 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16638: 00aa9a90 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16634: 00dbdf78 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16635: 009ef054 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16636: 008b3fd8 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16637: 00b09e24 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16638: 00aa9ab0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16639: 0143d474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16640: 014dd380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16641: 0143538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16642: 002bd6e8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16643: 0151be04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16644: 00678354 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16645: 0143d3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16646: 0144cf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16647: 003034bc 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16648: 01435308 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ - 16649: 0090e29c 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16650: 00991480 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16651: 00db0070 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16649: 0090e2bc 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 16650: 009914a0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16651: 00db0090 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16652: 014dc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16653: 0066ef54 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 16654: 009167ec 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 16654: 0091680c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16655: 014ebd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16656: 014d7198 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16657: 0151bc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16658: 00a30e34 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 16659: 00a49120 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 16660: 0083a078 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 16658: 00a30e54 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16659: 00a49140 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16660: 0083a098 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 16661: 00704940 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16662: 00aa4108 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ - 16663: 0084fc8c 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ + 16662: 00aa4128 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16663: 0084fcac 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 16664: 0151d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16665: 0099da80 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16665: 0099daa0 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16666: 014e9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16667: 0151b291 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 16668: 00b87b14 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 16668: 00b87b34 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 16669: 014dc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 16670: 0083a124 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 16670: 0083a144 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 16671: 0151d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16672: 006c39c0 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16673: 00b42d44 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16674: 009e2104 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16673: 00b42d64 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16674: 009e2124 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16675: 01435284 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 16676: 014dec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16677: 006acea8 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16678: 014e3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16679: 0151c596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16680: 014eaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 16681: 0082ab6c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 16681: 0082ab8c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 16682: 0151bed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16683: 0151cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16684: 00b6ced0 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16685: 009fd76c 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16684: 00b6cef0 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16685: 009fd78c 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 16686: 014f813c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16687: 0051d164 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16688: 0092c1b8 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16689: 009bcc08 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16688: 0092c1d8 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16689: 009bcc28 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16690: 014f1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16691: 014ed458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 16692: 0083a200 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 16692: 0083a220 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 16693: 00693678 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16694: 01452ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 16695: 0151cb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16696: 0151b396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16697: 0151b934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16698: 0151cad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16699: 014ec578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16700: 014dde2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16701: 0151ba8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16702: 002bc998 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16703: 00b1f130 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16703: 00b1f150 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16704: 014ee6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16705: 00304654 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16706: 0051d2a4 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 16707: 01457e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 16708: 00929c00 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16708: 00929c20 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16709: 006c7cd0 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16710: 0144bbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 16711: 014ebf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16712: 00b3409c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16713: 00b17554 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16712: 00b340bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16713: 00b17574 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16714: 0144bb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 16715: 0151ca3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16716: 0151d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16717: 00b5f4ec 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16717: 00b5f50c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16718: 002c8b8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16719: 014dfde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16720: 00b28b54 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16720: 00b28b74 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16721: 01422ae4 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16722: 014ddb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16723: 0151caae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16724: 008b9c5c 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16725: 0097d040 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16724: 008b9c7c 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16725: 0097d060 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16726: 014f1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16727: 0036c128 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16728: 004dc10c 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16729: 014f0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16730: 00b47fe0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 16731: 009c0d54 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16730: 00b48000 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16731: 009c0d74 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16732: 014df78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 16733: 0070926c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16734: 014f31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16735: 00b93530 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16735: 00b93550 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16736: 014ede40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16737: 0151c764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 16738: 00863048 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 16738: 00863068 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 16739: 014f0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16740: 014e5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16741: 0151ccfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16742: 006e368c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16743: 009f881c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16743: 009f883c 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16744: 0151dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16745: 00abd518 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16746: 00af9170 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16747: 00aa1e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16748: 00ae73d8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16749: 00ae1ea8 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16745: 00abd538 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16746: 00af9190 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16747: 00aa1ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16748: 00ae73f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16749: 00ae1ec8 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16750: 00613f08 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ - 16751: 0086d528 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ + 16751: 0086d548 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 16752: 0079fdf4 408 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 16753: 014e0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16754: 0151b920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16755: 0151bb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16756: 014e2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 16757: 008e3600 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 16757: 008e3620 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16758: 00331a78 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16759: 014ebe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16760: 014f0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16761: 0051d860 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16762: 009eb28c 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 16763: 00a9e50c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16762: 009eb2ac 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16763: 00a9e52c 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16764: 014df44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16765: 00b0b8a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 16766: 00839e28 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ - 16767: 0084fc30 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ + 16765: 00b0b8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16766: 00839e48 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 16767: 0084fc50 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 16768: 0151bd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16769: 014ef5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 16770: 00b63f1c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16770: 00b63f3c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16771: 014e79f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16772: 014dd280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16773: 0092d818 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16773: 0092d838 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16774: 014e8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 16775: 00839ed4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 16775: 00839ef4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 16776: 014e1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16777: 009cb8f0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16777: 009cb910 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16778: 003488f4 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16779: 013bcaf8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16780: 0151cdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ - 16781: 0081c940 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ + 16781: 0081c960 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 16782: 0151c6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16783: 0151b257 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16784: 00a9c8c0 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16784: 00a9c8e0 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16785: 014eb010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16786: 0151b762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 16787: 00349368 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16788: 00655c74 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16789: 0151c02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16790: 00b5f988 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16790: 00b5f9a8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16791: 0151c8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16792: 014e7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16793: 014ec8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 16794: 0083bb48 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 16794: 0083bb68 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 16795: 00302408 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16796: 00ae21c8 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16796: 00ae21e8 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16797: 0151b5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16798: 00adacd4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16798: 00adacf4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16799: 014dca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16800: 014f0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16801: 0151c9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16802: 003796ac 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16803: 00693324 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 16804: 00839fb0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 16804: 00839fd0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 16805: 014ef494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16806: 0083bbc0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 16807: 00b1808c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16806: 0083bbe0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 16807: 00b180ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16808: 0151b654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 16809: 01452b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 16810: 0151debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16811: 0151be50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16812: 014e6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16813: 014ef088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16814: 002bdfd4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16815: 014ed748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16816: 014e70d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16817: 0028b564 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16818: 00aa63b4 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16818: 00aa63d4 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16819: 0151be58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16820: 014f1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16821: 0151b9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16822: 0151c4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16823: 014177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16824: 009ef8c8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16824: 009ef8e8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16825: 002c53ac 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16826: 01512ba9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16827: 0151b7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 16828: 014d6cdc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16829: 0144edfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 16830: 0144b9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 16831: 0151d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16832: 00b99024 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16832: 00b99044 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16833: 0151c194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16834: 00920980 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16834: 009209a0 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16835: 0151c570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ - 16836: 0084efd8 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ + 16836: 0084eff8 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 16837: 005c6048 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16838: 0144b964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 16839: 014de8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16840: 0151c818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 16841: 0096b3b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 16841: 0096b3d0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16842: 014ecaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16843: 0151d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16844: 0151b576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16845: 00ab3c4c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16845: 00ab3c6c 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16846: 01433a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 16847: 003e89fc 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16848: 009ce9a8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16848: 009ce9c8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16849: 004da864 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16850: 00b3a760 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16850: 00b3a780 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16851: 014e22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16852: 00b5b9cc 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16852: 00b5b9ec 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16853: 0151b3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 16854: 00864790 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 16854: 008647b0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 16855: 00693384 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 16856: 008649b8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 16857: 00aa1ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16856: 008649d8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 16857: 00aa1f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16858: 0151c20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16859: 006f2984 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16860: 0151b255 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 16861: 014339c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 16862: 00ad3908 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16862: 00ad3928 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16863: 014eede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16864: 0151ca44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 16865: 00864848 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 16865: 00864868 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 16866: 013bd064 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16867: 00a9925c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16868: 00ba711c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16867: 00a9927c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16868: 00ba713c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16869: 0151c606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16870: 014df5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16871: 0151b892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16872: 00af1500 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16872: 00af1520 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16873: 013bc71c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16874: 014e986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16875: 00b69924 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16875: 00b69944 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16876: 013bcb4c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16877: 00b48700 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16878: 009bfd3c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16877: 00b48720 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16878: 009bfd5c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16879: 014e220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16880: 00845050 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 16881: 00b41560 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16882: 00ba609c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16880: 00845070 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 16881: 00b41580 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16882: 00ba60bc 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16883: 0151cdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16884: 00864908 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 16885: 00b8b00c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16884: 00864928 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 16885: 00b8b02c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16886: 01433940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 16887: 0045bf08 88 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 16888: 014ea13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16889: 014ee780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 16890: 0089d230 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 16890: 0089d250 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 16891: 0151d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16892: 00b191a4 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16892: 00b191c4 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16893: 0151b3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16894: 01441b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ - 16895: 008f5960 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 16896: 0084523c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 16895: 008f5980 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 16896: 0084525c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 16897: 014504ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 16898: 0151d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16899: 0151bff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 16900: 0086ee54 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ - 16901: 0091e52c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 16900: 0086ee74 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ + 16901: 0091e54c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16902: 014dfa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 16903: 003fff00 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 16904: 0096cd50 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16905: 00adf404 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16906: 0099726c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16907: 009c1770 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16904: 0096cd70 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 16905: 00adf424 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16906: 0099728c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16907: 009c1790 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16908: 0151d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16909: 01451298 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 16910: 014f291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16911: 0145110c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 16912: 014f3934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16913: 0151b5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16914: 014f2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16915: 014e6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16916: 00aa3868 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 16917: 008f5e04 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 16916: 00aa3888 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16917: 008f5e24 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16918: 01451214 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ 16919: 006e6804 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16920: 013bd974 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16921: 005232e0 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16922: 00320d40 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16923: 0151b8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16924: 00b851c0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16924: 00b851e0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16925: 006bbb24 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16926: 0151b34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16927: 014e67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16928: 009fa398 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16928: 009fa3b8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16929: 014deb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16930: 004dbc10 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16931: 0151b26e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16932: 014f3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16933: 003f6b0c 160 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 16934: 0151b666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16935: 013b7ed8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16936: 014e7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16937: 01451190 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 16938: 0070c22c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 16939: 00b53a98 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16939: 00b53ab8 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16940: 003216cc 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16941: 0042823c 260 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 16942: 014e8c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16943: 009275f8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16943: 00927618 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16944: 00519a1c 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16945: 014e4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16946: 002cbbe8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16947: 00a2cba4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16948: 00b7e838 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16947: 00a2cbc4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16948: 00b7e858 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16949: 014df61c 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 16950: 014dd410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16951: 0086c4d0 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 16952: 00adbde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16953: 009c7eac 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16954: 009f9d5c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 16955: 0091e238 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 16951: 0086c4f0 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ + 16952: 00adbe00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16953: 009c7ecc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16954: 009f9d7c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16955: 0091e258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16956: 014166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16957: 0142d538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ - 16958: 00917958 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 16958: 00917978 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 16959: 014dfd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16960: 014ee7e0 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16961: 00b2dd4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16961: 00b2dd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16962: 006676e4 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16963: 00ae1208 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16963: 00ae1228 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16964: 014338bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 16965: 014e976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16966: 0151d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16967: 0151bf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16968: 00af6514 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16968: 00af6534 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16969: 014f190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ - 16970: 0081ca00 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ + 16970: 0081ca20 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 16971: 014dcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16972: 013bc5ec 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16973: 014dd600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16974: 006bc5b4 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16975: 0151d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16976: 0151c9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 16977: 01433838 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 16978: 00a40cf0 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16978: 00a40d10 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16979: 0151cc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16980: 006b4460 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 16981: 0090376c 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16981: 0090378c 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16982: 0142d4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 16983: 0151d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 16984: 008576ec 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 16984: 0085770c 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 16985: 00549ba0 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16986: 014e6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16987: 00b26d48 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16987: 00b26d68 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16988: 0151c72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16989: 00856228 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 16990: 008b6664 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16989: 00856248 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 16990: 008b6684 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16991: 014e69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16992: 005c959c 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16993: 0151cc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16994: 00957d48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16994: 00957d68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16995: 014f203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16996: 014eec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 16997: 014337b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 16998: 00aec7e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16999: 00b89324 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17000: 00856f90 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 16998: 00aec800 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16999: 00b89344 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17000: 00856fb0 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17001: 0151b4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17002: 0151bc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17003: 014e5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17004: 014f3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17005: 01413844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17006: 014e2678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17007: 0151b70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 17008: 009643d0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 17008: 009643f0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17009: 014e323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17010: 007af828 120 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17011: 0151d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17012: 00db0148 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17012: 00db0168 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17013: 0151d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17014: 0067862c 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17015: 0151d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17016: 0151c1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17017: 01456a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17018: 009b5430 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17018: 009b5450 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17019: 00436274 388 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17020: 0151bb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17021: 013b4670 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17022: 006a1ac8 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17023: 006672c8 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17024: 0151b42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17025: 00ac4724 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17025: 00ac4744 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17026: 0151c966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17027: 0098a138 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17027: 0098a158 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17028: 014e4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17029: 0151c0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17030: 014f1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17031: 0151b504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17032: 006693d8 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17033: 003f6bac 156 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17034: 014e8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17035: 0151d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17036: 0151d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17037: 0041d374 376 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ - 17038: 008e1b98 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17039: 0082b898 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17038: 008e1bb8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 17039: 0082b8b8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17040: 014e223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17041: 0042e734 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17042: 009ef12c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 17043: 008f0fd8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17044: 008606ac 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17045: 009cfef0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17042: 009ef14c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17043: 008f0ff8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 17044: 008606cc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17045: 009cff10 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17046: 014f4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17047: 00917fa0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ - 17048: 00861108 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17047: 00917fc0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 17048: 00861128 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17049: 014e9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17050: 006cb0b4 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17051: 0151d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17052: 00aab9e8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 17053: 008f10e0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17054: 00b0bac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17052: 00aaba08 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17053: 008f1100 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 17054: 00b0bae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17055: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 17056: 00860784 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17056: 008607a4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17057: 014e1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17058: 00b3ed64 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17058: 00b3ed84 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17059: 0151d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17060: 0030327c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17061: 0092c328 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17061: 0092c348 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17062: 002de960 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17063: 0151cd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17064: 006a79a8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17065: 006e3d54 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17066: 0151d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17067: 014e68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17068: 0086086c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17069: 00ae6d1c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17070: 00abf650 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17071: 00bad250 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17072: 00dbe170 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17068: 0086088c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17069: 00ae6d3c 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17070: 00abf670 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17071: 00bad270 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17072: 00dbe190 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17073: 01416bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17074: 0144eb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ - 17075: 008e51ac 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17076: 00b8a040 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17075: 008e51cc 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 17076: 00b8a060 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17077: 0036f8e8 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17078: 0151b530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17079: 014e8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17080: 0151c9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17081: 014e02d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17082: 0151b8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17083: 0151ba04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 17084: 008f47d0 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 17084: 008f47f0 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 17085: 014ebb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17086: 008fb154 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17086: 008fb174 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17087: 002cf5d0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17088: 0151b876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17089: 014eea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17090: 0151d248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17091: 0151d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17092: 0151b518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17093: 0151c174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17094: 0151ccb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17095: 0067e934 32 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17096: 014ed9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17097: 014196b4 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17098: 014ebf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17099: 013b6078 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17100: 0151b3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17101: 008688a0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17101: 008688c0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17102: 006a0860 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17103: 013b6048 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17104: 0151b85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17105: 01415e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17106: 014f3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17107: 002b352c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17108: 0151bd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 17109: 00964710 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 17109: 00964730 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17110: 014509d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17111: 014e0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17112: 00321a78 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17113: 013b7f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17114: 014170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17115: 0151b8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17116: 00868968 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17116: 00868988 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17117: 0070a9c4 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17118: 014e33cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17119: 014eb7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17120: 005c8c6c 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17121: 014e818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17122: 008537a4 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17122: 008537c4 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17123: 014e22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17124: 0151c794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17125: 00ae168c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17125: 00ae16ac 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17126: 0151cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17127: 00b23afc 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17127: 00b23b1c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17128: 006bc60c 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17129: 00b6888c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17129: 00b688ac 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17130: 0151d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17131: 013bc29c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17132: 0151b6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17133: 0050ec28 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17134: 00ad73b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17135: 00aa2950 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17136: 009947ac 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17134: 00ad73d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17135: 00aa2970 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17136: 009947cc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17137: 0151b6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17138: 00ac8234 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17138: 00ac8254 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17139: 0151cefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 17140: 00953840 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 17140: 00953860 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17141: 0151d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17142: 014e7630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 17143: 0095cba4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17144: 009ce294 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17143: 0095cbc4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 17144: 009ce2b4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17145: 014f1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17146: 009e14b4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17146: 009e14d4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17147: 002ed738 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17148: 0151c234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17149: 0151cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ - 17150: 0086eaa0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ + 17150: 0086eac0 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17151: 014f51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17152: 00a9bcb4 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17152: 00a9bcd4 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17153: 002d868c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17154: 0151c3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17155: 0099db98 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17155: 0099dbb8 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17156: 0151d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17157: 00daff68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17157: 00daff88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17158: 014e1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17159: 0151b274 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17160: 00aa7394 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17161: 0099590c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17160: 00aa73b4 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17161: 0099592c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17162: 0151cdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17163: 014e4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17164: 00678eb8 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17165: 006fb198 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17166: 0151cbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17167: 0151c834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17168: 00525640 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17169: 014ea5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17170: 0144eae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17171: 0151b8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17172: 006e807c 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17173: 00ad14c8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17173: 00ad14e8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17174: 014f4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17175: 0151baa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17176: 0151c2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17177: 014f1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17178: 0151d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17179: 00aeb744 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17179: 00aeb764 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17180: 0151d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17181: 014f2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17182: 0151bc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17183: 014f2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17184: 014dee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17185: 00670b78 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17186: 00ab3a4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17186: 00ab3a6c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17187: 0151bccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17188: 0151d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17189: 0151b300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17190: 00a89248 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17190: 00a89268 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17191: 003f6c48 188 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17192: 0151cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17193: 00855858 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17193: 00855878 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17194: 0151d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17195: 014e1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17196: 014e9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17197: 01429548 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17198: 014ec898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17199: 00a26d70 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 17200: 0091e848 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 17199: 00a26d90 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17200: 0091e868 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17201: 014e852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17202: 0151d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17203: 014e2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17204: 014de758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17205: 00b0201c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17205: 00b0203c 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17206: 0151b6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17207: 00b767d0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17208: 00ac27f4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17207: 00b767f0 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17208: 00ac2814 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17209: 0151ba50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17210: 0034859c 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17211: 0151c05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17212: 01429758 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17213: 00920a28 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17214: 00845984 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17213: 00920a48 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17214: 008459a4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17215: 0151ba46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17216: 00829648 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17217: 00b65494 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17218: 007bb9bc 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17216: 00829668 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17217: 00b654b4 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17218: 007bb9d0 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17219: 0144f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17220: 00978828 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17220: 00978848 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17221: 0151cc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17222: 00529468 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17223: 00371e10 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17224: 01429650 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17225: 01512b9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17226: 008297d8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17226: 008297f8 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17227: 0151c094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17228: 014e0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17229: 009efe00 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17230: 00845adc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17229: 009efe20 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17230: 00845afc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17231: 005c6de4 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17232: 00931894 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17233: 009d0dd0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17232: 009318b4 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17233: 009d0df0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17234: 0151d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17235: 00ad5b64 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17235: 00ad5b84 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17236: 014ed088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17237: 0062fe0c 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 17238: 0091d6f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 17238: 0091d718 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17239: 0066a1ac 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17240: 0070c214 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17241: 002ed124 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17242: 00704bd4 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17243: 00902bd8 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17243: 00902bf8 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17244: 0037d418 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17245: 002d68fc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17246: 014f9854 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17247: 00aa2eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17248: 00829960 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17249: 00d1bf00 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17247: 00aa2ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17248: 00829980 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17249: 00d1bf20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17250: 00663048 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17251: 0151b634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17252: 0151b277 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17253: 006930fc 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17254: 0151b8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17255: 013ba318 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17256: 0151d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17257: 014ea85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17258: 009b13fc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17258: 009b141c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17259: 014eb5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17260: 014f4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17261: 00490c7c 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17262: 00829710 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17262: 00829730 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17263: 004d6b80 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17264: 014f4440 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17265: 0151cdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17266: 014f1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17267: 00b78504 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17267: 00b78524 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17268: 0151b33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17269: 014e37cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17270: 014e8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17271: 0151c348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17272: 0082989c 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17272: 008298bc 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17273: 014f0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17274: 002c1f7c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17275: 00dccd50 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17275: 00dccd88 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17276: 0151b414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17277: 0151d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17278: 00856534 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17279: 00b8f2a0 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17278: 00856554 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17279: 00b8f2c0 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17280: 014ee650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17281: 014ef484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17282: 0151d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17283: 00aac4f8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17283: 00aac518 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17284: 0151c7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17285: 0028d0c4 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17286: 008895b8 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17287: 00b76b80 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17286: 008895d8 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17287: 00b76ba0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17288: 0151c3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17289: 0151ca82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17290: 014295cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17291: 00673450 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17292: 0151d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17293: 0151c23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17294: 014f0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17295: 01428f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17296: 00829a0c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17297: 008284dc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17298: 0091834c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ - 17299: 00889f2c 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17296: 00829a2c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17297: 008284fc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17298: 0091836c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 17299: 00889f4c 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17300: 006d9dbc 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17301: 014297dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17302: 003751c8 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 17303: 0091d1b8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 17303: 0091d1d8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17304: 00618b94 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17305: 0144f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17306: 0151cb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 17307: 014f0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 17308: 014f0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 17309: 014eb668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17310: 01413e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17311: 0144ea60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17312: 0151c58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17313: 0151c63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17314: 0151c8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 17315: 008eec0c 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17316: 00a85980 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17315: 008eec2c 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 17316: 00a859a0 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17317: 014296d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17318: 0082857c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ - 17319: 008f0f38 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 17318: 0082859c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17319: 008f0f58 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17320: 0144e2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17321: 0151ccda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17322: 00b33bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17322: 00b33c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17323: 0151b41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 17324: 008e4438 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17325: 00dccd74 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 17326: 0094eec4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 17324: 008e4458 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 17325: 00dccdac 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17326: 0094eee4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17327: 0151d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17328: 0151d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17329: 00abbdd0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17329: 00abbdf0 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17330: 01448970 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17331: 014f1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17332: 014f3fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17333: 014dcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17334: 00aee56c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17335: 00b03194 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17334: 00aee58c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17335: 00b031b4 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17336: 014ded90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17337: 006ba5d4 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17338: 01448a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17339: 0151d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17340: 0151bd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17341: 00a85328 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17341: 00a85348 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17342: 014dcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 17343: 008ef9cc 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 17343: 008ef9ec 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17344: 002dfbd0 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17345: 00b2bb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17345: 00b2bb24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17346: 0151c0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17347: 0151b708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17348: 00670c58 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17349: 0151d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17350: 014f1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 17351: 0093b150 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 17351: 0093b170 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17352: 014ee6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17353: 00a886d8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17354: 00b746b0 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17353: 00a886f8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17354: 00b746d0 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17355: 014ee6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17356: 014489f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17357: 009e4050 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17357: 009e4070 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17358: 007972a0 180 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17359: 0151d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17360: 00ae11ac 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17361: 00916d30 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17362: 007bbaf4 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17360: 00ae11cc 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17361: 00916d50 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 17362: 007bbb08 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17363: 00665828 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17364: 009ed4b4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ - 17365: 0086ea04 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ + 17364: 009ed4d4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17365: 0086ea24 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17366: 014e17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17367: 01412740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ - 17368: 0086f4ec 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ + 17368: 0086f50c 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17369: 006580ec 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17370: 00401c28 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17371: 0139aed0 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17372: 0151bed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17373: 00688de4 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17374: 014e6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17375: 014eb638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ - 17376: 009194c4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17377: 00abd898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17376: 009194e4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 17377: 00abd8b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17378: 006aba18 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17379: 00b5fa08 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17380: 00b18a8c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17379: 00b5fa28 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17380: 00b18aac 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17381: 01411f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ - 17382: 0086ef38 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ + 17382: 0086ef58 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17383: 002cf21c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17384: 014dd310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17385: 0151be20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ - 17386: 0086e138 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ - 17387: 00849fc0 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ + 17386: 0086e158 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ + 17387: 00849fe0 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17388: 014ebc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17389: 013bc634 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17390: 006e4074 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17391: 006c727c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17392: 014ddecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17393: 00dbdc14 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ - 17394: 009191dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 17393: 00dbdc34 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17394: 009191fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17395: 006e4008 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ - 17396: 0086e028 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ + 17396: 0086e048 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17397: 014f0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17398: 00683df0 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17399: 014e0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17400: 014e4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 17401: 008dc9ac 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 17401: 008dc9cc 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 17402: 014e9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 17403: 0151bebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 17404: 014e2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 17405: 014eb4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 17406: 014ed878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17407: 014f2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17408: 014df5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17409: 0144e220 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ - 17410: 0086cb14 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ + 17410: 0086cb34 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17411: 0050e634 104 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17412: 014dddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17413: 00b0bb24 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17414: 00853748 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17413: 00b0bb44 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17414: 00853768 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17415: 0070b0e4 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17416: 0051ad24 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 17417: 014e28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17418: 00b1cfa0 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17418: 00b1cfc0 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17419: 014e8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ - 17420: 0086e0a8 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ + 17420: 0086e0c8 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17421: 014ecde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17422: 00b2c68c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17422: 00b2c6ac 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17423: 014e56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17424: 0151c7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17425: 0151b6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17426: 0142aaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17427: 009b83d0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17427: 009b83f0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17428: 006b0c80 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17429: 0032283c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17430: 014df27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17431: 005212fc 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17432: 002dc450 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17433: 014df22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17434: 002ca7d0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17435: 00adb62c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17436: 009fa17c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17435: 00adb64c 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17436: 009fa19c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17437: 002cb02c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17438: 014f1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17439: 0142ae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17440: 014e6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 17441: 014e1b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17442: 00afb670 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17442: 00afb690 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17443: 0061865c 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17444: 004069e0 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17445: 014e6c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17446: 0142ac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17447: 006a1624 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17448: 0151bb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17449: 014de614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17450: 006e3ec4 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17451: 0144ef88 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17452: 014157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17453: 014f3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17454: 0142a22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17455: 0099bdf8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17455: 0099be18 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17456: 014f2d88 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17457: 0066fdec 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17458: 0151b958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17459: 00aebf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17460: 00930078 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17459: 00aebfbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17460: 00930098 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17461: 014eb280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17462: 009bd02c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17462: 009bd04c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17463: 014ece88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17464: 0070dbe0 864 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17465: 0142a2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17466: 002fac68 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17467: 0078cd74 1548 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17468: 00aa3ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 17469: 00955fac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 17468: 00aa3f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17469: 00955fcc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17470: 0142a1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17471: 014e1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17472: 014f42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 17473: 00970c28 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 17473: 00970c48 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17474: 00568ea8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17475: 014e16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17476: 0050d5dc 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 17477: 002cf40c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 17478: 00945240 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 17478: 00945260 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 17479: 014f1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 17480: 00970f74 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ - 17481: 0084a044 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ + 17480: 00970f94 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 17481: 0084a064 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17482: 0151c442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17483: 014eec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17484: 014536b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17485: 014dee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 17486: 00956d6c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 17486: 00956d8c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17487: 0151c8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17488: 00b5c820 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17488: 00b5c840 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17489: 0067082c 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17490: 014f4a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17491: 014e0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17492: 014e54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ - 17493: 0086bccc 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ + 17493: 0086bcec 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17494: 004c0508 352 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17495: 0151d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 17496: 0151c79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 17497: 014e3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 17498: 0086f670 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ + 17498: 0086f690 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17499: 01450740 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ - 17500: 00970ef0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 17500: 00970f10 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17501: 014edfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17502: 005294b4 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17503: 0151deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17504: 0097d1c0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17504: 0097d1e0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17505: 014e1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 17506: 00964288 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 17506: 009642a8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17507: 014ddddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17508: 004d7e38 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17509: 01453ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17510: 0151c2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17511: 00988508 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17511: 00988528 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 17512: 0060c6f8 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17513: 00aa6818 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17513: 00aa6838 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17514: 014f3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17515: 0036f838 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17516: 006d8314 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17517: 00b5f650 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17517: 00b5f670 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17518: 002cb45c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 17519: 0060e67c 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17520: 00ab6d08 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17520: 00ab6d28 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17521: 00488f88 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17522: 014e6e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17523: 0151d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17524: 014e3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17525: 014dfe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17526: 00989c98 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17526: 00989cb8 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17527: 0151be8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17528: 014f8928 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17529: 003d9b70 16 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17530: 0151ca04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17531: 0085ba08 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17531: 0085ba28 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17532: 0151c8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17533: 0051a208 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17534: 014e4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17535: 014eab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17536: 0151bc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17537: 0151d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17538: 0085b860 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17539: 00b30480 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17538: 0085b880 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17539: 00b304a0 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17540: 00519d8c 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17541: 00dbdc10 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17541: 00dbdc30 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17542: 00705294 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17543: 00933edc 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17543: 00933efc 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17544: 0028ae90 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17545: 014dc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17546: 014ef3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17547: 0031bb58 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17548: 0085b934 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ - 17549: 00971b04 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 17548: 0085b954 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17549: 00971b24 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17550: 006783a4 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17551: 014ed2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17552: 014eb558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17553: 0151c214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17554: 00832bac 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17554: 00832bcc 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17555: 0151baaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17556: 0151c360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17557: 0151c8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 17558: 009737e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 17558: 00973804 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17559: 007a40c8 44 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ - 17560: 008dd498 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17561: 00901aa0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17562: 00832ca8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17560: 008dd4b8 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 17561: 00901ac0 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17562: 00832cc8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17563: 01418a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17564: 0151c62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ - 17565: 00870208 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ + 17565: 00870228 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17566: 014e3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17567: 0151c8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17568: 01415ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 17569: 00b8c15c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17569: 00b8c17c 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17570: 0151c124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17571: 0151b534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17572: 00a052bc 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17572: 00a052dc 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17573: 014e6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17574: 014dc868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17575: 0151d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17576: 00356d58 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17577: 0078b360 376 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17578: 007afdd4 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17579: 0043e838 588 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17580: 006fbed4 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 17581: 00973f9c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 17581: 00973fbc 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17582: 01453a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17583: 00832dd4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17584: 00a9e30c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17585: 00829ab8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17583: 00832df4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17584: 00a9e32c 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17585: 00829ad8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17586: 0151d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17587: 00902994 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17587: 009029b4 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17588: 007af68c 76 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17589: 00a9a300 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17589: 00a9a320 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17590: 0062d9f8 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17591: 007bb330 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17591: 007bb344 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17592: 014e1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17593: 006e7344 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17594: 0151b440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17595: 014de404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 17596: 008df950 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 17596: 008df970 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17597: 0151b7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ - 17598: 00920944 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17599: 00829db8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17600: 00837f68 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17598: 00920964 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 17599: 00829dd8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17600: 00837f88 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17601: 00706a54 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17602: 00902b3c 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17602: 00902b5c 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17603: 0151c364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17604: 0151d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17605: 0051b558 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17606: 004aed14 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 17607: 0095981c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 17607: 0095983c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17608: 0151c1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17609: 014e4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17610: 00ab5d0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17611: 00837fd8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17610: 00ab5d2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17611: 00837ff8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17612: 014e4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17613: 00a88544 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17614: 00b94d98 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17613: 00a88564 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17614: 00b94db8 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17615: 014e03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17616: 014e24e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17617: 00d401ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17617: 00d401cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17618: 014e51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17619: 00ac64f0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17619: 00ac6510 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17620: 0145341c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ 17621: 0151b614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17622: 006542dc 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17623: 00795d24 400 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17624: 00a84acc 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17625: 00d401a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17626: 0082a0f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17624: 00a84aec 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17625: 00d401c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17626: 0082a118 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17627: 005c2c2c 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17628: 0151b430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17629: 0151ccb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17630: 014d6e94 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17631: 00646ebc 388 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17632: 00b155d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17632: 00b155f0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17633: 00385084 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 17634: 01454a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 17635: 014f0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17636: 014e1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17637: 014dd860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17638: 0151d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 17639: 0095b010 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 17640: 00838048 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 17641: 00aae694 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17639: 0095b030 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 17640: 00838068 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 17641: 00aae6b4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17642: 00356d78 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17643: 01454628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 17644: 0151ca86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17645: 0151c94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 17646: 00aad188 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 17647: 00b53ae0 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 17648: 00829b78 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 17646: 00aad1a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17647: 00b53b00 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17648: 00829b98 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 17649: 014ec9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17650: 00aab564 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17650: 00aab584 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17651: 0151c4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17652: 0151cad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17653: 014327b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 17654: 014ee430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17655: 0151bd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17656: 0151bdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17657: 0065e1d8 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17658: 014496d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 17659: 00829e88 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 17659: 00829ea8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 17660: 0151bb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 17661: 0142abf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 17662: 01454d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ 17663: 0151d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17664: 01432734 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 17665: 014497e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 17666: 014f3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17667: 0151d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17668: 014dcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17669: 014d6ea0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 17670: 008ecdd8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 17670: 008ecdf8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17671: 0151de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17672: 014f4a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17673: 002cb8e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17674: 0151b272 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17675: 00b225c8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17676: 00ba6d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17675: 00b225e8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17676: 00ba6dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17677: 0142af10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 17678: 00b232c0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17678: 00b232e0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17679: 0151cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17680: 014f3f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17681: 0151d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17682: 0151bc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17683: 0144975c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 17684: 014e00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17685: 0082a19c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 17685: 0082a1bc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 17686: 0038ba10 236 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17687: 014326b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 17688: 00904264 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 17689: 0091adcc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 17688: 00904284 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17689: 0091adec 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17690: 0151d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17691: 014eeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17692: 014e225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17693: 014e322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17694: 006e5f30 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17695: 0151b598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17696: 0151b78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 17697: 0142ad84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 17698: 0060ccb0 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17699: 00b3396c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17700: 009fd910 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17699: 00b3398c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17700: 009fd930 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17701: 01418bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 17702: 0083bc68 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 17702: 0083bc88 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 17703: 014eb728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 17704: 00829c38 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 17705: 008281c8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 17704: 00829c58 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 17705: 008281e8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 17706: 014df5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17707: 0151b4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17708: 002bc2dc 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17709: 0143e704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 17710: 0083bce8 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 17710: 0083bd08 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 17711: 014f1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 17712: 00829f58 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 17712: 00829f78 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 17713: 0151cbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 17714: 008380b8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 17714: 008380d8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 17715: 0151c044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17716: 014ec648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17717: 0143e680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 17718: 0151b258 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17719: 0151b5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17720: 0151b28c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 17721: 0091abcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17722: 00933ee0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 17723: 00901c80 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17721: 0091abec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 17722: 00933f00 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17723: 00901ca0 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17724: 013bc25c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17725: 0030e4a8 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 17726: 00838128 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 17726: 00838148 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 17727: 014f11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17728: 00b0b78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17729: 00dccdc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 17730: 007bc494 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 17728: 00b0b7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17729: 00dccdfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17730: 007bc4a8 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 17731: 014569bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 17732: 00b86dc8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 17733: 0085a4c4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 17732: 00b86de8 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17733: 0085a4e4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 17734: 014e429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17735: 00b164b0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17736: 009957a8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17735: 00b164d0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17736: 009957c8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17737: 0151bfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17738: 014ee2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17739: 0151babc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17740: 014e56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17741: 0151bbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 17742: 0085a324 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 17742: 0085a344 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 17743: 01436f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 17744: 00acf440 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17744: 00acf460 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17745: 014ed5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17746: 0085fdec 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 17747: 0082a248 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 17748: 00a1311c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17746: 0085fe0c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 17747: 0082a268 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 17748: 00a1313c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17749: 0151b784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 17750: 00646d7c 256 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 17751: 014e982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17752: 0143e5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 17753: 0085fb38 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 17753: 0085fb58 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 17754: 0151bab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17755: 0051d174 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17756: 00ba76f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17757: 00838198 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 17756: 00ba7710 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17757: 008381b8 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 17758: 0151cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17759: 00b340f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17759: 00b34118 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17760: 0145740c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 17761: 0151b2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17762: 0085a3f4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 17762: 0085a414 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 17763: 01436ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 17764: 00b2bc18 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17765: 00b2cc08 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17766: 00ab713c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17764: 00b2bc38 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17765: 00b2cc28 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17766: 00ab715c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17767: 014e2538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 17768: 00829cf8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 17768: 00829d18 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 17769: 014dd9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17770: 01457514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 17771: 006dea94 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17772: 01453944 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 17773: 0151d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17774: 014f0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 17775: 0085fc94 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 17775: 0085fcb4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 17776: 014f2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17777: 004dba60 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17778: 008f91e4 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17778: 008f9204 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17779: 014dc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 17780: 0082a028 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 17780: 0082a048 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 17781: 0142ab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 17782: 0151c9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17783: 0143a3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 17784: 00685240 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17785: 00b47ea0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17785: 00b47ec0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17786: 0151b5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 17787: 008494a8 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 17787: 008494c8 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 17788: 0151c558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17789: 0151b890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17790: 01457490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 17791: 0151d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17792: 01449864 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 17793: 0143a378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ - 17794: 00972ea4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17795: 00b77fe0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17796: 00b896f8 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17797: 0084f670 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 17798: 00a842f8 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17794: 00972ec4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 17795: 00b78000 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17796: 00b89718 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17797: 0084f690 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ + 17798: 00a84318 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17799: 0151d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17800: 014e9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 17801: 0142ae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 17802: 00b403d0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17802: 00b403f0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17803: 006b5fe0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17804: 0032847c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17805: 00db0160 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17805: 00db0180 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17806: 0144996c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 17807: 013bd434 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17808: 014ebb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17809: 0082a2ec 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 17810: 00849778 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 17811: 00b01a94 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17809: 0082a30c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 17810: 00849798 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 17811: 00b01ab4 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17812: 014ea7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17813: 014e27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17814: 014eac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 17815: 008f03d4 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 17815: 008f03f4 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17816: 0151cc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17817: 007bba58 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 17818: 00b5060c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17817: 007bba6c 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 17818: 00b5062c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17819: 014e4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 17820: 00855484 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ - 17821: 00958e24 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 17820: 008554a4 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 17821: 00958e44 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17822: 0151c2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17823: 014e4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17824: 0151c210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17825: 00857254 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 17825: 00857274 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 17826: 0142ad00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 17827: 00cfb600 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17827: 00cfb620 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 17828: 0143a2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 17829: 00b2debc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17829: 00b2dedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17830: 014498e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 17831: 002d8d08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17832: 014dca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17833: 00706238 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 17834: 00855ff8 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 17834: 00856018 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 17835: 006c693c 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17836: 0151d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17837: 002d8a0c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17838: 0151c906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17839: 014e6e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17840: 014e9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 17841: 00855a90 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 17841: 00855ab0 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 17842: 01416acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17843: 014eba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17844: 014f298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17845: 00aac29c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17846: 00b1361c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17845: 00aac2bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17846: 00b1363c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17847: 0151c8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 17848: 0085ed80 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 17849: 00856d3c 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 17848: 0085eda0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 17849: 00856d5c 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 17850: 0070c2d4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17851: 0151c85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17852: 0151c964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17853: 005c5cd4 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17854: 009fae1c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17854: 009fae3c 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17855: 014ec628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17856: 0151b9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 17857: 00856754 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 17857: 00856774 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 17858: 0151b466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17859: 0085eedc 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 17860: 0092098c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17859: 0085eefc 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 17860: 009209ac 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17861: 014ee470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17862: 014f41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17863: 0142c5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 17864: 014e4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17865: 014ef5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17866: 00b636a0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17866: 00b636c0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17867: 0151c0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17868: 0151bace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17869: 0151d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17870: 00a04c14 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17870: 00a04c34 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17871: 002c2ecc 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 17872: 00a99dd4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17872: 00a99df4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17873: 0151b21c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17874: 008fe470 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17875: 00aa397c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17874: 008fe490 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17875: 00aa399c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17876: 0151b9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17877: 009ffa24 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 17878: 00db33a8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 17877: 009ffa44 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17878: 00db33c8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 17879: 0151b998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17880: 006c24c8 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17881: 01456938 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 17882: 0151c49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 17883: 00afe90c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17884: 00b6c090 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17883: 00afe92c 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17884: 00b6c0b0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17885: 0151b5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17886: 014d6cc4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 17887: 0143a270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 17888: 01456728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 17889: 008b3234 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17890: 00b1375c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17891: 00849610 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 17892: 00b5b540 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ - 17893: 0084f778 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ + 17889: 008b3254 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17890: 00b1377c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17891: 00849630 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 17892: 00b5b560 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17893: 0084f798 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 17894: 01456830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 17895: 01453e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 17896: 014e89ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17897: 014e823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17898: 0143a1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 17899: 014e422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17900: 007c0548 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 17901: 00afd920 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17902: 008a52c0 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17900: 007c055c 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 17901: 00afd940 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17902: 008a52e0 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17903: 0151d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17904: 0151b241 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17905: 006e6aac 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17906: 009b7414 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17906: 009b7434 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17907: 014efea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 17908: 008498e0 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 17908: 00849900 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 17909: 002c931c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17910: 014f0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17911: 014f3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17912: 014dd940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17913: 0151b772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 17914: 014567ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 17915: 0151d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17916: 014e868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17917: 014e5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17918: 00b3c1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17918: 00b3c1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17919: 0151d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17920: 005c7ff4 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17921: 0143a168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 17922: 0151c46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17923: 0151cb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17924: 002c9e5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17925: 0151b356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17926: 0151c45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17927: 009fa668 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17927: 009fa688 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17928: 00693c08 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17929: 0151b308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17930: 014f5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17931: 0151c8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17932: 00af484c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17932: 00af486c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17933: 014de464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17934: 014ea98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17935: 014e1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17936: 0151cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17937: 0151be9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17938: 0151bda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17939: 006244b4 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17940: 0028ceb8 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17941: 014e3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17942: 00568ea4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17943: 005270b0 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17944: 0048dbfc 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17945: 00b83b4c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17945: 00b83b6c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17946: 013bd220 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ - 17947: 008d5dd8 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ + 17947: 008d5df8 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17948: 0151bf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17949: 0151bc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17950: 008f916c 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17950: 008f918c 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17951: 0151b562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17952: 0099ca9c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17953: 00a99cd4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17954: 00ad4bb8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17955: 00b0d9e4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17952: 0099cabc 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17953: 00a99cf4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17954: 00ad4bd8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17955: 00b0da04 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17956: 0144c5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_b │ │ │ │ 17957: 01412638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17958: 0151bef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17959: 00ae5788 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17959: 00ae57a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17960: 014e04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17961: 0151cd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17962: 014ddebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17963: 004f7504 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 17964: 007bbc14 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 17964: 007bbc28 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 17965: 0151d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17966: 014e827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 17967: 0095df50 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 17967: 0095df70 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17968: 0151d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17969: 0151b2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17970: 009d9b34 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17970: 009d9b54 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17971: 014dd760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17972: 004dc334 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17973: 0151b468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 17974: 00827758 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 17974: 00827778 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 17975: 0141583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17976: 01427fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 17977: 00a4f374 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17977: 00a4f394 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17978: 0063af00 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17979: 014e0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17980: 014ed0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17981: 0053a62c 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17982: 014e6780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17983: 01411df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17984: 0151d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17985: 014ebf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17986: 0151b4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17987: 00ab43b8 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17987: 00ab43d8 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17988: 014f05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17989: 002bbb18 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 17990: 00964140 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 17990: 00964160 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17991: 0151c936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17992: 00927f10 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17993: 008b9bdc 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17994: 00aa4b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17995: 00aec8f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17996: 00a4f288 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17992: 00927f30 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17993: 008b9bfc 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17994: 00aa4b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17995: 00aec914 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17996: 00a4f2a8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17997: 014eb6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17998: 0151ccec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17999: 002bab80 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18000: 00aa34d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18000: 00aa34f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18001: 0144303c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18002: 0151b6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18003: 0151c7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18004: 014f13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18005: 00a936c0 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18005: 00a936e0 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18006: 0142a3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18007: 005838a0 116 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18008: 00aa31f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18008: 00aa3210 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18009: 007affc4 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ - 18010: 0084f3b8 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ + 18010: 0084f3d8 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18011: 0151d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18012: 014dd260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18013: 0151ca9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18014: 00db00b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18015: 00b7b5d8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18014: 00db00d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18015: 00b7b5f8 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18016: 0142a43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18017: 0030fc98 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18018: 00409218 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18019: 0028c7a4 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18020: 006b9508 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18021: 0151b99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18022: 00b0850c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18022: 00b0852c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18023: 014f2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18024: 00aa4c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18024: 00aa4c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18025: 0151bd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18026: 0151c0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18027: 0036c844 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 18028: 0142a334 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18029: 0050a0d0 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18030: 003795e8 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 18031: 008eeddc 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 18031: 008eedfc 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18032: 00646b08 628 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18033: 014e98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18034: 014f4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18035: 0151cb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18036: 002bd3cc 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18037: 00379674 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18038: 013bd66c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18039: 00b29a38 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18039: 00b29a58 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18040: 0151c70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18041: 0051135c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18042: 00304278 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18043: 014dd130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18044: 0151d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18045: 014de354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18046: 0078b6cc 1480 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18047: 0151d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18048: 01441a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18049: 014eb6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18050: 00b1c214 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18051: 00dccd40 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18050: 00b1c234 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18051: 00dccd78 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18052: 0060dc48 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18053: 01453d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18054: 01441a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18055: 009c15c4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18055: 009c15e4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18056: 014e9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18057: 00aec0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18057: 00aec0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18058: 0151c8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18059: 0151d076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18060: 00b373cc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18060: 00b373ec 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18061: 006e6f64 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18062: 0151b48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18063: 0151c0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18064: 014e0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18065: 014e67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18066: 007066e0 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18067: 014f04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18068: 014f10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18069: 00833254 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18069: 00833274 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18070: 014377a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18071: 009d9878 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18071: 009d9898 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18072: 0151c880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18073: 0151c42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18074: 014e29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18075: 00ad6030 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18076: 00b731a8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18077: 00a9c174 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18075: 00ad6050 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18076: 00b731c8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18077: 00a9c194 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18078: 006c8bfc 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18079: 00833358 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18080: 008277dc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18079: 00833378 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18080: 008277fc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18081: 0144198c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18082: 008d62a0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18083: 00b2f8d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18082: 008d62c0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18083: 00b2f8f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18084: 014435e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18085: 0151c1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18086: 014ed868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18087: 014e5914 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18088: 01437720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18089: 013b6018 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18090: 014f3f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18091: 0151ccd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18092: 014436f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18093: 00aa86d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18093: 00aa86f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18094: 014e8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18095: 0151d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18096: 009fb438 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18096: 009fb458 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 18097: 014e21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18098: 00ae8b5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18098: 00ae8b7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18099: 014f4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18100: 0083348c 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18100: 008334ac 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18101: 0067030c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18102: 0151ba18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18103: 002bac80 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18104: 014f28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18105: 014dfaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18106: 002f38f0 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18107: 00ac585c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18107: 00ac587c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18108: 0141a978 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 18109: 00917e38 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 18109: 00917e58 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 18110: 004dfa34 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18111: 0151c12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18112: 007af740 120 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18113: 00b7586c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18113: 00b7588c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18114: 0151d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18115: 0144366c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18116: 014e1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18117: 00930364 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18118: 00b4656c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18119: 00af70c8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18117: 00930384 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18118: 00b4658c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18119: 00af70e8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18120: 014e0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18121: 005c921c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18122: 00dccd6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18122: 00dccda4 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18123: 014f4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18124: 0151d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18125: 014ef314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18126: 002a2f1c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18127: 00deca50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18128: 0151d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18129: 006b5da8 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18130: 00835f14 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18130: 00835f34 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18131: 00592d60 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 18132: 008e3d18 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 18132: 008e3d38 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18133: 01414420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18134: 0151b436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18135: 01453f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ - 18136: 00819c5c 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ + 18136: 00819c7c 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18137: 014e5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18138: 0151c1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18139: 014e6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18140: 014ecf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18141: 009b8340 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18142: 00835f88 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18141: 009b8360 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18142: 00835fa8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18143: 0066a6e4 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18144: 002ce000 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18145: 00a22970 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18145: 00a22990 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18146: 0051b268 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18147: 014f4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18148: 013bc748 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18149: 00aea258 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18149: 00aea278 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18150: 014ded50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18151: 014ec6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18152: 0151b6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18153: 014e373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18154: 00b3fefc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18154: 00b3ff1c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18155: 0053c040 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18156: 00a87b2c 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18157: 00b2a5b4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18158: 0083601c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18156: 00a87b4c 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18157: 00b2a5d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18158: 0083603c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18159: 014e2c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18160: 006585f4 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18161: 014f5ab8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18162: 0151d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18163: 00b30018 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18163: 00b30038 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18164: 0151c3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18165: 00b6b564 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18165: 00b6b584 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18166: 00688c78 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18167: 0151de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 18168: 00920468 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 18168: 00920488 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18169: 014f295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18170: 009215fc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 18171: 00918d8c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 18170: 0092161c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18171: 00918dac 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18172: 0151b542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18173: 0050e69c 116 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18174: 008f8c68 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18174: 008f8c88 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18175: 0151bd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18176: 00b7d7e8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18176: 00b7d808 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18177: 0151d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18178: 00a3a300 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18179: 00a69970 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18178: 00a3a320 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18179: 00a69990 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18180: 014f1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 18181: 013b5ec0 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 18182: 00aa4e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18183: 00996d58 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18182: 00aa4e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18183: 00996d78 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18184: 014f4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18185: 0151ba84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18186: 009354b0 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18186: 009354d0 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18187: 014dedb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18188: 00935294 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18188: 009352b4 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18189: 0151c550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18190: 01410010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18191: 00ab4278 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 18192: 00964df0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18193: 0098d438 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18191: 00ab4298 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18192: 00964e10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 18193: 0098d458 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18194: 002cf7cc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18195: 014f4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18196: 0057aaa4 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 18197: 008f2c14 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 18197: 008f2c34 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18198: 014e5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18199: 004afcec 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18200: 0151d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18201: 00375934 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18202: 00a9ecb4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18202: 00a9ecd4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18203: 00375a64 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ - 18204: 0084a6ac 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ + 18204: 0084a6cc 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18205: 0151d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18206: 0151c54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 18207: 0090cd00 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 18207: 0090cd20 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18208: 0151d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18209: 014ea86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 18210: 014e74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 18211: 0151d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 18212: 0151b5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 18213: 008dd4e0 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 18213: 008dd500 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18214: 014df79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18215: 0151cacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18216: 014ec7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18217: 014ee120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18218: 0151c8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18219: 0097fa30 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18219: 0097fa50 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18220: 0051279c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18221: 00670a74 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18222: 014e5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18223: 00b48a3c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18223: 00b48a5c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18224: 0151d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18225: 014efbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18226: 0141439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18227: 0151c188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18228: 0151c0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18229: 0151c316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18230: 00b2785c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 18231: 0086ebd4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18232: 00b7af20 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18230: 00b2787c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18231: 0086ebf4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ + 18232: 00b7af40 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18233: 013bd28c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18234: 0151ba86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18235: 0028a9e4 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18236: 0151c2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18237: 00aab7dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18237: 00aab7fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18238: 0151b7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18239: 00aebff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18239: 00aec018 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18240: 00612d20 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18241: 014de574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18242: 002dc718 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18243: 00700144 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18244: 00925e74 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18244: 00925e94 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18245: 0151c71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18246: 0051b068 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18247: 014f0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18248: 014e9cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18249: 014dd2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 18250: 0089ba84 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 18250: 0089baa4 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 18251: 014e3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18252: 014ed5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18253: 009b96d0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18253: 009b96f0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18254: 0151c41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18255: 009cdc4c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18255: 009cdc6c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18256: 014f2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 18257: 00963d68 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18258: 00b99bf4 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18259: 00b2dc38 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18257: 00963d88 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 18258: 00b99c14 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18259: 00b2dc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18260: 0151c9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18261: 014f1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18262: 0151cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18263: 00b6ad5c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18263: 00b6ad7c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18264: 014e5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18265: 014e0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18266: 00b2c50c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18266: 00b2c52c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18267: 002bad74 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18268: 014f4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18269: 0085d048 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18270: 00b3a584 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18269: 0085d068 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18270: 00b3a5a4 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18271: 014f4560 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18272: 0151d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18273: 0032649c 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18274: 0151c224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18275: 00704490 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18276: 0151b688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18277: 014f51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18278: 00b89f48 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18278: 00b89f68 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18279: 014dfc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18280: 0151c114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18281: 009f3668 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18282: 0082b7d8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18283: 0085d190 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18284: 00b3a3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18281: 009f3688 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18282: 0082b7f8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18283: 0085d1b0 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18284: 00b3a3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18285: 0151cd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18286: 00b72c34 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18286: 00b72c54 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18287: 0078e920 164 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18288: 00b3d3f8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18288: 00b3d418 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 18289: 0151cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 18290: 009fa390 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18290: 009fa3b0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18291: 0151c5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18292: 0151c600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18293: 014f19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18294: 0151d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18295: 01426c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18296: 00ad35cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18296: 00ad35ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18297: 0151de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18298: 00b0ee0c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18298: 00b0ee2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18299: 0151d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18300: 00b4c494 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ - 18301: 0084aa88 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ + 18300: 00b4c4b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18301: 0084aaa8 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18302: 0151c20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18303: 014eee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18304: 00b19d14 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 18305: 009172cc 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 18304: 00b19d34 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18305: 009172ec 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18306: 0151c2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18307: 00b97624 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18307: 00b97644 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18308: 0151c0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18309: 0151d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18310: 014ea87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18311: 0151d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18312: 014dd1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18313: 00aec054 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18314: 0098c12c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18313: 00aec074 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18314: 0098c14c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18315: 0065ba84 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18316: 0036bd6c 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18317: 00b32a04 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18317: 00b32a24 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18318: 0057b680 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18319: 0151c466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18320: 0151d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18321: 014f5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18322: 0151c7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18323: 00ad40f4 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18324: 009ebf84 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18323: 00ad4114 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18324: 009ebfa4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18325: 006a6ed0 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18326: 014df32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18327: 0083db00 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18328: 00a4f3cc 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 18329: 009736a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18330: 00833ab0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18331: 00933654 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18327: 0083db20 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18328: 00a4f3ec 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18329: 009736c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 18330: 00833ad0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18331: 00933674 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18332: 003c8a48 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18333: 0092dc4c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18333: 0092dc6c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18334: 014f2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18335: 0030e3fc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18336: 0151c45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18337: 0070c2dc 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18338: 0083dc50 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18339: 00b71ca4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18340: 00833b18 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18341: 00994678 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18338: 0083dc70 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18339: 00b71cc4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18340: 00833b38 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18341: 00994698 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18342: 0151b76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18343: 002ba384 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18344: 0151b6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18345: 005caf1c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18346: 002ecdfc 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18347: 0151cc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18348: 014f45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18349: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18350: 0151c07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18351: 014f10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18352: 002b1534 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18353: 008b4ad8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18354: 00833ba8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18355: 00b5b7d0 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18356: 00ab6b24 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18353: 008b4af8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18354: 00833bc8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18355: 00b5b7f0 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18356: 00ab6b44 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18357: 014dec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18358: 014ddadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18359: 00371d88 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18360: 009c3724 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 18361: 0084e50c 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18362: 00ab36a4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ - 18363: 0084e99c 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ + 18360: 009c3744 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18361: 0084e52c 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ + 18362: 00ab36c4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18363: 0084e9bc 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18364: 014e6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18365: 00a64c24 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18365: 00a64c44 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18366: 0151b25f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18367: 014e64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18368: 0151bdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18369: 01454100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ - 18370: 0084e758 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ + 18370: 0084e778 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18371: 014dc848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 18372: 00971280 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 18372: 009712a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18373: 01414318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18374: 002c54e0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18375: 014e2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18376: 0151d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18377: 009f8f7c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18378: 00869224 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18377: 009f8f9c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18378: 00869244 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18379: 0151c75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18380: 0151cd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18381: 01434834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18382: 0041dd68 36 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18383: 0151d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18384: 0151cac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 18385: 008ed4e8 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 18385: 008ed508 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 18386: 0151baca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ - 18387: 0084e880 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ + 18387: 0084e8a0 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ 18388: 014def80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 18389: 014e5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 18390: 0151be86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 18391: 009717b0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 18391: 009717d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18392: 014347b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18393: 0151c4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18394: 0151d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 18395: 009719c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 18395: 009719e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18396: 014e02e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18397: 01440eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18398: 00a86508 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18398: 00a86528 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18399: 002d0e48 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18400: 014ee2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18401: 014e7140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18402: 014de2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18403: 003ffcc4 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18404: 0151d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18405: 0151c0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18406: 0151c18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18407: 0151cb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18408: 009ed660 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18408: 009ed680 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18409: 006452e0 380 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18410: 007a40f4 96 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18411: 014f45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18412: 002bf430 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18413: 0143472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18414: 014f31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18415: 014e998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18416: 0151c61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18417: 0141751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18418: 0092d130 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18419: 008469c8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18418: 0092d150 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18419: 008469e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18420: 014dfb9c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ - 18421: 0086d668 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ + 18421: 0086d688 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18422: 013c7020 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18423: 0151cd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18424: 014ece58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18425: 0151ce5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18426: 0151cc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ - 18427: 0081ccf4 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ + 18427: 0081cd14 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18428: 013bce10 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18429: 0151bd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18430: 0151b9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18431: 0090561c 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18431: 0090563c 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18432: 014eac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18433: 014ef218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18434: 00b86f58 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18435: 00846c7c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18434: 00b86f78 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18435: 00846c9c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18436: 014e7830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18437: 014ea2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18438: 014de514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18439: 0151b906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18440: 006bfc28 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18441: 00356d98 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18442: 014dd100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18443: 002c4fbc 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18444: 008f8a4c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18444: 008f8a6c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18445: 00356db8 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18446: 00ac2bb4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18446: 00ac2bd4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18447: 0151d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18448: 0151ba90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18449: 0151ba40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18450: 0151c990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 18451: 0084aad8 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18452: 00b5c03c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18451: 0084aaf8 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ + 18452: 00b5c05c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18453: 0151b2a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18454: 014e21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18455: 014e7e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18456: 00689198 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18457: 0151c7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18458: 0151b263 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18459: 006b129c 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18460: 00384520 340 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18461: 005094b8 120 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18462: 01422c9c 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18463: 014e28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18464: 014e368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18465: 014e4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18466: 00dc15f8 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18466: 00dc1630 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18467: 0151b3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18468: 014e82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18469: 0151d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18470: 009b5970 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18471: 00836b70 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18470: 009b5990 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18471: 00836b90 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18472: 003795f8 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18473: 0097c06c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18474: 00930314 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 18475: 00abcc98 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18476: 009eb7e0 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18473: 0097c08c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18474: 00930334 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18475: 00abccb8 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18476: 009eb800 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18477: 014e415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18478: 014f4aa4 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18479: 0151b53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18480: 008b699c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18480: 008b69bc 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18481: 0151d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18482: 00836ca4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18482: 00836cc4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18483: 014d6cb0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18484: 0031b11c 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18485: 00ad3290 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 18486: 00b420e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18485: 00ad32b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18486: 00b42100 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18487: 01426d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18488: 0151d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18489: 01425b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18490: 0031b554 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18491: 002cc8ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18492: 0151cde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18493: 0151d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18508,306 +18508,306 @@ │ │ │ │ 18504: 00522dc4 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18505: 0070254c 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18506: 014f0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18507: 014efc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18508: 0151de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18509: 0151b628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18510: 00668ca0 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18511: 00b8d724 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18511: 00b8d744 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18512: 002b898c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18513: 00b0cd00 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 18514: 008dcf50 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 18513: 00b0cd20 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18514: 008dcf70 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18515: 014f2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18516: 014f22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18517: 003223e0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18518: 014e7180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18519: 0151d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18520: 002bd9b8 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18521: 013c7098 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18522: 00a83ec8 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18523: 009bca84 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18524: 00ac542c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18525: 00aef648 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18522: 00a83ee8 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18523: 009bcaa4 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18524: 00ac544c 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18525: 00aef668 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18526: 0151c406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18527: 014f1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 18528: 0091ba54 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 18528: 0091ba74 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18529: 0151b354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18530: 014116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18531: 00aa48f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18531: 00aa4910 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18532: 014ec8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18533: 00b75188 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18534: 0082e90c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18533: 00b751a8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18534: 0082e92c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18535: 0151c950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18536: 00ad3c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18536: 00ad3c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18537: 014df84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ - 18538: 008f067c 1508 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 18538: 008f069c 1508 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18539: 01419bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18540: 013bce94 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18541: 00acf88c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18541: 00acf8ac 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18542: 014144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18543: 0151c026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18544: 014dd370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18545: 0082e9b8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18546: 008893e8 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18545: 0082e9d8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18546: 00889408 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18547: 002cf68c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18548: 0151ba76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18549: 0151d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18550: 0151c548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18551: 00836dd4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18552: 00b5ba5c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18551: 00836df4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18552: 00b5ba7c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18553: 0067017c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18554: 0031c98c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18555: 003c96a0 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18556: 007084b8 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 18557: 0093df88 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18558: 00aa4558 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18559: 00b99010 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18557: 0093dfa8 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 18558: 00aa4578 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18559: 00b99030 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18560: 014e6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18561: 00b82164 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18561: 00b82184 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18562: 014f2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18563: 00933e18 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18563: 00933e38 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18564: 0151cc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18565: 005c8420 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18566: 0038000c 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18567: 00481b04 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18568: 00b0c1dc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18568: 00b0c1fc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18569: 014e7a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18570: 014e6710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18571: 0082ea9c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18572: 00933c74 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18571: 0082eabc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18572: 00933c94 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18573: 014e6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 18574: 00904d58 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 18574: 00904d78 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18575: 014f52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 18576: 008e359c 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18577: 0083fc30 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18578: 00836e58 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18576: 008e35bc 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 18577: 0083fc50 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18578: 00836e78 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18579: 0151bada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18580: 009c74bc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18581: 0083fcc0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18582: 00b23e2c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18580: 009c74dc 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18581: 0083fce0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18582: 00b23e4c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18583: 004af240 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18584: 014e6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18585: 003295d0 144 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18586: 0151d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18587: 002bca84 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18588: 008f8c4c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18589: 00b33308 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ - 18590: 0091ca68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 18588: 008f8c6c 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18589: 00b33328 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18590: 0091ca88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18591: 014de484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18592: 00988c90 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18592: 00988cb0 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18593: 014ee420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18594: 014e1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18595: 00b63834 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 18596: 0090ce38 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18597: 00a047fc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18595: 00b63854 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18596: 0090ce58 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 18597: 00a0481c 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18598: 0151ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18599: 00b330bc 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18599: 00b330dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18600: 0143db28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ - 18601: 0081ccbc 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ + 18601: 0081ccdc 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18602: 0151c28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18603: 014de4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18604: 0083fd50 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18604: 0083fd70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18605: 0151bdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18606: 014f0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18607: 0151d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18608: 009eb890 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18608: 009eb8b0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18609: 014f07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18610: 00aa2168 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18610: 00aa2188 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18611: 0151d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18612: 002c9528 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18613: 0143daa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18614: 014ee070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 18615: 0151c6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 18616: 0151bdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 18617: 014f5a6c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 18618: 0151d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 18619: 0093aa84 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 18619: 0093aaa4 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 18620: 0151cc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 18621: 014dd8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 18622: 0151bfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 18623: 014ee660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 18624: 01412be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 18625: 006ca428 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 18626: 0151bcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 18627: 00b5b7d8 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 18628: 00b11158 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 18627: 00b5b7f8 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 18628: 00b11178 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 18629: 014e88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 18630: 014efd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 18631: 0151bbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 18632: 0151b46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 18633: 002ca080 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 18634: 0091c6d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 18634: 0091c6f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 18635: 0151b496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ - 18636: 0086e8a0 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 18637: 0082eb6c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 18636: 0086e8c0 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ + 18637: 0082eb8c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 18638: 0143da20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 18639: 01416730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 18640: 014f3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 18641: 009b7684 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 18642: 0086f3e4 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ - 18643: 008eee6c 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 18641: 009b76a4 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 18642: 0086f404 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ + 18643: 008eee8c 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 18644: 014ee530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 18645: 0082ec18 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 18645: 0082ec38 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 18646: 014ea37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 18647: 008b6da8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 18647: 008b6dc8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 18648: 0151bb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 18649: 0037cf64 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 18650: 014e35dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 18651: 009713a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 18651: 009713c4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 18652: 0151bb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 18653: 0086ee4c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 18654: 007d2bc8 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 18655: 009b248c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 18653: 0086ee6c 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ + 18654: 007d2bf8 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 18655: 009b24ac 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 18656: 0151c26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 18657: 00b363c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 18658: 009096c8 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 18657: 00b363e0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 18658: 009096e8 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 18659: 0151c9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 18660: 014e15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 18661: 014124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 18662: 014e05d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 18663: 014ea92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 18664: 0151cb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 18665: 00971810 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 18665: 00971830 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 18666: 0151b382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 18667: 0082ecfc 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 18667: 0082ed1c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 18668: 002cf668 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 18669: 0142d850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ - 18670: 00971a04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 18670: 00971a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 18671: 014e5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 18672: 00b8d438 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 18672: 00b8d458 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 18673: 014f493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 18674: 014e16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 18675: 0151d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 18676: 0151d00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 18677: 0151cdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 18678: 00ac204c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 18678: 00ac206c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 18679: 014df36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 18680: 00b3529c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 18680: 00b352bc 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 18681: 014e61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 18682: 008f04e0 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 18682: 008f0500 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 18683: 01411c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 18684: 0151bac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 18685: 014e1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 18686: 0142d7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 18687: 014f3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 18688: 0091db4c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 18688: 0091db6c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 18689: 014eb918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 18690: 014f3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 18691: 00afdea0 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 18692: 00b96804 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18691: 00afdec0 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 18692: 00b96824 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18693: 014ef058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18694: 00b1d318 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18694: 00b1d338 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18695: 007a6400 296 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 18696: 00aa4050 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18696: 00aa4070 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18697: 013bbdd4 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18698: 014ea65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18699: 0151c626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18700: 014e3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18701: 002d32e8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18702: 00b49884 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18702: 00b498a4 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18703: 014f200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18704: 014ebeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18705: 00aa4a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18705: 00aa4a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18706: 0151c3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18707: 0031f96c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18708: 002cf07c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18709: 014e4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18710: 0033150c 1248 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18711: 0151c984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18712: 0151d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18713: 0151d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18714: 014e2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18715: 009ef114 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18715: 009ef134 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18716: 014e8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18717: 00a9d060 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18717: 00a9d080 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18718: 0078a9d8 524 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 18719: 0151d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18720: 00b10ba0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18720: 00b10bc0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18721: 0066b38c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18722: 00995718 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18722: 00995738 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18723: 014266e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 18724: 014ebe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18725: 0151c6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18726: 014e1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18727: 0151d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 18728: 0143979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 18729: 014f4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 18730: 014f00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18731: 0048f228 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18732: 0151c404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18733: 0151b3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18734: 00492090 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18735: 01439718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 18736: 0145320c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 18737: 00b329a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18737: 00b329c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18738: 00369638 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18739: 014e5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18740: 002d225c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18741: 01416c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18742: 00708780 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 18743: 008ee424 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 18744: 00861f00 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 18743: 008ee444 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 18744: 00861f20 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 18745: 00669834 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18746: 014eccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18747: 00862110 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 18748: 00b631bc 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18747: 00862130 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 18748: 00b631dc 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18749: 0151bca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18750: 014edeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18751: 0065a670 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18752: 01439694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 18753: 007b0594 188 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 18754: 0151cd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18755: 00b00b8c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 18756: 00861fb0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ - 18757: 00970778 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18758: 00aa3b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18759: 009cce88 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18755: 00b00bac 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18756: 00861fd0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 18757: 00970798 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 18758: 00aa3b68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18759: 009ccea8 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18760: 0151d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 18761: 00917668 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 18761: 00917688 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 18762: 0048d2ec 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18763: 0151cbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 18764: 00afcb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18765: 00aaead4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18764: 00afcba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18765: 00aaeaf4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18766: 014f0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18767: 0151d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18768: 014de06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18769: 009edefc 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18769: 009edf1c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18770: 002a2ffc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18771: 014e9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 18772: 00862060 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 18772: 00862080 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 18773: 014eb9b8 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18774: 0060c7e4 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18775: 00a9ce78 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18775: 00a9ce98 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18776: 014dc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18777: 014eee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18778: 00ad1088 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18778: 00ad10a8 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18779: 014eff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18780: 0151b38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18781: 0098d3f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18781: 0098d410 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18782: 0151bc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18783: 006b6450 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18784: 01417180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 18785: 00afccf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18785: 00afcd18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18786: 0151b710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18787: 0151b84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18788: 0151c6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18789: 006b41a0 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18790: 002de2d0 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18791: 003da1c0 44 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 18792: 0037219c 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 18793: 014e9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18794: 003814d8 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18795: 0151cb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18796: 014df39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18797: 014431c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 18798: 01416d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 18799: 007b7600 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ - 18800: 009df0a0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18799: 007b7614 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 18800: 009df0c0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18801: 014f22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18802: 00bb01e8 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18802: 00bb0208 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18803: 014ed698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18804: 00519b1c 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18805: 0151c17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18806: 0151c758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18807: 0151b322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18808: 0142e6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 18809: 0151bf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18815,890 +18815,890 @@ │ │ │ │ 18811: 01439610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlub │ │ │ │ 18812: 014e65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 18813: 014e1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18814: 0067209c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18815: 004a1358 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18816: 0142e63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 18817: 0143958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ - 18818: 00915e34 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 18818: 00915e54 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18819: 0151b6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18820: 014eece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 18821: 008683d8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 18821: 008683f8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 18822: 0151cccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18823: 00b41954 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18823: 00b41974 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 18824: 014df9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 18825: 00ad3120 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18826: 00b6ad14 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18827: 00b0b6d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18825: 00ad3140 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18826: 00b6ad34 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18827: 00b0b6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18828: 014f0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 18829: 00868708 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 18829: 00868728 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 18830: 00516de4 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18831: 0151c708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18832: 00aaa068 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18833: 00aa4780 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18832: 00aaa088 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18833: 00aa47a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18834: 014e66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18835: 0151c0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 18836: 0142e5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 18837: 00af0e1c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18838: 00adc0e0 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18837: 00af0e3c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18838: 00adc100 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18839: 0151cafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18840: 01439508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 18841: 0036cd8c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18842: 0151c3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18843: 0151d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18844: 00868570 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 18845: 008b62a8 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18844: 00868590 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 18845: 008b62c8 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18846: 0045c138 12 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 18847: 007075a4 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18848: 0151b538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18849: 0151c018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18850: 014ef384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18851: 00526f04 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18852: 00ad7c08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 18853: 00950fa4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 18852: 00ad7c28 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18853: 00950fc4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18854: 0151b318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 18855: 00950fac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 18855: 00950fcc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18856: 0151c678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18857: 014ea35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18858: 0053a500 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 18859: 00950fec 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 18859: 0095100c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18860: 002b93a0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18861: 0151cbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 18862: 00951080 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 18863: 0095111c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18864: 00aed024 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18862: 009510a0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 18863: 0095113c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 18864: 00aed044 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18865: 0151d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18866: 0139a224 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 18867: 009511c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 18867: 009511e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18868: 0151c354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18869: 0095126c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 18870: 00955e80 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18871: 00ae939c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 18872: 00951320 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 18869: 0095128c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 18870: 00955ea0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 18871: 00ae93bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18872: 00951340 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18873: 00528af8 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 18874: 009537d4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 18874: 009537f4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18875: 014e36ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18876: 006ba8ec 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18877: 006b3d50 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18878: 014e87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18879: 002bfba8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 18880: 0082afc8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 18880: 0082afe8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 18881: 006c3768 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 18882: 0091bc08 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18883: 00b1515c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18882: 0091bc28 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 18883: 00b1517c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18884: 0151d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 18885: 008522a0 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ - 18886: 0097132c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ - 18887: 0084a29c 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ + 18885: 008522c0 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 18886: 0097134c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 18887: 0084a2bc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 18888: 01436e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 18889: 0151b368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18890: 009c186c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18890: 009c188c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18891: 0151b8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 18892: 00962b84 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 18892: 00962ba4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18893: 0151b8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18894: 006a66a4 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18895: 00666b7c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18896: 0151be48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18897: 0151d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18898: 007af1b4 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 18899: 003e82dc 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18900: 014f02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18901: 0151bb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18902: 00aa1f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18902: 00aa1f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18903: 00639b70 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18904: 01454acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 18905: 0151b5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18906: 014f04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18907: 014de8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18908: 014f17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18909: 00b2e4e4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18910: 0097cfe8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18909: 00b2e504 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18910: 0097d008 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 18911: 01436dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 18912: 00b461e4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18913: 00b64934 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18912: 00b46204 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18913: 00b64954 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18914: 01454730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 18915: 0151b49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18916: 009ef810 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18916: 009ef830 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18917: 0151d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18918: 00b17ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18918: 00b17ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18919: 0051ab0c 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18920: 014de768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18921: 00a97c74 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18922: 00b6e6f0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18923: 00b64088 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18921: 00a97c94 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18922: 00b6e710 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18923: 00b640a8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18924: 014efc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18925: 014e2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18926: 00b643e4 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 18927: 00840b84 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 18926: 00b64404 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18927: 00840ba4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 18928: 01423224 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18929: 014eca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18930: 00ae767c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 18931: 00959f78 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 18930: 00ae769c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18931: 00959f98 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18932: 002cbfac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18933: 014e228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18934: 004dbe74 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 18935: 01454de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 18936: 009f0bf4 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18936: 009f0c14 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18937: 014e362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18938: 008684a4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 18939: 00aa30dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 18940: 00840c14 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ - 18941: 0093b2b4 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 18938: 008684c4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 18939: 00aa30fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18940: 00840c34 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 18941: 0093b2d4 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18942: 014f3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18943: 0151bf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18944: 0151b644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18945: 014f0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ - 18946: 0084a108 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ + 18946: 0084a128 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 18947: 014e0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 18948: 008687d4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 18948: 008687f4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 18949: 002f358c 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18950: 0036ce24 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18951: 00acc7d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18951: 00acc7f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18952: 0151b7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 18953: 014e4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18954: 00433b74 384 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18955: 014f09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18956: 0151b8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 18957: 00a9d248 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18957: 00a9d268 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18958: 002beca0 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18959: 005c59c8 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18960: 009798f8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 18961: 0086863c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 18960: 00979918 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18961: 0086865c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 18962: 0151bffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18963: 00840cd4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 18964: 00ade160 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18963: 00840cf4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 18964: 00ade180 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18965: 0151bd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 18966: 0096f9fc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 18966: 0096fa1c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18967: 014109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18968: 014f8148 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18969: 0151d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18970: 004dc104 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18971: 006ca6dc 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 18972: 0083ed10 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 18972: 0083ed30 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 18973: 002b94b0 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18974: 014ea82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18975: 00898ab0 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18976: 009eeafc 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18975: 00898ad0 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18976: 009eeb1c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18977: 0151c1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 18978: 0083ed90 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 18978: 0083edb0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 18979: 0151c006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18980: 00b5c6ec 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18980: 00b5c70c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18981: 0151d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18982: 014f3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18983: 0151bd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18984: 007aac6c 228 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 18985: 014103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18986: 0070c414 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18987: 0098b724 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 18988: 009503ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18989: 00861438 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 18987: 0098b744 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18988: 0095040c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 18989: 00861458 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ 18990: 014ee1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 18991: 00d401cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18991: 00d401ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18992: 0030e270 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 18993: 00861618 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 18993: 00861638 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 18994: 0151b2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18995: 014de680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18996: 00920dd8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18996: 00920df8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18997: 014f2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18998: 00b85304 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18999: 00b87f38 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18998: 00b85324 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18999: 00b87f58 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19000: 0151bd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19001: 014f3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19002: 008614d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19003: 00b61b28 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19002: 008614f8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19003: 00b61b48 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19004: 0151cede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19005: 0083ee38 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19006: 00b42a74 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19005: 0083ee58 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19006: 00b42a94 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19007: 0151b5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19008: 0151b952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19009: 00aa380c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19009: 00aa382c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19010: 013bd574 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19011: 014ea89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19012: 00988ac8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19013: 009f9e28 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19012: 00988ae8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19013: 009f9e48 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19014: 014f14b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19015: 014e4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19016: 014e6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19017: 00861578 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19017: 00861598 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19018: 00516128 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 19019: 008f2588 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 19019: 008f25a8 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19020: 0151d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19021: 0151be32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19022: 014e1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19023: 014e99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19024: 014e2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19025: 006c13cc 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19026: 014ea2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19027: 0151b328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19028: 002a4164 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19029: 002cc35c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19030: 00ba6a3c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19031: 00b0ba10 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19030: 00ba6a5c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19031: 00b0ba30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19032: 0059e138 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19033: 01446030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19034: 0151c0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19035: 00b53af4 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19035: 00b53b14 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19036: 014f2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19037: 01445ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19038: 0151c21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19039: 008638f0 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19039: 00863910 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19040: 0151c90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19041: 0144d6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19042: 013bcc00 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19043: 01445fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19044: 00ab9570 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19045: 009d991c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19044: 00ab9590 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19045: 009d993c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19046: 0144d644 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19047: 00a1274c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19047: 00a1276c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19048: 014def60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19049: 002bc3d4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 19050: 0096b780 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19051: 00a27b70 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19052: 00b13330 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19050: 0096b7a0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 19051: 00a27b90 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19052: 00b13350 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19053: 014e348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19054: 013bcc1c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19055: 002d0ce0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19056: 00a63b1c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19057: 00975094 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19058: 00863c18 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19059: 008b4a74 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19056: 00a63b3c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19057: 009750b4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19058: 00863c38 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19059: 008b4a94 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19060: 014e86dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19061: 01410958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19062: 0151c2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19063: 0151b32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19064: 014ee290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19065: 0144345c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19066: 0151be4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19067: 014dde0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19068: 014f3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19069: 005ef600 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19070: 01445f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19071: 014e00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 19072: 008ecc08 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 19073: 00901dfc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19072: 008ecc28 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 19073: 00901e1c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19074: 0151beca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19075: 0151c76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19076: 0151d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19077: 00a491d8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19077: 00a491f8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19078: 014ed008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19079: 00667984 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19080: 014e88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19081: 014ea21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19082: 0151bbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19083: 002b02f0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19084: 00a30a20 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19085: 00b89248 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19084: 00a30a40 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19085: 00b89268 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19086: 01410328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19087: 014e5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19088: 006b4344 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19089: 00b72e00 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19089: 00b72e20 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19090: 0031ec8c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19091: 009e1c58 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19092: 00b1e104 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19091: 009e1c78 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19092: 00b1e124 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19093: 00512d64 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 19094: 0091b38c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 19094: 0091b3ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19095: 0151cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 19096: 0093d800 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 19096: 0093d820 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19097: 0151b416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19098: 0151d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19099: 0151b9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19100: 0151d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19101: 014e2bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19102: 0083de00 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19102: 0083de20 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19103: 014ee480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19104: 01446c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19105: 00adea80 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19105: 00adeaa0 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19106: 0043c024 764 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19107: 0151bd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19108: 014f3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19109: 0151c766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19110: 014e58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19111: 0151bc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19112: 0151c10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19113: 01446b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19114: 0151de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19115: 014e0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19116: 014f1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19117: 014dddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19118: 014e2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19119: 00aecb1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 19120: 0096fa50 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 19119: 00aecb3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19120: 0096fa70 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19121: 0151c0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19122: 002dea2c 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19123: 0151b4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19124: 00823dac 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ - 19125: 0086e42c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ + 19124: 00823dcc 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19125: 0086e44c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19126: 0151c0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19127: 014e3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19128: 0089d3ac 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19129: 00aed78c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19128: 0089d3cc 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19129: 00aed7ac 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19130: 0151bb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19131: 002b95b0 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 19132: 0093ba88 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 19132: 0093baa8 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19133: 014f20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 19134: 0091b048 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19135: 00ac0bc4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19136: 00b2c7d4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19134: 0091b068 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 19135: 00ac0be4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19136: 00b2c7f4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19137: 00525038 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19138: 014f2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19139: 014167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19140: 014eb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19141: 014ee7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 19142: 007aae48 236 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19143: 0151bbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19144: 00ba770c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19144: 00ba772c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19145: 0151b450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19146: 00a9c39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19146: 00a9c3bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19147: 002bd144 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19148: 00b183c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19148: 00b183e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19149: 014efde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19150: 002bc4d4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19151: 0151d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19152: 00aded04 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19152: 00aded24 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19153: 0151be96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19154: 014f3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19155: 0151bf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19156: 002d0990 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19157: 00aec448 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19157: 00aec468 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19158: 00510c2c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19159: 005e3164 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19160: 0151c8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19161: 00abfd90 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19161: 00abfdb0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19162: 0151d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19163: 0151b82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19164: 014e7840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19165: 014e01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 19166: 009180b4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 19166: 009180d4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 19167: 0151baf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19168: 0151bfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19169: 00af1b4c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19169: 00af1b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19170: 0151beae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19171: 0151b684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19172: 0060bac8 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19173: 0151b8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19174: 0151c628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19175: 003c84b4 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19176: 0151d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19177: 00ae7e34 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19177: 00ae7e54 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19178: 014e6d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19179: 0151bc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19180: 0151b786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19181: 00adc6ec 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19182: 00b13884 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19181: 00adc70c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19182: 00b138a4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19183: 014e6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19184: 014dd3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19185: 0050bae4 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19186: 00b22188 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19187: 00b61e40 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19186: 00b221a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19187: 00b61e60 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19188: 002cc74c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19189: 00929284 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19189: 009292a4 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19190: 014e810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19191: 00b79ab4 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19192: 0083dba4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19191: 00b79ad4 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19192: 0083dbc4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19193: 006a39cc 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19194: 0031c7d0 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19195: 0151ccbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19196: 014ed1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19197: 014f1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19198: 014f1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19199: 0083dd24 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19199: 0083dd44 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19200: 0151ccd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19201: 0151d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19202: 0151becc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19203: 014e86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19204: 014f0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19205: 00a9c2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19205: 00a9c304 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19206: 006fccb8 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19207: 004db818 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19208: 00a7da54 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19209: 00ad12b8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19208: 00a7da74 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19209: 00ad12d8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19210: 014108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19211: 014f2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19212: 014f2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19213: 014e5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19214: 014e41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19215: 0151c010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19216: 0092d4c8 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19217: 0082f9dc 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19218: 00974074 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 19216: 0092d4e8 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19217: 0082f9fc 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19218: 00974094 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19219: 00547d30 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19220: 0151bed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19221: 002dd020 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19222: 014102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19223: 006175a8 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19224: 008422ec 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19224: 0084230c 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19225: 00788a64 120 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19226: 00aa3304 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19226: 00aa3324 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19227: 004df99c 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19228: 009b8448 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19229: 0082fb00 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19228: 009b8468 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19229: 0082fb20 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19230: 014f491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19231: 002bd850 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19232: 0151bbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 19233: 0151ceaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 19234: 00b5c910 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19234: 00b5c930 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19235: 006458f8 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19236: 00383b70 48 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19237: 00b868fc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19237: 00b8691c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19238: 00568e88 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19239: 014e7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19240: 014ecb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19241: 00321000 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19242: 01416cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19243: 00842458 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19244: 00cfb7a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19245: 00b7c15c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19243: 00842478 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19244: 00cfb7c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19245: 00b7c17c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19246: 014eb1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19247: 004db91c 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19248: 014ecf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19249: 014e12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19250: 0082fc48 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19250: 0082fc68 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19251: 014e02b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19252: 014eaca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19253: 014e1b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19254: 014ef2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19255: 014ead00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19256: 00bb00e0 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19256: 00bb0100 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19257: 014f2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19258: 00b42084 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19258: 00b420a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19259: 014ee5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19260: 014ea0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19261: 0151d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19262: 0151b362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19263: 008425b0 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19263: 008425d0 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19264: 003f6814 160 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19265: 0151b82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19266: 01415f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19267: 00b114f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19268: 00aaa7f4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19267: 00b11510 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19268: 00aaa814 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19269: 014f207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19270: 013bc93c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19271: 014e3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19272: 00aecc8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19272: 00aeccac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19273: 01417204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19274: 003e82a0 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19275: 00b38520 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19276: 0084271c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19275: 00b38540 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19276: 0084273c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19277: 0151c190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19278: 014e815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19279: 002bc5c8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19280: 01423c70 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19281: 0151c56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19282: 0151b56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19283: 00ad751c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19283: 00ad753c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19284: 00701088 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19285: 014def70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19286: 0151c944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19287: 00a9ee20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19287: 00a9ee40 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19288: 0151c6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19289: 009d05c8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19290: 00b3c904 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19289: 009d05e8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19290: 00b3c924 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19291: 014e1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19292: 00adabb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 19293: 0093af28 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 19292: 00adabd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19293: 0093af48 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19294: 014e1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19295: 014f0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19296: 008402e0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19296: 00840300 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19297: 00670dc4 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19298: 014e0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19299: 00592e1c 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19300: 0151b34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19301: 0151be1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19302: 014582cc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19303: 0151b3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19304: 0048cf34 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19305: 0151c480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19306: 00b9b38c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19306: 00b9b3ac 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19307: 014ea52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 19308: 00971368 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19309: 009fb5e4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19308: 00971388 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 19309: 009fb604 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19310: 0151bea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19311: 00840370 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19311: 00840390 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19312: 00327dd0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19313: 009356d4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19314: 00aa49a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19313: 009356f4 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19314: 00aa49c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19315: 0151caa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19316: 014ea07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19317: 009c2b34 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19317: 009c2b54 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19318: 003da060 352 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19319: 0151cb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19320: 014e353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19321: 00b974a8 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19321: 00b974c8 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19322: 014ea74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19323: 00b76060 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 19324: 009509e0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 19323: 00b76080 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19324: 00950a00 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19325: 014f5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19326: 0151d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19327: 014e74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19328: 00b48efc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19328: 00b48f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19329: 007af314 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19330: 006b3124 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19331: 00ad661c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19332: 00840400 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19331: 00ad663c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19332: 00840420 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19333: 01450848 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ - 19334: 0090736c 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 19334: 0090738c 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19335: 0151ce72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19336: 0151c022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19337: 0151ce4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19338: 00ad0000 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19338: 00ad0020 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19339: 0065dde4 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19340: 014dcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19341: 014f08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 19342: 008ecdc0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 19342: 008ecde0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19343: 014de2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19344: 014f2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19345: 0151d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19346: 00929944 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19346: 00929964 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19347: 006b3a18 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19348: 0151c5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 19349: 0091dd24 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 19349: 0091dd44 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19350: 0151bfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19351: 014f43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19352: 0151d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19353: 014dccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19354: 00badfb4 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19355: 00ac40a8 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19354: 00badfd4 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19355: 00ac40c8 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19356: 014e22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19357: 014ed288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19358: 0151bb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19359: 014e1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19360: 00b7c370 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19360: 00b7c390 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19361: 007b0234 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19362: 009eea54 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19362: 009eea74 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19363: 0151d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19364: 002be13c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19365: 006945e8 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19366: 004dabb0 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19367: 0151b3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19368: 0151cb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19369: 006c6080 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19370: 00dccdbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19370: 00dccdf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19371: 014f194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19372: 014ee180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 19373: 009579ec 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 19373: 00957a0c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19374: 006a0870 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19375: 0151de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19376: 009eaf7c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19376: 009eaf9c 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19377: 0151b888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19378: 014e336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19379: 00a9e4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 19380: 00af35b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19379: 00a9e4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19380: 00af35d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19381: 014e3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19382: 00934b84 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19382: 00934ba4 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19383: 014e7ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19384: 0151c2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19385: 00727198 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19386: 006c3818 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19387: 00b99f6c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19387: 00b99f8c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19388: 014f13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19389: 014f1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19390: 014f8894 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19391: 014e96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19392: 002cb9ac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19393: 0142da60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19394: 00935b24 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19395: 00aefd30 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19394: 00935b44 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19395: 00aefd50 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19396: 0151befc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19397: 005c8290 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19398: 00520264 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19399: 00b2f65c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19399: 00b2f67c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19400: 0151bfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19401: 0099d498 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19401: 0099d4b8 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19402: 014f0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19403: 013bcf3c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19404: 00b8d640 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19405: 00aa60c4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19404: 00b8d660 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19405: 00aa60e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19406: 013bd680 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19407: 0142d9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19408: 014e7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19409: 0151b486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19410: 00b4a980 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19410: 00b4a9a0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19411: 0079e220 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19412: 00652634 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19413: 014e87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19414: 009efca0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19415: 00aa4164 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19414: 009efcc0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19415: 00aa4184 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19416: 0031f7cc 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19417: 014e0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19418: 0151ce3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19419: 00b18f0c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19419: 00b18f2c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19420: 0151bf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19421: 0151c330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19422: 014e6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19423: 0151c8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19424: 014e54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19425: 0151c334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19426: 00492798 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19427: 00bae128 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19427: 00bae148 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19428: 007ad6b0 244 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19429: 009f0a78 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19430: 00a83ca8 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19429: 009f0a98 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19430: 00a83cc8 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19431: 0151b42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19432: 014ed398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19433: 014e1af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19434: 014dd7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19435: 00b4bbec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 19436: 00973624 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 19435: 00b4bc0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19436: 00973644 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19437: 0151bf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19438: 0151de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19439: 00b026d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 19440: 009202b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 19439: 00b026f0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19440: 009202d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19441: 014e9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19442: 014ebfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19443: 0151b69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19444: 0097be18 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19444: 0097be38 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19445: 014e2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19446: 014ec718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19447: 009c0b08 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19447: 009c0b28 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19448: 0028b184 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19449: 014e89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19450: 0151b852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19451: 009946e8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19452: 00aa1980 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19451: 00994708 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19452: 00aa19a0 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19453: 0151bd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 19454: 00963cc4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19455: 00b939a4 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19454: 00963ce4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 19455: 00b939c4 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19456: 0151c254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19457: 0036c41c 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19458: 0151bfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19459: 0151b83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 19460: 0096b808 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 19461: 009bea00 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19460: 0096b828 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 19461: 009bea20 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19462: 014ebf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19463: 014e1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 19464: 00970594 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 19464: 009705b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19465: 0151bdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19466: 002c9114 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19467: 0151c670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19468: 009b80fc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19468: 009b811c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19469: 0151c64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19470: 014f19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19471: 014f1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 19472: 008e1998 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 19472: 008e19b8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19473: 005c78a0 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19474: 0151c218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19475: 0143bbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ 19476: 0151ca4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 19477: 014dd3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 19478: 0151bbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 19479: 014ddbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19480: 0151c624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19481: 0143bb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19482: 0151c3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19483: 002c9c3c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19484: 002b96ac 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19485: 00656c58 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19486: 00ab0d34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19487: 00ba7dc0 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19486: 00ab0d54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19487: 00ba7de0 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19488: 0151bea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19489: 00b1c0d4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19489: 00b1c0f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19490: 013bdce4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19491: 00ab82fc 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19492: 00ab25bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19491: 00ab831c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19492: 00ab25dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19493: 0151bfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19494: 0151ce3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 19495: 0093d858 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 19495: 0093d878 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19496: 00decb18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19497: 00327d88 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 19498: 00956f4c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 19498: 00956f6c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19499: 005281d8 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19500: 0151cafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 19501: 0093e19c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19502: 00b5f494 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19503: 0083886c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19504: 00b6b8d0 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19501: 0093e1bc 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 19502: 00b5f4b4 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19503: 0083888c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19504: 00b6b8f0 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19505: 0143baac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19506: 002a2690 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19507: 014e60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19508: 00b22d78 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 19509: 0091a14c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 19508: 00b22d98 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19509: 0091a16c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19510: 0151c116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19511: 014127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19512: 00838900 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19512: 00838920 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19513: 014314a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19514: 0151b9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19515: 0151bc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 19516: 014f208c 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19517: 0151c196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 19518: 0095c800 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19519: 00b3f550 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19518: 0095c820 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 19519: 00b3f570 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19520: 0151c202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19521: 0151bd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19522: 01431420 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19523: 0151c810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19524: 00319d98 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19525: 014f183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19526: 00b8f3f0 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19527: 00b67e90 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19528: 00b74000 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19526: 00b8f410 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19527: 00b67eb0 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19528: 00b74020 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19529: 00327544 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19530: 00b9a054 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19530: 00b9a074 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19531: 0151d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19532: 00492180 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19533: 014eafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19534: 00aa4d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19534: 00aa4d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19535: 014e359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19536: 01411f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19537: 00abf794 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19538: 00ba6fd8 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19537: 00abf7b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19538: 00ba6ff8 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19539: 0151d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19540: 0083899c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19541: 00b07900 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19542: 00b7363c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19540: 008389bc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19541: 00b07920 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19542: 00b7365c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19543: 014e20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19544: 0151bbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19545: 0151be64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19546: 00abfe00 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19547: 00a3af34 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19546: 00abfe20 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19547: 00a3af54 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19548: 0151c6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19549: 014eb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19550: 0151d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19551: 014271b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19552: 006b019c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19553: 0143139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19554: 014ec9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19555: 0057b148 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19556: 00a0a210 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19556: 00a0a230 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19557: 014e35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19558: 0151d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19559: 006acf00 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19560: 0151d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19561: 00ba0af4 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19562: 00addd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19563: 00a03420 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19561: 00ba0b14 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19562: 00addd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19563: 00a03440 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19564: 014f0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19565: 0151d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19566: 0143ba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19567: 00613660 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19568: 0082edcc 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19568: 0082edec 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19569: 01512be8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19570: 014eb7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19571: 0151c9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19572: 0151d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19573: 0151c5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19574: 00b35cbc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19575: 00af06d0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19574: 00b35cdc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19575: 00af06f0 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19576: 0151bae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19577: 014335a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19578: 0082ee4c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19578: 0082ee6c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19579: 0143b9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19580: 0036daa0 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19581: 00aa778c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19581: 00aa77ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19582: 00321078 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19583: 002b7334 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19584: 0151b736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19585: 013c6e68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19586: 0151c6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19587: 004dc32c 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19588: 01433520 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19589: 006b5278 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19590: 014dd460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19591: 0151ca88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19592: 00aa1f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 19593: 0092200c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 19592: 00aa1fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19593: 0092202c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 19594: 0151d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 19595: 00a40aac 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 19596: 00b033f4 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 19597: 009162ec 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 19598: 00944d8c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 19599: 00b7b130 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 19600: 0082eef8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 19595: 00a40acc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 19596: 00b03414 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 19597: 0091630c 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 19598: 00944dac 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 19599: 00b7b150 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 19600: 0082ef18 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 19601: 0059e320 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 19602: 0143b920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 19603: 0151d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 19604: 0151b9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 19605: 00b9f254 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 19605: 00b9f274 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 19606: 0151b3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 19607: 014e5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 19608: 0085da54 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 19609: 009357f4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 19608: 0085da74 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 19609: 00935814 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 19610: 0143349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ - 19611: 0082126c 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ + 19611: 0082128c 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 19612: 01431318 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 19613: 0085d8d4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 19613: 0085d8f4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 19614: 0151c91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 19615: 009e3f64 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 19615: 009e3f84 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 19616: 0074be34 116 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 19617: 014e5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 19618: 014e68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 19619: 0151d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19620: 01431294 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 19621: 005be34c 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 19622: 014e1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 19623: 00aa4eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 19623: 00aa4ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 19624: 0053d91c 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 19625: 014e35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 19626: 014e382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ - 19627: 00821284 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ + 19627: 008212a4 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 19628: 0151bb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 19629: 002d75e4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 19630: 014def50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 19631: 014ec678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 19632: 0085d994 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 19632: 0085d9b4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 19633: 007013c0 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 19634: 00972dbc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 19635: 00b6d928 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 19634: 00972ddc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 19635: 00b6d948 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 19636: 014e75d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 19637: 008eedf4 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 19637: 008eee14 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 19638: 0151b4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 19639: 014eec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 19640: 00b42028 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 19640: 00b42048 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 19641: 014ebee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 19642: 01431210 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 19643: 0151cadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 19644: 00381820 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 19645: 014f4a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 19646: 006ed0a8 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 19647: 0151cc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 19648: 0142eb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleb │ │ │ │ 19649: 014f46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19650: 007b122c 140 FUNC GLOBAL DEFAULT 12 gen_gvec_uaddlp │ │ │ │ 19651: 014df4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 19652: 0095b39c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 19652: 0095b3bc 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 19653: 014f3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 19654: 0151c6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 19655: 0151b4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 19656: 007b0a6c 148 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 19657: 0142a7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 19658: 014ea9cc 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 19659: 0151b84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 19660: 0142eae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 19661: 00af3c30 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 19661: 00af3c50 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 19662: 0151d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 19663: 002dd0b4 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 19664: 0142bd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 19665: 014f4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 19666: 00ab6844 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 19666: 00ab6864 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 19667: 0053b410 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 19668: 006e9850 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19669: 0151bcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19670: 00afc62c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19670: 00afc64c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19671: 0150a070 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19672: 0142a9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 19673: 0070c4c8 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19674: 0151c84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19675: 0151bdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19676: 0151ba2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19677: 00630b38 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 19678: 0082efa4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 19678: 0082efc4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 19679: 002ba894 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19680: 014ebde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19681: 00a49514 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19681: 00a49534 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19682: 002d414c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19683: 014ecea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19684: 00b6cba0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19685: 00cfb098 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19684: 00b6cbc0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19685: 00cfb0b8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 19686: 0142ea5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 19687: 00b71ec8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19688: 0082f024 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 19689: 009c189c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19687: 00b71ee8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19688: 0082f044 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 19689: 009c18bc 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19690: 002b66a0 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19691: 0151c5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19692: 006bc17c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19693: 00b8e0cc 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19693: 00b8e0ec 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19694: 014eabc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19695: 014e8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19696: 002c0e50 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19697: 002b9c8c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19698: 004e3778 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19699: 0142a8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 19700: 014e6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -19707,2189 +19707,2189 @@ │ │ │ │ 19703: 0151d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19704: 0151cada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19705: 014f0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19706: 0151b4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19707: 002d6178 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19708: 0066907c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19709: 014e4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19710: 00b6cb28 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19711: 008ba618 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19710: 00b6cb48 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19711: 008ba638 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19712: 014eade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19713: 0151cd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19714: 014f0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19715: 006184c4 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19716: 014df41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 19717: 0082f0cc 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 19717: 0082f0ec 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 19718: 014ec808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19719: 00686464 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19720: 0068e7d0 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19721: 00865c7c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 19722: 00a01078 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19721: 00865c9c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 19722: 00a01098 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19723: 0151b29c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 19724: 00859e6c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 19724: 00859e8c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 19725: 0151ba22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19726: 014ea6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 19727: 00865958 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 19727: 00865978 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 19728: 006242e0 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 19729: 0080e0d0 2968 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 19729: 0080e0c8 2968 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 19730: 00666d54 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19731: 009b8308 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19731: 009b8328 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19732: 0151d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19733: 014e51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19734: 014dfee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 19735: 008ece18 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19736: 00a8a084 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19735: 008ece38 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 19736: 00a8a0a4 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19737: 00373f78 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19738: 009b3534 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19738: 009b3554 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19739: 00403364 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19740: 0151c654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19741: 00664494 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19742: 00689170 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19743: 014ed468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19744: 00b03eb0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19744: 00b03ed0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 19745: 0060c790 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19746: 00b2e140 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19746: 00b2e160 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19747: 014deae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 19748: 00865ad8 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ - 19749: 00b2b9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19750: 00abcf78 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19748: 00865af8 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 19749: 00b2ba10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19750: 00abcf98 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19751: 014ef564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19752: 003c93cc 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19753: 002c8884 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19754: 014e379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19755: 00b279e4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19755: 00b27a04 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19756: 0151d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19757: 005c9a2c 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19758: 0040382c 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19759: 00343d54 124 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 19760: 013bca80 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19761: 00898538 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19761: 00898558 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19762: 0151beb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19763: 0151d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19764: 014f0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19765: 0151be44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19766: 014ea5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19767: 014e26b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19768: 01415ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19769: 00513e38 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19770: 0142a85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 19771: 0151ce4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19772: 004dc1c0 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19773: 002d8ca8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19774: 00aa5248 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19774: 00aa5268 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19775: 0151b96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19776: 014ed938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19777: 014f1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19778: 00b17acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19778: 00b17aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19779: 0151b582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19780: 002c8c50 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 19781: 0142623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 19782: 00b37978 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19783: 00a7fc48 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19782: 00b37998 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19783: 00a7fc68 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19784: 014e1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19785: 01433b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ - 19786: 0086cbf4 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 19786: 0086cc14 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 19787: 014f206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 19788: 00b5d49c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19788: 00b5d4bc 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19789: 00356e20 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19790: 014ea3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19791: 014e5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19792: 00b41618 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19792: 00b41638 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19793: 0065bee8 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19794: 0142aa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 19795: 0035d9b8 244 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 19796: 00b75adc 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 19797: 00916d58 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19798: 0082ac00 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 19799: 00ba7280 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19800: 00aacae8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19796: 00b75afc 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19797: 00916d78 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 19798: 0082ac20 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 19799: 00ba72a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19800: 00aacb08 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19801: 0031decc 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19802: 0151c7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19803: 0053d764 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19804: 0151cc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 19805: 00904a54 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 19806: 0082ac94 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 19805: 00904a74 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 19806: 0082acb4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 19807: 0142a964 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 19808: 014ed3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19809: 009d8068 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19809: 009d8088 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19810: 013bccf4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19811: 0151cac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 19812: 0151b782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 19813: 00a444b8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19813: 00a444d8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19814: 0070c58c 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19815: 00b71dd8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19815: 00b71df8 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19816: 014135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19817: 0151d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19818: 004afc54 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19819: 0031dbb8 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19820: 014e5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19821: 0098a634 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19821: 0098a654 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19822: 0151d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19823: 0151ba52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19824: 00319fe4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19825: 00995be0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19826: 009ec71c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19827: 009334f4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19828: 00ad50c4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19829: 00988984 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19825: 00995c00 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19826: 009ec73c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19827: 00933514 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19828: 00ad50e4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19829: 009889a4 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19830: 0037fe74 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19831: 0151b5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19832: 0028c55c 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19833: 0151b8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19834: 0151c478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19835: 014de4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19836: 00ad5eec 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19837: 009ecb34 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19836: 00ad5f0c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19837: 009ecb54 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19838: 014ddefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19839: 00adfa30 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19839: 00adfa50 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19840: 014e6ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19841: 014f3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19842: 00b2c3c4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19842: 00b2c3e4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19843: 0065de94 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19844: 014f1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19845: 0151ce54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 19846: 0060e96c 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19847: 014f46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19848: 0036a550 92 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 19849: 008b49cc 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19849: 008b49ec 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19850: 0151ba3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19851: 008a3cbc 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19851: 008a3cdc 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 19852: 01431630 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 19853: 00ad6904 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19853: 00ad6924 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19854: 014e894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19855: 014f0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19856: 00b4ada8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19856: 00b4adc8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19857: 014f2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19858: 014df2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19859: 0151b6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19860: 0078cb2c 420 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 19861: 014f2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 19862: 0096c93c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 19862: 0096c95c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19863: 0151d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19864: 014315ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 19865: 014de00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19866: 002c0a80 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19867: 0031a390 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19868: 0059e390 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19869: 00b0b7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19869: 00b0b808 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19870: 005c98b0 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19871: 014f3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19872: 00b86fc4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19873: 00acf764 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19874: 00af8d68 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19872: 00b86fe4 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19873: 00acf784 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19874: 00af8d88 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19875: 0142be04 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 19876: 0151ba34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19877: 00b71af0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19877: 00b71b10 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19878: 0151b89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19879: 0151ca98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19880: 014f4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19881: 00abc8f4 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19881: 00abc914 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19882: 00369f54 496 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 19883: 00aa3c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19884: 00afdb40 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19883: 00aa3c7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19884: 00afdb60 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19885: 01431528 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 19886: 0053b000 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19887: 0041ced4 156 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 19888: 00861c38 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 19888: 00861c58 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 19889: 013bdc18 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19890: 0097b308 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19890: 0097b328 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19891: 014ea39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19892: 006abaa8 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19893: 014148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19894: 0058199c 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ - 19895: 00861e2c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 19895: 00861e4c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 19896: 0151bcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 19897: 00916a8c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 19898: 0082f64c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 19897: 00916aac 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 19898: 0082f66c 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 19899: 014e400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19900: 00685380 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19901: 00711598 112 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 19902: 008b6398 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19902: 008b63b8 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19903: 002e39b0 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 19904: 00861ce0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 19904: 00861d00 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 19905: 0151bd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 19906: 0082f764 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 19906: 0082f784 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 19907: 00656350 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19908: 002fabe4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19909: 014e03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19910: 00932ecc 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19911: 00ab63c4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19910: 00932eec 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19911: 00ab63e4 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19912: 014ef3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19913: 0151d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19914: 0141352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19915: 014ed8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19916: 00320cc8 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19917: 013bcde0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19918: 003c94b4 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 19919: 0151b276 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 19920: 00861d88 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 19921: 00843d44 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 19920: 00861da8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 19921: 00843d64 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 19922: 006b5158 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 19923: 0151c9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 19924: 006782fc 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 19925: 014ddd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 19926: 006b9d8c 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 19927: 0082f8a0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 19927: 0082f8c0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 19928: 002c6ce8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 19929: 0151c436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19930: 007afd14 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 19931: 014e0310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19932: 0151cd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19933: 0151b930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 19934: 00843f20 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 19934: 00843f40 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 19935: 0151bb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19936: 00a9547c 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19937: 009fa174 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19936: 00a9549c 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19937: 009fa194 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19938: 0151d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 19939: 0151d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19940: 014e79b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19941: 0142644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 19942: 0151cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19943: 0151d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19944: 0151bd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19945: 005e33fc 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19946: 00529094 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19947: 014f1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19948: 00b26ff4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 19949: 0091eccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 19948: 00b27014 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19949: 0091ecec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19950: 014e02c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19951: 00548194 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19952: 00677024 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19953: 007afd54 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 19954: 014e0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19955: 014e2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19956: 014e86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 19957: 00b19118 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19957: 00b19138 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19958: 014d6d08 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19959: 0151cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19960: 009e0f80 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 19961: 008e4fd4 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 19960: 009e0fa0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19961: 008e4ff4 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19962: 014e24c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19963: 014f1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 19964: 00b68808 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19964: 00b68828 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19965: 006776d8 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19966: 004d6b6c 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19967: 00b2fe34 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19967: 00b2fe54 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19968: 0141229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19969: 014e8bbc 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 19970: 009eb4e4 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19971: 00a63e9c 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19972: 00accfcc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19970: 009eb504 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19971: 00a63ebc 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19972: 00accfec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19973: 00373ddc 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19974: 014f3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19975: 00db00a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19975: 00db00c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19976: 014e844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19977: 014e877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19978: 0065679c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 19979: 00dbdc2c 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 19979: 00dbdc4c 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 19980: 0151c03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19981: 014ea0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19982: 0098d44c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19982: 0098d46c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19983: 0068e37c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19984: 0151bdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19985: 0036a5ac 92 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 19986: 002cc070 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19987: 014dd140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19988: 0151d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19989: 01411a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19990: 00ba5c10 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19991: 009ec130 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 19992: 00964a80 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 19990: 00ba5c30 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19991: 009ec150 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19992: 00964aa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19993: 014d6e70 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19994: 0053a298 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19995: 014e350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19996: 00b17fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19997: 00ad7938 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 19998: 008bd748 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 19999: 008e23f8 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 19996: 00b17ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19997: 00ad7958 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19998: 008bd768 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 19999: 008e2418 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20000: 0151bfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20001: 0151c9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 20002: 00d3b7a8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 20002: 00d3b7c8 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 20003: 014eb0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20004: 014e6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20005: 014ee2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20006: 014e7760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20007: 0151d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20008: 00a7f42c 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20008: 00a7f44c 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20009: 014e7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20010: 014f5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20011: 00ae0660 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20012: 00b24958 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20011: 00ae0680 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20012: 00b24978 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20013: 014e8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20014: 00b78524 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20014: 00b78544 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20015: 00630cbc 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20016: 01513d3c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20017: 014f8890 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20018: 003220a0 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20019: 0151bfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20020: 014ded40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20021: 009b74e4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20021: 009b7504 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20022: 014e6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20023: 0151ba5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20024: 0151b25c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20025: 00930870 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20026: 00ac2288 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20025: 00930890 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20026: 00ac22a8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20027: 013bc4b0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20028: 006681e8 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20029: 00ae1de8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20030: 00b535b4 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20029: 00ae1e08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20030: 00b535d4 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20031: 014f1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20032: 0151d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20033: 009e1964 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20034: 00b5434c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20035: 00b7e270 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20033: 009e1984 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20034: 00b5436c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20035: 00b7e290 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20036: 0069dec4 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20037: 0151ba60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20038: 0034ff80 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20039: 0151c8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20040: 00ac31d0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20040: 00ac31f0 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20041: 00512ec8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20042: 014e6bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20043: 005c81d4 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20044: 00adbe3c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20044: 00adbe5c 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 20045: 0141019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20046: 014ded80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20047: 00840490 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20048: 0092cf3c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20047: 008404b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20048: 0092cf5c 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20049: 0151cd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20050: 00b9a98c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20051: 00b11c4c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20050: 00b9a9ac 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20051: 00b11c6c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20052: 0151c1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20053: 014ebc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20054: 0151c996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20055: 014134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20056: 0151bfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20057: 00840520 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20057: 00840540 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20058: 0034c3b4 328 FUNC GLOBAL DEFAULT 12 nand_getio │ │ │ │ 20059: 0151c68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20060: 00a0544c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20060: 00a0546c 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20061: 0151d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20062: 014e6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20063: 009fa670 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20064: 00aafe10 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20063: 009fa690 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20064: 00aafe30 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20065: 014eeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20066: 003c9120 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20067: 00989d88 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20068: 00a862b0 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20067: 00989da8 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20068: 00a862d0 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20069: 0151c69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20070: 00b6e62c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20070: 00b6e64c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20071: 014f4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20072: 01426344 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20073: 014e1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20074: 00702d50 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20075: 002c6d28 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20076: 014e58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20077: 01427c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20078: 013bcf84 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20079: 0151d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20080: 004d6e8c 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20081: 00658538 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20082: 0151c04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20083: 008abcb0 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20084: 008405b0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20083: 008abcd0 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20084: 008405d0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20085: 0151c89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20086: 0151c3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20087: 00adde24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20087: 00adde44 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20088: 0151c910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20089: 0079f080 8 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20090: 009bd394 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20090: 009bd3b4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20091: 0151d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20092: 008f70e4 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20092: 008f7104 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20093: 0151b50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20094: 014e2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20095: 0151ddec 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20096: 0151c72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20097: 005173ac 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20098: 002cc414 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20099: 014f3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20100: 01513cc8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20101: 014ea1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20102: 00b69f3c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20102: 00b69f5c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20103: 014e1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20104: 008764a8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20104: 008764c8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20105: 014e84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20106: 014df7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20107: 0151c58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20108: 0144f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20109: 0070826c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20110: 0151c730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20111: 00dbdc1c 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20111: 00dbdc3c 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20112: 0151cac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20113: 00ab2b64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20113: 00ab2b84 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20114: 0142e84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20115: 0151c7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20116: 0151cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ - 20117: 0086c1a4 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ + 20117: 0086c1c4 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20118: 00613454 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 20119: 0091a49c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20120: 009847fc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20119: 0091a4bc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 20120: 0098481c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20121: 00524664 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20122: 0065668c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20123: 0141142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20124: 00b97224 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20125: 009ecc48 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 20126: 008ee234 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 20124: 00b97244 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20125: 009ecc68 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20126: 008ee254 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20127: 014f8680 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20128: 0142e7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20129: 0151c778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20130: 014f1158 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20131: 0151c04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20132: 00daffc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20133: 00aedfbc 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 20134: 00b22bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20132: 00daffe8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20133: 00aedfdc 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 20134: 00b22c10 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20135: 014e5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20136: 014e3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 20137: 00958f78 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20138: 00b73404 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20137: 00958f98 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 20138: 00b73424 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20139: 0151d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20140: 0151b7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20141: 00b2e0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20141: 00b2e104 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20142: 006b9d14 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20143: 014ed8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20144: 014f3ee4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20145: 0151c96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20146: 01410118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20147: 014ed628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20148: 009be4b0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20148: 009be4d0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20149: 003e82b0 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20150: 014ed3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20151: 0142e744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20152: 014e41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20153: 005c830c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20154: 00b6ab78 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20155: 007d3018 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20154: 00b6ab98 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20155: 007d3048 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20156: 014e5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20157: 009b817c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20157: 009b819c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20158: 0067904c 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20159: 0151d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20160: 014f29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20161: 0151c42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20162: 0151ced8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20163: 0151bbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20164: 0037ffa8 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20165: 014f0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20166: 00dc8318 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20166: 00dc8350 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20167: 00509cc0 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20168: 014e6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20169: 014e7130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20170: 0048d144 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20171: 0151c954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 20172: 00973724 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 20172: 00973744 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20173: 004dfae0 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20174: 002c0b68 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20175: 0151b8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ - 20176: 00820418 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ + 20176: 00820438 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20177: 01423228 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20178: 0151be40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20179: 00827f4c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20180: 0097c158 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20179: 00827f6c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20180: 0097c178 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20181: 0151cba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20182: 0151c41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20183: 00aedef4 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 20184: 00b44138 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20185: 00983d9c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20186: 00b2af14 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20183: 00aedf14 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 20184: 00b44158 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20185: 00983dbc 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20186: 00b2af34 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20187: 0051704c 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20188: 0151d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20189: 0151cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20190: 01450218 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20191: 002d06c8 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20192: 00b91e74 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20193: 00935408 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20192: 00b91e94 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20193: 00935428 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20194: 002faacc 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20195: 0099d8c0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20196: 00adc2b4 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20195: 0099d8e0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20196: 00adc2d4 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20197: 014f2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 20198: 009195b4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20199: 00cfb9c0 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20200: 00b7d658 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20198: 009195d4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 20199: 00cfb9e0 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20200: 00b7d678 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20201: 0151c34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20202: 014ea78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20203: 00a9c50c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20203: 00a9c52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20204: 014e0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20205: 00855ed0 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20205: 00855ef0 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20206: 014f1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20207: 00ae9854 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20207: 00ae9874 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20208: 014f51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20209: 006a4b20 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20210: 00acc3dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20210: 00acc3fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20211: 0151b7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20212: 0151c108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20213: 002b67a8 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20214: 014ea3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20215: 014ef0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20216: 014113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20217: 00856bdc 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20217: 00856bfc 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20218: 0151be2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20219: 0063a69c 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20220: 002c2f94 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20221: 0144b01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20222: 0151c4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20223: 00692920 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20224: 014e0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20225: 00afe7fc 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20225: 00afe81c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20226: 0144b1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20227: 014e848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20228: 014f36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20229: 00adddc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20229: 00addde8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20230: 0151bd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20231: 0151d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20232: 0151c17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20233: 00abe888 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20233: 00abe8a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20234: 014e5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 20235: 0093ddb0 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 20235: 0093ddd0 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20236: 014e1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 20237: 0091ce1c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20238: 00a13b58 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20239: 00ab4428 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20237: 0091ce3c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 20238: 00a13b78 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20239: 00ab4448 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20240: 01512b9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 20241: 014f4a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20242: 014ddd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20243: 0051303c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20244: 014dc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20245: 002cc81c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20246: 0144b124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20247: 0151c4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20248: 014ebfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20249: 0143d600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20250: 014ed358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20251: 00affe3c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20252: 0089d3e4 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20251: 00affe5c 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20252: 0089d404 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20253: 0151d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 20254: 0090c1ac 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 20254: 0090c1cc 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20255: 014282b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20256: 014ed4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20257: 014ed9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20258: 014df28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20259: 006e3db0 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 20260: 014ed038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 20261: 014ec000 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20262: 014e7080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20263: 0151d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20264: 0032c690 116 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20265: 014f35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20266: 002ba78c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 20267: 00a9c454 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20267: 00a9c474 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20268: 00708678 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20269: 0151b470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20270: 0066ac98 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20271: 009b8e80 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20271: 009b8ea0 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20272: 0151ddf6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20273: 0151c0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20274: 004afbbc 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20275: 008461b8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20275: 008461d8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20276: 002b6588 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20277: 0151ddf4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20278: 00b6e234 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20278: 00b6e254 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20279: 014eef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20280: 014e07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20281: 0066aa8c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20282: 01442778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20283: 014e0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20284: 0151bba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20285: 002cd29c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20286: 01450008 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ - 20287: 0090746c 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 20287: 0090748c 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20288: 01509a58 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20289: 002c6944 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20290: 0151b99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20291: 00855c80 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ - 20292: 0095617c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 20291: 00855ca0 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20292: 0095619c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20293: 002b9128 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20294: 003f8c94 236 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20295: 0151d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20296: 01442880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ - 20297: 0095b9cc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 20297: 0095b9ec 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20298: 014ea9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20299: 00ade0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20300: 008462bc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20299: 00ade0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20300: 008462dc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20301: 014eff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20302: 0151de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20303: 0151b46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20304: 00b7d09c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20304: 00b7d0bc 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20305: 01410094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20306: 014f0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20307: 00856960 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20307: 00856980 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20308: 0151c0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20309: 006d977c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20310: 014e17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20311: 014427fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20312: 002cfcc0 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20313: 00b634e4 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20313: 00b63504 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20314: 00510cd8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20315: 014ddfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20316: 005149cc 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20317: 00ba3920 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20317: 00ba3940 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20318: 007af4d4 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20319: 002b47cc 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20320: 0038e234 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20321: 0151b376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20322: 0142c6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20323: 00b7e13c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20323: 00b7e15c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20324: 0151c198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20325: 014e3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20326: 00b892a4 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20326: 00b892c4 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20327: 0151cb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20328: 0151d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20329: 00ab02e0 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20329: 00ab0300 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20330: 014eef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20331: 008463b4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20332: 009fb164 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20331: 008463d4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20332: 009fb184 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20333: 00516eb0 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20334: 00a21e30 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20334: 00a21e50 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20335: 014e75a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20336: 014444dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20337: 002cf674 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20338: 00aa421c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 20339: 00959548 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 20338: 00aa423c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20339: 00959568 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20340: 0142c644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20341: 00330fb0 236 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20342: 014445e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20343: 008464b8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ - 20344: 0090d2b0 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 20343: 008464d8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20344: 0090d2d0 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20345: 013bc240 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20346: 0151b7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20347: 013bce24 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20348: 0151b986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20349: 0151b5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20350: 00a94c9c 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20351: 00ae01f4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20350: 00a94cbc 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20351: 00ae0214 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20352: 014e2638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20353: 014534a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20354: 0151d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20355: 00a86dc8 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20355: 00a86de8 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20356: 0151d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20357: 0062e4bc 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20358: 01444560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20359: 0151b406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20360: 0151c890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20361: 0151d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20362: 014ebe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20363: 00b139c0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20363: 00b139e0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20364: 003759f0 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20365: 0151cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20366: 0151bc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20367: 009cca00 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20367: 009cca20 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20368: 0151c486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 20369: 008dd248 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 20369: 008dd268 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20370: 007b0c28 148 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20371: 014dc838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20372: 0151d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20373: 014e85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20374: 006a75fc 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20375: 0151b27c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20376: 00b04d60 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20377: 00abb318 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ - 20378: 007b73d0 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20376: 00b04d80 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20377: 00abb338 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20378: 007b73e4 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20379: 01411324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20380: 0151bd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20381: 002cd348 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20382: 0069bc98 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20383: 0099cbe4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20383: 0099cc04 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20384: 014ed528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20385: 0151d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20386: 014e9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20387: 0151d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20388: 00664104 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20389: 0036dee8 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20390: 0151c7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20391: 0066d000 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20392: 00991380 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20392: 009913a0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20393: 0031f744 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20394: 0151cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20395: 00827ff0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20395: 00828010 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20396: 0151c3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20397: 014e9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20398: 0151c94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20399: 006a411c 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20400: 0065a064 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 20401: 009207b4 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 20401: 009207d4 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20402: 014eb678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20403: 009d005c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20404: 00b20090 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20403: 009d007c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20404: 00b200b0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20405: 005cbc40 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20406: 00aee16c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20406: 00aee18c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20407: 013bdc48 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20408: 014e6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20409: 004df698 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20410: 014261b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20411: 0070ad9c 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20412: 014eca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20413: 008fb8ac 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20413: 008fb8cc 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20414: 014f2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20415: 00516410 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20416: 014d6eb8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20417: 014e1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20418: 0083f8dc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20419: 00b2cabc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20418: 0083f8fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20419: 00b2cadc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20420: 013bc900 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20421: 014f1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20422: 00dccda4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20422: 00dccddc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20423: 0144e094 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20424: 0151d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20425: 01434c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20426: 0151c1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20427: 014e63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 20428: 0091887c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 20428: 0091889c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 20429: 014ee160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20430: 0142ee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20431: 0151ce80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20432: 00b41a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20433: 0083f96c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ - 20434: 00944ca4 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 20432: 00b41a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20433: 0083f98c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20434: 00944cc4 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20435: 014f27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20436: 01438b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20437: 014f0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20438: 014ea63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20439: 00ba7728 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20440: 00a29e70 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20439: 00ba7748 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20440: 00a29e90 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20441: 0142edf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20442: 0151d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 20443: 0093e7c4 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 20443: 0093e7e4 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20444: 01438ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20445: 0151cad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20446: 014ed128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20447: 0151d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20448: 0082680c 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ - 20449: 0095a110 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 20448: 0082682c 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20449: 0095a130 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20450: 014ec688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20451: 014f0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20452: 01434bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20453: 0151c8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 20454: 00b421f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20454: 00b42214 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20455: 0151cc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20456: 014f29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20457: 014defc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20458: 0083f9fc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20458: 0083fa1c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20459: 014ec978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20460: 014e8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20461: 014e62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20462: 014de454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 20463: 008c571c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 20463: 008c573c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20464: 003277f0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20465: 006c3440 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20466: 0142ed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20467: 006e3a88 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20468: 0083b640 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ - 20469: 0086f454 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ + 20468: 0083b660 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20469: 0086f474 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20470: 0052d4c0 104 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20471: 00408250 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20472: 0151b8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20473: 01438a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20474: 006f66f4 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20475: 00ba5fa8 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20475: 00ba5fc8 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20476: 014f189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20477: 0151d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20478: 00afd1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20479: 00b8396c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20478: 00afd1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20479: 00b8398c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20480: 014f0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20481: 009e16e8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20482: 0083b7d0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ - 20483: 0091866c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 20481: 009e1708 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20482: 0083b7f0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20483: 0091868c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 20484: 0151b66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20485: 00828088 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20485: 008280a8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20486: 0151c82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20487: 014df050 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20488: 007910c8 208 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ 20489: 014d6c80 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20490: 013bc4c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20491: 014ee210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20492: 00664bc0 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20493: 0048f7d4 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20494: 014e9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20495: 014eb498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 20496: 00959b60 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20497: 008f9aac 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20496: 00959b80 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 20497: 008f9acc 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20498: 014ebed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20499: 00aef62c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20499: 00aef64c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20500: 0151b2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20501: 009cb720 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20502: 00ac922c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20503: 00828130 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20501: 009cb740 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20502: 00ac924c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20503: 00828150 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20504: 002d8a68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20505: 00ab4d10 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20505: 00ab4d30 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20506: 006dfca4 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20507: 00383cb8 868 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ - 20508: 00959618 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 20508: 00959638 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20509: 014eb908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20510: 0151cc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20511: 00828d08 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20511: 00828d28 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20512: 0144f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20513: 00b45fa4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20513: 00b45fc4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20514: 006d96b0 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20515: 00828304 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20515: 00828324 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20516: 014ed438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20517: 0151bd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20518: 002a2018 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20519: 0151d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20520: 014f5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20521: 0151c06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 20522: 00829028 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20523: 00ba0dc8 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20522: 00829048 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20523: 00ba0de8 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20524: 014dd6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20525: 01440a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ - 20526: 009202d0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20527: 008283a4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20526: 009202f0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 20527: 008283c4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20528: 0151bd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20529: 014e2568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20530: 014f2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20531: 00402110 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20532: 006c6f30 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20533: 014f18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 20534: 00b9ff38 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20534: 00b9ff58 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20535: 005c7d2c 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20536: 014e0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20537: 014f1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20538: 014ed498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20539: 00ba9058 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20539: 00ba9078 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20540: 014e861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20541: 014e7970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20542: 014f2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 20543: 0090da28 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20544: 00b110a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20543: 0090da48 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 20544: 00b110c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20545: 002cd3f8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20546: 003843c8 344 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20547: 00679260 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20548: 00829388 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20548: 008293a8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20549: 0151ca48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20550: 014e98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20551: 00b70638 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20552: 009f0d70 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20553: 00b87454 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20554: 00828444 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20551: 00b70658 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20552: 009f0d90 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20553: 00b87474 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20554: 00828464 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20555: 014e7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20556: 0151b3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20557: 0066a3b0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 20558: 00b18030 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20558: 00b18050 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 20559: 00668c08 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 20560: 004db924 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 20561: 00828dd0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 20561: 00828df0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 20562: 014eafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 20563: 014f0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 20564: 00b7600c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 20564: 00b7602c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 20565: 0151cb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 20566: 0083b708 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 20566: 0083b728 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 20567: 003731a4 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 20568: 002de720 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 20569: 00b46b34 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 20570: 00dccd5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 20571: 0090db10 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 20569: 00b46b54 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 20570: 00dccd94 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 20571: 0090db30 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 20572: 0151c1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 20573: 00829100 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 20573: 00829120 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 20574: 014e0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 20575: 0083b898 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 20575: 0083b8b8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 20576: 014e0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 20577: 009738e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 20578: 00afce68 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 20577: 00973904 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 20578: 00afce88 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 20579: 01450320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 20580: 00aa3138 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 20581: 00b27178 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 20580: 00aa3158 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 20581: 00b27198 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 20582: 014dc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 20583: 014df3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 20584: 0144e19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 20585: 00867208 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 20585: 00867228 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 20586: 014edfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 20587: 0151d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 20588: 00849d20 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 20588: 00849d40 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 20589: 006a71a8 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 20590: 014e6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 20591: 0082c5c8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 20591: 0082c5e8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 20592: 014f1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 20593: 003342a0 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 20594: 00b7a258 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 20594: 00b7a278 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 20595: 0151d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 20596: 00829434 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 20597: 00867384 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 20596: 00829454 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 20597: 008673a4 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 20598: 014de0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 20599: 013bd944 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 20600: 0066d5c0 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 20601: 0082c664 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 20601: 0082c684 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 20602: 00381368 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 20603: 014e7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 20604: 008ee8e0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 20604: 008ee900 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 20605: 003d9da4 700 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 20606: 009cc350 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 20606: 009cc370 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 20607: 0151b580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 20608: 014df9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 20609: 0151c7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 20610: 0144f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 20611: 014e2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 20612: 014e4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 20613: 014e9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 20614: 006c9fb0 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 20615: 00867500 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 20615: 00867520 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 20616: 002b426c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 20617: 00828e98 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 20617: 00828eb8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 20618: 014f1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ - 20619: 0081ce04 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ + 20619: 0081ce24 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 20620: 0151c6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 20621: 01447344 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 20622: 00b6ca4c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 20623: 0082c6f4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 20622: 00b6ca6c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 20623: 0082c714 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 20624: 014471b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ - 20625: 0091291c 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 20625: 0091293c 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 20626: 00673700 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 20627: 008291d8 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 20627: 008291f8 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 20628: 014e6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 20629: 00a9cc90 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 20629: 00a9ccb0 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 20630: 0069cad8 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 20631: 014472c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 20632: 0151b926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 20633: 0151b8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 20634: 014de690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 20635: 014e1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 20636: 00deca00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 20637: 014eb1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 20638: 014f0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 20639: 014e26c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 20640: 014eed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 20641: 00a40f50 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 20641: 00a40f70 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 20642: 014e402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 20643: 0151c80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 20644: 008f2978 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 20644: 008f2998 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 20645: 006de960 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 20646: 00aab920 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 20647: 00a11b04 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 20648: 00841ae0 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 20646: 00aab940 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 20647: 00a11b24 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 20648: 00841b00 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 20649: 00374718 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 20650: 008294e8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 20650: 00829508 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 20651: 0144723c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 20652: 013b63c8 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 20653: 00b53acc 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 20654: 00b7ef90 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 20653: 00b53aec 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 20654: 00b7efb0 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 20655: 00568e70 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 20656: 00b18594 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 20656: 00b185b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 20657: 014d70d4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 20658: 014e12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 20659: 00289804 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 20660: 0151cc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 20661: 013bd604 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 20662: 0151c0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 20663: 014e10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 20664: 008d7e40 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 20664: 008d7e60 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 20665: 014e79d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 20666: 00aa3588 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20666: 00aa35a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20667: 014e2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 20668: 0093e7b0 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 20668: 0093e7d0 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20669: 0066a580 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20670: 0151b7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 20671: 014e891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20672: 00b7238c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20672: 00b723ac 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20673: 014eca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20674: 01391a28 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 20675: 00841c48 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 20675: 00841c68 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 20676: 0151c8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20677: 014f17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20678: 014e423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20679: 00926588 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 20680: 00959e08 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20681: 00828f60 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 20682: 00b7a6c8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20683: 00adbd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20679: 009265a8 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20680: 00959e28 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 20681: 00828f80 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 20682: 00b7a6e8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20683: 00adbda4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20684: 014ece48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20685: 0065ec40 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20686: 014e876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20687: 0151c206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20688: 014e1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 20689: 00810cd8 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 20690: 00aec9ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20689: 00810ce0 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 20690: 00aec9cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20691: 0151b6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 20692: 008292b0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 20692: 008292d0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 20693: 0151bad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20694: 0151c820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20695: 0151b380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20696: 00aa4abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20697: 0086ee98 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ + 20696: 00aa4adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20697: 0086eeb8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ 20698: 014ee080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 20699: 014dd360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20700: 014df670 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 20701: 0151bcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20702: 002b6df8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20703: 0151c06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20704: 014e6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20705: 00705938 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20706: 0151ceb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20707: 0086c6ac 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 20708: 00ba18d8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 20709: 0082c7d0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 20707: 0086c6cc 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ + 20708: 00ba18f8 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20709: 0082c7f0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 20710: 00318f1c 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20711: 013bd3b4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20712: 009fd12c 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 20713: 00829594 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 20712: 009fd14c 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20713: 008295b4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 20714: 014dc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20715: 014f1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 20716: 00a9caa8 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20716: 00a9cac8 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20717: 0066ba14 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20718: 0082c868 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 20719: 00a83430 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20720: 00bafb1c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20718: 0082c888 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 20719: 00a83450 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20720: 00bafb3c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20721: 014ec5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20722: 009ab824 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 20723: 00958b5c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 20722: 009ab844 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20723: 00958b7c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20724: 002b43e0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 20725: 009ed82c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20725: 009ed84c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20726: 014e1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20727: 006c1efc 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20728: 014d6d88 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20729: 014e888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20730: 00a3bca0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20730: 00a3bcc0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20731: 014e49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20732: 00b3b590 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ - 20733: 0081ce2c 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ + 20732: 00b3b5b0 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20733: 0081ce4c 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 20734: 0036c03c 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20735: 014ead50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20736: 0151b25e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20737: 0151b9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 20738: 00964ea0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20739: 00b932cc 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 20740: 0082c8f8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ - 20741: 00917360 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 20742: 00962f18 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 20738: 00964ec0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 20739: 00b932ec 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20740: 0082c918 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 20741: 00917380 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 20742: 00962f38 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20743: 014f4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20744: 0151d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 20745: 008f60bc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 20745: 008f60dc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20746: 014efc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20747: 0151d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20748: 00b9fd50 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20748: 00b9fd70 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20749: 0151c176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 20750: 0091959c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 20750: 009195bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20751: 014ebbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20752: 014e4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20753: 005ca31c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20754: 014f4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 20755: 0151b26a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 20756: 014deeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 20757: 014ecdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 20758: 0151d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 20759: 013bc964 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20760: 014e8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 20761: 00dadd70 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 20761: 00dadd90 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 20762: 002cbca4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20763: 014f1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20764: 0151ca7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20765: 004dbf2c 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20766: 00b33a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20766: 00b33aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20767: 014e51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20768: 006fffb8 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20769: 00db0058 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 20770: 0091fc10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20771: 00d1c970 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20769: 00db0078 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20770: 0091fc30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 20771: 00d1c990 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20772: 0151b35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20773: 009bd3b4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20774: 00aa3e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20773: 009bd3d4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20774: 00aa3ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20775: 0144f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 20776: 014e2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20777: 00372b24 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20778: 00d1c96c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20778: 00d1c98c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20779: 0151b766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 20780: 0151c2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20781: 014ef674 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20782: 00ae67b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20782: 00ae67d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20783: 004ee5b0 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20784: 0151c854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20785: 009ffec8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20785: 009ffee8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20786: 0151d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20787: 006c704c 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20788: 00ac2ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20789: 00b7ad70 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20788: 00ac2ae0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20789: 00b7ad90 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20790: 014e6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20791: 0151ce60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20792: 00bae250 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20792: 00bae270 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20793: 00318f28 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20794: 00b18b80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20794: 00b18ba0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20795: 00708550 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 20796: 014ef524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 20797: 01512b5b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20798: 014f4adc 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20799: 00d1c820 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20799: 00d1c840 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20800: 006c32c8 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20801: 0151cdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20802: 014e0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 20803: 00917098 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 20803: 009170b8 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20804: 006b60dc 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20805: 0151d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20806: 0151c336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20807: 008b59b8 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 20808: 00b7ced0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20809: 00afcbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20807: 008b59d8 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20808: 00b7cef0 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20809: 00afcc04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20810: 002d8334 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20811: 014f50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20812: 01429230 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ - 20813: 0091f8cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 20813: 0091f8ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20814: 0143d708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 20815: 0151d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20816: 00a81a00 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20816: 00a81a20 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20817: 00489284 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20818: 014ef374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20819: 014e22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20820: 00bad5bc 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20820: 00bad5dc 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20821: 014f4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20822: 0151c40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 20823: 01429338 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 20824: 00aa2b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 20825: 00b625b4 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 20826: 00918ed4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 20827: 008dcde4 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 20828: 00ad8578 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20824: 00aa2b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20825: 00b625d4 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20826: 00918ef4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 20827: 008dce04 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 20828: 00ad8598 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20829: 0151d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20830: 014f4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20831: 004890bc 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20832: 00ad3850 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20833: 008f8ffc 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20832: 00ad3870 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20833: 008f901c 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20834: 014dd240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20835: 006b529c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20836: 0151b9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20837: 00b89f50 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20838: 00b3a9e4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20837: 00b89f70 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20838: 00b3aa04 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20839: 013b8108 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 20840: 014292b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 20841: 00affcfc 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 20842: 00b39d98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20843: 00a88d30 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20841: 00affd1c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20842: 00b39db8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20843: 00a88d50 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20844: 014e1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 20845: 009ed384 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20845: 009ed3a4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20846: 0151cd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20847: 00ae18bc 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20847: 00ae18dc 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20848: 0151b299 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20849: 002cfacc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20850: 00797870 656 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ - 20851: 0084f388 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ + 20851: 0084f3a8 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 20852: 0151dcb0 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20853: 0036ebc4 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 20854: 0093e858 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 20854: 0093e878 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20855: 00799bc0 272 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 20856: 014f3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20857: 0151c676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20858: 00ad3798 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20858: 00ad37b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20859: 0151c50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 20860: 0095db20 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 20860: 0095db40 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20861: 0151d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 20862: 014e6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20863: 0093194c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20863: 0093196c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20864: 0151cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20865: 0151ca6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20866: 00a19b88 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20866: 00a19ba8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20867: 0151cba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20868: 0151d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 20869: 009960a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 20870: 00919794 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 20871: 00b1d4e0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20869: 009960c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20870: 009197b4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 20871: 00b1d500 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20872: 014f24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20873: 00acafec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20873: 00acb00c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20874: 014e822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20875: 0151d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20876: 002b69c4 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20877: 00319858 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20878: 0151be9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20879: 014e1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20880: 0097b5d0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 20881: 0083d610 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 20880: 0097b5f0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20881: 0083d630 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 20882: 014e56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20883: 0151c03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20884: 0151ca0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20885: 014e9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20886: 005cc630 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 20887: 00963408 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 20887: 00963428 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20888: 0151cb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20889: 014dca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20890: 00aa36f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20890: 00aa3718 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20891: 0151b80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20892: 0083d798 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 20893: 00b0f1bc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20892: 0083d7b8 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 20893: 00b0f1dc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20894: 006e424c 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20895: 01446138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 20896: 0151b2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20897: 00b77518 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20897: 00b77538 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20898: 0151d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20899: 014e99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20900: 0151b2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20901: 00b07d08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20901: 00b07d28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20902: 014f29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20903: 014f2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20904: 00995604 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20904: 00995624 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20905: 002db0c0 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20906: 00a93424 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20907: 00b32f28 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 20908: 00819f68 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ - 20909: 0096409c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 20906: 00a93444 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20907: 00b32f48 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20908: 00819f88 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ + 20909: 009640bc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20910: 014ee5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20911: 014e6bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20912: 009b6040 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20913: 00afd2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20912: 009b6060 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20913: 00afd2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20914: 0151b87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20915: 013bd1c0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20916: 00b356c4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20916: 00b356e4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20917: 006fc774 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ - 20918: 008704ec 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ + 20918: 0087050c 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 20919: 014e7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20920: 014e978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20921: 00b1c218 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20922: 00b703a8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20923: 00adeb58 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20921: 00b1c238 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20922: 00b703c8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20923: 00adeb78 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20924: 0151c804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20925: 014eb140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 20926: 008dbc2c 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 20926: 008dbc4c 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20927: 0151bc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20928: 014dfacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 20929: 00aa2500 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20930: 00937028 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20929: 00aa2520 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20930: 00937048 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20931: 0151d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20932: 014f5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20933: 014e5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20934: 0151b4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20935: 013bc274 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20936: 00bafa40 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20936: 00bafa60 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20937: 0151bb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ - 20938: 00870394 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ + 20938: 008703b4 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 20939: 0151bf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20940: 002bc108 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20941: 014f2494 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20942: 014e78f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20943: 0092d278 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20943: 0092d298 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20944: 0066c090 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 20945: 008bd464 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20946: 00a4440c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20945: 008bd484 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 20946: 00a4442c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20947: 0151d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20948: 008f925c 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20948: 008f927c 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20949: 014ecc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20950: 014f2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 20951: 00981df0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20951: 00981e10 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 20952: 01456284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 20953: 00a332a8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20953: 00a332c8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20954: 0145638c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 20955: 00404500 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20956: 00b51ad8 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20956: 00b51af8 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20957: 002c57b0 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20958: 00842044 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 20959: 00b119b0 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20958: 00842064 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 20959: 00b119d0 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20960: 014ed7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20961: 00ab0034 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20961: 00ab0054 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20962: 0151c86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20963: 00a049d8 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20963: 00a049f8 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20964: 0151d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 20965: 008601c0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 20965: 008601e0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 20966: 014e0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20967: 00b2e964 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20968: 00b3f9b8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20969: 00a27f90 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 20970: 00861018 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 20967: 00b2e984 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20968: 00b3f9d8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20969: 00a27fb0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20970: 00861038 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 20971: 0151b86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20972: 014e959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20973: 00860298 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 20973: 008602b8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 20974: 01456308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 20975: 00a93570 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 20976: 0084219c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ - 20977: 0090e368 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 20975: 00a93590 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20976: 008421bc 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 20977: 0090e388 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20978: 014e8c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 20979: 0083d8fc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ - 20980: 00b466ec 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20979: 0083d91c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 20980: 00b4670c 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20981: 014efc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20982: 014f5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 20983: 0083da40 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 20983: 0083da60 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 20984: 006e6450 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20985: 014f0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20986: 00aa5c34 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20987: 00b265fc 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20986: 00aa5c54 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20987: 00b2661c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20988: 014eb0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 20989: 00860380 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 20989: 008603a0 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 20990: 0151b5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20991: 00991644 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20992: 00b88360 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20991: 00991664 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20992: 00b88380 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20993: 014e0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20994: 0151c980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20995: 0151b996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20996: 014e9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20997: 008e3f58 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20998: 00830d34 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 20999: 00ae1690 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20997: 008e3f78 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 20998: 00830d54 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 20999: 00ae16b0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21000: 014ee3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21001: 014f2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21002: 00b2baa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21002: 00b2bac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21003: 014e1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 21004: 0151b45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21005: 00830df0 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21005: 00830e10 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21006: 006de6e0 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21007: 00ab6544 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21008: 00b81364 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21007: 00ab6564 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21008: 00b81384 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21009: 0151d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21010: 008b5e44 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21011: 00b8d164 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21010: 008b5e64 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21011: 00b8d184 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21012: 006b5e84 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21013: 0151b72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21014: 014e4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 21015: 014f0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 21016: 00b29800 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21016: 00b29820 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21017: 0151d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21018: 004dc3f0 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21019: 0151bbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21020: 00b51648 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21020: 00b51668 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21021: 014ebd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21022: 006b9714 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21023: 00830ee0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21023: 00830f00 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21024: 0151c864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21025: 0142b8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21026: 00ae09ec 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21026: 00ae0a0c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21027: 01415bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21028: 006859fc 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21029: 014e87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21030: 014de09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21031: 002d9770 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21032: 014529cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21033: 00a00030 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21033: 00a00050 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21034: 014f2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21035: 002dfa40 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21036: 014dcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21037: 014e14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21038: 0151be18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21039: 014f1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21040: 014edd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21041: 00836bf0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21041: 00836c10 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21042: 0151bc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21043: 002be440 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21044: 014e866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21045: 0151befa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21046: 00b670b4 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21047: 00b38284 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 21048: 008dd4c0 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21049: 00baf5f8 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21046: 00b670d4 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21047: 00b382a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21048: 008dd4e0 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 21049: 00baf618 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21050: 0151b243 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21051: 008b698c 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21051: 008b69ac 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21052: 014edd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21053: 014f43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21054: 01426c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21055: 014f3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21056: 0151c22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21057: 009ecda8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21058: 00aa3d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21057: 009ecdc8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21058: 00aa3d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21059: 00716920 404 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21060: 014e7450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21061: 0070715c 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21062: 006b50c8 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21063: 00836d1c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21064: 0083e6f0 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21065: 00ad80b8 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 21066: 0091287c 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 21063: 00836d3c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21064: 0083e710 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21065: 00ad80d8 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21066: 0091289c 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21067: 014e6be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21068: 006dfa30 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21069: 003f8bb4 224 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21070: 007af594 96 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21071: 006e95d8 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21072: 00934898 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 21073: 009735e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21074: 00b7e504 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21075: 00b5f7b8 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21076: 009d995c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 21077: 00970e4c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21078: 00b3d61c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21072: 009348b8 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21073: 00973604 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 21074: 00b7e524 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21075: 00b5f7d8 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21076: 009d997c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21077: 00970e6c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 21078: 00b3d63c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21079: 014ddf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21080: 0144e6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21081: 014df1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21082: 014e6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21083: 002ceab0 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21084: 00aa2fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21084: 00aa2fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21085: 014e9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21086: 00ad85e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21087: 008b5dd0 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21086: 00ad8608 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21087: 008b5df0 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21088: 0036c694 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21089: 00b450b8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21089: 00b450d8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21090: 004891c8 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21091: 014efe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21092: 008166ec 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21092: 00816708 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21093: 00703044 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21094: 00830b18 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21094: 00830b38 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21095: 0144f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21096: 00847488 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21096: 008474a8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21097: 0151c680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21098: 014ed968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21099: 002cfd68 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21100: 00830bb4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21101: 00ba3afc 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21100: 00830bd4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21101: 00ba3b1c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21102: 014e5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21103: 009d2910 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21103: 009d2930 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21104: 0060d2f8 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 21105: 00489018 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21106: 00630018 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21107: 014e825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21108: 014e393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ - 21109: 0084f5f4 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21110: 0084773c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21109: 0084f614 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ + 21110: 0084775c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21111: 014dd1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21112: 0151bf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21113: 0151baa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21114: 00849d10 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21115: 00b2cc24 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21116: 00ae83f0 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21117: 00830c78 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21114: 00849d30 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21115: 00b2cc44 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21116: 00ae8410 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21117: 00830c98 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21118: 014528c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21119: 00925e34 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21120: 00b13f14 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21119: 00925e54 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21120: 00b13f34 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21121: 0054b92c 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21122: 00ab2e68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21122: 00ab2e88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21123: 0150a7d0 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ - 21124: 0094fc1c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 21124: 0094fc3c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21125: 0030fc10 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21126: 0151cc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21127: 006a3c60 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21128: 009e1650 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21128: 009e1670 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21129: 0151d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21130: 004880fc 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21131: 0151c91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21132: 002c8590 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21133: 00701234 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21134: 0151bc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21135: 014f8d8c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21136: 014ea58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21137: 002c031c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21138: 00b7a820 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21138: 00b7a840 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21139: 0151d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21140: 014e71c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21141: 0151d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ - 21142: 00955a3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 21142: 00955a5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21143: 014e3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 21144: 00955a7c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21145: 00b3a8a8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21144: 00955a9c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 21145: 00b3a8c8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21146: 0151d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 21147: 00955ac4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 21148: 00955c2c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 21149: 00955c84 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 21147: 00955ae4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 21148: 00955c4c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 21149: 00955ca4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21150: 014ed758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21151: 014f0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 21152: 00955ce4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21153: 00920a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21152: 00955d04 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 21153: 00920aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21154: 0151d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21155: 014f06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 21156: 008dd4a0 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 21156: 008dd4c0 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21157: 0151cd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21158: 00996918 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21158: 00996938 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21159: 014ed7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21160: 0151c546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21161: 014f0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21162: 014ea59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21163: 00b37a90 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21163: 00b37ab0 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21164: 014535a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ 21165: 0151bb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21166: 0031c310 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21167: 00ae4804 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21167: 00ae4824 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21168: 014e4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21169: 0151d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21170: 00912940 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21171: 00823054 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21170: 00912960 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 21171: 00823074 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21172: 014ebfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21173: 00a8363c 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21174: 008fe4b8 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21173: 00a8365c 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21174: 008fe4d8 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21175: 0151b2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21176: 00ae9128 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21177: 009c0938 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21176: 00ae9148 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21177: 009c0958 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21178: 014ea4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21179: 014e35fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21180: 00859f24 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21180: 00859f44 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21181: 014ed428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21182: 00b15328 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21182: 00b15348 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21183: 014e7870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21184: 014f1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21185: 006abad8 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21186: 0151d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 21187: 0084e2e4 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ + 21187: 0084e304 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21188: 00381268 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21189: 014432d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ - 21190: 0084f714 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ + 21190: 0084f734 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21191: 014dff38 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21192: 00b272c4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21193: 009843c8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21192: 00b272e4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21193: 009843e8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21194: 014eb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21195: 014ee130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21196: 006b5efc 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21197: 00b28384 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21198: 009f0cac 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21197: 00b283a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21198: 009f0ccc 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21199: 014278ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21200: 014f1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21201: 014e73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21202: 013bcf6c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21203: 00654200 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 21204: 00950e18 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 21204: 00950e38 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21205: 0151beb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21206: 014e883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21207: 0143031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21208: 00851af0 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21208: 00851b10 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21209: 014ea62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21210: 00ba0ff0 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21211: 00823028 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21212: 008a8750 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21210: 00ba1010 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21211: 00823048 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21212: 008a8770 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21213: 0151b336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 21214: 008f46a4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 21214: 008f46c4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21215: 0151c100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 21216: 0096b36c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 21216: 0096b38c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21217: 0151bf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21218: 006fb200 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21219: 01430298 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21220: 006b398c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21221: 0052a43c 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21222: 006b532c 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21223: 00b17b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21223: 00b17b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21224: 0151c1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21225: 0151b26f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21226: 0151ca92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21227: 0151bb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21228: 00995598 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21229: 009b0ac0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21230: 00b3b838 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21228: 009955b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21229: 009b0ae0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21230: 00b3b858 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21231: 0144bf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21232: 0144e9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21233: 009c0688 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21233: 009c06a8 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21234: 014e351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 21235: 0091e6a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21236: 00925f14 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21237: 00b5f9c8 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21235: 0091e6c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 21236: 00925f34 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21237: 00b5f9e8 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21238: 00716b08 1624 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21239: 0151ddf1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21240: 014288e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21241: 002f3858 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21242: 014f4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21243: 014de8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21244: 014f1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21245: 014df42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21246: 00aec500 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21246: 00aec520 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21247: 0151d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21248: 009ffdc0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 21249: 009185ac 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 21248: 009ffde0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21249: 009185cc 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 21250: 0151c1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21251: 00acd3c8 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21251: 00acd3e8 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21252: 00324160 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21253: 00b73074 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21254: 00b65c34 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21253: 00b73094 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21254: 00b65c54 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21255: 0151cc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21256: 014e56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21257: 014527bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ - 21258: 0091fdbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 21258: 0091fddc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21259: 004c0668 788 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21260: 0151c534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21261: 003f6434 208 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21262: 0151c204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21263: 006e5cd8 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21264: 0151caec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21265: 0069c88c 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21266: 00996910 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21267: 009a76a0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21266: 00996930 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21267: 009a76c0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21268: 014f0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 21269: 0091e3b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 21269: 0091e3d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21270: 0056fa50 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21271: 014edf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21272: 014ebdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21273: 014f50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21274: 014f22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 21275: 0084d970 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21276: 00b88560 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21277: 00929d44 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ - 21278: 00850324 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ + 21275: 0084d990 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ + 21276: 00b88580 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21277: 00929d64 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21278: 00850344 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21279: 014eee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21280: 002d826c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21281: 014dca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21282: 0151d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21283: 009ffb18 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21283: 009ffb38 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21284: 0151c93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21285: 0151cc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21286: 006f2980 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 21287: 008dc910 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 21287: 008dc930 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21288: 0041b750 776 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21289: 00b1cf30 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21289: 00b1cf50 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21290: 0143010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21291: 014eb7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21292: 0151c0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21293: 0151b5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21294: 008534c0 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21294: 008534e0 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21295: 0151d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 21296: 00958fac 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 21296: 00958fcc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21297: 014dddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21298: 006bc654 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21299: 0151bde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21300: 0151bc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21301: 01430088 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21302: 00aa38c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21302: 00aa38e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21303: 002b8090 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21304: 0083e168 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21305: 009eb9b8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21304: 0083e188 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21305: 009eb9d8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21306: 0151c458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21307: 0151cdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21308: 014e65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21309: 0151ba74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21310: 014ed808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21311: 0151b90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21312: 014f0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21313: 00b5d544 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 21314: 008ecd8c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 21313: 00b5d564 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21314: 008ecdac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21315: 0066e234 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21316: 00b0bea4 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21316: 00b0bec4 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21317: 0151d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21318: 0151c32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21319: 0151cc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21320: 007b7348 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21321: 009b72c0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21320: 007b735c 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21321: 009b72e0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21322: 014f5580 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21323: 00383b3c 52 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21324: 0142b018 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21325: 0151c63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21326: 014eac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21327: 014e1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21328: 003298e4 316 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21329: 00825cf4 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21330: 00a64078 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21329: 00825d14 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21330: 00a64098 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21331: 01425d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21332: 00af80a4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21332: 00af80c4 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21333: 00630b60 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21334: 00b1d374 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21334: 00b1d394 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21335: 014f1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21336: 014f09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21337: 00b0c318 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21338: 00927df0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21337: 00b0c338 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21338: 00927e10 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21339: 013ba384 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21340: 014e3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21341: 0142b330 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21342: 006c057c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21343: 014e6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21344: 014e2be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21345: 0151d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 21346: 009555a4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 21346: 009555c4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21347: 014dd4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21348: 00bad538 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21348: 00bad558 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21349: 014ea76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21350: 014e1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21351: 014e8c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21352: 008f89dc 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21352: 008f89fc 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21353: 0142b1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21354: 007ae990 108 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21355: 0151cd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21356: 0151c5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21357: 014eb110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 21358: 014ee5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21359: 00839234 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21359: 00839254 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21360: 0151ca56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21361: 00b422ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 21362: 0095bb0c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 21361: 00b422cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21362: 0095bb2c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21363: 014dccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21364: 0082b21c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21364: 0082b23c 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21365: 0151d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21366: 009eb174 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21366: 009eb194 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21367: 0144de00 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21368: 008392d0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21369: 00b8b330 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21368: 008392f0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21369: 00b8b350 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21370: 0151be0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21371: 008327ec 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21371: 0083280c 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21372: 002c081c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21373: 0082625c 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21373: 0082627c 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21374: 014e96cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21375: 0151b29f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21376: 009b0bf0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21376: 009b0c10 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21377: 01392dbc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21378: 004dfe00 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21379: 0151c16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21380: 01413190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21381: 00b82bc0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 21382: 00919104 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21383: 008f9f28 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21384: 00b01300 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21381: 00b82be0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21382: 00919124 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 21383: 008f9f48 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21384: 00b01320 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21385: 0028b3a0 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21386: 00832910 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ - 21387: 008f2534 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21388: 0082b300 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21386: 00832930 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21387: 008f2554 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 21388: 0082b320 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21389: 0151b522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21390: 014e7a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21391: 0048d658 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21392: 014e811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21393: 003e8c2c 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 21394: 008c5928 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 21394: 008c5948 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21395: 014e77f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21396: 008393a8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21397: 00af4110 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21396: 008393c8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21397: 00af4130 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21398: 014f47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21399: 00a1394c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21399: 00a1396c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21400: 014f2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21401: 014e5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21402: 013c7048 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21403: 0036e9b8 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21404: 0151d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21405: 002d08d4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 21406: 0086baec 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21407: 00b1541c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21406: 0086bb0c 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ + 21407: 00b1543c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21408: 0074bd68 8 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21409: 014f4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21410: 00832a68 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21411: 00abe194 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21410: 00832a88 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21411: 00abe1b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21412: 0151bc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21413: 0028849c 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21414: 003c89cc 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21415: 0151b252 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21416: 0151b6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21417: 0151b4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21418: 013bcb20 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 21419: 0151d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 21420: 0151baec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 21421: 014dd1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 21422: 002b68ac 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 21423: 0151cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21424: 014e1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 21425: 008ec978 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 21425: 008ec998 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21426: 014e9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21427: 014f3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21428: 002cf174 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21429: 0151d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21430: 00a396f0 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21430: 00a39710 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21431: 002e0360 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21432: 0151c166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 21433: 00b62874 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21433: 00b62894 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21434: 0151d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21435: 0151c6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21436: 00b7a894 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21437: 00b28e20 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21436: 00b7a8b4 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21437: 00b28e40 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21438: 00327558 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21439: 0048f790 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21440: 014e3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21441: 00ad57e0 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21441: 00ad5800 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21442: 0144dc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21443: 0151b422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21444: 00ab5370 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21444: 00ab5390 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21445: 014dcd78 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21446: 0142896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21447: 0151d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21448: 00aa5300 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21448: 00aa5320 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21449: 0151b402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21450: 0151bea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21451: 0151c958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21452: 0151c292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21453: 002db2b8 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21454: 0144dae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21455: 00a27bc8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21455: 00a27be8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21456: 002e3d9c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21457: 00b45b04 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21457: 00b45b24 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21458: 014e1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21459: 002c6dfc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21460: 00ae66a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21460: 00ae66c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21461: 00347e8c 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21462: 014e6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21463: 0082d9fc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21463: 0082da1c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21464: 006a663c 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21465: 0144db6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21466: 0151bdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21467: 00af2b74 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21467: 00af2b94 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21468: 0144dbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ - 21469: 0095ba6c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 21469: 0095ba8c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21470: 006a62f4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21471: 0151b3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21472: 014e9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21473: 0082da80 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21474: 0092a604 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21473: 0082daa0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21474: 0092a624 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21475: 01512b55 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 21476: 0084ade0 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21477: 00b320a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21476: 0084ae00 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ + 21477: 00b320c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21478: 014f38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21479: 002b8210 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21480: 0151bc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21481: 0151d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21482: 00b988b0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21483: 00839000 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21482: 00b988d0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21483: 00839020 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21484: 0151b4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21485: 0151d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21486: 00ae8a14 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21486: 00ae8a34 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21487: 014eadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21488: 005c8ab4 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 21489: 0091b6f4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 21489: 0091b714 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21490: 0151baf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 21491: 00dd86ec 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21491: 00dd8724 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21492: 014db80c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21493: 0151cb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21494: 0070e320 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21495: 003262d8 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21496: 008390a4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21496: 008390c4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21497: 0141310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21498: 00ae0df4 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21498: 00ae0e14 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21499: 014e5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21500: 0151d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21501: 0078abe4 376 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ - 21502: 0081c3dc 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ + 21502: 0081c3fc 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21503: 006dc888 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 21504: 00a990e8 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21504: 00a99108 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21505: 0151d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21506: 0151c132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21507: 014ed068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21508: 0082db2c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21509: 00b28d2c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21510: 00aef794 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21508: 0082db4c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21509: 00b28d4c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21510: 00aef7b4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21511: 0151bbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21512: 0151c230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21513: 00ad1d04 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21513: 00ad1d24 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21514: 0151b61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21515: 00a280bc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 21516: 008dcc7c 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 21515: 00a280dc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21516: 008dcc9c 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21517: 00dec82c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21518: 0151d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21519: 0151b8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21520: 0083c830 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21521: 00839178 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21520: 0083c850 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21521: 00839198 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21522: 014f21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21523: 014e0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21524: 014e807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21525: 009d0150 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21525: 009d0170 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21526: 0151d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21527: 014e882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21528: 0083ca74 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21528: 0083ca94 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21529: 014e27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21530: 009ed794 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21530: 009ed7b4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21531: 014f0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 21532: 00917ed8 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 21532: 00917ef8 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 21533: 014f1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21534: 00851388 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21534: 008513a8 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 21535: 006b9f08 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 21536: 01415c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 21537: 00b41da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 21537: 00b41dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 21538: 0151c304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 21539: 0151b8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 21540: 00a19a5c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 21541: 008dcb30 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 21540: 00a19a7c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 21541: 008dcb50 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 21542: 0151c646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 21543: 009979c8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 21543: 009979e8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 21544: 0151d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 21545: 0151b5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 21546: 0151d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 21547: 0151d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 21548: 0151c3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 21549: 009094ac 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 21549: 009094cc 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 21550: 00795eb8 144 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 21551: 014e0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 21552: 009ef0cc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 21552: 009ef0ec 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 21553: 002a2388 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 21554: 014e8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 21555: 009fa688 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 21556: 00afce0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 21555: 009fa6a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 21556: 00afce2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 21557: 0151c2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 21558: 0151ba36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 21559: 014e9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 21560: 0045c144 560 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 21561: 0151b36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 21562: 0151c59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 21563: 0151be70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 21564: 014e27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 21565: 00b7240c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 21566: 00b110fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 21567: 0090e4ac 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 21565: 00b7242c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 21566: 00b1111c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 21567: 0090e4cc 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 21568: 0040bc84 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 21569: 0151ccfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 21570: 00b594b4 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 21571: 0082dbc8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 21570: 00b594d4 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 21571: 0082dbe8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 21572: 002c6ba0 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 21573: 0151c112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 21574: 00abf4e4 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 21575: 008c488c 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 21576: 00b8f840 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ - 21577: 0084b1d4 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ + 21574: 00abf504 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 21575: 008c48ac 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 21576: 00b8f860 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 21577: 0084b1f4 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 21578: 0151cd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 21579: 0151ba3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 21580: 0082dc44 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 21581: 00af39d4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 21582: 0091ee44 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 21580: 0082dc64 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 21581: 00af39f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 21582: 0091ee64 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 21583: 014ee3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 21584: 0151d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21585: 002d6c28 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 21586: 014f1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 21587: 00ad32ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 21588: 00b00930 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 21587: 00ad330c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 21588: 00b00950 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 21589: 0151bf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 21590: 014ed118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 21591: 0151b838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 21592: 0151b2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 21593: 0151b974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 21594: 00991110 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 21594: 00991130 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 21595: 0151c0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 21596: 00d4015c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 21596: 00d4017c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 21597: 0142b120 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 21598: 0151d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21599: 0151ca1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 21600: 014f13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 21601: 014eb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 21602: 00b96764 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 21603: 0082dcf0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 21604: 00af176c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 21605: 00b2df18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 21602: 00b96784 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 21603: 0082dd10 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 21604: 00af178c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 21605: 00b2df38 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 21606: 012ef840 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 21607: 013bd584 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 21608: 00aeb68c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 21608: 00aeb6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 21609: 0151d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 21610: 014dd9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 21611: 0151b7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 21612: 0151bf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 21613: 0142b438 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 21614: 00b3ae58 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 21615: 00b40ff8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 21614: 00b3ae78 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 21615: 00b41018 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 21616: 0151d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 21617: 0151c8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 21618: 014f4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 21619: 014f1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 21620: 014f8661 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 21621: 0083cc74 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 21621: 0083cc94 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 21622: 014e1b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 21623: 0151c700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 21624: 014f1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 21625: 014f5568 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 21626: 002c6e1c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 21627: 00987c9c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 21628: 00b8cec0 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 21629: 0083ce28 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 21630: 00ab45b0 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 21627: 00987cbc 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 21628: 00b8cee0 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 21629: 0083ce48 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 21630: 00ab45d0 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 21631: 0142b2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 21632: 00828a74 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 21632: 00828a94 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 21633: 0151c83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 21634: 0151be54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 21635: 00b3f328 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 21636: 008c3fc4 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 21635: 00b3f348 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 21636: 008c3fe4 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 21637: 0151b648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 21638: 00ad2ccc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 21638: 00ad2cec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 21639: 014ed598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 21640: 00aec168 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 21640: 00aec188 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 21641: 0151b57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 21642: 009e518c 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 21642: 009e51ac 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 21643: 0151ba94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 21644: 01413088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 21645: 00428a8c 468 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 21646: 006e6740 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 21647: 0091d368 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 21647: 0091d388 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 21648: 0051f850 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 21649: 0062df74 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 21650: 014f00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 21651: 014e2628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 21652: 00b6c5ac 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 21652: 00b6c5cc 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 21653: 0151caa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 21654: 002d6c90 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 21655: 014edf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 21656: 0086e590 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 21657: 00b2c958 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 21658: 00b5b49c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 21656: 0086e5b0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ + 21657: 00b2c978 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 21658: 00b5b4bc 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 21659: 0151ce02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 21660: 0151d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 21661: 014e3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 21662: 014ed0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 21663: 00ae9444 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 21663: 00ae9464 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 21664: 014e7880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 21665: 01444668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 21666: 014ef1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 21667: 0151b334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 21668: 0151cb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 21669: 014df1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 21670: 01512b6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 21671: 004dfac8 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 21672: 00706e28 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 21673: 00d1c44c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 21673: 00d1c46c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 21674: 0151d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 21675: 01444770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 21676: 00975a78 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 21676: 00975a98 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 21677: 014e863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 21678: 00707f74 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 21679: 00343d18 60 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 21680: 0144ae0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 21681: 0042811c 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 21682: 014f0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 21683: 0151b846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 21684: 0068ac78 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 21685: 0151d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 21686: 00410b74 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 21687: 0144af98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 21688: 014de284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 21689: 014de8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 21690: 00667d50 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 21691: 00ac8e28 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 21691: 00ac8e48 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 21692: 014446ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 21693: 014eea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 21694: 0151ce7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 21695: 00acedc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 21695: 00acede0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 21696: 014dd610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 21697: 0151d068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 21698: 0151d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 21699: 00734e64 52 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 21700: 0150a7c8 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 21701: 00928e64 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 21701: 00928e84 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 21702: 0151b76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 21703: 004040a0 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 21704: 0095692c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 21704: 0095694c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 21705: 0151d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 21706: 013bd030 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 21707: 014eff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 21708: 0041301c 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21709: 0031ad44 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 21710: 00835d8c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 21710: 00835dac 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 21711: 0142b09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 21712: 0151c580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21713: 014e219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 21714: 0144af14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 21715: 009978b0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21715: 009978d0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21716: 0151b8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ - 21717: 0081cd98 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ + 21717: 0081cdb8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 21718: 0151ba9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21719: 00b77628 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21719: 00b77648 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21720: 014e5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21721: 0151b74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 21722: 00835df8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ - 21723: 00dbdc24 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 21724: 00aa9324 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21722: 00835e18 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 21723: 00dbdc44 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 21724: 00aa9344 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21725: 0151c2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21726: 0142b3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 21727: 002c95cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21728: 014e60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 21729: 0060c170 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 21730: 002d97a0 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21731: 0151b456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21732: 0151c5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 21733: 008320a4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 21733: 008320c4 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 21734: 014e7550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21735: 014df56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21736: 008b52bc 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ - 21737: 0084b224 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 21738: 00835e88 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 21736: 008b52dc 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21737: 0084b244 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ + 21738: 00835ea8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 21739: 0142b228 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 21740: 008321c0 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 21740: 008321e0 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 21741: 0151b8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21742: 0036c6dc 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21743: 00664c04 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 21744: 0093e0f8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 21744: 0093e118 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21745: 0151ced2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21746: 002ca12c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21747: 009cf840 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21747: 009cf860 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21748: 014d71bc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 21749: 008f157c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 21749: 008f159c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21750: 014ef2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21751: 00b9a234 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21751: 00b9a254 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21752: 014e1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21753: 01426a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 21754: 00ac1ab4 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21754: 00ac1ad4 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21755: 00624120 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21756: 00ad0974 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21756: 00ad0994 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21757: 006dd158 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21758: 00a49570 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21758: 00a49590 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21759: 014f3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21760: 0063b110 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21761: 00ba0620 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21761: 00ba0640 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21762: 0151dc2c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21763: 003f5808 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 21764: 0066a2a0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21765: 003721ec 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 21766: 00832304 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ - 21767: 0091d974 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 21766: 00832324 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 21767: 0091d994 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21768: 014e0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 21769: 0091bfdc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 21769: 0091bffc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21770: 0151baf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21771: 00b38114 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21771: 00b38134 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21772: 0045bf60 212 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 21773: 0151d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21774: 0031c910 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21775: 0057a830 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21776: 014ed818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21777: 014f1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21778: 014e6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21779: 0151c5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21780: 01412428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21781: 0151b774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 21782: 014e1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21783: 002c870c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21784: 0151d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21785: 002d49d8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 21786: 00b8e23c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21786: 00b8e25c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21787: 002d5bb4 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21788: 0151c04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21789: 00920ca0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21789: 00920cc0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21790: 014e404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21791: 0151d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21792: 014f0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21793: 009ed8d8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21793: 009ed8f8 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21794: 014e890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21795: 014f3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21796: 0142833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ - 21797: 0096cc28 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 21797: 0096cc48 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21798: 002d05a4 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21799: 0151c0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21800: 01411be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 21801: 0091e830 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 21801: 0091e850 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21802: 0151c52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21803: 00ad7954 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21803: 00ad7974 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21804: 014e4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21805: 00ab9828 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21805: 00ab9848 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21806: 0151c34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 21807: 00919fa4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ - 21808: 0081fe00 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ + 21807: 00919fc4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 21808: 0081fe20 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 21809: 0151d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ - 21810: 0081ffc0 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ + 21810: 0081ffe0 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 21811: 013bc700 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21812: 0151d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21813: 014e0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21814: 014e221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21815: 0043b8a8 824 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21816: 0086419c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 21817: 009328f4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21818: 00995f64 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21819: 00b08d58 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21816: 008641bc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 21817: 00932914 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21818: 00995f84 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21819: 00b08d78 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21820: 00356ddc 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21821: 0151d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21822: 00b45bc4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21822: 00b45be4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21823: 014f11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 21824: 008643ac 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 21824: 008643cc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 21825: 014e344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 21826: 00973210 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 21826: 00973230 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21827: 014deed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 21828: 0086424c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ - 21829: 0096dd78 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 21830: 0096e964 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 21828: 0086426c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 21829: 0096dd98 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 21830: 0096e984 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21831: 0151b282 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21832: 00ad4678 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21833: 00a3ff70 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 21834: 0096f158 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 21832: 00ad4698 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21833: 00a3ff90 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21834: 0096f178 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21835: 014f1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21836: 004a1820 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21837: 014f4d8c 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21838: 00864304 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 21839: 00ba654c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21838: 00864324 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 21839: 00ba656c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21840: 014e8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21841: 00a3322c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ - 21842: 0085d584 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ + 21841: 00a3324c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21842: 0085d5a4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ 21843: 005c811c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21844: 0151cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21845: 0139a554 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21846: 014f4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21847: 0151c0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21848: 014f1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21849: 0057b748 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21850: 003257ec 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 21851: 0095a428 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 21851: 0095a448 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21852: 00513624 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21853: 0151cc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21854: 00ab6038 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21854: 00ab6058 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21855: 014ddf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 21856: 00847f48 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 21856: 00847f68 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 21857: 014ef4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21858: 009823ac 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21858: 009823cc 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21859: 002c45f4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21860: 00b5e82c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21860: 00b5e84c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21861: 014e29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 21862: 0085d658 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ - 21863: 00b228e8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21862: 0085d678 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ + 21863: 00b22908 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21864: 014e6e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21865: 014eacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21866: 014efe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21867: 0097bc74 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21867: 0097bc94 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21868: 014ebe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21869: 0070430c 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21870: 014ecbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 21871: 008481fc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 21871: 0084821c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 21872: 0151d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21873: 0151cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 21874: 0085a968 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 21874: 0085a988 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 21875: 003812d4 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21876: 0068ea7c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21877: 0037fb80 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21878: 005c6a84 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21879: 014e4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21880: 0092c0b0 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21881: 00b97958 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21880: 0092c0d0 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21881: 00b97978 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21882: 0151d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21883: 00b3af58 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 21884: 0085a7e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 21883: 00b3af78 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21884: 0085a808 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 21885: 0151bbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21886: 003f6a6c 160 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 21887: 002ece14 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21888: 002d5ef0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21889: 0151bc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21890: 006e6720 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21891: 005b7aec 344 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ @@ -21898,557 +21898,557 @@ │ │ │ │ 21894: 014ec938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21895: 014f2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21896: 006521d0 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21897: 0051e924 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 21898: 01448e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_h │ │ │ │ 21899: 0151b39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21900: 002b838c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 21901: 0085a8a8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 21901: 0085a8c8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 21902: 014e2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21903: 0151d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21904: 00ba4c08 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21905: 009ac13c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21904: 00ba4c28 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21905: 009ac15c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21906: 0151c76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21907: 00aabde0 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 21908: 00a9c6d8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21907: 00aabe00 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21908: 00a9c6f8 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21909: 0151d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21910: 014dd7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21911: 0081cd2c 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 21912: 0098d440 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21911: 0081cd4c 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ + 21912: 0098d460 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21913: 01448d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_s │ │ │ │ - 21914: 00b85ba8 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21915: 00aedaa0 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21916: 00b89390 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21914: 00b85bc8 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21915: 00aedac0 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21916: 00b893b0 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21917: 0151c68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21918: 014e7720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21919: 009c49a8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21919: 009c49c8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21920: 00321d14 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21921: 014460b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 21922: 014ddf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21923: 0151b86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21924: 014ef1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21925: 008a0a68 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21925: 008a0a88 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21926: 006e0164 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 21927: 00956060 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 21927: 00956080 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21928: 00519988 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21929: 0151b79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 21930: 00b29f18 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21931: 009c2058 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21930: 00b29f38 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21931: 009c2078 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21932: 01512b57 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21933: 00a64d80 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21933: 00a64da0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21934: 00455504 120 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 21935: 0036a4f4 92 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 21936: 0047b274 104 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 21937: 013b7d4c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21938: 00b36940 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21938: 00b36960 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21939: 014e0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21940: 0151bd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21941: 014f3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 21942: 0099cf7c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21942: 0099cf9c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21943: 002cd79c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21944: 0151cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21945: 0151d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21946: 0151c574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21947: 014ee4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21948: 0151b3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21949: 013bcebc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 21950: 0091f190 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 21950: 0091f1b0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21951: 0151cbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21952: 0139e6f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 21953: 0144e430 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 21954: 00aefc70 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21954: 00aefc90 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21955: 004e19e4 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 21956: 0145806c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 21957: 00932d54 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21957: 00932d74 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21958: 00670b54 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21959: 0043c320 268 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 21960: 002c1f20 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21961: 014e5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21962: 00692d68 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21963: 0151d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 21964: 0097001c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 21964: 0097003c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21965: 0151d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21966: 0151cbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21967: 006dc908 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21968: 014ed828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21969: 002d11e4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21970: 009f5bc4 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21971: 009b4fe0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21972: 009bce2c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21970: 009f5be4 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21971: 009b5000 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21972: 009bce4c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21973: 0142dc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 21974: 014e7090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 21975: 009e3b9c 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21975: 009e3bbc 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21976: 014e01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21977: 01458208 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21978: 0092dd14 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21978: 0092dd34 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21979: 0151d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21980: 0056f630 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21981: 0151d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 21982: 0094f2a8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21983: 008b9a5c 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21984: 00b7ade4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21982: 0094f2c8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 21983: 008b9a7c 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21984: 00b7ae04 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21985: 0151b7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 21986: 014df38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21987: 0142dbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 21988: 002de344 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21989: 0151d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21990: 014de234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21991: 002de1e0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21992: 014f29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21993: 0151be8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21994: 0151d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21995: 014e2658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21996: 0097d100 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21996: 0097d120 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21997: 00deb2bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 21998: 014ee2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21999: 00aa37b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 22000: 00b03290 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21999: 00aa37d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22000: 00b032b0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22001: 014efd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22002: 00b12e0c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22003: 00b903ec 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22002: 00b12e2c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22003: 00b9040c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22004: 0151bed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22005: 0151b904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22006: 0151ba06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22007: 014f0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22008: 0082bb80 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22008: 0082bba0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22009: 014dcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22010: 009e46d4 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22011: 00b22414 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22012: 00b247b4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22010: 009e46f4 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22011: 00b22434 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22012: 00b247d4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22013: 0151b271 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22014: 0151ce9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22015: 007d2b0c 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22016: 00aaef2c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22015: 007d2b3c 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22016: 00aaef4c 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22017: 0151cc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22018: 013bcb84 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22019: 0043eb98 396 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22020: 0082bac8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22020: 0082bae8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22021: 014ef634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22022: 0151b2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22023: 014eac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22024: 014df34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22025: 014ddd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22026: 0151d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22027: 00ab8820 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22027: 00ab8840 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22028: 0151de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 22029: 009701e8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 22029: 00970208 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22030: 0151bd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22031: 014f0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22032: 006c6eb4 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22033: 0151c510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22034: 014e867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22035: 014de544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 22036: 00898ee0 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 22036: 00898f00 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 22037: 0151d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22038: 00ad0140 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22038: 00ad0160 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22039: 0151c30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22040: 00ae2d44 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22041: 0083392c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22040: 00ae2d64 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22041: 0083394c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22042: 0151bb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22043: 00ad48cc 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22044: 00b75928 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22043: 00ad48ec 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22044: 00b75948 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22045: 006bc57c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22046: 01432f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ - 22047: 00957360 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22048: 00b717d0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22049: 00ad77d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22050: 00b0b8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22051: 00833994 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22047: 00957380 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 22048: 00b717f0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22049: 00ad77f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22050: 00b0b91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22051: 008339b4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22052: 014e0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22053: 014df030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22054: 014d6e7c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22055: 0151c11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22056: 0151b764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22057: 01432ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22058: 014e7950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22059: 0151c9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22060: 014e9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22061: 00ae7530 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22061: 00ae7550 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22062: 0151cc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22063: 0067845c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22064: 0151b592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22065: 008510c4 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22065: 008510e4 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22066: 0036c100 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22067: 014f197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22068: 0151d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22069: 014e9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22070: 008467bc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22071: 00833a24 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22070: 008467dc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22071: 00833a44 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22072: 006584ac 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22073: 006b5fb4 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22074: 01432e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22075: 00a9f8e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ - 22076: 0086f010 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ + 22075: 00a9f900 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22076: 0086f030 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22077: 01454310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22078: 0139176c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22079: 0151b4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22080: 00a2cb1c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22081: 00b78b9c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22080: 00a2cb3c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22081: 00b78bbc 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22082: 002c553c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 22083: 0093e334 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 22084: 0095a080 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22085: 00b0094c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22086: 008468d0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22083: 0093e354 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 22084: 0095a0a0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 22085: 00b0096c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22086: 008468f0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22087: 0151b6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22088: 014e55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22089: 0057ff14 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22090: 00b7b65c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22091: 00ba32dc 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22090: 00b7b67c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22091: 00ba32fc 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22092: 0151b28f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22093: 014dedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22094: 014e08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22095: 00ad7500 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22096: 00b17f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22097: 00b4241c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22098: 00b35f24 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22099: 009b11c4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22095: 00ad7520 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22096: 00b17f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22097: 00b4243c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22098: 00b35f44 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22099: 009b11e4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22100: 014f4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 22101: 0091d848 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 22101: 0091d868 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22102: 01437abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22103: 014f2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22104: 00b97a04 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22104: 00b97a24 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22105: 00327b8c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ - 22106: 008700c0 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ + 22106: 008700e0 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22107: 004d6e88 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22108: 00afd200 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22108: 00afd220 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22109: 014ee350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22110: 0150a7d4 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22111: 00b1501c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22111: 00b1503c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22112: 0037956c 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22113: 014f289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22114: 01437a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22115: 00af4830 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22115: 00af4850 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22116: 00512418 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22117: 008f1188 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 22117: 008f11a8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22118: 014ed0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22119: 006e3c50 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22120: 0151c85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22121: 014f2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22122: 0053e4e4 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22123: 0151c492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ - 22124: 0086fcc4 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ + 22124: 0086fce4 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ 22125: 0151cbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 22126: 014ef128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 22127: 0151d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22128: 0151c3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22129: 014e5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22130: 0151d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22131: 0151c342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22132: 0074bea8 6680 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22133: 0151b37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22134: 00b2bf60 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22134: 00b2bf80 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22135: 0151cb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 22136: 00b66484 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 22136: 00b664a4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ 22137: 014379b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22138: 00b7b500 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22138: 00b7b520 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22139: 014e97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22140: 00b42364 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22140: 00b42384 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22141: 014e1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22142: 00927d80 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22142: 00927da0 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22143: 0151b2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22144: 00b7e5f0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22144: 00b7e610 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22145: 0151d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22146: 014e813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22147: 003266f8 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22148: 01432de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22149: 00b9ce58 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22149: 00b9ce78 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22150: 014f2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22151: 014ebe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22152: 014eb1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22153: 014e8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22154: 00705524 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22155: 0066a8b0 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22156: 00b432c8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22157: 008a5aa0 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22156: 00b432e8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22157: 008a5ac0 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22158: 01432d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22159: 014f35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22160: 014dde5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22161: 0141b1e8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22162: 00ac0c8c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22162: 00ac0cac 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22163: 014e9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22164: 00373484 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22165: 0151d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22166: 014de3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22167: 0151c81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22168: 014ea0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22169: 014ed488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 22170: 0036a930 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 22171: 013bc6b4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 22172: 0151d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 22173: 002d82f0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 22174: 014ea33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 22175: 007a2654 5812 FUNC GLOBAL DEFAULT 12 arm_cpu_do_interrupt │ │ │ │ - 22176: 0091bbf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 22176: 0091bc10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22177: 014e6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22178: 0151c42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22179: 00644e98 784 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22180: 014ec988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22181: 0151d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22182: 01432ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22183: 00ad373c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22183: 00ad375c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22184: 002d961c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22185: 0144e748 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22186: 00aa4f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22186: 00aa4f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22187: 0151ccae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22188: 0151d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22189: 0151ca78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22190: 01437e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22191: 014e3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22192: 014ea7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22193: 014f11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22194: 014f2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22195: 00b91e98 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22195: 00b91eb8 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22196: 0151d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22197: 00aba154 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22197: 00aba174 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22198: 014e9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22199: 006e8138 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22200: 0151b386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22201: 008fea9c 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22201: 008feabc 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22202: 01433acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22203: 00b3c7ac 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22203: 00b3c7cc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22204: 0151d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22205: 0151c53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 22206: 0095b840 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 22206: 0095b860 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22207: 0151c592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22208: 00b01238 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22208: 00b01258 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22209: 014df9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22210: 014dd560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22211: 00b96e28 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22211: 00b96e48 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22212: 0151d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22213: 014e7220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22214: 00ba14cc 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22215: 00a3ac50 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22216: 00afc234 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22214: 00ba14ec 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22215: 00a3ac70 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22216: 00afc254 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22217: 0151b3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22218: 0079664c 2560 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22219: 013bce7c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22220: 002b7128 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22221: 0151d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22222: 002ba68c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ - 22223: 0086fe5c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ + 22223: 0086fe7c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22224: 014e7ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22225: 01455ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22226: 0151d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22227: 0070aabc 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22228: 0151ccf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 22229: 0151bce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 22230: 00d40194 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22231: 00b8d2a0 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22232: 00b85624 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22233: 00b1f17c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22234: 00ad3ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 22235: 0086f124 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ + 22230: 00d401b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22231: 00b8d2c0 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22232: 00b85644 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22233: 00b1f19c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22234: 00ad3af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22235: 0086f144 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22236: 0143dcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22237: 00af049c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22237: 00af04bc 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22238: 014f5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22239: 00b182b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22239: 00b182d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22240: 0038acd0 184 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22241: 002be420 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22242: 014e6ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22243: 00d4018c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22244: 009fd390 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22243: 00d401ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22244: 009fd3b0 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22245: 004db6f0 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22246: 014ed5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22247: 002ad930 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22248: 0151c80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22249: 0143dc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22250: 0151c5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22251: 014ea45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22252: 00af2cf8 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22252: 00af2d18 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22253: 014eadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22254: 00b18144 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22255: 00aaa24c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22254: 00b18164 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22255: 00aaa26c 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22256: 0151c64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22257: 014ed948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22258: 009aaa74 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22258: 009aaa94 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22259: 002d137c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22260: 00373ed4 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22261: 014efd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 22262: 008f1524 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 22262: 008f1544 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22263: 0151b372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22264: 014f1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22265: 0151c9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22266: 014ead60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22267: 009209b4 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22267: 009209d4 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22268: 005131fc 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22269: 009f3178 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22269: 009f3198 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22270: 0151ba5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22271: 002a1ef0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22272: 0151bd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22273: 0143dbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22274: 014f1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22275: 0142f8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22276: 0151c4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22277: 0151d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22278: 00b060cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 22279: 008efba0 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 22278: 00b060ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22279: 008efbc0 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22280: 0151b6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22281: 006e6508 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22282: 007b703c 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22282: 007b7050 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22283: 01443354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22284: 0151b240 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22285: 014e7600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 22286: 0089d614 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 22286: 0089d634 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 22287: 0151cef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22288: 014f19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22289: 0142f848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22290: 014f4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22291: 014e2c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22292: 00852f5c 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22293: 0098486c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22292: 00852f7c 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22293: 0098488c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22294: 006a1718 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22295: 00852ef8 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22295: 00852f18 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22296: 0151b31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22297: 0151d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22298: 00b7e3c4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22298: 00b7e3e4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22299: 014e0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22300: 014e806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22301: 014f2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22302: 0139ec80 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 22303: 014e9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22304: 002c69e0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22305: 0151c582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22306: 00a94ce0 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22306: 00a94d00 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22307: 0034ff78 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22308: 014ebb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22309: 0151bd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22310: 0151b73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ - 22311: 0086eaec 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ + 22311: 0086eb0c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22312: 002df304 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22313: 013b7f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 22314: 00972d44 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 22314: 00972d64 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22315: 014e40cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 22316: 0090b9f8 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 22316: 0090ba18 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22317: 014eed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22318: 0142d640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22319: 00b3768c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22320: 00b7242c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22319: 00b376ac 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22320: 00b7244c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22321: 002d8f54 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22322: 002c0a60 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22323: 0066d5e0 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22324: 0151b676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22325: 00dd84ec 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22325: 00dd8524 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22326: 0151d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 22327: 0094f6f0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 22327: 0094f710 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22328: 0150a7cc 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22329: 006785ec 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22330: 014ea3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22331: 014f3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22332: 008e5244 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 22332: 008e5264 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22333: 014ed638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22334: 00b6887c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22335: 00859b8c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22336: 0098cfd8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22334: 00b6889c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22335: 00859bac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22336: 0098cff8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22337: 00673558 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22338: 014f06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22339: 0142d5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22340: 00b2e4c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22340: 00b2e4e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22341: 0151b836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22342: 0151d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22343: 014f3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22344: 014e7960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22345: 014e09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 22346: 00972f20 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22347: 00b9633c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22348: 0092a694 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22346: 00972f40 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 22347: 00b9635c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22348: 0092a6b4 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22349: 006e70b0 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 22350: 008ec344 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 22350: 008ec364 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22351: 0151bcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22352: 00ba8d54 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22352: 00ba8d74 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22353: 012ecf98 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22354: 0151b670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22355: 009dd8a8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22356: 00975800 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22355: 009dd8c8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22356: 00975820 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22357: 014d737c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22358: 00319f30 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22359: 00aae624 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 22360: 008d6ed4 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22361: 008895d4 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22362: 009d173c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22359: 00aae644 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22360: 008d6ef4 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 22361: 008895f4 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22362: 009d175c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22363: 006b3a50 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22364: 0151d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22365: 00b5b97c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22365: 00b5b99c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22366: 0141163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22367: 014e0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22368: 0151de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22369: 0066fe30 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22370: 008f957c 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22371: 00b42478 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22370: 008f959c 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22371: 00b42498 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22372: 0151c1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 22373: 0086e378 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ - 22374: 008d7258 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 22373: 0086e398 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ + 22374: 008d7278 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22375: 0151d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22376: 00afcd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22376: 00afcd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22377: 0151b58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22378: 009cd13c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22378: 009cd15c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22379: 014f276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22380: 0151d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22381: 0151d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22382: 00b8c41c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 22383: 00916adc 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22384: 00922a60 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 22385: 008d7090 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 22382: 00b8c43c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22383: 00916afc 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 22384: 00922a80 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22385: 008d70b0 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22386: 014f3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22387: 00868d5c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22387: 00868d7c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22388: 014edde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22389: 014e6db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22390: 0151c238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22391: 0151b94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ - 22392: 0086fe6c 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ + 22392: 0086fe8c 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22393: 014efbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22394: 0151b253 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22395: 00868f50 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22396: 00b231dc 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22397: 00badb98 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22395: 00868f70 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22396: 00b231fc 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22397: 00badbb8 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22398: 0151d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22399: 00ae704c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22400: 00b4484c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22399: 00ae706c 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22400: 00b4486c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22401: 0066fe90 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22402: 0092773c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22403: 009c1d5c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22404: 00b2de60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22405: 0099cd4c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22406: 00868e04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22402: 0092775c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22403: 009c1d7c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22404: 00b2de80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22405: 0099cd6c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22406: 00868e24 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22407: 0031eec8 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 22408: 0093d7ec 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22409: 00acf600 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 22410: 009189f8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 22408: 0093d80c 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 22409: 00acf620 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22410: 00918a18 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 22411: 0151cb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22412: 00b17c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22413: 00b499d4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22412: 00b17c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22413: 00b499f4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22414: 014e81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22415: 014ed8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22416: 009d0c28 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22416: 009d0c48 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22417: 014f0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22418: 01422cdc 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22419: 004dfab8 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22420: 006a4798 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 22421: 00868eac 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22422: 00b14624 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22421: 00868ecc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22422: 00b14644 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22423: 0151b4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22424: 0151cdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22425: 00b6c648 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22425: 00b6c668 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22426: 014441c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22427: 006bc704 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22428: 00ad18fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22428: 00ad191c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22429: 0142baec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22430: 00a87d54 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22431: 009c4a94 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22430: 00a87d74 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22431: 009c4ab4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22432: 00524b24 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22433: 00931c88 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22434: 00851f00 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22433: 00931ca8 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22434: 00851f20 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22435: 0048d7e8 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22436: 01444140 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22437: 0151cca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22438: 0151c914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22439: 009be7f0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22439: 009be810 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22440: 0151de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22441: 002c6af0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 22442: 00ac68f8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22443: 00815e08 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22442: 00ac6918 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22443: 00815e10 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22444: 0151c29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22445: 01440570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22446: 014115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22447: 005c9c38 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22448: 0151d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22449: 0069351c 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22450: 0151bc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22456,398 +22456,398 @@ │ │ │ │ 22452: 014e57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22453: 0151c798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22454: 0043ae44 72 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22455: 0151b970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22456: 014e24d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22457: 0151c290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22458: 0151b242 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22459: 008531d0 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22459: 008531f0 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22460: 0151c0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22461: 00711b78 1900 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22462: 0151d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22463: 00b2c670 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22463: 00b2c690 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22464: 014ef188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22465: 0151d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 22466: 0091d544 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 22466: 0091d564 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22467: 014f2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22468: 0151d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22469: 006dd948 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22470: 00ab25a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 22471: 00b88c74 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22470: 00ab25c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22471: 00b88c94 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22472: 014de4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22473: 00517580 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22474: 00439bd4 204 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22475: 0151deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22476: 0051e290 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22477: 006faff8 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22478: 00b5cfbc 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22478: 00b5cfdc 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22479: 013bd1d4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22480: 00828b6c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22480: 00828b8c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22481: 002899c0 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22482: 014e1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22483: 00a3fee8 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22484: 00ad3eac 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22483: 00a3ff08 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22484: 00ad3ecc 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22485: 0151b81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22486: 014df2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 22487: 00ae8688 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 22488: 008de274 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 22487: 00ae86a8 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22488: 008de294 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22489: 002d0be8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22490: 005bc9a8 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22491: 0151cd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 22492: 014ddf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22493: 0151c714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22494: 0151d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22495: 014eeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22496: 014f0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22497: 014ede30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22498: 00bad5a8 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22498: 00bad5c8 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22499: 014f49dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22500: 014de0bc 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22501: 014de918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22502: 003e8a04 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22503: 014e341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22504: 014f0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22505: 01443fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ - 22506: 008f6264 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 22506: 008f6284 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 22507: 014e2c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22508: 00931a64 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22508: 00931a84 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22509: 0151b830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22510: 014f3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22511: 0151cca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 22512: 009186c8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 22512: 009186e8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 22513: 014eb938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22514: 00aa2898 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22514: 00aa28b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22515: 01443f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22516: 014eefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 22517: 007f01a0 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22518: 0083c3bc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22517: 007f01b8 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 22518: 0083c3dc 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22519: 0151c960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22520: 00524098 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22521: 014de5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 22522: 01443eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 22523: 00b1c374 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ - 22524: 0086df18 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ + 22523: 00b1c394 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 22524: 0086df38 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 22525: 014eb688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 22526: 014ef624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 22527: 0151d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22528: 014e76a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 22529: 0151b672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 22530: 0083c544 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ - 22531: 0086dc64 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ + 22530: 0083c564 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 22531: 0086dc84 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 22532: 0151cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 22533: 008b5a54 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 22533: 008b5a74 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 22534: 006c1574 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 22535: 0040d9dc 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 22536: 00289224 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 22537: 014ec828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 22538: 0151b73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 22539: 014e6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 22540: 009ce900 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 22540: 009ce920 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 22541: 014f288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 22542: 01443e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 22543: 0092db54 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 22543: 0092db74 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 22544: 014e16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 22545: 0031c8ac 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 22546: 0151c14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 22547: 0151b7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 22548: 0151d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 22549: 014e2618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ - 22550: 0086ddc4 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ + 22550: 0086dde4 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 22551: 002bb930 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 22552: 0151c5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 22553: 0151bb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 22554: 014eb548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 22555: 014ed108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 22556: 00b8c978 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 22557: 00b974f0 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 22558: 00ad3a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 22556: 00b8c998 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 22557: 00b97510 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 22558: 00ad3a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 22559: 0151b85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 22560: 0151c438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 22561: 014ed4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 22562: 014dd4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 22563: 014ef1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 22564: 0151cd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 22565: 009d1a60 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 22565: 009d1a80 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 22566: 014ed778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 22567: 0151c806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 22568: 0052650c 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 22569: 0151cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 22570: 014ef068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 22571: 014f1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 22572: 00b1c76c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 22572: 00b1c78c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 22573: 0070ad5c 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 22574: 014ea01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 22575: 014de644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 22576: 00862ec0 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 22576: 00862ee0 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 22577: 00374d60 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 22578: 014265d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 22579: 0151c736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 22580: 00a89dbc 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 22580: 00a89ddc 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 22581: 0151bfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 22582: 014e6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 22583: 0040694c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 22584: 00a9de80 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 22584: 00a9dea0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 22585: 0151c412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ - 22586: 00820cd4 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ + 22586: 00820cf4 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 22587: 01411534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 22588: 014e6770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 22589: 0151beda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 22590: 00929368 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 22590: 00929388 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 22591: 014f5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 22592: 0094e54c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 22593: 0093e4b4 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 22592: 0094e56c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 22593: 0093e4d4 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 22594: 014e6b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 22595: 0151d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 22596: 014e1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 22597: 014de2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 22598: 0151ce44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 22599: 002b5968 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 22600: 0151c4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 22601: 00870294 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 22602: 00b2447c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 22601: 008702b4 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ + 22602: 00b2449c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 22603: 014e9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 22604: 014f8930 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 22605: 007b07b8 112 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 22606: 00dad0d4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ - 22607: 0087020c 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ + 22606: 00dad0f4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 22607: 0087022c 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 22608: 014f4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 22609: 0099db84 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 22610: 009bca30 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 22609: 0099dba4 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 22610: 009bca50 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 22611: 0144b8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 22612: 00827864 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ - 22613: 008f1134 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 22612: 00827884 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 22613: 008f1154 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 22614: 0144bd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 22615: 00b75888 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 22615: 00b758a8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 22616: 0144baf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 22617: 0151d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 22618: 014ea38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 22619: 00b34794 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 22620: 00ab777c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 22619: 00b347b4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 22620: 00ab779c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 22621: 006a7264 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ - 22622: 00870254 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ + 22622: 00870274 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 22623: 0151bde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 22624: 014ec848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 22625: 014e9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 22626: 0092b920 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 22627: 00aeec1c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 22628: 00b170b0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 22626: 0092b940 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 22627: 00aeec3c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 22628: 00b170d0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 22629: 0151b8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 22630: 014dcac8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 22631: 014e1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 22632: 00b44490 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 22632: 00b444b0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 22633: 0151cce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 22634: 0151cc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 22635: 0151c2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 22636: 004dc394 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 22637: 00ad69e0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 22638: 008278e0 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 22637: 00ad6a00 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 22638: 00827900 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 22639: 00327e10 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 22640: 01512b67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 22641: 014e3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 22642: 00b3a528 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 22642: 00b3a548 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 22643: 0151b4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 22644: 0151bf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 22645: 0069331c 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 22646: 0151b4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 22647: 0144ca68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_b │ │ │ │ - 22648: 00b5c10c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 22648: 00b5c12c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 22649: 014eb4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 22650: 00b41f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 22650: 00b41f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 22651: 0151b3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22652: 014ec668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 22653: 0151d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 22654: 0144c960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_h │ │ │ │ 22655: 014dd880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 22656: 00791724 408 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 22657: 014de624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 22658: 0151b866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 22659: 00957804 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 22659: 00957824 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 22660: 0151cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 22661: 0151c512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 22662: 014df8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 22663: 0151c522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 22664: 00b96ab8 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 22664: 00b96ad8 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 22665: 0151c2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 22666: 014e7ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 22667: 007a9448 96 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ - 22668: 0086db74 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ + 22668: 0086db94 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 22669: 006ba404 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 22670: 00b8d1d8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 22670: 00b8d1f8 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 22671: 014e52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ - 22672: 0086db38 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ + 22672: 0086db58 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 22673: 014e69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 22674: 0151d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 22675: 0151c792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 22676: 0151d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 22677: 0151b980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 22678: 00a882f8 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 22678: 00a88318 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 22679: 002c6928 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 22680: 00b23770 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 22680: 00b23790 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 22681: 006dd9c4 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 22682: 014ee000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 22683: 002fac5c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 22684: 009295ec 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 22684: 0092960c 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 22685: 00657dc4 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 22686: 0151b9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ - 22687: 0084db58 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ + 22687: 0084db78 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 22688: 014eab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 22689: 002d4340 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 22690: 006acef8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 22691: 0099b610 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 22692: 008babf8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ - 22693: 0084dfb4 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ - 22694: 0086db70 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ + 22691: 0099b630 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 22692: 008bac18 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 22693: 0084dfd4 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ + 22694: 0086db90 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 22695: 0151b880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 22696: 014dd8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 22697: 014ebb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 22698: 014e99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 22699: 0097c2e8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 22699: 0097c308 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 22700: 0144b85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ - 22701: 0084dd78 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 22702: 00ad6b48 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 22701: 0084dd98 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ + 22702: 00ad6b68 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 22703: 0144bc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ - 22704: 00919ac8 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 22704: 00919ae8 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 22705: 003048b4 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 22706: 0151cf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 22707: 014e360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 22708: 014f01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 22709: 0144ba6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 22710: 00b7e5e8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 22711: 008bac00 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 22710: 00b7e608 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 22711: 008bac20 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 22712: 014e7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 22713: 014e4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 22714: 014e394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 22715: 00ba4c1c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 22716: 00b7145c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 22715: 00ba4c3c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 22716: 00b7147c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 22717: 014f3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 22718: 002b7230 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 22719: 0033109c 1004 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 22720: 0051d16c 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 22721: 0038401c 940 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 22722: 0151c842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 22723: 002d8b88 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 22724: 0086db34 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 22725: 00b229b0 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 22726: 0084dea0 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ + 22724: 0086db54 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ + 22725: 00b229d0 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 22726: 0084dec0 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 22727: 014eec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 22728: 00db0178 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 22728: 00db0198 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 22729: 0151b770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 22730: 014e5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 22731: 014ebda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 22732: 009df578 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ - 22733: 0086daf8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ + 22732: 009df598 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 22733: 0086db18 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 22734: 014e5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 22735: 014570f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ - 22736: 008babfc 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 22736: 008bac1c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 22737: 005c842c 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 22738: 008e3424 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 22739: 00b62998 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 22738: 008e3444 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 22739: 00b629b8 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 22740: 014571fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ - 22741: 008ece00 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 22741: 008ece20 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 22742: 014e2bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 22743: 0151cef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 22744: 0151cdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 22745: 014f0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22746: 006f2b78 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 22747: 0031f5e8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 22748: 0151d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 22749: 00644b84 788 FUNC GLOBAL DEFAULT 12 smmu_iotlb_lookup │ │ │ │ 22750: 006d8e98 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22751: 014e99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 22752: 008d65c0 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 22752: 008d65e0 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22753: 0151d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ - 22754: 0086db30 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ + 22754: 0086db50 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 22755: 0151b36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22756: 0151c0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22757: 00ab5630 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22757: 00ab5650 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22758: 0151c076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22759: 014e2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22760: 01457178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 22761: 014e411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22762: 014f33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22763: 01427d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 22764: 003100a4 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22765: 0030e508 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22766: 014e64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22767: 0037401c 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22768: 009f3e04 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22768: 009f3e24 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22769: 014ea3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22770: 01427c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22771: 014e3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22772: 00b26a10 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22772: 00b26a30 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 22773: 0151b434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 22774: 00930880 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22775: 00aa2728 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22774: 009308a0 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22775: 00aa2748 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22776: 014ea1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22777: 0151c7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22778: 0151d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22779: 00328480 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 22780: 00840990 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 22780: 008409b0 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 22781: 014e6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22782: 0151c8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22783: 0151b520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22784: 009e4114 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22784: 009e4134 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22785: 0151cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22786: 014e4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22787: 01456f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 22788: 003e8434 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22789: 01437c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 22790: 014e1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 22791: 008f5eb4 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 22791: 008f5ed4 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22792: 0151cc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22793: 0151bd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22794: 014dd330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22795: 01457070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 22796: 014ef168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22797: 00b7c154 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22798: 009b9d58 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22797: 00b7c174 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22798: 009b9d78 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22799: 014e1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22800: 002b7010 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22801: 01437bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 22802: 014e49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22803: 014de4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22804: 014dcb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22805: 014ebac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 22806: 00973924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 22806: 00973944 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22807: 014deb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 22808: 014f3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 22809: 014e4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 22810: 014f21d0 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 22811: 014e9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22812: 014e80dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22813: 00646e7c 64 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 22814: 0151d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22815: 006f3568 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22816: 01456fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 22817: 014de274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 22818: 00b3f2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 22819: 00a840e0 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22818: 00b3f2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22819: 00a84100 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22820: 0151c2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22821: 01437b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ - 22822: 008df918 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 22822: 008df938 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22823: 014f46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22824: 01418308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22825: 014f3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 22826: 014e6bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 22827: 014e2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 22828: 014e3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 22829: 0061137c 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 22830: 005c5c3c 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 22831: 0151d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 22832: 013bccac 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22833: 014ea6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22834: 014edf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 22835: 0095c500 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 22835: 0095c520 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22836: 0065b8cc 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22837: 002bbff0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 22838: 00aa3418 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22838: 00aa3438 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22839: 0151bbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22840: 01513d39 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22841: 014e05a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22842: 00b1a110 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22842: 00b1a130 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22843: 014f3944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22844: 004dfac0 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22845: 0050644c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22846: 0151de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22847: 0151d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 22848: 007014f8 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 22849: 0038527c 348 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -22856,39 +22856,39 @@ │ │ │ │ 22852: 0141a924 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 22853: 014ed1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 22854: 0151d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22855: 01413424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22856: 0036f734 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22857: 014eabf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22858: 014e1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22859: 00820188 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ - 22860: 00820284 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 22861: 00af0cdc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 22862: 0086398c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 22859: 008201a8 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ + 22860: 008202a4 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ + 22861: 00af0cfc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22862: 008639ac 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 22863: 0150a7e0 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 22864: 0151b3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22865: 0151b58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22866: 0151d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22867: 014ee340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22868: 014f34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22869: 0151ce18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22870: 014f3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22871: 014e6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22872: 01414ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 22873: 00863cb8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 22873: 00863cd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 22874: 003fa24c 304 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 22875: 00ad3628 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22876: 00b74600 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22875: 00ad3648 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22876: 00b74620 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22877: 0151b7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 22878: 009ece70 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22878: 009ece90 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22879: 014eb070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22880: 014e897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22881: 00342b98 492 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 22882: 002bd55c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22883: 008b67fc 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22883: 008b681c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22884: 014f0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22885: 01512b5a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22886: 014f2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22887: 014dd210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22888: 0151d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22889: 0151c3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22890: 0043eb88 16 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ @@ -22899,350 +22899,350 @@ │ │ │ │ 22895: 004dbe64 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 22896: 0151c5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22897: 014dddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22898: 0031d8b8 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22899: 00512f04 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22900: 014eb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22901: 0036bf5c 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 22902: 009fc870 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22903: 00afbe48 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22904: 009b9d84 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22902: 009fc890 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22903: 00afbe68 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22904: 009b9da4 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22905: 014f0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22906: 00321b30 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22907: 0151c032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22908: 01434ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 22909: 0151d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ - 22910: 0086e34c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ + 22910: 0086e36c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 22911: 01427340 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ 22912: 01446b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_b │ │ │ │ 22913: 0151d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22914: 014e6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22915: 0151bebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ - 22916: 0086d6c4 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ + 22916: 0086d6e4 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 22917: 01434e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 22918: 0151b86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22919: 014ec7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22920: 00aa40ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 22921: 008f11dc 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ - 22922: 00870728 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ + 22920: 00aa40cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22921: 008f11fc 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 22922: 00870748 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 22923: 014dd8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22924: 01446a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 22925: 014de564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 22926: 0083d398 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 22926: 0083d3b8 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 22927: 014232ac 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22928: 00ac0f70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22928: 00ac0f90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22929: 0151c2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22930: 008435d4 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 22930: 008435f4 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 22931: 014f34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22932: 0151cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 22933: 0083d3f4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 22933: 0083d414 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 22934: 0151caa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22935: 0151d968 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22936: 00ac3400 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22937: 00b7d30c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22938: 008513e0 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 22939: 00ba6fbc 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22936: 00ac3420 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22937: 00b7d32c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22938: 00851400 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 22939: 00ba6fdc 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22940: 0151d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22941: 014eb458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22942: 014f0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22943: 01434de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 22944: 00288730 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 22945: 009703a4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 22945: 009703c4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22946: 014eefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 22947: 008437ac 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 22947: 008437cc 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 22948: 014dd220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 22949: 014f31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 22950: 008f14cc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 22950: 008f14ec 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 22951: 0151d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 22952: 006e6bb0 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 22953: 0091cc30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 22953: 0091cc50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 22954: 014eb8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 22955: 014f4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22956: 004dafb4 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22957: 0144f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 22958: 0151ba9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22959: 0151c242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22960: 002c93c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22961: 00378bd0 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22962: 00ac0fe4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22963: 0092c440 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ - 22964: 0084c2a8 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ + 22962: 00ac1004 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22963: 0092c460 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22964: 0084c2c8 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 22965: 0151d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22966: 014e343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22967: 00528f00 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ - 22968: 0084cab0 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ + 22968: 0084cad0 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 22969: 014f52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22970: 013bc950 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22971: 014f0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22972: 005b7c44 12 FUNC GLOBAL DEFAULT 12 sse_counter_register_consumer │ │ │ │ - 22973: 00919c4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ - 22974: 0084c614 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ + 22973: 00919c6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 22974: 0084c634 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ 22975: 0151bb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 22976: 014ed6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 22977: 014e0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 22978: 014ea26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 22979: 0151cd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22980: 014f4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22981: 002c9f0c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22982: 002de500 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22983: 002d2140 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22984: 0151d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22985: 00d4016c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22985: 00d4018c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22986: 0151ca9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22987: 006acdd8 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22988: 0151beec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22989: 0151d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 22990: 008d7ed4 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 22990: 008d7ef4 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 22991: 00667a68 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22992: 0053cccc 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22993: 0079f058 8 FUNC GLOBAL DEFAULT 12 arm_gt_vtimer_cb │ │ │ │ 22994: 0144ae90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ - 22995: 008f51e0 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ - 22996: 0084c86c 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ + 22995: 008f5200 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 22996: 0084c88c 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 22997: 0142f4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 22998: 014e6ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22999: 0151d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 23000: 0091c898 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23001: 00b8b888 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 23002: 0091a908 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23003: 00a82974 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23000: 0091c8b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 23001: 00b8b8a8 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23002: 0091a928 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 23003: 00a82994 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23004: 0070314c 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23005: 0151caca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23006: 014f43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23007: 00520b9c 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23008: 0151c9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23009: 00ba1f00 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23009: 00ba1f20 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23010: 0142f428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23011: 0151d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23012: 014ea90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23013: 006f2af0 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23014: 0151c926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23015: 0151b65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23016: 014dc9d4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23017: 00935620 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23017: 00935640 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23018: 014125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23019: 014e5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23020: 0151b51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23021: 014de5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23022: 00844104 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23022: 00844124 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23023: 006669d4 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23024: 006784f0 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23025: 01427550 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23026: 0151cae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23027: 0079f060 8 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23028: 0151bfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23029: 0142f3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23030: 0151ce5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23031: 004d6a84 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23032: 01411d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23033: 009c7430 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23033: 009c7450 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23034: 0151d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23035: 008442dc 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23036: 00a87d70 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23035: 008442fc 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23036: 00a87d90 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23037: 0151b5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23038: 0151c36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23039: 00ad8620 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23039: 00ad8640 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23040: 014e42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23041: 0151d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23042: 014e2dd4 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 23043: 0086ed20 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23044: 00aa1144 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23043: 0086ed40 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ + 23044: 00aa1164 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23045: 0037d3c8 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 23046: 009733d0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23047: 009e233c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23046: 009733f0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 23047: 009e235c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23048: 0151c4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23049: 002d894c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 23050: 0151d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23051: 006e9668 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23052: 0151cd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23053: 014e72c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23054: 00adce90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23055: 008bb780 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23056: 00920f74 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23054: 00adceb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23055: 008bb7a0 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23056: 00920f94 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23057: 014f11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23058: 00b72018 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23058: 00b72038 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23059: 014e1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23060: 014de344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23061: 0151cc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23062: 00823b34 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ - 23063: 0091ee68 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 23064: 008e150c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23065: 00b14b44 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23062: 00823b54 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23063: 0091ee88 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 23064: 008e152c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 23065: 00b14b64 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23066: 014e1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23067: 0082f178 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23067: 0082f198 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23068: 014e1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23069: 00b3c064 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23070: 009eed5c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23069: 00b3c084 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23070: 009eed7c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23071: 0066e730 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23072: 0151b5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23073: 0151b4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23074: 0151d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23075: 009fa654 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23075: 009fa674 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23076: 014ecd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 23077: 0099ca94 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23077: 0099cab4 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23078: 0151c524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23079: 002cf4f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23080: 00372f80 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23081: 009fc608 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23081: 009fc628 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23082: 014de08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23083: 00672ea8 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23084: 0062f0c0 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23085: 014ed348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 23086: 008ecdb0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 23086: 008ecdd0 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23087: 0151bc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23088: 0151b750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23089: 014e838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23090: 0151cd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23091: 0093102c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23091: 0093104c 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23092: 0151b342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23093: 00b6d758 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23093: 00b6d778 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23094: 0151c52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23095: 006c35ec 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23096: 00740b70 248 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23097: 003214a8 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23098: 006e7724 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23099: 00b95214 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23099: 00b95234 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23100: 0078ad5c 264 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23101: 0151b4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23102: 00851bd8 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23102: 00851bf8 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23103: 014de728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 23104: 0096b504 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 23104: 0096b524 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23105: 014e86fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23106: 014f4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23107: 006de304 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23108: 014eeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23109: 014ed268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23110: 01412218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23111: 0151cd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23112: 0151cc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23113: 0066abc0 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23114: 014de334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23115: 009b14b0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23116: 00b8c514 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23117: 00b6d1b0 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23115: 009b14d0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23116: 00b8c534 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23117: 00b6d1d0 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23118: 0151d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23119: 0151c90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23120: 009ee8d4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23120: 009ee8f4 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23121: 0030e4a4 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 23122: 0091fa88 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 23122: 0091faa8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23123: 0143becc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23124: 00b68584 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23124: 00b685a4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23125: 014119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23126: 0151d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23127: 00ad0598 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23127: 00ad05b8 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23128: 0151d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23129: 0097a818 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23129: 0097a838 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23130: 00526c00 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23131: 0143be48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23132: 014ede50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23133: 014e71d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23134: 0069f14c 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23135: 0151d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23136: 002c87c8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23137: 014e1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23138: 0145428c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23139: 00b5c9f0 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23140: 009c2150 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23139: 00b5ca10 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23140: 009c2170 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23141: 014df8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23142: 00b3780c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23142: 00b3782c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23143: 014deaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 23144: 0092074c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 23144: 0092076c 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 23145: 014edfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23146: 0053ad58 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23147: 014dea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23148: 0143bdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23149: 0142f7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23150: 014e77d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23151: 014ee330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23152: 0040c1f4 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23153: 00aef3f8 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 23154: 00956378 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 23153: 00aef418 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23154: 00956398 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23155: 0151b98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23156: 0032f0a0 796 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23157: 014f3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23158: 00836ed0 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23158: 00836ef0 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23159: 0151d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23160: 0142f740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23161: 0036469c 36 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23162: 00a418a8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23163: 009ab378 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23162: 00a418c8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23163: 009ab398 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23164: 0151b442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23165: 00527518 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23166: 008b33e8 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23167: 00b61480 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23166: 008b3408 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23167: 00b614a0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23168: 0151c456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23169: 002df8c4 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23170: 00ba1198 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23171: 00981018 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23172: 00b17be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23170: 00ba11b8 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23171: 00981038 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23172: 00b17c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23173: 0066ed84 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 23174: 0091dc38 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23175: 00837060 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23176: 00b5e664 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23174: 0091dc58 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 23175: 00837080 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23176: 00b5e684 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23177: 0151d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23178: 00455474 144 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23179: 0151bdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23180: 014ef0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23181: 014ea1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23182: 0151d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23183: 0151c18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23184: 006f539c 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23185: 0070848c 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23186: 014dd800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 23187: 00aa5d70 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23187: 00aa5d90 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23188: 005c5af0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23189: 0151c12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23190: 005142b8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23191: 014e7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23192: 00380724 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23193: 00baf5d0 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23193: 00baf5f0 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23194: 0151c122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23195: 0098d430 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23195: 0098d450 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23196: 0151cc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23197: 0069cee0 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23198: 0078c9a4 392 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23199: 0070d4c0 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23200: 00aac648 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23200: 00aac668 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23201: 014d6e18 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23202: 00dbde90 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23202: 00dbdeb0 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23203: 014e2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23204: 0151d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23205: 00920a20 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23205: 00920a40 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23206: 014e55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23207: 0143bd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23208: 014ece78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23209: 002d1060 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23210: 014eb250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23211: 0086a964 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23211: 0086a984 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23212: 00678ef8 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23213: 014359bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23214: 013bc8a8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23215: 01415ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23216: 00b735c8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23217: 00987a9c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23218: 00ba6ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23216: 00b735e8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23217: 00987abc 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23218: 00ba6ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23219: 0151c5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23220: 00664054 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 23221: 008e1a88 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 23221: 008e1aa8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23222: 0143bcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23223: 0151ba16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 23224: 00920450 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 23224: 00920470 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 23225: 002f3a60 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 23226: 006a6cb8 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 23227: 014eba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 23228: 0151c3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 23229: 014eff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 23230: 0151cc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23231: 0151b6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23232: 01435938 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23233: 0151cb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23234: 00510f00 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23235: 01435cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23236: 014dde9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23237: 008b397c 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23237: 008b399c 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23238: 0066a4c0 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23239: 0151bb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23240: 00795f48 140 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23241: 01435c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23242: 002a2c8c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23243: 014e3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23244: 0151c128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23250,471 +23250,471 @@ │ │ │ │ 23246: 006858e8 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 23247: 0143bc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23248: 014e4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23249: 014ea9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23250: 0151cd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23251: 014358b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23252: 0151b778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23253: 0098b3b0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23253: 0098b3d0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23254: 014f1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23255: 00b91548 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 23256: 0091f484 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 23255: 00b91568 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23256: 0091f4a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23257: 014dd570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23258: 002c91d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 23259: 01435bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23260: 0151d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23261: 00b488b0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23261: 00b488d0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23262: 014dea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23263: 007645b4 704 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23264: 002d76a0 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23265: 00af1ab8 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23265: 00af1ad8 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23266: 0151d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23267: 0151d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23268: 0150a198 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23269: 014ee020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23270: 0151bb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 23271: 008f4b04 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 23271: 008f4b24 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23272: 0151c870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23273: 00ac1f28 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23273: 00ac1f48 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23274: 002ce758 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23275: 00b0bcfc 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23275: 00b0bd1c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23276: 0151d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23277: 002c9d08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23278: 0151dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23279: 009cce80 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23280: 008b6b78 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23279: 009ccea0 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23280: 008b6b98 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23281: 0151b462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23282: 0151b8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23283: 0151c13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23284: 00b0d2c0 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23284: 00b0d2e0 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23285: 0151c516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23286: 00330850 148 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23287: 00b2c0fc 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23287: 00b2c11c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23288: 014ed798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23289: 00b2d4cc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23290: 00b1f2dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23289: 00b2d4ec 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23290: 00b1f2fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23291: 014ee6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23292: 014e841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 23293: 009561e4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23294: 00b5f448 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23293: 00956204 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 23294: 00b5f468 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23295: 0151d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23296: 00b0aec4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 23297: 0095a1a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23298: 00b456e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23296: 00b0aee4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23297: 0095a1c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 23298: 00b45700 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23299: 014eaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 23300: 00973824 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 23300: 00973844 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23301: 0151cec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23302: 0151c800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23303: 014ecbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23304: 0062d90c 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 23305: 00971450 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 23305: 00971470 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23306: 006a68b4 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23307: 00b30330 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23308: 00ac42d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23307: 00b30350 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23308: 00ac42f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23309: 00509a50 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23310: 0151c8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23311: 006d6d04 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23312: 00b6397c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23312: 00b6399c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23313: 0151be74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23314: 0151ce98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23315: 014e5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23316: 00a43b2c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23317: 009edadc 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23316: 00a43b4c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23317: 009edafc 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23318: 014f275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23319: 00b248cc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23320: 00af7c7c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23319: 00b248ec 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23320: 00af7c9c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23321: 014e4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 23322: 00b5bae8 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23322: 00b5bb08 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23323: 014f30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23324: 0151c4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 23325: 00956a48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 23325: 00956a68 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23326: 0151b32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23327: 013bd18c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23328: 014e6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23329: 0151d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23330: 00b7190c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23331: 00aabb64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23330: 00b7192c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23331: 00aabb84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23332: 0151b47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23333: 014e81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23334: 002b07a4 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23335: 0151ba98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23336: 009ffcb8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23337: 00db0118 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23336: 009ffcd8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23337: 00db0138 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23338: 014e7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23339: 00b5db18 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23340: 009f8ed8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23339: 00b5db38 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23340: 009f8ef8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23341: 0151c07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23342: 009b1028 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23342: 009b1048 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23343: 0151d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23344: 00ad6b2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23345: 00a43d90 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23344: 00ad6b4c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23345: 00a43db0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23346: 0139ed84 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23347: 014f204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23348: 00b2ae20 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 23349: 009183c0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 23348: 00b2ae40 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23349: 009183e0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 23350: 014f28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23351: 014451c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23352: 00b0249c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23352: 00b024bc 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23353: 0151cab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23354: 014def90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23355: 0151bae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23356: 00b4a10c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23356: 00b4a12c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23357: 01445034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23358: 014dfaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23359: 0151c702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23360: 00abde3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23360: 00abde5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23361: 0144513c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23362: 006e7a78 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23363: 0151c4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23364: 0151be16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23365: 014f4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23366: 014f1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23367: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23368: 0151be06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23369: 0036989c 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23370: 0065e6a4 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23371: 006692a0 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23372: 0151d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23373: 00429008 748 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23374: 008b6508 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23374: 008b6528 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23375: 002cdb10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23376: 0151b3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23377: 009f9e54 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23377: 009f9e74 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23378: 014450b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23379: 014ea49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23380: 0151cb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23381: 0151c8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23382: 00a246b4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23383: 00ba7138 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23382: 00a246d4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23383: 00ba7158 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23384: 014dd190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 23385: 008f1088 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 23385: 008f10a8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23386: 014dcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23387: 0151c9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23388: 0060de7c 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23389: 00af60c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 23390: 00912888 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 23389: 00af60e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23390: 009128a8 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23391: 014290a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23392: 0093312c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23392: 0093314c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23393: 0151c7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23394: 0151cf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23395: 0151cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23396: 0050fdb0 116 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23397: 00a2e6f0 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23398: 00ba7e60 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23397: 00a2e710 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23398: 00ba7e80 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23399: 006e787c 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23400: 014e81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23401: 005caa90 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23402: 0063b0fc 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23403: 014f02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23404: 014291ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23405: 0151cc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23406: 014e7a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23407: 014f865c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23408: 014e324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 23409: 006c701c 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23410: 0068905c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23411: 014e828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 23412: 00912d84 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 23412: 00912da4 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23413: 0151d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23414: 002f4fb4 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23415: 00aa4d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23415: 00aa4dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23416: 0151c7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23417: 0151c998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23418: 014f3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23419: 002a1cd4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23420: 014e337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23421: 01429128 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23422: 0051d7f4 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 23423: 009594e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 23423: 00959500 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23424: 0151ce50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23425: 014f18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23426: 009c42dc 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23427: 009b86b0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23428: 0083c47c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23426: 009c42fc 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23427: 009b86d0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23428: 0083c49c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23429: 014eeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23430: 0151c544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23431: 009960b8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23431: 009960d8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23432: 0151c970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23433: 0151c1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23434: 0151b624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23435: 0069d944 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23436: 00b69f4c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 23437: 0086da34 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ - 23438: 0091968c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23439: 0097c694 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23436: 00b69f6c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23437: 0086da54 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ + 23438: 009196ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 23439: 0097c6b4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23440: 006697dc 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23441: 0083c634 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ - 23442: 0086d9f8 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ + 23441: 0083c654 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23442: 0086da18 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23443: 0151b2a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23444: 014f62dc 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23445: 003e83dc 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23446: 00b5c4e4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23446: 00b5c504 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23447: 0151bc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23448: 009cf714 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23448: 009cf734 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23449: 014e352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23450: 014199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23451: 0151cc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23452: 0151be84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23453: 013bc394 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23454: 014f3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 23455: 0091b530 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ - 23456: 0086da30 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ + 23455: 0091b550 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 23456: 0086da50 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23457: 006e6ba8 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 23458: 002bcbe8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23459: 0151c25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23460: 0151d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23461: 0151b990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23462: 008b6ff4 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23462: 008b7014 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23463: 0151beac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23464: 0144f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ 23465: 0151d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 23466: 0095a734 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 23466: 0095a754 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23467: 0151d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23468: 0030fc54 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23469: 014e62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23470: 0151ccce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23471: 0143c1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23472: 002cdbbc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23473: 014e889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23474: 0151ca26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23475: 0151d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 23476: 0096b880 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23477: 009e2964 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23476: 0096b8a0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 23477: 009e2984 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23478: 0079f050 8 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23479: 0143c160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23480: 014f0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23481: 0151c712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23482: 00310104 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23483: 009f34d4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23483: 009f34f4 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23484: 0151b460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23485: 0141184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23486: 00ad43f0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23486: 00ad4410 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23487: 0151bd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23488: 00a7e3b4 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23488: 00a7e3d4 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23489: 0151b7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 23490: 0095a4ac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 23490: 0095a4cc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23491: 014e17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23492: 00b88144 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 23493: 0091ce04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 23494: 009c1b20 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 23495: 00aeef54 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 23492: 00b88164 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23493: 0091ce24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 23494: 009c1b40 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 23495: 00aeef74 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 23496: 0144f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 23497: 00b774b0 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 23498: 00ab2584 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 23497: 00b774d0 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 23498: 00ab25a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 23499: 014df81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 23500: 00835538 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 23500: 00835558 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 23501: 0151b744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 23502: 0151b3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23503: 0151b918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 23504: 0151ce48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 23505: 014f0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 23506: 014f3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 23507: 014e4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 23508: 005c651c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 23509: 009e0d18 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 23510: 00939838 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 23511: 0091b1ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 23512: 00912688 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 23509: 009e0d38 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 23510: 00939858 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 23511: 0091b20c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 23512: 009126a8 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 23513: 002c0718 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 23514: 009364b8 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 23514: 009364d8 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 23515: 0143c0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ - 23516: 00835614 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 23517: 00ae7514 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 23518: 00b1864c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 23516: 00835634 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 23517: 00ae7534 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 23518: 00b1866c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 23519: 01426e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 23520: 014f3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 23521: 014e34ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 23522: 00741498 36 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 23523: 014ee3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 23524: 01415b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 23525: 0151cea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 23526: 014e21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ - 23527: 0083572c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 23527: 0083574c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 23528: 00706370 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 23529: 0151c4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 23530: 00b0c9d8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 23530: 00b0c9f8 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 23531: 014dd920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 23532: 014f0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 23533: 014d6d98 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 23534: 014e405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 23535: 014e73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 23536: 009f8c40 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 23537: 00933c14 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 23536: 009f8c60 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 23537: 00933c34 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 23538: 014f0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 23539: 014eed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 23540: 0151d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 23541: 014ee7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 23542: 00972e30 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 23542: 00972e50 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 23543: 01419bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 23544: 01451f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 23545: 0151d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 23546: 006182ac 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 23547: 0151c9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 23548: 014f4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 23549: 008c5174 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 23549: 008c5194 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 23550: 014f3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 23551: 008ebee0 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 23552: 00b1b394 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 23551: 008ebf00 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 23552: 00b1b3b4 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 23553: 006a76e0 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 23554: 0151cda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 23555: 00950938 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 23555: 00950958 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 23556: 0151bd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 23557: 0151bd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 23558: 0151bce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 23559: 002beee0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 23560: 01455d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 23561: 00b9dd68 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 23561: 00b9dd88 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 23562: 006e71e0 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 23563: 00dccd9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 23563: 00dccdd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 23564: 0051ceac 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 23565: 00b5d0fc 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 23565: 00b5d11c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 23566: 014e4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 23567: 014f4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 23568: 00b41504 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 23568: 00b41524 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 23569: 01450530 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ - 23570: 0090b270 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 23570: 0090b290 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 23571: 014e73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 23572: 0082b958 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 23572: 0082b978 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 23573: 0151b44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 23574: 014e966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 23575: 0143c058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 23576: 014f2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 23577: 014e9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 23578: 014eb5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 23579: 014f2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 23580: 00db0040 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 23581: 00917f38 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 23582: 00959ab8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 23580: 00db0060 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 23581: 00917f58 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 23582: 00959ad8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 23583: 0151bda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 23584: 0143bfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 23585: 009bd35c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 23585: 009bd37c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 23586: 014f21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 23587: 0151d0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 23588: 006d96fc 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 23589: 0091f8e4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 23589: 0091f904 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 23590: 0051ac90 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 23591: 00b26d2c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 23592: 00b6bd24 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 23591: 00b26d4c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 23592: 00b6bd44 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 23593: 0151cb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 23594: 00b497bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 23594: 00b497dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 23595: 014f5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 23596: 00b8d0fc 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 23596: 00b8d11c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 23597: 014de02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 23598: 006b5ed4 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 23599: 00aa7ca0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 23599: 00aa7cc0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 23600: 0151bd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 23601: 00ad3a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 23601: 00ad3a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 23602: 014f1e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 23603: 014ebab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 23604: 014e6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 23605: 00af2e5c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 23605: 00af2e7c 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 23606: 006573d8 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 23607: 0143bf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 23608: 0151c1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 23609: 0066d0cc 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 23610: 006d8cc4 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 23611: 014e874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 23612: 0151b7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 23613: 0151cb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 23614: 0151c9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 23615: 0151d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 23616: 00ba07d4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 23616: 00ba07f4 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 23617: 014e1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 23618: 004dbe6c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 23619: 014e0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 23620: 00956290 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 23620: 009562b0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 23621: 0151bfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 23622: 00548840 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 23623: 002cdc6c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 23624: 0031bd9c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 23625: 00851ba4 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 23626: 00d3b4ec 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 23625: 00851bc4 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 23626: 00d3b50c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 23627: 0151d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 23628: 0151c892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 23629: 014e3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 23630: 0144fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 23631: 00af2b90 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 23631: 00af2bb0 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 23632: 0151b3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 23633: 0151d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 23634: 0151b7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 23635: 0151d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23636: 01451e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 23637: 00a86fec 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 23638: 0090dddc 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 23639: 00927844 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 23637: 00a8700c 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 23638: 0090ddfc 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 23639: 00927864 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 23640: 006187f0 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 23641: 0086e350 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 23642: 00ba7a80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 23641: 0086e370 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ + 23642: 00ba7aa0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 23643: 0144f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 23644: 014e1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 23645: 00b388c0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 23645: 00b388e0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 23646: 014f4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 23647: 00b8a2d4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 23647: 00b8a2f4 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 23648: 014eb8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 23649: 002bf6d0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 23650: 00b91ea4 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 23650: 00b91ec4 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 23651: 014ec558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 23652: 014f0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 23653: 00328488 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 23654: 0087aaec 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 23654: 0087ab0c 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 23655: 0151bd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 23656: 006793bc 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 23657: 0151c514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 23658: 00b634dc 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 23658: 00b634fc 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 23659: 014f22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 23660: 014e36ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 23661: 014f19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 23662: 0151b898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 23663: 01429020 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 23664: 0151cbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 23665: 009811fc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 23666: 009916e0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 23665: 0098121c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 23666: 00991700 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 23667: 0144fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 23668: 002d0b6c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 23669: 00920a08 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 23669: 00920a28 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 23670: 00323b10 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 23671: 00a9c288 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 23671: 00a9c2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 23672: 006ca4a4 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 23673: 0151cb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 23674: 014f2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 23675: 014f1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 23676: 0151d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 23677: 00ba1630 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 23678: 00b78a1c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 23677: 00ba1650 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 23678: 00b78a3c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 23679: 0151bf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 23680: 00b3bf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 23681: 0091aaf0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 23682: 00964be0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 23680: 00b3bf70 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 23681: 0091ab10 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 23682: 00964c00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 23683: 0151cce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 23684: 014eafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 23685: 014ef5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 23686: 006a27cc 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 23687: 006e0088 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 23688: 009fd8b4 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 23688: 009fd8d4 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 23689: 0151d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 23690: 005c8980 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 23691: 0151d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 23692: 0151d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 23693: 014df020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 23694: 00b15e7c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 23694: 00b15e9c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 23695: 014ec968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 23696: 0151d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 23697: 0151c930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 23698: 014f1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 23699: 009fa260 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 23699: 009fa280 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 23700: 0151cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 23701: 006683f8 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 23702: 014f52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 23703: 00dccd98 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 23704: 009cdc44 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 23703: 00dccdd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 23704: 009cdc64 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 23705: 006c17d4 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 23706: 0151bb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 23707: 014f43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 23708: 0151c7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 23709: 00aaf184 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 23709: 00aaf1a4 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 23710: 014e824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 23711: 014eaaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 23712: 0036c00c 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 23713: 0151b860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 23714: 014f3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 23715: 0151ce40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 23716: 0151d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -23724,77 +23724,77 @@ │ │ │ │ 23720: 0144fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 23721: 01415d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 23722: 014dfd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 23723: 014260b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 23724: 006a7318 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 23725: 014e8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 23726: 0151d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 23727: 00ba0ebc 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 23728: 0091da48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 23729: 00a83860 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 23727: 00ba0edc 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 23728: 0091da68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 23729: 00a83880 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 23730: 014ed9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 23731: 003218b8 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 23732: 0151b842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23733: 00516734 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23734: 002c6878 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 23735: 008d68f4 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 23735: 008d6914 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 23736: 014e50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23737: 00b5a958 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23737: 00b5a978 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23738: 006b0128 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23739: 002b9ba0 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23740: 0151d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23741: 006ab848 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23742: 01426f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 23743: 009043f4 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23744: 00aefb30 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23743: 00904414 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 23744: 00aefb50 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23745: 014f2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23746: 014e4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23747: 00b7a508 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23747: 00b7a528 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23748: 0143c4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 23749: 0151b4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23750: 0142ce00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 23751: 014df1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23752: 014ea2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23753: 014e969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23754: 0151c3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23755: 014dde6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23756: 014eb6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23757: 00405e00 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23758: 0151b24f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23759: 009f9d2c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23759: 009f9d4c 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23760: 01455b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 23761: 01392c90 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23762: 0143c478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ - 23763: 0086c29c 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ - 23764: 0091dfd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 23763: 0086c2bc 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ + 23764: 0091dff0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23765: 014f1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23766: 00693614 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 23767: 009bf8a4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 23768: 00b745e0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23767: 009bf8c4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23768: 00b74600 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23769: 0151d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23770: 013ba354 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23771: 014f4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 23772: 0095a854 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23773: 00aa6e7c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23772: 0095a874 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 23773: 00aa6e9c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23774: 014e3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23775: 0142cd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 23776: 002d2318 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23777: 00b3cd44 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23778: 00926208 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23777: 00b3cd64 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23778: 00926228 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23779: 01428864 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 23780: 014e6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23781: 00371ed0 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23782: 00b2ce38 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 23783: 0091bd7c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23784: 008d629c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23782: 00b2ce58 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23783: 0091bd9c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 23784: 008d62bc 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23785: 014e83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23786: 00ac00e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23786: 00ac0100 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23787: 0151b320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23788: 00b9cecc 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23789: 00b48628 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23788: 00b9ceec 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23789: 00b48648 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23790: 014df2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23791: 0143c3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 23792: 014e965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23793: 0151ce0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23794: 0049076c 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23795: 01451d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s64 │ │ │ │ 23796: 014e1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ @@ -23807,1569 +23807,1569 @@ │ │ │ │ 23803: 0151bb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 23804: 014f4a90 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 23805: 0151b3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 23806: 002bfe48 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 23807: 01426fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 23808: 0151d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23809: 0151bd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 23810: 00957034 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 23810: 00957054 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23811: 0151b2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23812: 014e6e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 23813: 00991408 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23813: 00991428 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23814: 00328484 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23815: 014287e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 23816: 0151cdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23817: 0151b302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23818: 0151c278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23819: 00930e9c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23819: 00930ebc 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23820: 0151db0c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23821: 00b4213c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23821: 00b4215c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23822: 004e19dc 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23823: 002c6a78 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23824: 006c865c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23825: 014f3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23826: 00aecda0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23826: 00aecdc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23827: 0151bf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23828: 014ddbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23829: 00b37290 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23829: 00b372b0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23830: 0151c366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23831: 00b5da78 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23832: 00dccd7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23831: 00b5da98 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23832: 00dccdb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23833: 002d6ba0 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 23834: 0083d478 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 23834: 0083d498 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 23835: 014ec858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23836: 0151cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23837: 014e6dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23838: 002d621c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23839: 00a48de4 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23839: 00a48e04 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23840: 0069f06c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23841: 014f866c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23842: 014f24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 23843: 0083d4dc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 23843: 0083d4fc 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 23844: 0151c4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23845: 014f0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23846: 00ad0f18 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23846: 00ad0f38 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23847: 00711af4 44 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 23848: 00305224 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23849: 00abe6ec 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23850: 00b98488 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23849: 00abe70c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23850: 00b984a8 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23851: 0151b610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23852: 006857c4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23853: 014ddfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23854: 014f36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23855: 00dccd64 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23855: 00dccd9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23856: 014e4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23857: 014e6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23858: 0037aeec 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23859: 014ebfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23860: 00ab9264 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23861: 00db0130 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23860: 00ab9284 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23861: 00db0150 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23862: 014ee190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23863: 014dd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23864: 002b868c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23865: 0151d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23866: 013b7d90 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 23867: 0151d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23868: 014ed8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23869: 00930f20 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23870: 00b49c44 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23871: 00a9567c 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23869: 00930f40 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23870: 00b49c64 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23871: 00a9569c 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23872: 0143c370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 23873: 0151d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 23874: 007a4154 152 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 23875: 00b5a830 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 23876: 00b26360 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23875: 00b5a850 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23876: 00b26380 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23877: 0143c2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 23878: 014e51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23879: 0151bc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23880: 014e1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23881: 01436514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 23882: 0141b1f8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23883: 0151c54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23884: 0043ab0c 160 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 23885: 014f1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23886: 007a1b64 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 23887: 014df94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 23888: 014ed588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23889: 014e386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23890: 00ab7dc4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 23891: 008f1030 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 23890: 00ab7de4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23891: 008f1050 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23892: 0151b330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23893: 014d9b0c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23894: 014ee700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 23895: 00956344 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 23895: 00956364 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23896: 0151c0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23897: 0151d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23898: 009c1278 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23898: 009c1298 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23899: 01436490 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 23900: 00637494 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23901: 0143c268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 23902: 0151c4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23903: 013bd9b8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23904: 0151ce24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23905: 014f1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23906: 014f3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23907: 0144fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 23908: 014e13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23909: 00513590 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23910: 00ab6e4c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23910: 00ab6e6c 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23911: 0151b6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23912: 0151de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23913: 006df918 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23914: 006b024c 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23915: 00a402f4 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 23916: 00b96298 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23917: 00a41460 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 23918: 009954f8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 23919: 009555a8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23920: 00b6d138 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23915: 00a40314 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23916: 00b962b8 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23917: 00a41480 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23918: 00995518 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23919: 009555c8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 23920: 00b6d158 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23921: 014e2b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23922: 00903490 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23922: 009034b0 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23923: 00504f60 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23924: 0048f128 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23925: 00abb718 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23925: 00abb738 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23926: 0151d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 23927: 009c5958 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23927: 009c5978 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23928: 0151bec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23929: 0074ba9c 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 23930: 014eaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 23931: 00aa76f0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23931: 00aa7710 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23932: 01452294 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 23933: 0151b656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 23934: 0150aac4 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23935: 014ed958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23936: 0151b964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23937: 009f8b4c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23937: 009f8b6c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23938: 014f5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 23939: 00919ab0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 23939: 00919ad0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23940: 0030458c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 23941: 008b34e8 1172 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23941: 008b3508 1172 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23942: 0151c3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23943: 0151bf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23944: 0151bb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23945: 014e1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23946: 0151ceca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23947: 014eab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23948: 014f492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23949: 00686240 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23950: 008f8c64 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23951: 00b2c260 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23950: 008f8c84 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23951: 00b2c280 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23952: 0151c384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23953: 00ab44e8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 23954: 0095b56c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 23953: 00ab4508 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23954: 0095b58c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23955: 0151d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 23956: 008e1d58 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 23957: 008412e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 23956: 008e1d78 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 23957: 00841308 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 23958: 0151d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23959: 00307544 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23960: 0151d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23961: 0151de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23962: 0151cab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23963: 00cfbefc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23963: 00cfbf1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23964: 013c6fa8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23965: 0151b65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23966: 014e875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23967: 00410b14 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 23968: 0151c0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23969: 014e9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23970: 00657af4 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23971: 014ea55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 23972: 014e9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 23973: 014ee200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23974: 0068e3ac 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23975: 002f4d44 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ - 23976: 0084fd58 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ + 23976: 0084fd78 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 23977: 014f5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23978: 0151c1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 23979: 00b829b4 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 23980: 00841440 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 23979: 00b829d4 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23980: 00841460 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 23981: 014e9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23982: 014eda18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 23983: 01452bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ 23984: 0151d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23985: 0151ccb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23986: 00b6c0e0 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23986: 00b6c100 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23987: 0151bc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23988: 014e418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23989: 009bd164 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23989: 009bd184 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23990: 003b7f2c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23991: 0151c572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 23992: 008eb214 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23993: 00b87f68 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23992: 008eb234 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 23993: 00b87f88 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23994: 014e3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23995: 0151c5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23996: 00ae6530 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23996: 00ae6550 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23997: 014eeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23998: 00ba4770 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 23999: 0091b6dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 23998: 00ba4790 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23999: 0091b6fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24000: 014f0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24001: 0144f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24002: 002c5200 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24003: 0151b2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24004: 00ad7230 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24004: 00ad7250 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24005: 0151d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24006: 014dec50 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24007: 014ed1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24008: 014df60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24009: 0050b904 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24010: 0151bde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24011: 00b41b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24012: 00b5b754 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24011: 00b41b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24012: 00b5b774 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24013: 0151c40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24014: 014e4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24015: 0151b612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24016: 0069e294 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24017: 01430a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24018: 00b36e68 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24019: 00aec6cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24020: 0085f59c 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24021: 00a8a040 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24022: 00b1a37c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24018: 00b36e88 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24019: 00aec6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24020: 0085f5bc 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24021: 00a8a060 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24022: 00b1a39c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24023: 0074bcb4 180 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24024: 00b3e8b0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24024: 00b3e8d0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24025: 0151d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24026: 0085f2e8 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24026: 0085f308 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24027: 0151d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24028: 00a88230 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24028: 00a88250 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24029: 014309d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24030: 00b8cd24 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24030: 00b8cd44 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24031: 014e376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24032: 0151bfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24033: 00b5b774 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24033: 00b5b794 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24034: 014f292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24035: 00b851ac 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24035: 00b851cc 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24036: 0151b992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24037: 01452210 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24038: 0151bf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24039: 014e0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24040: 01393cb0 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24041: 014ecbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24042: 0151bc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24043: 014e7510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24044: 0085f444 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24044: 0085f464 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24045: 0151bf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24046: 006b2c74 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24047: 0151d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24048: 014ed558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 24049: 00963eb0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 24049: 00963ed0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24050: 006b1ca8 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24051: 014e367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24052: 014f1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24053: 0143094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ 24054: 0150a018 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24055: 014f35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24056: 0034bed8 152 FUNC GLOBAL DEFAULT 12 nand_setpins │ │ │ │ 24057: 0051a42c 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24058: 0151bb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 24059: 0095a904 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 24059: 0095a924 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24060: 014ee5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 24061: 00505018 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24062: 00920a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24062: 00920a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24063: 0151bf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24064: 009efd90 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24065: 00b28bc4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24064: 009efdb0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24065: 00b28be4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24066: 0038ac84 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24067: 0151c65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24068: 0151c19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24069: 002bd288 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24070: 014df55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24071: 0151d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24072: 009e1eac 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24072: 009e1ecc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24073: 014dc784 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24074: 014e380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24075: 00abd734 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 24076: 0095e408 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24077: 00aa283c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24075: 00abd754 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24076: 0095e428 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 24077: 00aa285c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24078: 014e29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24079: 00b87a44 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 24080: 008ed080 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24081: 009c2300 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24079: 00b87a64 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24080: 008ed0a0 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 24081: 009c2320 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24082: 0151cd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24083: 014f1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ - 24084: 0084fda8 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ + 24084: 0084fdc8 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24085: 0151b364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24086: 0151d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24087: 0151b8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24088: 00ae6bb0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24088: 00ae6bd0 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24089: 006541c4 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24090: 014ead90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24091: 014f04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24092: 00af2974 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24092: 00af2994 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24093: 002a2264 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24094: 0151d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24095: 0151d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24096: 0151c344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24097: 00aec4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24098: 0082b098 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24097: 00aec4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24098: 0082b0b8 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24099: 002d0564 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24100: 00b81a1c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24100: 00b81a3c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24101: 0151ccb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24102: 0151de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24103: 00928154 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24103: 00928174 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24104: 01452084 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24105: 00705578 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24106: 014e6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24107: 002c030c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24108: 00975114 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24108: 00975134 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24109: 014e8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24110: 0082b104 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24110: 0082b124 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24111: 01450428 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24112: 0068f5ec 416 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24113: 00b8795c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24113: 00b8797c 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24114: 0151c328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24115: 0144d74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24116: 00a0308c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24116: 00a030ac 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24117: 0151d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24118: 014f4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24119: 014e4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24120: 005fbeac 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 24121: 0086bd70 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24122: 00d1c824 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24121: 0086bd90 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ + 24122: 00d1c844 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24123: 002d42fc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24124: 00d1c6dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24124: 00d1c6fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24125: 002de818 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24126: 00935a90 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24126: 00935ab0 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24127: 0151d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24128: 00d1c594 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24128: 00d1c5b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24129: 014f8934 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24130: 014e38bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24131: 00ba046c 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24131: 00ba048c 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24132: 0151cb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24133: 00b3173c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24133: 00b3175c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24134: 00568e78 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24135: 014e9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24136: 0082b190 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24136: 0082b1b0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24137: 014e8c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24138: 00ba1338 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24139: 0097b380 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24138: 00ba1358 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24139: 0097b3a0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24140: 0151bcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 24141: 014f01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24142: 014eebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24143: 014e800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24144: 0069d6c8 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 24145: 00965000 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24146: 009cdb4c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24145: 00965020 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 24146: 009cdb6c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24147: 0151d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24148: 0151d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24149: 0151cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24150: 00b33518 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24150: 00b33538 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24151: 0031ca80 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24152: 014f06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24153: 00516d80 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24154: 00b2e88c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24154: 00b2e8ac 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24155: 0151b388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24156: 00aa3024 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24156: 00aa3044 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24157: 002d96dc 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24158: 0041d4ec 84 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24159: 0092c3f8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24159: 0092c418 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24160: 006b5df0 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24161: 006f37d0 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24162: 00aee188 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24162: 00aee1a8 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24163: 014f4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24164: 0151c2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24165: 009b9350 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24165: 009b9370 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24166: 0050bcac 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24167: 014e1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24168: 00510f9c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24169: 014e4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24170: 00686004 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24171: 014e48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24172: 014ecb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24173: 014f2ecc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24174: 014e390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24175: 014e8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24176: 00b9b428 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24177: 00b9557c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24176: 00b9b448 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24177: 00b9559c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24178: 014e4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24179: 0151de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24180: 00329660 240 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24181: 014f02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24182: 014ea28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24183: 0151c0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24184: 014e4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24185: 0151bb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24186: 0151c6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24187: 0151c9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24188: 002dc630 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24189: 014e3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24190: 014f51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24191: 00b17a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24191: 00b17a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24192: 0151d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24193: 00ac0734 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24193: 00ac0754 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24194: 014df4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24195: 00935870 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24196: 00b866cc 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24197: 009c05e0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24195: 00935890 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24196: 00b866ec 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24197: 009c0600 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24198: 004af6d4 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24199: 006c896c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24200: 009b9298 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24200: 009b92b8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24201: 014e11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24202: 00684180 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24203: 009f3768 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24203: 009f3788 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24204: 0145218c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ - 24205: 0089d318 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 24205: 0089d338 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 24206: 0151c1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24207: 0151c3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24208: 01418518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24209: 00dc1348 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24209: 00dc1380 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24210: 014e8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24211: 003c593c 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24212: 0151d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24213: 014503a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24214: 0151bce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ 24215: 01452108 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24216: 00974fe4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 24216: 00975004 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24217: 006b505c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24218: 00855b64 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24219: 00ad33a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24220: 00aacde8 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24221: 00929718 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24218: 00855b84 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24219: 00ad33c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24220: 00aace08 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24221: 00929738 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24222: 0048f304 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24223: 014e87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24224: 014ea64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ - 24225: 0081cacc 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ + 24225: 0081caec 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24226: 014e6e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24227: 01512b9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 24228: 00439b34 160 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24229: 014e0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24230: 009eca30 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24231: 00af010c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24232: 00856834 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24233: 009c1490 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24230: 009eca50 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24231: 00af012c 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24232: 00856854 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24233: 009c14b0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24234: 0151c426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24235: 0151c4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24236: 008e2d2c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 24236: 008e2d4c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24237: 0151c01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24238: 014e4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24239: 0034bf84 1072 FUNC GLOBAL DEFAULT 12 nand_setio │ │ │ │ - 24240: 00956e50 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 24240: 00956e70 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24241: 01450c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ - 24242: 0094fcb4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 24242: 0094fcd4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24243: 0151b2a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24244: 00d401b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24245: 00ace7fc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24246: 00a9d640 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24247: 008378dc 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24244: 00d401d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24245: 00ace81c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24246: 00a9d660 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24247: 008378fc 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24248: 0151bb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24249: 01450adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24250: 0151d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24251: 00d401b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24252: 00a3b04c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24251: 00d401d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24252: 00a3b06c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24253: 01450be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24254: 0085bc98 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24254: 0085bcb8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24255: 014ebd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24256: 014d70cc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24257: 0083798c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24258: 00aa4724 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24259: 0085baf0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24260: 00d401a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24257: 008379ac 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24258: 00aa4744 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24259: 0085bb10 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24260: 00d401c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24261: 0151d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24262: 0151c2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24263: 0151c9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24264: 00901ad8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24264: 00901af8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24265: 014e6760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24266: 0151cd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24267: 01450b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24268: 002ccfac 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24269: 0144702c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ 24270: 014efcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24271: 014ebaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24272: 0085bbc4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24272: 0085bbe4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24273: 0151ba1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24274: 0151bbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24275: 005282e0 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24276: 002d5a5c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ - 24277: 00837a44 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24277: 00837a64 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24278: 00516f54 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24279: 014e38ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24280: 0151c2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24281: 0145407c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24282: 0151b674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24283: 00a4917c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24283: 00a4919c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24284: 01415de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 24285: 0086e4b4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ + 24285: 0086e4d4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24286: 0151bb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24287: 00b7a4c8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24287: 00b7a4e8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24288: 00618878 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 24289: 0086f084 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24290: 00b19bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24291: 00aeffcc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24289: 0086f0a4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ + 24290: 00b19bf4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24291: 00aeffec 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24292: 0151cac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 24293: 009381cc 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24294: 00a28048 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24293: 009381ec 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 24294: 00a28068 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24295: 0151d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24296: 01449d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24297: 0151ddf0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24298: 0151c70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24299: 00aebaf8 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24299: 00aebb18 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24300: 00703318 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24301: 006655d8 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24302: 00b2f2ac 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24302: 00b2f2cc 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24303: 01449e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ - 24304: 008e5648 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ - 24305: 0086eb5c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ + 24304: 008e5668 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 24305: 0086eb7c 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24306: 0151b850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24307: 0151c9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24308: 0030e330 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24309: 0151c01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ - 24310: 0086c120 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ + 24310: 0086c140 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ 24311: 0066a328 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 24312: 0091a5e4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 24312: 0091a604 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24313: 0151c420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24314: 0151c8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24315: 01449d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24316: 0151d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24317: 00526890 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24318: 009bd594 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24318: 009bd5b4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24319: 014e77b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24320: 014f2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24321: 014e7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ - 24322: 0081caec 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ + 24322: 0081cb0c 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24323: 0151c4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24324: 0151c078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24325: 0151b446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24326: 003232c8 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24327: 0151bd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 24328: 0091d86c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 24328: 0091d88c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24329: 014f3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24330: 0151d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24331: 00b3fc34 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24331: 00b3fc54 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24332: 0151cefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ - 24333: 0086e0e8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ + 24333: 0086e108 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24334: 01419908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24335: 002d40bc 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24336: 0151b24d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ - 24337: 0086dfe8 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ + 24337: 0086e008 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24338: 014e817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24339: 014e6c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24340: 00abd6c4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 24341: 008ece30 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 24340: 00abd6e4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24341: 008ece50 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 24342: 002d8734 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 24343: 00ade5d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24343: 00ade5f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24344: 014e2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24345: 014e84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24346: 0151d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24347: 0151bcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24348: 002db250 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24349: 0151b6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24350: 0151d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ - 24351: 0086e06c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ + 24351: 0086e08c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24352: 014f3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24353: 0151c83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24354: 002cd06c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24355: 01417a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24356: 0142d220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24357: 0144d11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24358: 00bab230 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24359: 00aa2f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24358: 00bab250 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24359: 00aa2f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24360: 006de8f8 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24361: 0070136c 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24362: 008fe36c 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24362: 008fe38c 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24363: 0151b31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24364: 0151cb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24365: 0151cdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24366: 014e403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24367: 014de3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24368: 014f08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24369: 0038e1d0 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24370: 014ef0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24371: 0142d19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24372: 009e1820 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24372: 009e1840 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24373: 0151ca74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24374: 014e83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24375: 0066ab88 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24376: 00902914 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24377: 00b637b8 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24378: 00ad9aec 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24376: 00902934 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24377: 00b637d8 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24378: 00ad9b0c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24379: 0151d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24380: 00ae1fc0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24380: 00ae1fe0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24381: 01452a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24382: 0151c760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24383: 005c6398 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24384: 00864484 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24384: 008644a4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24385: 0031004c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24386: 014e2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24387: 008646b4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24387: 008646d4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24388: 0151bb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24389: 005cb154 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24390: 002d0d98 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24391: 014eb6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 24392: 0091e544 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 24392: 0091e564 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24393: 0151b95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24394: 002d41b0 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 24395: 0095b1c8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24396: 00b11604 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24397: 00864544 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24398: 00aafcd0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24395: 0095b1e8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 24396: 00b11624 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24397: 00864564 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24398: 00aafcf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24399: 002b40a0 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24400: 014ecf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24401: 014e70e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24402: 00ae89f8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24403: 00903350 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24402: 00ae8a18 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24403: 00903370 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24404: 014e7230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24405: 00baa95c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24405: 00baa97c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24406: 014efe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24407: 014f2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24408: 0060e0ac 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24409: 00ac0a80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24409: 00ac0aa0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24410: 00795eb4 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24411: 0151c430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24412: 00704b90 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24413: 00864604 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24413: 00864624 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24414: 006b5d3c 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24415: 014e70c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 24416: 00959750 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 24416: 00959770 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24417: 014f18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24418: 014e5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24419: 01446fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24420: 007022c4 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24421: 00851db4 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24421: 00851dd4 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24422: 00492358 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24423: 0151d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24424: 00b0cfe8 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24424: 00b0d008 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24425: 00329a20 5308 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24426: 0083e8c4 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24426: 0083e8e4 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24427: 0066eed4 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24428: 014e5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24429: 0151ba96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24430: 0151bad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24431: 01444b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24432: 009e1f60 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24432: 009e1f80 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24433: 01444a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24434: 014e8c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24435: 00851fdc 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24436: 00a85538 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24435: 00851ffc 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24436: 00a85558 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24437: 0151c720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24438: 014e6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24439: 00b7cf20 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24439: 00b7cf40 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24440: 0060d3a0 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24441: 0151b808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24442: 01444b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24443: 00a3bbb4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24443: 00a3bbd4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24444: 0151cc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24445: 0151b8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24446: 009b83d4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24446: 009b83f4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24447: 014f0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24448: 012f2324 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24449: 00568e74 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24450: 01418494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24451: 0151bb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24452: 0144d014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24453: 003bcb44 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24454: 00ba8ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24454: 00ba8f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24455: 01453de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24456: 00901b0c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24456: 00901b2c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24457: 004a4038 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24458: 01444a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24459: 00b1ab20 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24460: 00996004 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24459: 00b1ab40 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24460: 00996024 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24461: 014f4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24462: 0151bb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24463: 00debbf4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24464: 0151bd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24465: 014dd510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24466: 0151c340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24467: 014ee630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24468: 00b97d90 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24469: 0089bc3c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 24470: 00b9726c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24468: 00b97db0 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24469: 0089bc5c 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 24470: 00b9728c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24471: 014dda10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24472: 014e2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 24473: 00327a98 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 24474: 008f5a24 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 24474: 008f5a44 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 24475: 01452948 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 24476: 006e8298 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 24477: 014490a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 24478: 003850d0 428 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 24479: 0085f034 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 24479: 0085f054 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 24480: 014e6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 24481: 0151cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ - 24482: 0086e618 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ + 24482: 0086e638 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 24483: 0151c742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 24484: 014491b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 24485: 00b97994 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 24486: 00b1579c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ - 24487: 0086f1b4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ + 24485: 00b979b4 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 24486: 00b157bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 24487: 0086f1d4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 24488: 0151c7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 24489: 014e0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 24490: 00b38a50 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 24490: 00b38a70 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 24491: 014e0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 24492: 00a12230 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 24493: 00984274 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 24492: 00a12250 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 24493: 00984294 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 24494: 014ecc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 24495: 0097bf48 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 24495: 0097bf68 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 24496: 00677230 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 24497: 0060cd50 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 24498: 0085f190 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 24498: 0085f1b0 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 24499: 0061e7b8 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 24500: 00b24110 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 24501: 0091f074 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 24500: 00b24130 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 24501: 0091f094 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 24502: 006c20b0 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 24503: 00929cb4 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 24503: 00929cd4 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 24504: 0144912c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 24505: 00ae8334 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 24505: 00ae8354 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 24506: 002cd1f4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ - 24507: 0086ec68 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ + 24507: 0086ec88 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 24508: 014e1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 24509: 014e39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 24510: 014e3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 24511: 0097d858 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 24511: 0097d878 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 24512: 002cd11c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 24513: 0091f294 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 24513: 0091f2b4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 24514: 014eef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 24515: 0151b884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 24516: 00378e60 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 24517: 0060e7ac 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 24518: 00aa8ab8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 24518: 00aa8ad8 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 24519: 014e1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 24520: 0085dcb0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 24520: 0085dcd0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 24521: 0151c186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 24522: 00861978 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 24522: 00861998 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 24523: 014e834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 24524: 00861b64 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 24524: 00861b84 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 24525: 014eb998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 24526: 006d8e10 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 24527: 0085db28 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 24528: 00b1fc8c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 24527: 0085db48 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 24528: 00b1fcac 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 24529: 014ecc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 24530: 00861a1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 24530: 00861a3c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 24531: 00666414 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 24532: 014dfa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 24533: 014f2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 24534: 0151d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 24535: 0051ce78 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 24536: 0084113c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 24536: 0084115c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 24537: 014eae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 24538: 006b5b84 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 24539: 014e5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 24540: 014dee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 24541: 014e8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 24542: 00b3774c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 24543: 0085dbec 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ - 24544: 00861ac0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 24542: 00b3776c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 24543: 0085dc0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 24544: 00861ae0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 24545: 0151cb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 24546: 0151b844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 24547: 008411b8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 24547: 008411d8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 24548: 0036dc40 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 24549: 014ecf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 24550: 008ece28 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 24550: 008ece48 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 24551: 00672fd0 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 24552: 0066af1c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 24553: 01434390 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 24554: 00434fd0 820 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 24555: 00b5e6d8 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 24555: 00b5e6f8 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 24556: 014f0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 24557: 0151d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 24558: 00703b48 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 24559: 0151bcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 24560: 00aa3f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 24561: 008532cc 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 24562: 00b5c918 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 24560: 00aa3f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 24561: 008532ec 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 24562: 00b5c938 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 24563: 0143430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 24564: 0151bbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 24565: 00959fe0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 24565: 0095a000 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 24566: 014f28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 24567: 00841254 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 24568: 00920a00 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 24567: 00841274 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 24568: 00920a20 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 24569: 0048da38 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 24570: 0151b69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 24571: 00b36d40 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 24571: 00b36d60 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 24572: 006f3574 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 24573: 00828260 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 24573: 00828280 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 24574: 00753fec 76 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 24575: 0151d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 24576: 0151c7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 24577: 0151c2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 24578: 00353800 708 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 24579: 009e19a0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 24579: 009e19c0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 24580: 0151c4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 24581: 01434288 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 24582: 0151c2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 24583: 0151d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 24584: 0070b9f4 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 24585: 00b5bfb8 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 24585: 00b5bfd8 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 24586: 0151d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 24587: 014e8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 24588: 00b25f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 24588: 00b25f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 24589: 0151b4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 24590: 0091f5a0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 24591: 00abe5a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 24590: 0091f5c0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 24591: 00abe5c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 24592: 0031ec10 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 24593: 00690e50 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 24594: 00abf028 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 24594: 00abf048 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 24595: 002bea50 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 24596: 0151de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 24597: 014289f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 24598: 014f497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 24599: 00b01f1c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 24600: 00ae2894 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 24601: 00b02d04 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 24599: 00b01f3c 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 24600: 00ae28b4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 24601: 00b02d24 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 24602: 0151c70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 24603: 014e6ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 24604: 00b96d80 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 24605: 00ad59a0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 24606: 00b52aac 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 24604: 00b96da0 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 24605: 00ad59c0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 24606: 00b52acc 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 24607: 002cf784 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 24608: 014e32ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 24609: 01443774 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 24610: 00b0e6ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 24611: 00b72e94 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 24612: 00aa4c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 24613: 00b88600 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 24610: 00b0e6cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 24611: 00b72eb4 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 24612: 00aa4ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 24613: 00b88620 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 24614: 0151b870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 24615: 0144387c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 24616: 014dcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 24617: 00a2deac 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 24618: 00b2b474 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 24617: 00a2decc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 24618: 00b2b494 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 24619: 014e406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 24620: 007bb8e4 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 24620: 007bb8f8 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 24621: 01452840 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 24622: 014ecac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 24623: 002e3e98 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 24624: 006a1fe4 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 24625: 00cfbf00 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 24625: 00cfbf20 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 24626: 014ed7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 24627: 00aecd44 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 24627: 00aecd64 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 24628: 0151c7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 24629: 014437f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 24630: 002b4210 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 24631: 014f274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 24632: 0151cee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 24633: 0151c1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 24634: 0151b3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 24635: 009b4940 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 24636: 008195a0 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 24637: 00b3a4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 24638: 0083df28 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 24639: 00a933b4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ - 24640: 008208d4 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ + 24635: 009b4960 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 24636: 008195c0 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ + 24637: 00b3a4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 24638: 0083df48 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 24639: 00a933d4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 24640: 008208f4 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 24641: 0151d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 24642: 014ed2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 24643: 00aa86f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 24644: 00bb050c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 24645: 008e0c24 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 24643: 00aa8714 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 24644: 00bb052c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 24645: 008e0c44 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 24646: 0151be36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ - 24647: 00820924 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ + 24647: 00820944 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 24648: 0062ff10 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 24649: 008b4d88 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 24649: 008b4da8 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 24650: 0151b9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 24651: 002e39c0 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 24652: 014e421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 24653: 01427f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ - 24654: 0086e72c 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ + 24654: 0086e74c 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 24655: 014f1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 24656: 0151ca34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 24657: 009889e8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 24657: 00988a08 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 24658: 005bc7e0 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 24659: 0151d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 24660: 006f3578 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ - 24661: 008207f4 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ + 24661: 00820814 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 24662: 0151d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 24663: 014e801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 24664: 01438e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 24665: 014eeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 24666: 014e6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 24667: 014dfe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 24668: 006a3fd8 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ - 24669: 0086f27c 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ + 24669: 0086f29c 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 24670: 0151d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 24671: 014e1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 24672: 00dccd78 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 24673: 008dd050 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 24672: 00dccdb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 24673: 008dd070 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 24674: 0151bc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 24675: 0151de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 24676: 007088cc 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 24677: 01438dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 24678: 0151c418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 24679: 0093b9a8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 24679: 0093b9c8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 24680: 014e1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 24681: 0151c55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 24682: 014dd640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 24683: 014f3954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 24684: 009039a4 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 24685: 00b72c7c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 24684: 009039c4 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 24685: 00b72c9c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 24686: 014f41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 24687: 0151b60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ - 24688: 0086ed10 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ + 24688: 0086ed30 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 24689: 014ead80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 24690: 002c0aa8 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 24691: 0151cd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 24692: 00866168 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 24692: 00866188 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 24693: 0151b47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 24694: 00711518 128 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 24695: 0066ae30 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 24696: 00865e44 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ - 24697: 0084ee24 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ + 24696: 00865e64 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 24697: 0084ee44 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 24698: 014e6d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 24699: 00922334 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 24699: 00922354 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 24700: 014e7110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24701: 0151c784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 24702: 0066905c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 24703: 00ade8d8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 24703: 00ade8f8 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 24704: 014dd470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 24705: 01438d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 24706: 01512b69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 24707: 00963890 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 24707: 009638b0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 24708: 0151b960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 24709: 00b3fae0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 24709: 00b3fb00 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 24710: 014e217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 24711: 014efc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 24712: 0151c58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 24713: 0151c84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 24714: 00865fc4 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 24714: 00865fe4 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 24715: 0151bc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 24716: 0151cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 24717: 008279b8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ - 24718: 008e5018 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 24717: 008279d8 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 24718: 008e5038 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 24719: 0151ba0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 24720: 0068fccc 636 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 24721: 0151ca28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 24722: 014ee6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 24723: 0151c036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 24724: 0151cd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 24725: 014f2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 24726: 006ad000 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 24727: 00375894 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 24728: 0151b66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 24729: 00b15234 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 24729: 00b15254 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 24730: 0043539c 328 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 24731: 014e75b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 24732: 0151bd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ - 24733: 0086e6a8 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ + 24733: 0086e6c8 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 24734: 0151d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 24735: 0151d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ - 24736: 0086f230 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 24737: 00827a60 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 24736: 0086f250 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ + 24737: 00827a80 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 24738: 014e396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 24739: 014de384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 24740: 014e7e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 24741: 0151bf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 24742: 00ba0c70 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 24742: 00ba0c90 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 24743: 00716688 204 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 24744: 014eced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 24745: 0151c808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 24746: 002dca1c 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 24747: 00901aa8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ - 24748: 0086ecc0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ + 24747: 00901ac8 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 24748: 0086ece0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 24749: 014e6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 24750: 00b38170 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 24750: 00b38190 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 24751: 014e19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 24752: 00433d8c 3840 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 24753: 002c09e8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 24754: 00aa2448 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 24754: 00aa2468 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24755: 0062fdfc 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24756: 00b78ad0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24756: 00b78af0 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24757: 014e0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24758: 014f3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24759: 0151c220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24760: 00ae242c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24760: 00ae244c 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24761: 0151bf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 24762: 009188c4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 24762: 009188e4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 24763: 014ee3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24764: 0151c15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24765: 004d6b9c 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24766: 0151d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24767: 00ba798c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24767: 00ba79ac 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24768: 014dee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24769: 0151ccc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24770: 01455a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 24771: 0151c424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24772: 006520c0 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24773: 014e7ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24774: 00936ebc 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24774: 00936edc 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24775: 0151d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24776: 009f9bb0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24776: 009f9bd0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24777: 0048f470 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24778: 0151b154 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24779: 0151bf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24780: 00d1c0fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24781: 00ad3cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24782: 009efbcc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24783: 00b49db0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24780: 00d1c11c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24781: 00ad3d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24782: 009efbec 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24783: 00b49dd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24784: 014f3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24785: 014f5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24786: 002cf4ec 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ - 24787: 0084f15c 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ + 24787: 0084f17c 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 24788: 014e2c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24789: 014df98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 24790: 0151c2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24791: 00b0fe68 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24791: 00b0fe88 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24792: 014e6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 24793: 009b0f38 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24793: 009b0f58 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 24794: 01428a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 24795: 00827b90 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 24796: 00a85bc8 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24795: 00827bb0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 24796: 00a85be8 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 24797: 0060c650 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 24798: 00927714 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24798: 00927734 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24799: 007073ac 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24800: 014ddfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 24801: 00827c34 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 24802: 009ec974 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24803: 00abad60 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24804: 00b239d4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24805: 00b2dfd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24801: 00827c54 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 24802: 009ec994 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24803: 00abad80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24804: 00b239f4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24805: 00b2dff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 24806: 014f4794 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 24807: 00a3088c 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24807: 00a308ac 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24808: 003074c4 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24809: 0151cdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24810: 00aafb90 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24810: 00aafbb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24811: 0151c6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 24812: 00b2aa60 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 24813: 00827cdc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 24812: 00b2aa80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24813: 00827cfc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 24814: 0151d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 24815: 0096388c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 24815: 009638ac 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24816: 0151cc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24817: 014f4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24818: 01457bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 24819: 0151b410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24820: 014e3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24821: 014dc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24822: 014eca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24823: 00b4c040 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24823: 00b4c060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24824: 0151be3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24825: 009d0d60 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24825: 009d0d80 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24826: 0151d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24827: 0097e480 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24827: 0097e4a0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24828: 014e5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 24829: 0091e3c8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 24829: 0091e3e8 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 24830: 0151bf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24831: 006b5110 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 24832: 008f476c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 24832: 008f478c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24833: 0151b33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24834: 00380d24 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24835: 00aa2ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 24836: 0084542c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 24837: 00838a28 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 24835: 00aa2ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24836: 0084544c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 24837: 00838a48 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 24838: 014ebfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 24839: 0086f568 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 24840: 0090393c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24841: 00b6c9bc 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24842: 00ad6170 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24839: 0086f588 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ + 24840: 0090395c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 24841: 00b6c9dc 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24842: 00ad6190 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24843: 0151b2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24844: 00acdff0 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24844: 00ace010 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24845: 014f03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 24846: 00838ab0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 24847: 008b6234 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24846: 00838ad0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 24847: 008b6254 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24848: 0151cd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24849: 014dff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24850: 00ac1830 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24850: 00ac1850 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24851: 002d31e0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24852: 0151c7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 24853: 0091d380 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 24853: 0091d3a0 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24854: 014de4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24855: 00b14ca0 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24856: 00ba02c8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 24857: 00845584 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 24858: 0086aa1c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 24855: 00b14cc0 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24856: 00ba02e8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24857: 008455a4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 24858: 0086aa3c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 24859: 0036bda4 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24860: 00851224 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 24861: 00aeae40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24860: 00851244 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 24861: 00aeae60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24862: 0151c710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 24863: 009706b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 24863: 009706d8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24864: 006e6cfc 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24865: 0151bc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 24866: 00851b5c 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 24866: 00851b7c 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 24867: 014eab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24868: 003646c0 228 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 24869: 00669c98 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 24870: 008511f0 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 24871: 00838b40 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ - 24872: 00955f48 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ - 24873: 0084f228 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ + 24870: 00851210 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 24871: 00838b60 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 24872: 00955f68 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 24873: 0084f248 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 24874: 0151d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 24875: 0151bec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 24876: 013ba3c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24877: 013bcf54 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24878: 0151c5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24879: 01429b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 24880: 006c1144 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24881: 0151c3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24882: 0151d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24883: 014e2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24884: 00893304 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 24885: 0082ad18 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 24884: 00893324 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24885: 0082ad38 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 24886: 0151cbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24887: 014f0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24888: 00b453b0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24888: 00b453d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24889: 002cbd60 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24890: 0151c9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24891: 014e2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24892: 0151c92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24893: 002cccac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24894: 0036c1e8 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 24895: 00994758 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24895: 00994778 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24896: 014ecd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24897: 014e11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24898: 0151b64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 24899: 0082ae24 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 24899: 0082ae44 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 24900: 01429d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 24901: 00428340 1652 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 24902: 014ecc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 24903: 0083fde0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 24904: 00b5df08 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24903: 0083fe00 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 24904: 00b5df28 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24905: 0151cbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 24906: 0093abb4 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 24906: 0093abd4 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24907: 014ef178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24908: 0151b54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 24909: 0083fe70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 24909: 0083fe90 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 24910: 0057af70 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24911: 0143eec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 24912: 0151c088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24913: 014e18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24914: 0139ac94 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24915: 013b7fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24916: 014dfcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24917: 01429c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 24918: 014e0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24919: 00af3340 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24919: 00af3360 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24920: 00656088 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24921: 00b4010c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24921: 00b4012c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24922: 014ea84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24923: 0082aef8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 24923: 0082af18 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 24924: 0143ee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 24925: 00ab996c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24926: 00b41cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24927: 00b67048 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24928: 00adbfb0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24925: 00ab998c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24926: 00b41d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24927: 00b67068 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24928: 00adbfd0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24929: 006cb02c 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24930: 0151d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24931: 0151c774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24932: 0151bfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 24933: 0083ff00 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 24933: 0083ff20 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 24934: 014e6740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 24935: 008ee508 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 24935: 008ee528 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24936: 01454b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 24937: 0151bc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 24938: 008511c4 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 24939: 008556f8 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 24938: 008511e4 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 24939: 00855718 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 24940: 01454838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 24941: 014eafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24942: 0151c428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24943: 0151b6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24944: 0151b3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24945: 009bde40 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24945: 009bde60 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24946: 0143edb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 24947: 006e8efc 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24948: 00929578 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24948: 00929598 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24949: 014df8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 24950: 014e7620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 24951: 008d7420 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 24951: 008d7440 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24952: 0151c3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 24953: 00918c58 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24954: 009fc84c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 24955: 00830890 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 24953: 00918c78 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 24954: 009fc86c 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24955: 008308b0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 24956: 01453ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 24957: 01435074 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ - 24958: 008e57a0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 24958: 008e57c0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24959: 01441eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 24960: 0151c622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24961: 002cf630 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24962: 01454e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 24963: 0083094c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 24963: 0083096c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 24964: 014ddfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24965: 0151c462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24966: 01441e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 24967: 014ed508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 24968: 01434ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 24969: 00adca90 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 24970: 008b4dac 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 24971: 008d7ae0 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 24972: 008ed054 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 24973: 0095908c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 24974: 00965160 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 24969: 00adcab0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24970: 008b4dcc 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24971: 008d7b00 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 24972: 008ed074 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 24973: 009590ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 24974: 00965180 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24975: 002ba490 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24976: 0151cd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24977: 014f0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24978: 008895c4 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 24978: 008895e4 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 24979: 014f4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24980: 002d8be8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24981: 014f22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24982: 009b773c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24982: 009b775c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24983: 014eae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24984: 014f1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24985: 01441dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 24986: 00b7783c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 24987: 0082ba10 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 24986: 00b7785c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24987: 0082ba30 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 24988: 006483f4 364 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 24989: 014dd490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 24990: 008d7780 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 24990: 008d77a0 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24991: 0151cc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 24992: 00830a3c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 24992: 00830a5c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 24993: 0032196c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 24994: 0091db34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 24994: 0091db54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24995: 0151c5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 24996: 00912bf0 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 24996: 00912c10 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24997: 0151c5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24998: 002cc134 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24999: 01429bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 25000: 01434f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25001: 002ccd74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25002: 006e8afc 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 25003: 00959d60 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25004: 00b3c460 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25005: 009ded60 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25003: 00959d80 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 25004: 00b3c480 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25005: 009ded80 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25006: 0151c894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25007: 00869088 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25007: 008690a8 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25008: 0151b696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25009: 014ee550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25010: 01513cc4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25011: 0144c7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_b │ │ │ │ - 25012: 008f0568 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 25012: 008f0588 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25013: 002d2b50 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25014: 01429e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25015: 0151d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25016: 013bcd14 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 25017: 0144c6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_h │ │ │ │ - 25018: 00b6540c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25018: 00b6542c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25019: 00677ca4 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25020: 014e0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25021: 00935760 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25022: 00b14240 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25021: 00935780 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25022: 00b14260 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25023: 006b95d8 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25024: 01429d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25025: 014eddd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ - 25026: 008d5f20 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25027: 008b4614 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 25028: 0096c6d0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 25026: 008d5f40 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ + 25027: 008b4634 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25028: 0096c6f0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25029: 0151b6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25030: 002dba38 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25031: 002c14f0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25032: 00a9e68c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25032: 00a9e6ac 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25033: 0151d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25034: 014e6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 25035: 00917b28 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 25035: 00917b48 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 25036: 0151c38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25037: 014e4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25038: 00ac5020 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25038: 00ac5040 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25039: 014e215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25040: 0151bf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25041: 008563ec 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25041: 0085640c 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25042: 01412e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25043: 00b21184 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25043: 00b211a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25044: 0151c610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25045: 0069f564 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25046: 014dd5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25047: 0151b9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25048: 0151d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 25049: 0095bf84 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25050: 0083064c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25049: 0095bfa4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 25050: 0083066c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25051: 0060c398 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 25052: 014ebb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25053: 0144d3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25054: 0144d32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25055: 005ef5dc 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25056: 002c0ba8 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25057: 014f0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 25058: 009566f0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25059: 00aba384 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25058: 00956710 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 25059: 00aba3a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25060: 0151bfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25061: 0036a144 292 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25062: 008306f0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ - 25063: 0094fa54 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 25062: 00830710 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25063: 0094fa74 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25064: 0028a6fc 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25065: 014f3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25066: 014e85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25067: 0151d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25068: 014e7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25069: 00b86cbc 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25069: 00b86cdc 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25070: 0151b98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25071: 0069b7cc 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25072: 002b8dd4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25073: 014293bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25074: 0097b584 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25075: 00845ef4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25074: 0097b5a4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25075: 00845f14 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25076: 014dd3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25077: 00ab57b0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25077: 00ab57d0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25078: 007099dc 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25079: 004095a0 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25080: 0151c2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25081: 00a11b94 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25081: 00a11bb4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25082: 0151d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 25083: 0151b2a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25084: 00b36094 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25085: 008307c4 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25084: 00b360b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25085: 008307e4 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25086: 014dd530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25087: 0066bbc8 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25088: 014462c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25089: 00b34bb0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25089: 00b34bd0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25090: 002a1d58 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25091: 00b6d264 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25092: 00b6d46c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25093: 009331fc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25091: 00b6d284 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25092: 00b6d48c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25093: 0093321c 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25094: 014294c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ - 25095: 007f0100 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25095: 007f0118 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25096: 014e6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 25097: 0096c630 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25098: 008b4158 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25099: 00846058 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25097: 0096c650 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 25098: 008b4178 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25099: 00846078 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25100: 01446240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25101: 014f285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25102: 009c7c0c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25103: 00b6e8c4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25104: 00b9a0b0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25102: 009c7c2c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25103: 00b6e8e4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25104: 00b9a0d0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25105: 0151c450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25106: 0151b87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25107: 00aeeb80 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25107: 00aeeba0 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25108: 0151d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25109: 0038ca10 152 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25110: 013bc5d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25111: 0151b30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25112: 00a9d6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25113: 00b687e8 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25112: 00a9d718 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25113: 00b68808 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25114: 01429440 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25115: 0151cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25116: 0151bbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25117: 014e58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25118: 014e17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25119: 014df30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25120: 0151c49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25121: 01440db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25122: 0151bf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 25123: 0095bda4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25124: 00b7a300 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25123: 0095bdc4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 25124: 00b7a320 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25125: 007546ac 308 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25126: 0151d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25127: 0151c8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25128: 014d68cc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25129: 00b3d7ec 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25129: 00b3d80c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25130: 0151b9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25131: 014de204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25132: 014e5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25133: 014e3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25134: 014ddb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25135: 014e9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25136: 01440d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25137: 002c0a08 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25138: 0151d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25139: 0057a188 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25140: 00b305c0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25140: 00b305e0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25141: 014e0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25142: 014ea80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25143: 0151be24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25144: 014efe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25145: 013bcd4c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25146: 0151c826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25147: 0151c090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25148: 00ac3838 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25149: 00b2c528 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25148: 00ac3858 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25149: 00b2c548 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25150: 0151c5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25151: 014e5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25152: 014e7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25153: 002cc4cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25154: 00abbc54 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25155: 00b5dbc8 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25154: 00abbc74 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25155: 00b5dbe8 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25156: 002cce28 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25157: 0151bf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25158: 0031b804 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25159: 0151b71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25160: 00490bc8 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25161: 0151d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ - 25162: 00857b6c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ - 25163: 0081da58 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ + 25162: 00857b8c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ + 25163: 0081da78 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25164: 0151c126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25165: 0066beb0 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25166: 00b06d0c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 25167: 0084eef0 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ + 25166: 00b06d2c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25167: 0084ef10 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25168: 01440ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25169: 00b4470c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25170: 00843988 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25169: 00b4472c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25170: 008439a8 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25171: 0066d7f8 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25172: 009e3f6c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25172: 009e3f8c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25173: 012ece9c 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25174: 005c6884 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25175: 014f35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25176: 0082a864 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25177: 009c6500 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ - 25178: 0081dd2c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ + 25176: 0082a884 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25177: 009c6520 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25178: 0081dd4c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25179: 0060d118 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ - 25180: 00820c08 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ + 25180: 00820c28 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25181: 0151ccf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25182: 00902238 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25182: 00902258 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25183: 01455ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25184: 006b517c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25185: 00843b64 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25186: 0082a8d0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25185: 00843b84 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25186: 0082a8f0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25187: 0151b668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25188: 00b17dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25188: 00b17dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25189: 00678c04 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25190: 00820c64 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25191: 00b93db8 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25190: 00820c84 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ + 25191: 00b93dd8 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25192: 014ea10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25193: 009c166c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25193: 009c168c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25194: 0151c682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25195: 0066b4f8 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 25196: 0081dc2c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ + 25196: 0081dc4c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25197: 014e231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25198: 0151cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25199: 00820b08 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25200: 00aa2dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25199: 00820b28 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ + 25200: 00aa2e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25201: 014f287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25202: 0151ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25203: 014ecaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25204: 00837ba0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25204: 00837bc0 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25205: 014f2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25206: 00b42864 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25206: 00b42884 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25207: 014e11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25208: 014dcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25209: 00926080 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25210: 00adeddc 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25209: 009260a0 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25210: 00adedfc 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25211: 014df4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25212: 014e9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25213: 014dd870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25214: 0082a960 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25214: 0082a980 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25215: 0151bdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25216: 014e7690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25217: 00a4945c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25217: 00a4947c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25218: 0151c830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25219: 00ad4330 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25220: 00aa4a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25219: 00ad4350 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25220: 00aa4a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25221: 0065a7ec 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 25222: 0095c21c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 25222: 0095c23c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25223: 0151ba2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25224: 014f3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25225: 014e80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25226: 014505b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25227: 0139f7f0 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25228: 00b1cd4c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25228: 00b1cd6c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25229: 014ebad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25230: 014e2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25231: 012ed928 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25232: 014ed048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25233: 014e4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25234: 014e4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25235: 00373b64 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25236: 009c5c68 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 25237: 00962b98 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 25236: 009c5c88 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25237: 00962bb8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25238: 014f2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 25239: 0095a9fc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25240: 009f93bc 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25239: 0095aa1c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 25240: 009f93dc 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25241: 014e7570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 25242: 0094faec 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 25242: 0094fb0c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25243: 0031c840 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25244: 014e24f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25245: 007b0e58 148 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25246: 00917828 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 25247: 008f9844 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25246: 00917848 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 25247: 008f9864 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25248: 0036cae8 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25249: 014f3f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25250: 00b9870c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25251: 00ad3964 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25250: 00b9872c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25251: 00ad3984 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25252: 014f07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25253: 0151b92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25254: 0151d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25255: 00932874 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25256: 0085b7a0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25257: 00ad4a20 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25255: 00932894 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25256: 0085b7c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25257: 00ad4a40 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25258: 002c2748 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25259: 0034284c 104 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25260: 0151c53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25261: 0085b608 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25261: 0085b628 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25262: 00693d88 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25263: 00b23c3c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25263: 00b23c5c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25264: 006b9534 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25265: 00b7e240 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25265: 00b7e260 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25266: 014dd0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25267: 01392bd0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25268: 014e4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25269: 006b5014 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25270: 00990f70 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25270: 00990f90 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25271: 0151d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25272: 0151c40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ - 25273: 0081dd88 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ + 25273: 0081dda8 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25274: 0151d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 25275: 0091ff64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 25275: 0091ff84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25276: 01435fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25277: 0083e5c8 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25278: 0085b6d4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25277: 0083e5e8 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25278: 0085b6f4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25279: 01512b6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 25280: 0151b800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25281: 014ef2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25282: 014dd810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25283: 00af3d50 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25283: 00af3d70 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25284: 0151d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25285: 014ef228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25286: 014def40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ - 25287: 0081e02c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ + 25287: 0081e04c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25288: 01435f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25289: 014e98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25290: 00ad24bc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25291: 00b6af84 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25290: 00ad24dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25291: 00b6afa4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25292: 014e2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25293: 0151b820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25294: 014ee490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25295: 0151b24a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25296: 0031be6c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25297: 0151bcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25298: 014de8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25299: 006b50a4 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25300: 0070c464 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25301: 014e7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25302: 009edf90 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25303: 00925c0c 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25302: 009edfb0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25303: 00925c2c 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25304: 0151bdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25305: 014f3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25306: 00a97bc0 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25306: 00a97be0 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25307: 014e32fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25308: 0151b968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25309: 009eb0fc 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 25310: 00b61c48 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ - 25311: 0081df2c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ + 25309: 009eb11c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25310: 00b61c68 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25311: 0081df4c 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25312: 014ecb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ - 25313: 0086fa10 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ + 25313: 0086fa30 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25314: 007916d0 84 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25315: 0144a020 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25316: 014f4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25317: 0031bc70 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25318: 01435ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25319: 014f436c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25320: 0150a860 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25321: 00b28a18 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25322: 0098d428 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25321: 00b28a38 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25322: 0098d448 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25323: 0144a128 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25324: 0151bd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25325: 009fa250 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25325: 009fa270 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25326: 014f22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25327: 0151c90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25328: 0151c286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25329: 0151b60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25330: 00aa2784 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25330: 00aa27a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25331: 0151bcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25332: 014f3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25333: 0028b288 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 25334: 014f283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25335: 0151c686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25336: 00ae1070 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25336: 00ae1090 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25337: 0144a0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25338: 014ed478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25339: 006b2660 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25340: 0151c3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25341: 0151b57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25342: 002dbeb4 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25343: 0151d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25344: 00af23f8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25344: 00af2418 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25345: 0144324c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25346: 014e2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25347: 0151cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25348: 014f8150 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25349: 0151d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25350: 00b8a35c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25350: 00b8a37c 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25351: 0151d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25352: 014ea1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25353: 014f0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25354: 00b24f90 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25354: 00b24fb0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25355: 014ecfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25356: 014e5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25357: 00ae0334 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25357: 00ae0354 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25358: 014f0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25359: 01457724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ - 25360: 0090e25c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 25360: 0090e27c 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25361: 00568e98 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25362: 0098ba8c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25362: 0098baac 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25363: 014df25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25364: 00b7d838 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25364: 00b7d858 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25365: 014eeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25366: 0151bbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25367: 0145782c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25368: 014f1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25369: 003687b8 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25370: 014e5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 25371: 002dce14 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -25377,823 +25377,823 @@ │ │ │ │ 25373: 014e5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 25374: 014e97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 25375: 0048e8c8 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 25376: 014e1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 25377: 014ecd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25378: 00655cb0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25379: 014e3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 25380: 0090d878 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 25380: 0090d898 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25381: 014eea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25382: 0151cc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25383: 014577a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25384: 0085ec40 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25385: 009cbc70 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25384: 0085ec60 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25385: 009cbc90 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25386: 01440888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25387: 007b0eec 140 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25388: 0151d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25389: 00991758 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25389: 00991778 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25390: 00328058 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25391: 0151d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25392: 0085e9dc 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25393: 00b7ad2c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 25394: 008f60fc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 25392: 0085e9fc 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25393: 00b7ad4c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25394: 008f611c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25395: 014f4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25396: 00b19fd4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25396: 00b19ff4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25397: 0151ba4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25398: 0151d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25399: 007a431c 64 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25400: 00320c40 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25401: 0085eb10 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25401: 0085eb30 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25402: 0151bbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25403: 00ac3c70 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25403: 00ac3c90 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25404: 002eb274 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25405: 014f3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25406: 014f1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25407: 00a9d33c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25407: 00a9d35c 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25408: 0151b864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25409: 0050e7cc 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25410: 014e9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25411: 0151c3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25412: 00b29c68 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25412: 00b29c88 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25413: 01447e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25414: 0151de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25415: 0151d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25416: 01455cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25417: 00690448 448 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25418: 003206bc 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25419: 014df95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ - 25420: 00b824e4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 25420: 00b82504 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 25421: 01447f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25422: 0050df20 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25423: 0151c014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25424: 013b80b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25425: 00b1c358 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25426: 00828888 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25425: 00b1c378 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25426: 008288a8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25427: 0151c046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 25428: 00afcf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25428: 00afcf9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25429: 014ebd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25430: 014ea0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25431: 0142fefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25432: 0052082c 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25433: 002b580c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25434: 009d1048 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25434: 009d1068 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25435: 01447e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25436: 00704a14 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25437: 0048f218 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25438: 014e84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25439: 00673840 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25440: 00afdc7c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25440: 00afdc9c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25441: 014e13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25442: 013ba694 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25443: 0142fe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25444: 01451ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25445: 00b5dc5c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25445: 00b5dc7c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25446: 004df94c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 25447: 00973864 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 25447: 00973884 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25448: 0144135c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25449: 0145194c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25450: 0151c402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25451: 002cfc24 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25452: 00b653c8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25452: 00b653e8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25453: 0151bac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25454: 00a7e26c 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25454: 00a7e28c 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25455: 002cf42c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25456: 00b0d48c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25457: 00cfb7ac 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25456: 00b0d4ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25457: 00cfb7cc 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25458: 0151bcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25459: 01451a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 25460: 005c5dc8 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 25461: 0151de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 25462: 008b62fc 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 25462: 008b631c 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 25463: 0068b98c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 25464: 002c19e8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 25465: 0151b492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 25466: 014e7100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 25467: 0082d6a4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 25467: 0082d6c4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 25468: 0151d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 25469: 0151cad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 25470: 002be45c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 25471: 0068f9c8 772 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 25472: 014519d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 25473: 0082d720 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 25473: 0082d740 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 25474: 0151ddf2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 25475: 014e65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 25476: 0151d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 25477: 00ba1da8 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 25477: 00ba1dc8 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 25478: 006c04c8 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 25479: 006a6558 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 25480: 014262c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ - 25481: 0091d52c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 25482: 00a7cc88 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 25483: 00b5fa48 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 25481: 0091d54c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 25482: 00a7cca8 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 25483: 00b5fa68 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 25484: 0151c282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 25485: 002d3148 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 25486: 007b0f78 200 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 25487: 014e4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 25488: 014e0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 25489: 013badc4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 25490: 014ea15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 25491: 002c7c74 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 25492: 0151c7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 25493: 014ee740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 25494: 014dfe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 25495: 0151d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 25496: 0065fe98 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 25497: 00ad8690 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 25497: 00ad86b0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 25498: 00281c24 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 25499: 00b42e48 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 25500: 00b74d24 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 25501: 00988770 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 25499: 00b42e68 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 25500: 00b74d44 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 25501: 00988790 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 25502: 014e3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 25503: 014e0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 25504: 0082d7b8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 25505: 00a3a3e0 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 25504: 0082d7d8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 25505: 00a3a400 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 25506: 01448448 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 25507: 0064d9f0 1084 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 25508: 0151b900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 25509: 006d5484 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 25510: 00ade750 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 25511: 00902048 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 25512: 0091c3f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 25510: 00ade770 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 25511: 00902068 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 25512: 0091c414 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 25513: 0151d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 25514: 0151bf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 25515: 014483c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 25516: 0098abac 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 25517: 009fcce8 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 25516: 0098abcc 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 25517: 009fcd08 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 25518: 0030e510 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 25519: 002ba590 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 25520: 013b8090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ - 25521: 0086c610 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ + 25521: 0086c630 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 25522: 014d9cec 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 25523: 0151b6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 25524: 002b8bac 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 25525: 0151d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 25526: 009ca5ac 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 25526: 009ca5cc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 25527: 0151d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 25528: 0151d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 25529: 0151c4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 25530: 00a9ee3c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 25531: 00b64210 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 25530: 00a9ee5c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 25531: 00b64230 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 25532: 0151bbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 25533: 00adad94 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 25533: 00adadb4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 25534: 0031d950 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 25535: 0092c374 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 25536: 00991748 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 25535: 0092c394 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 25536: 00991768 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 25537: 002f4fbc 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 25538: 0151b26d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 25539: 0070c17c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 25540: 014efce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 25541: 00b64524 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 25541: 00b64544 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 25542: 006701e4 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 25543: 00af05dc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 25543: 00af05fc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 25544: 0151b2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 25545: 01414630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 25546: 0151c400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 25547: 0052d528 108 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 25548: 014e372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 25549: 00afe8f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 25550: 00ba8b40 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 25549: 00afe910 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 25550: 00ba8b60 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 25551: 014ee240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 25552: 009c2964 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 25552: 009c2984 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 25553: 0151c85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 25554: 0065a724 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 25555: 002b5500 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 25556: 0151d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 25557: 007d2c68 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 25557: 007d2c98 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 25558: 0151bc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 25559: 007af264 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ - 25560: 0082a9f0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 25560: 0082aa10 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 25561: 0151bbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 25562: 006a0e9c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 25563: 014e9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 25564: 014e9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 25565: 0151c0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 25566: 014eb6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 25567: 014e424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 25568: 0031994c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 25569: 0082aa58 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 25569: 0082aa78 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 25570: 014e6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 25571: 0082d850 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 25571: 0082d870 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 25572: 00402338 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 25573: 008ee760 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 25573: 008ee780 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 25574: 014e0320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 25575: 014f3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 25576: 0142812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 25577: 014f284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 25578: 0082d8cc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 25578: 0082d8ec 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 25579: 002b9e94 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 25580: 0151bb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 25581: 0151b9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 25582: 00ba4c00 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 25582: 00ba4c20 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 25583: 0151b686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 25584: 014f34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 25585: 014eec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 25586: 014f49cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ - 25587: 0093e058 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 25587: 0093e078 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 25588: 002c7d20 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 25589: 0151b7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 25590: 0082aae4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 25590: 0082ab04 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 25591: 014f4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 25592: 00b1126c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 25593: 00989288 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 25592: 00b1128c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 25593: 009892a8 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 25594: 013b45fc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 25595: 014e6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 25596: 0151b27a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 25597: 002c810c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 25598: 0151b5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 25599: 014efd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 25600: 0151cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 25601: 014ed988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 25602: 0082d964 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 25602: 0082d984 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 25603: 014e80cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 25604: 0151b6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 25605: 014de03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 25606: 0065a09c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 25607: 014e4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 25608: 00aeceb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 25608: 00aeced4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 25609: 0151b2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 25610: 00b827a8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 25610: 00b827c8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 25611: 0151b75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 25612: 006d3318 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 25613: 014e0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 25614: 006e9bd0 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 25615: 0151c352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 25616: 008c3ef0 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 25617: 009c1434 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 25618: 00afed24 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 25619: 00ac1cb0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 25616: 008c3f10 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 25617: 009c1454 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 25618: 00afed44 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 25619: 00ac1cd0 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 25620: 014de1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 25621: 00aa5134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 25621: 00aa5154 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 25622: 0151c482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 25623: 00b27c10 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 25624: 00b2b8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 25623: 00b27c30 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 25624: 00b2b8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 25625: 014eeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 25626: 00b9bd50 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 25627: 0083ae4c 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 25626: 00b9bd70 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 25627: 0083ae6c 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 25628: 0069342c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 25629: 014e0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 25630: 007083b4 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 25631: 0151d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 25632: 006d8810 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 25633: 002c642c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 25634: 00b5d820 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 25634: 00b5d840 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 25635: 0151ce8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 25636: 0065761c 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 25637: 014e5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 25638: 00666fd8 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 25639: 00b2dda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 25639: 00b2ddc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 25640: 0151b5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 25641: 00d40174 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 25641: 00d40194 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 25642: 0151cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 25643: 014e6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 25644: 014145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 25645: 014f0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 25646: 0083b01c 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 25646: 0083b03c 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 25647: 014f3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 25648: 0151d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 25649: 014e3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 25650: 007b1040 212 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 25651: 0151cb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 25652: 013b6c98 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 25653: 014de7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 25654: 014ea8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 25655: 00aa6db4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 25655: 00aa6dd4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 25656: 0053aa34 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 25657: 0151decd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 25658: 0070382c 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 25659: 00a3fb90 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 25660: 00b14af8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 25659: 00a3fbb0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 25660: 00b14b18 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 25661: 014f0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 25662: 0151cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 25663: 00cfb3f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 25664: 0083b1c8 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 25663: 00cfb418 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 25664: 0083b1e8 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 25665: 014e414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 25666: 0151bd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 25667: 0151d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 25668: 00a0a42c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 25668: 00a0a44c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 25669: 0151cbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 25670: 00adfe18 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 25670: 00adfe38 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 25671: 0151d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 25672: 003c2eec 452 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 25673: 014e0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 25674: 0151bb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 25675: 0151cc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 25676: 014f2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 25677: 0151ce88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 25678: 013b8040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 25679: 0144c120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 25680: 014e1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 25681: 009297b8 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 25682: 00b788f4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 25683: 008f5a34 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 25681: 009297d8 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 25682: 00b78914 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 25683: 008f5a54 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 25684: 006b42b4 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 25685: 014f52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 25686: 014e6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 25687: 00b010ec 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 25687: 00b0110c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 25688: 0068e234 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 25689: 014ecb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 25690: 0151c99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 25691: 014f0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 25692: 0151bb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 25693: 006abf6c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 25694: 002a3f50 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 25695: 00af6968 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 25696: 009e0690 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 25695: 00af6988 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 25696: 009e06b0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 25697: 0151cd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 25698: 006788f4 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 25699: 00a9c568 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 25699: 00a9c588 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 25700: 01410a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 25701: 0151d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 25702: 0151d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 25703: 009583ac 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 25704: 008abb4c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 25703: 009583cc 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 25704: 008abb6c 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 25705: 014ef138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 25706: 0143c688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 25707: 0151c8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 25708: 01416100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 25709: 00b11324 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 25709: 00b11344 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 25710: 0151bca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 25711: 0151cdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 25712: 00912e14 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 25713: 00b6e554 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 25712: 00912e34 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 25713: 00b6e574 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 25714: 0143c604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ - 25715: 00819d74 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 25716: 00b24728 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ - 25717: 00819e5c 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ + 25715: 00819d94 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ + 25716: 00b24748 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 25717: 00819e7c 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ 25718: 00667e34 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 25719: 0151c0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 25720: 00b53418 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 25720: 00b53438 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 25721: 0051173c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 25722: 004dc220 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 25723: 01452ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 25724: 00b464ac 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 25725: 00930a70 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 25724: 00b464cc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 25725: 00930a90 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 25726: 0031f39c 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 25727: 002cf780 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 25728: 00b03c9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 25729: 009f8b88 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 25728: 00b03cbc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 25729: 009f8ba8 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 25730: 002b98bc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 25731: 0151b716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 25732: 002c7dc8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 25733: 014e18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 25734: 014e3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 25735: 014f3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 25736: 0086c9f8 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ + 25736: 0086ca18 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 25737: 014e0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 25738: 0151cee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 25739: 006455e8 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 25740: 00b67ef8 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 25740: 00b67f18 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 25741: 0151bc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 25742: 0085abc4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 25742: 0085abe4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 25743: 0143c580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ - 25744: 00959680 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 25744: 009596a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 25745: 0151d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 25746: 009297e0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 25747: 00ab6fd4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 25746: 00929800 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 25747: 00ab6ff4 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 25748: 0151c848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 25749: 009708cc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 25750: 0085aa24 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 25749: 009708ec 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 25750: 0085aa44 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 25751: 002dcdf0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 25752: 005c6154 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 25753: 00511e50 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 25754: 00b95624 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 25754: 00b95644 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 25755: 0151bc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 25756: 0151c868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 25757: 00916ee0 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 25757: 00916f00 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 25758: 014e7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 25759: 00b36c00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 25759: 00b36c20 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 25760: 014f5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 25761: 00ae7a1c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 25762: 0085aaf4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 25761: 00ae7a3c 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 25762: 0085ab14 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 25763: 006d5784 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 25764: 002a325c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 25765: 0091de10 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 25765: 0091de30 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 25766: 005c83bc 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 25767: 014ee2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 25768: 008652a4 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 25769: 009fb538 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 25768: 008652c4 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 25769: 009fb558 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 25770: 01452ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 25771: 0151c326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 25772: 014e47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 25773: 00864f80 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 25773: 00864fa0 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 25774: 014e82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 25775: 0151cb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 25776: 00490b68 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 25777: 0144a968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 25778: 014e0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 25779: 004dfa68 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 25780: 01414528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 25781: 0144aa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 25782: 00611a80 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 25783: 0151d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 25784: 014f29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 25785: 0151c734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 25786: 0151d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 25787: 005cc900 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 25788: 0091e9b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 25789: 009c29fc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 25790: 00865100 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 25788: 0091e9d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 25789: 009c2a1c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 25790: 00865120 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 25791: 014f46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 25792: 00753174 376 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 25793: 00aee2f0 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 25794: 0097307c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 25793: 00aee310 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 25794: 0097309c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 25795: 007881a4 112 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 25796: 0151d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 25797: 014e9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 25798: 00851adc 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 25798: 00851afc 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 25799: 014ead70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 25800: 0151bbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 25801: 014e71e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 25802: 0151b70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 25803: 00669b74 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 25804: 00b90d68 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 25804: 00b90d88 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 25805: 0060db54 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 25806: 0151d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 25807: 0151bd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 25808: 00929754 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 25808: 00929774 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 25809: 0144a9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 25810: 00b8fcb8 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 25811: 008514c4 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25812: 0099e4c8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 25813: 008f3e50 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 25810: 00b8fcd8 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 25811: 008514e4 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 25812: 0099e4e8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25813: 008f3e70 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25814: 014eb4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25815: 014258f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 25816: 00b6f140 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25816: 00b6f160 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25817: 0151c350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25818: 014e9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25819: 014eec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25820: 0151cc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25821: 0151cba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25822: 0079f070 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 25823: 002c9738 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25824: 00a9e95c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25825: 009edb44 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25824: 00a9e97c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25825: 009edb64 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25826: 014ea25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25827: 009efaec 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25827: 009efb0c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25828: 014ebe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25829: 0151d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25830: 0078508c 72 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 25831: 006e4620 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25832: 013bcc58 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25833: 01457c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 25834: 002ca2a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 25835: 008eeedc 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25836: 00a84c08 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 25837: 009190ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 25838: 00b2715c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25839: 00b63120 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25840: 00aa3a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25841: 00b0b844 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25835: 008eeefc 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 25836: 00a84c28 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25837: 0091910c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 25838: 00b2717c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25839: 00b63140 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25840: 00aa3ab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25841: 00b0b864 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25842: 0151c4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25843: 014e9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25844: 014ecc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25845: 014e6b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25846: 014ea0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25847: 0041377c 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25848: 014e7a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 25849: 014ed5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 25850: 014175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 25851: 0151bd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 25852: 0030fc80 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 25853: 0095d6cc 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 25853: 0095d6ec 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25854: 004e2d7c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 25855: 008e2c5c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 25855: 008e2c7c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25856: 0151b5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25857: 0151cc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25858: 008bae9c 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25858: 008baebc 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25859: 01412320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25860: 014e48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25861: 006945ac 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25862: 00b7609c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 25863: 00b3b3c0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25862: 00b760bc 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25863: 00b3b3e0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25864: 002bc8a8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25865: 00afcf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25866: 00adde80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25865: 00afcf40 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25866: 00addea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25867: 014e54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25868: 014e0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25869: 0151b564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 25870: 00834b40 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 25870: 00834b60 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 25871: 0151bcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25872: 00b2e74c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25872: 00b2e76c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25873: 0065be2c 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25874: 01411ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 25875: 00834bfc 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 25875: 00834c1c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 25876: 014f3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25877: 014f25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 25878: 00959ea8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25879: 008346b8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 25880: 00a9dfbc 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25878: 00959ec8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 25879: 008346d8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 25880: 00a9dfdc 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25881: 014e07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25882: 006abb7c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25883: 014defe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25884: 00935ed8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25884: 00935ef8 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25885: 014f0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25886: 00b89824 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 25887: 00ae4a0c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25886: 00b89844 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25887: 00ae4a2c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25888: 005131d0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 25889: 00834774 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 25889: 00834794 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 25890: 0150a170 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25891: 00792208 15132 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 25892: 014f5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 25893: 00917794 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 25893: 009177b4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 25894: 014de6a0 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25895: 00b00a0c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25895: 00b00a2c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25896: 0151c78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25897: 006ab87c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25898: 014eb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 25899: 00834cec 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 25899: 00834d0c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 25900: 005ce838 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25901: 014f1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 25902: 00918608 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 25902: 00918628 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 25903: 0151b636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25904: 0141a014 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 25905: 0141a064 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 25906: 014f4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25907: 0141a0b4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25908: 00b2970c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25908: 00b2972c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25909: 007041b0 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25910: 014f0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25911: 0141a0e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25912: 014f1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25913: 00b860d4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25914: 00a48e3c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25913: 00b860f4 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25914: 00a48e5c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25915: 0141a134 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25916: 0141a1d4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25917: 014de374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25918: 00834864 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 25918: 00834884 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 25919: 0151d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25920: 0151ce82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 25921: 00badb90 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 25922: 00970300 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 25921: 00badbb0 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25922: 00970320 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25923: 002d26b4 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 25924: 00933eb4 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25924: 00933ed4 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25925: 0151cb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 25926: 0086cc8c 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 25926: 0086ccac 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 25927: 0057a548 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25928: 0151c586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25929: 0151ba14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25930: 0151d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25931: 014e64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25932: 00afe4dc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25933: 009b5b40 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25932: 00afe4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25933: 009b5b60 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25934: 014ebe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25935: 00403aa0 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25936: 014ef5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 25937: 00830fbc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ - 25938: 009702c0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25939: 00b03878 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25937: 00830fdc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 25938: 009702e0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 25939: 00b03898 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25940: 00320b40 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25941: 0151b46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25942: 0098d374 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25942: 0098d394 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25943: 002d07f4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 25944: 008310d0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ - 25945: 00972374 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 25944: 008310f0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 25945: 00972394 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25946: 014e1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25947: 00934f6c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25948: 00ba6efc 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25947: 00934f8c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25948: 00ba6f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25949: 014e20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25950: 009c1874 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25950: 009c1894 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 25951: 014ee0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 25952: 00ad3234 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25952: 00ad3254 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25953: 0053dc3c 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25954: 00ade1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25954: 00ade1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25955: 014f185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 25956: 00971f74 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 25956: 00971f94 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25957: 0151b702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25958: 014ec6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25959: 00b22240 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25959: 00b22260 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25960: 0151c274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25961: 0050c500 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 25962: 014e5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 25963: 00973764 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 25963: 00973784 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25964: 0151cdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25965: 0151cce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 25966: 00972968 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25967: 009f595c 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 25968: 00831208 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ - 25969: 009729bc 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 25970: 00972a18 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 25966: 00972988 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 25967: 009f597c 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25968: 00831228 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 25969: 009729dc 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 25970: 00972a38 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25971: 0151b31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25972: 014eb9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25973: 0151be62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25974: 013bcc70 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 25975: 0091a7fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 25975: 0091a81c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25976: 0151ccea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 25977: 00972a7c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 25977: 00972a9c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25978: 0151b5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25979: 0151d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25980: 008b2e50 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25980: 008b2e70 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25981: 014e833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25982: 009b6408 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25982: 009b6428 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25983: 014ed708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25984: 00acecac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25984: 00aceccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25985: 014e7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25986: 014d7474 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25987: 0151c4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25988: 0151d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25989: 014e4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25990: 00b26eac 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25990: 00b26ecc 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25991: 0151c38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25992: 00428038 228 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 25993: 014e7120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 25994: 00ab9268 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25995: 00b295d0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25994: 00ab9288 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25995: 00b295f0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25996: 0151d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25997: 014f0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25998: 014dfdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 25999: 00917da0 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 25999: 00917dc0 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 26000: 014e21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26001: 0151c028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26002: 006acfd0 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26003: 00701550 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26004: 0083f090 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26004: 0083f0b0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26005: 0151b2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26006: 014ef544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 26007: 0091adb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26008: 00ad8280 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26007: 0091add4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 26008: 00ad82a0 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26009: 014e993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26010: 0151c3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26011: 00932ab0 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26011: 00932ad0 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26012: 014e0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26013: 0151c900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 26014: 0144c648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_b │ │ │ │ - 26015: 0083f11c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26015: 0083f13c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26016: 00788a30 40 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26017: 006a3f34 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26018: 014e0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26019: 009cb650 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26020: 008a4ed8 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26019: 009cb670 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26020: 008a4ef8 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26021: 0151b44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26022: 00693cdc 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26023: 0151c29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26024: 0151b67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26025: 0151c904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26026: 00b2c0e0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 26027: 00912b5c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 26026: 00b2c100 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26027: 00912b7c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26028: 01425870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26029: 014e9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 26030: 008f1fd0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 26030: 008f1ff0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26031: 0151cbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26032: 009ab5fc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26033: 00a43ebc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26032: 009ab61c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26033: 00a43edc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26034: 012f0e90 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26035: 014e370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26036: 0151c496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26037: 0083f1ac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26038: 00a98184 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 26039: 00916578 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 26037: 0083f1cc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26038: 00a981a4 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26039: 00916598 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26040: 014f2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26041: 0151c45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26042: 00aa4330 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26042: 00aa4350 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26043: 00529588 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26044: 00b43b48 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26044: 00b43b68 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 26045: 014ee1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ - 26046: 00831318 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26046: 00831338 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26047: 0151bd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26048: 01439dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26049: 0079e494 296 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26050: 014f1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26051: 00b8846c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 26052: 0089d46c 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 26051: 00b8848c 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26052: 0089d48c 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 26053: 01412df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26054: 00a85e20 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26055: 00831414 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26054: 00a85e40 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26055: 00831434 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26056: 01439d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ - 26057: 009504dc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 26057: 009504fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26058: 014434e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26059: 0060df8c 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26060: 002d9108 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26061: 008b3448 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26061: 008b3468 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26062: 0151bc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26063: 014ddaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26064: 0151caaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 26065: 00964660 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26066: 008f9068 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 26067: 008e4444 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 26065: 00964680 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 26066: 008f9088 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26067: 008e4464 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26068: 014f3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26069: 00afd0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26070: 00b17cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26071: 00a9be24 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26072: 00a443fc 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26073: 0083153c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26069: 00afd10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26070: 00b17d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26071: 00a9be44 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26072: 00a4441c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26073: 0083155c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ 26074: 01412b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26075: 00b2a100 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26075: 00b2a120 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26076: 01439cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26077: 0028c2f8 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26078: 0151bdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26079: 014e840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26080: 014ea4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26081: 0151d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26082: 00b7f114 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26082: 00b7f134 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26083: 014f0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26084: 0097b578 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26084: 0097b598 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26085: 0151b248 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26086: 00488f08 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26087: 0151b3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26088: 002b9f90 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26089: 014e0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26090: 014ea14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26091: 0151cbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26092: 0151be92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26093: 014eae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 26094: 0090cf48 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 26094: 0090cf68 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26095: 0151de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26096: 0151c50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26097: 00b479e4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26097: 00b47a04 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26098: 014ddf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26099: 014e7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26100: 014e7920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26101: 00a98f20 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26101: 00a98f40 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26102: 014f41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26103: 00b813f4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26103: 00b81414 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26104: 0151b91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26105: 00a98e4c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26105: 00a98e6c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26106: 0151b287 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26107: 0041cba0 820 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26108: 009de97c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26108: 009de99c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26109: 014e7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26110: 014ee280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26111: 00aa7e54 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26112: 00bab19c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26111: 00aa7e74 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26112: 00bab1bc 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26113: 0151b3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26114: 014e5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26115: 014e847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26116: 014e5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26117: 014eca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 26118: 0091a720 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 26118: 0091a740 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26119: 0151cf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26120: 014e7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26121: 006a113c 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26122: 0151c75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26123: 00a24e14 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26123: 00a24e34 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26124: 0062fd7c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26125: 0151de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26126: 0151b8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26127: 0151b293 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26128: 014e6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ - 26129: 0086dba8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ + 26129: 0086dbc8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26130: 014e40ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26131: 00935d74 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26131: 00935d94 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26132: 0151d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26133: 014e836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26134: 014e0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26135: 0036f980 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26136: 00a0d1c0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26136: 00a0d1e0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26137: 01441b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ - 26138: 0086db78 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ + 26138: 0086db98 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26139: 01439c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ - 26140: 00970844 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 26140: 00970864 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26141: 014ef078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26142: 014e0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26143: 014f4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26144: 014f3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26145: 002b9d8c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26146: 00319758 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26147: 014e1c54 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26148: 0151c594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26149: 0031f0d0 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26150: 00afd370 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26150: 00afd390 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26151: 01439bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26152: 00a266e4 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26152: 00a26704 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26153: 0143d15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26154: 00490974 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 26155: 0086dba4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26156: 00b03384 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26157: 00af5818 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26158: 00aa21c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26155: 0086dbc4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ + 26156: 00b033a4 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26157: 00af5838 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26158: 00aa21e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26159: 006a24f4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26160: 00a98c0c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26160: 00a98c2c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26161: 014e0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26162: 0142fbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ - 26163: 008e35b4 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 26163: 008e35d4 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26164: 014f1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26165: 0151b4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26166: 0143d0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26167: 00b84994 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26168: 009f950c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26167: 00b849b4 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26168: 009f952c 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26169: 014ea97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26170: 00b77834 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26170: 00b77854 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26171: 0142fb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26172: 0045bef0 24 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26173: 002b7fd0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26174: 0038debc 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26175: 0151c4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26176: 01439b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26177: 0151c262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26178: 002d687c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26179: 0066a93c 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26180: 0036a8b4 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26181: 014f4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26182: 007001b0 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 26183: 00aff25c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26183: 00aff27c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26184: 0151b5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 26185: 008c5b58 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26186: 00b719b8 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26185: 008c5b78 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 26186: 00b719d8 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26187: 014e8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26188: 0151dafc 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ - 26189: 008701d8 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ + 26189: 008701f8 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26190: 012f0f98 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26191: 00521214 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26192: 0151d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26193: 006ac5f0 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 26194: 004d6f30 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 26195: 014f0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x27c7c4 │ │ │ │ - 0x0000000d (FINI) 0xbb39b4 │ │ │ │ + 0x0000000d (FINI) 0xbb39d4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xde2470 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3304 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xde3158 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x97050 │ │ │ │ 0x00000006 (SYMTAB) 0x30b10 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dfb4cc28710eaa33b12ec3b538aa9595776bf7fb │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 23cf48abeb70b508f559ffc88c5d0165798a9895 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -25874,40 +25874,40 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR │ │ │ │ +ERSTSTOR, │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -GFC UMEQ\z │ │ │ │ -01010101< │ │ │ │ +GFC UMEQ|z │ │ │ │ +01010101\ │ │ │ │ 01010101 │ │ │ │ DD@@"" xW │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHI │ │ │ │ -IHAVEOPT │ │ │ │ +IHAVEOPTt │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ -zerodesc`g8 │ │ │ │ +zerodescxg8 │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV0 │ │ │ │ FLATVMFSSPARP │ │ │ │ vmfsseSp │ │ │ │ -COWDKDMV │ │ │ │ +COWDKDMV4 │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ %llx/%xx │ │ │ │ gdbstub: Bad syscall format string '%s' │ │ │ │ hw/core/cpu-common.c │ │ │ │ @@ -68501,15 +68501,14 @@ │ │ │ │ gen_gvec_sadalp │ │ │ │ gen_gvec_uaddlp │ │ │ │ gen_gvec_uadalp │ │ │ │ gen_gvec_urecpe │ │ │ │ gen_gvec_ursqrte │ │ │ │ ""''33<< │ │ │ │ &&++0055 │ │ │ │ -ggeekk440066 │ │ │ │ disas_set_insn_syndrome │ │ │ │ gen_pc_plus_diff │ │ │ │ get_a32_user_mem_index │ │ │ │ extract32 │ │ │ │ gen_exception_internal │ │ │ │ arm_check_ss_active │ │ │ │ gen_jmp_tb │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,461 +12,461 @@ │ │ │ │ ldr r1, [pc, #24] @ 27f714 │ │ │ │ ldr r0, [pc, #24] @ 27f718 │ │ │ │ ldr r2, [pc, #24] @ 27f71c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r8, r7, ip, lsl #25 │ │ │ │ - @ instruction: 0x009344b0 │ │ │ │ - addseq r4, r3, r4, asr #9 │ │ │ │ + adceq r8, r7, ip, lsr #25 │ │ │ │ + @ instruction: 0x009344d0 │ │ │ │ + addseq r4, r3, r4, ror #9 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f750 │ │ │ │ ldr r1, [pc, #24] @ 27f754 │ │ │ │ ldr r0, [pc, #24] @ 27f758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r9, r7, r8, lsr #18 │ │ │ │ - addseq r6, r3, r8, lsr #8 │ │ │ │ - addseq r6, r3, r0, asr #8 │ │ │ │ + adceq r9, r7, r8, asr #18 │ │ │ │ + addseq r6, r3, r8, asr #8 │ │ │ │ + addseq r6, r3, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f78c │ │ │ │ ldr r1, [pc, #24] @ 27f790 │ │ │ │ ldr r0, [pc, #24] @ 27f794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r9, r7, ip, lsl sl │ │ │ │ - addseq r6, r3, r8, asr #15 │ │ │ │ - @ instruction: 0x009367d4 │ │ │ │ + adceq r9, r7, ip, lsr sl │ │ │ │ + addseq r6, r3, r8, ror #15 │ │ │ │ + @ instruction: 0x009367f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f7c8 │ │ │ │ ldr r1, [pc, #24] @ 27f7cc │ │ │ │ ldr r0, [pc, #24] @ 27f7d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq fp, r7, r0, lsr #9 │ │ │ │ - addseq r7, r3, ip, lsr #9 │ │ │ │ - @ instruction: 0x009374bc │ │ │ │ + adceq fp, r7, r0, asr #9 │ │ │ │ + addseq r7, r3, ip, asr #9 │ │ │ │ + @ instruction: 0x009374dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f808 │ │ │ │ ldr r1, [pc, #28] @ 27f80c │ │ │ │ ldr r0, [pc, #28] @ 27f810 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r9, fp, r4, ror #14 │ │ │ │ - @ instruction: 0x00939ff0 │ │ │ │ - @ instruction: 0x00939ffc │ │ │ │ + adceq r9, fp, r4, lsl #15 │ │ │ │ + addseq sl, r3, r0, lsl r0 │ │ │ │ + addseq sl, r3, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f848 │ │ │ │ ldr r1, [pc, #28] @ 27f84c │ │ │ │ ldr r0, [pc, #28] @ 27f850 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq fp, fp, r0, lsl #16 │ │ │ │ - umullseq sp, r3, r4, sl │ │ │ │ - addseq sp, r3, r4, lsr #21 │ │ │ │ + adceq fp, fp, r0, lsr #16 │ │ │ │ + @ instruction: 0x0093dab4 │ │ │ │ + addseq sp, r3, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f884 │ │ │ │ ldr r1, [pc, #24] @ 27f888 │ │ │ │ ldr r0, [pc, #24] @ 27f88c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq fp, fp, r0, asr r8 │ │ │ │ - addseq sp, r3, r4, ror ip │ │ │ │ - addseq sp, r3, r8, lsl #25 │ │ │ │ + adceq fp, fp, r0, ror r8 │ │ │ │ + umullseq sp, r3, r4, ip │ │ │ │ + addseq sp, r3, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f8c4 │ │ │ │ ldr r1, [pc, #28] @ 27f8c8 │ │ │ │ ldr r0, [pc, #28] @ 27f8cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, fp, r8, asr #13 │ │ │ │ - addseq r6, r4, r8, lsr r1 │ │ │ │ - addseq r6, r4, ip, asr #2 │ │ │ │ + adceq lr, fp, r8, ror #13 │ │ │ │ + addseq r6, r4, r8, asr r1 │ │ │ │ + addseq r6, r4, ip, ror #2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f908 │ │ │ │ ldr r1, [pc, #28] @ 27f90c │ │ │ │ ldr r0, [pc, #28] @ 27f910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, fp, r4, lsl #13 │ │ │ │ - ldrsheq r6, [r4], r4 │ │ │ │ - addseq r6, r4, r8, lsl #2 │ │ │ │ + adceq lr, fp, r4, lsr #13 │ │ │ │ + addseq r6, r4, r4, lsl r1 │ │ │ │ + addseq r6, r4, r8, lsr #2 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f94c │ │ │ │ ldr r1, [pc, #28] @ 27f950 │ │ │ │ ldr r0, [pc, #28] @ 27f954 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq pc, fp, ip, lsl #23 │ │ │ │ - ldrheq r6, [r4], r0 │ │ │ │ - addseq r6, r4, r4, asr #1 │ │ │ │ + adceq pc, fp, ip, lsr #23 │ │ │ │ + ldrsbeq r6, [r4], r0 │ │ │ │ + addseq r6, r4, r4, ror #1 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f990 │ │ │ │ ldr r1, [pc, #28] @ 27f994 │ │ │ │ ldr r0, [pc, #28] @ 27f998 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f99c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq pc, fp, r8, asr #22 │ │ │ │ - addseq r6, r4, ip, rrx │ │ │ │ - addseq r9, r4, r8, asr ip │ │ │ │ + adceq pc, fp, r8, ror #22 │ │ │ │ + addseq r6, r4, ip, lsl #1 │ │ │ │ + addseq r9, r4, r8, ror ip │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f9d0 │ │ │ │ ldr r1, [pc, #24] @ 27f9d4 │ │ │ │ ldr r0, [pc, #24] @ 27f9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r0, ip, r8, ror r1 │ │ │ │ - addseq fp, r4, r4, ror #27 │ │ │ │ - @ instruction: 0x0094bdf4 │ │ │ │ + umlaleq r0, ip, r8, r1 │ │ │ │ + addseq fp, r4, r4, lsl #28 │ │ │ │ + addseq fp, r4, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fa0c │ │ │ │ ldr r1, [pc, #24] @ 27fa10 │ │ │ │ ldr r0, [pc, #24] @ 27fa14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq r0, [ip], r0 @ │ │ │ │ - addseq ip, r4, r0, lsl #13 │ │ │ │ - addseq ip, r4, ip, lsl #13 │ │ │ │ + adceq r0, ip, r0, lsl r4 │ │ │ │ + addseq ip, r4, r0, lsr #13 │ │ │ │ + addseq ip, r4, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa4c │ │ │ │ ldr r1, [pc, #28] @ 27fa50 │ │ │ │ ldr r0, [pc, #28] @ 27fa54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fa58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq r0, ip, ip, r9 │ │ │ │ - addseq pc, r4, ip, lsr #19 │ │ │ │ - addseq pc, r4, r0, lsl #28 │ │ │ │ + @ instruction: 0x00ac09bc │ │ │ │ + addseq pc, r4, ip, asr #19 │ │ │ │ + addseq pc, r4, r0, lsr #28 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa90 │ │ │ │ ldr r1, [pc, #28] @ 27fa94 │ │ │ │ ldr r0, [pc, #28] @ 27fa98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r0, ip, ip, ror pc │ │ │ │ - addseq pc, r4, r4, ror ip @ │ │ │ │ - addseq pc, r4, r8, lsl #25 │ │ │ │ + umlaleq r0, ip, ip, pc @ │ │ │ │ + umullseq pc, r4, r4, ip @ │ │ │ │ + addseq pc, r4, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fad0 │ │ │ │ ldr r1, [pc, #28] @ 27fad4 │ │ │ │ ldr r0, [pc, #28] @ 27fad8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fadc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r8, asr #32 │ │ │ │ - addseq r5, r4, ip, lsr #30 │ │ │ │ - addseq r5, r4, r0, asr #30 │ │ │ │ + adceq r1, ip, r8, rrx │ │ │ │ + addseq r5, r4, ip, asr #30 │ │ │ │ + addseq r5, r4, r0, ror #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb14 │ │ │ │ ldr r1, [pc, #28] @ 27fb18 │ │ │ │ ldr r0, [pc, #28] @ 27fb1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r8, ror #3 │ │ │ │ - addseq r5, r4, r8, ror #29 │ │ │ │ - @ instruction: 0x00945efc │ │ │ │ + adceq r2, ip, r8, lsl #4 │ │ │ │ + addseq r5, r4, r8, lsl #30 │ │ │ │ + addseq r5, r4, ip, lsl pc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb58 │ │ │ │ ldr r1, [pc, #28] @ 27fb5c │ │ │ │ ldr r0, [pc, #28] @ 27fb60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r4, lsr #3 │ │ │ │ - addseq r5, r4, r4, lsr #29 │ │ │ │ - @ instruction: 0x00945eb8 │ │ │ │ + adceq r2, ip, r4, asr #3 │ │ │ │ + addseq r5, r4, r4, asr #29 │ │ │ │ + @ instruction: 0x00945ed8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb9c │ │ │ │ ldr r1, [pc, #28] @ 27fba0 │ │ │ │ ldr r0, [pc, #28] @ 27fba4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r0, ror #2 │ │ │ │ - addseq r5, r4, r0, ror #28 │ │ │ │ - @ instruction: 0x0094beb4 │ │ │ │ + adceq r2, ip, r0, lsl #3 │ │ │ │ + addseq r5, r4, r0, lsl #29 │ │ │ │ + @ instruction: 0x0094bed4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fbe0 │ │ │ │ ldr r1, [pc, #28] @ 27fbe4 │ │ │ │ ldr r0, [pc, #28] @ 27fbe8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fbec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac2eb8 │ │ │ │ - addseq r5, r4, ip, lsl lr │ │ │ │ - addseq r5, r4, r0, lsr lr │ │ │ │ + ldrdeq r2, [ip], r8 @ │ │ │ │ + addseq r5, r4, ip, lsr lr │ │ │ │ + addseq r5, r4, r0, asr lr │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc24 │ │ │ │ ldr r1, [pc, #28] @ 27fc28 │ │ │ │ ldr r0, [pc, #28] @ 27fc2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, rrx │ │ │ │ - @ instruction: 0x00945dd8 │ │ │ │ - addseq r5, r4, ip, ror #27 │ │ │ │ + adceq r3, ip, ip, lsl #1 │ │ │ │ + @ instruction: 0x00945df8 │ │ │ │ + addseq r5, r4, ip, lsl #28 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc68 │ │ │ │ ldr r1, [pc, #28] @ 27fc6c │ │ │ │ ldr r0, [pc, #28] @ 27fc70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, ror r1 │ │ │ │ - umullseq r5, r4, r4, sp │ │ │ │ - addseq r5, r4, r8, lsr #27 │ │ │ │ + umlaleq r3, ip, ip, r1 │ │ │ │ + @ instruction: 0x00945db4 │ │ │ │ + addseq r5, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fcac │ │ │ │ ldr r1, [pc, #28] @ 27fcb0 │ │ │ │ ldr r0, [pc, #28] @ 27fcb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, lsr r1 │ │ │ │ - addseq r5, r4, r0, asr sp │ │ │ │ - addseq fp, r4, r4, lsr #27 │ │ │ │ + adceq r3, ip, r8, asr r1 │ │ │ │ + addseq r5, r4, r0, ror sp │ │ │ │ + addseq fp, r4, r4, asr #27 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fcf0 │ │ │ │ ldr r1, [pc, #28] @ 27fcf4 │ │ │ │ ldr r0, [pc, #28] @ 27fcf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq r3, [ip], r4 @ │ │ │ │ - addseq r5, r4, ip, lsl #26 │ │ │ │ - addseq r5, r4, r0, lsr #26 │ │ │ │ + adceq r3, ip, r4, lsl r1 │ │ │ │ + addseq r5, r4, ip, lsr #26 │ │ │ │ + addseq r5, r4, r0, asr #26 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd34 │ │ │ │ ldr r1, [pc, #28] @ 27fd38 │ │ │ │ ldr r0, [pc, #28] @ 27fd3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, lsl #3 │ │ │ │ - addseq r5, r4, r8, asr #25 │ │ │ │ - @ instruction: 0x00945cdc │ │ │ │ + adceq r3, ip, r8, lsr #3 │ │ │ │ + addseq r5, r4, r8, ror #25 │ │ │ │ + @ instruction: 0x00945cfc │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd78 │ │ │ │ ldr r1, [pc, #28] @ 27fd7c │ │ │ │ ldr r0, [pc, #28] @ 27fd80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r0, lsr #4 │ │ │ │ - addseq r5, r4, r4, lsl #25 │ │ │ │ - umullseq r5, r4, r8, ip │ │ │ │ + adceq r3, ip, r0, asr #4 │ │ │ │ + addseq r5, r4, r4, lsr #25 │ │ │ │ + @ instruction: 0x00945cb8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fdbc │ │ │ │ ldr r1, [pc, #28] @ 27fdc0 │ │ │ │ ldr r0, [pc, #28] @ 27fdc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fdc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [ip], ip @ │ │ │ │ - addseq r5, r4, r0, asr #24 │ │ │ │ - addseq r5, r4, r4, asr ip │ │ │ │ + strdeq r3, [ip], ip @ │ │ │ │ + addseq r5, r4, r0, ror #24 │ │ │ │ + addseq r5, r4, r4, ror ip │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe00 │ │ │ │ ldr r1, [pc, #28] @ 27fe04 │ │ │ │ ldr r0, [pc, #28] @ 27fe08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, asr r4 │ │ │ │ - @ instruction: 0x00945bfc │ │ │ │ - addseq r5, r4, r0, lsl ip │ │ │ │ + adceq r3, ip, ip, ror r4 │ │ │ │ + addseq r5, r4, ip, lsl ip │ │ │ │ + addseq r5, r4, r0, lsr ip │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 27fe48 │ │ │ │ ldr r1, [pc, #32] @ 27fe4c │ │ │ │ @@ -474,1837 +474,1837 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ ldr r2, [pc, #24] @ 27fe54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq r3, [ip], ip @ │ │ │ │ - @ instruction: 0x00945bb4 │ │ │ │ - addseq r5, r4, r8, asr #23 │ │ │ │ + adceq r3, ip, ip, lsl r5 │ │ │ │ + @ instruction: 0x00945bd4 │ │ │ │ + addseq r5, r4, r8, ror #23 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe8c │ │ │ │ ldr r1, [pc, #28] @ 27fe90 │ │ │ │ ldr r0, [pc, #28] @ 27fe94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac34b4 │ │ │ │ - addseq r5, r4, r0, ror fp │ │ │ │ - addseq r5, r4, r4, lsl #23 │ │ │ │ + ldrdeq r3, [ip], r4 @ │ │ │ │ + umullseq r5, r4, r0, fp │ │ │ │ + addseq r5, r4, r4, lsr #23 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fed0 │ │ │ │ ldr r1, [pc, #28] @ 27fed4 │ │ │ │ ldr r0, [pc, #28] @ 27fed8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fedc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq r5, ip, r0, r9 │ │ │ │ - addseq r5, r4, ip, lsr #22 │ │ │ │ - addseq r5, r4, r0, asr #22 │ │ │ │ + @ instruction: 0x00ac59b0 │ │ │ │ + addseq r5, r4, ip, asr #22 │ │ │ │ + addseq r5, r4, r0, ror #22 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff14 │ │ │ │ ldr r1, [pc, #28] @ 27ff18 │ │ │ │ ldr r0, [pc, #28] @ 27ff1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r5, ip, r8, lsl ip │ │ │ │ - addseq r5, r4, r8, ror #21 │ │ │ │ - @ instruction: 0x00945afc │ │ │ │ + adceq r5, ip, r8, lsr ip │ │ │ │ + addseq r5, r4, r8, lsl #22 │ │ │ │ + addseq r5, r4, ip, lsl fp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27ff54 │ │ │ │ ldr r1, [pc, #24] @ 27ff58 │ │ │ │ ldr r0, [pc, #24] @ 27ff5c │ │ │ │ ldr r2, [pc, #24] @ 27ff60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r5, ip, r0, lsr #25 │ │ │ │ - addseq r5, r4, r4, lsr #21 │ │ │ │ - @ instruction: 0x00945ab8 │ │ │ │ + adceq r5, ip, r0, asr #25 │ │ │ │ + addseq r5, r4, r4, asr #21 │ │ │ │ + @ instruction: 0x00945ad8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27ff94 │ │ │ │ ldr r1, [pc, #24] @ 27ff98 │ │ │ │ ldr r0, [pc, #24] @ 27ff9c │ │ │ │ ldr r2, [pc, #24] @ 27ffa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r4, asr #1 │ │ │ │ - addseq r5, r4, r4, ror #20 │ │ │ │ - addseq r5, r4, r8, ror sl │ │ │ │ + adceq r6, ip, r4, ror #1 │ │ │ │ + addseq r5, r4, r4, lsl #21 │ │ │ │ + umullseq r5, r4, r8, sl │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ffd8 │ │ │ │ ldr r1, [pc, #28] @ 27ffdc │ │ │ │ ldr r0, [pc, #28] @ 27ffe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ffe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, lsl #1 │ │ │ │ - addseq r5, r4, r4, lsr #20 │ │ │ │ - addseq r5, r4, r8, lsr sl │ │ │ │ + adceq r6, ip, r8, lsr #1 │ │ │ │ + addseq r5, r4, r4, asr #20 │ │ │ │ + addseq r5, r4, r8, asr sl │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28001c │ │ │ │ ldr r1, [pc, #28] @ 280020 │ │ │ │ ldr r0, [pc, #28] @ 280024 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280028 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq r6, [ip], ip @ │ │ │ │ - addseq r5, r4, r0, ror #19 │ │ │ │ - addseq fp, r4, r4, lsr sl │ │ │ │ + adceq r6, ip, ip, lsl r4 │ │ │ │ + addseq r5, r4, r0, lsl #20 │ │ │ │ + addseq fp, r4, r4, asr sl │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28005c │ │ │ │ ldr r1, [pc, #24] @ 280060 │ │ │ │ ldr r0, [pc, #24] @ 280064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, ip, asr #23 │ │ │ │ - addseq pc, r4, r4, lsr #13 │ │ │ │ - @ instruction: 0x0094f6b8 │ │ │ │ + adceq r6, ip, ip, ror #23 │ │ │ │ + addseq pc, r4, r4, asr #13 │ │ │ │ + @ instruction: 0x0094f6d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28009c │ │ │ │ ldr r1, [pc, #28] @ 2800a0 │ │ │ │ ldr r0, [pc, #28] @ 2800a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq r6, ip, r0, fp │ │ │ │ - addseq pc, r4, r8, ror #12 │ │ │ │ - @ instruction: 0x0094f6b8 │ │ │ │ + @ instruction: 0x00ac6bb0 │ │ │ │ + addseq pc, r4, r8, lsl #13 │ │ │ │ + @ instruction: 0x0094f6d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800dc │ │ │ │ ldr r1, [pc, #28] @ 2800e0 │ │ │ │ ldr r0, [pc, #28] @ 2800e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r0, asr fp │ │ │ │ - addseq pc, r4, r8, lsr #12 │ │ │ │ - addseq pc, r4, r8, ror r6 @ │ │ │ │ + adceq r6, ip, r0, ror fp │ │ │ │ + addseq pc, r4, r8, asr #12 │ │ │ │ + umullseq pc, r4, r8, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28011c │ │ │ │ ldr r1, [pc, #28] @ 280120 │ │ │ │ ldr r0, [pc, #28] @ 280124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, ror #28 │ │ │ │ - addseq pc, r4, r8, ror #11 │ │ │ │ - @ instruction: 0x0094f5fc │ │ │ │ + adceq r6, ip, r8, lsl #29 │ │ │ │ + addseq pc, r4, r8, lsl #12 │ │ │ │ + addseq pc, r4, ip, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28015c │ │ │ │ ldr r1, [pc, #28] @ 280160 │ │ │ │ ldr r0, [pc, #28] @ 280164 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, lsr #28 │ │ │ │ - addseq r2, r6, r0, lsl #9 │ │ │ │ - addseq r2, r6, r4, ror #9 │ │ │ │ + adceq r6, ip, r8, asr #28 │ │ │ │ + addseq r2, r6, r0, lsr #9 │ │ │ │ + addseq r2, r6, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801a0 │ │ │ │ ldr r1, [pc, #28] @ 2801a4 │ │ │ │ ldr r0, [pc, #28] @ 2801a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsl #7 │ │ │ │ - addseq r3, r6, r8, lsl r3 │ │ │ │ - addseq r3, r6, r8, lsr #7 │ │ │ │ + adceq r7, ip, r0, lsr #7 │ │ │ │ + addseq r3, r6, r8, lsr r3 │ │ │ │ + addseq r3, r6, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801e0 │ │ │ │ ldr r1, [pc, #28] @ 2801e4 │ │ │ │ ldr r0, [pc, #28] @ 2801e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, ror #20 │ │ │ │ - addseq r5, r4, ip, lsl r8 │ │ │ │ - addseq r5, r4, r0, lsr r8 │ │ │ │ + adceq r7, ip, r0, lsl #21 │ │ │ │ + addseq r5, r4, ip, lsr r8 │ │ │ │ + addseq r5, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280224 │ │ │ │ ldr r1, [pc, #28] @ 280228 │ │ │ │ ldr r0, [pc, #28] @ 28022c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq ip, ip, r4, ror #10 │ │ │ │ - @ instruction: 0x009457d8 │ │ │ │ - addseq r5, r4, ip, ror #15 │ │ │ │ + adceq ip, ip, r4, lsl #11 │ │ │ │ + @ instruction: 0x009457f8 │ │ │ │ + addseq r5, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280268 │ │ │ │ ldr r1, [pc, #28] @ 28026c │ │ │ │ ldr r0, [pc, #28] @ 280270 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq sp, ip, ip, lsr sl │ │ │ │ - umullseq r5, r4, r4, r7 │ │ │ │ - addseq r5, r4, r8, lsr #15 │ │ │ │ + adceq sp, ip, ip, asr sl │ │ │ │ + @ instruction: 0x009457b4 │ │ │ │ + addseq r5, r4, r8, asr #15 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802ac │ │ │ │ ldr r1, [pc, #28] @ 2802b0 │ │ │ │ ldr r0, [pc, #28] @ 2802b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq sp, ip, r8, fp │ │ │ │ - addseq r8, r6, r4, ror #19 │ │ │ │ - @ instruction: 0x009689f8 │ │ │ │ + @ instruction: 0x00acdbb8 │ │ │ │ + addseq r8, r6, r4, lsl #20 │ │ │ │ + addseq r8, r6, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802ec │ │ │ │ ldr r1, [pc, #28] @ 2802f0 │ │ │ │ ldr r0, [pc, #28] @ 2802f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2802f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r4, ror #6 │ │ │ │ - addseq r5, r4, r0, lsl r7 │ │ │ │ - addseq r5, r4, r4, lsr #14 │ │ │ │ + adceq lr, ip, r4, lsl #7 │ │ │ │ + addseq r5, r4, r0, lsr r7 │ │ │ │ + addseq r5, r4, r4, asr #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280330 │ │ │ │ ldr r1, [pc, #28] @ 280334 │ │ │ │ ldr r0, [pc, #28] @ 280338 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28033c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r4, asr #11 │ │ │ │ - addseq r5, r4, ip, asr #13 │ │ │ │ - addseq r5, r4, r0, ror #13 │ │ │ │ + adceq lr, ip, r4, ror #11 │ │ │ │ + addseq r5, r4, ip, ror #13 │ │ │ │ + addseq r5, r4, r0, lsl #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280374 │ │ │ │ ldr r1, [pc, #28] @ 280378 │ │ │ │ ldr r0, [pc, #28] @ 28037c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r8, lsr #22 │ │ │ │ - addseq fp, r6, ip, lsr sl │ │ │ │ - addseq fp, r6, ip, asr #20 │ │ │ │ + adceq lr, ip, r8, asr #22 │ │ │ │ + addseq fp, r6, ip, asr sl │ │ │ │ + addseq fp, r6, ip, ror #20 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803b8 │ │ │ │ ldr r1, [pc, #28] @ 2803bc │ │ │ │ ldr r0, [pc, #28] @ 2803c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2803c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r0, lsr #27 │ │ │ │ - addseq r5, r4, r4, asr #12 │ │ │ │ - addseq r5, r4, r8, asr r6 │ │ │ │ + adceq lr, ip, r0, asr #27 │ │ │ │ + addseq r5, r4, r4, ror #12 │ │ │ │ + addseq r5, r4, r8, ror r6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803fc │ │ │ │ ldr r1, [pc, #28] @ 280400 │ │ │ │ ldr r0, [pc, #28] @ 280404 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, ip, asr sp │ │ │ │ - addseq r5, r4, r0, lsl #12 │ │ │ │ - addseq r5, r4, r4, lsl r6 │ │ │ │ + adceq lr, ip, ip, ror sp │ │ │ │ + addseq r5, r4, r0, lsr #12 │ │ │ │ + addseq r5, r4, r4, lsr r6 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280440 │ │ │ │ ldr r1, [pc, #28] @ 280444 │ │ │ │ ldr r0, [pc, #28] @ 280448 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28044c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r8, asr #22 │ │ │ │ - addseq pc, r6, r8, ror #25 │ │ │ │ - addseq pc, r6, r4, lsl #26 │ │ │ │ + adceq r3, sp, r8, ror #22 │ │ │ │ + addseq pc, r6, r8, lsl #26 │ │ │ │ + addseq pc, r6, r4, lsr #26 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280484 │ │ │ │ ldr r1, [pc, #28] @ 280488 │ │ │ │ ldr r0, [pc, #28] @ 28048c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r4, lsl #22 │ │ │ │ - addseq pc, r6, r4, lsr #25 │ │ │ │ - addseq pc, r6, r0, asr #25 │ │ │ │ + adceq r3, sp, r4, lsr #22 │ │ │ │ + addseq pc, r6, r4, asr #25 │ │ │ │ + addseq pc, r6, r0, ror #25 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2804c8 │ │ │ │ ldr r1, [pc, #28] @ 2804cc │ │ │ │ ldr r0, [pc, #28] @ 2804d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r0, asr #21 │ │ │ │ - addseq pc, r6, r4, ror #24 │ │ │ │ - addseq pc, r6, r0, lsr #25 │ │ │ │ + adceq r3, sp, r0, ror #21 │ │ │ │ + addseq pc, r6, r4, lsl #25 │ │ │ │ + addseq pc, r6, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280508 │ │ │ │ ldr r1, [pc, #28] @ 28050c │ │ │ │ ldr r0, [pc, #28] @ 280510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r0, lsl #21 │ │ │ │ - addseq pc, r6, r0, lsr #24 │ │ │ │ - addseq pc, r6, ip, ror ip @ │ │ │ │ + adceq r3, sp, r0, lsr #21 │ │ │ │ + addseq pc, r6, r0, asr #24 │ │ │ │ + umullseq pc, r6, ip, ip @ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280548 │ │ │ │ ldr r1, [pc, #24] @ 28054c │ │ │ │ ldr r0, [pc, #24] @ 280550 │ │ │ │ ldr r2, [pc, #24] @ 280554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, lr, r0, lsr #20 │ │ │ │ - addseq r1, r7, r0, lsr #16 │ │ │ │ - adceq r4, r6, r0, asr #5 │ │ │ │ + adceq r1, lr, r0, asr #20 │ │ │ │ + addseq r1, r7, r0, asr #16 │ │ │ │ + adceq r4, r6, r0, ror #5 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280588 │ │ │ │ ldr r1, [pc, #24] @ 28058c │ │ │ │ ldr r0, [pc, #24] @ 280590 │ │ │ │ ldr r2, [pc, #24] @ 280594 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, lr, r0, asr lr │ │ │ │ - addseq r4, r7, r0, ror r1 │ │ │ │ - addseq r4, r7, r4, lsl #3 │ │ │ │ + adceq r1, lr, r0, ror lr │ │ │ │ + umullseq r4, r7, r0, r1 │ │ │ │ + addseq r4, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2805cc │ │ │ │ ldr r1, [pc, #28] @ 2805d0 │ │ │ │ ldr r0, [pc, #28] @ 2805d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2805d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r1, r4, lsr #17 │ │ │ │ - addseq r5, r4, r0, lsr r4 │ │ │ │ - addseq r5, r4, r4, asr #8 │ │ │ │ + adcseq sp, r1, r4, asr #17 │ │ │ │ + addseq r5, r4, r0, asr r4 │ │ │ │ + addseq r5, r4, r4, ror #8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280610 │ │ │ │ ldr r1, [pc, #28] @ 280614 │ │ │ │ ldr r0, [pc, #28] @ 280618 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28061c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r1, r8, lsr #27 │ │ │ │ - addseq r5, r4, ip, ror #7 │ │ │ │ - addseq r5, r4, r0, lsl #8 │ │ │ │ + adcseq sp, r1, r8, asr #27 │ │ │ │ + addseq r5, r4, ip, lsl #8 │ │ │ │ + addseq r5, r4, r0, lsr #8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280654 │ │ │ │ ldr r1, [pc, #28] @ 280658 │ │ │ │ ldr r0, [pc, #28] @ 28065c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r0, asr r9 @ │ │ │ │ - addseq ip, r4, ip, lsl #4 │ │ │ │ - addseq ip, r4, r0, lsr #4 │ │ │ │ + adcseq pc, r1, r0, ror r9 @ │ │ │ │ + addseq ip, r4, ip, lsr #4 │ │ │ │ + addseq ip, r4, r0, asr #4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280698 │ │ │ │ ldr r1, [pc, #28] @ 28069c │ │ │ │ ldr r0, [pc, #28] @ 2806a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, ip, lsl #18 │ │ │ │ - addseq lr, r7, ip, asr #11 │ │ │ │ - @ instruction: 0x0097e5d8 │ │ │ │ + adcseq pc, r1, ip, lsr #18 │ │ │ │ + addseq lr, r7, ip, ror #11 │ │ │ │ + @ instruction: 0x0097e5f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2806d8 │ │ │ │ ldr r1, [pc, #28] @ 2806dc │ │ │ │ ldr r0, [pc, #28] @ 2806e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2806e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, ip, asr #17 │ │ │ │ - addseq lr, r7, r8, lsl #11 │ │ │ │ - addseq lr, r7, ip, lsr #11 │ │ │ │ + adcseq pc, r1, ip, ror #17 │ │ │ │ + addseq lr, r7, r8, lsr #11 │ │ │ │ + addseq lr, r7, ip, asr #11 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28071c │ │ │ │ ldr r1, [pc, #28] @ 280720 │ │ │ │ ldr r0, [pc, #28] @ 280724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, lsl #17 │ │ │ │ - addseq lr, r7, r8, asr #10 │ │ │ │ - addseq lr, r7, r8, lsl #11 │ │ │ │ + adcseq pc, r1, r8, lsr #17 │ │ │ │ + addseq lr, r7, r8, ror #10 │ │ │ │ + addseq lr, r7, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28075c │ │ │ │ ldr r1, [pc, #28] @ 280760 │ │ │ │ ldr r0, [pc, #28] @ 280764 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, asr #16 │ │ │ │ - addseq sp, r7, r4, lsr pc │ │ │ │ - addseq lr, r7, r8, ror r5 │ │ │ │ + adcseq pc, r1, r8, ror #16 │ │ │ │ + addseq sp, r7, r4, asr pc │ │ │ │ + umullseq lr, r7, r8, r5 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807a0 │ │ │ │ ldr r1, [pc, #28] @ 2807a4 │ │ │ │ ldr r0, [pc, #28] @ 2807a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r4, lsl #16 │ │ │ │ - @ instruction: 0x0097def0 │ │ │ │ - addseq lr, r7, r4, lsr r5 │ │ │ │ + adcseq pc, r1, r4, lsr #16 │ │ │ │ + addseq sp, r7, r0, lsl pc │ │ │ │ + addseq lr, r7, r4, asr r5 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807e4 │ │ │ │ ldr r1, [pc, #28] @ 2807e8 │ │ │ │ ldr r0, [pc, #28] @ 2807ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r0, asr #15 │ │ │ │ - addseq sp, r7, ip, lsr #29 │ │ │ │ - addseq lr, r7, r0, lsl r5 │ │ │ │ + adcseq pc, r1, r0, ror #15 │ │ │ │ + addseq sp, r7, ip, asr #29 │ │ │ │ + addseq lr, r7, r0, lsr r5 │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280828 │ │ │ │ ldr r1, [pc, #28] @ 28082c │ │ │ │ ldr r0, [pc, #28] @ 280830 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r8, asr #23 │ │ │ │ - addseq lr, r7, ip, lsr r4 │ │ │ │ - addseq lr, r7, r8, asr #8 │ │ │ │ + adcseq r1, r2, r8, ror #23 │ │ │ │ + addseq lr, r7, ip, asr r4 │ │ │ │ + addseq lr, r7, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280868 │ │ │ │ ldr r1, [pc, #28] @ 28086c │ │ │ │ ldr r0, [pc, #28] @ 280870 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r8, lsl #23 │ │ │ │ - @ instruction: 0x0097e3f8 │ │ │ │ - addseq lr, r7, ip, lsl r4 │ │ │ │ + adcseq r1, r2, r8, lsr #23 │ │ │ │ + addseq lr, r7, r8, lsl r4 │ │ │ │ + addseq lr, r7, ip, lsr r4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808ac │ │ │ │ ldr r1, [pc, #28] @ 2808b0 │ │ │ │ ldr r0, [pc, #28] @ 2808b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2808b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r4, rrx │ │ │ │ - addseq r5, r4, r0, asr r1 │ │ │ │ - addseq r5, r4, r4, ror #2 │ │ │ │ + adcseq r2, r2, r4, lsl #1 │ │ │ │ + addseq r5, r4, r0, ror r1 │ │ │ │ + addseq r5, r4, r4, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808f0 │ │ │ │ ldr r1, [pc, #28] @ 2808f4 │ │ │ │ ldr r0, [pc, #28] @ 2808f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r8, asr r4 │ │ │ │ - addseq lr, r4, r4, lsl lr │ │ │ │ - addseq lr, r4, r8, lsr #28 │ │ │ │ + adcseq r2, r2, r8, ror r4 │ │ │ │ + addseq lr, r4, r4, lsr lr │ │ │ │ + addseq lr, r4, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280930 │ │ │ │ ldr r1, [pc, #28] @ 280934 │ │ │ │ ldr r0, [pc, #28] @ 280938 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28093c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r8, lsl r4 │ │ │ │ - addseq r7, r8, r8, lsr sp │ │ │ │ - addseq r7, r8, r4, ror #27 │ │ │ │ + adcseq r2, r2, r8, lsr r4 │ │ │ │ + addseq r7, r8, r8, asr sp │ │ │ │ + addseq r7, r8, r4, lsl #28 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280974 │ │ │ │ ldr r1, [pc, #28] @ 280978 │ │ │ │ ldr r0, [pc, #28] @ 28097c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r2, r0, ror #23 │ │ │ │ - addseq fp, r8, r8, lsl r5 │ │ │ │ - addseq fp, r8, r8, lsr #10 │ │ │ │ + adcseq r3, r2, r0, lsl #24 │ │ │ │ + addseq fp, r8, r8, lsr r5 │ │ │ │ + addseq fp, r8, r8, asr #10 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809b8 │ │ │ │ ldr r1, [pc, #28] @ 2809bc │ │ │ │ ldr r0, [pc, #28] @ 2809c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r5, r2, r8, ror #8 │ │ │ │ - @ instruction: 0x009974d0 │ │ │ │ - @ instruction: 0x009974d8 │ │ │ │ + adcseq r5, r2, r8, lsl #9 │ │ │ │ + @ instruction: 0x009974f0 │ │ │ │ + @ instruction: 0x009974f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809f8 │ │ │ │ ldr r1, [pc, #28] @ 2809fc │ │ │ │ ldr r0, [pc, #28] @ 280a00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, ip, asr #9 │ │ │ │ - addseq r5, r4, r4 │ │ │ │ - addseq r5, r4, r8, lsl r0 │ │ │ │ + adcseq r7, r2, ip, ror #9 │ │ │ │ + addseq r5, r4, r4, lsr #32 │ │ │ │ + addseq r5, r4, r8, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a3c │ │ │ │ ldr r1, [pc, #28] @ 280a40 │ │ │ │ ldr r0, [pc, #28] @ 280a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, r8, ror #17 │ │ │ │ - addseq sp, r9, r8, lsr #7 │ │ │ │ - @ instruction: 0x0099d3bc │ │ │ │ + adcseq r7, r2, r8, lsl #18 │ │ │ │ + addseq sp, r9, r8, asr #7 │ │ │ │ + @ instruction: 0x0099d3dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a7c │ │ │ │ ldr r1, [pc, #28] @ 280a80 │ │ │ │ ldr r0, [pc, #28] @ 280a84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b27ab0 │ │ │ │ - addseq r4, r4, r0, lsl #31 │ │ │ │ - @ instruction: 0x0094afd4 │ │ │ │ + @ instruction: 0x00b27ad0 │ │ │ │ + addseq r4, r4, r0, lsr #31 │ │ │ │ + @ instruction: 0x0094aff4 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ac0 │ │ │ │ ldr r1, [pc, #28] @ 280ac4 │ │ │ │ ldr r0, [pc, #28] @ 280ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280acc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b27cb4 │ │ │ │ - addseq r4, r4, ip, lsr pc │ │ │ │ - addseq r4, r4, r0, asr pc │ │ │ │ + @ instruction: 0x00b27cd4 │ │ │ │ + addseq r4, r4, ip, asr pc │ │ │ │ + addseq r4, r4, r0, ror pc │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b04 │ │ │ │ ldr r1, [pc, #28] @ 280b08 │ │ │ │ ldr r0, [pc, #28] @ 280b0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280b10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, r0, ror ip │ │ │ │ - @ instruction: 0x00944ef8 │ │ │ │ - addseq r4, r4, ip, lsl #30 │ │ │ │ + umlalseq r7, r2, r0, ip │ │ │ │ + addseq r4, r4, r8, lsl pc │ │ │ │ + addseq r4, r4, ip, lsr #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280b44 │ │ │ │ ldr r1, [pc, #24] @ 280b48 │ │ │ │ ldr r0, [pc, #24] @ 280b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, r4, ror #1 │ │ │ │ - umullseq r0, sl, r0, r3 │ │ │ │ - addseq r0, sl, r4, lsr #7 │ │ │ │ + adcseq r9, r2, r4, lsl #2 │ │ │ │ + @ instruction: 0x009a03b0 │ │ │ │ + addseq r0, sl, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b84 │ │ │ │ ldr r1, [pc, #28] @ 280b88 │ │ │ │ ldr r0, [pc, #28] @ 280b8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, ip, ror #2 │ │ │ │ - addseq r0, sl, r4, lsl #25 │ │ │ │ - addseq r0, sl, r0, lsl #26 │ │ │ │ + adcseq r9, r2, ip, lsl #3 │ │ │ │ + addseq r0, sl, r4, lsr #25 │ │ │ │ + addseq r0, sl, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280bc4 │ │ │ │ ldr r1, [pc, #28] @ 280bc8 │ │ │ │ ldr r0, [pc, #28] @ 280bcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq fp, r2, r8, rrx │ │ │ │ - addseq sp, sl, r8, lsr #7 │ │ │ │ - @ instruction: 0x009ad3b8 │ │ │ │ + adcseq fp, r2, r8, lsl #1 │ │ │ │ + addseq sp, sl, r8, asr #7 │ │ │ │ + @ instruction: 0x009ad3d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c04 │ │ │ │ ldr r1, [pc, #28] @ 280c08 │ │ │ │ ldr r0, [pc, #28] @ 280c0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2bed4 │ │ │ │ - addseq r3, r4, r4, lsr #26 │ │ │ │ - addseq r1, fp, r0, lsr lr │ │ │ │ + @ instruction: 0x00b2bef4 │ │ │ │ + addseq r3, r4, r4, asr #26 │ │ │ │ + addseq r1, fp, r0, asr lr │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c48 │ │ │ │ ldr r1, [pc, #28] @ 280c4c │ │ │ │ ldr r0, [pc, #28] @ 280c50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq fp, r2, r0, lr │ │ │ │ - @ instruction: 0x009b1cf0 │ │ │ │ - @ instruction: 0x0093c7dc │ │ │ │ + @ instruction: 0x00b2beb0 │ │ │ │ + addseq r1, fp, r0, lsl sp │ │ │ │ + @ instruction: 0x0093c7fc │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c8c │ │ │ │ ldr r1, [pc, #28] @ 280c90 │ │ │ │ ldr r0, [pc, #28] @ 280c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, lsl #10 │ │ │ │ - addseq lr, r4, r8, ror sl │ │ │ │ - addseq lr, r4, r8, asr #21 │ │ │ │ + adcseq ip, r2, r0, lsr #10 │ │ │ │ + umullseq lr, r4, r8, sl │ │ │ │ + addseq lr, r4, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ccc │ │ │ │ ldr r1, [pc, #28] @ 280cd0 │ │ │ │ ldr r0, [pc, #28] @ 280cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, asr #9 │ │ │ │ - addseq lr, r4, r8, lsr sl │ │ │ │ - addseq lr, r4, r8, lsl #21 │ │ │ │ + adcseq ip, r2, r0, ror #9 │ │ │ │ + addseq lr, r4, r8, asr sl │ │ │ │ + addseq lr, r4, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d0c │ │ │ │ ldr r1, [pc, #28] @ 280d10 │ │ │ │ ldr r0, [pc, #28] @ 280d14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280d18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, lsr #15 │ │ │ │ - addseq r3, r4, ip, lsl ip │ │ │ │ - addseq r1, fp, r8, lsr #26 │ │ │ │ + adcseq ip, r2, r0, asr #15 │ │ │ │ + addseq r3, r4, ip, lsr ip │ │ │ │ + addseq r1, fp, r8, asr #26 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d50 │ │ │ │ ldr r1, [pc, #28] @ 280d54 │ │ │ │ ldr r0, [pc, #28] @ 280d58 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280d5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, ip, asr r7 │ │ │ │ - addseq fp, r4, r0, lsl fp │ │ │ │ - addseq fp, r4, r4, lsr #22 │ │ │ │ + adcseq ip, r2, ip, ror r7 │ │ │ │ + addseq fp, r4, r0, lsr fp │ │ │ │ + addseq fp, r4, r4, asr #22 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d94 │ │ │ │ ldr r1, [pc, #28] @ 280d98 │ │ │ │ ldr r0, [pc, #28] @ 280d9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r8, lsl r7 │ │ │ │ - @ instruction: 0x009b46fc │ │ │ │ - addseq r4, fp, r0, lsr #22 │ │ │ │ + adcseq ip, r2, r8, lsr r7 │ │ │ │ + addseq r4, fp, ip, lsl r7 │ │ │ │ + addseq r4, fp, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280dd4 │ │ │ │ ldr r1, [pc, #28] @ 280dd8 │ │ │ │ ldr r0, [pc, #28] @ 280ddc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2c6d8 │ │ │ │ - addseq ip, r3, r8, lsr #14 │ │ │ │ - addseq ip, r3, ip, lsr r7 │ │ │ │ + @ instruction: 0x00b2c6f8 │ │ │ │ + addseq ip, r3, r8, asr #14 │ │ │ │ + addseq ip, r3, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e14 │ │ │ │ ldr r1, [pc, #28] @ 280e18 │ │ │ │ ldr r0, [pc, #28] @ 280e1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, lsr #28 │ │ │ │ - addseq fp, r4, ip, asr #20 │ │ │ │ - addseq fp, r4, r0, ror #20 │ │ │ │ + adcseq ip, r2, r4, asr #28 │ │ │ │ + addseq fp, r4, ip, ror #20 │ │ │ │ + addseq fp, r4, r0, lsl #21 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e58 │ │ │ │ ldr r1, [pc, #28] @ 280e5c │ │ │ │ ldr r0, [pc, #28] @ 280e60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, r0, lsl #12 │ │ │ │ - addseq r4, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x0094abf8 │ │ │ │ + adcseq sp, r2, r0, lsr #12 │ │ │ │ + addseq r4, r4, r4, asr #23 │ │ │ │ + addseq sl, r4, r8, lsl ip │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e9c │ │ │ │ ldr r1, [pc, #28] @ 280ea0 │ │ │ │ ldr r0, [pc, #28] @ 280ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r4, lsl r8 │ │ │ │ - addseq r4, r3, r8, lsl #27 │ │ │ │ - addseq r4, r3, r0, lsr #27 │ │ │ │ + adcseq lr, r2, r4, lsr r8 │ │ │ │ + addseq r4, r3, r8, lsr #27 │ │ │ │ + addseq r4, r3, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280edc │ │ │ │ ldr r1, [pc, #28] @ 280ee0 │ │ │ │ ldr r0, [pc, #28] @ 280ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r4, lsr #29 │ │ │ │ - addseq r4, r3, r8, asr #26 │ │ │ │ - @ instruction: 0x009bf6d0 │ │ │ │ + adcseq lr, r2, r4, asr #29 │ │ │ │ + addseq r4, r3, r8, ror #26 │ │ │ │ + @ instruction: 0x009bf6f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f1c │ │ │ │ ldr r1, [pc, #28] @ 280f20 │ │ │ │ ldr r0, [pc, #28] @ 280f24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, r4, ror #28 │ │ │ │ - addseq r4, r3, r8, lsl #26 │ │ │ │ - addseq r4, r3, r0, lsr #26 │ │ │ │ + adcseq lr, r2, r4, lsl #29 │ │ │ │ + addseq r4, r3, r8, lsr #26 │ │ │ │ + addseq r4, r3, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280f58 │ │ │ │ ldr r1, [pc, #24] @ 280f5c │ │ │ │ ldr r0, [pc, #24] @ 280f60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r0, lsr #3 │ │ │ │ - addseq ip, r3, r0, lsr #11 │ │ │ │ - @ instruction: 0x0093c5b4 │ │ │ │ + adcseq r0, r3, r0, asr #3 │ │ │ │ + addseq ip, r3, r0, asr #11 │ │ │ │ + @ instruction: 0x0093c5d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f98 │ │ │ │ ldr r1, [pc, #28] @ 280f9c │ │ │ │ ldr r0, [pc, #28] @ 280fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b302f0 │ │ │ │ - umullseq pc, ip, r8, fp @ │ │ │ │ - addseq pc, ip, ip, lsr #23 │ │ │ │ + adcseq r0, r3, r0, lsl r3 │ │ │ │ + @ instruction: 0x009cfbb8 │ │ │ │ + addseq pc, ip, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280fdc │ │ │ │ ldr r1, [pc, #28] @ 280fe0 │ │ │ │ ldr r0, [pc, #28] @ 280fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, ip, lsr #5 │ │ │ │ - addseq pc, ip, r8, asr fp @ │ │ │ │ - addseq pc, ip, r0, lsl #23 │ │ │ │ + adcseq r0, r3, ip, asr #5 │ │ │ │ + addseq pc, ip, r8, ror fp @ │ │ │ │ + addseq pc, ip, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281018 │ │ │ │ ldr r1, [pc, #24] @ 28101c │ │ │ │ ldr r0, [pc, #24] @ 281020 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r0, asr sl │ │ │ │ - addseq r4, r3, r8, lsl #24 │ │ │ │ - addseq r4, r3, r0, lsr #24 │ │ │ │ + adcseq r0, r3, r0, ror sl │ │ │ │ + addseq r4, r3, r8, lsr #24 │ │ │ │ + addseq r4, r3, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281058 │ │ │ │ ldr r1, [pc, #28] @ 28105c │ │ │ │ ldr r0, [pc, #28] @ 281060 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r4, lsl sl │ │ │ │ - addseq r2, sp, r8, asr #23 │ │ │ │ - @ instruction: 0x009d2bd8 │ │ │ │ + adcseq r0, r3, r4, lsr sl │ │ │ │ + addseq r2, sp, r8, ror #23 │ │ │ │ + @ instruction: 0x009d2bf8 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281098 │ │ │ │ ldr r1, [pc, #24] @ 28109c │ │ │ │ ldr r0, [pc, #24] @ 2810a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, ip, lsl r6 │ │ │ │ - addseq fp, sp, r4, lsl r3 │ │ │ │ - addseq fp, sp, r4, asr r3 │ │ │ │ + adcseq r1, r3, ip, lsr r6 │ │ │ │ + addseq fp, sp, r4, lsr r3 │ │ │ │ + addseq fp, sp, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810d8 │ │ │ │ ldr r1, [pc, #28] @ 2810dc │ │ │ │ ldr r0, [pc, #28] @ 2810e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r0, ror #11 │ │ │ │ - addseq r4, r3, ip, asr #22 │ │ │ │ - addseq r4, r3, r4, ror #22 │ │ │ │ + adcseq r1, r3, r0, lsl #12 │ │ │ │ + addseq r4, r3, ip, ror #22 │ │ │ │ + addseq r4, r3, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281118 │ │ │ │ ldr r1, [pc, #28] @ 28111c │ │ │ │ ldr r0, [pc, #28] @ 281120 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r4, asr #30 │ │ │ │ - @ instruction: 0x009de5d4 │ │ │ │ - addseq lr, sp, r8, lsr #12 │ │ │ │ + adcseq r1, r3, r4, ror #30 │ │ │ │ + @ instruction: 0x009de5f4 │ │ │ │ + addseq lr, sp, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281158 │ │ │ │ ldr r1, [pc, #28] @ 28115c │ │ │ │ ldr r0, [pc, #28] @ 281160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281164 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r7, r3, ip, ror #28 │ │ │ │ - addseq r4, r4, r4, lsr #17 │ │ │ │ - @ instruction: 0x0094a8f8 │ │ │ │ + adcseq r7, r3, ip, lsl #29 │ │ │ │ + addseq r4, r4, r4, asr #17 │ │ │ │ + addseq sl, r4, r8, lsl r9 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28119c │ │ │ │ ldr r1, [pc, #28] @ 2811a0 │ │ │ │ ldr r0, [pc, #28] @ 2811a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2811a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r7, r3, r8, lsr #28 │ │ │ │ - addseq r4, r4, r0, ror #16 │ │ │ │ - addseq r4, r4, r4, ror r8 │ │ │ │ + adcseq r7, r3, r8, asr #28 │ │ │ │ + addseq r4, r4, r0, lsl #17 │ │ │ │ + umullseq r4, r4, r4, r8 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2811e0 │ │ │ │ ldr r1, [pc, #28] @ 2811e4 │ │ │ │ ldr r0, [pc, #28] @ 2811e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r3, r0, asr #5 │ │ │ │ - addseq r2, lr, r0, lsr #31 │ │ │ │ - @ instruction: 0x009e2fb4 │ │ │ │ + adcseq r8, r3, r0, ror #5 │ │ │ │ + addseq r2, lr, r0, asr #31 │ │ │ │ + @ instruction: 0x009e2fd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281220 │ │ │ │ ldr r1, [pc, #28] @ 281224 │ │ │ │ ldr r0, [pc, #28] @ 281228 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28122c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b394f8 │ │ │ │ - @ instruction: 0x009447dc │ │ │ │ - @ instruction: 0x009447f0 │ │ │ │ + adcseq r9, r3, r8, lsl r5 │ │ │ │ + @ instruction: 0x009447fc │ │ │ │ + addseq r4, r4, r0, lsl r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281264 │ │ │ │ ldr r1, [pc, #28] @ 281268 │ │ │ │ ldr r0, [pc, #28] @ 28126c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sl, r3, r4, asr #26 │ │ │ │ - @ instruction: 0x009e6eb0 │ │ │ │ - @ instruction: 0x009e6ebc │ │ │ │ + adcseq sl, r3, r4, ror #26 │ │ │ │ + @ instruction: 0x009e6ed0 │ │ │ │ + @ instruction: 0x009e6edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812a4 │ │ │ │ ldr r1, [pc, #28] @ 2812a8 │ │ │ │ ldr r0, [pc, #28] @ 2812ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2812b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r3, ip, ror sl │ │ │ │ - addseq r4, r4, r8, asr r7 │ │ │ │ - addseq r4, r4, ip, ror #14 │ │ │ │ + umlalseq sp, r3, ip, sl │ │ │ │ + addseq r4, r4, r8, ror r7 │ │ │ │ + addseq r4, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812e8 │ │ │ │ ldr r1, [pc, #28] @ 2812ec │ │ │ │ ldr r0, [pc, #28] @ 2812f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2812f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq lr, r3, ip, lsr #7 │ │ │ │ - addseq r4, r4, r4, lsl r7 │ │ │ │ - addseq r4, r4, r8, lsr #14 │ │ │ │ + adcseq lr, r3, ip, asr #7 │ │ │ │ + addseq r4, r4, r4, lsr r7 │ │ │ │ + addseq r4, r4, r8, asr #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28132c │ │ │ │ ldr r1, [pc, #28] @ 281330 │ │ │ │ ldr r0, [pc, #28] @ 281334 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq lr, r3, r8, ror #6 │ │ │ │ - addseq r1, lr, r0, ror lr │ │ │ │ - addseq fp, lr, r8, asr fp │ │ │ │ + adcseq lr, r3, r8, lsl #7 │ │ │ │ + umullseq r1, lr, r0, lr │ │ │ │ + addseq fp, lr, r8, ror fp │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281370 │ │ │ │ ldr r1, [pc, #28] @ 281374 │ │ │ │ ldr r0, [pc, #28] @ 281378 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28137c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r8, lsl #10 │ │ │ │ - addseq r4, r4, ip, lsl #13 │ │ │ │ - addseq r4, r4, r0, lsr #13 │ │ │ │ + adcseq pc, r3, r0, asr #10 │ │ │ │ + addseq r4, r4, ip, lsr #13 │ │ │ │ + addseq r4, r4, r0, asr #13 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2813b4 │ │ │ │ ldr r1, [pc, #28] @ 2813b8 │ │ │ │ ldr r0, [pc, #28] @ 2813bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r4, asr #9 │ │ │ │ - @ instruction: 0x009ee2d0 │ │ │ │ - @ instruction: 0x009ee2fc │ │ │ │ + @ instruction: 0x00b3f4fc │ │ │ │ + @ instruction: 0x009ee2f0 │ │ │ │ + addseq lr, lr, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2813f0 │ │ │ │ ldr r1, [pc, #24] @ 2813f4 │ │ │ │ ldr r0, [pc, #24] @ 2813f8 │ │ │ │ ldr r2, [pc, #24] @ 2813fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, ip, lsl #15 │ │ │ │ - addseq r4, r4, r8, lsl #12 │ │ │ │ - addseq r4, r4, ip, lsl r6 │ │ │ │ + adcseq pc, r3, r4, asr #15 │ │ │ │ + addseq r4, r4, r8, lsr #12 │ │ │ │ + addseq r4, r4, ip, lsr r6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281430 │ │ │ │ ldr r1, [pc, #24] @ 281434 │ │ │ │ ldr r0, [pc, #24] @ 281438 │ │ │ │ ldr r2, [pc, #24] @ 28143c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r0, lsl pc @ │ │ │ │ - addseq r4, r4, r8, asr #11 │ │ │ │ - addseq sl, r4, ip, lsl r6 │ │ │ │ + adcseq pc, r3, r8, asr #30 │ │ │ │ + addseq r4, r4, r8, ror #11 │ │ │ │ + addseq sl, r4, ip, lsr r6 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281470 │ │ │ │ ldr r1, [pc, #24] @ 281474 │ │ │ │ ldr r0, [pc, #24] @ 281478 │ │ │ │ ldr r2, [pc, #24] @ 28147c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq r0, r4, r8, r9 │ │ │ │ - addseq r5, pc, r0, ror r0 @ │ │ │ │ - addseq r5, pc, r8, lsl #1 │ │ │ │ + @ instruction: 0x00b409d0 │ │ │ │ + umullseq r5, pc, r0, r0 @ │ │ │ │ + addseq r5, pc, r8, lsr #1 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814b4 │ │ │ │ ldr r1, [pc, #28] @ 2814b8 │ │ │ │ ldr r0, [pc, #28] @ 2814bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, ror r0 │ │ │ │ - addseq r6, pc, ip, lsr r7 @ │ │ │ │ - @ instruction: 0x009f6db4 │ │ │ │ + ldrheq r1, [r4], r4 @ │ │ │ │ + addseq r6, pc, ip, asr r7 @ │ │ │ │ + @ instruction: 0x009f6dd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814f4 │ │ │ │ ldr r1, [pc, #28] @ 2814f8 │ │ │ │ ldr r0, [pc, #28] @ 2814fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, lsr r0 │ │ │ │ - @ instruction: 0x009f66f8 │ │ │ │ - umullseq r6, pc, r8, sp @ │ │ │ │ + adcseq r1, r4, r4, ror r0 │ │ │ │ + addseq r6, pc, r8, lsl r7 @ │ │ │ │ + @ instruction: 0x009f6db8 │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281538 │ │ │ │ ldr r1, [pc, #28] @ 28153c │ │ │ │ ldr r0, [pc, #28] @ 281540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b40ff8 │ │ │ │ - addseq r4, r4, r4, asr #9 │ │ │ │ - @ instruction: 0x009444d8 │ │ │ │ + adcseq r1, r4, r0, lsr r0 │ │ │ │ + addseq r4, r4, r4, ror #9 │ │ │ │ + @ instruction: 0x009444f8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28157c │ │ │ │ ldr r1, [pc, #28] @ 281580 │ │ │ │ ldr r0, [pc, #28] @ 281584 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281588 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b40fb4 │ │ │ │ - addseq r4, r4, r0, lsl #9 │ │ │ │ - @ instruction: 0x0094a4d4 │ │ │ │ + adcseq r0, r4, ip, ror #31 │ │ │ │ + addseq r4, r4, r0, lsr #9 │ │ │ │ + @ instruction: 0x0094a4f4 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2815c0 │ │ │ │ ldr r1, [pc, #28] @ 2815c4 │ │ │ │ ldr r0, [pc, #28] @ 2815c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2815cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r0, ror pc │ │ │ │ - addseq r1, lr, r0, lsr ip │ │ │ │ - umullseq fp, lr, r4, r4 │ │ │ │ + adcseq r0, r4, r8, lsr #31 │ │ │ │ + addseq r1, lr, r0, asr ip │ │ │ │ + @ instruction: 0x009eb4b4 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281604 │ │ │ │ ldr r1, [pc, #28] @ 281608 │ │ │ │ ldr r0, [pc, #28] @ 28160c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281610 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, ip, lsr #30 │ │ │ │ - @ instruction: 0x009443f8 │ │ │ │ - addseq r4, r4, ip, lsl #8 │ │ │ │ + adcseq r0, r4, r4, ror #30 │ │ │ │ + addseq r4, r4, r8, lsl r4 │ │ │ │ + addseq r4, r4, ip, lsr #8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281648 │ │ │ │ ldr r1, [pc, #28] @ 28164c │ │ │ │ ldr r0, [pc, #28] @ 281650 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, asr #5 │ │ │ │ - @ instruction: 0x009443b4 │ │ │ │ - addseq r4, r4, r8, asr #7 │ │ │ │ + adcseq r1, r4, r4, lsl #6 │ │ │ │ + @ instruction: 0x009443d4 │ │ │ │ + addseq r4, r4, r8, ror #7 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28168c │ │ │ │ ldr r1, [pc, #28] @ 281690 │ │ │ │ ldr r0, [pc, #28] @ 281694 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b414bc │ │ │ │ - umullseq r3, r4, ip, r2 │ │ │ │ - addseq r1, fp, r8, lsr #7 │ │ │ │ + @ instruction: 0x00b414f4 │ │ │ │ + @ instruction: 0x009432bc │ │ │ │ + addseq r1, fp, r8, asr #7 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2816d0 │ │ │ │ ldr r1, [pc, #28] @ 2816d4 │ │ │ │ ldr r0, [pc, #28] @ 2816d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r8, ror r4 │ │ │ │ - @ instruction: 0x009f9efc │ │ │ │ - addseq r9, pc, r4, asr #31 │ │ │ │ + @ instruction: 0x00b414b0 │ │ │ │ + addseq r9, pc, ip, lsl pc @ │ │ │ │ + addseq r9, pc, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281710 │ │ │ │ ldr r1, [pc, #28] @ 281714 │ │ │ │ ldr r0, [pc, #28] @ 281718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r8, lsr r4 │ │ │ │ - addseq r4, r3, r4, lsl r5 │ │ │ │ - addseq r4, r3, ip, lsr #10 │ │ │ │ + adcseq r1, r4, r0, ror r4 │ │ │ │ + addseq r4, r3, r4, lsr r5 │ │ │ │ + addseq r4, r3, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28174c │ │ │ │ ldr r1, [pc, #24] @ 281750 │ │ │ │ ldr r0, [pc, #24] @ 281754 │ │ │ │ ldr r2, [pc, #24] @ 281758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, ror #20 │ │ │ │ - addseq fp, r4, r0, lsl r1 │ │ │ │ - addseq fp, r4, r4, lsr #2 │ │ │ │ + adcseq r1, r4, r4, lsr #21 │ │ │ │ + addseq fp, r4, r0, lsr r1 │ │ │ │ + addseq fp, r4, r4, asr #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281790 │ │ │ │ ldr r1, [pc, #28] @ 281794 │ │ │ │ ldr r0, [pc, #28] @ 281798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r0, lsr sl │ │ │ │ - addseq fp, r3, ip, ror #26 │ │ │ │ - addseq fp, r3, r0, lsl #27 │ │ │ │ + adcseq r1, r4, r8, ror #20 │ │ │ │ + addseq fp, r3, ip, lsl #27 │ │ │ │ + addseq fp, r3, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2817d0 │ │ │ │ ldr r1, [pc, #28] @ 2817d4 │ │ │ │ ldr r0, [pc, #28] @ 2817d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2817dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r8, lsl #29 │ │ │ │ - addseq lr, pc, r0, lsl fp @ │ │ │ │ - addseq lr, pc, ip, lsl fp @ │ │ │ │ + adcseq r1, r4, r0, asr #29 │ │ │ │ + addseq lr, pc, r0, lsr fp @ │ │ │ │ + addseq lr, pc, ip, lsr fp @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281814 │ │ │ │ ldr r1, [pc, #28] @ 281818 │ │ │ │ ldr r0, [pc, #28] @ 28181c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281820 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r4, lsr #2 │ │ │ │ - addseq r0, r5, r4, ror r9 │ │ │ │ - adceq r0, r0, r8, ror ip │ │ │ │ + adcseq r2, r4, ip, asr r1 │ │ │ │ + umullseq r0, r5, r4, r9 │ │ │ │ + umlaleq r0, r0, r8, ip @ │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281858 │ │ │ │ ldr r1, [pc, #28] @ 28185c │ │ │ │ ldr r0, [pc, #28] @ 281860 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, ror #1 │ │ │ │ - addseq r0, r5, r0, lsr r9 │ │ │ │ - adceq r0, r0, r4, lsr ip │ │ │ │ + adcseq r2, r4, r8, lsl r1 │ │ │ │ + addseq r0, r5, r0, asr r9 │ │ │ │ + adceq r0, r0, r4, asr ip │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28189c │ │ │ │ ldr r1, [pc, #28] @ 2818a0 │ │ │ │ ldr r0, [pc, #28] @ 2818a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2818a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r4, ror #10 │ │ │ │ - adceq r3, r0, r8, asr #15 │ │ │ │ - adceq r3, r0, r8, asr #22 │ │ │ │ + umlalseq r2, r4, ip, r5 │ │ │ │ + adceq r3, r0, r8, ror #15 │ │ │ │ + adceq r3, r0, r8, ror #22 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818e0 │ │ │ │ ldr r1, [pc, #28] @ 2818e4 │ │ │ │ ldr r0, [pc, #28] @ 2818e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2818ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, lsr #10 │ │ │ │ - adceq r3, r0, r4, lsl #15 │ │ │ │ - adceq r3, r0, r0, lsr #22 │ │ │ │ + adcseq r2, r4, r8, asr r5 │ │ │ │ + adceq r3, r0, r4, lsr #15 │ │ │ │ + adceq r3, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281924 │ │ │ │ ldr r1, [pc, #28] @ 281928 │ │ │ │ ldr r0, [pc, #28] @ 28192c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, asr #21 │ │ │ │ - addseq sl, r4, ip, lsr pc │ │ │ │ - addseq sl, r4, r0, asr pc │ │ │ │ + @ instruction: 0x00b42af8 │ │ │ │ + addseq sl, r4, ip, asr pc │ │ │ │ + addseq sl, r4, r0, ror pc │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281968 │ │ │ │ ldr r1, [pc, #28] @ 28196c │ │ │ │ ldr r0, [pc, #28] @ 281970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, lsr #14 │ │ │ │ - @ instruction: 0x0094aef8 │ │ │ │ - addseq sl, r4, ip, lsl #30 │ │ │ │ + adcseq r3, r4, r0, ror #14 │ │ │ │ + addseq sl, r4, r8, lsl pc │ │ │ │ + addseq sl, r4, ip, lsr #30 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819ac │ │ │ │ ldr r1, [pc, #28] @ 2819b0 │ │ │ │ ldr r0, [pc, #28] @ 2819b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r4, ror #13 │ │ │ │ - adceq r7, r0, ip, asr r4 │ │ │ │ + adcseq r3, r4, ip, lsl r7 │ │ │ │ adceq r7, r0, ip, ror r4 │ │ │ │ + umlaleq r7, r0, ip, r4 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819f0 │ │ │ │ ldr r1, [pc, #28] @ 2819f4 │ │ │ │ ldr r0, [pc, #28] @ 2819f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r4, lsl ip │ │ │ │ - addseq sl, r4, r0, ror lr │ │ │ │ - addseq sl, r4, r4, lsl #29 │ │ │ │ + adcseq r3, r4, ip, asr #24 │ │ │ │ + umullseq sl, r4, r0, lr │ │ │ │ + addseq sl, r4, r4, lsr #29 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a34 │ │ │ │ ldr r1, [pc, #28] @ 281a38 │ │ │ │ ldr r0, [pc, #28] @ 281a3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b43bd0 │ │ │ │ - adceq r8, r0, r0, asr r0 │ │ │ │ - adceq r8, r0, r8, rrx │ │ │ │ + adcseq r3, r4, r8, lsl #24 │ │ │ │ + adceq r8, r0, r0, ror r0 │ │ │ │ + adceq r8, r0, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a74 │ │ │ │ ldr r1, [pc, #28] @ 281a78 │ │ │ │ ldr r0, [pc, #28] @ 281a7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq r3, r4, r0, fp │ │ │ │ - adceq r7, r0, r8, lsl #30 │ │ │ │ - adceq r8, r0, r8, asr #32 │ │ │ │ + adcseq r3, r4, r8, asr #23 │ │ │ │ + adceq r7, r0, r8, lsr #30 │ │ │ │ + adceq r8, r0, r8, rrx │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ab8 │ │ │ │ ldr r1, [pc, #28] @ 281abc │ │ │ │ ldr r0, [pc, #28] @ 281ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, ip, asr #22 │ │ │ │ - addseq fp, r3, r4, asr #20 │ │ │ │ - addseq fp, r3, r8, asr sl │ │ │ │ + adcseq r3, r4, r4, lsl #23 │ │ │ │ + addseq fp, r3, r4, ror #20 │ │ │ │ + addseq fp, r3, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 281b0c │ │ │ │ ldr r4, [pc, #48] @ 281b10 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -2315,83 +2315,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 281b18 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 27c8f8 │ │ │ │ - adceq r7, r0, r0, ror #31 │ │ │ │ + adceq r8, r0, r0 │ │ │ │ tsteq r8, ip, lsl r3 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r7, [r0], r0 @ │ │ │ │ + strdeq r7, [r0], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281b4c │ │ │ │ ldr r1, [pc, #24] @ 281b50 │ │ │ │ ldr r0, [pc, #24] @ 281b54 │ │ │ │ ldr r2, [pc, #24] @ 281b58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r4, ror #30 │ │ │ │ - addseq sl, r4, r0, lsl sp │ │ │ │ - addseq sl, r4, r4, lsr #26 │ │ │ │ + umlalseq r3, r4, ip, pc @ │ │ │ │ + addseq sl, r4, r0, lsr sp │ │ │ │ + addseq sl, r4, r4, asr #26 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281b90 │ │ │ │ ldr r1, [pc, #28] @ 281b94 │ │ │ │ ldr r0, [pc, #28] @ 281b98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, lsr #30 │ │ │ │ - adceq r8, r0, r8, asr #31 │ │ │ │ - ldrdeq r8, [r0], r4 @ │ │ │ │ + adcseq r3, r4, r0, ror #30 │ │ │ │ + adceq r8, r0, r8, ror #31 │ │ │ │ + strdeq r8, [r0], r4 @ │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281bd0 │ │ │ │ ldr r1, [pc, #24] @ 281bd4 │ │ │ │ ldr r0, [pc, #24] @ 281bd8 │ │ │ │ ldr r2, [pc, #24] @ 281bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b443d0 │ │ │ │ - addseq sl, r4, ip, lsl #25 │ │ │ │ - addseq sl, r4, r0, lsr #25 │ │ │ │ + adcseq r4, r4, r8, lsl #8 │ │ │ │ + addseq sl, r4, ip, lsr #25 │ │ │ │ + addseq sl, r4, r0, asr #25 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c14 │ │ │ │ ldr r1, [pc, #28] @ 281c18 │ │ │ │ ldr r0, [pc, #28] @ 281c1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, asr #9 │ │ │ │ - @ instruction: 0x00a0e7b4 │ │ │ │ - adceq lr, r0, r4, lsl r8 │ │ │ │ + adcseq r4, r4, r4, lsl #10 │ │ │ │ + ldrdeq lr, [r0], r4 @ │ │ │ │ + adceq lr, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00281c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -2405,622 +2405,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 281c74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, ror r9 │ │ │ │ - adceq r7, r1, r0, asr #19 │ │ │ │ - adceq r7, r1, r8, ror #21 │ │ │ │ + @ instruction: 0x00b449b4 │ │ │ │ + adceq r7, r1, r0, ror #19 │ │ │ │ + adceq r7, r1, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281cac │ │ │ │ ldr r1, [pc, #28] @ 281cb0 │ │ │ │ ldr r0, [pc, #28] @ 281cb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, lsr r9 │ │ │ │ - adceq r7, r1, r0, lsl #19 │ │ │ │ - adceq r7, r1, r8, asr #21 │ │ │ │ + adcseq r4, r4, r4, ror r9 │ │ │ │ + adceq r7, r1, r0, lsr #19 │ │ │ │ + adceq r7, r1, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281cec │ │ │ │ ldr r1, [pc, #28] @ 281cf0 │ │ │ │ ldr r0, [pc, #28] @ 281cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, lsr sl │ │ │ │ - adceq r7, r1, r0, asr ip │ │ │ │ - adceq pc, r2, ip, lsr sp @ │ │ │ │ + adcseq r4, r4, ip, ror #20 │ │ │ │ + adceq r7, r1, r0, ror ip │ │ │ │ + adceq pc, r2, ip, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d28 │ │ │ │ ldr r1, [pc, #24] @ 281d2c │ │ │ │ ldr r0, [pc, #24] @ 281d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, lsr #25 │ │ │ │ - ldrdeq r8, [r1], r4 @ │ │ │ │ - adceq r8, r1, r0, ror #11 │ │ │ │ + adcseq r4, r4, r0, ror #25 │ │ │ │ + strdeq r8, [r1], r4 @ │ │ │ │ + adceq r8, r1, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d64 │ │ │ │ ldr r1, [pc, #24] @ 281d68 │ │ │ │ ldr r0, [pc, #24] @ 281d6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r0, lsr #26 │ │ │ │ - @ instruction: 0x00933ebc │ │ │ │ - @ instruction: 0x00933ed4 │ │ │ │ + adcseq r4, r4, r8, asr sp │ │ │ │ + @ instruction: 0x00933edc │ │ │ │ + @ instruction: 0x00933ef4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281da4 │ │ │ │ ldr r1, [pc, #28] @ 281da8 │ │ │ │ ldr r0, [pc, #28] @ 281dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, ror #25 │ │ │ │ - adceq r8, r1, r4, lsr #17 │ │ │ │ + adcseq r4, r4, ip, lsl sp │ │ │ │ adceq r8, r1, r4, asr #17 │ │ │ │ + adceq r8, r1, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281de4 │ │ │ │ ldr r1, [pc, #28] @ 281de8 │ │ │ │ ldr r0, [pc, #28] @ 281dec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281df0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, lsr #25 │ │ │ │ - adceq r8, r1, r0, ror #16 │ │ │ │ - adceq r7, r1, r4, ror #25 │ │ │ │ + @ instruction: 0x00b44cdc │ │ │ │ + adceq r8, r1, r0, lsl #17 │ │ │ │ + adceq r7, r1, r4, lsl #26 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281e24 │ │ │ │ ldr r1, [pc, #24] @ 281e28 │ │ │ │ ldr r0, [pc, #24] @ 281e2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, lsr #32 │ │ │ │ - @ instruction: 0x00933dfc │ │ │ │ - addseq lr, fp, r4, lsl #15 │ │ │ │ + adcseq r5, r4, r8, asr r0 │ │ │ │ + addseq r3, r3, ip, lsl lr │ │ │ │ + addseq lr, fp, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e64 │ │ │ │ ldr r1, [pc, #28] @ 281e68 │ │ │ │ ldr r0, [pc, #28] @ 281e6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, ror #31 │ │ │ │ - addseq r3, r3, r0, asr #27 │ │ │ │ - @ instruction: 0x00933dd8 │ │ │ │ + adcseq r5, r4, ip, lsl r0 │ │ │ │ + addseq r3, r3, r0, ror #27 │ │ │ │ + @ instruction: 0x00933df8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ea4 │ │ │ │ ldr r1, [pc, #28] @ 281ea8 │ │ │ │ ldr r0, [pc, #28] @ 281eac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281eb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b455f8 │ │ │ │ - addseq r3, r4, r8, asr fp │ │ │ │ - addseq r9, r4, ip, lsr #23 │ │ │ │ + adcseq r5, r4, r0, lsr r6 │ │ │ │ + addseq r3, r4, r8, ror fp │ │ │ │ + addseq r9, r4, ip, asr #23 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ee8 │ │ │ │ ldr r1, [pc, #28] @ 281eec │ │ │ │ ldr r0, [pc, #28] @ 281ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b455b4 │ │ │ │ - addseq r3, r4, r4, lsl fp │ │ │ │ - addseq r9, r4, r8, ror #22 │ │ │ │ + adcseq r5, r4, ip, ror #11 │ │ │ │ + addseq r3, r4, r4, lsr fp │ │ │ │ + addseq r9, r4, r8, lsl #23 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281f2c │ │ │ │ ldr r1, [pc, #28] @ 281f30 │ │ │ │ ldr r0, [pc, #28] @ 281f34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281f38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, ror r5 │ │ │ │ - @ instruction: 0x00943ad0 │ │ │ │ - addseq r9, r4, r4, lsr #22 │ │ │ │ + adcseq r5, r4, r8, lsr #11 │ │ │ │ + @ instruction: 0x00943af0 │ │ │ │ + addseq r9, r4, r4, asr #22 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281f6c │ │ │ │ ldr r1, [pc, #24] @ 281f70 │ │ │ │ ldr r0, [pc, #24] @ 281f74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, ip, lsl #21 │ │ │ │ - umlaleq fp, r1, r4, r9 │ │ │ │ - adceq fp, r1, r4, lsr #19 │ │ │ │ + adcseq r6, r4, r4, asr #21 │ │ │ │ + @ instruction: 0x00a1b9b4 │ │ │ │ + adceq fp, r1, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fac │ │ │ │ ldr r1, [pc, #28] @ 281fb0 │ │ │ │ ldr r0, [pc, #28] @ 281fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, asr #17 │ │ │ │ - addseq r3, r3, r8, ror ip │ │ │ │ - addseq lr, fp, r0, lsl #12 │ │ │ │ + @ instruction: 0x00b488f8 │ │ │ │ + umullseq r3, r3, r8, ip @ │ │ │ │ + addseq lr, fp, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fec │ │ │ │ ldr r1, [pc, #28] @ 281ff0 │ │ │ │ ldr r0, [pc, #28] @ 281ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, lsl #17 │ │ │ │ - addseq r3, r3, r8, lsr ip │ │ │ │ - addseq r3, r3, r0, asr ip │ │ │ │ + @ instruction: 0x00b488b8 │ │ │ │ + addseq r3, r3, r8, asr ip │ │ │ │ + addseq r3, r3, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28202c │ │ │ │ ldr r1, [pc, #28] @ 282030 │ │ │ │ ldr r0, [pc, #28] @ 282034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, asr #16 │ │ │ │ - adceq r5, r2, r4, ror #7 │ │ │ │ - addseq r9, r8, r8, asr pc │ │ │ │ + adcseq r8, r4, r8, ror r8 │ │ │ │ + adceq r5, r2, r4, lsl #8 │ │ │ │ + addseq r9, r8, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28206c │ │ │ │ ldr r1, [pc, #28] @ 282070 │ │ │ │ ldr r0, [pc, #28] @ 282074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, asr lr │ │ │ │ - @ instruction: 0x00933bb8 │ │ │ │ - addseq lr, fp, r0, asr #10 │ │ │ │ + adcseq r8, r4, ip, lsl #29 │ │ │ │ + @ instruction: 0x00933bd8 │ │ │ │ + addseq lr, fp, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820ac │ │ │ │ ldr r1, [pc, #28] @ 2820b0 │ │ │ │ ldr r0, [pc, #28] @ 2820b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, lsl lr │ │ │ │ - @ instruction: 0x00a451b4 │ │ │ │ - @ instruction: 0x00989ed4 │ │ │ │ + adcseq r8, r4, ip, asr #28 │ │ │ │ + ldrdeq r5, [r4], r4 @ │ │ │ │ + @ instruction: 0x00989ef4 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820f0 │ │ │ │ ldr r1, [pc, #28] @ 2820f4 │ │ │ │ ldr r0, [pc, #28] @ 2820f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48dd0 │ │ │ │ - adceq r5, r4, r0, ror r1 │ │ │ │ - umullseq r9, r8, r0, lr │ │ │ │ + adcseq r8, r4, r8, lsl #28 │ │ │ │ + umlaleq r5, r4, r0, r1 │ │ │ │ + @ instruction: 0x00989eb0 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282134 │ │ │ │ ldr r1, [pc, #28] @ 282138 │ │ │ │ ldr r0, [pc, #28] @ 28213c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, lsl #27 │ │ │ │ - adceq r5, r4, ip, lsr #2 │ │ │ │ - addseq r9, r8, ip, asr #28 │ │ │ │ + adcseq r8, r4, r4, asr #27 │ │ │ │ + adceq r5, r4, ip, asr #2 │ │ │ │ + addseq r9, r8, ip, ror #28 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282178 │ │ │ │ ldr r1, [pc, #28] @ 28217c │ │ │ │ ldr r0, [pc, #28] @ 282180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282184 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, asr #26 │ │ │ │ - adceq r5, r4, r8, ror #1 │ │ │ │ - addseq r9, r8, r8, lsl #28 │ │ │ │ + adcseq r8, r4, r0, lsl #27 │ │ │ │ + adceq r5, r4, r8, lsl #2 │ │ │ │ + addseq r9, r8, r8, lsr #28 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821bc │ │ │ │ ldr r1, [pc, #28] @ 2821c0 │ │ │ │ ldr r0, [pc, #28] @ 2821c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2821c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, lsl #26 │ │ │ │ - adceq r5, r4, r4, lsr #1 │ │ │ │ - addseq r9, r8, r4, asr #27 │ │ │ │ + adcseq r8, r4, ip, lsr sp │ │ │ │ + adceq r5, r4, r4, asr #1 │ │ │ │ + addseq r9, r8, r4, ror #27 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282200 │ │ │ │ ldr r1, [pc, #28] @ 282204 │ │ │ │ ldr r0, [pc, #28] @ 282208 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, asr #25 │ │ │ │ - addseq r3, r3, r4, lsr #20 │ │ │ │ - addseq r3, r3, ip, lsr sl │ │ │ │ + @ instruction: 0x00b48cf8 │ │ │ │ + addseq r3, r3, r4, asr #20 │ │ │ │ + addseq r3, r3, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282240 │ │ │ │ ldr r1, [pc, #28] @ 282244 │ │ │ │ ldr r0, [pc, #28] @ 282248 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28224c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, lsl #25 │ │ │ │ - adceq r5, r4, r0, lsr #32 │ │ │ │ - addseq r9, r8, r0, asr #26 │ │ │ │ + @ instruction: 0x00b48cb8 │ │ │ │ + adceq r5, r4, r0, asr #32 │ │ │ │ + addseq r9, r8, r0, ror #26 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282284 │ │ │ │ ldr r1, [pc, #28] @ 282288 │ │ │ │ ldr r0, [pc, #28] @ 28228c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, lsr ip │ │ │ │ - ldrdeq r4, [r4], ip @ │ │ │ │ - @ instruction: 0x00989cfc │ │ │ │ + adcseq r8, r4, r4, ror ip │ │ │ │ + strdeq r4, [r4], ip @ │ │ │ │ + addseq r9, r8, ip, lsl sp │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2822c8 │ │ │ │ ldr r1, [pc, #28] @ 2822cc │ │ │ │ ldr r0, [pc, #28] @ 2822d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2822d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48bf8 │ │ │ │ - umlaleq r4, r4, r8, pc @ │ │ │ │ - @ instruction: 0x00989cb8 │ │ │ │ + adcseq r8, r4, r0, lsr ip │ │ │ │ + @ instruction: 0x00a44fb8 │ │ │ │ + @ instruction: 0x00989cd8 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28230c │ │ │ │ ldr r1, [pc, #28] @ 282310 │ │ │ │ ldr r0, [pc, #28] @ 282314 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282318 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48bb4 │ │ │ │ - adceq r4, r4, r4, asr pc │ │ │ │ - ldrdeq r6, [r2], r0 @ │ │ │ │ + adcseq r8, r4, ip, ror #23 │ │ │ │ + adceq r4, r4, r4, ror pc │ │ │ │ + strdeq r6, [r2], r0 @ │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282350 │ │ │ │ ldr r1, [pc, #28] @ 282354 │ │ │ │ ldr r0, [pc, #28] @ 282358 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28235c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, ror fp │ │ │ │ - adceq r4, r4, r0, lsl pc │ │ │ │ - addseq r9, r8, r0, lsr ip │ │ │ │ + adcseq r8, r4, r8, lsr #23 │ │ │ │ + adceq r4, r4, r0, lsr pc │ │ │ │ + addseq r9, r8, r0, asr ip │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282394 │ │ │ │ ldr r1, [pc, #28] @ 282398 │ │ │ │ ldr r0, [pc, #28] @ 28239c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2823a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, lsr #22 │ │ │ │ - adceq r4, r4, ip, asr #29 │ │ │ │ - umlaleq r6, r2, ip, fp │ │ │ │ + adcseq r8, r4, r4, ror #22 │ │ │ │ + adceq r4, r4, ip, ror #29 │ │ │ │ + @ instruction: 0x00a26bbc │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2823d8 │ │ │ │ ldr r1, [pc, #28] @ 2823dc │ │ │ │ ldr r0, [pc, #28] @ 2823e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2823e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, ror #21 │ │ │ │ - adceq r4, r4, r8, lsl #29 │ │ │ │ - addseq r7, lr, r0, lsl #15 │ │ │ │ + adcseq r8, r4, r0, lsr #22 │ │ │ │ + adceq r4, r4, r8, lsr #29 │ │ │ │ + addseq r7, lr, r0, lsr #15 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28241c │ │ │ │ ldr r1, [pc, #28] @ 282420 │ │ │ │ ldr r0, [pc, #28] @ 282424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, lsr #21 │ │ │ │ - adceq r4, r4, r8, asr #28 │ │ │ │ - addseq r9, r8, r8, ror #22 │ │ │ │ + @ instruction: 0x00b48adc │ │ │ │ + adceq r4, r4, r8, ror #28 │ │ │ │ + addseq r9, r8, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28245c │ │ │ │ ldr r1, [pc, #28] @ 282460 │ │ │ │ ldr r0, [pc, #28] @ 282464 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282468 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, ror #20 │ │ │ │ - adceq r4, r4, r4, lsl #28 │ │ │ │ - addseq r9, r8, r4, lsr #22 │ │ │ │ + umlalseq r8, r4, ip, sl │ │ │ │ + adceq r4, r4, r4, lsr #28 │ │ │ │ + addseq r9, r8, r4, asr #22 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2824a0 │ │ │ │ ldr r1, [pc, #28] @ 2824a4 │ │ │ │ ldr r0, [pc, #28] @ 2824a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2824ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, lsr #20 │ │ │ │ - adceq r4, r4, r0, asr #27 │ │ │ │ - addseq r9, r8, r0, ror #21 │ │ │ │ + adcseq r8, r4, r8, asr sl │ │ │ │ + adceq r4, r4, r0, ror #27 │ │ │ │ + addseq r9, r8, r0, lsl #22 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2824e0 │ │ │ │ ldr r1, [pc, #24] @ 2824e4 │ │ │ │ ldr r0, [pc, #24] @ 2824e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, lsr #28 │ │ │ │ - strdeq r8, [r2], ip @ │ │ │ │ - adceq r8, r2, r4, lsl sl │ │ │ │ + adcseq r9, r4, r0, ror #28 │ │ │ │ + adceq r8, r2, ip, lsl sl │ │ │ │ + adceq r8, r2, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282520 │ │ │ │ ldr r1, [pc, #28] @ 282524 │ │ │ │ ldr r0, [pc, #28] @ 282528 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, ror #27 │ │ │ │ - adceq r8, r2, ip, ror #19 │ │ │ │ - addseq r9, r8, r4, ror #20 │ │ │ │ + adcseq r9, r4, r4, lsr #28 │ │ │ │ + adceq r8, r2, ip, lsl #20 │ │ │ │ + addseq r9, r8, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282560 │ │ │ │ ldr r1, [pc, #28] @ 282564 │ │ │ │ ldr r0, [pc, #28] @ 282568 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, ror #30 │ │ │ │ - ldrdeq r8, [r4], r8 @ │ │ │ │ - @ instruction: 0x00a28bbc │ │ │ │ + umlalseq r9, r4, r8, pc @ │ │ │ │ + strdeq r8, [r4], r8 @ │ │ │ │ + ldrdeq r8, [r2], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825a0 │ │ │ │ ldr r1, [pc, #28] @ 2825a4 │ │ │ │ ldr r0, [pc, #28] @ 2825a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, lsr #30 │ │ │ │ - umlaleq r8, r4, r8, r7 │ │ │ │ - adceq r8, r2, r8, lsl #23 │ │ │ │ + adcseq r9, r4, r8, asr pc │ │ │ │ + @ instruction: 0x00a487b8 │ │ │ │ + adceq r8, r2, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825e0 │ │ │ │ ldr r1, [pc, #28] @ 2825e4 │ │ │ │ ldr r0, [pc, #28] @ 2825e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2825ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, ror #29 │ │ │ │ - adceq r8, r4, r4, asr r7 │ │ │ │ - adceq r8, r2, ip, ror #22 │ │ │ │ + adcseq r9, r4, r8, lsl pc │ │ │ │ + adceq r8, r4, r4, ror r7 │ │ │ │ + adceq r8, r2, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ee24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -3032,17 +3032,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 282640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, asr #19 │ │ │ │ - addseq r3, r3, ip, ror #11 │ │ │ │ - addseq r3, r3, r4, lsl #12 │ │ │ │ + adcseq sl, r4, r4, lsl #20 │ │ │ │ + addseq r3, r3, ip, lsl #12 │ │ │ │ + addseq r3, r3, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ee24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3053,457 +3053,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 282694 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, ror #21 │ │ │ │ - adceq lr, r2, ip, ror lr │ │ │ │ - @ instruction: 0x009898f4 │ │ │ │ + adcseq sl, r4, r8, lsl fp │ │ │ │ + umlaleq lr, r2, ip, lr │ │ │ │ + addseq r9, r8, r4, lsl r9 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2826d0 │ │ │ │ ldr r1, [pc, #28] @ 2826d4 │ │ │ │ ldr r0, [pc, #28] @ 2826d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2826dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq sl, r4, ip, sl │ │ │ │ - adceq lr, r2, r8, lsr lr │ │ │ │ - @ instruction: 0x009898b0 │ │ │ │ + @ instruction: 0x00b4aad4 │ │ │ │ + adceq lr, r2, r8, asr lr │ │ │ │ + @ instruction: 0x009898d0 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282714 │ │ │ │ ldr r1, [pc, #28] @ 282718 │ │ │ │ ldr r0, [pc, #28] @ 28271c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, asr sl │ │ │ │ - strdeq lr, [r2], r8 @ │ │ │ │ - addseq r9, r8, r0, ror r8 │ │ │ │ + umlalseq sl, r4, r0, sl │ │ │ │ + adceq lr, r2, r8, lsl lr │ │ │ │ + umullseq r9, r8, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282754 │ │ │ │ ldr r1, [pc, #28] @ 282758 │ │ │ │ ldr r0, [pc, #28] @ 28275c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, lsl sl │ │ │ │ - @ instruction: 0x00a2edb4 │ │ │ │ - addseq r9, r8, ip, lsr #16 │ │ │ │ + adcseq sl, r4, r0, asr sl │ │ │ │ + ldrdeq lr, [r2], r4 @ │ │ │ │ + addseq r9, r8, ip, asr #16 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282798 │ │ │ │ ldr r1, [pc, #28] @ 28279c │ │ │ │ ldr r0, [pc, #28] @ 2827a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2827a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a9d4 │ │ │ │ - adceq lr, r2, r0, ror sp │ │ │ │ - addseq r9, r8, r8, ror #15 │ │ │ │ + adcseq sl, r4, ip, lsl #20 │ │ │ │ + umlaleq lr, r2, r0, sp │ │ │ │ + addseq r9, r8, r8, lsl #16 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2827dc │ │ │ │ ldr r1, [pc, #28] @ 2827e0 │ │ │ │ ldr r0, [pc, #28] @ 2827e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2827e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq sl, r4, r0, r9 │ │ │ │ - adceq lr, r2, ip, lsr #26 │ │ │ │ - addseq r9, r8, r4, lsr #15 │ │ │ │ + adcseq sl, r4, r8, asr #19 │ │ │ │ + adceq lr, r2, ip, asr #26 │ │ │ │ + addseq r9, r8, r4, asr #15 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28281c │ │ │ │ ldr r1, [pc, #24] @ 282820 │ │ │ │ ldr r0, [pc, #24] @ 282824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, ror #31 │ │ │ │ - adceq r8, r2, r0, asr #13 │ │ │ │ - ldrdeq r8, [r2], r8 @ │ │ │ │ + adcseq fp, r4, ip, lsl r0 │ │ │ │ + adceq r8, r2, r0, ror #13 │ │ │ │ + strdeq r8, [r2], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28285c │ │ │ │ ldr r1, [pc, #28] @ 282860 │ │ │ │ ldr r0, [pc, #28] @ 282864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r0, lsr #4 │ │ │ │ - addseq r3, r3, r8, asr #7 │ │ │ │ - addseq r3, r3, r0, ror #7 │ │ │ │ + adcseq fp, r4, r8, asr r2 │ │ │ │ + addseq r3, r3, r8, ror #7 │ │ │ │ + addseq r3, r3, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28289c │ │ │ │ ldr r1, [pc, #28] @ 2828a0 │ │ │ │ ldr r0, [pc, #28] @ 2828a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4b3f8 │ │ │ │ - adceq r0, r3, ip, lsl #1 │ │ │ │ - adceq r0, r3, r8, lsl #2 │ │ │ │ + adcseq fp, r4, r0, lsr r4 │ │ │ │ + adceq r0, r3, ip, lsr #1 │ │ │ │ + adceq r0, r3, r8, lsr #2 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828e0 │ │ │ │ ldr r1, [pc, #28] @ 2828e4 │ │ │ │ ldr r0, [pc, #28] @ 2828e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4b3b4 │ │ │ │ - adceq r0, r3, r8, asr #32 │ │ │ │ - adceq r0, r3, r4, asr #1 │ │ │ │ + adcseq fp, r4, ip, ror #7 │ │ │ │ + adceq r0, r3, r8, rrx │ │ │ │ + adceq r0, r3, r4, ror #1 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282924 │ │ │ │ ldr r1, [pc, #28] @ 282928 │ │ │ │ ldr r0, [pc, #28] @ 28292c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r0, lsr #13 │ │ │ │ - adceq r0, r3, r0, ror #10 │ │ │ │ - addseq r9, r8, r0, ror #12 │ │ │ │ + @ instruction: 0x00b4b6d8 │ │ │ │ + adceq r0, r3, r0, lsl #11 │ │ │ │ + addseq r9, r8, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282964 │ │ │ │ ldr r1, [pc, #28] @ 282968 │ │ │ │ ldr r0, [pc, #28] @ 28296c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282970 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r0, ror #12 │ │ │ │ - adceq r0, r3, ip, lsl r5 │ │ │ │ - adceq r0, r3, r4, asr r5 │ │ │ │ + umlalseq fp, r4, r8, r6 │ │ │ │ + adceq r0, r3, ip, lsr r5 │ │ │ │ + adceq r0, r3, r4, ror r5 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2829a4 │ │ │ │ ldr r1, [pc, #24] @ 2829a8 │ │ │ │ ldr r0, [pc, #24] @ 2829ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, asr #2 │ │ │ │ - addseq r3, r3, ip, ror r2 │ │ │ │ - addseq sp, fp, r4, lsl #24 │ │ │ │ + adcseq ip, r4, r0, lsl #3 │ │ │ │ + umullseq r3, r3, ip, r2 @ │ │ │ │ + addseq sp, fp, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2829e4 │ │ │ │ ldr r1, [pc, #28] @ 2829e8 │ │ │ │ ldr r0, [pc, #28] @ 2829ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, ip, lsl #3 │ │ │ │ - addseq r3, r3, r0, asr #4 │ │ │ │ - addseq r3, r3, r8, asr r2 │ │ │ │ + adcseq ip, r4, r4, asr #3 │ │ │ │ + addseq r3, r3, r0, ror #4 │ │ │ │ + addseq r3, r3, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282a20 │ │ │ │ ldr r1, [pc, #24] @ 282a24 │ │ │ │ ldr r0, [pc, #24] @ 282a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, asr #17 │ │ │ │ - adceq r6, r3, ip, asr lr │ │ │ │ - adceq r6, r3, ip, ror #28 │ │ │ │ + @ instruction: 0x00b4c8fc │ │ │ │ + adceq r6, r3, ip, ror lr │ │ │ │ + adceq r6, r3, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a60 │ │ │ │ ldr r1, [pc, #28] @ 282a64 │ │ │ │ ldr r0, [pc, #28] @ 282a68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, lsr r9 │ │ │ │ - strdeq r7, [r3], r4 @ │ │ │ │ - adceq r7, r3, r0, lsl #6 │ │ │ │ + adcseq ip, r4, r0, ror r9 │ │ │ │ + adceq r7, r3, r4, lsl r3 │ │ │ │ + adceq r7, r3, r0, lsr #6 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282aa4 │ │ │ │ ldr r1, [pc, #28] @ 282aa8 │ │ │ │ ldr r0, [pc, #28] @ 282aac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282ab0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, lsr fp │ │ │ │ - adceq r8, r3, r0, lsr r2 │ │ │ │ - ldrdeq r8, [r3], ip @ │ │ │ │ + adcseq ip, r4, r8, ror #22 │ │ │ │ + adceq r8, r3, r0, asr r2 │ │ │ │ + strdeq r8, [r3], ip @ │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ae8 │ │ │ │ ldr r1, [pc, #28] @ 282aec │ │ │ │ ldr r0, [pc, #28] @ 282af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r4, lsl r0 │ │ │ │ - adceq sl, r3, r0, ror #6 │ │ │ │ - umullseq r9, r8, ip, r4 │ │ │ │ + adcseq sp, r4, ip, asr #32 │ │ │ │ + adceq sl, r3, r0, lsl #7 │ │ │ │ + @ instruction: 0x009894bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b28 │ │ │ │ ldr r1, [pc, #28] @ 282b2c │ │ │ │ ldr r0, [pc, #28] @ 282b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4cfd4 │ │ │ │ - ldrsheq r3, [r3], ip │ │ │ │ - addseq r3, r3, r4, lsl r1 │ │ │ │ + adcseq sp, r4, ip │ │ │ │ + addseq r3, r3, ip, lsl r1 │ │ │ │ + addseq r3, r3, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b68 │ │ │ │ ldr r1, [pc, #28] @ 282b6c │ │ │ │ ldr r0, [pc, #28] @ 282b70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, lsl #8 │ │ │ │ - ldrheq r3, [r3], ip │ │ │ │ - ldrsbeq r3, [r3], r4 │ │ │ │ + adcseq sp, r4, r0, asr #8 │ │ │ │ + ldrsbeq r3, [r3], ip │ │ │ │ + ldrsheq r3, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ba8 │ │ │ │ ldr r1, [pc, #28] @ 282bac │ │ │ │ ldr r0, [pc, #28] @ 282bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4dbb0 │ │ │ │ - strdeq ip, [r3], r4 @ │ │ │ │ - adceq sp, r3, ip, asr r0 │ │ │ │ + adcseq sp, r4, r8, ror #23 │ │ │ │ + adceq sp, r3, r4, lsl r0 │ │ │ │ + adceq sp, r3, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282be8 │ │ │ │ ldr r1, [pc, #28] @ 282bec │ │ │ │ ldr r0, [pc, #28] @ 282bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282bf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, ror fp │ │ │ │ - @ instruction: 0x00a3cfb0 │ │ │ │ - adceq sp, r3, r8, lsr #32 │ │ │ │ + adcseq sp, r4, r8, lsr #23 │ │ │ │ + ldrdeq ip, [r3], r0 @ │ │ │ │ + adceq sp, r3, r8, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c2c │ │ │ │ ldr r1, [pc, #28] @ 282c30 │ │ │ │ ldr r0, [pc, #28] @ 282c34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282c38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, lsr #22 │ │ │ │ - adceq ip, r3, ip, ror #30 │ │ │ │ - strdeq ip, [r3], r4 @ │ │ │ │ + adcseq sp, r4, r4, ror #22 │ │ │ │ + adceq ip, r3, ip, lsl #31 │ │ │ │ + adceq sp, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c70 │ │ │ │ ldr r1, [pc, #28] @ 282c74 │ │ │ │ ldr r0, [pc, #28] @ 282c78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, ror #21 │ │ │ │ - adceq ip, r3, ip, lsr #30 │ │ │ │ - adceq ip, r3, ip, ror #31 │ │ │ │ + adcseq sp, r4, r0, lsr #22 │ │ │ │ + adceq ip, r3, ip, asr #30 │ │ │ │ + adceq sp, r3, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282cb0 │ │ │ │ ldr r1, [pc, #28] @ 282cb4 │ │ │ │ ldr r0, [pc, #28] @ 282cb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, lsr #21 │ │ │ │ - adceq ip, r3, ip, ror #29 │ │ │ │ - adceq ip, r3, r4, asr pc │ │ │ │ + adcseq sp, r4, r0, ror #21 │ │ │ │ + adceq ip, r3, ip, lsl #30 │ │ │ │ + adceq ip, r3, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282cf0 │ │ │ │ ldr r1, [pc, #28] @ 282cf4 │ │ │ │ ldr r0, [pc, #28] @ 282cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, ror #20 │ │ │ │ - adceq ip, r3, ip, lsr #29 │ │ │ │ - adceq ip, r3, ip, lsr #31 │ │ │ │ + adcseq sp, r4, r0, lsr #21 │ │ │ │ + adceq ip, r3, ip, asr #29 │ │ │ │ + adceq ip, r3, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d30 │ │ │ │ ldr r1, [pc, #28] @ 282d34 │ │ │ │ ldr r0, [pc, #28] @ 282d38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq sp, r4, r0, ip │ │ │ │ - adceq sp, r3, r8, lsr #30 │ │ │ │ - adceq sp, r3, r0, ror #31 │ │ │ │ + adcseq sp, r4, r8, asr #25 │ │ │ │ + adceq sp, r3, r8, asr #30 │ │ │ │ + adceq lr, r3, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282d6c │ │ │ │ ldr r1, [pc, #24] @ 282d70 │ │ │ │ ldr r0, [pc, #24] @ 282d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r0, ror #9 │ │ │ │ - adceq r2, r4, r0, lsr #2 │ │ │ │ - addseq r9, r8, r0, lsl #24 │ │ │ │ + adcseq lr, r4, r8, lsl r5 │ │ │ │ + adceq r2, r4, r0, asr #2 │ │ │ │ + addseq r9, r8, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ee24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3514,927 +3514,927 @@ │ │ │ │ ldr r0, [pc, #28] @ 282dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4edb8 │ │ │ │ - addseq r2, r3, r4, ror #28 │ │ │ │ - addseq r2, r3, ip, ror lr │ │ │ │ + @ instruction: 0x00b4edf0 │ │ │ │ + addseq r2, r3, r4, lsl #29 │ │ │ │ + umullseq r2, r3, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282e00 │ │ │ │ ldr r1, [pc, #28] @ 282e04 │ │ │ │ ldr r0, [pc, #28] @ 282e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4efbc │ │ │ │ - addseq r2, r3, r4, lsr #28 │ │ │ │ - addseq r2, r3, ip, lsr lr │ │ │ │ + @ instruction: 0x00b4eff4 │ │ │ │ + addseq r2, r3, r4, asr #28 │ │ │ │ + addseq r2, r3, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282e3c │ │ │ │ ldr r1, [pc, #24] @ 282e40 │ │ │ │ ldr r0, [pc, #24] @ 282e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, r4, ror #2 │ │ │ │ - addseq r2, r3, r4, ror #27 │ │ │ │ - @ instruction: 0x00932dfc │ │ │ │ + umlalseq pc, r4, ip, r1 @ │ │ │ │ + addseq r2, r3, r4, lsl #28 │ │ │ │ + addseq r2, r3, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282e78 │ │ │ │ ldr r1, [pc, #24] @ 282e7c │ │ │ │ ldr r0, [pc, #24] @ 282e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b504d0 │ │ │ │ - addseq r2, r3, r8, lsr #27 │ │ │ │ - addseq r2, r3, r0, asr #27 │ │ │ │ + adcseq r0, r5, r8, lsl #10 │ │ │ │ + addseq r2, r3, r8, asr #27 │ │ │ │ + addseq r2, r3, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282eb4 │ │ │ │ ldr r1, [pc, #24] @ 282eb8 │ │ │ │ ldr r0, [pc, #24] @ 282ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, ip, lsr r6 │ │ │ │ - addseq r2, r3, ip, ror #26 │ │ │ │ - addseq r2, r3, r4, lsl #27 │ │ │ │ + adcseq r0, r5, r4, ror r6 │ │ │ │ + addseq r2, r3, ip, lsl #27 │ │ │ │ + addseq r2, r3, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282ef0 │ │ │ │ ldr r1, [pc, #24] @ 282ef4 │ │ │ │ ldr r0, [pc, #24] @ 282ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r0, ror #21 │ │ │ │ - addseq r2, r3, r0, lsr sp │ │ │ │ - addseq r2, r3, r8, asr #26 │ │ │ │ + adcseq r0, r5, r8, lsl fp │ │ │ │ + addseq r2, r3, r0, asr sp │ │ │ │ + addseq r2, r3, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f2c │ │ │ │ ldr r1, [pc, #24] @ 282f30 │ │ │ │ ldr r0, [pc, #24] @ 282f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r8, asr #29 │ │ │ │ - @ instruction: 0x00932cf4 │ │ │ │ - addseq r2, r3, ip, lsl #26 │ │ │ │ + adcseq r0, r5, r0, lsl #30 │ │ │ │ + addseq r2, r3, r4, lsl sp │ │ │ │ + addseq r2, r3, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f68 │ │ │ │ ldr r1, [pc, #24] @ 282f6c │ │ │ │ ldr r0, [pc, #24] @ 282f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r4, asr #32 │ │ │ │ - @ instruction: 0x00932cb8 │ │ │ │ - @ instruction: 0x00932cd0 │ │ │ │ + adcseq r1, r5, ip, ror r0 │ │ │ │ + @ instruction: 0x00932cd8 │ │ │ │ + @ instruction: 0x00932cf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282fa4 │ │ │ │ ldr r1, [pc, #24] @ 282fa8 │ │ │ │ ldr r0, [pc, #24] @ 282fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, ip, lsr #10 │ │ │ │ - addseq r2, r3, ip, ror ip │ │ │ │ - umullseq r2, r3, r4, ip │ │ │ │ + adcseq r1, r5, r4, ror #10 │ │ │ │ + umullseq r2, r3, ip, ip │ │ │ │ + @ instruction: 0x00932cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282fe0 │ │ │ │ ldr r1, [pc, #24] @ 282fe4 │ │ │ │ ldr r0, [pc, #24] @ 282fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r0, asr #18 │ │ │ │ - addseq r2, r3, r0, asr #24 │ │ │ │ - addseq r2, r3, r8, asr ip │ │ │ │ + adcseq r1, r5, r8, ror r9 │ │ │ │ + addseq r2, r3, r0, ror #24 │ │ │ │ + addseq r2, r3, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28301c │ │ │ │ ldr r1, [pc, #24] @ 283020 │ │ │ │ ldr r0, [pc, #24] @ 283024 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r4, ror #19 │ │ │ │ - addseq r2, r3, r4, lsl #24 │ │ │ │ - addseq r2, r3, ip, lsl ip │ │ │ │ + adcseq r1, r5, ip, lsl sl │ │ │ │ + addseq r2, r3, r4, lsr #24 │ │ │ │ + addseq r2, r3, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283058 │ │ │ │ ldr r1, [pc, #24] @ 28305c │ │ │ │ ldr r0, [pc, #24] @ 283060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b51bdc │ │ │ │ - addseq r2, r3, r8, asr #23 │ │ │ │ - addseq r2, r3, r0, ror #23 │ │ │ │ + adcseq r1, r5, r4, lsl ip │ │ │ │ + addseq r2, r3, r8, ror #23 │ │ │ │ + addseq r2, r3, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283094 │ │ │ │ ldr r1, [pc, #24] @ 283098 │ │ │ │ ldr r0, [pc, #24] @ 28309c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq r2, r5, r8, r3 │ │ │ │ - addseq r2, r3, ip, lsl #23 │ │ │ │ - addseq r2, r3, r4, lsr #23 │ │ │ │ + @ instruction: 0x00b523d0 │ │ │ │ + addseq r2, r3, ip, lsr #23 │ │ │ │ + addseq r2, r3, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830d0 │ │ │ │ ldr r1, [pc, #24] @ 2830d4 │ │ │ │ ldr r0, [pc, #24] @ 2830d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r8, lsl #16 │ │ │ │ - addseq r2, r3, r0, asr fp │ │ │ │ - addseq r2, r3, r8, ror #22 │ │ │ │ + adcseq r2, r5, r0, asr #16 │ │ │ │ + addseq r2, r3, r0, ror fp │ │ │ │ + addseq r2, r3, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28310c │ │ │ │ ldr r1, [pc, #24] @ 283110 │ │ │ │ ldr r0, [pc, #24] @ 283114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r4, asr #19 │ │ │ │ - addseq r2, r3, r4, lsl fp │ │ │ │ - addseq r2, r3, ip, lsr #22 │ │ │ │ + @ instruction: 0x00b529fc │ │ │ │ + addseq r2, r3, r4, lsr fp │ │ │ │ + addseq r2, r3, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283148 │ │ │ │ ldr r1, [pc, #24] @ 28314c │ │ │ │ ldr r0, [pc, #24] @ 283150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r0, lsl #26 │ │ │ │ - @ instruction: 0x00932ad8 │ │ │ │ - @ instruction: 0x00932af0 │ │ │ │ + adcseq r2, r5, r8, lsr sp │ │ │ │ + @ instruction: 0x00932af8 │ │ │ │ + addseq r2, r3, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283184 │ │ │ │ ldr r1, [pc, #24] @ 283188 │ │ │ │ ldr r0, [pc, #24] @ 28318c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlalseq r3, r5, r8, r3 │ │ │ │ - umullseq r2, r3, ip, sl │ │ │ │ - @ instruction: 0x00932ab4 │ │ │ │ + @ instruction: 0x00b533d0 │ │ │ │ + @ instruction: 0x00932abc │ │ │ │ + @ instruction: 0x00932ad4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2831c4 │ │ │ │ ldr r1, [pc, #28] @ 2831c8 │ │ │ │ ldr r0, [pc, #28] @ 2831cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsl #7 │ │ │ │ - adceq fp, r6, r4, lsr #3 │ │ │ │ - adceq fp, r6, r8, asr #5 │ │ │ │ + @ instruction: 0x00b533b8 │ │ │ │ + adceq fp, r6, r4, asr #3 │ │ │ │ + adceq fp, r6, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283204 │ │ │ │ ldr r1, [pc, #28] @ 283208 │ │ │ │ ldr r0, [pc, #28] @ 28320c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, asr #8 │ │ │ │ - adceq fp, r6, r0, lsr #6 │ │ │ │ - adceq fp, r6, r8, lsr r3 │ │ │ │ + adcseq r3, r5, r8, ror r4 │ │ │ │ + adceq fp, r6, r0, asr #6 │ │ │ │ + adceq fp, r6, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283240 │ │ │ │ ldr r1, [pc, #24] @ 283244 │ │ │ │ ldr r0, [pc, #24] @ 283248 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, asr #9 │ │ │ │ - addseq r2, r3, r0, ror #19 │ │ │ │ - @ instruction: 0x009329f8 │ │ │ │ + adcseq r3, r5, r4, lsl #10 │ │ │ │ + addseq r2, r3, r0, lsl #20 │ │ │ │ + addseq r2, r3, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28327c │ │ │ │ ldr r1, [pc, #24] @ 283280 │ │ │ │ ldr r0, [pc, #24] @ 283284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, ror #13 │ │ │ │ - addseq r2, r3, r4, lsr #19 │ │ │ │ - addseq sp, fp, ip, lsr #6 │ │ │ │ + adcseq r3, r5, ip, lsl r7 │ │ │ │ + addseq r2, r3, r4, asr #19 │ │ │ │ + addseq sp, fp, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2832bc │ │ │ │ ldr r1, [pc, #28] @ 2832c0 │ │ │ │ ldr r0, [pc, #28] @ 2832c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2832c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsr #13 │ │ │ │ - adceq ip, r6, ip │ │ │ │ - adceq ip, r6, r0, rrx │ │ │ │ + adcseq r3, r5, r0, ror #13 │ │ │ │ + adceq ip, r6, ip, lsr #32 │ │ │ │ + adceq ip, r6, r0, lsl #1 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283300 │ │ │ │ ldr r1, [pc, #28] @ 283304 │ │ │ │ ldr r0, [pc, #28] @ 283308 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, ror #12 │ │ │ │ - addseq r2, r3, r4, lsr #18 │ │ │ │ - addseq r2, r3, ip, lsr r9 │ │ │ │ + umlalseq r3, r5, ip, r6 │ │ │ │ + addseq r2, r3, r4, asr #18 │ │ │ │ + addseq r2, r3, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283340 │ │ │ │ ldr r1, [pc, #28] @ 283344 │ │ │ │ ldr r0, [pc, #28] @ 283348 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, asr r9 │ │ │ │ - addseq r2, r3, r4, ror #17 │ │ │ │ - addseq sp, fp, ip, ror #4 │ │ │ │ + adcseq r3, r5, r8, lsl #19 │ │ │ │ + addseq r2, r3, r4, lsl #18 │ │ │ │ + addseq sp, fp, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283380 │ │ │ │ ldr r1, [pc, #28] @ 283384 │ │ │ │ ldr r0, [pc, #28] @ 283388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsl r9 │ │ │ │ - strdeq ip, [r6], r8 @ │ │ │ │ - addseq r1, lr, r0, lsl r0 │ │ │ │ + adcseq r3, r5, r8, asr #18 │ │ │ │ + adceq ip, r6, r8, lsl r2 │ │ │ │ + addseq r1, lr, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2833c0 │ │ │ │ ldr r1, [pc, #28] @ 2833c4 │ │ │ │ ldr r0, [pc, #28] @ 2833c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsr fp │ │ │ │ - addseq r2, r3, r4, ror #16 │ │ │ │ - addseq sp, fp, ip, ror #3 │ │ │ │ + adcseq r3, r5, r8, ror #22 │ │ │ │ + addseq r2, r3, r4, lsl #17 │ │ │ │ + addseq sp, fp, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283400 │ │ │ │ ldr r1, [pc, #28] @ 283404 │ │ │ │ ldr r0, [pc, #28] @ 283408 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53af0 │ │ │ │ - addseq r2, r3, r4, lsr #16 │ │ │ │ - addseq r2, r3, ip, lsr r8 │ │ │ │ + adcseq r3, r5, r8, lsr #22 │ │ │ │ + addseq r2, r3, r4, asr #16 │ │ │ │ + addseq r2, r3, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28343c │ │ │ │ ldr r1, [pc, #24] @ 283440 │ │ │ │ ldr r0, [pc, #24] @ 283444 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, ror #23 │ │ │ │ - adceq ip, r6, ip, lsr r7 │ │ │ │ - adceq ip, r6, ip, asr #14 │ │ │ │ + adcseq r3, r5, r4, lsr #24 │ │ │ │ + adceq ip, r6, ip, asr r7 │ │ │ │ + adceq ip, r6, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283478 │ │ │ │ ldr r1, [pc, #24] @ 28347c │ │ │ │ ldr r0, [pc, #24] @ 283480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53bfc │ │ │ │ - addseq r2, r3, r8, lsr #15 │ │ │ │ - addseq r2, r3, r0, asr #15 │ │ │ │ + adcseq r3, r5, r4, lsr ip │ │ │ │ + addseq r2, r3, r8, asr #15 │ │ │ │ + addseq r2, r3, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2834b4 │ │ │ │ ldr r1, [pc, #24] @ 2834b8 │ │ │ │ ldr r0, [pc, #24] @ 2834bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsl #24 │ │ │ │ - addseq r2, r3, ip, ror #14 │ │ │ │ - addseq r2, r3, r4, lsl #15 │ │ │ │ + adcseq r3, r5, r0, asr #24 │ │ │ │ + addseq r2, r3, ip, lsl #15 │ │ │ │ + addseq r2, r3, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2834f0 │ │ │ │ ldr r1, [pc, #24] @ 2834f4 │ │ │ │ ldr r0, [pc, #24] @ 2834f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, asr #24 │ │ │ │ - addseq r2, r3, r0, lsr r7 │ │ │ │ - ldrheq sp, [fp], r8 │ │ │ │ + adcseq r3, r5, r0, lsl #25 │ │ │ │ + addseq r2, r3, r0, asr r7 │ │ │ │ + ldrsbeq sp, [fp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283530 │ │ │ │ ldr r1, [pc, #28] @ 283534 │ │ │ │ ldr r0, [pc, #28] @ 283538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsr ip │ │ │ │ - @ instruction: 0x009326f4 │ │ │ │ - addseq sp, fp, ip, ror r0 │ │ │ │ + adcseq r3, r5, r0, ror ip │ │ │ │ + addseq r2, r3, r4, lsl r7 │ │ │ │ + umullseq sp, fp, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283570 │ │ │ │ ldr r1, [pc, #28] @ 283574 │ │ │ │ ldr r0, [pc, #28] @ 283578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53bf8 │ │ │ │ - @ instruction: 0x009326b4 │ │ │ │ - addseq r2, r3, ip, asr #13 │ │ │ │ + adcseq r3, r5, r0, lsr ip │ │ │ │ + @ instruction: 0x009326d4 │ │ │ │ + addseq r2, r3, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2835b0 │ │ │ │ ldr r1, [pc, #28] @ 2835b4 │ │ │ │ ldr r0, [pc, #28] @ 2835b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, lsl sp │ │ │ │ - addseq r2, r3, r4, ror r6 │ │ │ │ - addseq r2, r3, ip, lsl #13 │ │ │ │ + adcseq r3, r5, ip, asr #26 │ │ │ │ + umullseq r2, r3, r4, r6 │ │ │ │ + addseq r2, r3, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2835ec │ │ │ │ ldr r1, [pc, #24] @ 2835f0 │ │ │ │ ldr r0, [pc, #24] @ 2835f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, ror sp │ │ │ │ - addseq r2, r3, r4, lsr r6 │ │ │ │ - @ instruction: 0x009bcfbc │ │ │ │ + @ instruction: 0x00b53db0 │ │ │ │ + addseq r2, r3, r4, asr r6 │ │ │ │ + @ instruction: 0x009bcfdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28362c │ │ │ │ ldr r1, [pc, #28] @ 283630 │ │ │ │ ldr r0, [pc, #28] @ 283634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, lsr sp │ │ │ │ - @ instruction: 0x009325f8 │ │ │ │ - addseq r2, r3, r0, lsl r6 │ │ │ │ + adcseq r3, r5, r4, ror sp │ │ │ │ + addseq r2, r3, r8, lsl r6 │ │ │ │ + addseq r2, r3, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28366c │ │ │ │ ldr r1, [pc, #28] @ 283670 │ │ │ │ ldr r0, [pc, #28] @ 283674 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsl lr │ │ │ │ - adceq ip, r6, r4, lsr #27 │ │ │ │ - @ instruction: 0x00a6cdbc │ │ │ │ + adcseq r3, r5, r8, asr #28 │ │ │ │ + adceq ip, r6, r4, asr #27 │ │ │ │ + ldrdeq ip, [r6], ip @ │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2836b0 │ │ │ │ ldr r1, [pc, #28] @ 2836b4 │ │ │ │ ldr r0, [pc, #28] @ 2836b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2836bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, asr #27 │ │ │ │ - adceq ip, r6, r0, ror #26 │ │ │ │ - adceq ip, r6, ip, lsr #27 │ │ │ │ + adcseq r3, r5, r4, lsl #28 │ │ │ │ + adceq ip, r6, r0, lsl #27 │ │ │ │ + adceq ip, r6, ip, asr #27 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2836f0 │ │ │ │ ldr r1, [pc, #24] @ 2836f4 │ │ │ │ ldr r0, [pc, #24] @ 2836f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53ffc │ │ │ │ - adceq sp, r6, r4, lsr #14 │ │ │ │ - adceq sp, r6, ip, lsr r7 │ │ │ │ + adcseq r4, r5, r4, lsr r0 │ │ │ │ + adceq sp, r6, r4, asr #14 │ │ │ │ + adceq sp, r6, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283730 │ │ │ │ ldr r1, [pc, #28] @ 283734 │ │ │ │ ldr r0, [pc, #28] @ 283738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, asr #31 │ │ │ │ - adceq sp, r6, r8, ror #13 │ │ │ │ - adceq sp, r6, r0, lsl #14 │ │ │ │ + @ instruction: 0x00b53ff8 │ │ │ │ + adceq sp, r6, r8, lsl #14 │ │ │ │ + adceq sp, r6, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283770 │ │ │ │ ldr r1, [pc, #28] @ 283774 │ │ │ │ ldr r0, [pc, #28] @ 283778 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, lsl #31 │ │ │ │ - adceq sp, r6, r8, lsr #13 │ │ │ │ - ldrdeq sp, [r6], r4 @ │ │ │ │ + @ instruction: 0x00b53fb8 │ │ │ │ + adceq sp, r6, r8, asr #13 │ │ │ │ + strdeq sp, [r6], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837b0 │ │ │ │ ldr r1, [pc, #28] @ 2837b4 │ │ │ │ ldr r0, [pc, #28] @ 2837b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, asr #30 │ │ │ │ - adceq sp, r6, r8, ror #12 │ │ │ │ - umlaleq sp, r6, r4, r6 │ │ │ │ + adcseq r3, r5, r8, ror pc │ │ │ │ + adceq sp, r6, r8, lsl #13 │ │ │ │ + @ instruction: 0x00a6d6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837f0 │ │ │ │ ldr r1, [pc, #28] @ 2837f4 │ │ │ │ ldr r0, [pc, #28] @ 2837f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b543f8 │ │ │ │ - addseq r2, r3, r4, lsr r4 │ │ │ │ - addseq r2, r3, ip, asr #8 │ │ │ │ + adcseq r4, r5, r0, lsr r4 │ │ │ │ + addseq r2, r3, r4, asr r4 │ │ │ │ + addseq r2, r3, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283830 │ │ │ │ ldr r1, [pc, #28] @ 283834 │ │ │ │ ldr r0, [pc, #28] @ 283838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, asr r4 │ │ │ │ - @ instruction: 0x009323f4 │ │ │ │ - addseq ip, fp, ip, ror sp │ │ │ │ + adcseq r4, r5, ip, lsl #9 │ │ │ │ + addseq r2, r3, r4, lsl r4 │ │ │ │ + umullseq ip, fp, ip, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28386c │ │ │ │ ldr r1, [pc, #24] @ 283870 │ │ │ │ ldr r0, [pc, #24] @ 283874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, asr #11 │ │ │ │ - @ instruction: 0x009323b4 │ │ │ │ - addseq ip, fp, ip, lsr sp │ │ │ │ + @ instruction: 0x00b545fc │ │ │ │ + @ instruction: 0x009323d4 │ │ │ │ + addseq ip, fp, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2838ac │ │ │ │ ldr r1, [pc, #28] @ 2838b0 │ │ │ │ ldr r0, [pc, #28] @ 2838b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsl #11 │ │ │ │ - addseq r2, r3, r8, ror r3 │ │ │ │ - umullseq r2, r3, r0, r3 │ │ │ │ + adcseq r4, r5, r0, asr #11 │ │ │ │ + umullseq r2, r3, r8, r3 │ │ │ │ + @ instruction: 0x009323b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2838ec │ │ │ │ ldr r1, [pc, #28] @ 2838f0 │ │ │ │ ldr r0, [pc, #28] @ 2838f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsr #20 │ │ │ │ - addseq r9, r3, r0, lsl ip │ │ │ │ - addseq r9, r3, r4, lsr #24 │ │ │ │ + adcseq r4, r5, ip, asr sl │ │ │ │ + addseq r9, r3, r0, lsr ip │ │ │ │ + addseq r9, r3, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283928 │ │ │ │ ldr r1, [pc, #24] @ 28392c │ │ │ │ ldr r0, [pc, #24] @ 283930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, ror #21 │ │ │ │ - @ instruction: 0x0094bdd8 │ │ │ │ - addseq fp, r4, ip, ror #27 │ │ │ │ + adcseq r4, r5, r8, lsl fp │ │ │ │ + @ instruction: 0x0094bdf8 │ │ │ │ + addseq fp, r4, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283968 │ │ │ │ ldr r1, [pc, #28] @ 28396c │ │ │ │ ldr r0, [pc, #28] @ 283970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsr #21 │ │ │ │ - umullseq fp, r4, ip, sp │ │ │ │ - addseq fp, r4, ip, ror #27 │ │ │ │ + @ instruction: 0x00b54adc │ │ │ │ + @ instruction: 0x0094bdbc │ │ │ │ + addseq fp, r4, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2839a8 │ │ │ │ ldr r1, [pc, #28] @ 2839ac │ │ │ │ ldr r0, [pc, #28] @ 2839b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, ror #20 │ │ │ │ - addseq fp, r4, ip, asr sp │ │ │ │ - addseq fp, r4, ip, lsr #27 │ │ │ │ + umlalseq r4, r5, ip, sl │ │ │ │ + addseq fp, r4, ip, ror sp │ │ │ │ + addseq fp, r4, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2839e4 │ │ │ │ ldr r1, [pc, #24] @ 2839e8 │ │ │ │ ldr r0, [pc, #24] @ 2839ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsl #21 │ │ │ │ - addseq fp, r4, ip, lsl sp │ │ │ │ - addseq fp, r4, ip, ror #26 │ │ │ │ + @ instruction: 0x00b54abc │ │ │ │ + addseq fp, r4, ip, lsr sp │ │ │ │ + addseq fp, r4, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a24 │ │ │ │ ldr r1, [pc, #28] @ 283a28 │ │ │ │ ldr r0, [pc, #28] @ 283a2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, asr #20 │ │ │ │ - addseq fp, r4, r0, ror #25 │ │ │ │ - addseq fp, r4, r0, lsr sp │ │ │ │ + adcseq r4, r5, r0, lsl #21 │ │ │ │ + addseq fp, r4, r0, lsl #26 │ │ │ │ + addseq fp, r4, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a64 │ │ │ │ ldr r1, [pc, #28] @ 283a68 │ │ │ │ ldr r0, [pc, #28] @ 283a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsl #20 │ │ │ │ - addseq fp, r4, r0, lsr #25 │ │ │ │ - @ instruction: 0x0094bcf0 │ │ │ │ + adcseq r4, r5, r0, asr #20 │ │ │ │ + addseq fp, r4, r0, asr #25 │ │ │ │ + addseq fp, r4, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283aa0 │ │ │ │ ldr r1, [pc, #24] @ 283aa4 │ │ │ │ ldr r0, [pc, #24] @ 283aa8 │ │ │ │ ldr r2, [pc, #24] @ 283aac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, lsl #2 │ │ │ │ - adceq pc, r6, ip, lsl #29 │ │ │ │ - adceq pc, r6, r0, lsr #30 │ │ │ │ + adcseq r5, r5, r8, lsr r1 │ │ │ │ + adceq pc, r6, ip, lsr #29 │ │ │ │ + adceq pc, r6, r0, asr #30 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283ae4 │ │ │ │ ldr r1, [pc, #28] @ 283ae8 │ │ │ │ ldr r0, [pc, #28] @ 283aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, lsl #7 │ │ │ │ - adceq r0, r7, ip, lsl #16 │ │ │ │ - @ instruction: 0x00a0cbb4 │ │ │ │ + @ instruction: 0x00b553b8 │ │ │ │ + adceq r0, r7, ip, lsr #16 │ │ │ │ + ldrdeq ip, [r0], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b24 │ │ │ │ ldr r1, [pc, #28] @ 283b28 │ │ │ │ ldr r0, [pc, #28] @ 283b2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r0, asr #6 │ │ │ │ - adceq r0, r7, r8, asr #15 │ │ │ │ - adceq ip, r0, r0, ror fp │ │ │ │ + adcseq r5, r5, r8, ror r3 │ │ │ │ + adceq r0, r7, r8, ror #15 │ │ │ │ + umlaleq ip, r0, r0, fp │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b68 │ │ │ │ ldr r1, [pc, #28] @ 283b6c │ │ │ │ ldr r0, [pc, #28] @ 283b70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b552fc │ │ │ │ - adceq r0, r7, r4, lsl #15 │ │ │ │ - adceq r0, r7, r4, lsl r8 │ │ │ │ + adcseq r5, r5, r4, lsr r3 │ │ │ │ + adceq r0, r7, r4, lsr #15 │ │ │ │ + adceq r0, r7, r4, lsr r8 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283bac │ │ │ │ ldr r1, [pc, #28] @ 283bb0 │ │ │ │ ldr r0, [pc, #28] @ 283bb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adcseq r8, r5, ip, ror #28 │ │ │ │ - adceq r2, r7, r0, ror #18 │ │ │ │ - adceq r2, r7, r8, ror r9 │ │ │ │ + adcseq r8, r5, r4, lsr #29 │ │ │ │ + adceq r2, r7, r0, lsl #19 │ │ │ │ + umlaleq r2, r7, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 283bc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r4, r0, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 283c98 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 27ea28 │ │ │ │ ldr r5, [pc, #156] @ 283c9c │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl b6bc40 │ │ │ │ + bl b6bc60 │ │ │ │ ldr r2, [pc, #148] @ 283ca0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 283ca4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -4458,72 +4458,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl b7e13c │ │ │ │ + bl b7e15c │ │ │ │ ldr r0, [pc, #40] @ 283cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b bb3988 │ │ │ │ + b bb39a8 │ │ │ │ @ instruction: 0x01271994 │ │ │ │ @ instruction: 0x011851fc │ │ │ │ muleq r0, r0, r9 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ strheq r6, [r0], -ip │ │ │ │ andeq ip, r4, r0, lsl r2 │ │ │ │ andeq ip, r4, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 283cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq lr, r4, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 283cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq pc, r4, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq pc, r4, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 283d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r5, r5, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 283d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, r5, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 283d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, r5, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 283d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r0, r6, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 283d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r2, r6, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 283d68 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r4, [r6], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 283e88 │ │ │ │ ldr r2, [pc, #260] @ 283e8c │ │ │ │ @@ -4584,3212 +4584,3212 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 283ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsl #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bge fed2e944 <__bss_end__@@Base+0xfd810a74> │ │ │ │ bge fed2e944 <__bss_end__@@Base+0xfd810a74> │ │ │ │ smlawbeq r7, r4, ip, r1 │ │ │ │ @ instruction: 0x01271c68 │ │ │ │ @ instruction: 0x01184fd4 │ │ │ │ - addseq fp, r3, r8, asr #13 │ │ │ │ + addseq fp, r3, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 283eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r8, [r9], -ip │ │ │ │ ldr r0, [pc, #8] @ 283ecc │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ muleq sl, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 283ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sl, sl, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 283ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x000aa2bc │ │ │ │ ldr r0, [pc, #8] @ 283f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq fp, sl, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 283f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq lr, [sl], -r8 │ │ │ │ ldr r0, [pc, #8] @ 283f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r1, fp, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 283f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r1, fp, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 283f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r2, [fp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 283f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r3, fp, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 283f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r4, fp, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 283f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r6, fp, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 283fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r8, fp, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 283fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sl, fp, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 283fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, fp, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 283fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, fp, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 283ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq pc, fp, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 28400c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r0, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 284020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r3, ip, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 284034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r5, ip, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 284048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r8, [ip], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 28405c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq ip, ip, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 284070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq pc, ip, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 284084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r2, sp, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 284098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r4, sp, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2840ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r5, sp, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 2840c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r6, [sp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 2840d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq r7, [sp], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2840e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq r7, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 2840fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sl, sp, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 284110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq fp, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq fp, sp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 284138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq fp, sp, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 28414c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq ip, sp, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, sp, r4, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, sp, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 284188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ muleq sp, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 28419c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r0, lr, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 2841b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r0, lr, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2841c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r1, lr, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 2841d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r3, lr, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 2841ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r3, lr, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 284200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r3, lr, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 284214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r4, lr, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 284228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r5, [lr], -r0 │ │ │ │ ldr r0, [pc, #8] @ 28423c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq r6, [lr], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r6, lr, r4, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 284264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r8, lr, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 284278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r8, [lr], -r4 │ │ │ │ ldr r0, [pc, #8] @ 28428c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r1, pc, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2842a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r6, pc, r0, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 2842b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq r6, pc, r0, lsr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2842c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq fp, pc, r0, asr lr @ │ │ │ │ ldr r0, [pc, #8] @ 2842dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq ip, pc, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 2842f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ muleq pc, r4, r7 @ │ │ │ │ ldr r0, [pc, #8] @ 284304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq sp, [pc], -ip │ │ │ │ ldr r0, [pc, #8] @ 284318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq sp, pc, r8, lsr pc @ │ │ │ │ ldr r0, [pc, #8] @ 28432c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ muleq pc, r4, r6 @ │ │ │ │ ldr r0, [pc, #8] @ 284340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andeq lr, pc, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 284354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, r0, r8, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 284368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, r0, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 28437c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00109fb8 │ │ │ │ ldr r0, [pc, #8] @ 284390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, r1, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2843a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, r3, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2843b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, r3, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 2843cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, r3, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2843e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, r3, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 2843f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, r3, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq r3, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 28441c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00139ffc │ │ │ │ ldr r0, [pc, #8] @ 284430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, r3, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 284444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, r4, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 284458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, r4, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 28446c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, r4, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 284480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, r4, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 284494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, r5, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2844a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, r5, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2844bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, r5, r0, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2844d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, r5, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 2844e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, r5, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2844f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001572fc │ │ │ │ ldr r0, [pc, #8] @ 28450c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, r5, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 284520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, r5, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 284534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0015a6f0 │ │ │ │ ldr r0, [pc, #8] @ 284548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, r5, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 28455c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, r5, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 284570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, r5, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 284584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrheq lr, [r5], -r4 │ │ │ │ ldr r0, [pc, #8] @ 284598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, r5, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 2845ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, r5, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2845c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, r6, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2845d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r3, r6, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 2845e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r4, r6, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2845fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, r6, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 284610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq r6, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 284624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, r6, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 284638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, r6, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 28464c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, r6, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 284660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, r6, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 284674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, r6, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 284688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, r6, r8, lsl r6 @ │ │ │ │ ldr r0, [pc, #8] @ 28469c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, r6, ip, asr pc @ │ │ │ │ ldr r0, [pc, #8] @ 2846b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, r7, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2846c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r1, r7, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2846d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq r7, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 2846ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq r7, r4, ip │ │ │ │ ldr r0, [pc, #8] @ 284700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, r7, r4, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, r7, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 284728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq r7, r8, ip │ │ │ │ ldr r0, [pc, #8] @ 28473c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0017d1d4 │ │ │ │ ldr r0, [pc, #8] @ 284750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, r7, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 284764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, r8, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 284778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, r8, r8, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 28478c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00189fd8 │ │ │ │ ldr r0, [pc, #8] @ 2847a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0018dcd8 │ │ │ │ ldr r0, [pc, #8] @ 2847b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, r8, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2847c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, r8, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2847dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, r9, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 2847f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, r9, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 284804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, r9, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 284818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, r9, ip, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 28482c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, r9, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 284840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, r9, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 284854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, r9, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 284868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00198cd8 │ │ │ │ ldr r0, [pc, #8] @ 28487c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, r9, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 284890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r4, sl, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 2848a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 2848b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001a61bc │ │ │ │ ldr r0, [pc, #8] @ 2848cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq sl, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 2848e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 2848f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, sl, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 284908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, sl, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 28491c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, sl, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 284930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, sl, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 284944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, sl, ip, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 284958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, sl, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 28496c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, sl, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 284980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, sl, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 284994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, sl, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 2849a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2849bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, sl, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2849d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, fp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 2849e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq fp, r8, fp │ │ │ │ ldr r0, [pc, #8] @ 2849f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r1, fp, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 284a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, fp, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 284a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, fp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 284a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, fp, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 284a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, fp, r4, ror sp │ │ │ │ ldr r0, [pc, #8] @ 284a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001b97b4 │ │ │ │ ldr r0, [pc, #8] @ 284a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, fp, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 284a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, fp, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 284a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq fp, ip, r9 │ │ │ │ ldr r0, [pc, #8] @ 284aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, fp, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 284ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, fp, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 284ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq fp, fp, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 284ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001bb5d4 │ │ │ │ ldr r0, [pc, #8] @ 284afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, fp, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 284b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001bf2dc │ │ │ │ ldr r0, [pc, #8] @ 284b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001bf9fc │ │ │ │ ldr r0, [pc, #8] @ 284b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001bffd8 │ │ │ │ ldr r0, [pc, #8] @ 284b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001c04dc │ │ │ │ ldr r0, [pc, #8] @ 284b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, ip, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 284b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r1, ip, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 284b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, ip, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 284b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, ip, r4, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 284bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, ip, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 284bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r4, ip, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 284bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r4, ip, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 284bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, ip, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 284c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrsbeq r6, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 284c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq ip, r0, r4 │ │ │ │ ldr r0, [pc, #8] @ 284c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, ip, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 284c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001c6fbc │ │ │ │ ldr r0, [pc, #8] @ 284c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, ip, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 284c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, ip, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 284c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001cafd0 │ │ │ │ ldr r0, [pc, #8] @ 284c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq ip, r0, r8 │ │ │ │ ldr r0, [pc, #8] @ 284ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, ip, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 284cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, ip, r0, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 284cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001cffb8 │ │ │ │ ldr r0, [pc, #8] @ 284cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, sp, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 284cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, sp, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 284d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, sp, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 284d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, sp, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 284d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001d3cf8 │ │ │ │ ldr r0, [pc, #8] @ 284d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, sp, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 284d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, sp, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 284d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, sp, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 284d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq sp, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 284d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, sp, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 284da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, sp, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 284db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, sp, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 284dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001dabdc │ │ │ │ ldr r0, [pc, #8] @ 284de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq ip, sp, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 284df4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, sp, ip, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 284e08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, sp, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 284e1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, sp, r0, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 284e30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq lr, sp, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 284e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, sp, r0, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 284e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, lr, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 284e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, lr, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 284e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r1, lr, r8, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 284e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r5, lr, ip, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 284ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, lr, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 284ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, lr, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 284ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001e8df4 │ │ │ │ ldr r0, [pc, #8] @ 284ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, lr, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 284ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001eb5d4 │ │ │ │ ldr r0, [pc, #8] @ 284f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sp, lr, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 284f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq pc, lr, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 284f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001ef6bc │ │ │ │ ldr r0, [pc, #8] @ 284f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001efcb0 │ │ │ │ ldr r0, [pc, #8] @ 284f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mulseq pc, ip, r1 @ │ │ │ │ ldr r0, [pc, #8] @ 284f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001f08b0 │ │ │ │ ldr r0, [pc, #8] @ 284f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r0, pc, r0, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 284f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r1, pc, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 284fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r2, pc, r4, ror fp @ │ │ │ │ ldr r0, [pc, #8] @ 284fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001f36fc │ │ │ │ ldr r0, [pc, #8] @ 284fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, pc, r8, asr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 284fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r6, pc, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 284ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r7, pc, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 285010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r8, pc, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, pc, r0, ror r1 @ │ │ │ │ ldr r0, [pc, #8] @ 285038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq r9, pc, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 28504c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, pc, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 285060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ andseq sl, pc, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 285074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001fcaf4 │ │ │ │ ldr r0, [pc, #8] @ 285088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001fcdb0 │ │ │ │ ldr r0, [pc, #8] @ 28509c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x001ffeb0 │ │ │ │ ldr r0, [pc, #8] @ 2850b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r4, r0, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2850c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, r0, ip, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 2850d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, r1, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 2850ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, r1, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 285100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq fp, r2, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 285114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, r2, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 285128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r2, r3, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 28513c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r7, r3, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 285150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r8, r3, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 285164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sl, r3, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 285178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0023b8b0 │ │ │ │ ldr r0, [pc, #8] @ 28518c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, r3, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 2851a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sp, r3, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 2851b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, r3, r4, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 2851c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r0, [r4], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2851dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r3, r4, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2851f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r5, r4, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 285204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00245cbc │ │ │ │ ldr r0, [pc, #8] @ 285218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r8, r4, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 28522c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r9, r4, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 285240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq fp, [r4], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, r4, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 285268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r2, r5, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 28527c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, r5, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 285290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, r5, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 2852a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sp, r5, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2852b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, r5, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2852cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq pc, r5, ip, ror ip @ │ │ │ │ ldr r0, [pc, #8] @ 2852e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r2, r8, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2852f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r4, [r8], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r4, r8, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 28531c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r5, r8, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 285330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00288db0 │ │ │ │ ldr r0, [pc, #8] @ 285344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r9, r8, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 285358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sl, r8, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 28536c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0028aabc │ │ │ │ ldr r0, [pc, #8] @ 285380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq fp, r8, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 285394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq fp, r8, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 2853a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaeq r8, r0, r7, pc @ │ │ │ │ ldr r0, [pc, #8] @ 2853bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r7, r9, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2853d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r9, r9, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2853e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r4, sl, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2853f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r5, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 28540c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r5, sl, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 285420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r5, sl, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 285434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r5, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r6, sl, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 28545c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r6, sl, r0, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 285470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r8, sl, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 285484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x002a85bc │ │ │ │ ldr r0, [pc, #8] @ 285498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r8, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2854ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r9, sl, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2854c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sl, sl, r0, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2854d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sl, sl, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 2854e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, sl, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 2854fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sp, sl, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, sl, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 285524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq pc, sl, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 285538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq pc, sl, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 28554c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r0, [fp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 285560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaeq fp, r8, r5, r1 │ │ │ │ ldr r0, [pc, #8] @ 285574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaeq fp, r8, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 285588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r2, fp, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 28559c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r3, fp, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 2855b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r9, fp, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 2855c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r1, ip, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 2855d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r3, ip, ip, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 2855ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r8, ip, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 285600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sl, ip, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 285614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq r2, [sp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x002ddcb4 │ │ │ │ ldr r0, [pc, #8] @ 28563c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r3, lr, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 285650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaeq lr, r4, r6, sl │ │ │ │ ldr r0, [pc, #8] @ 285664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq fp, lr, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 285678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, lr, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 28568c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq sp, lr, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 2856a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r4, [pc], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2856b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq r6, pc, ip, lsl r3 @ │ │ │ │ ldr r0, [pc, #8] @ 2856c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, pc, r4, asr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 2856dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, pc, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 2856f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq ip, pc, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 285704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq lr, pc, r0, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 285718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eoreq pc, pc, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 28572c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r0, r0, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 285740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r2, r0, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 285754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r2, r0, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 285768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, r0, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 28577c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, r0, r8, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 285790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq r0, ip, r1, r4 │ │ │ │ ldr r0, [pc, #8] @ 2857a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r4, r0, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 2857b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq r0, r8, r4, r5 │ │ │ │ ldr r0, [pc, #8] @ 2857cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, r0, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2857e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003072f0 │ │ │ │ ldr r0, [pc, #8] @ 2857f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, r0, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 285808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r0, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 28581c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sl, r0, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 285830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0030ebb4 │ │ │ │ ldr r0, [pc, #8] @ 285844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq pc, r0, r0, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 285858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r4, r1, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 28586c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r5, r1, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 285880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq r1, r8, r3, r7 │ │ │ │ ldr r0, [pc, #8] @ 285894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq r1, r8, sp, r7 │ │ │ │ ldr r0, [pc, #8] @ 2858a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, r1, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 2858bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, r1, r4, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 2858d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r1, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2858e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r1, r0, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 2858f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, r1, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 28590c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, r1, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 285920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, r1, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 285934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0031e9f4 │ │ │ │ ldr r0, [pc, #8] @ 285948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq pc, r1, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 28595c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq pc, r1, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 285970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r0, r2, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 285984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, r2, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 285998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r4, r2, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2859ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r5, r2, r0, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2859c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, r2, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 2859d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r7, r2, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 2859e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq r2, ip, r9, r7 │ │ │ │ ldr r0, [pc, #8] @ 2859fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r2, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 285a10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r2, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 285a24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sl, r2, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 285a38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, r2, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 285a4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, r2, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 285a60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq lr, r2, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 285a74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq pc, r2, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 285a88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r0, r3, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 285a9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r0, r3, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 285ab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r2, r3, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 285ac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, r3, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 285ad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, r3, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 285aec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003346d8 │ │ │ │ ldr r0, [pc, #8] @ 285b00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r7, r3, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 285b14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003375d0 │ │ │ │ ldr r0, [pc, #8] @ 285b28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003389f8 │ │ │ │ ldr r0, [pc, #8] @ 285b3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq lr, r3, ip, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 285b50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq pc, r3, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 285b64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, r4, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 285b78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r2, r5, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 285b8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r2, r5, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 285ba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, r5, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285bb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0035e4d0 │ │ │ │ ldr r0, [pc, #8] @ 285bc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq pc, r5, r0, lsr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 285bdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r6, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 285bf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0036a7dc │ │ │ │ ldr r0, [pc, #8] @ 285c04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sl, r6, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 285c18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, r7, ip, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 285c2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, r7, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 285c40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, r7, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 285c54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, r7, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 285c68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003741fc │ │ │ │ ldr r0, [pc, #8] @ 285c7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00374bb4 │ │ │ │ ldr r0, [pc, #8] @ 285c90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, r7, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 285ca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, r7, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 285cb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, r7, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 285ccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, r7, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 285ce0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, r7, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 285cf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq fp, r7, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 285d08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, r7, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 285d1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r2, r8, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 285d30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003844b4 │ │ │ │ ldr r0, [pc, #8] @ 285d44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r4, r8, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285d58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003859f8 │ │ │ │ ldr r0, [pc, #8] @ 285d6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r5, r8, r0, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 285d80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003884d8 │ │ │ │ ldr r0, [pc, #8] @ 285d94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq lr, r8, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 285da8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, r9, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 285dbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, r9, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 285dd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, r9, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 285de4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq fp, r9, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 285df8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, r9, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 285e0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq lr, r9, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 285e20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, sl, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 285e34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq fp, sl, r0, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 285e48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, sl, ip, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 285e5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, sl, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 285e70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003ac7b4 │ │ │ │ ldr r0, [pc, #8] @ 285e84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, sl, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 285e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, sl, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 285eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq sl, r8, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 285ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, sl, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 285ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, sl, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 285ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003ad2b8 │ │ │ │ ldr r0, [pc, #8] @ 285efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003ad4f8 │ │ │ │ ldr r0, [pc, #8] @ 285f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, sl, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 285f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003ad9b0 │ │ │ │ ldr r0, [pc, #8] @ 285f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r5, fp, r8, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 285f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, fp, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 285f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r7, fp, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 285f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, fp, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 285f88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, fp, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 285f9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003ba3d8 │ │ │ │ ldr r0, [pc, #8] @ 285fb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sl, fp, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 285fc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq fp, fp, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 285fd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq fp, fp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 285fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq ip, fp, r0, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 286000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003bc3fc │ │ │ │ ldr r0, [pc, #8] @ 286014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq sp, fp, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 286028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, ip, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 28603c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, ip, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 286050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, ip, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 286064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r1, ip, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 286078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r3, ip, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 28608c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r4, ip, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 2860a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r7, ip, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2860b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, ip, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2860c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r8, ip, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2860dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r9, ip, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2860f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003d47d0 │ │ │ │ ldr r0, [pc, #8] @ 286104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r4, sp, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 286118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r6, sp, r8 │ │ │ │ ldr r0, [pc, #8] @ 28612c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003d67f0 │ │ │ │ ldr r0, [pc, #8] @ 286140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ mlaseq sp, r4, r6, r7 │ │ │ │ ldr r0, [pc, #8] @ 286154 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq r7, sp, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 286168 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq lr, sp, ip, lsl #9 │ │ │ │ ldr r0, [pc, #4] @ 286178 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ @ instruction: 0x012724a8 │ │ │ │ ldr r0, [pc, #8] @ 28618c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x003edcdc │ │ │ │ ldr r0, [pc, #8] @ 2861a0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ eorseq lr, pc, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2861b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r0, r0, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 2861c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq r1, [r0], #-128 @ 0xffffff80 │ │ │ │ ldr r0, [pc, #8] @ 2861dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r2, r0, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 2861f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r3, r0, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 286204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r0, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 286218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r0, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 28622c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r0, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 286240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r0, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 286254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r0, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 286268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r0, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 28627c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, r0, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 286290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r7, r0, r8, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2862a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r7, r0, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 2862b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r7, r0, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 2862cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r8, r0, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2862e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sl, r0, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 2862f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sl, r0, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 286308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq ip, [r0], #-180 @ 0xffffff4c │ │ │ │ ldr r0, [pc, #8] @ 28631c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq lr, r0, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 286330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq pc, r0, r8, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 286344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r1, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 286358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq lr, r1, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 28636c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sp, r2, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 286380 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq lr, r2, r8, asr #2 │ │ │ │ ldr r0, [pc, #4] @ 286390 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ smlawteq r7, r4, r4, r3 │ │ │ │ ldr r0, [pc, #8] @ 2863a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r4, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 2863b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r0, r5, r4, ror #26 │ │ │ │ ldr r0, [pc, #4] @ 2863c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ smlawteq r8, r8, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 286478 │ │ │ │ ldr r3, [pc, #148] @ 28647c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 922a60 │ │ │ │ + bl 922a80 │ │ │ │ ldr r2, [pc, #128] @ 286480 │ │ │ │ ldr r1, [pc, #128] @ 286484 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5b540 │ │ │ │ + bl b5b560 │ │ │ │ ldr r0, [pc, #92] @ 286488 │ │ │ │ ldr r2, [pc, #92] @ 28648c │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 286490 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5b540 │ │ │ │ + bl b5b560 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r0, lsr #20 │ │ │ │ andeq r1, r0, r8, ror fp │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - addseq r6, sp, ip, lsl #11 │ │ │ │ + addseq r6, sp, ip, lsr #11 │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, sp, r8, ror #10 │ │ │ │ + addseq r6, sp, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 2864a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0045899c │ │ │ │ ldr r0, [pc, #8] @ 2864b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sl, r5, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2864cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sl, r5, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2864e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x0045c294 │ │ │ │ ldr r3, [pc, #16] @ 2864fc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ @ instruction: 0x01283a9c │ │ │ │ ldr r0, [pc, #8] @ 286510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r7, r6, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 286524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sp, r6, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 286538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq lr, [r6], #-12 │ │ │ │ ldr r0, [pc, #8] @ 28654c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r9, r7, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 286560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r9, r7, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 286574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r9, r7, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 286588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r1, r8, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 28659c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r3, r8, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2865b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r3, r8, r4, ror #31 │ │ │ │ ldr r1, [pc, #12] @ 2865c8 │ │ │ │ ldr r2, [pc, #12] @ 2865cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 70c464 │ │ │ │ - adcseq sp, r2, r4, ror r7 │ │ │ │ + umlalseq sp, r2, r4, r7 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2865e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r0, r9, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2865f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r1, r9, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 286608 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq r4, [r9], #-64 @ 0xffffffc0 │ │ │ │ ldr r0, [pc, #8] @ 28661c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286630 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286644 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286658 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 28666c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286680 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286694 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2866a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2866bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2866d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2866e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2866f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 28670c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286720 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286734 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286748 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 28675c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286770 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x00495190 │ │ │ │ ldr r0, [pc, #8] @ 286798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2867ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2867c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2867d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2867e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq r5, [r9], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 2867fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 286810 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 286824 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 286838 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, r9, r0, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 28684c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x004a3690 │ │ │ │ ldr r0, [pc, #8] @ 286860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r3, sl, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286874 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r3, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 286888 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r3, sl, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 28689c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, sl, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2868b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, sl, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2868c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, sl, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 2868d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, sl, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2868ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r8, sl, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 286900 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r8, sl, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 286914 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strdeq sl, [sl], #-212 @ 0xffffff2c │ │ │ │ ldr r0, [pc, #8] @ 286928 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq sl, [sl], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 28693c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x004ab390 │ │ │ │ ldr r0, [pc, #8] @ 286950 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq lr, sl, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 286964 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq pc, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 286978 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x004b1394 │ │ │ │ ldr r0, [pc, #8] @ 28698c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq r1, [fp], #-48 @ 0xffffffd0 │ │ │ │ ldr r0, [pc, #8] @ 2869a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, fp, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2869b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, fp, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 2869c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r6, [fp], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ 2869dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, fp, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 2869f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r8, fp, r4, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 286a04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sl, fp, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 286a18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, ip, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 286a2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r7, ip, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 286a40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r8, ip, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 286a54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r9, ip, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 286a68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sl, ip, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 286a7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq fp, ip, r4, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 286a90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq ip, [ip], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 286aa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sp, ip, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 286ab8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sp, ip, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 286acc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq pc, ip, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 286ae0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r0, sp, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 286af4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r1, sp, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 286b08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r1, sp, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 286b1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, sp, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 286b30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r5, [sp], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 286b44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r5, sp, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 286b58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, sp, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 286b6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, sp, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 286b80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ ldrdeq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ ldr r0, [pc, #8] @ 286b94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sp, sp, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 286ba8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq lr, sp, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 286bbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq pc, [sp], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 286bd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ @ instruction: 0x004e2594 │ │ │ │ ldr r0, [pc, #8] @ 286be4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, lr, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 286bf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, lr, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 286c0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r6, lr, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 286c20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq fp, lr, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 286c34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq ip, lr, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286c48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq lr, [lr], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 286c5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r2, pc, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 286c70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, pc, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 286c84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq r4, pc, r8, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 286c98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ strheq sl, [pc], #-148 @ │ │ │ │ ldr r0, [pc, #8] @ 286cac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq ip, pc, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 286cc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq sp, pc, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 286cd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subeq lr, pc, r4, ror r0 @ │ │ │ │ ldr r0, [pc, #8] @ 286ce8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ + b b6e64c │ │ │ │ subseq sp, r1, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 286cfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - subseq r9, lr, r8, asr #20 │ │ │ │ + b b6e64c │ │ │ │ + subseq r9, lr, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 286d10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - subseq sl, lr, r8, lsl r6 │ │ │ │ + b b6e64c │ │ │ │ + subseq sl, lr, r8, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 286d24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - subseq pc, lr, r0, ror r9 @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x005ef990 │ │ │ │ ldr r0, [pc, #8] @ 286d38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - subseq r1, pc, r8, lsl r3 @ │ │ │ │ + b b6e64c │ │ │ │ + subseq r1, pc, r8, lsr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 286d4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - subseq r4, pc, r0, ror #10 │ │ │ │ + b b6e64c │ │ │ │ + subseq r4, pc, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 286d60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - subseq sp, pc, r4, lsr ip @ │ │ │ │ + b b6e64c │ │ │ │ + subseq sp, pc, r4, asr ip @ │ │ │ │ ldr r0, [pc, #8] @ 286d74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r3, r0, r0, ror #14 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r3, r0, r0, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 286d88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r4, r0, r4, lsl #12 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r4, r0, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 286d9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq sp, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq sp, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ ldr r0, [pc, #8] @ 286db0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r1, r1, r8, lsl #18 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r1, r1, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 286dc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ ldr r0, [pc, #8] @ 286dd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq pc, r1, r0, lsr r6 @ │ │ │ │ + b b6e64c │ │ │ │ + rsbeq pc, r1, r0, asr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 286dec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r7, r2, r4, ror #27 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r7, r2, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 286e00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r9, r2, ip, lsl #18 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r9, r2, ip, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 286e14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strdeq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + b b6e64c │ │ │ │ + rsbeq lr, r3, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 286e28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq r1, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r1, [r4], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 286e3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq r2, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r2, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 286e50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r3, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq r3, [r4], #-112 @ 0xffffff90 @ │ │ │ │ ldr r0, [pc, #8] @ 286e64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r3, r4, r0, lsr lr │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r3, r4, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 286e78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r4, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq r4, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 286e8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r4, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq r4, [r4], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 286ea0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq sl, r4, ip, ror #1 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq sl, r4, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 286eb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq sl, r4, r8, ror ip │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x0064ac98 │ │ │ │ ldr r0, [pc, #8] @ 286ec8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq sl, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq sl, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 286edc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq fp, r4, r8, asr r1 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq fp, r4, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 286ef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq fp, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq fp, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 286f04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq fp, r4, r8, lsl #13 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq fp, r4, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 286f18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq fp, r4, r4, asr #18 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq fp, r4, r4, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 286f2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq fp, r4, r0, lsl #24 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq fp, r4, r0, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 286f40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq fp, r4, r0, lsr #29 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq fp, r4, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 286f54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq ip, r4, r0, asr r1 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq ip, r4, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 286f68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq ip, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq ip, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 286f7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq ip, r4, r4, lsl #13 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq ip, r4, r4, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 286f90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq ip, r4, r0, ror #17 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq ip, r4, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 286fa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq ip, r4, r4, lsl #23 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq ip, r4, r4, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 286fb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq ip, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq ip, [r4], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 286fcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq sp, r4, r8, ror #1 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq sp, r4, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 286fe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq sp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq sp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 286ff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq sp, r4, r8, ror #13 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq sp, r4, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 287008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq sp, r4, ip, lsl #20 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq sp, r4, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 28701c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 287030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq lr, r4, ip, ror #18 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq lr, r4, ip, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 287044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strdeq lr, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + b b6e64c │ │ │ │ + rsbeq lr, r4, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 287058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq pc, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq pc, [r4], #-160 @ 0xffffff60 @ │ │ │ │ ldr r0, [pc, #8] @ 28706c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq r2, [r5], #-20 @ 0xffffffec @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r2, [r5], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 2870bc │ │ │ │ ldr r0, [pc, #52] @ 2870c0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -7801,514 +7801,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 2870c4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 27cde4 │ │ │ │ - rsbeq fp, r7, r8, ror r4 │ │ │ │ + @ instruction: 0x0067b498 │ │ │ │ tsteq sp, r4, ror ip │ │ │ │ tsteq sp, ip, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2870d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r0, r8, r4, ror #4 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r0, r8, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2870ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x0068069c │ │ │ │ + b b6e64c │ │ │ │ + strheq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ ldr r0, [pc, #8] @ 287100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq lr, r9, r0, lsr #8 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq lr, r9, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 287114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r1, sl, ip, lsl #6 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r1, sl, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 287128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r3, sl, ip, ror #11 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r3, sl, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 28713c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x006a3898 │ │ │ │ + b b6e64c │ │ │ │ + strheq r3, [sl], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 287150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r4, sl, ip, lsr #31 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r4, sl, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 287164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r4, sl, r0, asr #31 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r4, sl, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r5, sl, r4, lsr #8 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r5, sl, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 28718c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r6, sl, r8, ror #23 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r6, sl, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 2871a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r8, sl, ip, lsr #4 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r8, sl, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 2871b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq lr, sl, r4, lsl #25 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq lr, sl, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 2871c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x006aff9c │ │ │ │ + b b6e64c │ │ │ │ + strheq pc, [sl], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 2871dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strheq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ ldr r0, [pc, #8] @ 2871f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r6, pc, r0, asr #2 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r6, pc, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 287204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r6, pc, r8, lsl #14 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r6, pc, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 287218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r7, pc, r4, lsl #10 │ │ │ │ + b b6e64c │ │ │ │ + rsbeq r7, pc, r4, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 28722c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq r8, pc, ip, ror r4 @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x006f849c │ │ │ │ ldr r0, [pc, #8] @ 287240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r8, [pc], #-152 @ │ │ │ │ + b b6e64c │ │ │ │ + strdeq r8, [pc], #-152 @ │ │ │ │ ldr r0, [pc, #8] @ 287254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq fp, pc, ip, lsr pc @ │ │ │ │ + b b6e64c │ │ │ │ + rsbeq fp, pc, ip, asr pc @ │ │ │ │ ldr r0, [pc, #8] @ 287268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbeq sp, pc, r8, ror r8 @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x006fd898 │ │ │ │ ldr r0, [pc, #8] @ 28727c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r0, r0, r8, ror ip │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x00700c98 │ │ │ │ ldr r0, [pc, #8] @ 287290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r2, r0, r8, asr #27 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r2, r0, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2872a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsbeq r3, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsheq r3, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 2872b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x0070fb90 │ │ │ │ + b b6e64c │ │ │ │ + ldrheq pc, [r0], #-176 @ 0xffffff50 @ │ │ │ │ ldr r0, [pc, #8] @ 2872cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrheq r0, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsbeq r0, [r1], #-124 @ 0xffffff84 @ │ │ │ │ ldr r0, [pc, #8] @ 2872e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r0, r1, r4, ror #24 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r0, r1, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 2872f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsbeq r1, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsheq r1, [r1], #-140 @ 0xffffff74 @ │ │ │ │ ldr r0, [pc, #8] @ 287308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r1, r1, r8, asr #25 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r1, r1, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 28731c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r2, r1, r8, lsl #9 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r2, r1, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 287330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r6, r1, r8, ror fp │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x00716b98 │ │ │ │ ldr r0, [pc, #8] @ 287344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r6, r1, r8, asr #31 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r6, r1, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrheq r7, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsbeq r7, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ ldr r0, [pc, #8] @ 28736c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r7, r1, r8, lsr #25 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r7, r1, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 287380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r8, r1, r4, lsr #17 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r8, r1, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 287394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r0, r3, r0, lsr #9 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r0, r3, r0, asr #9 │ │ │ │ ldr r0, [pc, #4] @ 2873a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ @ instruction: 0x01293d50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 2874ac │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 9d7f90 │ │ │ │ + bl 9d7fb0 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9d7f90 │ │ │ │ + b 9d7fb0 │ │ │ │ tsteq r3, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 2874c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsbeq fp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsheq fp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 2874d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq fp, r5, r8, lsr #12 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq fp, r5, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2874e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq lr, r5, ip, asr r6 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq lr, r5, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 2874fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r0, r6, r8, ror #24 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r0, r6, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 287510 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrheq r1, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsbeq r1, [r6], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 287524 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsheq sp, [r6], #-84 @ 0xffffffac @ │ │ │ │ + b b6e64c │ │ │ │ + rsbseq sp, r6, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 287538 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq lr, r6, ip, lsl r7 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq lr, r6, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 28754c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq pc, r6, r8, asr #1 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq pc, r6, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 287560 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r3, r7, ip, lsr #10 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r3, r7, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 287590 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a040 │ │ │ │ + b b8a060 │ │ │ │ @ instruction: 0x01293ba8 │ │ │ │ ldr r0, [pc, #8] @ 2875a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r3, r8, ip, ror r2 │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x0078329c │ │ │ │ ldr r0, [pc, #8] @ 2875b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r8, r8, r8, asr #20 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r8, r8, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 2875cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r9, r8, ip, asr #7 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r9, r8, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 2875e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x00790490 │ │ │ │ + b b6e64c │ │ │ │ + ldrheq r0, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ ldr r0, [pc, #8] @ 2875f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r5, fp, r0, asr #16 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r5, fp, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 287608 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsheq r7, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r7, fp, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 28761c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq sl, fp, r8, asr r9 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq sl, fp, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 287630 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq sl, fp, ip, ror sl │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x007baa9c │ │ │ │ ldr r0, [pc, #8] @ 287644 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq fp, fp, r8, asr #12 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq fp, fp, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 287658 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsbeq ip, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + b b6e64c │ │ │ │ + ldrsheq ip, [fp], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 28766c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq pc, fp, ip, lsl #26 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq pc, fp, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 287680 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r3, ip, r8, lsl pc │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r3, ip, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 287694 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r7, ip, r8, asr #28 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r7, ip, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2876a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq lr, ip, ip, lsl #23 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq lr, ip, ip, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 2876bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r1, sp, r4, asr #2 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r1, sp, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 2876d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r1, sp, r4, lsl #21 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r1, sp, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 2876e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r2, sp, ip, asr #8 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r2, sp, ip, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 2876f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq sl, sp, r4, asr r5 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq sl, sp, r4, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 28770c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq sp, sp, r0, ror #16 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq sp, sp, r0, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 287720 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r2, lr, r0, lsl #8 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r2, lr, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 287734 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq r8, lr, r0, ror #11 │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r8, lr, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 287748 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsheq sp, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + b b6e64c │ │ │ │ + rsbseq sp, lr, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 28775c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - rsbseq sp, lr, r4, asr sl │ │ │ │ + b b6e64c │ │ │ │ + rsbseq sp, lr, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 287770 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrsheq r3, [pc], #-64 @ │ │ │ │ + b b6e64c │ │ │ │ + rsbseq r3, pc, r0, lsl r5 @ │ │ │ │ ldr r0, [pc, #8] @ 287784 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r1, r0, r4, ror #12 │ │ │ │ + b b6e64c │ │ │ │ + addeq r1, r0, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 287798 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r1, r0, ip, asr ip │ │ │ │ + b b6e64c │ │ │ │ + addeq r1, r0, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 2877ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r3, r0, r4, r0 │ │ │ │ + b b6e64c │ │ │ │ + strheq r3, [r0], r4 │ │ │ │ ldr r0, [pc, #8] @ 2877c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r3, [r0], r0 │ │ │ │ + b b6e64c │ │ │ │ + strdeq r3, [r0], r0 │ │ │ │ ldr r0, [pc, #8] @ 2877d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r3, r0, r0, asr #18 │ │ │ │ + b b6e64c │ │ │ │ + addeq r3, r0, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 2877e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r3, r0, r0, ror #24 │ │ │ │ + b b6e64c │ │ │ │ + addeq r3, r0, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 2877fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r4, r0, r4, lsr #9 │ │ │ │ + b b6e64c │ │ │ │ + addeq r4, r0, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 287810 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r4, r0, r8, sp │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x00804db8 │ │ │ │ ldr r0, [pc, #8] @ 287824 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r9, r0, ip, ip │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x00809cbc │ │ │ │ ldr r0, [pc, #8] @ 287838 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq sl, r0, r8, asr r2 │ │ │ │ + b b6e64c │ │ │ │ + addeq sl, r0, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 28784c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq sl, r0, r0, ror lr │ │ │ │ + b b6e64c │ │ │ │ + umulleq sl, r0, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 287860 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq lr, [r0], r0 │ │ │ │ + b b6e64c │ │ │ │ + strdeq lr, [r0], r0 │ │ │ │ ldr r0, [pc, #8] @ 287874 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq lr, r0, r4, ror fp │ │ │ │ + b b6e64c │ │ │ │ + umulleq lr, r0, r4, fp │ │ │ │ ldr r0, [pc, #8] @ 287888 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq pc, r0, ip, ror r1 @ │ │ │ │ + b b6e64c │ │ │ │ + umulleq pc, r0, ip, r1 @ │ │ │ │ │ │ │ │ 0028788c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 287940 │ │ │ │ @@ -8332,471 +8332,471 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl b6cd18 │ │ │ │ + bl b6cd38 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 287954 │ │ │ │ ldr r3, [pc, #44] @ 287944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28793c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl a9c130 │ │ │ │ + bl a9c150 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0129397c │ │ │ │ - addeq r4, r1, ip, lsr r8 │ │ │ │ - adceq pc, r3, r8, asr #10 │ │ │ │ + addeq r4, r1, ip, asr r8 │ │ │ │ + adceq pc, r3, r8, ror #10 │ │ │ │ @ instruction: 0x011814f0 │ │ │ │ ldr r0, [pc, #8] @ 287968 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, lsl #1 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 28797c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, ror r0 │ │ │ │ + b b6e64c │ │ │ │ + umulleq r7, ip, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 287990 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, ror r0 │ │ │ │ + b b6e64c │ │ │ │ + umulleq r7, ip, r8, r0 │ │ │ │ ldr r0, [pc, #8] @ 2879a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, ror r0 │ │ │ │ + b b6e64c │ │ │ │ + umulleq r7, ip, r4, r0 │ │ │ │ ldr r0, [pc, #8] @ 2879b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, ror r0 │ │ │ │ + b b6e64c │ │ │ │ + umulleq r7, ip, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 2879cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, rrx │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2879e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, rrx │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2879f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, rrx │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 287a08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, rrx │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 287a1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, asr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 287a30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, asr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 287a44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, asr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 287a58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, asr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 287a6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, asr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 287a80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, asr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 287a94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, asr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 287aa8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, asr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 287abc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, lsr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 287ad0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, lsr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 287ae4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, lsr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 287af8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, lsr r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 287b0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, lsr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 287b20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, lsr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 287b34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, lsr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 287b48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, lsr #32 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 287b5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip, lsl r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 287b70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8, lsl r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 287b84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4, lsl r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 287b98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0, lsl r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 287bac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, ip │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 287bc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r8 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 287bd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r4 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 287be8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r7, ip, r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 287bfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strdeq r6, [ip], ip │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 287c10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strdeq r6, [ip], r8 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 287c24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strdeq r6, [ip], r4 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 287c38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - strdeq r6, [ip], r0 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 287c4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, ror #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 287c60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, ror #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r8 │ │ │ │ ldr r0, [pc, #8] @ 287c74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, ror #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r4 │ │ │ │ ldr r0, [pc, #8] @ 287c88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, ror #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r7, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 287c9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r6, [ip], ip │ │ │ │ + b b6e64c │ │ │ │ + strdeq r6, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287cb0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r6, [ip], r8 │ │ │ │ + b b6e64c │ │ │ │ + strdeq r6, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287cc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r6, [ip], r4 │ │ │ │ + b b6e64c │ │ │ │ + strdeq r6, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287cd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - ldrdeq r6, [ip], r0 │ │ │ │ + b b6e64c │ │ │ │ + strdeq r6, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287cec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, asr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287d00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, asr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287d14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, asr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287d28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, asr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 287d3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x008c6fbc │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r6, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287d50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x008c6fb8 │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r6, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287d64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x008c6fb4 │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r6, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287d78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x008c6fb0 │ │ │ │ + b b6e64c │ │ │ │ + ldrdeq r6, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287d8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, lsr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 287da0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, lsr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 287db4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, lsr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 287dc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, lsr #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 287ddc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r6, ip, ip, pc @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x008c6fbc │ │ │ │ ldr r0, [pc, #8] @ 287df0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r6, ip, r8, pc @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x008c6fb8 │ │ │ │ ldr r0, [pc, #8] @ 287e04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r6, ip, r4, pc @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x008c6fb4 │ │ │ │ ldr r0, [pc, #8] @ 287e18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umulleq r6, ip, r0, pc @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x008c6fb0 │ │ │ │ ldr r0, [pc, #8] @ 287e2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, lsl #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 287e40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, lsl #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 287e54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, lsl #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 287e68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, lsl #31 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 287e7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, ror pc │ │ │ │ + b b6e64c │ │ │ │ + umulleq r6, ip, ip, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287e90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, ror pc │ │ │ │ + b b6e64c │ │ │ │ + umulleq r6, ip, r8, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287ea4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, ror pc │ │ │ │ + b b6e64c │ │ │ │ + umulleq r6, ip, r4, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287eb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, ror pc │ │ │ │ + b b6e64c │ │ │ │ + umulleq r6, ip, r0, pc @ │ │ │ │ ldr r0, [pc, #8] @ 287ecc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, ror #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 287ee0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, ror #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 287ef4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, ror #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 287f08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, ror #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 287f1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, asr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 287f30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, asr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 287f44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, asr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 287f58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, asr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 287f6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, asr #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287f80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, asr #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287f94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, asr #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287fa8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, asr #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 287fbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, lsr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287fd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, lsr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287fe4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r4, lsr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 287ff8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r0, lsr pc │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 28800c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, ip, lsr #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 288020 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addeq r6, ip, r8, lsr #30 │ │ │ │ + b b6e64c │ │ │ │ + addeq r6, ip, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 288178 │ │ │ │ ldr r2, [pc, #316] @ 28817c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -8914,15 +8914,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b b66484 │ │ │ │ + b b664a4 │ │ │ │ bl 27e1b8 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 2881dc │ │ │ │ mov r1, r4 │ │ │ │ b 2881c4 │ │ │ │ @@ -8939,61 +8939,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 288290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq r5, [r9, -r8]! │ │ │ │ - adcseq pc, r4, r8, lsr #17 │ │ │ │ + adcseq pc, r4, r0, ror #17 │ │ │ │ + adceq r9, r6, r0, lsr #5 │ │ │ │ + adceq r9, r6, ip, asr #5 │ │ │ │ + adcseq pc, r4, r0, asr #17 │ │ │ │ adceq r9, r6, r0, lsl #5 │ │ │ │ - adceq r9, r6, ip, lsr #5 │ │ │ │ - adcseq pc, r4, r8, lsl #17 │ │ │ │ - adceq r9, r6, r0, ror #4 │ │ │ │ - adceq r9, r6, r0, ror r2 │ │ │ │ + umlaleq r9, r6, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 2882c8 │ │ │ │ ldr r1, [pc, #28] @ 2882cc │ │ │ │ ldr r0, [pc, #28] @ 2882d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl bb39a0 │ │ │ │ + bl bb39c0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7b224 │ │ │ │ - addeq r3, pc, ip, asr r0 @ │ │ │ │ - addeq r2, pc, ip, ror #16 │ │ │ │ - addeq r2, pc, r8, ror #17 │ │ │ │ + b b7b244 │ │ │ │ + addeq r3, pc, ip, ror r0 @ │ │ │ │ + addeq r2, pc, ip, lsl #17 │ │ │ │ + addeq r2, pc, r8, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 2882e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ @ instruction: 0x012959a8 │ │ │ │ ldr r0, [pc, #8] @ 2882f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - umullseq r0, r0, r4, r6 @ │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x009006b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2883fc │ │ │ │ ldr r3, [pc, #232] @ 288400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 288404 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ ldr r0, [pc, #200] @ 288408 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -9024,29 +9024,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl b64088 │ │ │ │ + bl b640a8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 288364 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 288414 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 288368 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01180af0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01295a1c │ │ │ │ - adceq fp, r6, r0, lsl #6 │ │ │ │ + adceq fp, r6, r0, lsr #6 │ │ │ │ smlawteq r9, r8, r9, r5 │ │ │ │ tsteq r8, r0, lsl #21 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 288444 │ │ │ │ ldr r2, [pc, #36] @ 288448 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9054,35 +9054,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ smlawbeq r9, ip, r9, r5 │ │ │ │ - ldrsheq sl, [r0], ip │ │ │ │ + addseq sl, r0, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 28845c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6b580 │ │ │ │ + b b6b5a0 │ │ │ │ @ instruction: 0x01295964 │ │ │ │ ldr r0, [pc, #8] @ 288470 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addseq pc, r1, ip, lsr #12 │ │ │ │ + b b6e64c │ │ │ │ + addseq pc, r1, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 288484 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - addseq pc, r1, r8, lsr #12 │ │ │ │ + b b6e64c │ │ │ │ + addseq pc, r1, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 288498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6e62c │ │ │ │ - @ instruction: 0x0091f9d4 │ │ │ │ + b b6e64c │ │ │ │ + @ instruction: 0x0091f9f4 │ │ │ │ │ │ │ │ 0028849c <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -9261,15 +9261,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 9387fc │ │ │ │ + bl 93881c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x0126cc50 │ │ │ │ │ │ │ │ @@ -9332,24 +9332,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 2888e0 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 288834 │ │ │ │ ldr r0, [pc, #392] @ 288a10 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 93d81c │ │ │ │ + bl 93d83c │ │ │ │ ldr r2, [pc, #372] @ 288a14 │ │ │ │ ldr r3, [pc, #344] @ 2889fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -9435,23 +9435,23 @@ │ │ │ │ b 288880 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, asr #12 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x0126cb9c │ │ │ │ - addseq fp, r2, r8, asr #4 │ │ │ │ + addseq fp, r2, r8, ror #4 │ │ │ │ strdeq ip, [r6, -ip]! @ │ │ │ │ tsteq r8, r4, ror #10 │ │ │ │ @ instruction: 0x0126ca74 │ │ │ │ - adceq r0, r0, r8, asr pc │ │ │ │ + adceq r0, r0, r8, ror pc │ │ │ │ @ instruction: 0x0126ca24 │ │ │ │ - addseq sl, r4, ip, lsr #20 │ │ │ │ + addseq sl, r4, ip, asr #20 │ │ │ │ ldrdeq ip, [r6, -r8]! │ │ │ │ - umullseq fp, r2, r8, r0 │ │ │ │ + ldrheq fp, [r2], r8 │ │ │ │ │ │ │ │ 00288a30 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 288b20 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 288af8 │ │ │ │ @@ -9495,39 +9495,39 @@ │ │ │ │ bls 288aec │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 288afc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 93e334 │ │ │ │ - b 93e334 │ │ │ │ + b 93e354 │ │ │ │ + b 93e354 │ │ │ │ ldr r0, [pc, #48] @ 288b34 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9387fc │ │ │ │ + b 93881c │ │ │ │ mov r0, #22 │ │ │ │ b 288aa4 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 288aa4 │ │ │ │ tsteq r8, r8, asr #7 │ │ │ │ @ instruction: 0x0126c928 │ │ │ │ - strdeq pc, [r6], lr @ │ │ │ │ + adceq pc, r6, lr, lsl r8 @ │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x0126c8bc │ │ │ │ - addseq sl, r2, r0, lsl #31 │ │ │ │ + addseq sl, r2, r0, lsr #31 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 288b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq sl, r5, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 288ca8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -9562,15 +9562,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 27f1b4 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 927b04 │ │ │ │ + bl 927b24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 27f3b8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 288c5c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -9584,15 +9584,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -9605,22 +9605,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 288cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0126c918 │ │ │ │ - adceq r2, r1, r4, asr #29 │ │ │ │ - umlaleq r2, r1, ip, lr │ │ │ │ - adceq pc, r6, ip, lsr #13 │ │ │ │ - addseq sl, r2, ip, ror lr │ │ │ │ - addseq sl, r2, r4, asr #28 │ │ │ │ - adceq pc, r6, r0, asr r6 @ │ │ │ │ - addseq sl, r2, ip, ror #27 │ │ │ │ - addseq sl, r2, r0, lsl #28 │ │ │ │ + adceq r2, r1, r4, ror #29 │ │ │ │ + @ instruction: 0x00a12ebc │ │ │ │ + adceq pc, r6, ip, asr #13 │ │ │ │ + umullseq sl, r2, ip, lr │ │ │ │ + addseq sl, r2, r4, ror #28 │ │ │ │ + adceq pc, r6, r0, ror r6 @ │ │ │ │ + addseq sl, r2, ip, lsl #28 │ │ │ │ + addseq sl, r2, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 288d50 │ │ │ │ ldr r2, [pc, #108] @ 288d54 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9633,19 +9633,19 @@ │ │ │ │ bl 28b3a0 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288d18 │ │ │ │ mov r1, #1 │ │ │ │ bl 27c97c │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b851c0 │ │ │ │ + bl b851e0 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6b5d8 │ │ │ │ + bl b6b5f8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6c034 │ │ │ │ + bl b6c054 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 27cebc │ │ │ │ @@ -9654,33 +9654,33 @@ │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r6, [pc, #144] @ 288e0c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288dc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #112] @ 288e10 │ │ │ │ ldr r2, [pc, #112] @ 288e14 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288df4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -9693,17 +9693,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 66a508 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66affc │ │ │ │ - @ instruction: 0x009dedb4 │ │ │ │ - adceq pc, r6, r4, asr #10 │ │ │ │ - addseq sl, r2, r4, lsr sp │ │ │ │ + @ instruction: 0x009dedd4 │ │ │ │ + adceq pc, r6, r4, ror #10 │ │ │ │ + addseq sl, r2, r4, asr sp │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 288f40 │ │ │ │ @@ -9713,35 +9713,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 288f44 │ │ │ │ ldr r1, [pc, #248] @ 288f48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #228] @ 288f4c │ │ │ │ ldr r1, [pc, #228] @ 288f50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #196] @ 288f54 │ │ │ │ ldr r1, [pc, #196] @ 288f58 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #164] @ 288f5c │ │ │ │ ldr r3, [pc, #164] @ 288f60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 288f64 │ │ │ │ @@ -9770,21 +9770,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq pc, r6, ip, lsr #9 │ │ │ │ - addseq sl, r2, ip, lsr #25 │ │ │ │ - addseq r9, r5, r4, lsl #26 │ │ │ │ - addseq sl, r2, ip, lsr #25 │ │ │ │ - addseq sl, r2, r4, asr #25 │ │ │ │ - addseq sl, r2, r8, lsr #25 │ │ │ │ - addseq pc, sp, r0, lsr #22 │ │ │ │ + adceq pc, r6, ip, asr #9 │ │ │ │ + addseq sl, r2, ip, asr #25 │ │ │ │ + addseq r9, r5, r4, lsr #26 │ │ │ │ + addseq sl, r2, ip, asr #25 │ │ │ │ + addseq sl, r2, r4, ror #25 │ │ │ │ + addseq sl, r2, r8, asr #25 │ │ │ │ + addseq pc, sp, r0, asr #22 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -9797,54 +9797,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 2890cc │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ bl 36c180 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 2890d0 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93b150 │ │ │ │ + bl 93b170 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 27cba4 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 27cba4 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6bf2c │ │ │ │ + bl b6bf4c │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b851ac │ │ │ │ + bl b851cc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -9867,17 +9867,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2d05a8 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d05b0 │ │ │ │ - adceq pc, r6, r0, asr r3 @ │ │ │ │ - umullseq sl, r2, r8, fp │ │ │ │ - addseq pc, sp, r0, lsr #20 │ │ │ │ + adceq pc, r6, r0, ror r3 @ │ │ │ │ + @ instruction: 0x0092abb8 │ │ │ │ + addseq pc, sp, r0, asr #20 │ │ │ │ tstpeq r7, r0, lsl lr @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 289134 │ │ │ │ @@ -9889,18 +9889,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 28912c │ │ │ │ mov r0, r4 │ │ │ │ bl 36c2e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 28abd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 907640 │ │ │ │ + bl 907660 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8eb94c │ │ │ │ + b 8eb96c │ │ │ │ bl 2d05c4 │ │ │ │ b 289108 │ │ │ │ tstpeq r7, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -9931,18 +9931,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 66a580 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 289220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl b7c154 │ │ │ │ + bl b7c174 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 28916c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 28920c │ │ │ │ mov r0, r4 │ │ │ │ @@ -9950,19 +9950,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl b7c15c │ │ │ │ + bl b7c17c │ │ │ │ b 28916c │ │ │ │ @ instruction: 0x0117fcb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq sl, r2, r4, r9 │ │ │ │ + @ instruction: 0x0092a9b4 │ │ │ │ │ │ │ │ 00289224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 2892bc │ │ │ │ @@ -10026,29 +10026,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr ip, [pc, #160] @ 2893d4 │ │ │ │ ldr r2, [pc, #160] @ 2893d8 │ │ │ │ ldr r1, [pc, #160] @ 2893dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9295f0 │ │ │ │ + bl 929610 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2893b0 │ │ │ │ ldr r2, [pc, #108] @ 2893e0 │ │ │ │ ldr r3, [pc, #88] @ 2893d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -10061,25 +10061,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117fafc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r6, ip, lsr #31 │ │ │ │ - @ instruction: 0x0092a7b8 │ │ │ │ - addseq r9, r5, r0, lsl r8 │ │ │ │ + adceq lr, r6, ip, asr #31 │ │ │ │ + @ instruction: 0x0092a7d8 │ │ │ │ + addseq r9, r5, r0, lsr r8 │ │ │ │ @ instruction: 0x0117fa90 │ │ │ │ │ │ │ │ 002893e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10103,25 +10103,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66acbc │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66ad60 │ │ │ │ - addseq sl, r2, ip, asr #12 │ │ │ │ + addseq sl, r2, ip, ror #12 │ │ │ │ │ │ │ │ 00289458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10170,16 +10170,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 28967c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 9295e4 │ │ │ │ + bl 930384 │ │ │ │ + bl 929604 │ │ │ │ ldr r3, [pc, #296] @ 289680 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2895a8 │ │ │ │ ldr r2, [pc, #276] @ 289684 │ │ │ │ @@ -10217,22 +10217,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 289694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 289568 │ │ │ │ ldr r2, [pc, #104] @ 289698 │ │ │ │ ldr r3, [pc, #60] @ 289670 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -10240,64 +10240,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 289664 │ │ │ │ ldr r0, [pc, #72] @ 28969c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r6, r0, ror #27 │ │ │ │ + adceq lr, r6, r0, lsl #28 │ │ │ │ tstpeq r7, ip, ror #17 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r2, ip, asr #11 │ │ │ │ - addseq r9, r5, r8, lsr #12 │ │ │ │ + addseq sl, r2, ip, ror #11 │ │ │ │ + addseq r9, r5, r8, asr #12 │ │ │ │ @ instruction: 0x0117f8b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0117f894 │ │ │ │ andeq r6, r0, r0, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq sl, r2, ip, asr #10 │ │ │ │ + addseq sl, r2, ip, ror #10 │ │ │ │ @ instruction: 0x0117f7d4 │ │ │ │ - addseq sl, r2, r0, lsr r5 │ │ │ │ + addseq sl, r2, r0, asr r5 │ │ │ │ │ │ │ │ 002896a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 2897a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930890 │ │ │ │ + bl 9308b0 │ │ │ │ ldr r2, [pc, #216] @ 2897a8 │ │ │ │ ldr r1, [pc, #216] @ 2897ac │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 28976c │ │ │ │ cmp r4, #0 │ │ │ │ beq 289788 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930078 │ │ │ │ + bl 930098 │ │ │ │ cmp r0, #0 │ │ │ │ beq 289748 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930870 │ │ │ │ + bl 930890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 289748 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -10323,29 +10323,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 2897b8 │ │ │ │ ldr r0, [pc, #40] @ 2897bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq lr, r6, r4, lsr #24 │ │ │ │ - addseq sl, r2, r4, ror #8 │ │ │ │ - addseq pc, sp, r0, ror #5 │ │ │ │ - addseq sl, r2, r0, lsl r3 │ │ │ │ - addseq sl, r2, ip, lsl r4 │ │ │ │ - @ instruction: 0x0092a2f4 │ │ │ │ - addseq sl, r2, r4, lsl r4 │ │ │ │ + adceq lr, r6, r4, asr #24 │ │ │ │ + addseq sl, r2, r4, lsl #9 │ │ │ │ + addseq pc, sp, r0, lsl #6 │ │ │ │ + addseq sl, r2, r0, lsr r3 │ │ │ │ + addseq sl, r2, ip, lsr r4 │ │ │ │ + addseq sl, r2, r4, lsl r3 │ │ │ │ + addseq sl, r2, r4, lsr r4 │ │ │ │ │ │ │ │ 002897c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 907574 │ │ │ │ + bl 907594 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2897f0 │ │ │ │ mov r0, r5 │ │ │ │ bl 28aa70 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c20c │ │ │ │ mov r0, r4 │ │ │ │ @@ -10360,35 +10360,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 36c2e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 28abd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 907640 │ │ │ │ + bl 907660 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8eb94c │ │ │ │ + b 8eb96c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #312] @ 289994 │ │ │ │ ldr r2, [pc, #312] @ 289998 │ │ │ │ ldr r1, [pc, #312] @ 28999c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d360 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 289918 │ │ │ │ @@ -10451,46 +10451,46 @@ │ │ │ │ b 2898d0 │ │ │ │ ldr r1, [pc, #56] @ 2899bc │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d648 │ │ │ │ b 2898c4 │ │ │ │ - adceq lr, r6, ip, lsr #22 │ │ │ │ - addseq sl, r2, r4, ror r2 │ │ │ │ - @ instruction: 0x009de2bc │ │ │ │ - addseq sl, r2, r0, lsl #7 │ │ │ │ - addseq sl, r2, r8, lsl #7 │ │ │ │ - addseq sl, r2, r4, lsl #7 │ │ │ │ - addseq sl, r2, ip, ror #5 │ │ │ │ - addseq sl, r2, r0, ror #5 │ │ │ │ + adceq lr, r6, ip, asr #22 │ │ │ │ + umullseq sl, r2, r4, r2 │ │ │ │ + @ instruction: 0x009de2dc │ │ │ │ + addseq sl, r2, r0, lsr #7 │ │ │ │ + addseq sl, r2, r8, lsr #7 │ │ │ │ + addseq sl, r2, r4, lsr #7 │ │ │ │ addseq sl, r2, ip, lsl #6 │ │ │ │ - addseq sl, r2, r0, ror #5 │ │ │ │ - @ instruction: 0x0092a2b8 │ │ │ │ + addseq sl, r2, r0, lsl #6 │ │ │ │ + addseq sl, r2, ip, lsr #6 │ │ │ │ + addseq sl, r2, r0, lsl #6 │ │ │ │ + @ instruction: 0x0092a2d8 │ │ │ │ │ │ │ │ 002899c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #2164] @ 28a260 │ │ │ │ ldr r2, [pc, #2164] @ 28a264 │ │ │ │ ldr r1, [pc, #2164] @ 28a268 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -10685,15 +10685,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 289b28 │ │ │ │ ldr r3, [pc, #1316] @ 28a278 │ │ │ │ ldr ip, [pc, #1316] @ 28a27c │ │ │ │ @@ -10701,15 +10701,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -10748,15 +10748,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -10798,15 +10798,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a178 │ │ │ │ @@ -10817,15 +10817,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ str r0, [sp, #32] │ │ │ │ b 289e38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 28a290 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 28a294 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -10834,15 +10834,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289bb8 │ │ │ │ ldr r3, [pc, #752] @ 28a29c │ │ │ │ @@ -10851,15 +10851,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289bd8 │ │ │ │ ldr r3, [pc, #696] @ 28a2a8 │ │ │ │ @@ -10868,15 +10868,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -10905,15 +10905,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289efc │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 289bf8 │ │ │ │ ldr r3, [pc, #504] @ 28a2c0 │ │ │ │ @@ -10922,15 +10922,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 289c18 │ │ │ │ ldr r3, [pc, #448] @ 28a2cc │ │ │ │ @@ -10939,15 +10939,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 289c38 │ │ │ │ ldr r3, [pc, #392] @ 28a2d8 │ │ │ │ @@ -10956,15 +10956,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 289d78 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a1c4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 289dfc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -10974,15 +10974,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ str r0, [sp, #32] │ │ │ │ b 289e38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 289e38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10991,15 +10991,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 289e38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 28a018 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -11016,47 +11016,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 289eb0 │ │ │ │ - umlaleq lr, r6, ip, r9 │ │ │ │ - addseq sl, r2, r4, ror #1 │ │ │ │ - addseq lr, sp, r4, lsr r1 │ │ │ │ - adceq lr, r6, r4, ror r6 │ │ │ │ - addseq sl, r2, ip, ror #3 │ │ │ │ - addseq r9, r2, ip, lsl #29 │ │ │ │ - adceq lr, r6, r4, lsr r6 │ │ │ │ - addseq r9, r2, r4, lsr pc │ │ │ │ - addseq r9, r2, r0, asr lr │ │ │ │ - @ instruction: 0x00a6e4b8 │ │ │ │ - addseq r9, r2, r4, lsl #31 │ │ │ │ - @ instruction: 0x00929cd4 │ │ │ │ - adceq lr, r6, r0, lsr #8 │ │ │ │ + @ instruction: 0x00a6e9bc │ │ │ │ + addseq sl, r2, r4, lsl #2 │ │ │ │ + addseq lr, sp, r4, asr r1 │ │ │ │ + umlaleq lr, r6, r4, r6 │ │ │ │ + addseq sl, r2, ip, lsl #4 │ │ │ │ + addseq r9, r2, ip, lsr #29 │ │ │ │ + adceq lr, r6, r4, asr r6 │ │ │ │ addseq r9, r2, r4, asr pc │ │ │ │ - addseq r9, r2, r8, lsr ip │ │ │ │ + addseq r9, r2, r0, ror lr │ │ │ │ ldrdeq lr, [r6], r8 @ │ │ │ │ - addseq r9, r2, r8, lsr #26 │ │ │ │ - @ instruction: 0x00929bf8 │ │ │ │ - umlaleq lr, r6, r4, r3 │ │ │ │ - addseq r9, r2, r0, lsr #26 │ │ │ │ - @ instruction: 0x00929bb4 │ │ │ │ - adceq lr, r6, ip, lsl #6 │ │ │ │ - addseq r9, r2, r0, lsl #27 │ │ │ │ - addseq r9, r2, ip, lsr #22 │ │ │ │ - @ instruction: 0x00a6e2bc │ │ │ │ - addseq r9, r2, r4, lsl #25 │ │ │ │ - @ instruction: 0x00929adc │ │ │ │ - adceq lr, r6, r8, ror r2 │ │ │ │ - addseq r9, r2, r8, ror ip │ │ │ │ - umullseq r9, r2, r8, sl │ │ │ │ - adceq lr, r6, r4, lsr r2 │ │ │ │ - addseq r9, r2, ip, ror #24 │ │ │ │ - addseq r9, r2, r4, asr sl │ │ │ │ + addseq r9, r2, r4, lsr #31 │ │ │ │ + @ instruction: 0x00929cf4 │ │ │ │ + adceq lr, r6, r0, asr #8 │ │ │ │ + addseq r9, r2, r4, ror pc │ │ │ │ + addseq r9, r2, r8, asr ip │ │ │ │ + strdeq lr, [r6], r8 @ │ │ │ │ + addseq r9, r2, r8, asr #26 │ │ │ │ + addseq r9, r2, r8, lsl ip │ │ │ │ + @ instruction: 0x00a6e3b4 │ │ │ │ + addseq r9, r2, r0, asr #26 │ │ │ │ + @ instruction: 0x00929bd4 │ │ │ │ + adceq lr, r6, ip, lsr #6 │ │ │ │ + addseq r9, r2, r0, lsr #27 │ │ │ │ + addseq r9, r2, ip, asr #22 │ │ │ │ + ldrdeq lr, [r6], ip @ │ │ │ │ + addseq r9, r2, r4, lsr #25 │ │ │ │ + @ instruction: 0x00929afc │ │ │ │ + umlaleq lr, r6, r8, r2 │ │ │ │ + umullseq r9, r2, r8, ip │ │ │ │ + @ instruction: 0x00929ab8 │ │ │ │ + adceq lr, r6, r4, asr r2 │ │ │ │ + addseq r9, r2, ip, lsl #25 │ │ │ │ + addseq r9, r2, r4, ror sl │ │ │ │ │ │ │ │ 0028a2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -11066,25 +11066,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #860] @ 28a688 │ │ │ │ ldr r2, [pc, #860] @ 28a68c │ │ │ │ ldr r1, [pc, #860] @ 28a690 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r7, [pc, #832] @ 28a694 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 28a414 │ │ │ │ @@ -11113,27 +11113,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 28a374 │ │ │ │ ldr r3, [pc, #708] @ 28a698 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #692] @ 28a69c │ │ │ │ ldr ip, [pc, #692] @ 28a6a0 │ │ │ │ ldr r1, [pc, #692] @ 28a6a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 28a6a8 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 28a518 │ │ │ │ ldr r9, [pc, #656] @ 28a6ac │ │ │ │ ldr r3, [pc, #656] @ 28a6b0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -11146,21 +11146,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a600 │ │ │ │ cmp r4, #0 │ │ │ │ beq 28a5b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #584] @ 28a6b4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r4, #2 │ │ │ │ beq 28a4c4 │ │ │ │ cmp r4, #3 │ │ │ │ beq 28a574 │ │ │ │ cmp r4, #4 │ │ │ │ beq 28a558 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -11179,27 +11179,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a4a8 │ │ │ │ ldr r3, [pc, #480] @ 28a6b8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #460] @ 28a6bc │ │ │ │ ldr ip, [pc, #460] @ 28a6c0 │ │ │ │ ldr r1, [pc, #460] @ 28a6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 28a6c8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 28a6cc │ │ │ │ ldr r3, [pc, #348] @ 28a684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -11236,91 +11236,91 @@ │ │ │ │ bne 28a434 │ │ │ │ b 28a4b4 │ │ │ │ ldr r3, [pc, #252] @ 28a6b8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #252] @ 28a6d0 │ │ │ │ ldr ip, [pc, #252] @ 28a6d4 │ │ │ │ ldr r1, [pc, #252] @ 28a6d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 28a6dc │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 28a518 │ │ │ │ ldr r3, [pc, #144] @ 28a698 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #196] @ 28a6e0 │ │ │ │ ldr ip, [pc, #196] @ 28a6e4 │ │ │ │ ldr r1, [pc, #196] @ 28a6e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 28a6ec │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 28a518 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #148] @ 28a6f0 │ │ │ │ ldr r2, [pc, #148] @ 28a6f4 │ │ │ │ ldr r1, [pc, #148] @ 28a6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ b 28a4a8 │ │ │ │ tsteq r7, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r6, ip, asr r0 │ │ │ │ - addseq r9, r2, r4, lsr #15 │ │ │ │ - addseq sp, sp, r8, ror #15 │ │ │ │ + adceq lr, r6, ip, ror r0 │ │ │ │ + addseq r9, r2, r4, asr #15 │ │ │ │ + addseq sp, sp, r8, lsl #16 │ │ │ │ tsteq r7, ip, lsr #21 │ │ │ │ @ instruction: 0x00004fbc │ │ │ │ - umlaleq sp, r6, ip, pc @ │ │ │ │ - addseq r9, r2, r8, asr fp │ │ │ │ - @ instruction: 0x009297b8 │ │ │ │ + @ instruction: 0x00a6dfbc │ │ │ │ + addseq r9, r2, r8, ror fp │ │ │ │ + @ instruction: 0x009297d8 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - adceq sp, r6, r0, ror pc │ │ │ │ - addseq r9, r2, r0, asr #13 │ │ │ │ - addseq sp, sp, r0, asr #13 │ │ │ │ + umlaleq sp, r6, r0, pc @ │ │ │ │ + addseq r9, r2, r0, ror #13 │ │ │ │ + addseq sp, sp, r0, ror #13 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - umlaleq sp, r6, r8, lr │ │ │ │ - @ instruction: 0x00929af0 │ │ │ │ - @ instruction: 0x009296b0 │ │ │ │ + @ instruction: 0x00a6deb8 │ │ │ │ + addseq r9, r2, r0, lsl fp │ │ │ │ + @ instruction: 0x009296d0 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ - @ instruction: 0x00a6ddb0 │ │ │ │ - addseq r9, r2, r0, ror #19 │ │ │ │ - addseq r9, r2, ip, asr #11 │ │ │ │ + ldrdeq sp, [r6], r0 @ │ │ │ │ + addseq r9, r2, r0, lsl #20 │ │ │ │ + addseq r9, r2, ip, ror #11 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - adceq sp, r6, r8, ror #26 │ │ │ │ - addseq r9, r2, r8, ror #18 │ │ │ │ - addseq r9, r2, r4, lsl #11 │ │ │ │ + adceq sp, r6, r8, lsl #27 │ │ │ │ + addseq r9, r2, r8, lsl #19 │ │ │ │ + addseq r9, r2, r4, lsr #11 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - adceq sp, r6, ip, lsr #26 │ │ │ │ - addseq r9, r2, r4, ror r4 │ │ │ │ - @ instruction: 0x009dd4bc │ │ │ │ + adceq sp, r6, ip, asr #26 │ │ │ │ + umullseq r9, r2, r4, r4 │ │ │ │ + @ instruction: 0x009dd4dc │ │ │ │ │ │ │ │ 0028a6fc : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -11395,15 +11395,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 28a878 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 28a87c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -11413,42 +11413,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 28a888 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 28a88c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 28a820 │ │ │ │ bl 27f6e0 │ │ │ │ - adceq sp, r6, r8, lsl #23 │ │ │ │ - addseq r9, r2, r0, lsr r8 │ │ │ │ - addseq r9, r2, r4, lsr #7 │ │ │ │ + adceq sp, r6, r8, lsr #23 │ │ │ │ + addseq r9, r2, r0, asr r8 │ │ │ │ + addseq r9, r2, r4, asr #7 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - adceq sp, r6, ip, lsr fp │ │ │ │ - addseq r9, r2, r4, asr #16 │ │ │ │ - addseq r9, r2, ip, asr r3 │ │ │ │ + adceq sp, r6, ip, asr fp │ │ │ │ + addseq r9, r2, r4, ror #16 │ │ │ │ + addseq r9, r2, ip, ror r3 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 28a8b4 │ │ │ │ ldr r2, [pc, #28] @ 28a8b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 28a8bc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, ip, ror #10 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r9, r2, ip, lsr r8 │ │ │ │ + addseq r9, r2, ip, asr r8 │ │ │ │ ldr r1, [pc, #8] @ 28a8d0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba74 │ │ │ │ - addseq r9, r2, r0, lsr #16 │ │ │ │ + b b6ba94 │ │ │ │ + addseq r9, r2, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 28a950 │ │ │ │ ldr r2, [pc, #100] @ 28a954 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11468,40 +11468,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 66aa8c │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r9, r2, r4, lsl #3 │ │ │ │ + addseq r9, r2, r4, lsr #3 │ │ │ │ │ │ │ │ 0028a95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 28a9a0 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl b6bf2c │ │ │ │ + bl b6bf4c │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b6bf2c │ │ │ │ + bl b6bf4c │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b b6bf2c │ │ │ │ + b b6bf4c │ │ │ │ @ instruction: 0x0126ab1c │ │ │ │ │ │ │ │ 0028a9a4 : │ │ │ │ ldr r3, [pc, #40] @ 28a9d4 │ │ │ │ ldr r2, [pc, #40] @ 28a9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -11512,26 +11512,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ ldrdeq sl, [r6, -r0]! │ │ │ │ - addseq r9, r2, r8, asr #1 │ │ │ │ + addseq r9, r2, r8, ror #1 │ │ │ │ │ │ │ │ 0028a9e4 : │ │ │ │ ldr r0, [pc, #20] @ 28aa00 │ │ │ │ ldr r1, [pc, #20] @ 28aa04 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ @ instruction: 0x0126aaa4 │ │ │ │ - umullseq r9, r2, ip, r0 │ │ │ │ + ldrheq r9, [r2], ip │ │ │ │ │ │ │ │ 0028aa08 : │ │ │ │ ldr r3, [pc, #68] @ 28aa54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28aa44 │ │ │ │ @@ -11585,15 +11585,15 @@ │ │ │ │ bne 28ab80 │ │ │ │ ldr r5, [pc, #220] @ 28abb0 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 28abb4 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -11635,24 +11635,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r7, ip, ror r3 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ strdeq sl, [r6, -r0]! │ │ │ │ - addseq r9, r2, r4, asr #12 │ │ │ │ + addseq r9, r2, r4, ror #12 │ │ │ │ tsteq r8, ip, lsr #10 │ │ │ │ @ instruction: 0x0126a99c │ │ │ │ tsteq r8, r4, ror #9 │ │ │ │ - @ instruction: 0x00a6d8b8 │ │ │ │ - addseq r8, r2, r4, lsr #30 │ │ │ │ - umullseq r9, r2, r8, r5 │ │ │ │ - umlaleq sp, r6, r0, r8 │ │ │ │ - @ instruction: 0x00928efc │ │ │ │ - umullseq r9, r2, r8, r5 │ │ │ │ + ldrdeq sp, [r6], r8 @ │ │ │ │ + addseq r8, r2, r4, asr #30 │ │ │ │ + @ instruction: 0x009295b8 │ │ │ │ + @ instruction: 0x00a6d8b0 │ │ │ │ + addseq r8, r2, ip, lsl pc │ │ │ │ + @ instruction: 0x009295b8 │ │ │ │ │ │ │ │ 0028abd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 28ac8c │ │ │ │ @@ -11696,15 +11696,15 @@ │ │ │ │ b 28ac3c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28a8c0 │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ smlawbeq r6, ip, r8, sl │ │ │ │ - @ instruction: 0x009294d8 │ │ │ │ + @ instruction: 0x009294f8 │ │ │ │ @ instruction: 0x0126a848 │ │ │ │ tsteq r8, ip, lsl #7 │ │ │ │ │ │ │ │ 0028aca4 : │ │ │ │ ldr r3, [pc, #60] @ 28ace8 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11782,41 +11782,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 28ae40 │ │ │ │ bl 28a8d4 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 28ae10 │ │ │ │ ldr r3, [pc, #96] @ 28ae44 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 28ae48 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 28addc │ │ │ │ b 28ad60 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r7, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq lr, [r7, -ip] │ │ │ │ @ instruction: 0x0117e09c │ │ │ │ ldrdeq sl, [r6, -r8]! │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - umullseq r8, r2, r0, ip │ │ │ │ + @ instruction: 0x00928cb0 │ │ │ │ │ │ │ │ 0028ae4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -11835,15 +11835,15 @@ │ │ │ │ │ │ │ │ 0028ae90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 28b094 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 28b098 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 28b068 │ │ │ │ @@ -11886,15 +11886,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28af3c │ │ │ │ ldr r3, [pc, #324] @ 28b0ac │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r3, [pc, #308] @ 28b0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 28af9c │ │ │ │ b 28afcc │ │ │ │ @@ -11935,16 +11935,16 @@ │ │ │ │ bgt 28aff8 │ │ │ │ ldr r0, [pc, #152] @ 28b0bc │ │ │ │ ldr r1, [pc, #152] @ 28b0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b6ba74 │ │ │ │ - bl bb3980 │ │ │ │ + bl b6ba94 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11963,33 +11963,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ smlawbeq r6, r4, r5, sl │ │ │ │ - addseq r8, r2, ip, ror fp │ │ │ │ + umullseq r8, r2, ip, fp │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x0126a528 │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ smlawteq r6, r0, r4, sl │ │ │ │ - umullseq r8, r2, ip, sl │ │ │ │ + @ instruction: 0x00928abc │ │ │ │ @ instruction: 0x0126a46c │ │ │ │ - addseq r8, r2, r4, ror #20 │ │ │ │ - adceq sp, r6, r8, lsr #7 │ │ │ │ - ldrsbeq r9, [r2], r0 │ │ │ │ - addseq r8, r2, r0, lsl sl │ │ │ │ + addseq r8, r2, r4, lsl #21 │ │ │ │ + adceq sp, r6, r8, asr #7 │ │ │ │ + ldrsheq r9, [r2], r0 │ │ │ │ + addseq r8, r2, r0, lsr sl │ │ │ │ │ │ │ │ 0028b0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 28b170 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 28b174 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -12010,37 +12010,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl b6c0e0 │ │ │ │ + bl b6c100 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126a360 │ │ │ │ - addseq r8, r2, r8, asr r9 │ │ │ │ + addseq r8, r2, r8, ror r9 │ │ │ │ │ │ │ │ 0028b184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 28b26c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r5, [pc, #188] @ 28b270 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12084,30 +12084,30 @@ │ │ │ │ bne 28b23c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 28b208 │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ @ instruction: 0x0126a2e0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x00928efc │ │ │ │ + addseq r8, r2, ip, lsl pc │ │ │ │ smlawbeq r6, r0, r2, sl │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addseq r8, r2, r4, asr r8 │ │ │ │ + addseq r8, r2, r4, ror r8 │ │ │ │ │ │ │ │ 0028b288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 28b344 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r5, [pc, #144] @ 28b348 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12135,20 +12135,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 28b308 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b6c090 │ │ │ │ + bl b6c0b0 │ │ │ │ b 28b308 │ │ │ │ tsteq r7, r4, ror #22 │ │ │ │ ldrdeq sl, [r6, -ip]! │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x00928df8 │ │ │ │ + addseq r8, r2, r8, lsl lr │ │ │ │ smlawbeq r6, r0, r1, sl │ │ │ │ │ │ │ │ 0028b358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -12223,15 +12223,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b508 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -12240,30 +12240,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b450 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 28b460 │ │ │ │ ldr r1, [pc, #108] @ 28b554 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 28b558 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r0, [pc, #96] @ 28b55c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b b6c0e0 │ │ │ │ + b b6c100 │ │ │ │ bl 66ad60 │ │ │ │ bl 28ae90 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 28b0d0 │ │ │ │ @@ -12271,19 +12271,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 66acbc │ │ │ │ b 28b4a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 28b560 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ @ instruction: 0x0117d9f4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r8, r2, r4, ror #12 │ │ │ │ - addseq r8, r2, r0, lsr #11 │ │ │ │ + addseq r8, r2, r4, lsl #13 │ │ │ │ + addseq r8, r2, r0, asr #11 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ @ instruction: 0x01269f94 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0028b564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -12375,44 +12375,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 28b61c │ │ │ │ ldr r0, [pc, #60] @ 28b750 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 28b61c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, ip, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ andeq r3, r0, ip, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r2, r0, ror #20 │ │ │ │ - addseq r8, r2, r8, lsl #21 │ │ │ │ + addseq r8, r2, r0, lsl #21 │ │ │ │ + addseq r8, r2, r8, lsr #21 │ │ │ │ │ │ │ │ 0028b754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 28b8b8 │ │ │ │ @@ -12476,44 +12476,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 28b7d0 │ │ │ │ ldr r0, [pc, #60] @ 28b8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 28b7d0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r7, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r2, r0, asr #18 │ │ │ │ - addseq r8, r2, r4, ror #18 │ │ │ │ + addseq r8, r2, r0, ror #18 │ │ │ │ + addseq r8, r2, r4, lsl #19 │ │ │ │ │ │ │ │ 0028b8e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -12792,20 +12792,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 28bcfc │ │ │ │ b 28bb94 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d2dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009286d0 │ │ │ │ + @ instruction: 0x009286f0 │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ - addseq r8, r2, r8, asr #12 │ │ │ │ - addseq r8, r2, ip, ror #11 │ │ │ │ - umullseq r8, r2, r4, r5 │ │ │ │ - addseq r8, r2, r4, asr #10 │ │ │ │ + addseq r8, r2, r8, ror #12 │ │ │ │ + addseq r8, r2, ip, lsl #12 │ │ │ │ + @ instruction: 0x009285b4 │ │ │ │ + addseq r8, r2, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 28beb4 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -12828,15 +12828,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 28bb08 │ │ │ │ cmp r6, fp │ │ │ │ bge 28be14 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 28beb8 │ │ │ │ ldr r1, [pc, #224] @ 28bebc │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -12887,20 +12887,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, r2, r0, ror #9 │ │ │ │ - adceq r2, r0, r0, asr r4 │ │ │ │ - addseq r8, r2, ip, ror r4 │ │ │ │ - addseq r8, r2, r8, ror #8 │ │ │ │ - addseq r8, r2, r4, asr #8 │ │ │ │ - adceq r6, r6, r8, lsr #2 │ │ │ │ + addseq r8, r2, r0, lsl #10 │ │ │ │ + adceq r2, r0, r0, ror r4 │ │ │ │ + umullseq r8, r2, ip, r4 │ │ │ │ + addseq r8, r2, r8, lsl #9 │ │ │ │ + addseq r8, r2, r4, ror #8 │ │ │ │ + adceq r6, r6, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -12926,15 +12926,15 @@ │ │ │ │ bl 27e470 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 28bf9c │ │ │ │ cmp r1, #6 │ │ │ │ beq 28bf88 │ │ │ │ ldr r7, [pc, #92] @ 28bfb0 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28bf0c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cad8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -12987,15 +12987,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 28becc │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c0fc │ │ │ │ ldr r3, [pc, #356] @ 28c1a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -13078,16 +13078,16 @@ │ │ │ │ blx r4 │ │ │ │ b 28c0f0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ - addseq r8, r2, r0, lsr #2 │ │ │ │ - addseq r8, r2, r4, asr r1 │ │ │ │ + addseq r8, r2, r0, asr #2 │ │ │ │ + addseq r8, r2, r4, ror r1 │ │ │ │ │ │ │ │ 0028c1b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -13112,15 +13112,15 @@ │ │ │ │ bl 28becc │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c288 │ │ │ │ ldr r3, [pc, #200] @ 28c2ec │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 28c250 │ │ │ │ mov r1, r4 │ │ │ │ @@ -13163,15 +13163,15 @@ │ │ │ │ blx r3 │ │ │ │ b 28c27c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r4, ror fp │ │ │ │ - addseq r8, r2, ip, lsr #32 │ │ │ │ + addseq r8, r2, ip, asr #32 │ │ │ │ │ │ │ │ 0028c2f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 28c538 │ │ │ │ @@ -13198,15 +13198,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 28becc │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 28c504 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -13313,19 +13313,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r7, ip, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - addseq r7, r2, r0, lsr lr │ │ │ │ + addseq r7, r2, r0, asr lr │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ - adceq fp, r6, r4, lsl pc │ │ │ │ - addseq r7, r2, ip, lsr lr │ │ │ │ - addseq r7, r2, ip, asr #28 │ │ │ │ + adceq fp, r6, r4, lsr pc │ │ │ │ + addseq r7, r2, ip, asr lr │ │ │ │ + addseq r7, r2, ip, ror #28 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 0028c55c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -13358,15 +13358,15 @@ │ │ │ │ bhi 28c698 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 28c6c4 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -13413,30 +13413,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x0117c7d4 │ │ │ │ - addseq r7, r2, r0, lsr #26 │ │ │ │ - umlaleq fp, r6, r8, sp │ │ │ │ - @ instruction: 0x00927cbc │ │ │ │ - @ instruction: 0x00927cd8 │ │ │ │ + addseq r7, r2, r0, asr #26 │ │ │ │ + @ instruction: 0x00a6bdb8 │ │ │ │ + @ instruction: 0x00927cdc │ │ │ │ + @ instruction: 0x00927cf8 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 28c708 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addseq r0, ip, ip, lsr ip │ │ │ │ + addseq r0, ip, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -13574,28 +13574,28 @@ │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ tsteq r7, ip, ror #11 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ - addseq r7, r2, ip, lsr #22 │ │ │ │ + addseq r7, r2, ip, asr #22 │ │ │ │ tsteq r7, r4, lsr #10 │ │ │ │ andeq r6, r0, r8, lsr r9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 90d894 │ │ │ │ + bl 90d8b4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -13615,15 +13615,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 90d878 │ │ │ │ + bl 90d898 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 28cb74 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -13718,18 +13718,18 @@ │ │ │ │ b 28cad0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - addseq r7, r2, ip, asr #18 │ │ │ │ + addseq r7, r2, ip, ror #18 │ │ │ │ tsteq r7, ip, lsr #6 │ │ │ │ andeq r4, r0, r4, lsr #7 │ │ │ │ - addseq r7, r2, r0, lsl r7 │ │ │ │ + addseq r7, r2, r0, lsr r7 │ │ │ │ │ │ │ │ 0028cb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -13879,42 +13879,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 28ce04 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 28cdbc │ │ │ │ - addseq r0, sl, r8, lsr #30 │ │ │ │ - addseq r7, r2, r4, asr r6 │ │ │ │ - addseq r7, r2, r0, ror #11 │ │ │ │ + addseq r0, sl, r8, asr #30 │ │ │ │ + addseq r7, r2, r4, ror r6 │ │ │ │ + addseq r7, r2, r0, lsl #12 │ │ │ │ │ │ │ │ 0028ce08 : │ │ │ │ ldr r3, [pc, #4] @ 28ce14 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28ccf4 │ │ │ │ - @ instruction: 0x009275dc │ │ │ │ + @ instruction: 0x009275fc │ │ │ │ │ │ │ │ 0028ce18 : │ │ │ │ ldr r3, [pc, #4] @ 28ce24 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28ccf4 │ │ │ │ - @ instruction: 0x009275d4 │ │ │ │ + @ instruction: 0x009275f4 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 28ce58 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - strdeq r1, [r2], r0 @ │ │ │ │ + adceq r1, r2, r0, lsl r7 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 28ce94 │ │ │ │ @@ -13928,16 +13928,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 28ceb4 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - addseq r7, r2, r0, ror r5 │ │ │ │ - addseq r7, r2, r4, ror #10 │ │ │ │ + umullseq r7, r2, r0, r5 │ │ │ │ + addseq r7, r2, r4, lsl #11 │ │ │ │ │ │ │ │ 0028ceb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -14020,17 +14020,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ + addseq r7, r2, r0, lsl #9 │ │ │ │ + umlaleq fp, r6, r8, r4 │ │ │ │ addseq r7, r2, r0, ror #8 │ │ │ │ - adceq fp, r6, r8, ror r4 │ │ │ │ - addseq r7, r2, r0, asr #8 │ │ │ │ │ │ │ │ 0028d01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -14109,15 +14109,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01268498 │ │ │ │ - adceq r1, r0, r4, ror #1 │ │ │ │ + adceq r1, r0, r4, lsl #2 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -14655,21 +14655,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 28da04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq fp, r6, r4, r1 │ │ │ │ - adceq sl, r6, r0, lsr #26 │ │ │ │ - @ instruction: 0x00926ab4 │ │ │ │ + @ instruction: 0x00a6b1b4 │ │ │ │ + adceq sl, r6, r0, asr #26 │ │ │ │ + @ instruction: 0x00926ad4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq sl, r6, r4, lsl #26 │ │ │ │ - umullseq r6, r2, r8, sl │ │ │ │ - @ instruction: 0x00926ab0 │ │ │ │ + adceq sl, r6, r4, lsr #26 │ │ │ │ + @ instruction: 0x00926ab8 │ │ │ │ + @ instruction: 0x00926ad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -14753,24 +14753,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 28db9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq sl, [r6], r8 @ │ │ │ │ - addseq r6, r2, r4, ror #18 │ │ │ │ + strdeq sl, [r6], r8 @ │ │ │ │ + addseq r6, r2, r4, lsl #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x00a6abb0 │ │ │ │ - umullseq r6, r2, r0, r9 │ │ │ │ - addseq r6, r2, ip, lsr r9 │ │ │ │ + ldrdeq sl, [r6], r0 @ │ │ │ │ + @ instruction: 0x009269b0 │ │ │ │ + addseq r6, r2, ip, asr r9 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - adceq sl, r6, r4, lsl #23 │ │ │ │ - addseq r6, r2, r4, ror #18 │ │ │ │ - addseq r6, r2, r0, lsl r9 │ │ │ │ + adceq sl, r6, r4, lsr #23 │ │ │ │ + addseq r6, r2, r4, lsl #19 │ │ │ │ + addseq r6, r2, r0, lsr r9 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 28e9f4 │ │ │ │ ldr ip, [pc, #3644] @ 28e9f8 │ │ │ │ @@ -15684,46 +15684,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r7, ip, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq fp, [r7, -r0] │ │ │ │ - ldrdeq sl, [r6], ip @ │ │ │ │ + strdeq sl, [r6], ip @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq sl, r6, r0, asr #8 │ │ │ │ - @ instruction: 0x009261d4 │ │ │ │ - addseq r6, r2, ip, ror #3 │ │ │ │ + adceq sl, r6, r0, ror #8 │ │ │ │ + @ instruction: 0x009261f4 │ │ │ │ + addseq r6, r2, ip, lsl #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r9, r6, r0, lsl #29 │ │ │ │ - adceq r9, r6, r8, lsl #29 │ │ │ │ - addseq r5, r2, r8, ror ip │ │ │ │ - umullseq r5, r2, r4, ip │ │ │ │ - strdeq r9, [r6], r4 @ │ │ │ │ - addseq r5, r2, ip, lsr #24 │ │ │ │ - addseq r5, r2, r0, lsl #23 │ │ │ │ + adceq r9, r6, r0, lsr #29 │ │ │ │ + adceq r9, r6, r8, lsr #29 │ │ │ │ + umullseq r5, r2, r8, ip │ │ │ │ + @ instruction: 0x00925cb4 │ │ │ │ + adceq r9, r6, r4, lsl lr │ │ │ │ + addseq r5, r2, ip, asr #24 │ │ │ │ + addseq r5, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r9, r6, r8, asr #27 │ │ │ │ - addseq r5, r2, r0, lsr ip │ │ │ │ - @ instruction: 0x00925bb4 │ │ │ │ - umlaleq r9, r6, ip, sp │ │ │ │ - @ instruction: 0x00925bf0 │ │ │ │ - addseq r5, r2, r8, lsr #22 │ │ │ │ + adceq r9, r6, r8, ror #27 │ │ │ │ + addseq r5, r2, r0, asr ip │ │ │ │ + @ instruction: 0x00925bd4 │ │ │ │ + @ instruction: 0x00a69dbc │ │ │ │ + addseq r5, r2, r0, lsl ip │ │ │ │ + addseq r5, r2, r8, asr #22 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r6, ip, ror #26 │ │ │ │ - @ instruction: 0x00925af8 │ │ │ │ + adceq r9, r6, ip, lsl #27 │ │ │ │ + addseq r5, r2, r8, lsl fp │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r9, r6, r4, asr #26 │ │ │ │ - addseq r5, r2, r8, ror #22 │ │ │ │ - @ instruction: 0x00925ad0 │ │ │ │ + adceq r9, r6, r4, ror #26 │ │ │ │ + addseq r5, r2, r8, lsl #23 │ │ │ │ + @ instruction: 0x00925af0 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r9, r6, r0, lsr #26 │ │ │ │ - @ instruction: 0x00925ab0 │ │ │ │ - strdeq r9, [r6], r4 @ │ │ │ │ - addseq r5, r2, r8, lsl #21 │ │ │ │ + adceq r9, r6, r0, asr #26 │ │ │ │ + @ instruction: 0x00925ad0 │ │ │ │ + adceq r9, r6, r4, lsl sp │ │ │ │ + addseq r5, r2, r8, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 28f8c4 │ │ │ │ ldr ip, [pc, #3624] @ 28f8c8 │ │ │ │ @@ -16633,44 +16633,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r4, asr #3 │ │ │ │ - adceq r9, r6, r5, lsl #14 │ │ │ │ - adceq r9, r6, r4, lsr #8 │ │ │ │ - @ instruction: 0x009251b8 │ │ │ │ - @ instruction: 0x009251d0 │ │ │ │ - adceq r8, r6, r1, asr #31 │ │ │ │ - @ instruction: 0x00a68fb4 │ │ │ │ - addseq r4, r2, r4, lsr #27 │ │ │ │ - addseq r4, r2, r0, asr #27 │ │ │ │ - adceq r8, r6, r4, lsr #30 │ │ │ │ - addseq r4, r2, ip, asr sp │ │ │ │ - @ instruction: 0x00924cb0 │ │ │ │ + adceq r9, r6, r5, lsr #14 │ │ │ │ + adceq r9, r6, r4, asr #8 │ │ │ │ + @ instruction: 0x009251d8 │ │ │ │ + @ instruction: 0x009251f0 │ │ │ │ + adceq r8, r6, r1, ror #31 │ │ │ │ + ldrdeq r8, [r6], r4 @ │ │ │ │ + addseq r4, r2, r4, asr #27 │ │ │ │ + addseq r4, r2, r0, ror #27 │ │ │ │ + adceq r8, r6, r4, asr #30 │ │ │ │ + addseq r4, r2, ip, ror sp │ │ │ │ + @ instruction: 0x00924cd0 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq r8, [r6], r8 @ │ │ │ │ - addseq r4, r2, r0, ror #26 │ │ │ │ - addseq r4, r2, r4, ror #25 │ │ │ │ - adceq r8, r6, ip, asr #29 │ │ │ │ - addseq r4, r2, r0, lsr #26 │ │ │ │ - addseq r4, r2, r8, asr ip │ │ │ │ + adceq r8, r6, r8, lsl pc │ │ │ │ + addseq r4, r2, r0, lsl #27 │ │ │ │ + addseq r4, r2, r4, lsl #26 │ │ │ │ + adceq r8, r6, ip, ror #29 │ │ │ │ + addseq r4, r2, r0, asr #26 │ │ │ │ + addseq r4, r2, r8, ror ip │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umlaleq r8, r6, ip, lr │ │ │ │ - addseq r4, r2, r8, lsr #24 │ │ │ │ + @ instruction: 0x00a68ebc │ │ │ │ + addseq r4, r2, r8, asr #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r8, r6, r4, ror lr │ │ │ │ - umullseq r4, r2, r8, ip │ │ │ │ - addseq r4, r2, r0, lsl #24 │ │ │ │ + umlaleq r8, r6, r4, lr │ │ │ │ + @ instruction: 0x00924cb8 │ │ │ │ + addseq r4, r2, r0, lsr #24 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r8, r6, r0, asr lr │ │ │ │ - addseq r4, r2, r0, ror #23 │ │ │ │ - adceq r8, r6, r4, lsr #28 │ │ │ │ - @ instruction: 0x00924bb8 │ │ │ │ + adceq r8, r6, r0, ror lr │ │ │ │ + addseq r4, r2, r0, lsl #24 │ │ │ │ + adceq r8, r6, r4, asr #28 │ │ │ │ + @ instruction: 0x00924bd8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 29085c │ │ │ │ ldr ip, [pc, #3828] @ 290860 │ │ │ │ @@ -17632,48 +17632,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x0117949c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011792d4 │ │ │ │ - adceq r8, r6, r6, lsr #16 │ │ │ │ + adceq r8, r6, r6, asr #16 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq r8, r6, ip, asr r6 │ │ │ │ - @ instruction: 0x009243f0 │ │ │ │ - addseq r4, r2, r8, lsl #8 │ │ │ │ + adceq r8, r6, ip, ror r6 │ │ │ │ + addseq r4, r2, r0, lsl r4 │ │ │ │ + addseq r4, r2, r8, lsr #8 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r8, r6, r2, lsl #1 │ │ │ │ + adceq r8, r6, r2, lsr #1 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r8, r6, r0, lsr #32 │ │ │ │ - addseq r3, r2, r0, lsl lr │ │ │ │ - addseq r3, r2, ip, lsr #28 │ │ │ │ - adceq r7, r6, ip, lsl #31 │ │ │ │ - addseq r3, r2, r4, asr #27 │ │ │ │ - addseq r3, r2, r8, lsl sp │ │ │ │ + adceq r8, r6, r0, asr #32 │ │ │ │ + addseq r3, r2, r0, lsr lr │ │ │ │ + addseq r3, r2, ip, asr #28 │ │ │ │ + adceq r7, r6, ip, lsr #31 │ │ │ │ + addseq r3, r2, r4, ror #27 │ │ │ │ + addseq r3, r2, r8, lsr sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r7, r6, r0, ror #30 │ │ │ │ - addseq r3, r2, r8, asr #27 │ │ │ │ - addseq r3, r2, ip, asr #26 │ │ │ │ - adceq r7, r6, r4, lsr pc │ │ │ │ - addseq r3, r2, r8, lsl #27 │ │ │ │ - addseq r3, r2, r0, asr #25 │ │ │ │ + adceq r7, r6, r0, lsl #31 │ │ │ │ + addseq r3, r2, r8, ror #27 │ │ │ │ + addseq r3, r2, ip, ror #26 │ │ │ │ + adceq r7, r6, r4, asr pc │ │ │ │ + addseq r3, r2, r8, lsr #27 │ │ │ │ + addseq r3, r2, r0, ror #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r7, r6, r4, lsl #30 │ │ │ │ - umullseq r3, r2, r0, ip │ │ │ │ + adceq r7, r6, r4, lsr #30 │ │ │ │ + @ instruction: 0x00923cb0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r7, [r6], ip @ │ │ │ │ - addseq r3, r2, r0, lsl #26 │ │ │ │ - addseq r3, r2, r8, ror #24 │ │ │ │ + strdeq r7, [r6], ip @ │ │ │ │ + addseq r3, r2, r0, lsr #26 │ │ │ │ + addseq r3, r2, r8, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - @ instruction: 0x00a67eb8 │ │ │ │ - addseq r3, r2, r8, asr #24 │ │ │ │ - adceq r7, r6, ip, lsl #29 │ │ │ │ - addseq r3, r2, r0, lsr #24 │ │ │ │ + ldrdeq r7, [r6], r8 @ │ │ │ │ + addseq r3, r2, r8, ror #24 │ │ │ │ + adceq r7, r6, ip, lsr #29 │ │ │ │ + addseq r3, r2, r0, asr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 29172c │ │ │ │ ldr ip, [pc, #3608] @ 291730 │ │ │ │ @@ -18579,44 +18579,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x011784f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ - adceq r7, r6, fp, lsr #17 │ │ │ │ - @ instruction: 0x00a675b8 │ │ │ │ - addseq r3, r2, ip, asr #6 │ │ │ │ - addseq r3, r2, r4, ror #6 │ │ │ │ - adceq r7, r6, r3, ror r1 │ │ │ │ - adceq r7, r6, ip, asr #2 │ │ │ │ - addseq r2, r2, ip, lsr pc │ │ │ │ - addseq r2, r2, r8, asr pc │ │ │ │ - strheq r7, [r6], ip @ │ │ │ │ - @ instruction: 0x00922ef4 │ │ │ │ - addseq r2, r2, r8, asr #28 │ │ │ │ + adceq r7, r6, fp, asr #17 │ │ │ │ + ldrdeq r7, [r6], r8 @ │ │ │ │ + addseq r3, r2, ip, ror #6 │ │ │ │ + addseq r3, r2, r4, lsl #7 │ │ │ │ + umlaleq r7, r6, r3, r1 │ │ │ │ + adceq r7, r6, ip, ror #2 │ │ │ │ + addseq r2, r2, ip, asr pc │ │ │ │ + addseq r2, r2, r8, ror pc │ │ │ │ + ldrdeq r7, [r6], ip @ │ │ │ │ + addseq r2, r2, r4, lsl pc │ │ │ │ + addseq r2, r2, r8, ror #28 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umlaleq r7, r6, r0, r0 │ │ │ │ - @ instruction: 0x00922ef8 │ │ │ │ - addseq r2, r2, ip, ror lr │ │ │ │ - adceq r7, r6, r4, rrx │ │ │ │ - @ instruction: 0x00922eb8 │ │ │ │ - @ instruction: 0x00922df0 │ │ │ │ + strheq r7, [r6], r0 @ │ │ │ │ + addseq r2, r2, r8, lsl pc │ │ │ │ + umullseq r2, r2, ip, lr @ │ │ │ │ + adceq r7, r6, r4, lsl #1 │ │ │ │ + @ instruction: 0x00922ed8 │ │ │ │ + addseq r2, r2, r0, lsl lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r7, r6, r4, lsr r0 │ │ │ │ - addseq r2, r2, r0, asr #27 │ │ │ │ + adceq r7, r6, r4, asr r0 │ │ │ │ + addseq r2, r2, r0, ror #27 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r6, ip │ │ │ │ - addseq r2, r2, r0, lsr lr │ │ │ │ - umullseq r2, r2, r8, sp @ │ │ │ │ + adceq r7, r6, ip, lsr #32 │ │ │ │ + addseq r2, r2, r0, asr lr │ │ │ │ + @ instruction: 0x00922db8 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r6, r6, r8, ror #31 │ │ │ │ - addseq r2, r2, r8, ror sp │ │ │ │ - @ instruction: 0x00a66fbc │ │ │ │ - addseq r2, r2, r0, asr sp │ │ │ │ + adceq r7, r6, r8 │ │ │ │ + umullseq r2, r2, r8, sp @ │ │ │ │ + ldrdeq r6, [r6], ip @ │ │ │ │ + addseq r2, r2, r0, ror sp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 29194c │ │ │ │ mov r4, r0 │ │ │ │ @@ -18711,22 +18711,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29196c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r6, r6, r8, lsl #30 │ │ │ │ - ldrdeq r6, [r6], ip @ │ │ │ │ + adceq r6, r6, r8, lsr #30 │ │ │ │ + strdeq r6, [r6], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - adceq r6, r6, r8, lsr #27 │ │ │ │ - addseq r2, r2, r4, lsr #24 │ │ │ │ + adceq r6, r6, r8, asr #27 │ │ │ │ + addseq r2, r2, r4, asr #24 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -19745,51 +19745,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 291f04 │ │ │ │ tsteq r7, r4, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r7, ip, asr #3 │ │ │ │ - @ instruction: 0x00a665be │ │ │ │ + ldrdeq r6, [r6], lr @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r5, r6, r2, lsr r8 │ │ │ │ + adceq r5, r6, r2, asr r8 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r5, r6, r0, lsl r7 │ │ │ │ - addseq r1, r2, r0, lsl #10 │ │ │ │ - addseq r1, r2, ip, lsl r5 │ │ │ │ + adceq r5, r6, r0, lsr r7 │ │ │ │ + addseq r1, r2, r0, lsr #10 │ │ │ │ + addseq r1, r2, ip, lsr r5 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r5, r6, r8, ror #9 │ │ │ │ - addseq r1, r2, r4, ror r2 │ │ │ │ + adceq r5, r6, r8, lsl #10 │ │ │ │ + umullseq r1, r2, r4, r2 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r6, r0, asr #9 │ │ │ │ - addseq r1, r2, r4, ror #5 │ │ │ │ - addseq r1, r2, ip, asr #4 │ │ │ │ + adceq r5, r6, r0, ror #9 │ │ │ │ + addseq r1, r2, r4, lsl #6 │ │ │ │ + addseq r1, r2, ip, ror #4 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umlaleq r5, r6, r8, r4 │ │ │ │ - addseq r1, r2, r0, lsl #6 │ │ │ │ - addseq r1, r2, r4, lsl #5 │ │ │ │ - adceq r5, r6, ip, ror #8 │ │ │ │ - addseq r1, r2, r0, asr #5 │ │ │ │ - @ instruction: 0x009211f8 │ │ │ │ + @ instruction: 0x00a654b8 │ │ │ │ + addseq r1, r2, r0, lsr #6 │ │ │ │ + addseq r1, r2, r4, lsr #5 │ │ │ │ + adceq r5, r6, ip, lsl #9 │ │ │ │ + addseq r1, r2, r0, ror #5 │ │ │ │ + addseq r1, r2, r8, lsl r2 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r5, r6, r4, asr #8 │ │ │ │ - addseq r1, r2, ip, ror r2 │ │ │ │ - @ instruction: 0x009211d0 │ │ │ │ + adceq r5, r6, r4, ror #8 │ │ │ │ + umullseq r1, r2, ip, r2 │ │ │ │ + @ instruction: 0x009211f0 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r5, r6, ip, lsl r4 │ │ │ │ - addseq r1, r2, r8, lsr #3 │ │ │ │ + adceq r5, r6, ip, lsr r4 │ │ │ │ + addseq r1, r2, r8, asr #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq r5, [r6], r8 @ │ │ │ │ - addseq r1, r2, r8, lsl #3 │ │ │ │ - ldrdeq r5, [r6], r0 @ │ │ │ │ - addseq r1, r2, r4, ror #2 │ │ │ │ - addseq r1, r2, ip, ror r1 │ │ │ │ + adceq r5, r6, r8, lsl r4 │ │ │ │ + addseq r1, r2, r8, lsr #3 │ │ │ │ + strdeq r5, [r6], r0 @ │ │ │ │ + addseq r1, r2, r4, lsl #3 │ │ │ │ + umullseq r1, r2, ip, r1 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 292fe0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 292e04 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -20456,15 +20456,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20484,15 +20484,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2935f4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21211,38 +21211,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2940bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x01175ab8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r6, r3, ror #30 │ │ │ │ + adceq r4, r6, r3, lsl #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ - strdeq r4, [r6], ip @ │ │ │ │ - umullseq r0, r2, r0, fp │ │ │ │ - addseq r0, r2, r8, lsl #21 │ │ │ │ + adceq r4, r6, ip, lsl sp │ │ │ │ + @ instruction: 0x00920bb0 │ │ │ │ + addseq r0, r2, r8, lsr #21 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r4, r6, r4, asr ip │ │ │ │ - addseq r0, r2, r8, ror #19 │ │ │ │ - addseq r0, r2, r0, lsl #20 │ │ │ │ - adceq r4, r6, r3, ror #16 │ │ │ │ - strdeq r4, [r6], ip @ │ │ │ │ - addseq r0, r2, ip, ror #11 │ │ │ │ - addseq r0, r2, r8, lsl #12 │ │ │ │ - adceq r4, r6, r4, lsr #14 │ │ │ │ - @ instruction: 0x009204b0 │ │ │ │ + adceq r4, r6, r4, ror ip │ │ │ │ + addseq r0, r2, r8, lsl #20 │ │ │ │ + addseq r0, r2, r0, lsr #20 │ │ │ │ + adceq r4, r6, r3, lsl #17 │ │ │ │ + adceq r4, r6, ip, lsl r8 │ │ │ │ + addseq r0, r2, ip, lsl #12 │ │ │ │ + addseq r0, r2, r8, lsr #12 │ │ │ │ + adceq r4, r6, r4, asr #14 │ │ │ │ + @ instruction: 0x009204d0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r6, r8, ror #13 │ │ │ │ - addseq r0, r2, r0, asr r5 │ │ │ │ - @ instruction: 0x009204d4 │ │ │ │ - adceq r4, r6, r0, asr #13 │ │ │ │ - addseq r0, r2, r0, asr r4 │ │ │ │ - umlaleq r4, r6, r4, r6 │ │ │ │ - addseq r0, r2, r8, lsr #8 │ │ │ │ + adceq r4, r6, r8, lsl #14 │ │ │ │ + addseq r0, r2, r0, ror r5 │ │ │ │ + @ instruction: 0x009204f4 │ │ │ │ + adceq r4, r6, r0, ror #13 │ │ │ │ + addseq r0, r2, r0, ror r4 │ │ │ │ + @ instruction: 0x00a646b4 │ │ │ │ + addseq r0, r2, r8, asr #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 294edc │ │ │ │ ldr ip, [pc, #3588] @ 294ee0 │ │ │ │ @@ -21337,15 +21337,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -21365,15 +21365,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2943b8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -22142,42 +22142,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r7, ip, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r4, r6, ip, lsr #3 │ │ │ │ + adceq r4, r6, ip, asr #3 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ - ldrdeq r3, [r6], r0 @ │ │ │ │ - addseq pc, r1, r4, ror #26 │ │ │ │ - addseq pc, r1, ip, ror sp @ │ │ │ │ + strdeq r3, [r6], r0 @ │ │ │ │ + addseq pc, r1, r4, lsl #27 │ │ │ │ + umullseq pc, r1, ip, sp @ │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r3, r6, r8, lsr #29 │ │ │ │ - addseq pc, r1, ip, lsr sp @ │ │ │ │ - addseq pc, r1, r4, lsr ip @ │ │ │ │ + adceq r3, r6, r8, asr #29 │ │ │ │ + addseq pc, r1, ip, asr sp @ │ │ │ │ + addseq pc, r1, r4, asr ip @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r3, r6, r4, lsr sl │ │ │ │ + adceq r3, r6, r4, asr sl │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r3, r6, r8, ror r9 │ │ │ │ - addseq pc, r1, r8, ror #14 │ │ │ │ - addseq pc, r1, r4, lsl #15 │ │ │ │ - adceq r3, r6, r0, lsr #17 │ │ │ │ - addseq pc, r1, ip, lsr #12 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r3, r6, r0, ror #16 │ │ │ │ - addseq pc, r1, r8, asr #13 │ │ │ │ + umlaleq r3, r6, r8, r9 │ │ │ │ + addseq pc, r1, r8, lsl #15 │ │ │ │ + addseq pc, r1, r4, lsr #15 │ │ │ │ + adceq r3, r6, r0, asr #17 │ │ │ │ addseq pc, r1, ip, asr #12 │ │ │ │ - adceq r3, r6, r8, lsr r8 │ │ │ │ - addseq pc, r1, r8, asr #11 │ │ │ │ - adceq r3, r6, ip, lsl #16 │ │ │ │ - addseq pc, r1, r0, lsr #11 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + adceq r3, r6, r0, lsl #17 │ │ │ │ + addseq pc, r1, r8, ror #13 │ │ │ │ + addseq pc, r1, ip, ror #12 │ │ │ │ + adceq r3, r6, r8, asr r8 │ │ │ │ + addseq pc, r1, r8, ror #11 │ │ │ │ + adceq r3, r6, ip, lsr #16 │ │ │ │ + addseq pc, r1, r0, asr #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -22358,23 +22358,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 295268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r6, r5, asr #10 │ │ │ │ + adceq r3, r6, r5, ror #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - adceq r3, r6, r4, asr #9 │ │ │ │ - addseq pc, r1, r8, asr r2 @ │ │ │ │ + adceq r3, r6, r4, ror #9 │ │ │ │ + addseq pc, r1, r8, ror r2 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r3, r6, r8, lsr #9 │ │ │ │ - umullseq pc, r1, r8, r2 @ │ │ │ │ - @ instruction: 0x0091f2b4 │ │ │ │ + adceq r3, r6, r8, asr #9 │ │ │ │ + @ instruction: 0x0091f2b8 │ │ │ │ + @ instruction: 0x0091f2d4 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 29537c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 295344 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -22435,18 +22435,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29538c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r3, r6, r1, lsl #5 │ │ │ │ + adceq r3, r6, r1, lsr #5 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - adceq r3, r6, r8, ror r3 │ │ │ │ - @ instruction: 0x0091f1f4 │ │ │ │ + umlaleq r3, r6, r8, r3 │ │ │ │ + addseq pc, r1, r4, lsl r2 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 295624 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -22606,21 +22606,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 295644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r3, r6, r7, ror #1 │ │ │ │ - adceq r3, r6, sp, lsr #1 │ │ │ │ - strdeq r3, [r6], r4 @ │ │ │ │ - addseq lr, r1, r0, lsl #29 │ │ │ │ + adceq r3, r6, r7, lsl #2 │ │ │ │ + adceq r3, r6, sp, asr #1 │ │ │ │ + adceq r3, r6, r4, lsl r1 │ │ │ │ + addseq lr, r1, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - ldrdeq r3, [r6], r0 @ │ │ │ │ - addseq lr, r1, ip, asr lr │ │ │ │ + strdeq r3, [r6], r0 @ │ │ │ │ + addseq lr, r1, ip, ror lr │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22716,19 +22716,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - umlaleq r2, r6, fp, lr │ │ │ │ + @ instruction: 0x00a62ebb │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r2, r6, r4, lsl pc │ │ │ │ - addseq lr, r1, r4, lsr #25 │ │ │ │ + adceq r2, r6, r4, lsr pc │ │ │ │ + addseq lr, r1, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 2959c8 │ │ │ │ @@ -22838,19 +22838,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2959dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - strdeq r2, [r6], sp @ │ │ │ │ + adceq r2, r6, sp, lsl sp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r2, r6, ip, lsr #26 │ │ │ │ - @ instruction: 0x0091eab8 │ │ │ │ + adceq r2, r6, ip, asr #26 │ │ │ │ + @ instruction: 0x0091ead8 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22932,19 +22932,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r2, r6, r3, lsl fp │ │ │ │ + adceq r2, r6, r3, lsr fp │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x00a62bb4 │ │ │ │ - addseq lr, r1, r0, asr #18 │ │ │ │ + ldrdeq r2, [r6], r4 @ │ │ │ │ + addseq lr, r1, r0, ror #18 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -23166,17 +23166,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 295ba0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 295d2c │ │ │ │ - strdeq r2, [r6], r4 @ │ │ │ │ - addseq lr, r1, r4, lsr #15 │ │ │ │ - addseq lr, r1, r0, lsl #13 │ │ │ │ + adceq r2, r6, r4, lsl r9 │ │ │ │ + addseq lr, r1, r4, asr #15 │ │ │ │ + addseq lr, r1, r0, lsr #13 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -23400,17 +23400,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 295f40 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2960cc │ │ │ │ - adceq r2, r6, r4, asr r5 │ │ │ │ - addseq lr, r1, r4, lsl #8 │ │ │ │ - addseq lr, r1, r0, ror #5 │ │ │ │ + adceq r2, r6, r4, ror r5 │ │ │ │ + addseq lr, r1, r4, lsr #8 │ │ │ │ + addseq lr, r1, r0, lsl #6 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -23658,17 +23658,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 296308 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 2964b0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r2, r6, r0, ror r1 │ │ │ │ - addseq lr, r1, r0, lsr #32 │ │ │ │ - @ instruction: 0x0091defc │ │ │ │ + umlaleq r2, r6, r0, r1 │ │ │ │ + addseq lr, r1, r0, asr #32 │ │ │ │ + addseq sp, r1, ip, lsl pc │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -23891,17 +23891,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2966f0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 296878 │ │ │ │ - adceq r1, r6, r8, lsr #27 │ │ │ │ - addseq sp, r1, r8, asr ip │ │ │ │ - addseq sp, r1, r4, lsr fp │ │ │ │ + adceq r1, r6, r8, asr #27 │ │ │ │ + addseq sp, r1, r8, ror ip │ │ │ │ + addseq sp, r1, r4, asr fp │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -24310,17 +24310,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 296f78 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 296cd0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r1, [r6], ip @ │ │ │ │ - addseq sp, r1, ip, lsr #15 │ │ │ │ - addseq sp, r1, r8, lsl #13 │ │ │ │ + adceq r1, r6, ip, lsl r9 │ │ │ │ + addseq sp, r1, ip, asr #15 │ │ │ │ + addseq sp, r1, r8, lsr #13 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -24539,22 +24539,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 297478 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29747c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r1, r6, ip, lsl #11 │ │ │ │ - adceq r1, r6, r9, lsr #6 │ │ │ │ + adceq r1, r6, ip, lsr #11 │ │ │ │ + adceq r1, r6, r9, asr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ - adceq r1, r6, r0, ror #5 │ │ │ │ - ldrsbeq sp, [r1], r0 │ │ │ │ - addseq sp, r1, ip, ror #1 │ │ │ │ - adceq r1, r6, ip, lsl #5 │ │ │ │ - addseq sp, r1, r0, lsr #32 │ │ │ │ + adceq r1, r6, r0, lsl #6 │ │ │ │ + ldrsheq sp, [r1], r0 │ │ │ │ + addseq sp, r1, ip, lsl #2 │ │ │ │ + adceq r1, r6, ip, lsr #5 │ │ │ │ + addseq sp, r1, r0, asr #32 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 297f60 │ │ │ │ @@ -24628,15 +24628,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2976a4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25246,38 +25246,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 297fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r0, [r6], r9 @ │ │ │ │ + adceq r0, r6, r9, lsl pc │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ - strdeq r0, [r6], ip @ │ │ │ │ - umullseq ip, r1, r0, r9 │ │ │ │ - addseq ip, r1, r8, lsr #19 │ │ │ │ - adceq r0, r6, r1, lsr #17 │ │ │ │ - adceq r0, r6, r0, lsr #18 │ │ │ │ - @ instruction: 0x0091c6b0 │ │ │ │ + adceq r0, r6, ip, lsl ip │ │ │ │ + @ instruction: 0x0091c9b0 │ │ │ │ + addseq ip, r1, r8, asr #19 │ │ │ │ + adceq r0, r6, r1, asr #17 │ │ │ │ + adceq r0, r6, r0, asr #18 │ │ │ │ + @ instruction: 0x0091c6d0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x00a608b0 │ │ │ │ - addseq ip, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x0091c6bc │ │ │ │ - adceq r0, r6, r4, lsl r8 │ │ │ │ - addseq ip, r1, r0, ror #13 │ │ │ │ - addseq ip, r1, r0, lsr #11 │ │ │ │ + ldrdeq r0, [r6], r0 @ │ │ │ │ + addseq ip, r1, r0, asr #13 │ │ │ │ + @ instruction: 0x0091c6dc │ │ │ │ + adceq r0, r6, r4, lsr r8 │ │ │ │ + addseq ip, r1, r0, lsl #14 │ │ │ │ + addseq ip, r1, r0, asr #11 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r0, r6, ip, ror #15 │ │ │ │ - addseq ip, r1, r4, asr r6 │ │ │ │ - @ instruction: 0x0091c5d8 │ │ │ │ - @ instruction: 0x00a607b4 │ │ │ │ - addseq ip, r1, r4, asr #10 │ │ │ │ - adceq r0, r6, r8, lsl #15 │ │ │ │ - addseq ip, r1, ip, lsl r5 │ │ │ │ + adceq r0, r6, ip, lsl #16 │ │ │ │ + addseq ip, r1, r4, ror r6 │ │ │ │ + @ instruction: 0x0091c5f8 │ │ │ │ + ldrdeq r0, [r6], r4 @ │ │ │ │ + addseq ip, r1, r4, ror #10 │ │ │ │ + adceq r0, r6, r8, lsr #15 │ │ │ │ + addseq ip, r1, ip, lsr r5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 298ba8 │ │ │ │ ldr ip, [pc, #3012] @ 298bac │ │ │ │ @@ -25360,15 +25360,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 298224 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -26033,42 +26033,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umlaleq r0, r6, r6, r3 │ │ │ │ + @ instruction: 0x00a603b6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x01170af4 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r0, r6, ip │ │ │ │ - addseq fp, r1, r0, lsr #27 │ │ │ │ - @ instruction: 0x0091bdb8 │ │ │ │ - adceq pc, r5, lr, lsl #25 │ │ │ │ - strdeq pc, [r5], r0 @ │ │ │ │ - addseq fp, r1, r0, lsl #21 │ │ │ │ + adceq r0, r6, ip, lsr #32 │ │ │ │ + addseq fp, r1, r0, asr #27 │ │ │ │ + @ instruction: 0x0091bdd8 │ │ │ │ + adceq pc, r5, lr, lsr #25 │ │ │ │ + adceq pc, r5, r0, lsl sp @ │ │ │ │ + addseq fp, r1, r0, lsr #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq pc, r5, r0, ror ip @ │ │ │ │ - addseq fp, r1, r0, ror #20 │ │ │ │ - addseq fp, r1, ip, ror sl │ │ │ │ - adceq pc, r5, ip, asr #23 │ │ │ │ - umullseq fp, r1, r8, sl │ │ │ │ - addseq fp, r1, r8, asr r9 │ │ │ │ + umlaleq pc, r5, r0, ip @ │ │ │ │ + addseq fp, r1, r0, lsl #21 │ │ │ │ + umullseq fp, r1, ip, sl │ │ │ │ + adceq pc, r5, ip, ror #23 │ │ │ │ + @ instruction: 0x0091bab8 │ │ │ │ + addseq fp, r1, r8, ror r9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq pc, r5, r4, lsr #23 │ │ │ │ - addseq fp, r1, ip, lsl #20 │ │ │ │ - umullseq fp, r1, r0, r9 │ │ │ │ - adceq pc, r5, ip, ror #22 │ │ │ │ - @ instruction: 0x0091b8fc │ │ │ │ - adceq pc, r5, r0, asr #22 │ │ │ │ - @ instruction: 0x0091b8d4 │ │ │ │ + adceq pc, r5, r4, asr #23 │ │ │ │ + addseq fp, r1, ip, lsr #20 │ │ │ │ + @ instruction: 0x0091b9b0 │ │ │ │ + adceq pc, r5, ip, lsl #23 │ │ │ │ + addseq fp, r1, ip, lsl r9 │ │ │ │ + adceq pc, r5, r0, ror #22 │ │ │ │ + @ instruction: 0x0091b8f4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -26133,30 +26133,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -26395,24 +26395,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x011701b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq pc, [r5], r8 @ │ │ │ │ - adceq pc, r5, pc, lsl r7 @ │ │ │ │ + adceq pc, r5, r8, lsl sl @ │ │ │ │ + adceq pc, r5, pc, lsr r7 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tstpeq r6, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq pc, r5, r4, lsl #12 │ │ │ │ - @ instruction: 0x0091b3f4 │ │ │ │ - addseq fp, r1, r0, lsl r4 │ │ │ │ - umlaleq pc, r5, r8, r5 @ │ │ │ │ - addseq fp, r1, ip, lsr #6 │ │ │ │ + adceq pc, r5, r4, lsr #12 │ │ │ │ + addseq fp, r1, r4, lsl r4 │ │ │ │ + addseq fp, r1, r0, lsr r4 │ │ │ │ + @ instruction: 0x00a5f5b8 │ │ │ │ + addseq fp, r1, ip, asr #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2991c8 │ │ │ │ ldr ip, [pc, #40] @ 2991cc │ │ │ │ @@ -26422,17 +26422,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq pc, r5, r0, lsr r5 @ │ │ │ │ - umullseq fp, r1, r8, r3 │ │ │ │ - addseq fp, r1, ip, lsl r3 │ │ │ │ + adceq pc, r5, r0, asr r5 @ │ │ │ │ + @ instruction: 0x0091b3b8 │ │ │ │ + addseq fp, r1, ip, lsr r3 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -26893,20 +26893,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29993c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a5eeb8 │ │ │ │ - addseq sl, r1, r8, ror #26 │ │ │ │ - addseq sl, r1, r4, asr #24 │ │ │ │ + ldrdeq lr, [r5], r8 @ │ │ │ │ + addseq sl, r1, r8, lsl #27 │ │ │ │ + addseq sl, r1, r4, ror #24 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - ldrdeq lr, [r5], r4 @ │ │ │ │ - addseq sl, r1, r0, asr ip │ │ │ │ + strdeq lr, [r5], r4 @ │ │ │ │ + addseq sl, r1, r0, ror ip │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -27862,64 +27862,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 29a0c4 │ │ │ │ tstpeq r6, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r6, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ - adceq lr, r5, r8, asr #20 │ │ │ │ - adceq lr, r5, r0, ror r6 │ │ │ │ - adceq lr, r5, ip, asr #12 │ │ │ │ - umlaleq lr, r5, r0, r7 │ │ │ │ - adceq lr, r5, ip, ror #14 │ │ │ │ - strdeq lr, [r5], r4 @ │ │ │ │ - adceq lr, r5, r4, lsl #8 │ │ │ │ + adceq lr, r5, r8, ror #20 │ │ │ │ + umlaleq lr, r5, r0, r6 │ │ │ │ + adceq lr, r5, ip, ror #12 │ │ │ │ + @ instruction: 0x00a5e7b0 │ │ │ │ + adceq lr, r5, ip, lsl #15 │ │ │ │ + adceq lr, r5, r4, lsl r6 │ │ │ │ + adceq lr, r5, r4, lsr #8 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq lr, r5, r8, ror #3 │ │ │ │ - adceq lr, r5, r4, ror r1 │ │ │ │ - adceq sp, r5, ip, ror sp │ │ │ │ - umlaleq sp, r5, ip, ip │ │ │ │ - addseq r9, r1, r0, lsr sl │ │ │ │ - addseq r9, r1, r8, asr #20 │ │ │ │ + adceq lr, r5, r8, lsl #4 │ │ │ │ + umlaleq lr, r5, r4, r1 │ │ │ │ + umlaleq sp, r5, ip, sp │ │ │ │ + @ instruction: 0x00a5dcbc │ │ │ │ + addseq r9, r1, r0, asr sl │ │ │ │ + addseq r9, r1, r8, ror #20 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq sp, r5, ip, lsl #17 │ │ │ │ + adceq sp, r5, ip, lsr #17 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq sp, r5, r4, lsr #8 │ │ │ │ - addseq r9, r1, r4, lsl r2 │ │ │ │ - addseq r9, r1, r0, lsr r2 │ │ │ │ - umlaleq sp, r5, r4, r1 │ │ │ │ - addseq r9, r1, r4, lsl r0 │ │ │ │ + adceq sp, r5, r4, asr #8 │ │ │ │ + addseq r9, r1, r4, lsr r2 │ │ │ │ + addseq r9, r1, r0, asr r2 │ │ │ │ + @ instruction: 0x00a5d1b4 │ │ │ │ + addseq r9, r1, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq sp, r5, r8, rrx │ │ │ │ - addseq r8, r1, ip, lsl #29 │ │ │ │ - @ instruction: 0x00918df4 │ │ │ │ + adceq sp, r5, r8, lsl #1 │ │ │ │ + addseq r8, r1, ip, lsr #29 │ │ │ │ + addseq r8, r1, r4, lsl lr │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq sp, r5, r0, asr #32 │ │ │ │ - addseq r8, r1, r8, lsr #29 │ │ │ │ - addseq r8, r1, ip, lsr #28 │ │ │ │ - adceq sp, r5, r4, lsl r0 │ │ │ │ - addseq r8, r1, r8, ror #28 │ │ │ │ - addseq r8, r1, r0, lsr #27 │ │ │ │ + adceq sp, r5, r0, rrx │ │ │ │ + addseq r8, r1, r8, asr #29 │ │ │ │ + addseq r8, r1, ip, asr #28 │ │ │ │ + adceq sp, r5, r4, lsr r0 │ │ │ │ + addseq r8, r1, r8, lsl #29 │ │ │ │ + addseq r8, r1, r0, asr #27 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq ip, r5, ip, ror #31 │ │ │ │ - addseq r8, r1, r4, lsr #28 │ │ │ │ - addseq r8, r1, r8, ror sp │ │ │ │ + adceq sp, r5, ip │ │ │ │ + addseq r8, r1, r4, asr #28 │ │ │ │ + umullseq r8, r1, r8, sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ + adceq ip, r5, r4, asr #31 │ │ │ │ + addseq r8, r1, r8, asr sp │ │ │ │ + addseq r8, r1, r0, ror sp │ │ │ │ adceq ip, r5, r4, lsr #31 │ │ │ │ - addseq r8, r1, r8, lsr sp │ │ │ │ - addseq r8, r1, r0, asr sp │ │ │ │ - adceq ip, r5, r4, lsl #31 │ │ │ │ - addseq r8, r1, r0, lsl sp │ │ │ │ - adceq ip, r5, r0, ror #30 │ │ │ │ - @ instruction: 0x00918ddc │ │ │ │ + addseq r8, r1, r0, lsr sp │ │ │ │ + adceq ip, r5, r0, lsl #31 │ │ │ │ + @ instruction: 0x00918dfc │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - adceq ip, r5, ip, lsr pc │ │ │ │ - addseq r8, r1, ip, asr #25 │ │ │ │ - adceq ip, r5, r0, lsl pc │ │ │ │ - addseq r8, r1, r4, lsr #25 │ │ │ │ + adceq ip, r5, ip, asr pc │ │ │ │ + addseq r8, r1, ip, ror #25 │ │ │ │ + adceq ip, r5, r0, lsr pc │ │ │ │ + addseq r8, r1, r4, asr #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29b338 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -29178,17 +29178,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29bce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq ip, r5, ip, asr #21 │ │ │ │ - adceq ip, r5, r0, lsr #20 │ │ │ │ - umullseq r8, r1, ip, r8 │ │ │ │ + adceq ip, r5, ip, ror #21 │ │ │ │ + adceq ip, r5, r0, asr #20 │ │ │ │ + @ instruction: 0x009188bc │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 29bd90 │ │ │ │ @@ -29452,17 +29452,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29c128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - ldrdeq ip, [r5], r0 @ │ │ │ │ - addseq r8, r1, r0, asr #7 │ │ │ │ - @ instruction: 0x009183dc │ │ │ │ + strdeq ip, [r5], r0 @ │ │ │ │ + addseq r8, r1, r0, ror #7 │ │ │ │ + @ instruction: 0x009183fc │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 29c180 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -29516,16 +29516,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 299188 │ │ │ │ - ldrdeq ip, [r5], r8 @ │ │ │ │ - addseq r8, r1, r8, ror #4 │ │ │ │ + strdeq ip, [r5], r8 @ │ │ │ │ + addseq r8, r1, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29658,17 +29658,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq ip, r5, r5, lsl #6 │ │ │ │ - umlaleq ip, r5, ip, r2 │ │ │ │ - addseq r8, r1, ip, lsr #32 │ │ │ │ + adceq ip, r5, r5, lsr #6 │ │ │ │ + @ instruction: 0x00a5c2bc │ │ │ │ + addseq r8, r1, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29844,21 +29844,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29c75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq ip, r5, r8, asr r0 │ │ │ │ - addseq r7, r1, r8, ror #27 │ │ │ │ + adceq ip, r5, r8, ror r0 │ │ │ │ + addseq r7, r1, r8, lsl #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - @ instruction: 0x00a5bfb8 │ │ │ │ - addseq r7, r1, r4, asr #26 │ │ │ │ + ldrdeq fp, [r5], r8 @ │ │ │ │ + addseq r7, r1, r4, ror #26 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -29952,23 +29952,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 29c8f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29993,15 +29993,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 29c99c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -30012,21 +30012,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -30127,23 +30127,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 29cbb4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -30172,15 +30172,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 29d070 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 29d068 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -30201,24 +30201,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -30661,17 +30661,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 29d014 │ │ │ │ tsteq r6, ip, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ - adceq fp, r5, r0, ror #9 │ │ │ │ - addseq r7, r1, r8, asr #7 │ │ │ │ - addseq r7, r1, ip, ror #4 │ │ │ │ + adceq fp, r5, r0, lsl #10 │ │ │ │ + addseq r7, r1, r8, ror #7 │ │ │ │ + addseq r7, r1, ip, lsl #5 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -30967,21 +30967,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29d8e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq fp, [r5], r2 @ │ │ │ │ - umlaleq fp, r5, r0, r0 │ │ │ │ - adceq sl, r5, ip, asr #28 │ │ │ │ - @ instruction: 0x00916bd8 │ │ │ │ + strdeq fp, [r5], r2 @ │ │ │ │ + strheq fp, [r5], r0 @ │ │ │ │ + adceq sl, r5, ip, ror #28 │ │ │ │ + @ instruction: 0x00916bf8 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - adceq sl, r5, r8, lsr #28 │ │ │ │ - @ instruction: 0x00916bb4 │ │ │ │ + adceq sl, r5, r8, asr #28 │ │ │ │ + @ instruction: 0x00916bd4 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 29da88 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -31078,19 +31078,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq sl, r5, lr, ror ip │ │ │ │ + umlaleq sl, r5, lr, ip │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq sl, r5, r0, ror ip │ │ │ │ - @ instruction: 0x009169fc │ │ │ │ + umlaleq sl, r5, r0, ip │ │ │ │ + addseq r6, r1, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 29dc08 │ │ │ │ @@ -31174,19 +31174,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 29dc1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq sl, [r5], r0 @ │ │ │ │ + strdeq sl, [r5], r0 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq sl, [r5], r0 @ │ │ │ │ - addseq r6, r1, r8, ror r8 │ │ │ │ + adceq sl, r5, r0, lsl fp │ │ │ │ + umullseq r6, r1, r8, r8 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31369,21 +31369,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r6, ip, lsr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r5, ip, asr #20 │ │ │ │ - adceq sl, r5, r2, asr #17 │ │ │ │ + adceq sl, r5, ip, ror #20 │ │ │ │ + adceq sl, r5, r2, ror #17 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ - adceq sl, r5, r8, ror #15 │ │ │ │ - addseq r6, r1, r8, ror #12 │ │ │ │ + adceq sl, r5, r8, lsl #16 │ │ │ │ + addseq r6, r1, r8, lsl #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -31548,21 +31548,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29e1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x0116ae9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r5, ip, lsr r7 │ │ │ │ - @ instruction: 0x00a5a5b8 │ │ │ │ + adceq sl, r5, ip, asr r7 │ │ │ │ + ldrdeq sl, [r5], r8 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq sl, r5, r0, lsr #10 │ │ │ │ - umullseq r6, r1, r8, r3 │ │ │ │ + adceq sl, r5, r0, asr #10 │ │ │ │ + @ instruction: 0x009163b8 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -32093,20 +32093,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 29ea7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq sl, r5, r6, asr #6 │ │ │ │ + adceq sl, r5, r6, ror #6 │ │ │ │ + ldrdeq r9, [r5], r0 @ │ │ │ │ + addseq r5, r1, r4, ror #20 │ │ │ │ + addseq r5, r1, ip, ror sl │ │ │ │ @ instruction: 0x00a59cb0 │ │ │ │ - addseq r5, r1, r4, asr #20 │ │ │ │ - addseq r5, r1, ip, asr sl │ │ │ │ - umlaleq r9, r5, r0, ip │ │ │ │ - addseq r5, r1, ip, lsl sl │ │ │ │ + addseq r5, r1, ip, lsr sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 29ec98 │ │ │ │ @@ -32236,22 +32236,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29ecc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r6, ip, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r5, lr, ror #21 │ │ │ │ - adceq r9, r5, ip, ror #23 │ │ │ │ + adceq r9, r5, lr, lsl #22 │ │ │ │ + adceq r9, r5, ip, lsl #24 │ │ │ │ tsteq r6, r8, asr #5 │ │ │ │ - adceq r9, r5, ip, asr fp │ │ │ │ - adceq r9, r5, ip, ror #21 │ │ │ │ - adceq r9, r5, r4, asr #21 │ │ │ │ - adceq r9, r5, ip, asr sl │ │ │ │ - @ instruction: 0x009158d8 │ │ │ │ + adceq r9, r5, ip, ror fp │ │ │ │ + adceq r9, r5, ip, lsl #22 │ │ │ │ + adceq r9, r5, r4, ror #21 │ │ │ │ + adceq r9, r5, ip, ror sl │ │ │ │ + @ instruction: 0x009158f8 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -32345,19 +32345,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 29ee68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq r9, [r5], r8 @ │ │ │ │ + strdeq r9, [r5], r8 @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r9, r5, r0, lsr #17 │ │ │ │ - addseq r5, r1, ip, lsr #12 │ │ │ │ + adceq r9, r5, r0, asr #17 │ │ │ │ + addseq r5, r1, ip, asr #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -32460,19 +32460,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 29f030 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r9, r5, r0, lsl #14 │ │ │ │ - addseq r5, r1, ip, lsl #9 │ │ │ │ - ldrdeq r9, [r5], r0 @ │ │ │ │ - addseq r5, r1, r0, asr #9 │ │ │ │ - @ instruction: 0x009154dc │ │ │ │ + adceq r9, r5, r0, lsr #14 │ │ │ │ + addseq r5, r1, ip, lsr #9 │ │ │ │ + strdeq r9, [r5], r0 @ │ │ │ │ + addseq r5, r1, r0, ror #9 │ │ │ │ + @ instruction: 0x009154fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -32623,20 +32623,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r9, r5, r4, lsr r5 │ │ │ │ + adceq r9, r5, r4, asr r5 │ │ │ │ + adceq r9, r5, r8, lsl #9 │ │ │ │ + addseq r5, r1, r8, ror r2 │ │ │ │ + umullseq r5, r1, r4, r2 │ │ │ │ adceq r9, r5, r8, ror #8 │ │ │ │ - addseq r5, r1, r8, asr r2 │ │ │ │ - addseq r5, r1, r4, ror r2 │ │ │ │ - adceq r9, r5, r8, asr #8 │ │ │ │ - @ instruction: 0x009151d8 │ │ │ │ + @ instruction: 0x009151f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -32787,29 +32787,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 29f574 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r9, r5, r0, lsr r2 │ │ │ │ - addseq r5, r1, r4, asr r0 │ │ │ │ - @ instruction: 0x00914fbc │ │ │ │ + adceq r9, r5, r0, asr r2 │ │ │ │ + addseq r5, r1, r4, ror r0 │ │ │ │ + @ instruction: 0x00914fdc │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r9, r5, r8, lsl #4 │ │ │ │ - addseq r5, r1, r0, asr #32 │ │ │ │ - umullseq r4, r1, r4, pc @ │ │ │ │ + adceq r9, r5, r8, lsr #4 │ │ │ │ + addseq r5, r1, r0, rrx │ │ │ │ + @ instruction: 0x00914fb4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - ldrdeq r9, [r5], ip @ │ │ │ │ - addseq r5, r1, r0, lsr r0 │ │ │ │ - addseq r4, r1, r8, ror #30 │ │ │ │ + strdeq r9, [r5], ip @ │ │ │ │ + addseq r5, r1, r0, asr r0 │ │ │ │ + addseq r4, r1, r8, lsl #31 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x00a591b4 │ │ │ │ - addseq r4, r1, r4, lsr #31 │ │ │ │ - addseq r4, r1, r0, asr #31 │ │ │ │ + ldrdeq r9, [r5], r4 @ │ │ │ │ + addseq r4, r1, r4, asr #31 │ │ │ │ + addseq r4, r1, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -32977,21 +32977,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 29f850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq r8, r5, r4, ror #30 │ │ │ │ - @ instruction: 0x00914cf0 │ │ │ │ + adceq r8, r5, r4, lsl #31 │ │ │ │ + addseq r4, r1, r0, lsl sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq r8, r5, r8, asr #29 │ │ │ │ - addseq r4, r1, r0, asr ip │ │ │ │ + adceq r8, r5, r8, ror #29 │ │ │ │ + addseq r4, r1, r0, ror ip │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 29f9b8 │ │ │ │ @@ -33076,15 +33076,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01169590 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, ip, lsr lr │ │ │ │ + adceq r8, r5, ip, asr lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x01169490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -33170,15 +33170,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r8, [r5], r0 @ │ │ │ │ + strdeq r8, [r5], r0 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -33263,15 +33263,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r0, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, ip, asr #22 │ │ │ │ + adceq r8, r5, ip, ror #22 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x0116919c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33360,15 +33360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, ip, asr #19 │ │ │ │ + adceq r8, r5, ip, ror #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -33544,35 +33544,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -33620,15 +33620,15 @@ │ │ │ │ b 29ffb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 29ffb0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -33787,21 +33787,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r6, ip, lsr #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ - adceq r8, r5, sp, lsl r2 │ │ │ │ - adceq r8, r5, r4, ror #4 │ │ │ │ - addseq r3, r1, ip, ror #31 │ │ │ │ + adceq r8, r5, sp, lsr r2 │ │ │ │ + adceq r8, r5, r4, lsl #5 │ │ │ │ + addseq r4, r1, ip │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - adceq r8, r5, r0, lsr #4 │ │ │ │ - addseq r4, r1, r0, lsl r0 │ │ │ │ - addseq r4, r1, ip, lsr #32 │ │ │ │ + adceq r8, r5, r0, asr #4 │ │ │ │ + addseq r4, r1, r0, lsr r0 │ │ │ │ + addseq r4, r1, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 2a0d30 │ │ │ │ ldr r3, [pc, #2080] @ 2a0d34 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -33868,23 +33868,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2a0628 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33909,29 +33909,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 2a06cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -34062,23 +34062,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 2a0930 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34106,15 +34106,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 2a0b24 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 2a0b1c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -34126,15 +34126,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34323,22 +34323,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011688f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, ip, ror #10 │ │ │ │ - adceq r7, r5, r0, lsl #22 │ │ │ │ - addseq r3, r1, r8, ror #19 │ │ │ │ - addseq r3, r1, r8, lsl #17 │ │ │ │ + adceq r7, r5, r0, lsr #22 │ │ │ │ + addseq r3, r1, r8, lsl #20 │ │ │ │ + addseq r3, r1, r8, lsr #17 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, ip, ror #2 │ │ │ │ - adceq r7, r5, r0, asr #19 │ │ │ │ - @ instruction: 0x009137b0 │ │ │ │ - addseq r3, r1, ip, asr #15 │ │ │ │ + adceq r7, r5, r0, ror #19 │ │ │ │ + @ instruction: 0x009137d0 │ │ │ │ + addseq r3, r1, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -34372,15 +34372,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -34400,15 +34400,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 2a0f30 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -34540,21 +34540,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2a10b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r7, r5, ip, ror r6 │ │ │ │ - addseq r3, r1, r0, lsl r5 │ │ │ │ - addseq r3, r1, r8, lsl #8 │ │ │ │ + umlaleq r7, r5, ip, r6 │ │ │ │ + addseq r3, r1, r0, lsr r5 │ │ │ │ + addseq r3, r1, r8, lsr #8 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r5, r0, asr r6 │ │ │ │ - addseq r3, r1, r0, asr #8 │ │ │ │ - addseq r3, r1, ip, asr r4 │ │ │ │ + adceq r7, r5, r0, ror r6 │ │ │ │ + addseq r3, r1, r0, ror #8 │ │ │ │ + addseq r3, r1, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 2a1314 │ │ │ │ ldr r3, [pc, #576] @ 2a1318 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -34587,15 +34587,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -34700,22 +34700,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ - umlaleq r7, r5, r4, r4 │ │ │ │ - addseq r3, r1, r0, ror #6 │ │ │ │ - addseq r3, r1, r0, lsr #4 │ │ │ │ + @ instruction: 0x00a574b4 │ │ │ │ + addseq r3, r1, r0, lsl #7 │ │ │ │ + addseq r3, r1, r0, asr #4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ - ldrdeq r7, [r5], ip @ │ │ │ │ - addseq r3, r1, ip, asr #3 │ │ │ │ - addseq r3, r1, r8, ror #3 │ │ │ │ + strdeq r7, [r5], ip @ │ │ │ │ + addseq r3, r1, ip, ror #3 │ │ │ │ + addseq r3, r1, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 2a1b90 │ │ │ │ mov r7, r3 │ │ │ │ @@ -34775,15 +34775,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 2a14a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -35243,29 +35243,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r6, r4, lsr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ - @ instruction: 0x00a56cbc │ │ │ │ - @ instruction: 0x00912bfc │ │ │ │ - addseq r2, r1, r4, asr #20 │ │ │ │ + ldrdeq r6, [r5], ip @ │ │ │ │ + addseq r2, r1, ip, lsl ip │ │ │ │ + addseq r2, r1, r4, ror #20 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r6, r5, ip, ror ip │ │ │ │ - addseq r2, r1, ip, ror #20 │ │ │ │ - addseq r2, r1, r8, lsl #21 │ │ │ │ - adceq r6, r5, r4, lsl ip │ │ │ │ - addseq r2, r1, r0, lsr #19 │ │ │ │ - umlaleq r6, r5, r0, fp │ │ │ │ - addseq r2, r1, ip, asr sl │ │ │ │ - addseq r2, r1, ip, lsl r9 │ │ │ │ - adceq r6, r5, r0, ror #22 │ │ │ │ - @ instruction: 0x009128f4 │ │ │ │ + umlaleq r6, r5, ip, ip │ │ │ │ + addseq r2, r1, ip, lsl #21 │ │ │ │ + addseq r2, r1, r8, lsr #21 │ │ │ │ + adceq r6, r5, r4, lsr ip │ │ │ │ + addseq r2, r1, r0, asr #19 │ │ │ │ + @ instruction: 0x00a56bb0 │ │ │ │ addseq r2, r1, ip, ror sl │ │ │ │ + addseq r2, r1, ip, lsr r9 │ │ │ │ + adceq r6, r5, r0, lsl #23 │ │ │ │ + addseq r2, r1, r4, lsl r9 │ │ │ │ + umullseq r2, r1, ip, sl │ │ │ │ │ │ │ │ 002a1bd8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1c34 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -35297,17 +35297,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r5, r8, lsl #21 │ │ │ │ - addseq r2, r1, r8, ror r8 │ │ │ │ - umullseq r2, r1, r4, r8 │ │ │ │ + adceq r6, r5, r8, lsr #21 │ │ │ │ + umullseq r2, r1, r8, r8 │ │ │ │ + @ instruction: 0x009128b4 │ │ │ │ │ │ │ │ 002a1c78 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -35772,17 +35772,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2380 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a2384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r6, r5, r8, ror r3 │ │ │ │ - addseq r2, r1, r4, ror #2 │ │ │ │ - addseq r2, r1, ip, asr #5 │ │ │ │ + umlaleq r6, r5, r8, r3 │ │ │ │ + addseq r2, r1, r4, lsl #3 │ │ │ │ + addseq r2, r1, ip, ror #5 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002a2388 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -35909,23 +35909,23 @@ │ │ │ │ beq 2a25bc │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a25e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1f08 │ │ │ │ + bl bb1f28 │ │ │ │ ldr r3, [pc, #268] @ 2a268c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a2618 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2628 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36008,23 +36008,23 @@ │ │ │ │ beq 2a2740 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a2764 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1f04 │ │ │ │ + bl bb1f24 │ │ │ │ ldr r3, [pc, #268] @ 2a2810 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a279c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a27ac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36116,29 +36116,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2958 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1424 │ │ │ │ + bl bb1444 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2a4c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a29a0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a29b0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36261,29 +36261,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2b94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1420 │ │ │ │ + bl bb1440 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2c88 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2bdc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2bec │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36451,15 +36451,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r5, [r5], ip @ │ │ │ │ + adceq r5, r5, ip, lsl sl │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ │ │ │ │ 002a2dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -36535,15 +36535,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a558b4 │ │ │ │ + ldrdeq r5, [r5], r4 @ │ │ │ │ tsteq r6, r0, lsr pc │ │ │ │ │ │ │ │ 002a2f1c : │ │ │ │ mov r3, #0 │ │ │ │ b 2908fc │ │ │ │ │ │ │ │ 002a2f24 : │ │ │ │ @@ -36839,15 +36839,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a3478 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37466,39 +37466,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2a3dcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r6, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a551b3 │ │ │ │ + ldrdeq r5, [r5], r3 @ │ │ │ │ tsteq r6, ip, lsr #17 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r4, r5, r4, lsl #28 │ │ │ │ - umullseq r0, r1, r8, fp │ │ │ │ - @ instruction: 0x00910bb0 │ │ │ │ - adceq r4, r5, r7, lsr fp │ │ │ │ - adceq r4, r5, ip, lsl fp │ │ │ │ - addseq r0, r1, ip, lsr #17 │ │ │ │ + adceq r4, r5, r4, lsr #28 │ │ │ │ + @ instruction: 0x00910bb8 │ │ │ │ + @ instruction: 0x00910bd0 │ │ │ │ + adceq r4, r5, r7, asr fp │ │ │ │ + adceq r4, r5, ip, lsr fp │ │ │ │ + addseq r0, r1, ip, asr #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x00a54ab0 │ │ │ │ - addseq r0, r1, r0, lsr #17 │ │ │ │ - @ instruction: 0x009108bc │ │ │ │ - adceq r4, r5, r4, lsl sl │ │ │ │ - addseq r0, r1, r0, ror #17 │ │ │ │ - addseq r0, r1, r0, lsr #15 │ │ │ │ + ldrdeq r4, [r5], r0 @ │ │ │ │ + addseq r0, r1, r0, asr #17 │ │ │ │ + @ instruction: 0x009108dc │ │ │ │ + adceq r4, r5, r4, lsr sl │ │ │ │ + addseq r0, r1, r0, lsl #18 │ │ │ │ + addseq r0, r1, r0, asr #15 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r4, r5, ip, ror #19 │ │ │ │ - addseq r0, r1, r4, asr r8 │ │ │ │ - @ instruction: 0x009107d8 │ │ │ │ - @ instruction: 0x00a549b4 │ │ │ │ - addseq r0, r1, r4, asr #14 │ │ │ │ - adceq r4, r5, r8, lsl #19 │ │ │ │ - addseq r0, r1, ip, lsl r7 │ │ │ │ + adceq r4, r5, ip, lsl #20 │ │ │ │ + addseq r0, r1, r4, ror r8 │ │ │ │ + @ instruction: 0x009107f8 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + addseq r0, r1, r4, ror #14 │ │ │ │ + adceq r4, r5, r8, lsr #19 │ │ │ │ + addseq r0, r1, ip, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a3dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -37520,23 +37520,23 @@ │ │ │ │ beq 2a3e80 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a3ea0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb214c │ │ │ │ + bl bb216c │ │ │ │ ldr r3, [pc, #264] @ 2a3f4c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a3ed8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3ee8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -37627,29 +37627,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a406c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb17d8 │ │ │ │ + bl bb17f8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2a4160 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a40b4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a40c4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -37806,15 +37806,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r5, r4, lsr #10 │ │ │ │ + adceq r4, r5, r4, asr #10 │ │ │ │ tsteq r6, r4, lsr #23 │ │ │ │ │ │ │ │ 002a42a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -37888,15 +37888,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a44c4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -38508,38 +38508,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2a4df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r5, ip, ror r1 │ │ │ │ + umlaleq r4, r5, ip, r1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, ip, ror r8 │ │ │ │ - ldrdeq r3, [r5], ip @ │ │ │ │ - addseq pc, r0, r0, ror fp @ │ │ │ │ - addseq pc, r0, r8, lsl #23 │ │ │ │ - adceq r3, r5, r4, lsr #22 │ │ │ │ strdeq r3, [r5], ip @ │ │ │ │ - addseq pc, r0, ip, lsl #17 │ │ │ │ + umullseq pc, r0, r0, fp @ │ │ │ │ + addseq pc, r0, r8, lsr #23 │ │ │ │ + adceq r3, r5, r4, asr #22 │ │ │ │ + adceq r3, r5, ip, lsl fp │ │ │ │ + addseq pc, r0, ip, lsr #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r3, r5, ip, lsl #21 │ │ │ │ - addseq pc, r0, ip, ror r8 @ │ │ │ │ - umullseq pc, r0, r8, r8 @ │ │ │ │ - adceq r3, r5, ip, ror #19 │ │ │ │ + adceq r3, r5, ip, lsr #21 │ │ │ │ + umullseq pc, r0, ip, r8 @ │ │ │ │ @ instruction: 0x0090f8b8 │ │ │ │ - addseq pc, r0, r8, ror r7 @ │ │ │ │ + adceq r3, r5, ip, lsl #20 │ │ │ │ + @ instruction: 0x0090f8d8 │ │ │ │ + umullseq pc, r0, r8, r7 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r3, r5, r4, asr #19 │ │ │ │ - addseq pc, r0, ip, lsr #16 │ │ │ │ - @ instruction: 0x0090f7b0 │ │ │ │ - adceq r3, r5, ip, lsl #19 │ │ │ │ - addseq pc, r0, ip, lsl r7 @ │ │ │ │ - adceq r3, r5, r0, ror #18 │ │ │ │ - @ instruction: 0x0090f6f4 │ │ │ │ + adceq r3, r5, r4, ror #19 │ │ │ │ + addseq pc, r0, ip, asr #16 │ │ │ │ + @ instruction: 0x0090f7d0 │ │ │ │ + adceq r3, r5, ip, lsr #19 │ │ │ │ + addseq pc, r0, ip, lsr r7 @ │ │ │ │ + adceq r3, r5, r0, lsl #19 │ │ │ │ + addseq pc, r0, r4, lsl r7 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a4df4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -38669,30 +38669,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39517,45 +39517,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01163fd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r3, r5, sp, lsr #8 │ │ │ │ + adceq r3, r5, sp, asr #8 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r6, r8, ror sl │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r2, r5, r9, ror #21 │ │ │ │ - adceq r2, r5, r4, ror sl │ │ │ │ - addseq lr, r0, r4, lsl #16 │ │ │ │ + adceq r2, r5, r9, lsl #22 │ │ │ │ + umlaleq r2, r5, r4, sl │ │ │ │ + addseq lr, r0, r4, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x00a529b0 │ │ │ │ - addseq lr, r0, r0, lsr #15 │ │ │ │ - @ instruction: 0x0090e7bc │ │ │ │ + ldrdeq r2, [r5], r0 @ │ │ │ │ + addseq lr, r0, r0, asr #15 │ │ │ │ + @ instruction: 0x0090e7dc │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r2, r5, r4, asr #14 │ │ │ │ - addseq lr, r0, r0, lsl r6 │ │ │ │ - addseq lr, r0, ip, asr #9 │ │ │ │ + adceq r2, r5, r4, ror #14 │ │ │ │ + addseq lr, r0, r0, lsr r6 │ │ │ │ + addseq lr, r0, ip, ror #9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r2, r5, r8, lsl #14 │ │ │ │ - addseq lr, r0, r0, ror r5 │ │ │ │ - @ instruction: 0x0090e4f4 │ │ │ │ - adceq r2, r5, r0, ror #13 │ │ │ │ - addseq lr, r0, ip, ror #8 │ │ │ │ + adceq r2, r5, r8, lsr #14 │ │ │ │ + umullseq lr, r0, r0, r5 │ │ │ │ + addseq lr, r0, r4, lsl r5 │ │ │ │ + adceq r2, r5, r0, lsl #14 │ │ │ │ + addseq lr, r0, ip, lsl #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x00a526bc │ │ │ │ - addseq lr, r0, ip, asr #8 │ │ │ │ - umlaleq r2, r5, r4, r6 │ │ │ │ - addseq lr, r0, r8, lsr #8 │ │ │ │ - addseq lr, r0, r0, asr #8 │ │ │ │ + ldrdeq r2, [r5], ip @ │ │ │ │ + addseq lr, r0, ip, ror #8 │ │ │ │ + @ instruction: 0x00a526b4 │ │ │ │ + addseq lr, r0, r8, asr #8 │ │ │ │ + addseq lr, r0, r0, ror #8 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -39856,34 +39856,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40663,58 +40663,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2a6a5c │ │ │ │ tsteq r6, ip, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r5, sl, lsr #3 │ │ │ │ - adceq r2, r5, r4, lsl #3 │ │ │ │ - adceq r2, r5, ip, ror #3 │ │ │ │ + adceq r2, r5, sl, asr #3 │ │ │ │ + adceq r2, r5, r4, lsr #3 │ │ │ │ + adceq r2, r5, ip, lsl #4 │ │ │ │ tsteq r6, ip, asr #17 │ │ │ │ - adceq r2, r5, r4, lsl #2 │ │ │ │ - adceq r2, r5, r0 │ │ │ │ - addseq sp, r0, ip, asr #29 │ │ │ │ - addseq sp, r0, r8, lsl #27 │ │ │ │ + adceq r2, r5, r4, lsr #2 │ │ │ │ + adceq r2, r5, r0, lsr #32 │ │ │ │ + addseq sp, r0, ip, ror #29 │ │ │ │ + addseq sp, r0, r8, lsr #27 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r1, r5, r8, asr pc │ │ │ │ - strdeq r1, [r5], ip @ │ │ │ │ - @ instruction: 0x00a51cb0 │ │ │ │ + adceq r1, r5, r8, ror pc │ │ │ │ + adceq r1, r5, ip, lsl lr │ │ │ │ + ldrdeq r1, [r5], r0 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq r1, r5, ip, asr #24 │ │ │ │ - ldrdeq r1, [r5], r8 @ │ │ │ │ - adceq r1, r5, r4, ror r9 │ │ │ │ + adceq r1, r5, ip, ror #24 │ │ │ │ + strdeq r1, [r5], r8 @ │ │ │ │ + umlaleq r1, r5, r4, r9 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - @ instruction: 0x00a516b4 │ │ │ │ - ldrdeq r1, [r5], r0 @ │ │ │ │ - addseq sp, r0, r4, ror #6 │ │ │ │ - addseq sp, r0, ip, ror r3 │ │ │ │ + ldrdeq r1, [r5], r4 @ │ │ │ │ + strdeq r1, [r5], r0 @ │ │ │ │ + addseq sp, r0, r4, lsl #7 │ │ │ │ + umullseq sp, r0, ip, r3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r1, r5, r4, lsl #3 │ │ │ │ - addseq ip, r0, r4, ror pc │ │ │ │ - umullseq ip, r0, r0, pc @ │ │ │ │ - strdeq r0, [r5], r4 @ │ │ │ │ - addseq ip, r0, r4, ror sp │ │ │ │ + adceq r1, r5, r4, lsr #3 │ │ │ │ + umullseq ip, r0, r4, pc @ │ │ │ │ + @ instruction: 0x0090cfb0 │ │ │ │ + adceq r0, r5, r4, lsl pc │ │ │ │ + umullseq ip, r0, r4, sp │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq r0, r5, r4, lsl #27 │ │ │ │ - addseq ip, r0, ip, ror #23 │ │ │ │ - addseq ip, r0, r0, ror fp │ │ │ │ - adceq r0, r5, r8, lsr sp │ │ │ │ - addseq ip, r0, r4, asr #21 │ │ │ │ - adceq r0, r5, r4, lsl sp │ │ │ │ + adceq r0, r5, r4, lsr #27 │ │ │ │ + addseq ip, r0, ip, lsl #24 │ │ │ │ umullseq ip, r0, r0, fp │ │ │ │ + adceq r0, r5, r8, asr sp │ │ │ │ + addseq ip, r0, r4, ror #21 │ │ │ │ + adceq r0, r5, r4, lsr sp │ │ │ │ + @ instruction: 0x0090cbb0 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - adceq r0, r5, r8, ror #25 │ │ │ │ - addseq ip, r0, ip, ror sl │ │ │ │ + adceq r0, r5, r8, lsl #26 │ │ │ │ + umullseq ip, r0, ip, sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ + adceq r0, r5, ip, ror #25 │ │ │ │ + addseq ip, r0, r0, lsl #21 │ │ │ │ + umullseq ip, r0, r8, sl │ │ │ │ adceq r0, r5, ip, asr #25 │ │ │ │ - addseq ip, r0, r0, ror #20 │ │ │ │ - addseq ip, r0, r8, ror sl │ │ │ │ - adceq r0, r5, ip, lsr #25 │ │ │ │ - addseq ip, r0, ip, lsr sl │ │ │ │ + addseq ip, r0, ip, asr sl │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a7670 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a7004 │ │ │ │ @@ -41504,15 +41504,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a7c94 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42395,45 +42395,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2a8788 │ │ │ │ @ instruction: 0x0116139c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r5, r2, asr #16 │ │ │ │ + adceq r0, r5, r2, ror #16 │ │ │ │ @ instruction: 0x01160dd8 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x00a502b0 │ │ │ │ - addseq ip, r0, r4, asr #32 │ │ │ │ - addseq ip, r0, ip, asr r0 │ │ │ │ - adceq r0, r5, r0 │ │ │ │ - addseq fp, r0, ip, lsl #27 │ │ │ │ + ldrdeq r0, [r5], r0 @ │ │ │ │ + addseq ip, r0, r4, rrx │ │ │ │ + addseq ip, r0, ip, ror r0 │ │ │ │ + adceq r0, r5, r0, lsr #32 │ │ │ │ + addseq fp, r0, ip, lsr #27 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umlaleq pc, r4, ip, pc @ │ │ │ │ - @ instruction: 0x0090bedc │ │ │ │ - addseq fp, r0, r4, lsr #26 │ │ │ │ + @ instruction: 0x00a4ffbc │ │ │ │ + @ instruction: 0x0090befc │ │ │ │ + addseq fp, r0, r4, asr #26 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq pc, r4, ip, lsl #30 │ │ │ │ - @ instruction: 0x0090bcfc │ │ │ │ - addseq fp, r0, r8, lsl sp │ │ │ │ - @ instruction: 0x00a4f7b0 │ │ │ │ - addseq fp, r0, r8, lsl r6 │ │ │ │ - umullseq fp, r0, ip, r5 │ │ │ │ - adceq pc, r4, r4, lsl #15 │ │ │ │ - addseq fp, r0, r0, asr r6 │ │ │ │ - addseq fp, r0, r0, lsl r5 │ │ │ │ - adceq pc, r4, r8, asr r7 @ │ │ │ │ - addseq fp, r0, r4, ror #9 │ │ │ │ - adceq pc, r4, r8, lsr #14 │ │ │ │ - @ instruction: 0x0090b4bc │ │ │ │ + adceq pc, r4, ip, lsr #30 │ │ │ │ + addseq fp, r0, ip, lsl sp │ │ │ │ + addseq fp, r0, r8, lsr sp │ │ │ │ + ldrdeq pc, [r4], r0 @ │ │ │ │ + addseq fp, r0, r8, lsr r6 │ │ │ │ + @ instruction: 0x0090b5bc │ │ │ │ + adceq pc, r4, r4, lsr #15 │ │ │ │ + addseq fp, r0, r0, ror r6 │ │ │ │ + addseq fp, r0, r0, lsr r5 │ │ │ │ + adceq pc, r4, r8, ror r7 @ │ │ │ │ + addseq fp, r0, r4, lsl #10 │ │ │ │ + adceq pc, r4, r8, asr #14 │ │ │ │ + @ instruction: 0x0090b4dc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq pc, r4, ip, lsl #14 │ │ │ │ - addseq fp, r0, r0, lsr #9 │ │ │ │ - addseq fp, r0, r8, lsr #12 │ │ │ │ + adceq pc, r4, ip, lsr #14 │ │ │ │ + addseq fp, r0, r0, asr #9 │ │ │ │ + addseq fp, r0, r8, asr #12 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a8788 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a81d4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -42909,15 +42909,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a9278 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -43796,44 +43796,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2a9d1c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a9d1c │ │ │ │ @ instruction: 0x0115fdb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r4, r6, ror #4 │ │ │ │ + adceq pc, r4, r6, lsl #5 │ │ │ │ svcvc 0x00800000 │ │ │ │ tstpeq r5, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - adceq lr, r4, r8, ror #20 │ │ │ │ - @ instruction: 0x0090a7f4 │ │ │ │ + adceq lr, r4, r8, lsl #21 │ │ │ │ + addseq sl, r0, r4, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq lr, r4, r4, lsl #20 │ │ │ │ - addseq sl, r0, r4, asr #18 │ │ │ │ - addseq sl, r0, ip, lsl #15 │ │ │ │ + adceq lr, r4, r4, lsr #20 │ │ │ │ + addseq sl, r0, r4, ror #18 │ │ │ │ + addseq sl, r0, ip, lsr #15 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq lr, r4, r4, asr #18 │ │ │ │ - @ instruction: 0x0090a6d8 │ │ │ │ - @ instruction: 0x0090a6f0 │ │ │ │ - adceq lr, r4, ip, lsl #18 │ │ │ │ - @ instruction: 0x0090a6fc │ │ │ │ - addseq sl, r0, r8, lsl r7 │ │ │ │ - adceq lr, r4, ip, ror #3 │ │ │ │ - addseq sl, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x00909fd8 │ │ │ │ - adceq lr, r4, r0, asr #3 │ │ │ │ - addseq sl, r0, ip, lsl #1 │ │ │ │ - addseq r9, r0, ip, asr #30 │ │ │ │ - umlaleq lr, r4, r4, r1 │ │ │ │ - addseq r9, r0, r0, lsr #30 │ │ │ │ - adceq lr, r4, r4, ror #2 │ │ │ │ - @ instruction: 0x00909ef8 │ │ │ │ + adceq lr, r4, r4, ror #18 │ │ │ │ + @ instruction: 0x0090a6f8 │ │ │ │ + addseq sl, r0, r0, lsl r7 │ │ │ │ + adceq lr, r4, ip, lsr #18 │ │ │ │ + addseq sl, r0, ip, lsl r7 │ │ │ │ + addseq sl, r0, r8, lsr r7 │ │ │ │ + adceq lr, r4, ip, lsl #4 │ │ │ │ + addseq sl, r0, r4, ror r0 │ │ │ │ + @ instruction: 0x00909ff8 │ │ │ │ + adceq lr, r4, r0, ror #3 │ │ │ │ + addseq sl, r0, ip, lsr #1 │ │ │ │ + addseq r9, r0, ip, ror #30 │ │ │ │ + @ instruction: 0x00a4e1b4 │ │ │ │ + addseq r9, r0, r0, asr #30 │ │ │ │ + adceq lr, r4, r4, lsl #3 │ │ │ │ + addseq r9, r0, r8, lsl pc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq lr, r4, r8, asr #2 │ │ │ │ - @ instruction: 0x00909edc │ │ │ │ - addseq sl, r0, r4, rrx │ │ │ │ + adceq lr, r4, r8, ror #2 │ │ │ │ + @ instruction: 0x00909efc │ │ │ │ + addseq sl, r0, r4, lsl #1 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a97a8 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -44300,15 +44300,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2aa82c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -45175,48 +45175,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2aafb8 │ │ │ │ mov r2, #0 │ │ │ │ b 2aafb8 │ │ │ │ tsteq r5, r4, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00a4dcba │ │ │ │ + ldrdeq sp, [r4], sl @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ - adceq sp, r4, r4, asr r4 │ │ │ │ - addseq r9, r0, r0, ror #3 │ │ │ │ + adceq sp, r4, r4, ror r4 │ │ │ │ + addseq r9, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq sp, r4, r8, ror #7 │ │ │ │ - addseq r9, r0, r8, lsr #6 │ │ │ │ - addseq r9, r0, r0, ror r1 │ │ │ │ + adceq sp, r4, r8, lsl #8 │ │ │ │ + addseq r9, r0, r8, asr #6 │ │ │ │ + umullseq r9, r0, r0, r1 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq sp, r4, r8, lsl r3 │ │ │ │ - addseq r9, r0, ip, lsr #1 │ │ │ │ - addseq r9, r0, r4, asr #1 │ │ │ │ - adceq sp, r4, r0, ror #5 │ │ │ │ - ldrsbeq r9, [r0], r0 │ │ │ │ - addseq r9, r0, ip, ror #1 │ │ │ │ + adceq sp, r4, r8, lsr r3 │ │ │ │ + addseq r9, r0, ip, asr #1 │ │ │ │ + addseq r9, r0, r4, ror #1 │ │ │ │ + adceq sp, r4, r0, lsl #6 │ │ │ │ + ldrsheq r9, [r0], r0 │ │ │ │ + addseq r9, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq ip, r4, ip, lsr fp │ │ │ │ - addseq r8, r0, r4, lsr #19 │ │ │ │ - addseq r8, r0, r8, lsr #18 │ │ │ │ - adceq ip, r4, r0, lsl fp │ │ │ │ - @ instruction: 0x009089dc │ │ │ │ - umullseq r8, r0, ip, r8 │ │ │ │ - adceq ip, r4, r8, ror #21 │ │ │ │ - addseq r8, r0, r4, ror r8 │ │ │ │ - @ instruction: 0x00a4cab8 │ │ │ │ - addseq r8, r0, ip, asr #16 │ │ │ │ + adceq ip, r4, ip, asr fp │ │ │ │ + addseq r8, r0, r4, asr #19 │ │ │ │ + addseq r8, r0, r8, asr #18 │ │ │ │ + adceq ip, r4, r0, lsr fp │ │ │ │ + @ instruction: 0x009089fc │ │ │ │ + @ instruction: 0x009088bc │ │ │ │ + adceq ip, r4, r8, lsl #22 │ │ │ │ + umullseq r8, r0, r4, r8 │ │ │ │ + ldrdeq ip, [r4], r8 @ │ │ │ │ + addseq r8, r0, ip, ror #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umlaleq ip, r4, ip, sl │ │ │ │ - addseq r8, r0, r0, lsr r8 │ │ │ │ - @ instruction: 0x009089b8 │ │ │ │ + @ instruction: 0x00a4cabc │ │ │ │ + addseq r8, r0, r0, asr r8 │ │ │ │ + @ instruction: 0x009089d8 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -45694,26 +45694,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 2abe78 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 2abe68 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abdd4 │ │ │ │ b 2abce0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl bb1f08 │ │ │ │ + bl bb1f28 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -45862,15 +45862,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 2ac17c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 2ac194 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac08c │ │ │ │ b 2abf2c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -45880,15 +45880,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb1424 │ │ │ │ + bl bb1444 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -46056,15 +46056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r4], r4 @ │ │ │ │ + adceq ip, r4, r4, lsl r5 │ │ │ │ tsteq r5, ip, lsl #22 │ │ │ │ │ │ │ │ 002ac340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -46183,15 +46183,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 2ac580 │ │ │ │ @@ -47076,44 +47076,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2ac7a0 │ │ │ │ tsteq r5, r8, lsr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r4, r2, ror pc │ │ │ │ + umlaleq fp, r4, r2, pc @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x0115c4fc │ │ │ │ - adceq fp, r4, ip, lsr r7 │ │ │ │ - addseq r7, r0, r8, asr #9 │ │ │ │ + adceq fp, r4, ip, asr r7 │ │ │ │ + addseq r7, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq fp, [r4], r8 @ │ │ │ │ - addseq r7, r0, r8, lsl r6 │ │ │ │ - addseq r7, r0, r0, ror #8 │ │ │ │ + strdeq fp, [r4], r8 @ │ │ │ │ + addseq r7, r0, r8, lsr r6 │ │ │ │ + addseq r7, r0, r0, lsl #9 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq fp, r4, ip, lsl r6 │ │ │ │ - @ instruction: 0x009073b0 │ │ │ │ - addseq r7, r0, r8, asr #7 │ │ │ │ - adceq fp, r4, r4, ror #11 │ │ │ │ - @ instruction: 0x009073d4 │ │ │ │ - @ instruction: 0x009073f0 │ │ │ │ - adceq sl, r4, r0, ror #28 │ │ │ │ - addseq r6, r0, r8, asr #25 │ │ │ │ - addseq r6, r0, ip, asr #24 │ │ │ │ - adceq sl, r4, r4, lsr lr │ │ │ │ - addseq r6, r0, r0, lsl #26 │ │ │ │ - addseq r6, r0, r0, asr #23 │ │ │ │ - adceq sl, r4, ip, lsl #28 │ │ │ │ - umullseq r6, r0, r8, fp │ │ │ │ - ldrdeq sl, [r4], ip @ │ │ │ │ - addseq r6, r0, r0, ror fp │ │ │ │ + adceq fp, r4, ip, lsr r6 │ │ │ │ + @ instruction: 0x009073d0 │ │ │ │ + addseq r7, r0, r8, ror #7 │ │ │ │ + adceq fp, r4, r4, lsl #12 │ │ │ │ + @ instruction: 0x009073f4 │ │ │ │ + addseq r7, r0, r0, lsl r4 │ │ │ │ + adceq sl, r4, r0, lsl #29 │ │ │ │ + addseq r6, r0, r8, ror #25 │ │ │ │ + addseq r6, r0, ip, ror #24 │ │ │ │ + adceq sl, r4, r4, asr lr │ │ │ │ + addseq r6, r0, r0, lsr #26 │ │ │ │ + addseq r6, r0, r0, ror #23 │ │ │ │ + adceq sl, r4, ip, lsr #28 │ │ │ │ + @ instruction: 0x00906bb8 │ │ │ │ + strdeq sl, [r4], ip @ │ │ │ │ + umullseq r6, r0, r0, fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq sl, r4, r0, asr #27 │ │ │ │ - addseq r6, r0, r4, asr fp │ │ │ │ - @ instruction: 0x00906cdc │ │ │ │ + adceq sl, r4, r0, ror #27 │ │ │ │ + addseq r6, r0, r4, ror fp │ │ │ │ + @ instruction: 0x00906cfc │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -47665,31 +47665,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48448,30 +48448,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 2aea74 │ │ │ │ @ instruction: 0x0115b494 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sl, [r4], sl @ │ │ │ │ + adceq sl, r4, sl, lsl r4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ @ instruction: 0x0115a8f8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r9, r4, r0, lsl #14 │ │ │ │ - addseq r5, r0, r0, asr #12 │ │ │ │ - addseq r5, r0, ip, lsl #9 │ │ │ │ + adceq r9, r4, r0, lsr #14 │ │ │ │ + addseq r5, r0, r0, ror #12 │ │ │ │ + addseq r5, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x00a496b4 │ │ │ │ - addseq r5, r0, r4, lsr #9 │ │ │ │ - addseq r5, r0, r0, asr #9 │ │ │ │ - adceq r9, r4, r0, lsl #13 │ │ │ │ - addseq r5, r0, ip, lsl #8 │ │ │ │ + ldrdeq r9, [r4], r4 @ │ │ │ │ + addseq r5, r0, r4, asr #9 │ │ │ │ + addseq r5, r0, r0, ror #9 │ │ │ │ + adceq r9, r4, r0, lsr #13 │ │ │ │ + addseq r5, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -50029,31 +50029,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - umlaleq r8, r4, r0, r6 │ │ │ │ - addseq r4, r0, ip, lsl r4 │ │ │ │ - adceq r8, r4, r4, ror #12 │ │ │ │ - addseq r4, r0, r0, lsr r5 │ │ │ │ - @ instruction: 0x009043f4 │ │ │ │ - adceq r8, r4, r8, lsr r6 │ │ │ │ - addseq r4, r0, r0, lsr #9 │ │ │ │ - addseq r4, r0, r4, lsr #8 │ │ │ │ - adceq r8, r4, r0, lsl r6 │ │ │ │ - umullseq r4, r0, ip, r3 │ │ │ │ + @ instruction: 0x00a486b0 │ │ │ │ + addseq r4, r0, ip, lsr r4 │ │ │ │ + adceq r8, r4, r4, lsl #13 │ │ │ │ + addseq r4, r0, r0, asr r5 │ │ │ │ + addseq r4, r0, r4, lsl r4 │ │ │ │ + adceq r8, r4, r8, asr r6 │ │ │ │ + addseq r4, r0, r0, asr #9 │ │ │ │ + addseq r4, r0, r4, asr #8 │ │ │ │ + adceq r8, r4, r0, lsr r6 │ │ │ │ + @ instruction: 0x009043bc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r8, r4, r8, ror #11 │ │ │ │ - addseq r4, r0, r8, ror r3 │ │ │ │ - addseq r4, r0, r0, lsl #10 │ │ │ │ - adceq r8, r4, r0, asr #11 │ │ │ │ - addseq r4, r0, r4, asr r3 │ │ │ │ - addseq r4, r0, ip, ror #6 │ │ │ │ + adceq r8, r4, r8, lsl #12 │ │ │ │ + umullseq r4, r0, r8, r3 │ │ │ │ + addseq r4, r0, r0, lsr #10 │ │ │ │ + adceq r8, r4, r0, ror #11 │ │ │ │ + addseq r4, r0, r4, ror r3 │ │ │ │ + addseq r4, r0, ip, lsl #7 │ │ │ │ │ │ │ │ 002b0180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -50137,15 +50137,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r4, ip, lsl #10 │ │ │ │ + adceq r8, r4, ip, lsr #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r5, ip, ror #22 │ │ │ │ │ │ │ │ 002b02f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50168,23 +50168,23 @@ │ │ │ │ beq 2b03a0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2b03ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb22e4 │ │ │ │ + bl bb2304 │ │ │ │ ldr r3, [pc, #248] @ 2b045c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2b03ec │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b03fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -50272,29 +50272,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2b0560 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1a44 │ │ │ │ + bl bb1a64 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2b065c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2b05b8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b05c8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -50445,15 +50445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r4, r8, lsr #32 │ │ │ │ + adceq r8, r4, r8, asr #32 │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ │ │ │ 002b07a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -50539,15 +50539,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -50567,15 +50567,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2b0a70 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -51292,38 +51292,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2b1530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r5, r4, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r4, sl, asr #24 │ │ │ │ + adceq r7, r4, sl, ror #24 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r8, asr #5 │ │ │ │ - adceq r7, r4, r8, lsl #17 │ │ │ │ - addseq r3, r0, ip, lsl r7 │ │ │ │ - addseq r3, r0, r4, lsl r6 │ │ │ │ + adceq r7, r4, r8, lsr #17 │ │ │ │ + addseq r3, r0, ip, lsr r7 │ │ │ │ + addseq r3, r0, r4, lsr r6 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r4, r0, ror #15 │ │ │ │ - addseq r3, r0, r4, ror r5 │ │ │ │ - addseq r3, r0, ip, lsl #11 │ │ │ │ - adceq r7, r4, r6, asr r5 │ │ │ │ - adceq r7, r4, ip, lsl #7 │ │ │ │ - addseq r3, r0, ip, ror r1 │ │ │ │ - umullseq r3, r0, r8, r1 │ │ │ │ - @ instruction: 0x00a472b4 │ │ │ │ - addseq r3, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r4, r4, ror r2 │ │ │ │ - ldrsbeq r3, [r0], ip │ │ │ │ + adceq r7, r4, r0, lsl #16 │ │ │ │ + umullseq r3, r0, r4, r5 │ │ │ │ + addseq r3, r0, ip, lsr #11 │ │ │ │ + adceq r7, r4, r6, ror r5 │ │ │ │ + adceq r7, r4, ip, lsr #7 │ │ │ │ + umullseq r3, r0, ip, r1 │ │ │ │ + @ instruction: 0x009031b8 │ │ │ │ + ldrdeq r7, [r4], r4 @ │ │ │ │ addseq r3, r0, r0, rrx │ │ │ │ - adceq r7, r4, ip, asr #4 │ │ │ │ - @ instruction: 0x00902fdc │ │ │ │ - adceq r7, r4, r0, lsr #4 │ │ │ │ - @ instruction: 0x00902fb4 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + umlaleq r7, r4, r4, r2 │ │ │ │ + ldrsheq r3, [r0], ip │ │ │ │ + addseq r3, r0, r0, lsl #1 │ │ │ │ + adceq r7, r4, ip, ror #4 │ │ │ │ + @ instruction: 0x00902ffc │ │ │ │ + adceq r7, r4, r0, asr #4 │ │ │ │ + @ instruction: 0x00902fd4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002b1534 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51464,26 +51464,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b1780 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -51512,15 +51512,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b183c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -51529,26 +51529,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -51616,23 +51616,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b19e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -51661,35 +51661,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b1a94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -52320,44 +52320,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2b2180 │ │ │ │ @ instruction: 0x01157890 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r4, r3, lsr #20 │ │ │ │ + adceq r6, r4, r3, asr #20 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq r6, [r4], r0 @ │ │ │ │ - addseq r2, r0, r4, ror #4 │ │ │ │ - addseq r2, r0, r8, asr r1 │ │ │ │ + strdeq r6, [r4], r0 @ │ │ │ │ + addseq r2, r0, r4, lsl #5 │ │ │ │ + addseq r2, r0, r8, ror r1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r5, r4, r3, lsl #31 │ │ │ │ + adceq r5, r4, r3, lsr #31 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r5, r4, r8, lsr #25 │ │ │ │ - umullseq r1, r0, r8, sl │ │ │ │ - @ instruction: 0x00901ab4 │ │ │ │ + adceq r5, r4, r8, asr #25 │ │ │ │ + @ instruction: 0x00901ab8 │ │ │ │ + @ instruction: 0x00901ad4 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r5, r4, ip, asr fp │ │ │ │ - addseq r1, r0, r8, ror #17 │ │ │ │ + adceq r5, r4, ip, ror fp │ │ │ │ + addseq r1, r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r4, r8, asr #21 │ │ │ │ - addseq r1, r0, r0, lsr r9 │ │ │ │ - @ instruction: 0x009018b4 │ │ │ │ + adceq r5, r4, r8, ror #21 │ │ │ │ + addseq r1, r0, r0, asr r9 │ │ │ │ + @ instruction: 0x009018d4 │ │ │ │ + adceq r5, r4, r4, lsr #21 │ │ │ │ + addseq r1, r0, r8, lsr r8 │ │ │ │ + addseq r1, r0, r0, asr r8 │ │ │ │ adceq r5, r4, r4, lsl #21 │ │ │ │ - addseq r1, r0, r8, lsl r8 │ │ │ │ - addseq r1, r0, r0, lsr r8 │ │ │ │ - adceq r5, r4, r4, ror #20 │ │ │ │ - @ instruction: 0x009017f4 │ │ │ │ - adceq r5, r4, r0, asr #20 │ │ │ │ - addseq r1, r0, ip, asr #15 │ │ │ │ + addseq r1, r0, r4, lsl r8 │ │ │ │ + adceq r5, r4, r0, ror #20 │ │ │ │ + addseq r1, r0, ip, ror #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -52964,26 +52964,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b2ee8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -53012,15 +53012,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b2fa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -53029,26 +53029,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -53116,23 +53116,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b3148 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -53161,35 +53161,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b31fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -53363,17 +53363,17 @@ │ │ │ │ bl 29c228 │ │ │ │ mov r1, r0 │ │ │ │ b 2b3374 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, ror r0 │ │ │ │ - adceq r5, r4, r4, lsr #5 │ │ │ │ - addseq r1, r0, r8, lsr r1 │ │ │ │ - addseq r1, r0, ip, lsr #32 │ │ │ │ + adceq r5, r4, r4, asr #5 │ │ │ │ + addseq r1, r0, r8, asr r1 │ │ │ │ + addseq r1, r0, ip, asr #32 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002b352c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53457,15 +53457,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011558b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r4, r0, ror #2 │ │ │ │ + adceq r5, r4, r0, lsl #3 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011557bc │ │ │ │ │ │ │ │ 002b369c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -53555,15 +53555,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, ip, ror #31 │ │ │ │ + adceq r5, r4, ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, ip, lsr r6 │ │ │ │ │ │ │ │ 002b3818 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -53658,15 +53658,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, ror lr │ │ │ │ + umlaleq r4, r4, r4, lr @ │ │ │ │ @ instruction: 0x011554b0 │ │ │ │ │ │ │ │ 002b39a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54017,19 +54017,19 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b3e5c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r4, [r4], r0 @ │ │ │ │ - adceq r4, r4, ip, ror #16 │ │ │ │ + strdeq r4, [r4], r0 @ │ │ │ │ + adceq r4, r4, ip, lsl #17 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, asr pc │ │ │ │ - strdeq r4, [r4], r0 @ │ │ │ │ + adceq r4, r4, r0, lsl r8 │ │ │ │ │ │ │ │ 002b3f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -54111,19 +54111,19 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b3fc8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154eb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, ror #14 │ │ │ │ - adceq r4, r4, r0, lsl #14 │ │ │ │ + adceq r4, r4, r4, lsl #15 │ │ │ │ + adceq r4, r4, r0, lsr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, ror #27 │ │ │ │ - adceq r4, r4, r0, lsl #13 │ │ │ │ + adceq r4, r4, r0, lsr #13 │ │ │ │ │ │ │ │ 002b40a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -54207,28 +54207,28 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b413c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r4, [r4], r4 @ │ │ │ │ - adceq r4, r4, r8, lsl #11 │ │ │ │ + strdeq r4, [r4], r4 @ │ │ │ │ + adceq r4, r4, r8, lsr #11 │ │ │ │ tsteq r5, ip, ror ip │ │ │ │ │ │ │ │ 002b4210 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2b4248 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb171c │ │ │ │ + bl bb173c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2b4268 │ │ │ │ @@ -54327,16 +54327,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b4308 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r8, lsl r4 │ │ │ │ - adceq r4, r4, r4, asr #7 │ │ │ │ + adceq r4, r4, r8, lsr r4 │ │ │ │ + adceq r4, r4, r4, ror #7 │ │ │ │ tsteq r5, r0, asr #21 │ │ │ │ │ │ │ │ 002b43e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -54413,16 +54413,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4474 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011549f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r4, r4, r4, r2 @ │ │ │ │ - adceq r4, r4, r4, asr r2 │ │ │ │ + @ instruction: 0x00a442b4 │ │ │ │ + adceq r4, r4, r4, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, ip, lsr r9 │ │ │ │ │ │ │ │ 002b4534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54498,16 +54498,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b45c0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, asr r1 │ │ │ │ - adceq r4, r4, r8, lsl #2 │ │ │ │ + adceq r4, r4, r4, ror r1 │ │ │ │ + adceq r4, r4, r8, lsr #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011547f0 │ │ │ │ │ │ │ │ 002b4680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54583,16 +54583,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b470c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r8 │ │ │ │ - @ instruction: 0x00a43fbc │ │ │ │ + adceq r4, r4, r8, lsr #32 │ │ │ │ + ldrdeq r3, [r4], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, lsr #13 │ │ │ │ │ │ │ │ 002b47cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54670,16 +54670,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4858 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a43eb8 │ │ │ │ - adceq r3, r4, r4, ror lr │ │ │ │ + ldrdeq r3, [r4], r8 @ │ │ │ │ + umlaleq r3, r4, r4, lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ │ │ │ 002b4920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54759,16 +54759,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b49b4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011544b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r4, asr sp │ │ │ │ - adceq r3, r4, r8, lsl sp │ │ │ │ + adceq r3, r4, r4, ror sp │ │ │ │ + adceq r3, r4, r8, lsr sp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x011543fc │ │ │ │ │ │ │ │ 002b4a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54874,17 +54874,17 @@ │ │ │ │ b 2b4b70 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4bf4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ - strdeq r3, [r4], r4 @ │ │ │ │ + adceq r3, r4, r4, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r0, ror #22 │ │ │ │ + adceq r3, r4, r0, lsl #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r0, asr r2 │ │ │ │ │ │ │ │ 002b4c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54990,17 +54990,17 @@ │ │ │ │ b 2b4d38 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4dbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ - adceq r3, r4, ip, lsr #20 │ │ │ │ + adceq r3, r4, ip, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r3, r4, r8, r9 │ │ │ │ + @ instruction: 0x00a439b8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ │ │ │ 002b4e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55081,15 +55081,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c12c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b4ed8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01153fd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r8, asr r8 │ │ │ │ + adceq r3, r4, r8, ror r8 │ │ │ │ tsteq r5, r4, lsl #30 │ │ │ │ │ │ │ │ 002b4f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55170,15 +55170,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c12c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b5034 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, ip, lsl r7 │ │ │ │ + adceq r3, r4, ip, lsr r7 │ │ │ │ tsteq r5, r8, lsr #27 │ │ │ │ │ │ │ │ 002b50c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -55304,20 +55304,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r5, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, ip, ror #9 │ │ │ │ + adceq r3, r4, ip, lsl #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x01153bdc │ │ │ │ - adceq r3, r4, r0, lsr r4 │ │ │ │ - addeq pc, pc, r0, lsr #4 │ │ │ │ - addeq pc, pc, ip, lsr r2 @ │ │ │ │ + adceq r3, r4, r0, asr r4 │ │ │ │ + addeq pc, pc, r0, asr #4 │ │ │ │ + addeq pc, pc, ip, asr r2 @ │ │ │ │ │ │ │ │ 002b52e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -55442,20 +55442,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01153af4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, ip, asr #5 │ │ │ │ + adceq r3, r4, ip, ror #5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011539bc │ │ │ │ - adceq r3, r4, r0, lsl r2 │ │ │ │ - addeq pc, pc, r0 │ │ │ │ - addeq pc, pc, ip, lsl r0 @ │ │ │ │ + adceq r3, r4, r0, lsr r2 │ │ │ │ + addeq pc, pc, r0, lsr #32 │ │ │ │ + addeq pc, pc, ip, lsr r0 @ │ │ │ │ │ │ │ │ 002b5500 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55556,17 +55556,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011538dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, asr r8 │ │ │ │ - adceq r3, r4, r4, asr r0 │ │ │ │ - addeq lr, pc, r4, asr #28 │ │ │ │ - addeq lr, pc, r0, ror #28 │ │ │ │ + adceq r3, r4, r4, ror r0 │ │ │ │ + addeq lr, pc, r4, ror #28 │ │ │ │ + addeq lr, pc, r0, lsl #29 │ │ │ │ │ │ │ │ 002b56b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -55645,15 +55645,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c12c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b5780 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a42fb0 │ │ │ │ + ldrdeq r2, [r4], r0 @ │ │ │ │ tsteq r5, ip, asr r6 │ │ │ │ │ │ │ │ 002b580c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55734,15 +55734,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c12c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b58dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011535d4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, ror lr │ │ │ │ + umlaleq r2, r4, r4, lr │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ │ │ │ 002b5968 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55817,15 +55817,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 29c12c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b5a1c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsl sp │ │ │ │ + adceq r2, r4, r4, lsr sp │ │ │ │ tsteq r5, r0, asr #7 │ │ │ │ │ │ │ │ 002b5aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55919,20 +55919,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r2, [r4], r8 @ │ │ │ │ - adceq r2, r4, r4, lsr #22 │ │ │ │ - adceq r2, r4, r4, ror fp │ │ │ │ + strdeq r2, [r4], r8 @ │ │ │ │ + adceq r2, r4, r4, asr #22 │ │ │ │ + umlaleq r2, r4, r4, fp │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ - adceq r2, r4, r8, asr #21 │ │ │ │ - addeq lr, pc, r8, asr r8 @ │ │ │ │ + adceq r2, r4, r8, ror #21 │ │ │ │ + addeq lr, pc, r8, ror r8 @ │ │ │ │ │ │ │ │ 002b5c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2b5dc8 │ │ │ │ @@ -56024,21 +56024,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x01153198 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r8, lsr sl │ │ │ │ - adceq r2, r4, sl, lsl #19 │ │ │ │ - ldrdeq r2, [r4], r4 @ │ │ │ │ + adceq r2, r4, r8, asr sl │ │ │ │ + adceq r2, r4, sl, lsr #19 │ │ │ │ + strdeq r2, [r4], r4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, asr #1 │ │ │ │ - adceq r2, r4, ip, lsr #18 │ │ │ │ - @ instruction: 0x008fe6bc │ │ │ │ + adceq r2, r4, ip, asr #18 │ │ │ │ + ldrdeq lr, [pc], ip │ │ │ │ │ │ │ │ 002b5dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -56133,21 +56133,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r5, ip, ror #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsl #17 │ │ │ │ - adceq r2, r4, r4, ror #15 │ │ │ │ - adceq r2, r4, r8, lsr #16 │ │ │ │ + adceq r2, r4, r4, lsr #17 │ │ │ │ + adceq r2, r4, r4, lsl #16 │ │ │ │ + adceq r2, r4, r8, asr #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ - adceq r2, r4, r0, lsl #15 │ │ │ │ - addeq lr, pc, r0, lsl r5 @ │ │ │ │ + adceq r2, r4, r0, lsr #15 │ │ │ │ + addeq lr, pc, r0, lsr r5 @ │ │ │ │ │ │ │ │ 002b5f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 2b611c │ │ │ │ @@ -56241,21 +56241,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r5, ip, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r2, [r4], ip @ │ │ │ │ - adceq r2, r4, sl, asr #12 │ │ │ │ - adceq r2, r4, r8, lsl #13 │ │ │ │ + adceq r2, r4, ip, lsl r7 │ │ │ │ + adceq r2, r4, sl, ror #12 │ │ │ │ + adceq r2, r4, r8, lsr #13 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ - ldrdeq r2, [r4], r8 @ │ │ │ │ - addeq lr, pc, r8, ror #6 │ │ │ │ + strdeq r2, [r4], r8 @ │ │ │ │ + addeq lr, pc, r8, lsl #7 │ │ │ │ │ │ │ │ 002b6140 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56348,19 +56348,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r5, ip, lsl #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r0, lsr r5 │ │ │ │ - adceq r2, r4, ip, ror r4 │ │ │ │ + adceq r2, r4, r0, asr r5 │ │ │ │ + umlaleq r2, r4, ip, r4 │ │ │ │ @ instruction: 0x01152bd4 │ │ │ │ - adceq r2, r4, r8, lsr r4 │ │ │ │ - addeq lr, pc, r4, asr #3 │ │ │ │ + adceq r2, r4, r8, asr r4 │ │ │ │ + addeq lr, pc, r4, ror #3 │ │ │ │ │ │ │ │ 002b62dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -56453,19 +56453,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r6, lsl #6 │ │ │ │ + adceq r2, r4, r6, lsr #6 │ │ │ │ tsteq r5, ip, asr sl │ │ │ │ - adceq r2, r4, r4, ror #5 │ │ │ │ - umlaleq r2, r4, ip, r2 │ │ │ │ - addeq lr, pc, r8, lsr #32 │ │ │ │ + adceq r2, r4, r4, lsl #6 │ │ │ │ + @ instruction: 0x00a422bc │ │ │ │ + addeq lr, pc, r8, asr #32 │ │ │ │ │ │ │ │ 002b6478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -56526,15 +56526,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsl #4 │ │ │ │ + adceq r2, r4, r4, lsr #4 │ │ │ │ @ instruction: 0x011528d0 │ │ │ │ │ │ │ │ 002b6588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56596,15 +56596,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r2, [r4], r4 @ │ │ │ │ + adceq r2, r4, r4, lsl r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, asr #15 │ │ │ │ │ │ │ │ 002b66a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56666,15 +56666,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r1, [r4], ip @ │ │ │ │ + strdeq r1, [r4], ip @ │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ │ │ │ 002b67a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56733,15 +56733,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r1, [r4], r4 @ │ │ │ │ + strdeq r1, [r4], r4 @ │ │ │ │ tsteq r5, r0, lsr #11 │ │ │ │ │ │ │ │ 002b68ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56803,15 +56803,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r1, [r4], r0 @ │ │ │ │ + strdeq r1, [r4], r0 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0115249c │ │ │ │ │ │ │ │ 002b69c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56873,15 +56873,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a41cb8 │ │ │ │ + ldrdeq r1, [r4], r8 @ │ │ │ │ tsteq r5, r4, lsl #7 │ │ │ │ │ │ │ │ 002b6acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56940,15 +56940,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a41bb0 │ │ │ │ + ldrdeq r1, [r4], r0 @ │ │ │ │ tsteq r5, ip, ror r2 │ │ │ │ │ │ │ │ 002b6bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57009,15 +57009,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r8, ror #21 │ │ │ │ + adceq r1, r4, r8, lsl #22 │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, ror r1 │ │ │ │ │ │ │ │ 002b6cec : │ │ │ │ @@ -57080,15 +57080,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, ip, asr #19 │ │ │ │ + adceq r1, r4, ip, ror #19 │ │ │ │ tsteq r5, r4, ror #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r8, asr r0 │ │ │ │ │ │ │ │ 002b6df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57148,15 +57148,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r0, asr #17 │ │ │ │ + adceq r1, r4, r0, ror #17 │ │ │ │ @ instruction: 0x01151fd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #30 │ │ │ │ │ │ │ │ 002b6f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57220,15 +57220,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r1, r4, r0, r7 │ │ │ │ + @ instruction: 0x00a417b0 │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ │ │ │ 002b7010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57290,15 +57290,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151dd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, lsl #13 │ │ │ │ + adceq r1, r4, r0, lsr #13 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsr sp │ │ │ │ │ │ │ │ 002b7128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57360,15 +57360,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151cbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, ror #10 │ │ │ │ + adceq r1, r4, r8, lsl #11 │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ │ │ │ 002b7230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57427,15 +57427,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151bb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, ror #8 │ │ │ │ + adceq r1, r4, r0, lsl #9 │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ │ │ │ 002b7334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57495,15 +57495,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151ab0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, asr r3 │ │ │ │ + adceq r1, r4, r8, ror r3 │ │ │ │ tsteq r5, ip, lsl sl │ │ │ │ │ │ │ │ 002b743c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57563,15 +57563,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, asr r2 │ │ │ │ + adceq r1, r4, r0, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, lsl r9 │ │ │ │ │ │ │ │ 002b754c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57631,15 +57631,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151898 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, asr #2 │ │ │ │ + adceq r1, r4, r0, ror #2 │ │ │ │ tsteq r5, r4, lsl #16 │ │ │ │ │ │ │ │ 002b764c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57696,15 +57696,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151798 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, asr #32 │ │ │ │ + adceq r1, r4, r0, rrx │ │ │ │ tsteq r5, r4, lsl #14 │ │ │ │ │ │ │ │ 002b7748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57764,15 +57764,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115169c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, asr #30 │ │ │ │ + adceq r0, r4, r4, ror #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ │ │ │ 002b7858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57832,15 +57832,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, lsr lr │ │ │ │ + adceq r0, r4, r4, asr lr │ │ │ │ @ instruction: 0x011514f8 │ │ │ │ │ │ │ │ 002b7958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57897,15 +57897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, lsr sp │ │ │ │ + adceq r0, r4, r4, asr sp │ │ │ │ @ instruction: 0x011513f8 │ │ │ │ │ │ │ │ 002b7a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57968,15 +57968,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151390 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r0, lsr #24 │ │ │ │ + adceq r0, r4, r0, asr #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011512f0 │ │ │ │ │ │ │ │ 002b7b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58039,15 +58039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, lsl #22 │ │ │ │ + adceq r0, r4, r4, lsr #22 │ │ │ │ @ instruction: 0x011511d4 │ │ │ │ │ │ │ │ 002b7c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58107,15 +58107,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r0, [r4], r8 @ │ │ │ │ + adceq r0, r4, r8, lsl sl │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ │ │ │ │ 002b7d84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58183,15 +58183,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [r4], ip @ │ │ │ │ + strdeq r0, [r4], ip @ │ │ │ │ tsteq r5, r4, lsr #31 │ │ │ │ │ │ │ │ 002b7eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58258,15 +58258,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a407b4 │ │ │ │ + ldrdeq r0, [r4], r4 @ │ │ │ │ tsteq r5, ip, ror lr │ │ │ │ │ │ │ │ 002b7fd0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58405,17 +58405,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #25 │ │ │ │ - strdeq r0, [r4], r8 @ │ │ │ │ - addeq ip, pc, r8, ror #5 │ │ │ │ - addeq ip, pc, r4, lsl #6 │ │ │ │ + adceq r0, r4, r8, lsl r5 │ │ │ │ + addeq ip, pc, r8, lsl #6 │ │ │ │ + addeq ip, pc, r4, lsr #6 │ │ │ │ │ │ │ │ 002b8210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -58502,17 +58502,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r5, r8, asr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #22 │ │ │ │ - adceq r0, r4, ip, ror r3 │ │ │ │ - addeq ip, pc, ip, ror #2 │ │ │ │ - addeq ip, pc, r8, lsl #3 │ │ │ │ + umlaleq r0, r4, ip, r3 │ │ │ │ + addeq ip, pc, ip, lsl #3 │ │ │ │ + addeq ip, pc, r8, lsr #3 │ │ │ │ │ │ │ │ 002b838c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2b8480 │ │ │ │ @@ -58570,15 +58570,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r0, lsl #6 │ │ │ │ + adceq r0, r4, r0, lsr #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, asr #19 │ │ │ │ │ │ │ │ 002b8498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58637,15 +58637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r0, [r4], r4 @ │ │ │ │ + adceq r0, r4, r4, lsl r2 │ │ │ │ @ instruction: 0x011508bc │ │ │ │ │ │ │ │ 002b8594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58701,15 +58701,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r0, [r4], r8 @ │ │ │ │ + adceq r0, r4, r8, lsl r1 │ │ │ │ tsteq r5, r0, asr #15 │ │ │ │ │ │ │ │ 002b868c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58768,15 +58768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r0 │ │ │ │ + adceq r0, r4, r0, lsr #32 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ │ │ │ 002b8798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58835,15 +58835,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [r3], r4 @ │ │ │ │ + adceq pc, r3, r4, lsl pc @ │ │ │ │ @ instruction: 0x011505bc │ │ │ │ │ │ │ │ 002b8894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58899,15 +58899,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [r3], r8 @ │ │ │ │ + adceq pc, r3, r8, lsl lr @ │ │ │ │ tsteq r5, r0, asr #9 │ │ │ │ │ │ │ │ 002b898c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58969,15 +58969,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, ror #25 │ │ │ │ + adceq pc, r3, r8, lsl #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011503bc │ │ │ │ │ │ │ │ 002b8aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59039,15 +59039,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq pc, [r3], r0 @ │ │ │ │ + strdeq pc, [r3], r0 @ │ │ │ │ tsteq r5, r4, lsr #5 │ │ │ │ │ │ │ │ 002b8bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59106,15 +59106,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, asr #21 │ │ │ │ + adceq pc, r3, r8, ror #21 │ │ │ │ @ instruction: 0x0115019c │ │ │ │ │ │ │ │ 002b8cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59181,15 +59181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3f9b0 │ │ │ │ + ldrdeq pc, [r3], r0 @ │ │ │ │ tsteq r5, ip, ror r0 │ │ │ │ │ │ │ │ 002b8dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59255,15 +59255,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, ror #31 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, lsl #17 │ │ │ │ + adceq pc, r3, ip, lsr #17 │ │ │ │ tstpeq r4, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b8ef4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59399,17 +59399,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tstpeq r4, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, ip, lsr #27 @ p-variant is OBSOLETE │ │ │ │ - adceq pc, r3, r0, ror #11 │ │ │ │ - ldrdeq fp, [pc], r0 │ │ │ │ - addeq fp, pc, ip, ror #7 │ │ │ │ + adceq pc, r3, r0, lsl #12 │ │ │ │ + strdeq fp, [pc], r0 │ │ │ │ + addeq fp, pc, ip, lsl #8 │ │ │ │ │ │ │ │ 002b9128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -59493,17 +59493,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0114fcb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ - adceq pc, r3, r0, ror r4 @ │ │ │ │ - addeq fp, pc, r0, ror #4 │ │ │ │ - addeq fp, pc, ip, ror r2 @ │ │ │ │ + umlaleq pc, r3, r0, r4 @ │ │ │ │ + addeq fp, pc, r0, lsl #5 │ │ │ │ + umulleq fp, pc, ip, r2 @ │ │ │ │ │ │ │ │ 002b9298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 2b9390 │ │ │ │ @@ -59562,15 +59562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [r3], ip @ │ │ │ │ + adceq pc, r3, ip, lsl r4 @ │ │ │ │ @ instruction: 0x0114fab8 │ │ │ │ │ │ │ │ 002b93a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59630,15 +59630,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [r3], r4 @ │ │ │ │ + adceq pc, r3, r4, lsl r3 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0114f9b0 │ │ │ │ │ │ │ │ 002b94b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59698,15 +59698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r4, ror #3 │ │ │ │ + adceq pc, r3, r4, lsl #4 │ │ │ │ tstpeq r4, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b95b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59763,15 +59763,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r4, ror #1 │ │ │ │ + adceq pc, r3, r4, lsl #2 │ │ │ │ tstpeq r4, r0, lsr #15 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b96ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59830,15 +59830,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, ror #31 │ │ │ │ + adceq pc, r3, r8 │ │ │ │ tstpeq r4, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b97b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59897,15 +59897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, ror #29 │ │ │ │ + adceq lr, r3, r4, lsl #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tstpeq r4, r4, lsr #11 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b98bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59964,15 +59964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq lr, [r3], r8 @ │ │ │ │ + strdeq lr, [r3], r8 @ │ │ │ │ @ instruction: 0x0114f498 │ │ │ │ │ │ │ │ 002b99b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60028,15 +60028,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq lr, [r3], ip @ │ │ │ │ + strdeq lr, [r3], ip @ │ │ │ │ @ instruction: 0x0114f39c │ │ │ │ │ │ │ │ 002b9ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60088,15 +60088,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, ip, lsl #24 │ │ │ │ + adceq lr, r3, ip, lsr #24 │ │ │ │ tstpeq r4, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114f2b0 │ │ │ │ │ │ │ │ 002b9ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -60149,15 +60149,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, ip, lsl fp │ │ │ │ + adceq lr, r3, ip, lsr fp │ │ │ │ tstpeq r4, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60217,15 +60217,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r3], r0 @ │ │ │ │ + adceq lr, r3, r0, lsl sl │ │ │ │ tstpeq r4, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60284,15 +60284,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r3], r0 @ │ │ │ │ + adceq lr, r3, r0, lsl r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ │ │ │ 002b9e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60350,15 +60350,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, ror #15 │ │ │ │ + adceq lr, r3, r8, lsl #16 │ │ │ │ tsteq r4, r0, asr #29 │ │ │ │ │ │ │ │ 002b9f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60414,15 +60414,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, ror #13 │ │ │ │ + adceq lr, r3, ip, lsl #14 │ │ │ │ tsteq r4, r4, asr #27 │ │ │ │ │ │ │ │ 002ba088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60481,15 +60481,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r3], r4 @ │ │ │ │ + adceq lr, r3, r4, lsl r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, asr #25 │ │ │ │ │ │ │ │ 002ba190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60547,15 +60547,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, ror #9 │ │ │ │ + adceq lr, r3, ip, lsl #10 │ │ │ │ tsteq r4, r4, asr #23 │ │ │ │ │ │ │ │ 002ba28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60611,15 +60611,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r3], r0 @ │ │ │ │ + adceq lr, r3, r0, lsl r4 │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ │ │ │ │ 002ba384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60677,15 +60677,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r4, lsr r3 │ │ │ │ + adceq lr, r3, r4, asr r3 │ │ │ │ tsteq r4, ip, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, asr #19 │ │ │ │ │ │ │ │ 002ba490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -60744,15 +60744,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r8, lsr #4 │ │ │ │ + adceq lr, r3, r8, asr #4 │ │ │ │ tsteq r4, r0, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ │ │ │ 002ba590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60809,15 +60809,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r8, lsr #2 │ │ │ │ + adceq lr, r3, r8, asr #2 │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ │ │ │ 002ba68c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60877,15 +60877,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4 │ │ │ │ + adceq lr, r3, r4, lsr #32 │ │ │ │ tsteq r4, r8, asr #13 │ │ │ │ │ │ │ │ 002ba78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60944,15 +60944,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, lsl #30 │ │ │ │ + adceq sp, r3, r4, lsr #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, asr #11 │ │ │ │ │ │ │ │ 002ba894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61010,15 +61010,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sp, [r3], ip @ │ │ │ │ + adceq sp, r3, ip, lsl lr │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ │ │ │ │ 002ba990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61074,15 +61074,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, lsl #26 │ │ │ │ + adceq sp, r3, r0, lsr #26 │ │ │ │ tsteq r4, r4, asr #7 │ │ │ │ │ │ │ │ 002baa88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61138,15 +61138,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, lsl #24 │ │ │ │ + adceq sp, r3, r4, lsr #24 │ │ │ │ @ instruction: 0x0114e2d4 │ │ │ │ │ │ │ │ 002bab80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61203,15 +61203,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsl #22 │ │ │ │ + adceq sp, r3, ip, lsr #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114e1dc │ │ │ │ │ │ │ │ 002bac80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61267,15 +61267,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsl #20 │ │ │ │ + adceq sp, r3, ip, lsr #20 │ │ │ │ ldrsbeq lr, [r4, -ip] │ │ │ │ │ │ │ │ 002bad74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61329,15 +61329,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, lsl r9 │ │ │ │ + adceq sp, r3, r8, lsr r9 │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ │ │ │ 002bae64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61394,15 +61394,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, lsr #16 │ │ │ │ + adceq sp, r3, r8, asr #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114def8 │ │ │ │ │ │ │ │ 002baf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61458,15 +61458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, lsr #14 │ │ │ │ + adceq sp, r3, r8, asr #14 │ │ │ │ @ instruction: 0x0114ddf8 │ │ │ │ │ │ │ │ 002bb058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61520,15 +61520,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, lsr r6 │ │ │ │ + adceq sp, r3, r4, asr r6 │ │ │ │ tsteq r4, r4, lsl #26 │ │ │ │ │ │ │ │ 002bb148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61588,15 +61588,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114dc9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsr #10 │ │ │ │ + adceq sp, r3, ip, asr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ │ │ │ 002bb254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61655,15 +61655,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114db90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, lsr #8 │ │ │ │ + adceq sp, r3, r0, asr #8 │ │ │ │ @ instruction: 0x0114dafc │ │ │ │ │ │ │ │ 002bb354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61720,15 +61720,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114da90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, lsr #6 │ │ │ │ + adceq sp, r3, r0, asr #6 │ │ │ │ @ instruction: 0x0114d9fc │ │ │ │ │ │ │ │ 002bb450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61793,15 +61793,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, lsl r2 │ │ │ │ + adceq sp, r3, r0, lsr r2 │ │ │ │ tsteq r4, r4, ror #17 │ │ │ │ │ │ │ │ 002bb56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61865,15 +61865,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sp, [r3], r4 @ │ │ │ │ + adceq sp, r3, r4, lsl r1 │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ │ │ │ 002bb684 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61979,15 +61979,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, asr #30 │ │ │ │ + adceq ip, r3, r0, ror #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, lsl r6 │ │ │ │ │ │ │ │ 002bb840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62042,15 +62042,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, asr #28 │ │ │ │ + adceq ip, r3, ip, ror #28 │ │ │ │ tsteq r4, r0, lsr #10 │ │ │ │ │ │ │ │ 002bb930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62103,15 +62103,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d4b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, asr sp │ │ │ │ + adceq ip, r3, ip, ror sp │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ │ │ │ 002bba1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62167,15 +62167,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, ror #24 │ │ │ │ + adceq ip, r3, r8, lsl #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, asr #6 │ │ │ │ │ │ │ │ 002bbb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62230,15 +62230,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, ror fp │ │ │ │ + umlaleq ip, r3, r4, fp │ │ │ │ tsteq r4, r8, asr #4 │ │ │ │ │ │ │ │ 002bbc08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62291,15 +62291,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d1dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, lsl #21 │ │ │ │ + adceq ip, r3, r4, lsr #21 │ │ │ │ tsteq r4, r8, asr r1 │ │ │ │ │ │ │ │ 002bbcf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62358,15 +62358,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r4, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, ror r9 │ │ │ │ + umlaleq ip, r3, ip, r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, rrx │ │ │ │ │ │ │ │ 002bbdfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62424,15 +62424,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, ror r8 │ │ │ │ + umlaleq ip, r3, r8, r8 │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ │ │ │ │ 002bbef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62488,15 +62488,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, ror r7 │ │ │ │ + umlaleq ip, r3, ip, r7 │ │ │ │ tsteq r4, ip, asr lr │ │ │ │ │ │ │ │ 002bbff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62560,15 +62560,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114cdd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, ror r6 │ │ │ │ + umlaleq ip, r3, r0, r6 │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ │ │ │ │ 002bc108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62631,15 +62631,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ccb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, asr r5 │ │ │ │ + adceq ip, r3, r8, ror r5 │ │ │ │ tsteq r4, r0, lsr ip │ │ │ │ │ │ │ │ 002bc21c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62745,15 +62745,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3c3b8 │ │ │ │ + ldrdeq ip, [r3], r8 @ │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ │ │ │ 002bc3d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62810,15 +62810,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, asr #5 │ │ │ │ + adceq ip, r3, r0, ror #5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ │ │ │ │ 002bc4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62874,15 +62874,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, asr #3 │ │ │ │ + adceq ip, r3, r0, ror #3 │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ │ │ │ 002bc5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62936,15 +62936,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, asr #1 │ │ │ │ + adceq ip, r3, ip, ror #1 │ │ │ │ @ instruction: 0x0114c794 │ │ │ │ │ │ │ │ 002bc6b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62999,15 +62999,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq fp, [r3], ip @ │ │ │ │ + strdeq fp, [r3], ip @ │ │ │ │ tsteq r4, r8, lsr #13 │ │ │ │ │ │ │ │ 002bc7ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63063,15 +63063,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r8, ror #29 │ │ │ │ + adceq fp, r3, r8, lsl #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114c5b4 │ │ │ │ │ │ │ │ 002bc8a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63126,15 +63126,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, ip, ror #27 │ │ │ │ + adceq fp, r3, ip, lsl #28 │ │ │ │ @ instruction: 0x0114c4b8 │ │ │ │ │ │ │ │ 002bc998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63187,15 +63187,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq fp, [r3], ip @ │ │ │ │ + adceq fp, r3, ip, lsl sp │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ │ │ │ 002bca84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63278,15 +63278,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2bcaf8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, lsl #23 │ │ │ │ + adceq fp, r3, ip, lsr #23 │ │ │ │ tsteq r4, r4, lsl #5 │ │ │ │ │ │ │ │ 002bcbe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63370,15 +63370,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcc60 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c1f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, lsr #20 │ │ │ │ + adceq fp, r3, r4, asr #20 │ │ │ │ tsteq r4, ip, lsl r1 │ │ │ │ │ │ │ │ 002bcd50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63462,15 +63462,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcdc8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c090 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x00a3b8bc │ │ │ │ + ldrdeq fp, [r3], ip @ │ │ │ │ @ instruction: 0x0114bfb4 │ │ │ │ │ │ │ │ 002bceb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63546,15 +63546,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcf2c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r0, ror r7 │ │ │ │ + umlaleq fp, r3, r0, r7 │ │ │ │ tsteq r4, r8, ror #28 │ │ │ │ │ │ │ │ 002bd000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63629,15 +63629,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd070 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, ip, lsr #12 │ │ │ │ + adceq fp, r3, ip, asr #12 │ │ │ │ tsteq r4, r4, lsr #26 │ │ │ │ │ │ │ │ 002bd144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63712,15 +63712,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd1b4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r8, ror #9 │ │ │ │ + adceq fp, r3, r8, lsl #10 │ │ │ │ tsteq r4, r0, ror #23 │ │ │ │ │ │ │ │ 002bd288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63795,15 +63795,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd2f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r4, lsr #7 │ │ │ │ + adceq fp, r3, r4, asr #7 │ │ │ │ @ instruction: 0x0114ba9c │ │ │ │ │ │ │ │ 002bd3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63821,15 +63821,15 @@ │ │ │ │ bne 2bd468 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bd468 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bd468 │ │ │ │ - bl bb20d0 │ │ │ │ + bl bb20f0 │ │ │ │ ldr r2, [pc, #284] @ 2bd54c │ │ │ │ ldr r3, [pc, #276] @ 2bd548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63897,15 +63897,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd428 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114b9d4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, asr #3 │ │ │ │ + adceq fp, r3, ip, ror #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd55c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2bd3cc │ │ │ │ @@ -63933,15 +63933,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bd610 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bd610 │ │ │ │ - bl bb20d0 │ │ │ │ + bl bb20f0 │ │ │ │ ldr r2, [pc, #260] @ 2bd6dc │ │ │ │ ldr r3, [pc, #252] @ 2bd6d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64002,15 +64002,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd5d0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsr #16 │ │ │ │ - adceq fp, r3, ip, lsr r0 │ │ │ │ + adceq fp, r3, ip, asr r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64025,15 +64025,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd778 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd778 │ │ │ │ - bl bb20a0 │ │ │ │ + bl bb20c0 │ │ │ │ ldr r2, [pc, #260] @ 2bd844 │ │ │ │ ldr r3, [pc, #252] @ 2bd840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64094,15 +64094,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd738 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, asr #13 │ │ │ │ - ldrdeq sl, [r3], r4 @ │ │ │ │ + strdeq sl, [r3], r4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64117,15 +64117,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd8e0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd8e0 │ │ │ │ - bl bb20a0 │ │ │ │ + bl bb20c0 │ │ │ │ ldr r2, [pc, #260] @ 2bd9ac │ │ │ │ ldr r3, [pc, #252] @ 2bd9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64186,15 +64186,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd8a0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b598 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, asr r5 │ │ │ │ - adceq sl, r3, ip, ror #26 │ │ │ │ + adceq sl, r3, ip, lsl #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd9b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64212,15 +64212,15 @@ │ │ │ │ bne 2bda50 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bda50 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bda50 │ │ │ │ - bl bb1778 │ │ │ │ + bl bb1798 │ │ │ │ ldr r2, [pc, #284] @ 2bdb38 │ │ │ │ ldr r3, [pc, #276] @ 2bdb34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64288,15 +64288,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bda14 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, ror #7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r4, ror #23 │ │ │ │ + adceq sl, r3, r4, lsl #24 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdb48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64314,15 +64314,15 @@ │ │ │ │ bne 2bdbe0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdbe0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdbe0 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ ldr r2, [pc, #284] @ 2bdcc8 │ │ │ │ ldr r3, [pc, #276] @ 2bdcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64390,15 +64390,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdba4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b29c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r4, asr sl │ │ │ │ + adceq sl, r3, r4, ror sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdcd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64416,15 +64416,15 @@ │ │ │ │ bne 2bdd70 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdd70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdd70 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ ldr r2, [pc, #284] @ 2bde58 │ │ │ │ ldr r3, [pc, #276] @ 2bde54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64492,15 +64492,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdd34 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r4, asr #17 │ │ │ │ + adceq sl, r3, r4, ror #17 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bde68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64516,15 +64516,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bdef8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bdef8 │ │ │ │ - bl bb1778 │ │ │ │ + bl bb1798 │ │ │ │ ldr r2, [pc, #260] @ 2bdfc8 │ │ │ │ ldr r3, [pc, #252] @ 2bdfc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64585,15 +64585,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdebc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #30 │ │ │ │ - adceq sl, r3, r4, asr r7 │ │ │ │ + adceq sl, r3, r4, ror r7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdfd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64608,15 +64608,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be060 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be060 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ ldr r2, [pc, #260] @ 2be130 │ │ │ │ ldr r3, [pc, #252] @ 2be12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64677,15 +64677,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be024 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114add8 │ │ │ │ - adceq sl, r3, ip, ror #11 │ │ │ │ + adceq sl, r3, ip, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64700,15 +64700,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be1c8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be1c8 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ ldr r2, [pc, #260] @ 2be298 │ │ │ │ ldr r3, [pc, #252] @ 2be294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64769,15 +64769,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be18c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, ror ip │ │ │ │ - adceq sl, r3, r4, lsl #9 │ │ │ │ + adceq sl, r3, r4, lsr #9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be2a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64861,15 +64861,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2be318 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, ip, ror #6 │ │ │ │ + adceq sl, r3, ip, lsl #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, ror #20 │ │ │ │ │ │ │ │ 002be410 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -65436,15 +65436,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r4, asr #21 │ │ │ │ + adceq r9, r3, r4, ror #21 │ │ │ │ @ instruction: 0x0114a1b4 │ │ │ │ │ │ │ │ 002beca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65510,15 +65510,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r8, lsr #19 │ │ │ │ + adceq r9, r3, r8, asr #19 │ │ │ │ @ instruction: 0x0114a094 │ │ │ │ │ │ │ │ 002bedc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65584,15 +65584,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r8, lsl #17 │ │ │ │ + adceq r9, r3, r8, lsr #17 │ │ │ │ tsteq r4, r4, ror pc │ │ │ │ │ │ │ │ 002beee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65654,15 +65654,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r0, ror r7 │ │ │ │ + umlaleq r9, r3, r0, r7 │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ │ │ │ 002beff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65717,15 +65717,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01149dfc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r0, lsl #13 │ │ │ │ + adceq r9, r3, r0, lsr #13 │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ │ │ │ 002bf0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65780,15 +65780,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, ip, lsl #11 │ │ │ │ + adceq r9, r3, ip, lsr #11 │ │ │ │ tsteq r4, r4, ror ip │ │ │ │ │ │ │ │ 002bf1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65843,15 +65843,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r9, r3, r8, r4 │ │ │ │ + @ instruction: 0x00a394b8 │ │ │ │ tsteq r4, r0, lsl #23 │ │ │ │ │ │ │ │ 002bf2cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65869,15 +65869,15 @@ │ │ │ │ bne 2bf368 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bf368 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf368 │ │ │ │ - bl bb20c0 │ │ │ │ + bl bb20e0 │ │ │ │ ldr r2, [pc, #240] @ 2bf420 │ │ │ │ ldr r3, [pc, #232] @ 2bf41c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65933,15 +65933,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bf380 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01149ad4 │ │ │ │ - adceq r9, r3, ip, asr #6 │ │ │ │ + adceq r9, r3, ip, ror #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65960,15 +65960,15 @@ │ │ │ │ bne 2bf4cc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf4cc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf4cc │ │ │ │ - bl bb2098 │ │ │ │ + bl bb20b8 │ │ │ │ ldr r2, [pc, #220] @ 2bf570 │ │ │ │ ldr r3, [pc, #212] @ 2bf56c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66019,15 +66019,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf4e4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011499b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ - adceq r9, r3, ip, ror #3 │ │ │ │ + adceq r9, r3, ip, lsl #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66046,15 +66046,15 @@ │ │ │ │ bne 2bf61c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf61c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf61c │ │ │ │ - bl bb2098 │ │ │ │ + bl bb20b8 │ │ │ │ ldr r2, [pc, #220] @ 2bf6c0 │ │ │ │ ldr r3, [pc, #212] @ 2bf6bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66105,15 +66105,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf634 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ - umlaleq r9, r3, ip, r0 │ │ │ │ + strheq r9, [r3], ip @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66130,15 +66130,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bf764 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf764 │ │ │ │ - bl bb20c0 │ │ │ │ + bl bb20e0 │ │ │ │ ldr r2, [pc, #212] @ 2bf800 │ │ │ │ ldr r3, [pc, #204] @ 2bf7fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66187,15 +66187,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf724 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011496d8 │ │ │ │ - adceq r8, r3, r0, lsr #30 │ │ │ │ + adceq r8, r3, r0, asr #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66210,15 +66210,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bf898 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf898 │ │ │ │ - bl bb2098 │ │ │ │ + bl bb20b8 │ │ │ │ ldr r2, [pc, #184] @ 2bf91c │ │ │ │ ldr r3, [pc, #176] @ 2bf918 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66260,15 +66260,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf85c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011495dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr #11 │ │ │ │ - adceq r8, r3, r0, lsl lr │ │ │ │ + adceq r8, r3, r0, lsr lr │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66283,15 +66283,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bf9b4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf9b4 │ │ │ │ - bl bb2098 │ │ │ │ + bl bb20b8 │ │ │ │ ldr r2, [pc, #184] @ 2bfa38 │ │ │ │ ldr r3, [pc, #176] @ 2bfa34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66333,15 +66333,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf978 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, lsl #9 │ │ │ │ - strdeq r8, [r3], r4 @ │ │ │ │ + adceq r8, r3, r4, lsl sp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfa44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66359,15 +66359,15 @@ │ │ │ │ bne 2bfadc │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bfadc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfadc │ │ │ │ - bl bb1764 │ │ │ │ + bl bb1784 │ │ │ │ ldr r2, [pc, #240] @ 2bfb98 │ │ │ │ ldr r3, [pc, #232] @ 2bfb94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66423,15 +66423,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bfaf4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, asr r3 │ │ │ │ - ldrdeq r8, [r3], r8 @ │ │ │ │ + strdeq r8, [r3], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66450,15 +66450,15 @@ │ │ │ │ bne 2bfc40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfc40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfc40 │ │ │ │ - bl bb16d0 │ │ │ │ + bl bb16f0 │ │ │ │ ldr r2, [pc, #220] @ 2bfce8 │ │ │ │ ldr r3, [pc, #212] @ 2bfce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66509,15 +66509,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfc58 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011491f8 │ │ │ │ - adceq r8, r3, r8, ror sl │ │ │ │ + umlaleq r8, r3, r8, sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66536,15 +66536,15 @@ │ │ │ │ bne 2bfd90 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfd90 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfd90 │ │ │ │ - bl bb16d0 │ │ │ │ + bl bb16f0 │ │ │ │ ldr r2, [pc, #220] @ 2bfe38 │ │ │ │ ldr r3, [pc, #212] @ 2bfe34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66595,15 +66595,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfda8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ - adceq r8, r3, r8, lsr #18 │ │ │ │ + adceq r8, r3, r8, asr #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfe48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66620,15 +66620,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bfed8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfed8 │ │ │ │ - bl bb1764 │ │ │ │ + bl bb1784 │ │ │ │ ldr r2, [pc, #212] @ 2bff78 │ │ │ │ ldr r3, [pc, #204] @ 2bff74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66677,15 +66677,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2bfe9c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, ror #30 │ │ │ │ - adceq r8, r3, ip, lsr #15 │ │ │ │ + adceq r8, r3, ip, asr #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bff84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66700,15 +66700,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c000c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c000c │ │ │ │ - bl bb16d0 │ │ │ │ + bl bb16f0 │ │ │ │ ldr r2, [pc, #184] @ 2c0094 │ │ │ │ ldr r3, [pc, #176] @ 2c0090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66750,15 +66750,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2bffd4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsr #28 │ │ │ │ - umlaleq r8, r3, ip, r6 │ │ │ │ + @ instruction: 0x00a386bc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c00a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66773,15 +66773,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c0128 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c0128 │ │ │ │ - bl bb16d0 │ │ │ │ + bl bb16f0 │ │ │ │ ldr r2, [pc, #184] @ 2c01b0 │ │ │ │ ldr r3, [pc, #176] @ 2c01ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66823,15 +66823,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c00f0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsl #26 │ │ │ │ - adceq r8, r3, r0, lsl #11 │ │ │ │ + adceq r8, r3, r0, lsr #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c01bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66900,15 +66900,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r8, r3, ip, ror r4 │ │ │ │ + umlaleq r8, r3, ip, r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, ror #22 │ │ │ │ │ │ │ │ 002c02ec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66989,15 +66989,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r4, lsr r3 │ │ │ │ + adceq r8, r3, r4, asr r3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r4, lsr #20 │ │ │ │ │ │ │ │ 002c0430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67053,15 +67053,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011489bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r0, asr #4 │ │ │ │ + adceq r8, r3, r0, ror #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsr #18 │ │ │ │ │ │ │ │ 002c0528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67117,15 +67117,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r8, asr #2 │ │ │ │ + adceq r8, r3, r8, ror #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, lsr r8 │ │ │ │ │ │ │ │ 002c0620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67181,15 +67181,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r0, asr r0 │ │ │ │ + adceq r8, r3, r0, ror r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ │ │ │ 002c0718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67714,15 +67714,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, asr #19 │ │ │ │ + adceq r7, r3, r8, ror #19 │ │ │ │ tsteq r4, r8 │ │ │ │ │ │ │ │ 002c0e50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67822,15 +67822,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, lsr #16 │ │ │ │ + adceq r7, r3, r0, asr #16 │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ │ │ │ 002c0ff8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67930,15 +67930,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, ror r6 │ │ │ │ + umlaleq r7, r3, r8, r6 │ │ │ │ @ instruction: 0x01147cb8 │ │ │ │ │ │ │ │ 002c11a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68038,15 +68038,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r7, [r3], r0 @ │ │ │ │ + strdeq r7, [r3], r0 @ │ │ │ │ tsteq r4, r0, lsl fp │ │ │ │ │ │ │ │ 002c1348 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68146,15 +68146,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01147a94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, lsr #6 │ │ │ │ + adceq r7, r3, r8, asr #6 │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ │ │ │ 002c14f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68254,15 +68254,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, lsl #3 │ │ │ │ + adceq r7, r3, r0, lsr #3 │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ │ │ │ 002c1698 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68362,15 +68362,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r6, [r3], r8 @ │ │ │ │ + strdeq r6, [r3], r8 @ │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ │ │ │ │ 002c1840 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68470,15 +68470,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114759c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r0, lsr lr │ │ │ │ + adceq r6, r3, r0, asr lr │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ │ │ │ 002c19e8 : │ │ │ │ mov r3, #0 │ │ │ │ b 295b58 │ │ │ │ │ │ │ │ 002c19f0 : │ │ │ │ @@ -68507,46 +68507,46 @@ │ │ │ │ b 295ef8 │ │ │ │ ldr r3, [pc, #180] @ 2c1b00 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1ab0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2540 │ │ │ │ + bl bb2560 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1abc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb24f0 │ │ │ │ + bl bb2510 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1abc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1a2c │ │ │ │ b 2c1a54 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2540 │ │ │ │ + bl bb2560 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1a2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2518 │ │ │ │ + bl bb2538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1a2c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68576,46 +68576,46 @@ │ │ │ │ b 295ef8 │ │ │ │ ldr r3, [pc, #180] @ 2c1c0c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1bbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2540 │ │ │ │ + bl bb2560 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb24f0 │ │ │ │ + bl bb2510 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2504 │ │ │ │ + bl bb2524 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1b38 │ │ │ │ b 2c1b60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2540 │ │ │ │ + bl bb2560 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1b38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2518 │ │ │ │ + bl bb2538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1b38 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68662,33 +68662,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1d28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d74 │ │ │ │ + bl bb1d94 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d24 │ │ │ │ + bl bb1d44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68698,22 +68698,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1c54 │ │ │ │ b 2c1ca8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1d74 │ │ │ │ + bl bb1d94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1c54 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1d4c │ │ │ │ + bl bb1d6c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1c54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68760,33 +68760,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1ea8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d74 │ │ │ │ + bl bb1d94 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1eb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d24 │ │ │ │ + bl bb1d44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1eb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68796,22 +68796,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1dd4 │ │ │ │ b 2c1e28 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1d74 │ │ │ │ + bl bb1d94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1dd4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb1d4c │ │ │ │ + bl bb1d6c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1dd4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -69010,21 +69010,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2c2204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r4, ip, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, ip, lsr #12 │ │ │ │ - umlaleq r6, r3, ip, r5 │ │ │ │ + adceq r6, r3, ip, asr #12 │ │ │ │ + @ instruction: 0x00a365bc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, ip, lsr #11 │ │ │ │ + adceq r6, r3, ip, asr #11 │ │ │ │ tsteq r4, r0, lsr #25 │ │ │ │ - adceq r6, r3, r4, lsl r5 │ │ │ │ - addeq r2, pc, r0, lsr #5 │ │ │ │ + adceq r6, r3, r4, lsr r5 │ │ │ │ + addeq r2, pc, r0, asr #5 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69122,22 +69122,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c23c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x01146bd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r8, ror #8 │ │ │ │ - adceq r6, r3, r6, ror #7 │ │ │ │ + adceq r6, r3, r8, lsl #9 │ │ │ │ + adceq r6, r3, r6, lsl #8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r6, [r3], r0 @ │ │ │ │ + adceq r6, r3, r0, lsl r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r0, ror #21 │ │ │ │ - adceq r6, r3, ip, asr r3 │ │ │ │ - addeq r2, pc, r8, ror #1 │ │ │ │ + adceq r6, r3, ip, ror r3 │ │ │ │ + addeq r2, pc, r8, lsl #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c23c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69234,24 +69234,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2c2580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - strdeq r6, [r3], r8 @ │ │ │ │ + adceq r6, r3, r8, lsl r3 │ │ │ │ tsteq r4, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, ip, lsr #4 │ │ │ │ + adceq r6, r3, ip, asr #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, r0, lsr r2 │ │ │ │ + adceq r6, r3, r0, asr r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ - umlaleq r6, r3, ip, r1 │ │ │ │ - addeq r1, pc, r8, lsr #30 │ │ │ │ + @ instruction: 0x00a361bc │ │ │ │ + addeq r1, pc, r8, asr #30 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69351,22 +69351,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c2744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r4, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r6, [r3], ip @ │ │ │ │ - adceq r6, r3, r6, ror r0 │ │ │ │ + adceq r6, r3, ip, lsl r1 │ │ │ │ + umlaleq r6, r3, r6, r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, r4, ror r0 │ │ │ │ + umlaleq r6, r3, r4, r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r4, ror #14 │ │ │ │ - ldrdeq r5, [r3], r8 @ │ │ │ │ - addeq r1, pc, r4, ror #26 │ │ │ │ + strdeq r5, [r3], r8 @ │ │ │ │ + addeq r1, pc, r4, lsl #27 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2748 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69463,20 +69463,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2c28f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r4, r4, lsl #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r3, r8, lsr #30 │ │ │ │ - umlaleq r5, r3, r8, lr │ │ │ │ + adceq r5, r3, r8, asr #30 │ │ │ │ + @ instruction: 0x00a35eb8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ - adceq r5, r3, r0, lsr #28 │ │ │ │ - addeq r1, pc, ip, lsr #23 │ │ │ │ + adceq r5, r3, r0, asr #28 │ │ │ │ + addeq r1, pc, ip, asr #23 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c28f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69569,19 +69569,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2c2a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r4, r4, ror #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r3, lr, lsl #26 │ │ │ │ + adceq r5, r3, lr, lsr #26 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, ip, lsl r4 │ │ │ │ - adceq r5, r3, r0, lsl #25 │ │ │ │ - addeq r1, pc, ip, lsl #20 │ │ │ │ + adceq r5, r3, r0, lsr #25 │ │ │ │ + addeq r1, pc, ip, lsr #20 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69799,22 +69799,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c2e28 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c2e2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq r5, [r3], ip @ │ │ │ │ - strdeq r5, [r3], r8 @ │ │ │ │ + strdeq r5, [r3], ip @ │ │ │ │ + adceq r5, r3, r8, lsl fp │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r5, r3, r0, lsr r9 │ │ │ │ - addeq r1, pc, r0, lsr #14 │ │ │ │ - addeq r1, pc, ip, lsr r7 @ │ │ │ │ - ldrdeq r5, [r3], ip @ │ │ │ │ - addeq r1, pc, r0, ror r6 @ │ │ │ │ + adceq r5, r3, r0, asr r9 │ │ │ │ + addeq r1, pc, r0, asr #14 │ │ │ │ + addeq r1, pc, ip, asr r7 @ │ │ │ │ + strdeq r5, [r3], ip @ │ │ │ │ + umulleq r1, pc, r0, r6 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c2e30 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 2c2ea0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -69984,31 +69984,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -70134,23 +70134,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r4, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r5, [r3], ip @ │ │ │ │ - adceq r5, r3, ip, ror #12 │ │ │ │ + strdeq r5, [r3], ip @ │ │ │ │ + adceq r5, r3, ip, lsl #13 │ │ │ │ tsteq r4, r4, lsr ip │ │ │ │ - adceq r5, r3, r0, ror r4 │ │ │ │ - strdeq r5, [r3], r4 @ │ │ │ │ - addeq r1, pc, r4, lsl #3 │ │ │ │ - adceq r5, r3, r8, asr #7 │ │ │ │ - @ instruction: 0x008f11b8 │ │ │ │ - ldrdeq r1, [pc], r4 │ │ │ │ + umlaleq r5, r3, r0, r4 │ │ │ │ + adceq r5, r3, r4, lsl r4 │ │ │ │ + addeq r1, pc, r4, lsr #3 │ │ │ │ + adceq r5, r3, r8, ror #7 │ │ │ │ + ldrdeq r1, [pc], r8 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ │ │ │ │ 002c3354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -70365,22 +70365,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c36e0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c36e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r5, r3, r0, lsr #6 │ │ │ │ - adceq r5, r3, sl, asr #4 │ │ │ │ + adceq r5, r3, r0, asr #6 │ │ │ │ + adceq r5, r3, sl, ror #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - adceq r5, r3, r8, ror r0 │ │ │ │ - addeq r0, pc, r8, ror #28 │ │ │ │ - addeq r0, pc, r4, lsl #29 │ │ │ │ - adceq r5, r3, r4, lsr #32 │ │ │ │ - @ instruction: 0x008f0db8 │ │ │ │ + umlaleq r5, r3, r8, r0 │ │ │ │ + addeq r0, pc, r8, lsl #29 │ │ │ │ + addeq r0, pc, r4, lsr #29 │ │ │ │ + adceq r5, r3, r4, asr #32 │ │ │ │ + ldrdeq r0, [pc], r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c36e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70480,59 +70480,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70560,43 +70560,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70652,33 +70652,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -70738,37 +70738,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70824,15 +70824,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -71317,35 +71317,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r4, r4, ror #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r4, r3, r4, lsr #29 │ │ │ │ - adceq r4, r3, r6, ror #14 │ │ │ │ + adceq r4, r3, r4, asr #29 │ │ │ │ + adceq r4, r3, r6, lsl #15 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01144db0 │ │ │ │ - adceq r4, r3, r2, lsr #10 │ │ │ │ + adceq r4, r3, r2, asr #10 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r4, r3, r0, ror r3 │ │ │ │ - addeq r0, pc, r0, ror #2 │ │ │ │ - addeq r0, pc, ip, ror r1 @ │ │ │ │ - strdeq r4, [r3], ip @ │ │ │ │ - addeq r0, pc, ip, lsl #1 │ │ │ │ + umlaleq r4, r3, r0, r3 │ │ │ │ + addeq r0, pc, r0, lsl #3 │ │ │ │ + umulleq r0, pc, ip, r1 @ │ │ │ │ + adceq r4, r3, ip, lsl r3 │ │ │ │ + addeq r0, pc, ip, lsr #1 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - adceq r4, r3, r8, lsl #3 │ │ │ │ - strdeq pc, [lr], r0 │ │ │ │ - addeq pc, lr, r4, ror pc @ │ │ │ │ - adceq r4, r3, r4, ror #2 │ │ │ │ - strdeq pc, [lr], r0 │ │ │ │ + adceq r4, r3, r8, lsr #3 │ │ │ │ + addeq r0, pc, r0, lsl r0 @ │ │ │ │ + umulleq pc, lr, r4, pc @ │ │ │ │ + adceq r4, r3, r4, lsl #3 │ │ │ │ + addeq pc, lr, r0, lsl pc @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c45f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71441,59 +71441,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -71519,39 +71519,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -71608,33 +71608,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -71694,35 +71694,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -71780,15 +71780,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -71962,19 +71962,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r8, lsr #31 │ │ │ │ + adceq r3, r3, r8, asr #31 │ │ │ │ tsteq r4, ip, ror pc │ │ │ │ - adceq r3, r3, r0, asr #15 │ │ │ │ - adceq r3, r3, r8, asr r7 │ │ │ │ - addeq pc, lr, r8, ror #9 │ │ │ │ + adceq r3, r3, r0, ror #15 │ │ │ │ + adceq r3, r3, r8, ror r7 │ │ │ │ + addeq pc, lr, r8, lsl #10 │ │ │ │ │ │ │ │ 002c4fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2c50c4 │ │ │ │ @@ -72037,15 +72037,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r3, [r3], r0 @ │ │ │ │ + strdeq r3, [r3], r0 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, ip, ror sp │ │ │ │ │ │ │ │ 002c50d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72113,15 +72113,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r8, lsr #11 │ │ │ │ + adceq r3, r3, r8, asr #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r4, asr ip │ │ │ │ │ │ │ │ 002c5200 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5248 │ │ │ │ @@ -72149,17 +72149,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r4, ror r4 │ │ │ │ - addeq pc, lr, r4, ror #4 │ │ │ │ - addeq pc, lr, r0, lsl #5 │ │ │ │ + umlaleq r3, r3, r4, r4 @ │ │ │ │ + addeq pc, lr, r4, lsl #5 │ │ │ │ + addeq pc, lr, r0, lsr #5 │ │ │ │ │ │ │ │ 002c5288 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c52d4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -72186,17 +72186,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r8, ror #7 │ │ │ │ - ldrdeq pc, [lr], r8 │ │ │ │ - strdeq pc, [lr], r4 │ │ │ │ + adceq r3, r3, r8, lsl #8 │ │ │ │ + strdeq pc, [lr], r8 │ │ │ │ + addeq pc, lr, r4, lsl r2 @ │ │ │ │ │ │ │ │ 002c5314 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c536c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -72226,17 +72226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c53a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r0, asr r3 │ │ │ │ - addeq pc, lr, r0, asr #2 │ │ │ │ - addeq pc, lr, ip, asr r1 @ │ │ │ │ + adceq r3, r3, r0, ror r3 │ │ │ │ + addeq pc, lr, r0, ror #2 │ │ │ │ + addeq pc, lr, ip, ror r1 @ │ │ │ │ │ │ │ │ 002c53ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -72275,17 +72275,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq r3, r3, r4, r2 @ │ │ │ │ - addeq pc, lr, r4, lsl #1 │ │ │ │ - addeq pc, lr, r0, lsr #1 │ │ │ │ + @ instruction: 0x00a332b4 │ │ │ │ + addeq pc, lr, r4, lsr #1 │ │ │ │ + addeq pc, lr, r0, asr #1 │ │ │ │ │ │ │ │ 002c5468 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c54a0 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -72307,17 +72307,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c54dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, ip, lsl r2 │ │ │ │ - addeq pc, lr, ip │ │ │ │ - addeq pc, lr, r8, lsr #32 │ │ │ │ + adceq r3, r3, ip, lsr r2 │ │ │ │ + addeq pc, lr, ip, lsr #32 │ │ │ │ + addeq pc, lr, r8, asr #32 │ │ │ │ │ │ │ │ 002c54e0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2c5528 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -73218,21 +73218,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2c60a4 │ │ │ │ b 2c5f9c │ │ │ │ bl 27ee24 │ │ │ │ - adceq r2, r3, lr, asr #24 │ │ │ │ - adceq r2, r3, pc, lsl ip │ │ │ │ + adceq r2, r3, lr, ror #24 │ │ │ │ + adceq r2, r3, pc, lsr ip │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r2, r3, r0, ror #8 │ │ │ │ - ldrdeq lr, [lr], ip │ │ │ │ + adceq r2, r3, r0, lsl #9 │ │ │ │ + strdeq lr, [lr], ip │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002c62d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -73506,22 +73506,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ @ instruction: 0x011429b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r3, r4, lsr #4 │ │ │ │ - adceq r2, r3, r4, lsr #3 │ │ │ │ + adceq r2, r3, r4, asr #4 │ │ │ │ + adceq r2, r3, r4, asr #3 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ - adceq r2, r3, r4, asr r0 │ │ │ │ - adceq r2, r3, r0, lsr r0 │ │ │ │ - adceq r1, r3, ip, ror #31 │ │ │ │ - addeq sp, lr, r4, ror #28 │ │ │ │ + adceq r2, r3, r4, ror r0 │ │ │ │ + adceq r2, r3, r0, asr r0 │ │ │ │ + adceq r2, r3, ip │ │ │ │ + addeq sp, lr, r4, lsl #29 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002c6744 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73666,15 +73666,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2c6968 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c68fc │ │ │ │ - bl 90c1ac │ │ │ │ + bl 90c1cc │ │ │ │ b 2c6960 │ │ │ │ │ │ │ │ 002c6970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73694,59 +73694,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ ldr r2, [pc, #16] @ 2c69dc │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2c6944 │ │ │ │ - addeq sp, lr, r8, asr #25 │ │ │ │ - adceq r2, r3, ip, lsl #9 │ │ │ │ - addeq sp, lr, r4, lsr #25 │ │ │ │ + addeq sp, lr, r8, ror #25 │ │ │ │ + adceq r2, r3, ip, lsr #9 │ │ │ │ + addeq sp, lr, r4, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002c69e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a78 : │ │ │ │ @@ -73786,53 +73786,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73855,15 +73855,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r2, [pc, #64] @ 2c6c40 │ │ │ │ ldr r3, [pc, #56] @ 2c6c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73898,15 +73898,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b6fcec │ │ │ │ + bl b6fd0c │ │ │ │ ldr r2, [pc, #64] @ 2c6ce4 │ │ │ │ ldr r3, [pc, #56] @ 2c6ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73968,15 +73968,15 @@ │ │ │ │ 002c6d78 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2c6db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2710 │ │ │ │ + bl bb2730 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73994,36 +73994,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb27e0 │ │ │ │ + bl bb2800 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb277c │ │ │ │ + bl bb279c │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6e40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81693,20 +81693,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ce104 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - strdeq r5, [lr], r4 │ │ │ │ + addeq r6, lr, r4, lsl r0 │ │ │ │ ldr r1, [pc, #8] @ 2ce118 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6bf28 │ │ │ │ - ldrdeq r5, [lr], r8 │ │ │ │ + b b6bf48 │ │ │ │ + strdeq r5, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2ce324 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -81783,26 +81783,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cebc │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ - bl b83be0 │ │ │ │ + bl b83c00 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27cebc │ │ │ │ bl 27d9a8 │ │ │ │ ldr r1, [pc, #160] @ 2ce32c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2ce330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ b 2ce220 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2ce1ec │ │ │ │ ldr ip, [pc, #132] @ 2ce334 │ │ │ │ ldr r3, [pc, #132] @ 2ce338 │ │ │ │ ldr r1, [pc, #132] @ 2ce33c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -81827,32 +81827,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ce35c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ ldr r0, [pc, #68] @ 2ce360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ bl 27ee24 │ │ │ │ tsteq r3, r4, asr #25 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - adceq sl, r2, r8, asr #23 │ │ │ │ - addseq r5, sp, r4, ror #26 │ │ │ │ - adceq r4, r0, r4, asr #16 │ │ │ │ - umlaleq sl, r2, r8, fp │ │ │ │ - addeq r7, lr, r4, lsr #9 │ │ │ │ + adceq sl, r2, r8, ror #23 │ │ │ │ + addseq r5, sp, r4, lsl #27 │ │ │ │ + adceq r4, r0, r4, ror #16 │ │ │ │ + @ instruction: 0x00a2abb8 │ │ │ │ + addeq r7, lr, r4, asr #9 │ │ │ │ + @ instruction: 0x008e74bc │ │ │ │ + umlaleq sl, r2, r0, fp │ │ │ │ umulleq r7, lr, ip, r4 │ │ │ │ - adceq sl, r2, r0, ror fp │ │ │ │ - addeq r7, lr, ip, ror r4 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addeq r7, lr, r8, lsl #9 │ │ │ │ - adceq sl, r2, ip, asr #22 │ │ │ │ - addeq r7, lr, r8, asr r4 │ │ │ │ + addeq r7, lr, r8, lsr #9 │ │ │ │ + adceq sl, r2, ip, ror #22 │ │ │ │ + addeq r7, lr, r8, ror r4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r7, lr, r0, lsl #9 │ │ │ │ + addeq r7, lr, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ce638 │ │ │ │ mov r7, r3 │ │ │ │ @@ -81956,58 +81956,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b51ad8 │ │ │ │ + bl b51af8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce48c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 27d4a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce614 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ce660 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r0, [pc, #256] @ 2ce664 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ b 2ce4a4 │ │ │ │ ldr r3, [pc, #240] @ 2ce668 │ │ │ │ ldr ip, [pc, #240] @ 2ce66c │ │ │ │ ldr r1, [pc, #240] @ 2ce670 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #1 │ │ │ │ b 2ce4d4 │ │ │ │ ldr r3, [pc, #200] @ 2ce674 │ │ │ │ ldr ip, [pc, #200] @ 2ce678 │ │ │ │ ldr r1, [pc, #200] @ 2ce67c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2ce59c │ │ │ │ mov r0, #20 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -82028,44 +82028,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 27cc1c │ │ │ │ mov r7, r0 │ │ │ │ b 2ce54c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, lr, r8, asr #8 │ │ │ │ - addeq r7, lr, ip, asr #8 │ │ │ │ - addeq r7, lr, ip, asr r4 │ │ │ │ - addeq r7, lr, r0, lsl r4 │ │ │ │ - addseq pc, sp, r8, lsl #12 │ │ │ │ - addseq ip, r4, r8, lsr r6 │ │ │ │ - addeq r7, lr, ip, lsl #8 │ │ │ │ + addeq r7, lr, r8, ror #8 │ │ │ │ + addeq r7, lr, ip, ror #8 │ │ │ │ + addeq r7, lr, ip, ror r4 │ │ │ │ + addeq r7, lr, r0, lsr r4 │ │ │ │ + addseq pc, sp, r8, lsr #12 │ │ │ │ + addseq ip, r4, r8, asr r6 │ │ │ │ + addeq r7, lr, ip, lsr #8 │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ - addeq r7, lr, r4, asr r3 │ │ │ │ - addeq r7, lr, r4, ror #6 │ │ │ │ - ldrdeq sl, [r2], r4 @ │ │ │ │ - ldrdeq r7, [lr], r8 │ │ │ │ - ldrdeq r7, [lr], ip │ │ │ │ - umlaleq sl, r2, ip, r8 │ │ │ │ - addeq r7, lr, r8, asr #5 │ │ │ │ - addeq r7, lr, r8, lsr #3 │ │ │ │ - @ instruction: 0x009b77d8 │ │ │ │ - addeq r7, lr, r0, lsl #5 │ │ │ │ + addeq r7, lr, r4, ror r3 │ │ │ │ + addeq r7, lr, r4, lsl #7 │ │ │ │ + strdeq sl, [r2], r4 @ │ │ │ │ + strdeq r7, [lr], r8 │ │ │ │ + strdeq r7, [lr], ip │ │ │ │ + @ instruction: 0x00a2a8bc │ │ │ │ + addeq r7, lr, r8, ror #5 │ │ │ │ + addeq r7, lr, r8, asr #3 │ │ │ │ + @ instruction: 0x009b77f8 │ │ │ │ + addeq r7, lr, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ce734 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ce708 │ │ │ │ mov r6, r1 │ │ │ │ - bl 90b784 │ │ │ │ + bl 90b7a4 │ │ │ │ ldr r3, [pc, #120] @ 2ce738 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ce73c │ │ │ │ ldr r5, [pc, #112] @ 2ce740 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -82077,35 +82077,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2ce11c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ce748 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6bf28 │ │ │ │ + b b6bf48 │ │ │ │ ldr r3, [pc, #60] @ 2ce74c │ │ │ │ ldr lr, [pc, #60] @ 2ce750 │ │ │ │ ldr r1, [pc, #60] @ 2ce754 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r3, ip, asr r7 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - umulleq r7, lr, r0, r0 │ │ │ │ + strheq r7, [lr], r0 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - adceq sl, r2, ip, lsr r7 │ │ │ │ - addeq r7, lr, ip, asr #3 │ │ │ │ - addeq r7, lr, r4, asr #32 │ │ │ │ + adceq sl, r2, ip, asr r7 │ │ │ │ + addeq r7, lr, ip, ror #3 │ │ │ │ + addeq r7, lr, r4, rrx │ │ │ │ │ │ │ │ 002ce758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ce834 │ │ │ │ @@ -82135,15 +82135,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ce850 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl b7e5f0 │ │ │ │ + bl b7e610 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce80c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -82158,22 +82158,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 9b1b00 │ │ │ │ + blhi 9b1b00 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ tsteq r3, r4, asr r6 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - adceq sl, r2, r8, lsr r6 │ │ │ │ - addseq pc, r6, ip, lsl #12 │ │ │ │ - addeq r6, lr, r0, asr #30 │ │ │ │ + adceq sl, r2, r8, asr r6 │ │ │ │ + addseq pc, r6, ip, lsr #12 │ │ │ │ + addeq r6, lr, r0, ror #30 │ │ │ │ │ │ │ │ 002ce860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ce94c │ │ │ │ @@ -82187,34 +82187,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl b75660 │ │ │ │ + bl b75680 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl b788f4 │ │ │ │ + bl b78914 │ │ │ │ ldr r6, [pc, #148] @ 2ce958 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ce940 │ │ │ │ ldr r3, [pc, #136] @ 2ce95c │ │ │ │ ldr r1, [pc, #136] @ 2ce960 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b77f24 │ │ │ │ + bl b77f44 │ │ │ │ mov r0, r4 │ │ │ │ - bl b78514 │ │ │ │ + bl b78534 │ │ │ │ ldr r2, [pc, #96] @ 2ce964 │ │ │ │ ldr r3, [pc, #72] @ 2ce950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82229,15 +82229,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, lr, r4, ror r0 │ │ │ │ + umulleq r7, lr, r4, r0 │ │ │ │ tsteq r3, r4, asr #10 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ │ │ │ 002ce968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82283,15 +82283,15 @@ │ │ │ │ bl 27f3dc │ │ │ │ ldr r1, [pc, #136] @ 2cea9c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cea54 │ │ │ │ ldr r1, [pc, #100] @ 2ceaa0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -82308,22 +82308,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce11c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ceaac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6bf28 │ │ │ │ + b b6bf48 │ │ │ │ tsteq r3, r4, lsl #9 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r5, lr, ip, lsr r7 │ │ │ │ + addeq r5, lr, ip, asr r7 │ │ │ │ tsteq r3, r4, lsl #19 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - addeq r6, lr, r0, lsl #26 │ │ │ │ + addeq r6, lr, r0, lsr #26 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ceab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82342,15 +82342,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 27cba4 │ │ │ │ ldr fp, [pc, #1248] @ 2cefe0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 8d68fc │ │ │ │ + bl 8d691c │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 70c17c │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -82369,15 +82369,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2cef78 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl b83b4c │ │ │ │ + bl b83b6c │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27ea28 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -82477,15 +82477,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2ceed8 │ │ │ │ ldr r1, [pc, #744] @ 2cf004 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ceb40 │ │ │ │ @@ -82499,17 +82499,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b83be0 │ │ │ │ + bl b83c00 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #632] @ 2cf014 │ │ │ │ ldr r3, [pc, #572] @ 2cefdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82536,15 +82536,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27ec2c │ │ │ │ b 2ced80 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2cf024 │ │ │ │ @@ -82555,44 +82555,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2cee14 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2cf030 │ │ │ │ ldr r2, [pc, #448] @ 2cf034 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2cf038 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2cee14 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 27d9a8 │ │ │ │ ldr r3, [pc, #400] @ 2cf03c │ │ │ │ ldr r1, [pc, #400] @ 2cf040 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2cf044 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2cee14 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2cf048 │ │ │ │ ldr r3, [pc, #348] @ 2cf04c │ │ │ │ ldr r2, [pc, #348] @ 2cf050 │ │ │ │ @@ -82600,22 +82600,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cef80 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ b 2ced8c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2cf054 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2cf058 │ │ │ │ @@ -82624,25 +82624,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2cee14 │ │ │ │ mov r7, #0 │ │ │ │ b 2ced8c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ce968 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ b 2ced8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2cec3c │ │ │ │ ldr r3, [pc, #172] @ 2cf060 │ │ │ │ ldr ip, [pc, #172] @ 2cf064 │ │ │ │ ldr r1, [pc, #172] @ 2cf068 │ │ │ │ @@ -82654,47 +82654,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, ror sl │ │ │ │ - addeq r6, lr, r0, lsl #27 │ │ │ │ addeq r6, lr, r0, lsr #27 │ │ │ │ + addeq r6, lr, r0, asr #27 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r6, lr, r8, asr #22 │ │ │ │ + addeq r6, lr, r8, ror #22 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - addeq r6, lr, r4, asr #20 │ │ │ │ - strdeq sl, [r2], r8 @ │ │ │ │ - @ instruction: 0x008e6bb0 │ │ │ │ - addeq r6, lr, r0, lsl #20 │ │ │ │ + addeq r6, lr, r4, ror #20 │ │ │ │ + adceq sl, r2, r8, lsl r1 │ │ │ │ + ldrdeq r6, [lr], r0 │ │ │ │ + addeq r6, lr, r0, lsr #20 │ │ │ │ tsteq r3, r8, rrx │ │ │ │ - adceq sl, r2, r4, rrx │ │ │ │ - addeq r6, lr, ip, lsl fp │ │ │ │ - addeq r6, lr, ip, ror #18 │ │ │ │ - adceq sl, r2, ip │ │ │ │ - addeq r6, lr, r0, lsl #24 │ │ │ │ - addeq r6, lr, ip, lsl #18 │ │ │ │ - ldrdeq r9, [r2], r4 @ │ │ │ │ - addeq r6, lr, r8, asr #21 │ │ │ │ - ldrdeq r6, [lr], r4 │ │ │ │ - addeq r6, lr, r0, ror #21 │ │ │ │ - addeq r6, lr, r0, lsr #17 │ │ │ │ - umlaleq r9, r2, r4, pc @ │ │ │ │ - addeq r6, lr, r8, ror #16 │ │ │ │ - adceq r9, r2, r0, ror #30 │ │ │ │ - @ instruction: 0x008e6bb4 │ │ │ │ - addeq r6, lr, ip, ror sl │ │ │ │ - strdeq r9, [r2], r8 @ │ │ │ │ + adceq sl, r2, r4, lsl #1 │ │ │ │ + addeq r6, lr, ip, lsr fp │ │ │ │ + addeq r6, lr, ip, lsl #19 │ │ │ │ + adceq sl, r2, ip, lsr #32 │ │ │ │ + addeq r6, lr, r0, lsr #24 │ │ │ │ + addeq r6, lr, ip, lsr #18 │ │ │ │ + strdeq r9, [r2], r4 @ │ │ │ │ + addeq r6, lr, r8, ror #21 │ │ │ │ strdeq r6, [lr], r4 │ │ │ │ - umlaleq r9, r2, r8, lr │ │ │ │ - adceq r3, r0, ip, lsr fp │ │ │ │ - addeq r6, lr, r0, lsr #15 │ │ │ │ + addeq r6, lr, r0, lsl #22 │ │ │ │ + addeq r6, lr, r0, asr #17 │ │ │ │ + @ instruction: 0x00a29fb4 │ │ │ │ + addeq r6, lr, r8, lsl #17 │ │ │ │ + adceq r9, r2, r0, lsl #31 │ │ │ │ + ldrdeq r6, [lr], r4 │ │ │ │ + umulleq r6, lr, ip, sl │ │ │ │ + adceq r9, r2, r8, lsl pc │ │ │ │ + addeq r6, lr, r4, lsl r8 │ │ │ │ + @ instruction: 0x00a29eb8 │ │ │ │ + adceq r3, r0, ip, asr fp │ │ │ │ + addeq r6, lr, r0, asr #15 │ │ │ │ │ │ │ │ 002cf06c : │ │ │ │ mov r3, #0 │ │ │ │ b 2ce968 │ │ │ │ │ │ │ │ 002cf074 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -82711,15 +82711,15 @@ │ │ │ │ b 2d0564 │ │ │ │ │ │ │ │ 002cf094 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf0d4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82734,15 +82734,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf16c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82777,15 +82777,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf218 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf1dc │ │ │ │ @@ -82815,15 +82815,15 @@ │ │ │ │ @ instruction: 0x0113ee90 │ │ │ │ │ │ │ │ 002cf21c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf25c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82838,15 +82838,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf2f4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82881,15 +82881,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf3a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf364 │ │ │ │ @@ -82963,15 +82963,15 @@ │ │ │ │ 002cf424 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002cf42c : │ │ │ │ ldr r3, [pc, #40] @ 2cf45c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82996,21 +82996,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2cf4e8 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 90d894 │ │ │ │ + bl 90d8b4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83028,15 +83028,15 @@ │ │ │ │ │ │ │ │ 002cf4fc : │ │ │ │ ldr r3, [pc, #192] @ 2cf5c4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2cf5c8 │ │ │ │ mov r1, r0 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2cf5cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -83085,15 +83085,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2cf62c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -83147,15 +83147,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2cf76c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2cf770 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83194,17 +83194,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2cf77c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x0113dcf4 │ │ │ │ - adceq r9, r2, ip, ror #15 │ │ │ │ - adceq r9, r2, r8, ror #14 │ │ │ │ - umulleq r6, lr, r0, r3 │ │ │ │ + adceq r9, r2, ip, lsl #16 │ │ │ │ + adceq r9, r2, r8, lsl #15 │ │ │ │ + @ instruction: 0x008e63b0 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002cf780 : │ │ │ │ b 2d137c │ │ │ │ │ │ │ │ 002cf784 : │ │ │ │ ldr r3, [pc, #52] @ 2cf7c0 │ │ │ │ @@ -83217,33 +83217,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2cf7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r4, r9, r8, lsr r1 │ │ │ │ + addseq r4, r9, r8, asr r1 │ │ │ │ │ │ │ │ 002cf7cc : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2cf7f8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b b51ad8 │ │ │ │ + b b51af8 │ │ │ │ │ │ │ │ 002cf800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2cf964 │ │ │ │ @@ -83252,19 +83252,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2cf96c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cf938 │ │ │ │ - bl 93ae00 │ │ │ │ + bl 93ae20 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 27f088 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83331,27 +83331,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ - adceq r9, r2, r0, lsl #11 │ │ │ │ - @ instruction: 0x008e61b8 │ │ │ │ - addeq r6, lr, r4, lsr #3 │ │ │ │ + adceq r9, r2, r0, lsr #11 │ │ │ │ + ldrdeq r6, [lr], r8 │ │ │ │ + addeq r6, lr, r4, asr #3 │ │ │ │ │ │ │ │ 002cf980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2cfa3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfa14 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -83363,15 +83363,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2cfa40 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 8f4cf8 │ │ │ │ + bl 8f4d18 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83385,49 +83385,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r3, ip, lsl #20 │ │ │ │ tsteq r3, ip, asr #19 │ │ │ │ - adceq r9, r2, r4, lsr #9 │ │ │ │ - ldrdeq r6, [lr], ip │ │ │ │ - addeq r6, lr, r8, asr #1 │ │ │ │ + adceq r9, r2, r4, asr #9 │ │ │ │ + strdeq r6, [lr], ip │ │ │ │ + addeq r6, lr, r8, ror #1 │ │ │ │ │ │ │ │ 002cfa50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2cfab8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfa90 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93af28 │ │ │ │ + b 93af48 │ │ │ │ ldr r3, [pc, #36] @ 2cfabc │ │ │ │ ldr ip, [pc, #36] @ 2cfac0 │ │ │ │ ldr r1, [pc, #36] @ 2cfac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r3, ip, lsr r9 │ │ │ │ - adceq r9, r2, r8, lsr #8 │ │ │ │ - addeq r6, lr, r0, rrx │ │ │ │ - addeq r6, lr, ip, asr #32 │ │ │ │ + adceq r9, r2, r8, asr #8 │ │ │ │ + addeq r6, lr, r0, lsl #1 │ │ │ │ + addeq r6, lr, ip, rrx │ │ │ │ │ │ │ │ 002cfac8 : │ │ │ │ b 2d1394 │ │ │ │ │ │ │ │ 002cfacc : │ │ │ │ b 2d1474 │ │ │ │ │ │ │ │ @@ -83460,17 +83460,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfb5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - umlaleq r9, r2, r4, r3 │ │ │ │ - ldrdeq r5, [lr], r8 │ │ │ │ - @ instruction: 0x008e5fb4 │ │ │ │ + @ instruction: 0x00a293b4 │ │ │ │ + strdeq r5, [lr], r8 │ │ │ │ + ldrdeq r5, [lr], r4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfb60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83511,17 +83511,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq r9, [r2], r0 @ │ │ │ │ - addeq r5, lr, r4, lsl pc │ │ │ │ - strdeq r5, [lr], r0 │ │ │ │ + strdeq r9, [r2], r0 @ │ │ │ │ + addeq r5, lr, r4, lsr pc │ │ │ │ + addeq r5, lr, r0, lsl pc │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfc24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83552,17 +83552,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r9, r2, r4, lsr r2 │ │ │ │ - addeq r5, lr, r8, ror lr │ │ │ │ - addeq r5, lr, r4, asr lr │ │ │ │ + adceq r9, r2, r4, asr r2 │ │ │ │ + umulleq r5, lr, r8, lr │ │ │ │ + addeq r5, lr, r4, ror lr │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfcc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83596,17 +83596,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfd64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r9, r2, ip, lsl #3 │ │ │ │ - ldrdeq r5, [lr], r0 │ │ │ │ - addeq r5, lr, ip, lsr #27 │ │ │ │ + adceq r9, r2, ip, lsr #3 │ │ │ │ + strdeq r5, [lr], r0 │ │ │ │ + addeq r5, lr, ip, asr #27 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83663,17 +83663,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfe68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r9, r2, r8, lsl #1 │ │ │ │ - addeq r5, lr, ip, asr #25 │ │ │ │ - addeq r5, lr, r8, lsr #25 │ │ │ │ + adceq r9, r2, r8, lsr #1 │ │ │ │ + addeq r5, lr, ip, ror #25 │ │ │ │ + addeq r5, lr, r8, asr #25 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -83687,32 +83687,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2cfebc │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, ror #30 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r4, lr, ip, lsr r2 │ │ │ │ + addeq r4, lr, ip, asr r2 │ │ │ │ ldr r3, [pc, #20] @ 2cfedc │ │ │ │ ldr r1, [pc, #20] @ 2cfee0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 28ae4c │ │ │ │ @ instruction: 0x012256b0 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 90cf48 │ │ │ │ + b 90cf68 │ │ │ │ ldr r1, [pc, #8] @ 2cff00 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6bf28 │ │ │ │ - strdeq r4, [lr], r0 │ │ │ │ + b b6bf48 │ │ │ │ + addeq r4, lr, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2cff80 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83795,15 +83795,15 @@ │ │ │ │ beq 2d00d0 │ │ │ │ ldr r9, [pc, #256] @ 2d015c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ bl 28ae90 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -83818,23 +83818,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2d00a0 │ │ │ │ ldr r3, [pc, #160] @ 2d0160 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 90b784 │ │ │ │ + bl 90b7a4 │ │ │ │ bl 28b0d0 │ │ │ │ ldr r0, [pc, #140] @ 2d0164 │ │ │ │ ldr r1, [pc, #140] @ 2d0168 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2d016c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2cff04 │ │ │ │ ldr r3, [pc, #104] @ 2d0170 │ │ │ │ ldr ip, [pc, #104] @ 2d0174 │ │ │ │ @@ -83851,29 +83851,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r5, lr, r0, ror fp │ │ │ │ + umulleq r5, lr, r0, fp │ │ │ │ @ instruction: 0x012255b0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x01225538 │ │ │ │ - ldrdeq r5, [lr], r8 │ │ │ │ + strdeq r5, [lr], r8 │ │ │ │ @ instruction: 0x012254b8 │ │ │ │ @ instruction: 0x012254a0 │ │ │ │ - addeq r5, lr, r4, asr sl │ │ │ │ + addeq r5, lr, r4, ror sl │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - adceq r8, r2, ip, asr #28 │ │ │ │ - adceq r2, r0, ip, ror #19 │ │ │ │ + adceq r8, r2, ip, ror #28 │ │ │ │ + adceq r2, r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r8, r2, r4, lsr #28 │ │ │ │ - strdeq r5, [lr], ip │ │ │ │ - addeq r3, lr, r8, asr #31 │ │ │ │ + adceq r8, r2, r4, asr #28 │ │ │ │ + addeq r5, lr, ip, lsl sl │ │ │ │ + addeq r3, lr, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d01e0 │ │ │ │ @@ -84085,15 +84085,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2d055c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -84114,15 +84114,15 @@ │ │ │ │ b 2d0464 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl sl │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01225168 │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ + strdeq r3, [lr], r4 │ │ │ │ @ instruction: 0x01138998 │ │ │ │ @ instruction: 0x012250ec │ │ │ │ smlawbeq r2, ip, r0, r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002d0564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -84188,15 +84188,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0654 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6bf28 │ │ │ │ + b b6bf48 │ │ │ │ ldr r3, [pc, #84] @ 2d06b0 │ │ │ │ ldr ip, [pc, #84] @ 2d06b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2d06b8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -84210,22 +84210,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsl r8 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224f6c │ │ │ │ - addeq r5, lr, r4, lsr #10 │ │ │ │ + addeq r5, lr, r4, asr #10 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - strdeq r8, [r2], r8 @ │ │ │ │ - umlaleq r2, r0, r8, r4 │ │ │ │ + adceq r8, r2, r8, lsl r9 │ │ │ │ + @ instruction: 0x00a024b8 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - ldrdeq r8, [r2], r0 @ │ │ │ │ - addeq r5, lr, ip, lsr #9 │ │ │ │ - addeq r3, lr, r8, ror sl │ │ │ │ + strdeq r8, [r2], r0 @ │ │ │ │ + addeq r5, lr, ip, asr #9 │ │ │ │ + umulleq r3, lr, r8, sl │ │ │ │ │ │ │ │ 002d06c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -84269,15 +84269,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 27c958 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ ldr r2, [pc, #88] @ 2d07f0 │ │ │ │ ldr r3, [pc, #60] @ 2d07d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84292,15 +84292,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011386f4 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224e44 │ │ │ │ - strdeq r5, [lr], ip │ │ │ │ + addeq r5, lr, ip, lsl r4 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ tsteq r3, ip, ror #12 │ │ │ │ │ │ │ │ 002d07f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -84350,16 +84350,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d08d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r8, r2, r8, lsr #13 │ │ │ │ - addeq r5, lr, r0, lsl #5 │ │ │ │ + adceq r8, r2, r8, asr #13 │ │ │ │ + addeq r5, lr, r0, lsr #5 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002d08d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84398,17 +84398,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d098c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r4, r4, lsl #15 │ │ │ │ - strdeq r8, [r2], r0 @ │ │ │ │ - addeq r5, lr, r8, asr #3 │ │ │ │ - ldrdeq r5, [lr], r4 │ │ │ │ + adceq r8, r2, r0, lsl r6 │ │ │ │ + addeq r5, lr, r8, ror #3 │ │ │ │ + strdeq r5, [lr], r4 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002d0990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -84456,17 +84456,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011486b4 │ │ │ │ - adceq r8, r2, r0, lsl r5 │ │ │ │ - addeq r5, lr, r8, ror #1 │ │ │ │ - strdeq r5, [lr], r4 │ │ │ │ + adceq r8, r2, r0, lsr r5 │ │ │ │ + addeq r5, lr, r8, lsl #2 │ │ │ │ + addeq r5, lr, r4, lsl r1 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002d0a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84521,17 +84521,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0b68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011485d0 │ │ │ │ - adceq r8, r2, r4, lsl r4 │ │ │ │ - addeq r4, lr, ip, ror #31 │ │ │ │ - strdeq r4, [lr], r8 │ │ │ │ + adceq r8, r2, r4, lsr r4 │ │ │ │ + addeq r5, lr, ip │ │ │ │ + addeq r5, lr, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002d0b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84773,17 +84773,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2d0f70 │ │ │ │ ldr r1, [pc, #128] @ 2d0f74 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7ec28 │ │ │ │ + bl b7ec48 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e270 │ │ │ │ + bl b7e290 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -84860,16 +84860,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r7, r2, r8, lsl pc │ │ │ │ - strdeq r4, [lr], r0 │ │ │ │ + adceq r7, r2, r8, lsr pc │ │ │ │ + addeq r4, lr, r0, lsl fp │ │ │ │ │ │ │ │ 002d1060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -84940,16 +84940,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2d1198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq r7, r2, r0, ror #27 │ │ │ │ - @ instruction: 0x008e49b4 │ │ │ │ + adceq r7, r2, r0, lsl #28 │ │ │ │ + ldrdeq r4, [lr], r4 @ │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002d119c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85016,31 +85016,31 @@ │ │ │ │ bne 2d1284 │ │ │ │ ldr r0, [pc, #76] @ 2d12ec │ │ │ │ ldr r1, [pc, #76] @ 2d12f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ ldr r3, [pc, #56] @ 2d12f4 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 90b784 │ │ │ │ + bl 90b7a4 │ │ │ │ bl 28b0d0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2d0230 │ │ │ │ tsteq r3, r4, lsl #24 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224364 │ │ │ │ - addeq r4, lr, r4, lsl r9 │ │ │ │ + addeq r4, lr, r4, lsr r9 │ │ │ │ muleq r0, lr, r2 │ │ │ │ muleq r0, ip, ip │ │ │ │ ldrdeq r4, [r2, -r8]! │ │ │ │ - umulleq r4, lr, r0, r8 │ │ │ │ + @ instruction: 0x008e48b0 │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ │ │ │ │ 002d12f8 : │ │ │ │ ldr r3, [pc, #40] @ 2d1328 │ │ │ │ ldr r2, [pc, #40] @ 2d132c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -85051,34 +85051,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2d1338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ tsteq r3, r4, lsl #22 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224264 │ │ │ │ - addeq r4, lr, r8, lsl r8 │ │ │ │ + addeq r4, lr, r8, lsr r8 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002d133c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1354 │ │ │ │ ldr r0, [pc, #36] @ 2d1370 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6bc40 │ │ │ │ + b b6bc60 │ │ │ │ ldr r0, [pc, #24] @ 2d1374 │ │ │ │ ldr r1, [pc, #24] @ 2d1378 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6bf28 │ │ │ │ + b b6bf48 │ │ │ │ @ instruction: 0x01224230 │ │ │ │ @ instruction: 0x0122421c │ │ │ │ - ldrdeq r4, [lr], r4 @ │ │ │ │ + strdeq r4, [lr], r4 @ │ │ │ │ │ │ │ │ 002d137c : │ │ │ │ ldr r3, [pc, #12] @ 2d1390 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -85121,28 +85121,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2d146c │ │ │ │ ldr r2, [pc, #72] @ 2d1470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x012241b8 │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r4, lr, ip, lsr r7 │ │ │ │ + addeq r4, lr, ip, asr r7 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - addeq r4, lr, r0, lsr #14 │ │ │ │ + addeq r4, lr, r0, asr #14 │ │ │ │ @ instruction: 0x01224154 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d1474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85172,27 +85172,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2d1528 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2d152c │ │ │ │ - bl b6bf28 │ │ │ │ + bl b6bf48 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 27c97c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ ldrdeq r4, [r2, -r4]! @ │ │ │ │ - addeq r4, lr, r8, lsl #13 │ │ │ │ + addeq r4, lr, r8, lsr #13 │ │ │ │ strheq r4, [r2, -r0]! │ │ │ │ - addeq r4, lr, r4, asr #12 │ │ │ │ + addeq r4, lr, r4, ror #12 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002d1530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85234,17 +85234,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011378bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umlaleq r7, r2, ip, sl │ │ │ │ - addeq r4, lr, r4, asr #11 │ │ │ │ - ldrdeq r4, [lr], r8 │ │ │ │ + @ instruction: 0x00a27abc │ │ │ │ + addeq r4, lr, r4, ror #11 │ │ │ │ + strdeq r4, [lr], r8 │ │ │ │ │ │ │ │ 002d15f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2d16a4 │ │ │ │ @@ -85285,17 +85285,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011377f8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r7, [r2], r8 @ │ │ │ │ - addeq r4, lr, r0, lsl #10 │ │ │ │ - addeq r4, lr, r4, lsl r5 │ │ │ │ + strdeq r7, [r2], r8 @ │ │ │ │ + addeq r4, lr, r0, lsr #10 │ │ │ │ + addeq r4, lr, r4, lsr r5 │ │ │ │ │ │ │ │ 002d16b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2d178c │ │ │ │ @@ -85306,33 +85306,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #148] @ 2d1798 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c9f0 │ │ │ │ + bl b5ca10 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4acc │ │ │ │ + bl ba4aec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1744 │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ ldr r2, [pc, #80] @ 2d179c │ │ │ │ ldr r3, [pc, #64] @ 2d1790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85345,16 +85345,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, fp, r4, lsl #7 │ │ │ │ - umulleq r4, lr, r8, r1 │ │ │ │ + addseq lr, fp, r4, lsr #7 │ │ │ │ + @ instruction: 0x008e41b8 │ │ │ │ @ instruction: 0x011376b8 │ │ │ │ │ │ │ │ 002d17a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85367,21 +85367,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2d18bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d18a4 │ │ │ │ mov r1, sp │ │ │ │ - bl ba4958 │ │ │ │ + bl ba4978 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d189c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d1850 │ │ │ │ ldr r6, [pc, #160] @ 2d18c0 │ │ │ │ @@ -85390,20 +85390,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1824 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2aabc │ │ │ │ + bl b2aadc │ │ │ │ ldr r2, [pc, #100] @ 2d18c4 │ │ │ │ ldr r3, [pc, #84] @ 2d18b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85413,26 +85413,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ b 2d1858 │ │ │ │ ldr r0, [pc, #28] @ 2d18c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d17f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq lr, fp, r4, r2 │ │ │ │ - addeq r4, lr, ip, lsr #7 │ │ │ │ + @ instruction: 0x009be2b4 │ │ │ │ + addeq r4, lr, ip, asr #7 │ │ │ │ tsteq r3, r4, lsr #11 │ │ │ │ - addseq lr, sp, r4, lsr #12 │ │ │ │ + addseq lr, sp, r4, asr #12 │ │ │ │ │ │ │ │ 002d18cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85446,15 +85446,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e224 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b99010 │ │ │ │ + bl b99030 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2d1968 │ │ │ │ ldr r2, [pc, #172] @ 2d19d8 │ │ │ │ ldr r3, [pc, #164] @ 2d19d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -85479,31 +85479,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cc1c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3f38 │ │ │ │ + bl ba3f58 │ │ │ │ b 2d19b0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b98f08 │ │ │ │ + bl b98f28 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3f88 │ │ │ │ + bl ba3fa8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d19a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ b 2d1924 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011374d8 │ │ │ │ - addeq r4, lr, r8, ror #4 │ │ │ │ + addeq r4, lr, r8, lsl #5 │ │ │ │ │ │ │ │ 002d19e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85517,15 +85517,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e224 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b99010 │ │ │ │ + bl b99030 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2d1a84 │ │ │ │ cmp r5, #3 │ │ │ │ beq 2d1ae8 │ │ │ │ ldr r2, [pc, #256] @ 2d1b48 │ │ │ │ ldr r3, [pc, #248] @ 2d1b44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85552,31 +85552,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cc1c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3f38 │ │ │ │ + bl ba3f58 │ │ │ │ b 2d1acc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b98f08 │ │ │ │ + bl b98f28 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba3f88 │ │ │ │ + bl ba3fa8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1ac0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ b 2d1a40 │ │ │ │ ldr r2, [pc, #96] @ 2d1b50 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl b98fb0 │ │ │ │ + bl b98fd0 │ │ │ │ ldr r2, [pc, #80] @ 2d1b54 │ │ │ │ ldr r3, [pc, #60] @ 2d1b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85584,58 +85584,58 @@ │ │ │ │ bne 2d1b3c │ │ │ │ ldr r2, [pc, #48] @ 2d1b58 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b98fb0 │ │ │ │ + b b98fd0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011373bc │ │ │ │ - addeq r4, lr, r8, asr #2 │ │ │ │ - addseq r4, fp, r4, lsl #6 │ │ │ │ + addeq r4, lr, r8, ror #2 │ │ │ │ + addseq r4, fp, r4, lsr #6 │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ - addseq r9, r6, r8, ror #31 │ │ │ │ + addseq sl, r6, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 27f088 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933804 │ │ │ │ + bl 933824 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2d1c44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #152] @ 2d1c50 │ │ │ │ ldr r1, [pc, #152] @ 2d1c54 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #124] @ 2d1c58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930cbc │ │ │ │ ldr r1, [pc, #108] @ 2d1c5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dcfc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -85654,29 +85654,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27c97c │ │ │ │ ldr r8, [pc, #20] @ 2d1c60 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d1ba8 │ │ │ │ - addseq ip, fp, r4, ror r6 │ │ │ │ - addeq r4, lr, r0, lsr #32 │ │ │ │ + umullseq ip, fp, r4, r6 │ │ │ │ + addeq r4, lr, r0, asr #32 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq ip, fp, r4, ror #11 │ │ │ │ + addseq ip, fp, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27e620 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85711,21 +85711,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2d1e08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d1de8 │ │ │ │ mov r1, sp │ │ │ │ - bl a978c4 │ │ │ │ + bl a978e4 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2d1da4 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #164] @ 2d1e0c │ │ │ │ @@ -85750,34 +85750,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2d1e10 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1db8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b179b8 │ │ │ │ + bl b179d8 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2d1d58 │ │ │ │ ldr r1, [pc, #36] @ 2d1e14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 2d1d60 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r7, r8, asr r2 │ │ │ │ + addseq fp, r7, r8, ror r2 │ │ │ │ @ instruction: 0x0113709c │ │ │ │ - addeq r3, lr, r0, lsr lr │ │ │ │ - addeq r3, lr, r0, lsl #28 │ │ │ │ + addeq r3, lr, r0, asr lr │ │ │ │ + addeq r3, lr, r0, lsr #28 │ │ │ │ │ │ │ │ 002d1e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2d1f98 │ │ │ │ @@ -85790,44 +85790,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cce8 │ │ │ │ + bl b5cd08 │ │ │ │ ldr r1, [pc, #312] @ 2d1fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #296] @ 2d1fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #280] @ 2d1fac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2d1f28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934f58 │ │ │ │ + bl 934f78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1f5c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9335f0 │ │ │ │ + bl 933610 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #196] @ 2d1fb0 │ │ │ │ ldr r3, [pc, #172] @ 2d1f9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85842,50 +85842,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl b5e4e4 │ │ │ │ + bl b5e504 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d1edc │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl a97a70 │ │ │ │ + bl a97a90 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d1edc │ │ │ │ ldr r2, [pc, #80] @ 2d1fb4 │ │ │ │ ldr r3, [pc, #80] @ 2d1fb8 │ │ │ │ ldr r1, [pc, #80] @ 2d1fbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl b73900 │ │ │ │ + bl b73920 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d1edc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136fd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, lr, ip, lsr #27 │ │ │ │ - addseq fp, r7, ip, lsl #2 │ │ │ │ - addseq r4, fp, r0, lsl #27 │ │ │ │ - @ instruction: 0x009924f0 │ │ │ │ + addeq r3, lr, ip, asr #27 │ │ │ │ + addseq fp, r7, ip, lsr #2 │ │ │ │ + addseq r4, fp, r0, lsr #27 │ │ │ │ + addseq r2, r9, r0, lsl r5 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ - addseq sl, r8, r8, ror #27 │ │ │ │ - adceq r7, r2, ip, asr #2 │ │ │ │ - addeq r3, lr, ip, lsl #25 │ │ │ │ + addseq sl, r8, r8, lsl #28 │ │ │ │ + adceq r7, r2, ip, ror #2 │ │ │ │ + addeq r3, lr, ip, lsr #25 │ │ │ │ │ │ │ │ 002d1fc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2d211c │ │ │ │ @@ -85897,26 +85897,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #280] @ 2d2128 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a97b1c │ │ │ │ + bl a97b3c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d20c4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2068 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -85943,24 +85943,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e82c │ │ │ │ + bl b5e84c │ │ │ │ b 2d2068 │ │ │ │ mov r1, #1 │ │ │ │ - bl b5e7bc │ │ │ │ + bl b5e7dc │ │ │ │ ldr r1, [pc, #92] @ 2d2130 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ca54 │ │ │ │ b 2d2044 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2d2134 │ │ │ │ ldr r1, [pc, #52] @ 2d2138 │ │ │ │ @@ -85969,21 +85969,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r3, ip, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r7, r8, lsl #31 │ │ │ │ - @ instruction: 0x009b4bf0 │ │ │ │ + addseq sl, r7, r8, lsr #31 │ │ │ │ + addseq r4, fp, r0, lsl ip │ │ │ │ tsteq r3, r8, lsl #27 │ │ │ │ - umullseq r6, r6, r8, r6 @ │ │ │ │ - adceq r6, r2, r4, asr #31 │ │ │ │ - addeq r3, lr, r8, lsl #22 │ │ │ │ - addeq r3, lr, r0, lsr #22 │ │ │ │ + @ instruction: 0x009666b8 │ │ │ │ + adceq r6, r2, r4, ror #31 │ │ │ │ + addeq r3, lr, r8, lsr #22 │ │ │ │ + addeq r3, lr, r0, asr #22 │ │ │ │ │ │ │ │ 002d2140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85995,21 +85995,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2d224c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d2204 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 934f58 │ │ │ │ + bl 934f78 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2d2228 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2210 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -86027,36 +86027,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ mov r1, r0 │ │ │ │ b 2d21b4 │ │ │ │ ldr r1, [pc, #60] @ 2d2254 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 2d21c0 │ │ │ │ ldr r1, [pc, #40] @ 2d2258 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 2d21c0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r7, r0, lsl #28 │ │ │ │ + addseq sl, r7, r0, lsr #28 │ │ │ │ tsteq r3, ip, lsr ip │ │ │ │ - addeq r3, lr, r4, asr sl │ │ │ │ - addeq r3, lr, r8, lsl sl │ │ │ │ + addeq r3, lr, r4, ror sl │ │ │ │ + addeq r3, lr, r8, lsr sl │ │ │ │ │ │ │ │ 002d225c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2d2308 │ │ │ │ @@ -86068,19 +86068,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d2310 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 936d6c │ │ │ │ + bl 936d8c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #76] @ 2d2314 │ │ │ │ ldr r3, [pc, #64] @ 2d230c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86096,15 +86096,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, lr, r0, lsl #13 │ │ │ │ + addeq pc, lr, r0, lsr #13 │ │ │ │ tsteq r3, ip, lsr fp │ │ │ │ │ │ │ │ 002d2318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86117,19 +86117,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d23cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 936ebc │ │ │ │ + bl 936edc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #76] @ 2d23d0 │ │ │ │ ldr r3, [pc, #64] @ 2d23c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86145,15 +86145,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, r3, r4, asr #27 │ │ │ │ + addseq r4, r3, r4, ror #27 │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ │ │ │ │ 002d23d4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -86165,43 +86165,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e224 │ │ │ │ ldr r8, [pc, #120] @ 2d2484 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b99010 │ │ │ │ + bl b99030 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930cb4 │ │ │ │ + bl 930cd4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2478 │ │ │ │ mov r4, r9 │ │ │ │ b 2d2440 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2478 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930880 │ │ │ │ + bl 9308a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d2434 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b98fb0 │ │ │ │ + bl b98fd0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d2440 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27df24 │ │ │ │ - addeq r3, lr, r8, lsl #17 │ │ │ │ + addeq r3, lr, r8, lsr #17 │ │ │ │ │ │ │ │ 002d2488 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -86210,19 +86210,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e224 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b99010 │ │ │ │ + bl b99030 │ │ │ │ ldr r0, [pc, #112] @ 2d253c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a978c4 │ │ │ │ + bl a978e4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2530 │ │ │ │ ldr r8, [pc, #92] @ 2d2540 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d24f8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -86234,26 +86234,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 27cf70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d24ec │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b98fb0 │ │ │ │ + bl b98fd0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d24f8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b179b8 │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ - addeq r3, lr, r8, asr #15 │ │ │ │ + b b179d8 │ │ │ │ + strdeq r3, [lr], r4 │ │ │ │ + addeq r3, lr, r8, ror #15 │ │ │ │ ldr r0, [pc, #4] @ 2d2550 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq r0, r1, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2d25f0 │ │ │ │ ldr r2, [pc, #132] @ 2d25f4 │ │ │ │ @@ -86261,44 +86261,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #100] @ 2d25fc │ │ │ │ ldr r1, [pc, #100] @ 2d2600 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #68] @ 2d2604 │ │ │ │ ldr r3, [pc, #68] @ 2d2608 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r2, r4, ror fp │ │ │ │ - addeq r3, lr, r8, lsr r7 │ │ │ │ - addeq r3, lr, r0, lsl r7 │ │ │ │ - addeq r3, lr, ip, lsr r7 │ │ │ │ - addeq r3, lr, r4, asr r7 │ │ │ │ + umlaleq r6, r2, r4, fp │ │ │ │ + addeq r3, lr, r8, asr r7 │ │ │ │ + addeq r3, lr, r0, lsr r7 │ │ │ │ + addeq r3, lr, ip, asr r7 │ │ │ │ + addeq r3, lr, r4, ror r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2d26a0 │ │ │ │ @@ -86308,15 +86308,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2d26a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2678 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -86328,21 +86328,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2d26b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2d2658 │ │ │ │ - adceq r6, r2, r4, asr #21 │ │ │ │ + adceq r6, r2, r4, ror #21 │ │ │ │ + strdeq r3, [lr], r0 │ │ │ │ + addeq r3, lr, r8, lsl #14 │ │ │ │ + strdeq r3, [lr], r0 │ │ │ │ ldrdeq r3, [lr], r0 │ │ │ │ - addeq r3, lr, r8, ror #13 │ │ │ │ - ldrdeq r3, [lr], r0 │ │ │ │ - @ instruction: 0x008e36b0 │ │ │ │ │ │ │ │ 002d26b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2d2a88 │ │ │ │ @@ -86359,15 +86359,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr fp, [pc, #900] @ 2d2a9c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2d2aa0 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -86468,27 +86468,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2d2ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d27c4 │ │ │ │ bl 27df78 │ │ │ │ ldr r3, [pc, #436] @ 2d2ab8 │ │ │ │ ldr ip, [pc, #436] @ 2d2abc │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2d2ac0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -86496,15 +86496,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2d2804 │ │ │ │ ldr r3, [pc, #380] @ 2d2ac4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -86521,22 +86521,22 @@ │ │ │ │ beq 2d2a58 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d2ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2740 │ │ │ │ ldr r3, [pc, #264] @ 2d2acc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d27fc │ │ │ │ @@ -86555,63 +86555,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d2ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d27fc │ │ │ │ ldr r0, [pc, #140] @ 2d2ad4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d27c4 │ │ │ │ ldr r0, [pc, #120] @ 2d2ad8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2740 │ │ │ │ ldr r0, [pc, #100] @ 2d2adc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d27fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r6, r2, ip, lsl sl │ │ │ │ + adceq r6, r2, ip, lsr sl │ │ │ │ tsteq r3, r4, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, lr, r0, lsl r6 │ │ │ │ - addeq r3, lr, r4, lsr r6 │ │ │ │ + addeq r3, lr, r0, lsr r6 │ │ │ │ + addeq r3, lr, r4, asr r6 │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011365f8 │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, lr, ip, lsl r5 │ │ │ │ - ldrdeq r6, [r2], r8 @ │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ - addeq r3, lr, ip, lsl r4 │ │ │ │ + addeq r3, lr, ip, lsr r5 │ │ │ │ + strdeq r6, [r2], r8 @ │ │ │ │ + strdeq r3, [lr], r4 │ │ │ │ + addeq r3, lr, ip, lsr r4 │ │ │ │ @ instruction: 0x000071b0 │ │ │ │ - addeq r3, lr, r4, asr #7 │ │ │ │ + addeq r3, lr, r4, ror #7 │ │ │ │ andeq r4, r0, ip, lsr r3 │ │ │ │ - addeq r3, lr, r0, ror r4 │ │ │ │ - addeq r3, lr, r4, lsl r4 │ │ │ │ - addeq r3, lr, r0, asr r3 │ │ │ │ - addeq r3, lr, r4, ror #8 │ │ │ │ + umulleq r3, lr, r0, r4 │ │ │ │ + addeq r3, lr, r4, lsr r4 │ │ │ │ + addeq r3, lr, r0, ror r3 │ │ │ │ + addeq r3, lr, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2d2b30 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2d2b34 │ │ │ │ @@ -86619,28 +86619,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d26b4 │ │ │ │ - adceq r6, r2, r8, ror #11 │ │ │ │ - strdeq r3, [lr], ip │ │ │ │ - addeq r3, lr, r0, lsr #8 │ │ │ │ + adceq r6, r2, r8, lsl #12 │ │ │ │ + addeq r3, lr, ip, lsl r4 │ │ │ │ + addeq r3, lr, r0, asr #8 │ │ │ │ │ │ │ │ 002d2b3c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2d2b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75f40 │ │ │ │ + b b75f60 │ │ │ │ @ instruction: 0x01222abc │ │ │ │ │ │ │ │ 002d2b50 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2d2b90 │ │ │ │ ldr r3, [pc, #68] @ 2d2ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86721,23 +86721,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d2e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d2cdc │ │ │ │ ldr r3, [pc, #312] @ 2d2e04 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2d2c │ │ │ │ mov r4, #1 │ │ │ │ @@ -86779,55 +86779,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2d2e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d2cd8 │ │ │ │ ldr r0, [pc, #96] @ 2d2e20 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d2cd8 │ │ │ │ ldr r0, [pc, #72] @ 2d2e24 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d2cdc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsr #4 │ │ │ │ @ instruction: 0x01222a0c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, lr, r8, asr #5 │ │ │ │ + addeq r3, lr, r8, ror #5 │ │ │ │ tsteq r3, r0, lsr #2 │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ - strdeq r3, [lr], r8 │ │ │ │ - ldrdeq r3, [lr], ip │ │ │ │ + strdeq r3, [lr], r4 │ │ │ │ + addeq r3, lr, r8, lsl r2 │ │ │ │ + strdeq r3, [lr], ip │ │ │ │ │ │ │ │ 002d2e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -86851,15 +86851,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2f4c │ │ │ │ ldr r5, [pc, #292] @ 2d2fb8 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl b75fac │ │ │ │ + bl b75fcc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2d2f08 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -86925,20 +86925,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01135fbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0122276c │ │ │ │ @ instruction: 0x0122270c │ │ │ │ @ instruction: 0x01135ef4 │ │ │ │ - adceq r6, r2, r4, lsr #4 │ │ │ │ - ldrdeq r2, [lr], r0 │ │ │ │ - addeq r3, lr, r0, lsr #1 │ │ │ │ - strdeq r6, [r2], ip @ │ │ │ │ - addeq r2, lr, r8, lsr #31 │ │ │ │ - addeq r3, lr, r4, asr #32 │ │ │ │ + adceq r6, r2, r4, asr #4 │ │ │ │ + strdeq r2, [lr], r0 │ │ │ │ + addeq r3, lr, r0, asr #1 │ │ │ │ + adceq r6, r2, ip, lsl r2 │ │ │ │ + addeq r2, lr, r8, asr #31 │ │ │ │ + addeq r3, lr, r4, rrx │ │ │ │ │ │ │ │ 002d2fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -87006,15 +87006,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2d30fc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2d30cc │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b75f70 │ │ │ │ + b b75f90 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -87137,17 +87137,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d32e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r2], r0 @ │ │ │ │ - addeq r2, lr, ip, ror ip │ │ │ │ - addeq r2, lr, r0, ror sp │ │ │ │ + strdeq r5, [r2], r0 @ │ │ │ │ + umulleq r2, lr, ip, ip │ │ │ │ + umulleq r2, lr, r0, sp │ │ │ │ │ │ │ │ 002d32e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2d3464 │ │ │ │ @@ -87185,15 +87185,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2d3480 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl b75fac │ │ │ │ + bl b75fcc │ │ │ │ ldr r2, [pc, #228] @ 2d3484 │ │ │ │ ldr r3, [pc, #196] @ 2d3468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -87224,41 +87224,41 @@ │ │ │ │ beq 2d3450 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2d3494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d3340 │ │ │ │ ldr r0, [pc, #64] @ 2d3498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d3340 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01135af0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x012222b8 │ │ │ │ @ instruction: 0x012222b0 │ │ │ │ @ instruction: 0x01222298 │ │ │ │ smlawbeq r2, r0, r2, r2 │ │ │ │ tsteq r3, r4, ror #20 │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, r0, lsl ip │ │ │ │ - addeq r2, lr, r8, lsr #24 │ │ │ │ + addeq r2, lr, r0, lsr ip │ │ │ │ + addeq r2, lr, r8, asr #24 │ │ │ │ │ │ │ │ 002d349c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -87306,20 +87306,20 @@ │ │ │ │ bl 27f484 │ │ │ │ mov r2, #1 │ │ │ │ b 2d350c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2d3574 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq pc, r0, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2d3588 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq pc, r0, r0, asr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2d3624 │ │ │ │ ldr r3, [pc, #128] @ 2d3628 │ │ │ │ @@ -87330,45 +87330,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933ee4 │ │ │ │ + bl 933f04 │ │ │ │ ldr r3, [pc, #84] @ 2d3630 │ │ │ │ ldr r2, [pc, #84] @ 2d3634 │ │ │ │ ldr r1, [pc, #84] @ 2d3638 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addseq pc, r0, r4, lsr #11 │ │ │ │ + addseq pc, r0, r4, asr #11 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x008e2ab0 │ │ │ │ - addseq r7, r2, r8, asr #20 │ │ │ │ + ldrdeq r2, [lr], r0 │ │ │ │ + addseq r7, r2, r8, ror #20 │ │ │ │ ldr r0, [pc, #4] @ 2d3648 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b746b0 │ │ │ │ - addeq r2, lr, r0, ror #20 │ │ │ │ + b b746d0 │ │ │ │ + addeq r2, lr, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -87456,39 +87456,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d3824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d3734 │ │ │ │ ldr r0, [pc, #52] @ 2d3828 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d3734 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, ip, ror #17 │ │ │ │ - addeq r2, lr, r8, lsl #18 │ │ │ │ + addeq r2, lr, ip, lsl #18 │ │ │ │ + addeq r2, lr, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2d3a08 │ │ │ │ ldr r2, [pc, #452] @ 2d3a0c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -87533,18 +87533,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d38b8 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2d394c │ │ │ │ mov r0, #0 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #272] @ 2d3a18 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldr r2, [pc, #264] @ 2d3a1c │ │ │ │ ldr r3, [pc, #244] @ 2d3a0c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -87552,15 +87552,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d3a04 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldr r3, [pc, #204] @ 2d3a20 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d38f8 │ │ │ │ @@ -87582,44 +87582,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d3a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d38f8 │ │ │ │ ldr r7, [pc, #40] @ 2d3a14 │ │ │ │ mov r4, #0 │ │ │ │ b 2d38e8 │ │ │ │ ldr r0, [pc, #60] @ 2d3a34 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d38f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011355bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01135598 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x011354f0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r4, ror #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, r4, asr #14 │ │ │ │ - addeq r2, lr, r4, asr r7 │ │ │ │ + addeq r2, lr, r4, ror #14 │ │ │ │ + addeq r2, lr, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -87645,15 +87645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d3a90 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87668,27 +87668,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2d3b50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #32] @ 2d3b50 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2d3c18 │ │ │ │ @@ -87696,75 +87696,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2d3c20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d3ba8 │ │ │ │ bl 2d36e4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2d3bcc │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2d3bf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27cebc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r5, r2, r4, ror #12 │ │ │ │ - strdeq r2, [lr], r0 │ │ │ │ - addeq r2, lr, r4, lsl #12 │ │ │ │ + adceq r5, r2, r4, lsl #13 │ │ │ │ + addeq r2, lr, r0, lsl r6 │ │ │ │ + addeq r2, lr, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2d3e90 │ │ │ │ ldr r2, [pc, #596] @ 2d3e94 │ │ │ │ ldr r1, [pc, #596] @ 2d3e98 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #568] @ 2d3e9c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d3e28 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b8a040 │ │ │ │ + bl b8a060 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr ip, [pc, #520] @ 2d3ea0 │ │ │ │ ldr r6, [pc, #520] @ 2d3ea4 │ │ │ │ @@ -87772,48 +87772,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2d3ea8 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3dec │ │ │ │ ldr r7, [pc, #472] @ 2d3eac │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3d94 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a670 │ │ │ │ + bl 92a690 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3d94 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3d1c │ │ │ │ b 2d3d30 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3d30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3d0c │ │ │ │ ldr r1, [pc, #376] @ 2d3eb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3e3c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -87890,23 +87890,23 @@ │ │ │ │ bne 2d3e64 │ │ │ │ b 2d3dcc │ │ │ │ ldr r3, [pc, #52] @ 2d3eb8 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2d3d6c │ │ │ │ - umlaleq r5, r2, r4, r5 │ │ │ │ - addeq r2, lr, r4, lsr #10 │ │ │ │ - addeq r2, lr, r8, lsr r5 │ │ │ │ + @ instruction: 0x00a255b4 │ │ │ │ + addeq r2, lr, r4, asr #10 │ │ │ │ + addeq r2, lr, r8, asr r5 │ │ │ │ @ instruction: 0x012219b0 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ @ instruction: 0x01145894 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r2, lr, r0, asr #9 │ │ │ │ - addeq r2, lr, ip, asr r4 │ │ │ │ + addeq r2, lr, r0, ror #9 │ │ │ │ + addeq r2, lr, ip, ror r4 │ │ │ │ tsteq r4, r0, lsr #15 │ │ │ │ @ instruction: 0x011456b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2d3f20 │ │ │ │ @@ -87918,96 +87918,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b53ffc │ │ │ │ - strdeq r5, [r2], r8 @ │ │ │ │ - addeq r2, lr, r8, lsr #5 │ │ │ │ - addeq r2, lr, ip, ror r2 │ │ │ │ + b b5401c │ │ │ │ + adceq r5, r2, r8, lsl r3 │ │ │ │ + addeq r2, lr, r8, asr #5 │ │ │ │ + umulleq r2, lr, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2d3fac │ │ │ │ ldr r2, [pc, #104] @ 2d3fb0 │ │ │ │ ldr r1, [pc, #104] @ 2d3fb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2d3f8c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93102c │ │ │ │ + b 93104c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umlaleq r5, r2, r0, r2 │ │ │ │ - addeq r2, lr, r8, lsl r2 │ │ │ │ + @ instruction: 0x00a252b0 │ │ │ │ addeq r2, lr, r8, lsr r2 │ │ │ │ + addeq r2, lr, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2d4020 │ │ │ │ ldr r5, [pc, #92] @ 2d403c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2d4020 │ │ │ │ ldr r0, [pc, #68] @ 2d4040 │ │ │ │ ldr r2, [pc, #68] @ 2d4044 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x008e21b8 │ │ │ │ - ldrdeq r5, [r2], ip @ │ │ │ │ - addeq r2, lr, r0, ror #2 │ │ │ │ + ldrdeq r2, [lr], r8 │ │ │ │ + strdeq r5, [r2], ip @ │ │ │ │ + addeq r2, lr, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -88028,24 +88028,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a23c │ │ │ │ + b b8a25c │ │ │ │ │ │ │ │ 002d40bc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b b8a23c │ │ │ │ + b b8a25c │ │ │ │ │ │ │ │ 002d40d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -88068,41 +88068,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a23c │ │ │ │ + b b8a25c │ │ │ │ │ │ │ │ 002d414c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8a340 │ │ │ │ + bl b8a360 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4188 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8a058 │ │ │ │ - bl b88c60 │ │ │ │ + b b8a078 │ │ │ │ + bl b88c80 │ │ │ │ ldr r3, [pc, #20] @ 2d41a8 │ │ │ │ ldr r1, [pc, #20] @ 2d41ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl b87cf4 │ │ │ │ + bl b87d14 │ │ │ │ b 2d4174 │ │ │ │ - addeq r2, lr, r8, lsl r0 │ │ │ │ + addeq r2, lr, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002d41b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88127,23 +88127,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #176] @ 2d42e0 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2d4298 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -88155,15 +88155,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ ldr r3, [pc, #68] @ 2d42e4 │ │ │ │ ldr r1, [pc, #68] @ 2d42e8 │ │ │ │ ldr r0, [pc, #68] @ 2d42ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -88175,20 +88175,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq r4, r2, r4, lsr pc │ │ │ │ - addeq r1, lr, ip, lsl pc │ │ │ │ - addeq r1, lr, r4, lsr pc │ │ │ │ - adceq r4, r2, r0, lsl pc │ │ │ │ - strdeq r1, [lr], r8 │ │ │ │ - addeq r1, lr, r4, lsl #30 │ │ │ │ + adceq r4, r2, r4, asr pc │ │ │ │ + addeq r1, lr, ip, lsr pc │ │ │ │ + addeq r1, lr, r4, asr pc │ │ │ │ + adceq r4, r2, r0, lsr pc │ │ │ │ + addeq r1, lr, r8, lsl pc │ │ │ │ + addeq r1, lr, r4, lsr #30 │ │ │ │ │ │ │ │ 002d42fc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002d4304 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -88254,16 +88254,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r2, ip, asr lr │ │ │ │ - adceq r4, r2, ip, lsr #28 │ │ │ │ + adceq r4, r2, ip, ror lr │ │ │ │ + adceq r4, r2, ip, asr #28 │ │ │ │ │ │ │ │ 002d43f8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -88310,17 +88310,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r4, r2, r4, lsr sp │ │ │ │ - addeq r1, lr, r8, lsl sp │ │ │ │ - addeq r1, lr, r4, asr #26 │ │ │ │ + adceq r4, r2, r4, asr sp │ │ │ │ + addeq r1, lr, r8, lsr sp │ │ │ │ + addeq r1, lr, r4, ror #26 │ │ │ │ │ │ │ │ 002d44cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88409,30 +88409,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2d46dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d4538 │ │ │ │ ldr r0, [pc, #112] @ 2d46e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d4538 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2d46e4 │ │ │ │ ldr r1, [pc, #80] @ 2d46e8 │ │ │ │ ldr r0, [pc, #80] @ 2d46ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -88443,23 +88443,23 @@ │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, ror #17 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01134890 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrdeq r1, [lr], r8 │ │ │ │ + strdeq r1, [lr], r8 │ │ │ │ andeq r7, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r0, asr #23 │ │ │ │ - strdeq r1, [lr], r4 │ │ │ │ - adceq r4, r2, r0, asr #22 │ │ │ │ - addeq r1, lr, r0, lsr #22 │ │ │ │ - addeq r1, lr, r8, lsl #24 │ │ │ │ + addeq r1, lr, r0, ror #23 │ │ │ │ + addeq r1, lr, r4, lsl ip │ │ │ │ + adceq r4, r2, r0, ror #22 │ │ │ │ + addeq r1, lr, r0, asr #22 │ │ │ │ + addeq r1, lr, r8, lsr #24 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002d46f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88521,41 +88521,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d4860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d4748 │ │ │ │ ldr r0, [pc, #60] @ 2d4864 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d4748 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011346f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011346d8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x01134698 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e1ab4 │ │ │ │ - addeq r1, lr, ip, asr #21 │ │ │ │ + ldrdeq r1, [lr], r4 │ │ │ │ + addeq r1, lr, ip, ror #21 │ │ │ │ │ │ │ │ 002d4868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2d49b0 │ │ │ │ @@ -88617,39 +88617,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d49d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d48c4 │ │ │ │ ldr r0, [pc, #52] @ 2d49d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d48c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsr #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r8, lsl #19 │ │ │ │ - addeq r1, lr, ip, lsr #19 │ │ │ │ + addeq r1, lr, r8, lsr #19 │ │ │ │ + addeq r1, lr, ip, asr #19 │ │ │ │ │ │ │ │ 002d49d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88743,17 +88743,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a247b8 │ │ │ │ + ldrdeq r4, [r2], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r4, r2, r8, asr pc │ │ │ │ + adceq r4, r2, r8, ror pc │ │ │ │ tsteq r3, r4, ror #5 │ │ │ │ │ │ │ │ 002d4b74 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2d36e4 │ │ │ │ @@ -88781,23 +88781,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2d4d30 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl bb1dac │ │ │ │ + bl bb1dcc │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl bb1dac │ │ │ │ + bl bb1dcc │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2d4cb4 │ │ │ │ @@ -88881,18 +88881,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2d4d84 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b739a8 │ │ │ │ - umlaleq r4, r2, r0, r4 │ │ │ │ - addeq r1, lr, r8, lsr #12 │ │ │ │ - addeq r1, lr, ip, ror #8 │ │ │ │ + b b739c8 │ │ │ │ + @ instruction: 0x00a244b0 │ │ │ │ + addeq r1, lr, r8, asr #12 │ │ │ │ + addeq r1, lr, ip, lsl #9 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002d4d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88906,31 +88906,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2d4e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r3, [pc, #36] @ 2d4e08 │ │ │ │ ldr r1, [pc, #36] @ 2d4e0c │ │ │ │ ldr r0, [pc, #36] @ 2d4e10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - ldrdeq r1, [lr], r8 │ │ │ │ - strdeq r4, [r2], r0 @ │ │ │ │ - ldrdeq r1, [lr], r4 │ │ │ │ - addeq sp, pc, r8, lsr #3 │ │ │ │ + strdeq r1, [lr], r8 │ │ │ │ + adceq r4, r2, r0, lsl r4 │ │ │ │ + strdeq r1, [lr], r4 │ │ │ │ + addeq sp, pc, r8, asr #3 │ │ │ │ │ │ │ │ 002d4e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2d53f0 │ │ │ │ @@ -89023,27 +89023,27 @@ │ │ │ │ beq 2d530c │ │ │ │ cmp r3, #2 │ │ │ │ beq 2d51cc │ │ │ │ ldr r5, [pc, #1136] @ 2d5404 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2d5124 │ │ │ │ ldr ip, [pc, #1108] @ 2d5408 │ │ │ │ ldr r2, [pc, #1108] @ 2d540c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d5020 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d5000 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -89094,15 +89094,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2d5424 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r6, [pc, #868] @ 2d5428 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d5334 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89124,27 +89124,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d364c │ │ │ │ b 2d4f8c │ │ │ │ ldr r5, [pc, #776] @ 2d5434 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5020 │ │ │ │ ldr ip, [pc, #756] @ 2d5438 │ │ │ │ ldr r2, [pc, #756] @ 2d543c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 2e3d3c │ │ │ │ b 2d5020 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d52fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -89161,15 +89161,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2d544c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2d50bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d4f8c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -89205,15 +89205,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2d545c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2d50bc │ │ │ │ ldr r3, [pc, #476] @ 2d5460 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d4e70 │ │ │ │ ldr r3, [pc, #460] @ 2d5464 │ │ │ │ @@ -89230,22 +89230,22 @@ │ │ │ │ beq 2d53ac │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2d546c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d4e70 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d4f38 │ │ │ │ b 2d518c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -89287,15 +89287,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2d5390 │ │ │ │ ldr r0, [pc, #196] @ 2d5478 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d4e70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2d547c │ │ │ │ ldr r1, [pc, #172] @ 2d5480 │ │ │ │ ldr r0, [pc, #172] @ 2d5484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -89305,47 +89305,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01133fd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #31 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0122079c │ │ │ │ - addeq r1, lr, r0, lsl #4 │ │ │ │ - adceq r4, r2, r4, lsr #4 │ │ │ │ - addeq r1, lr, ip, lsr #3 │ │ │ │ + addeq r1, lr, r0, lsr #4 │ │ │ │ + adceq r4, r2, r4, asr #4 │ │ │ │ + addeq r1, lr, ip, asr #3 │ │ │ │ @ instruction: 0x01133ddc │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - adceq r4, r2, r0, asr #2 │ │ │ │ - addeq r1, lr, r0, lsl r1 │ │ │ │ - addeq r1, lr, r4, lsr #7 │ │ │ │ + adceq r4, r2, r0, ror #2 │ │ │ │ + addeq r1, lr, r0, lsr r1 │ │ │ │ + addeq r1, lr, r4, asr #7 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ @ instruction: 0x01220550 │ │ │ │ @ instruction: 0x0122051c │ │ │ │ @ instruction: 0x0122050c │ │ │ │ - umulleq r1, lr, ip, r3 │ │ │ │ - umlaleq r4, r2, r4, r0 │ │ │ │ - addeq r1, lr, ip, lsl r0 │ │ │ │ - adceq r4, r2, r4, lsr r0 │ │ │ │ - addeq r1, lr, ip, ror #5 │ │ │ │ - addeq r1, lr, r4 │ │ │ │ + @ instruction: 0x008e13bc │ │ │ │ + strheq r4, [r2], r4 @ │ │ │ │ + addeq r1, lr, ip, lsr r0 │ │ │ │ + adceq r4, r2, r4, asr r0 │ │ │ │ + addeq r1, lr, ip, lsl #6 │ │ │ │ + addeq r1, lr, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq r3, r2, r4, lsl #31 │ │ │ │ - addeq r1, lr, r8, lsl r2 │ │ │ │ - addeq r0, lr, r4, asr pc │ │ │ │ + adceq r3, r2, r4, lsr #31 │ │ │ │ + addeq r1, lr, r8, lsr r2 │ │ │ │ + addeq r0, lr, r4, ror pc │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r4, r0, ip, lsr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, ip, ror #1 │ │ │ │ - umlaleq r3, r2, ip, lr │ │ │ │ - adceq r3, r2, r4, ror lr │ │ │ │ - addeq r1, lr, r0, rrx │ │ │ │ - adceq r3, r2, r4, lsl #28 │ │ │ │ - addeq r0, lr, r4, ror #27 │ │ │ │ - addeq r0, lr, ip, ror #31 │ │ │ │ + addeq r1, lr, ip, lsl #2 │ │ │ │ + @ instruction: 0x00a23ebc │ │ │ │ + umlaleq r3, r2, r4, lr │ │ │ │ + addeq r1, lr, r0, lsl #1 │ │ │ │ + adceq r3, r2, r4, lsr #28 │ │ │ │ + addeq r0, lr, r4, lsl #28 │ │ │ │ + addeq r1, lr, ip │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002d548c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89360,15 +89360,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ │ │ │ │ 002d54dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2d5644 │ │ │ │ @@ -89437,40 +89437,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d5664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d5530 │ │ │ │ ldr r0, [pc, #56] @ 2d5668 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d5530 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011338f0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, lsl #17 │ │ │ │ andeq r2, r0, r8, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e0ebc │ │ │ │ - addeq r0, lr, r4, ror #29 │ │ │ │ + ldrdeq r0, [lr], ip │ │ │ │ + addeq r0, lr, r4, lsl #30 │ │ │ │ │ │ │ │ 002d566c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -89502,17 +89502,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2d5704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq r3, [r2], ip @ │ │ │ │ - ldrdeq r0, [lr], ip │ │ │ │ - addeq r0, lr, r4, asr lr │ │ │ │ + adceq r3, r2, ip, lsl fp │ │ │ │ + strdeq r0, [lr], ip │ │ │ │ + addeq r0, lr, r4, ror lr │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d5708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89541,24 +89541,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #76] @ 2d57e4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -89671,19 +89671,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2d59a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, asr #17 │ │ │ │ - umlaleq r3, r2, r0, r8 │ │ │ │ - adceq r3, r2, r8, ror #16 │ │ │ │ - addeq r0, lr, r8, asr #16 │ │ │ │ - ldrdeq r0, [lr], ip │ │ │ │ + adceq r3, r2, r8, ror #17 │ │ │ │ + @ instruction: 0x00a238b0 │ │ │ │ + adceq r3, r2, r8, lsl #17 │ │ │ │ + addeq r0, lr, r8, ror #16 │ │ │ │ + strdeq r0, [lr], ip │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002d59a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89879,15 +89879,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d5d1c │ │ │ │ @@ -89917,17 +89917,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adceq r3, r2, r4, asr r5 │ │ │ │ + adceq r3, r2, r4, ror r5 │ │ │ │ + addeq r0, lr, ip, lsl r5 │ │ │ │ strdeq r0, [lr], ip │ │ │ │ - ldrdeq r0, [lr], ip │ │ │ │ │ │ │ │ 002d5d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2d5e24 │ │ │ │ @@ -89938,15 +89938,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2d82f0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d82d8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -89977,17 +89977,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r3, r2, r0, ror r4 │ │ │ │ - strdeq r0, [lr], r8 │ │ │ │ - addeq r0, lr, ip, lsl r4 │ │ │ │ + umlaleq r3, r2, r0, r4 │ │ │ │ + addeq r0, lr, r8, lsl r4 │ │ │ │ + addeq r0, lr, ip, lsr r4 │ │ │ │ │ │ │ │ 002d5e30 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5e48 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90002,17 +90002,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2d5e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, ror r3 │ │ │ │ - addeq r0, lr, r4, asr r3 │ │ │ │ - addeq r0, lr, r4, lsl #14 │ │ │ │ + umlaleq r3, r2, r4, r3 │ │ │ │ + addeq r0, lr, r4, ror r3 │ │ │ │ + addeq r0, lr, r4, lsr #14 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002d5e90 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5ea8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90028,17 +90028,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2d5eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, lsl r3 │ │ │ │ - strdeq r0, [lr], r4 │ │ │ │ - addeq r0, lr, r4, lsr #13 │ │ │ │ + adceq r3, r2, r4, lsr r3 │ │ │ │ + addeq r0, lr, r4, lsl r3 │ │ │ │ + addeq r0, lr, r4, asr #13 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002d5ef0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5f08 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90054,17 +90054,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2d5f4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a232b4 │ │ │ │ - umulleq r0, lr, r4, r2 │ │ │ │ - addeq r0, lr, r4, asr #12 │ │ │ │ + ldrdeq r3, [r2], r4 @ │ │ │ │ + @ instruction: 0x008e02b4 │ │ │ │ + addeq r0, lr, r4, ror #12 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002d5f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90370,17 +90370,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2d6404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq r2, [r2], ip @ │ │ │ │ - ldrdeq pc, [sp], ip │ │ │ │ - addeq r0, lr, ip, lsl #3 │ │ │ │ + adceq r2, r2, ip, lsl lr │ │ │ │ + strdeq pc, [sp], ip │ │ │ │ + addeq r0, lr, ip, lsr #3 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002d6408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90393,33 +90393,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27cc1c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9345c4 │ │ │ │ + bl 9345e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 933eb4 │ │ │ │ + bl 933ed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d6438 │ │ │ │ ldr r3, [pc, #32] @ 2d6498 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ - addeq r0, lr, r0, asr r1 │ │ │ │ - @ instruction: 0x00976cd4 │ │ │ │ + addeq r0, lr, r0, ror r1 │ │ │ │ + @ instruction: 0x00976cf4 │ │ │ │ msreq CPSR_c, ip @ │ │ │ │ │ │ │ │ 002d649c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90439,15 +90439,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d64ec │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6514 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d64e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90456,15 +90456,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, r4, ror r0 │ │ │ │ - @ instruction: 0x008dfcbc │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ tsteq r4, r4, lsr #32 │ │ │ │ │ │ │ │ 002d6540 : │ │ │ │ ldr r3, [pc, #56] @ 2d6580 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90509,27 +90509,27 @@ │ │ │ │ b 2d65f0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6658 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r7, r0 │ │ │ │ bne 2d65e4 │ │ │ │ ldr r1, [pc, #108] @ 2d6690 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ cmp sl, r0 │ │ │ │ bne 2d65e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90542,32 +90542,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ tsteq r3, ip, asr r8 │ │ │ │ - adceq r2, r2, r8, lsl ip │ │ │ │ + adceq r2, r2, r8, lsr ip │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq ip, r0, r4, lsl #11 │ │ │ │ - addeq sp, sp, ip, lsl r5 │ │ │ │ - addseq r4, r2, r0, lsl sl │ │ │ │ + addseq ip, r0, r4, lsr #11 │ │ │ │ + addeq sp, sp, ip, lsr r5 │ │ │ │ + addseq r4, r2, r0, lsr sl │ │ │ │ │ │ │ │ 002d6694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 3818fc │ │ │ │ mov r1, r5 │ │ │ │ - bl 929944 │ │ │ │ + bl 929964 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d66f8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2d6584 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6734 │ │ │ │ mov r0, r4 │ │ │ │ @@ -90587,73 +90587,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2d6778 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73900 │ │ │ │ + bl b73920 │ │ │ │ b 2d66d8 │ │ │ │ ldr r3, [pc, #64] @ 2d677c │ │ │ │ ldr r2, [pc, #64] @ 2d6780 │ │ │ │ ldr r1, [pc, #64] @ 2d6784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2d6788 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2d66d8 │ │ │ │ - ldrdeq r2, [r2], r0 @ │ │ │ │ - addseq r6, r8, r0, asr #12 │ │ │ │ - umulleq pc, sp, ip, sl @ │ │ │ │ + strdeq r2, [r2], r0 @ │ │ │ │ + addseq r6, r8, r0, ror #12 │ │ │ │ + @ instruction: 0x008dfabc │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - umlaleq r2, r2, r8, sl @ │ │ │ │ - addeq pc, sp, r8, asr #28 │ │ │ │ - addeq pc, sp, r8, ror #20 │ │ │ │ + @ instruction: 0x00a22ab8 │ │ │ │ + addeq pc, sp, r8, ror #28 │ │ │ │ + addeq pc, sp, r8, lsl #21 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002d678c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2d6804 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d67e8 │ │ │ │ ldr ip, [pc, #68] @ 2d6808 │ │ │ │ ldr r2, [pc, #68] @ 2d680c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq pc, [sp], r0 │ │ │ │ - adceq r2, r2, r4, lsl sl │ │ │ │ - addeq pc, sp, r0, lsr #19 │ │ │ │ + addeq pc, sp, r0, lsl sl @ │ │ │ │ + adceq r2, r2, r4, lsr sl │ │ │ │ + addeq pc, sp, r0, asr #19 │ │ │ │ │ │ │ │ 002d6810 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -90663,62 +90663,62 @@ │ │ │ │ beq 2d6864 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2d6878 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq pc, sp, r4, asr r9 @ │ │ │ │ + addeq pc, sp, r4, ror r9 @ │ │ │ │ │ │ │ │ 002d687c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d68bc │ │ │ │ ldr r1, [pc, #88] @ 2d68f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d68cc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2d68f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq pc, [sp], ip │ │ │ │ - addeq pc, sp, ip, ror #25 │ │ │ │ + addeq pc, sp, ip, lsl r9 @ │ │ │ │ + addeq pc, sp, ip, lsl #26 │ │ │ │ │ │ │ │ 002d68fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6924 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -90736,55 +90736,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d6960 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d6964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq r2, r2, r8, r8 @ │ │ │ │ - addeq pc, sp, ip, ror r8 @ │ │ │ │ - addeq pc, sp, r8, lsl #17 │ │ │ │ + @ instruction: 0x00a228b8 │ │ │ │ + umulleq pc, sp, ip, r8 @ │ │ │ │ + addeq pc, sp, r8, lsr #17 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002d6968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2d6b58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6a98 │ │ │ │ ldr r7, [pc, #444] @ 2d6b5c │ │ │ │ ldr r2, [pc, #444] @ 2d6b60 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b24 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2d6b64 │ │ │ │ ldr r1, [pc, #384] @ 2d6b68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #368] @ 2d6b6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2d6af4 │ │ │ │ ldr r7, [pc, #348] @ 2d6b70 │ │ │ │ @@ -90792,24 +90792,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2d6a28 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6af4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ ldr r2, [pc, #312] @ 2d6b74 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6a1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d6a1c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -90822,38 +90822,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cc1c │ │ │ │ ldr r5, [pc, #220] @ 2d6b7c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b0c │ │ │ │ ldr r0, [pc, #196] @ 2d6b80 │ │ │ │ ldr r2, [pc, #196] @ 2d6b84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 2e39b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b0c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27f1b4 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6ae8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ b 2d6ae8 │ │ │ │ ldr r0, [pc, #116] @ 2d6b88 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cc1c │ │ │ │ @@ -90862,32 +90862,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2d6b8c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d9b4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2d6a84 │ │ │ │ - addeq pc, sp, r4, lsl r8 @ │ │ │ │ - adceq r2, r2, r8, lsr r8 │ │ │ │ - addeq pc, sp, r0, asr #15 │ │ │ │ - addeq sp, sp, r0, lsl r1 │ │ │ │ - addseq ip, r0, ip, ror #2 │ │ │ │ + addeq pc, sp, r4, lsr r8 @ │ │ │ │ + adceq r2, r2, r8, asr r8 │ │ │ │ + addeq pc, sp, r0, ror #15 │ │ │ │ + addeq sp, sp, r0, lsr r1 │ │ │ │ + addseq ip, r0, ip, lsl #3 │ │ │ │ tsteq r4, r4, asr #22 │ │ │ │ - adceq r2, r2, r8, asr #15 │ │ │ │ - addeq pc, sp, r0, lsr r7 @ │ │ │ │ - addeq pc, sp, r0, asr fp @ │ │ │ │ - addeq pc, sp, r4, lsr #20 │ │ │ │ - adceq r2, r2, ip, lsl r7 │ │ │ │ - addeq pc, sp, r8, lsr #13 │ │ │ │ - addeq pc, sp, ip, asr #21 │ │ │ │ - addseq r3, r7, r8, ror #8 │ │ │ │ + adceq r2, r2, r8, ror #15 │ │ │ │ + addeq pc, sp, r0, asr r7 @ │ │ │ │ + addeq pc, sp, r0, ror fp @ │ │ │ │ + addeq pc, sp, r4, asr #20 │ │ │ │ + adceq r2, r2, ip, lsr r7 │ │ │ │ + addeq pc, sp, r8, asr #13 │ │ │ │ + addeq pc, sp, ip, ror #21 │ │ │ │ + addseq r3, r7, r8, lsl #9 │ │ │ │ │ │ │ │ 002d6b90 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -90899,37 +90899,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2d6c04 │ │ │ │ ldr r5, [pc, #84] @ 2d6c1c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6c04 │ │ │ │ ldr ip, [pc, #64] @ 2d6c20 │ │ │ │ ldr r2, [pc, #64] @ 2d6c24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq pc, [sp], r0 │ │ │ │ - strdeq r2, [r2], r8 @ │ │ │ │ - addeq pc, sp, r4, lsl #11 │ │ │ │ + strdeq pc, [sp], r0 │ │ │ │ + adceq r2, r2, r8, lsl r6 │ │ │ │ + addeq pc, sp, r4, lsr #11 │ │ │ │ │ │ │ │ 002d6c28 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2d6c60 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6c78 │ │ │ │ @@ -91121,28 +91121,28 @@ │ │ │ │ b 2d6f10 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d708c │ │ │ │ ldr r1, [pc, #728] @ 2d71f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6f04 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2d6f04 │ │ │ │ ldr r3, [pc, #696] @ 2d71f4 │ │ │ │ ldr r1, [pc, #696] @ 2d71f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6f04 │ │ │ │ ldr r3, [pc, #664] @ 2d71fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d70bc │ │ │ │ @@ -91160,28 +91160,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2d6ff0 │ │ │ │ ldr r3, [pc, #540] @ 2d71f4 │ │ │ │ ldr r1, [pc, #560] @ 2d720c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ ldr r2, [pc, #536] @ 2d7210 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d49d8 │ │ │ │ @@ -91194,15 +91194,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2d7218 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r2, [pc, #464] @ 2d721c │ │ │ │ ldr r3, [pc, #400] @ 2d71e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -91221,15 +91221,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d713c │ │ │ │ ldr r0, [pc, #376] @ 2d7220 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2d6f90 │ │ │ │ ldr r3, [pc, #352] @ 2d7224 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -91248,22 +91248,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2d7230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d6f70 │ │ │ │ ldr r3, [pc, #240] @ 2d7234 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d70a0 │ │ │ │ ldr r3, [pc, #208] @ 2d7228 │ │ │ │ @@ -91279,58 +91279,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2d7238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d70a0 │ │ │ │ ldr r0, [pc, #128] @ 2d723c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d6f70 │ │ │ │ ldr r0, [pc, #112] @ 2d7240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d70a0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, ror #12 │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ - adceq r2, r2, r4, ror #5 │ │ │ │ - addeq pc, sp, ip, ror r2 @ │ │ │ │ + adceq r2, r2, r4, lsl #6 │ │ │ │ + umulleq pc, sp, ip, r2 @ │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq fp, r0, r8, lsl ip │ │ │ │ + addseq fp, r0, r8, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r2, r2, ip, lsr r2 │ │ │ │ - addeq pc, sp, r4, asr #3 │ │ │ │ - addeq pc, sp, r8, ror #3 │ │ │ │ - addseq fp, r0, r8, ror fp │ │ │ │ - adceq r2, r2, r0, ror #3 │ │ │ │ + adceq r2, r2, ip, asr r2 │ │ │ │ + addeq pc, sp, r4, ror #3 │ │ │ │ + addeq pc, sp, r8, lsl #4 │ │ │ │ + umullseq fp, r0, r8, fp │ │ │ │ + adceq r2, r2, r0, lsl #4 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x01131db8 │ │ │ │ - addeq pc, sp, ip, ror #1 │ │ │ │ + addeq pc, sp, ip, lsl #2 │ │ │ │ andeq r5, r0, ip, lsr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008df4b8 │ │ │ │ + ldrdeq pc, [sp], r8 │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - addeq pc, sp, ip, ror r4 @ │ │ │ │ - addeq pc, sp, r0, asr r4 @ │ │ │ │ - addeq pc, sp, r8, ror r4 @ │ │ │ │ + umulleq pc, sp, ip, r4 @ │ │ │ │ + addeq pc, sp, r0, ror r4 @ │ │ │ │ + umulleq pc, sp, r8, r4 @ │ │ │ │ │ │ │ │ 002d7244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2d73ec │ │ │ │ @@ -91359,15 +91359,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2d73fc │ │ │ │ ldr r1, [pc, #324] @ 2d7400 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ ldr r3, [pc, #300] @ 2d7404 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -91416,43 +91416,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2d741c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d72b0 │ │ │ │ ldr r0, [pc, #68] @ 2d7420 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2d72b0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - umullseq fp, r0, r8, r8 │ │ │ │ - adceq r1, r2, r0, lsl #30 │ │ │ │ - ldrdeq r1, [r2], r0 @ │ │ │ │ + @ instruction: 0x0090b8b8 │ │ │ │ + adceq r1, r2, r0, lsr #30 │ │ │ │ + strdeq r1, [r2], r0 @ │ │ │ │ tsteq r3, r0, ror #21 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq pc, sp, r0, r2 @ │ │ │ │ - addeq pc, sp, r0, lsr #5 │ │ │ │ + @ instruction: 0x008df2b0 │ │ │ │ + addeq pc, sp, r0, asr #5 │ │ │ │ │ │ │ │ 002d7424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2d74d8 │ │ │ │ @@ -91464,15 +91464,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d7460 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d74a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7454 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d7454 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91493,15 +91493,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, r4, lsl #2 │ │ │ │ - addeq lr, sp, r8, asr #26 │ │ │ │ + addeq lr, sp, r8, ror #26 │ │ │ │ │ │ │ │ 002d74e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -91509,15 +91509,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2d75d0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d75a8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d7548 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d755c │ │ │ │ @@ -91556,18 +91556,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2d75e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umulleq lr, sp, r4, ip │ │ │ │ - adceq r1, r2, r4, lsr #24 │ │ │ │ - addeq lr, sp, r4, lsl #24 │ │ │ │ - ldrdeq pc, [sp], r0 │ │ │ │ + @ instruction: 0x008decb4 │ │ │ │ + adceq r1, r2, r4, asr #24 │ │ │ │ + addeq lr, sp, r4, lsr #24 │ │ │ │ + strdeq pc, [sp], r0 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002d75e4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -91641,17 +91641,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d7718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121df60 │ │ │ │ - adceq r1, r2, r8, ror #21 │ │ │ │ - addeq lr, sp, ip, asr #21 │ │ │ │ - @ instruction: 0x008defb4 │ │ │ │ + adceq r1, r2, r8, lsl #22 │ │ │ │ + addeq lr, sp, ip, ror #21 │ │ │ │ + ldrdeq lr, [sp], r4 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002d771c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91698,45 +91698,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2d785c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d7860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6e8c4 │ │ │ │ + bl b6e8e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7834 │ │ │ │ ldr r3, [pc, #84] @ 2d7864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d778c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2d7794 │ │ │ │ mov r9, #1 │ │ │ │ b 2d7774 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ b 2d7808 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr #13 │ │ │ │ - umlaleq r1, r2, r4, sl │ │ │ │ + @ instruction: 0x00a21ab4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0121debc │ │ │ │ @ instruction: 0x01131694 │ │ │ │ tsteq r3, r8, ror #12 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - ldrdeq lr, [sp], r8 │ │ │ │ + strdeq lr, [sp], r8 │ │ │ │ @ instruction: 0x0121de04 │ │ │ │ │ │ │ │ 002d7868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91795,55 +91795,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2d7a64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2d7a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6e8c4 │ │ │ │ + bl b6e8e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d79ec │ │ │ │ ldr r3, [pc, #224] @ 2d7a6c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d78d0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r1, [pc, #176] @ 2d7a70 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d79fc │ │ │ │ ldr r2, [pc, #160] @ 2d7a74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2d7a78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ b 2d7984 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r1, [pc, #108] @ 2d7a7c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d79cc │ │ │ │ ldr r2, [pc, #92] @ 2d7a80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91860,24 +91860,24 @@ │ │ │ │ tsteq r3, ip, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ @ instruction: 0x0121dd54 │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ tsteq r3, ip, ror #9 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - addeq lr, sp, ip, asr sp │ │ │ │ + addeq lr, sp, ip, ror sp │ │ │ │ smlawbeq r1, r4, ip, sp │ │ │ │ - @ instruction: 0x009634bc │ │ │ │ - addeq lr, sp, r4, lsl #26 │ │ │ │ - addeq lr, sp, r4, asr sp │ │ │ │ - addeq lr, sp, r4, lsl sp │ │ │ │ - ldrdeq lr, [sp], r0 │ │ │ │ - adceq r1, r2, r4, lsr #15 │ │ │ │ - addeq lr, sp, r8, lsl #15 │ │ │ │ - addeq lr, sp, r0, asr #25 │ │ │ │ + @ instruction: 0x009634dc │ │ │ │ + addeq lr, sp, r4, lsr #26 │ │ │ │ + addeq lr, sp, r4, ror sp │ │ │ │ + addeq lr, sp, r4, lsr sp │ │ │ │ + strdeq lr, [sp], r0 │ │ │ │ + adceq r1, r2, r4, asr #15 │ │ │ │ + addeq lr, sp, r8, lsr #15 │ │ │ │ + addeq lr, sp, r0, ror #25 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002d7a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91914,21 +91914,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2d7b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121db4c │ │ │ │ - adceq r1, r2, r8, ror #13 │ │ │ │ - addeq lr, sp, r8, asr #13 │ │ │ │ - addeq lr, sp, r0, lsl #24 │ │ │ │ + adceq r1, r2, r8, lsl #14 │ │ │ │ + addeq lr, sp, r8, ror #13 │ │ │ │ + addeq lr, sp, r0, lsr #24 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - adceq r1, r2, r0, asr #13 │ │ │ │ - addeq lr, sp, r0, lsr #13 │ │ │ │ - addeq lr, sp, r0, asr ip │ │ │ │ + adceq r1, r2, r0, ror #13 │ │ │ │ + addeq lr, sp, r0, asr #13 │ │ │ │ + addeq lr, sp, r0, ror ip │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002d7b58 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2d7bd0 │ │ │ │ ldr r3, [pc, #156] @ 2d7c08 │ │ │ │ @@ -91969,19 +91969,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2d7c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121daa8 │ │ │ │ - strdeq lr, [sp], r8 │ │ │ │ - ldrdeq lr, [sp], ip │ │ │ │ - adceq r1, r2, ip, ror #11 │ │ │ │ - addeq lr, sp, ip, asr #11 │ │ │ │ - addeq lr, sp, r4, lsl #22 │ │ │ │ + addeq lr, sp, r8, lsl ip │ │ │ │ + strdeq lr, [sp], ip │ │ │ │ + adceq r1, r2, ip, lsl #12 │ │ │ │ + addeq lr, sp, ip, ror #11 │ │ │ │ + addeq lr, sp, r4, lsr #22 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002d7c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92009,30 +92009,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2d7cb8 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 27d3d8 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2d7d04 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7c9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6e8c4 │ │ │ │ + bl b6e8e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7d3c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7c9c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92048,27 +92048,27 @@ │ │ │ │ bne 2d7d48 │ │ │ │ ldr r0, [pc, #64] @ 2d7d70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d3d8 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ b 2d7cec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, sp, r4, asr fp │ │ │ │ - addeq r3, pc, ip, lsr r9 @ │ │ │ │ + addeq lr, sp, r4, ror fp │ │ │ │ + addeq r3, pc, ip, asr r9 @ │ │ │ │ tsteq r3, r8, lsl #3 │ │ │ │ @ instruction: 0x0121d990 │ │ │ │ - addeq lr, sp, ip, asr #20 │ │ │ │ + addeq lr, sp, ip, ror #20 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ ldrsheq r1, [r3, -r8] │ │ │ │ - umulleq lr, sp, r8, sl │ │ │ │ + @ instruction: 0x008deab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2d80ac │ │ │ │ ldr r3, [pc, #800] @ 2d80b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92269,31 +92269,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, sp, r8, lsr #21 │ │ │ │ + addeq lr, sp, r8, asr #21 │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ - addeq lr, sp, ip, lsr #21 │ │ │ │ - @ instruction: 0x008deabc │ │ │ │ + addeq lr, sp, ip, asr #21 │ │ │ │ + ldrdeq lr, [sp], ip │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - adceq r2, r2, ip, lsl fp │ │ │ │ - addeq lr, sp, r8, asr #20 │ │ │ │ + adceq r2, r2, ip, lsr fp │ │ │ │ + addeq lr, sp, r8, ror #20 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - adceq r2, r2, r4, lsr #19 │ │ │ │ - addeq lr, sp, r4, ror r8 │ │ │ │ - adceq r2, r2, r8, ror r9 │ │ │ │ - addeq lr, sp, r8, ror #16 │ │ │ │ - adceq r2, r2, r4, asr r9 │ │ │ │ - addeq lr, sp, r0, lsr #17 │ │ │ │ - addeq lr, sp, r8, lsr #17 │ │ │ │ + adceq r2, r2, r4, asr #19 │ │ │ │ + umulleq lr, sp, r4, r8 │ │ │ │ + umlaleq r2, r2, r8, r9 @ │ │ │ │ + addeq lr, sp, r8, lsl #17 │ │ │ │ + adceq r2, r2, r4, ror r9 │ │ │ │ + addeq lr, sp, r0, asr #17 │ │ │ │ + addeq lr, sp, r8, asr #17 │ │ │ │ │ │ │ │ 002d80f8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2d8238 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92370,16 +92370,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 27d078 │ │ │ │ b 2d81a4 │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq lr, sp, r4, lsl #16 │ │ │ │ addeq lr, sp, r4, lsr #16 │ │ │ │ + addeq lr, sp, r4, asr #16 │ │ │ │ │ │ │ │ 002d8248 : │ │ │ │ ldr r0, [pc, #4] @ 2d8254 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d7d74 │ │ │ │ @ instruction: 0x011412f8 │ │ │ │ │ │ │ │ @@ -92729,17 +92729,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d8788 │ │ │ │ ldr r0, [pc, #24] @ 2d878c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, lsr #5 │ │ │ │ - ldrdeq lr, [sp], r4 │ │ │ │ - ldrdeq lr, [sp], ip │ │ │ │ + adceq r2, r2, r0, asr #5 │ │ │ │ + strdeq lr, [sp], r4 │ │ │ │ + strdeq lr, [sp], ip │ │ │ │ │ │ │ │ 002d8790 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d87c0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d87a8 │ │ │ │ @@ -92759,17 +92759,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d87fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r4, lsr r2 │ │ │ │ - addeq lr, sp, r8, ror #8 │ │ │ │ - addeq lr, sp, r0, ror r4 │ │ │ │ + adceq r2, r2, r4, asr r2 │ │ │ │ + addeq lr, sp, r8, lsl #9 │ │ │ │ + umulleq lr, sp, r0, r4 │ │ │ │ │ │ │ │ 002d8800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -92796,17 +92796,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsr #3 │ │ │ │ - ldrdeq lr, [sp], ip │ │ │ │ - addeq lr, sp, r4, ror #7 │ │ │ │ + adceq r2, r2, r8, asr #3 │ │ │ │ + strdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, r4, lsl #8 │ │ │ │ │ │ │ │ 002d888c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d88ac │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92822,17 +92822,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d88e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, asr #2 │ │ │ │ - addeq lr, sp, ip, ror r3 │ │ │ │ - addeq lr, sp, r4, lsl #7 │ │ │ │ + adceq r2, r2, r8, ror #2 │ │ │ │ + umulleq lr, sp, ip, r3 │ │ │ │ + addeq lr, sp, r4, lsr #7 │ │ │ │ │ │ │ │ 002d88ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d890c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92848,17 +92848,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, ror #1 │ │ │ │ - addeq lr, sp, ip, lsl r3 │ │ │ │ - addeq lr, sp, r4, lsr #6 │ │ │ │ + adceq r2, r2, r8, lsl #2 │ │ │ │ + addeq lr, sp, ip, lsr r3 │ │ │ │ + addeq lr, sp, r4, asr #6 │ │ │ │ │ │ │ │ 002d894c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d896c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92874,17 +92874,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d89a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsl #1 │ │ │ │ - @ instruction: 0x008de2bc │ │ │ │ - addeq lr, sp, r4, asr #5 │ │ │ │ + adceq r2, r2, r8, lsr #1 │ │ │ │ + ldrdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, r4, ror #5 │ │ │ │ │ │ │ │ 002d89ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d89cc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92900,17 +92900,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsr #32 │ │ │ │ - addeq lr, sp, ip, asr r2 │ │ │ │ - addeq lr, sp, r4, ror #4 │ │ │ │ + adceq r2, r2, r8, asr #32 │ │ │ │ + addeq lr, sp, ip, ror r2 │ │ │ │ + addeq lr, sp, r4, lsl #5 │ │ │ │ │ │ │ │ 002d8a0c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a28 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92925,17 +92925,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, asr #31 │ │ │ │ - addeq lr, sp, r0, lsl #4 │ │ │ │ - addeq lr, sp, r8, lsl #4 │ │ │ │ + adceq r1, r2, ip, ror #31 │ │ │ │ + addeq lr, sp, r0, lsr #4 │ │ │ │ + addeq lr, sp, r8, lsr #4 │ │ │ │ │ │ │ │ 002d8a68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a88 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92951,17 +92951,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, ror #30 │ │ │ │ - addeq lr, sp, r0, lsr #3 │ │ │ │ - addeq lr, sp, r8, lsr #3 │ │ │ │ + adceq r1, r2, ip, lsl #31 │ │ │ │ + addeq lr, sp, r0, asr #3 │ │ │ │ + addeq lr, sp, r8, asr #3 │ │ │ │ │ │ │ │ 002d8ac8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ae8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92977,17 +92977,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsl #30 │ │ │ │ - addeq lr, sp, r0, asr #2 │ │ │ │ - addeq lr, sp, r8, asr #2 │ │ │ │ + adceq r1, r2, ip, lsr #30 │ │ │ │ + addeq lr, sp, r0, ror #2 │ │ │ │ + addeq lr, sp, r8, ror #2 │ │ │ │ │ │ │ │ 002d8b28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b48 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93003,17 +93003,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsr #29 │ │ │ │ - addeq lr, sp, r0, ror #1 │ │ │ │ - addeq lr, sp, r8, ror #1 │ │ │ │ + adceq r1, r2, ip, asr #29 │ │ │ │ + addeq lr, sp, r0, lsl #2 │ │ │ │ + addeq lr, sp, r8, lsl #2 │ │ │ │ │ │ │ │ 002d8b88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ba8 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93029,17 +93029,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8be4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, asr #28 │ │ │ │ - addeq lr, sp, r0, lsl #1 │ │ │ │ - addeq lr, sp, r8, lsl #1 │ │ │ │ + adceq r1, r2, ip, ror #28 │ │ │ │ + addeq lr, sp, r0, lsr #1 │ │ │ │ + addeq lr, sp, r8, lsr #1 │ │ │ │ │ │ │ │ 002d8be8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c08 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93055,17 +93055,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, ror #27 │ │ │ │ - addeq lr, sp, r0, lsr #32 │ │ │ │ - addeq lr, sp, r8, lsr #32 │ │ │ │ + adceq r1, r2, ip, lsl #28 │ │ │ │ + addeq lr, sp, r0, asr #32 │ │ │ │ + addeq lr, sp, r8, asr #32 │ │ │ │ │ │ │ │ 002d8c48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c68 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93081,17 +93081,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsl #27 │ │ │ │ - addeq sp, sp, r0, asr #31 │ │ │ │ - addeq sp, sp, r8, asr #31 │ │ │ │ + adceq r1, r2, ip, lsr #27 │ │ │ │ + addeq sp, sp, r0, ror #31 │ │ │ │ + addeq sp, sp, r8, ror #31 │ │ │ │ │ │ │ │ 002d8ca8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8cc8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93107,17 +93107,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsr #26 │ │ │ │ - addeq sp, sp, r0, ror #30 │ │ │ │ - addeq sp, sp, r8, ror #30 │ │ │ │ + adceq r1, r2, ip, asr #26 │ │ │ │ + addeq sp, sp, r0, lsl #31 │ │ │ │ + addeq sp, sp, r8, lsl #31 │ │ │ │ │ │ │ │ 002d8d08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d28 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93133,17 +93133,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, asr #25 │ │ │ │ - addeq sp, sp, r0, lsl #30 │ │ │ │ - addeq sp, sp, r8, lsl #30 │ │ │ │ + adceq r1, r2, ip, ror #25 │ │ │ │ + addeq sp, sp, r0, lsr #30 │ │ │ │ + addeq sp, sp, r8, lsr #30 │ │ │ │ │ │ │ │ 002d8d68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d88 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93159,17 +93159,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, ror #24 │ │ │ │ - addeq sp, sp, r0, lsr #29 │ │ │ │ - addeq sp, sp, r8, lsr #29 │ │ │ │ + adceq r1, r2, ip, lsl #25 │ │ │ │ + addeq sp, sp, r0, asr #29 │ │ │ │ + addeq sp, sp, r8, asr #29 │ │ │ │ │ │ │ │ 002d8dc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8de8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93185,17 +93185,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsl #24 │ │ │ │ - addeq sp, sp, r0, asr #28 │ │ │ │ - addeq sp, sp, r8, asr #28 │ │ │ │ + adceq r1, r2, ip, lsr #24 │ │ │ │ + addeq sp, sp, r0, ror #28 │ │ │ │ + addeq sp, sp, r8, ror #28 │ │ │ │ │ │ │ │ 002d8e28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e4c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93212,17 +93212,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r8, lsr #23 │ │ │ │ - ldrdeq sp, [sp], ip │ │ │ │ - addeq sp, sp, r4, ror #27 │ │ │ │ + adceq r1, r2, r8, asr #23 │ │ │ │ + strdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, r4, lsl #28 │ │ │ │ │ │ │ │ 002d8e8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8eb0 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93239,17 +93239,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, asr #22 │ │ │ │ - addeq sp, sp, r8, ror sp │ │ │ │ - addeq sp, sp, r0, lsl #27 │ │ │ │ + adceq r1, r2, r4, ror #22 │ │ │ │ + umulleq sp, sp, r8, sp @ │ │ │ │ + addeq sp, sp, r0, lsr #27 │ │ │ │ │ │ │ │ 002d8ef0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f14 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93266,17 +93266,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r0, ror #21 │ │ │ │ - addeq sp, sp, r4, lsl sp │ │ │ │ - addeq sp, sp, ip, lsl sp │ │ │ │ + adceq r1, r2, r0, lsl #22 │ │ │ │ + addeq sp, sp, r4, lsr sp │ │ │ │ + addeq sp, sp, ip, lsr sp │ │ │ │ │ │ │ │ 002d8f54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f78 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93293,17 +93293,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, ror sl │ │ │ │ - @ instruction: 0x008ddcb0 │ │ │ │ - @ instruction: 0x008ddcb8 │ │ │ │ + umlaleq r1, r2, ip, sl │ │ │ │ + ldrdeq sp, [sp], r0 │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ │ │ │ │ 002d8fb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8fdc │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93320,31 +93320,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9018 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r8, lsl sl │ │ │ │ - addeq sp, sp, ip, asr #24 │ │ │ │ - addeq sp, sp, r4, asr ip │ │ │ │ + adceq r1, r2, r8, lsr sl │ │ │ │ + addeq sp, sp, ip, ror #24 │ │ │ │ + addeq sp, sp, r4, ror ip │ │ │ │ │ │ │ │ 002d901c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2d903c │ │ │ │ ldr r3, [pc, #28] @ 2d9048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r2, ip, lsr #24 │ │ │ │ + adceq r1, r2, ip, asr #24 │ │ │ │ │ │ │ │ 002d904c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9078 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -93372,30 +93372,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f798 │ │ │ │ - @ instruction: 0x00a21bb8 │ │ │ │ + ldrdeq r1, [r2], r8 @ │ │ │ │ │ │ │ │ 002d90d4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2d90f8 │ │ │ │ ldr r3, [pc, #32] @ 2d9104 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r2, r0, ror fp │ │ │ │ + umlaleq r1, r2, r0, fp │ │ │ │ │ │ │ │ 002d9108 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9168 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9180 │ │ │ │ @@ -93434,18 +93434,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, lsr #22 │ │ │ │ - @ instruction: 0x00a21ab8 │ │ │ │ - addeq sp, sp, r0, asr #21 │ │ │ │ - ldrdeq sp, [sp], r0 │ │ │ │ + adceq r1, r2, r4, asr #22 │ │ │ │ + ldrdeq r1, [r2], r8 @ │ │ │ │ + addeq sp, sp, r0, ror #21 │ │ │ │ + strdeq sp, [sp], r0 │ │ │ │ │ │ │ │ 002d91c8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9208 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -93501,15 +93501,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f798 │ │ │ │ - strdeq r1, [r2], ip @ │ │ │ │ + adceq r1, r2, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93617,16 +93617,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9388 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2d9338 │ │ │ │ - adceq pc, r5, r4, asr r7 @ │ │ │ │ - adceq pc, r5, r0, lsl #13 │ │ │ │ + adceq pc, r5, r4, ror r7 @ │ │ │ │ + adceq pc, r5, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -93697,24 +93697,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2d95bc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2d95f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27cf70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d95b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d95b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -93906,15 +93906,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tstpeq r3, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ ldr r0, [pc, #4] @ 2d98d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq r9, r0, r8, ror #18 │ │ │ │ ldr r2, [pc, #192] @ 2d99a0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2d9900 │ │ │ │ ldr r0, [pc, #176] @ 2d99a4 │ │ │ │ @@ -93977,101 +93977,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #248] @ 2d9af0 │ │ │ │ ldr r3, [pc, #248] @ 2d9af4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2d9af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2d9afc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #220] @ 2d9b00 │ │ │ │ ldr r2, [pc, #220] @ 2d9b04 │ │ │ │ ldr r1, [pc, #220] @ 2d9b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #200] @ 2d9b0c │ │ │ │ ldr r2, [pc, #200] @ 2d9b10 │ │ │ │ ldr r1, [pc, #200] @ 2d9b14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #180] @ 2d9b18 │ │ │ │ ldr r2, [pc, #180] @ 2d9b1c │ │ │ │ ldr r1, [pc, #180] @ 2d9b20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #160] @ 2d9b24 │ │ │ │ ldr r2, [pc, #160] @ 2d9b28 │ │ │ │ ldr r1, [pc, #160] @ 2d9b2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #140] @ 2d9b30 │ │ │ │ ldr r2, [pc, #140] @ 2d9b34 │ │ │ │ ldr r1, [pc, #140] @ 2d9b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #120] @ 2d9b3c │ │ │ │ ldr r2, [pc, #120] @ 2d9b40 │ │ │ │ ldr r1, [pc, #120] @ 2d9b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 935294 │ │ │ │ - adceq pc, r5, ip, lsl r1 @ │ │ │ │ - ldrdeq ip, [sp], r8 │ │ │ │ - @ instruction: 0x008dc2b0 │ │ │ │ + b 9352b4 │ │ │ │ + adceq pc, r5, ip, lsr r1 @ │ │ │ │ + strdeq ip, [sp], r8 │ │ │ │ + ldrdeq ip, [sp], r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - addseq r6, fp, r4, asr r0 │ │ │ │ + addseq r6, fp, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addseq sl, sp, ip, ror lr │ │ │ │ + umullseq sl, sp, ip, lr │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - adceq sl, r1, r8, ror r5 │ │ │ │ + umlaleq sl, r1, r8, r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - addeq sp, sp, r0, lsr r2 │ │ │ │ + addeq sp, sp, r0, asr r2 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - addeq sp, sp, ip, lsl r2 │ │ │ │ + addeq sp, sp, ip, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x00940fd8 │ │ │ │ + @ instruction: 0x00940ff8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - addeq sp, sp, r8, ror #3 │ │ │ │ + addeq sp, sp, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2d9cb0 │ │ │ │ ldr r5, [pc, #336] @ 2d9cb4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94080,61 +94080,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9c68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 981028 │ │ │ │ + bl 981048 │ │ │ │ ldr r6, [pc, #276] @ 2d9cbc │ │ │ │ ldr r5, [pc, #276] @ 2d9cc0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #240] @ 2d9cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 981384 │ │ │ │ + bl 9813a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d9c48 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ - bl 988f1c │ │ │ │ + bl 988f3c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #152] @ 2d9cc8 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -94145,32 +94145,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2d9cd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umlaleq lr, r5, r0, pc @ │ │ │ │ - addeq sp, sp, ip, asr #2 │ │ │ │ - addeq sp, sp, r8, asr r1 │ │ │ │ - addeq sp, sp, r8, asr r1 │ │ │ │ + @ instruction: 0x00a5efb0 │ │ │ │ addeq sp, sp, ip, ror #2 │ │ │ │ - addeq sp, sp, r4, asr r1 │ │ │ │ + addeq sp, sp, r8, ror r1 │ │ │ │ + addeq sp, sp, r8, ror r1 │ │ │ │ + addeq sp, sp, ip, lsl #3 │ │ │ │ + addeq sp, sp, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - @ instruction: 0x009b5df8 │ │ │ │ - addeq sp, sp, r0, ror r0 │ │ │ │ + addseq r5, fp, r8, lsl lr │ │ │ │ + umulleq sp, sp, r0, r0 @ │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9d2c │ │ │ │ ldr r2, [pc, #60] @ 2d9d30 │ │ │ │ @@ -94178,100 +94178,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2d9d38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc1c │ │ │ │ - strdeq lr, [r5], ip @ │ │ │ │ - addeq ip, sp, r0, asr #31 │ │ │ │ - ldrdeq ip, [sp], r0 │ │ │ │ - addseq r3, ip, r8, lsr #26 │ │ │ │ + adceq lr, r5, ip, lsl lr │ │ │ │ + addeq ip, sp, r0, ror #31 │ │ │ │ + strdeq ip, [sp], r0 │ │ │ │ + addseq r3, ip, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9d90 │ │ │ │ ldr r2, [pc, #60] @ 2d9d94 │ │ │ │ ldr r1, [pc, #60] @ 2d9d98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2d9d9c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc1c │ │ │ │ - umlaleq lr, r5, r8, sp │ │ │ │ - addeq ip, sp, ip, asr pc │ │ │ │ - addeq ip, sp, ip, ror #30 │ │ │ │ - addseq r3, ip, r4, asr #25 │ │ │ │ + @ instruction: 0x00a5edb8 │ │ │ │ + addeq ip, sp, ip, ror pc │ │ │ │ + addeq ip, sp, ip, lsl #31 │ │ │ │ + addseq r3, ip, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9df4 │ │ │ │ ldr r2, [pc, #60] @ 2d9df8 │ │ │ │ ldr r1, [pc, #60] @ 2d9dfc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2d9e00 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc1c │ │ │ │ - adceq lr, r5, r4, lsr sp │ │ │ │ - strdeq ip, [sp], r8 │ │ │ │ - addeq ip, sp, r8, lsl #30 │ │ │ │ - addseq r3, ip, r0, ror #24 │ │ │ │ + adceq lr, r5, r4, asr sp │ │ │ │ + addeq ip, sp, r8, lsl pc │ │ │ │ + addeq ip, sp, r8, lsr #30 │ │ │ │ + addseq r3, ip, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9e58 │ │ │ │ ldr r2, [pc, #60] @ 2d9e5c │ │ │ │ ldr r1, [pc, #60] @ 2d9e60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2d9e64 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc1c │ │ │ │ - ldrdeq lr, [r5], r0 @ │ │ │ │ - umulleq ip, sp, r4, lr │ │ │ │ - addeq ip, sp, r4, lsr #29 │ │ │ │ - @ instruction: 0x009c3bfc │ │ │ │ + strdeq lr, [r5], r0 @ │ │ │ │ + @ instruction: 0x008dceb4 │ │ │ │ + addeq ip, sp, r4, asr #29 │ │ │ │ + addseq r3, ip, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2d9f74 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2d9f78 │ │ │ │ @@ -94287,22 +94287,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2d9f84 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64088 │ │ │ │ + bl b640a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d9efc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2d9f2c │ │ │ │ ldr r1, [pc, #132] @ 2d9f88 │ │ │ │ @@ -94312,15 +94312,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2d9f94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2d9f98 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #104] @ 2d9f9c │ │ │ │ ldr r3, [pc, #68] @ 2d9f7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94331,23 +94331,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, ip, ror #24 │ │ │ │ + adceq lr, r5, ip, lsl #25 │ │ │ │ tsteq r2, ip, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, r4, lsl lr │ │ │ │ - addeq ip, sp, r4, lsl #28 │ │ │ │ - addeq ip, sp, r0, lsr lr │ │ │ │ + addeq ip, sp, r4, lsr lr │ │ │ │ + addeq ip, sp, r4, lsr #28 │ │ │ │ + addeq ip, sp, r0, asr lr │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq lr, [r5], ip @ │ │ │ │ - umulleq ip, sp, ip, sp │ │ │ │ + strdeq lr, [r5], ip @ │ │ │ │ + @ instruction: 0x008dcdbc │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ @ instruction: 0x0112eed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da0ac │ │ │ │ @@ -94365,22 +94365,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da0bc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64088 │ │ │ │ + bl b640a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da034 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2da064 │ │ │ │ ldr r1, [pc, #132] @ 2da0c0 │ │ │ │ @@ -94390,15 +94390,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da0cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da0d0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #104] @ 2da0d4 │ │ │ │ ldr r3, [pc, #68] @ 2da0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94409,23 +94409,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, r4, lsr fp │ │ │ │ + adceq lr, r5, r4, asr fp │ │ │ │ tsteq r2, r4, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq ip, [sp], ip @ │ │ │ │ - addeq ip, sp, ip, asr #25 │ │ │ │ - addeq ip, sp, r8, lsr #26 │ │ │ │ + strdeq ip, [sp], ip @ │ │ │ │ + addeq ip, sp, ip, ror #25 │ │ │ │ + addeq ip, sp, r8, asr #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, r4, lsr #21 │ │ │ │ - addeq ip, sp, r4, ror #24 │ │ │ │ + adceq lr, r5, r4, asr #21 │ │ │ │ + addeq ip, sp, r4, lsl #25 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @ instruction: 0x0112ed98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da1e4 │ │ │ │ @@ -94443,22 +94443,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da1f4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64088 │ │ │ │ + bl b640a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da16c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2da19c │ │ │ │ ldr r1, [pc, #132] @ 2da1f8 │ │ │ │ @@ -94468,15 +94468,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da204 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da208 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #104] @ 2da20c │ │ │ │ ldr r3, [pc, #68] @ 2da1ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94487,23 +94487,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - strdeq lr, [r5], ip @ │ │ │ │ + adceq lr, r5, ip, lsl sl │ │ │ │ @ instruction: 0x0112ecfc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, r4, lsr #23 │ │ │ │ - umulleq ip, sp, r4, fp │ │ │ │ - addeq ip, sp, r0, lsr #24 │ │ │ │ + addeq ip, sp, r4, asr #23 │ │ │ │ + @ instruction: 0x008dcbb4 │ │ │ │ + addeq ip, sp, r0, asr #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, ip, ror #18 │ │ │ │ - addeq ip, sp, ip, lsr #22 │ │ │ │ + adceq lr, r5, ip, lsl #19 │ │ │ │ + addeq ip, sp, ip, asr #22 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da31c │ │ │ │ @@ -94521,22 +94521,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da32c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64088 │ │ │ │ + bl b640a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da2a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2da2d4 │ │ │ │ ldr r1, [pc, #132] @ 2da330 │ │ │ │ @@ -94546,15 +94546,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da33c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da340 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #104] @ 2da344 │ │ │ │ ldr r3, [pc, #68] @ 2da324 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94565,23 +94565,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, r4, asr #17 │ │ │ │ + adceq lr, r5, r4, ror #17 │ │ │ │ tsteq r2, r4, asr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, ip, ror #20 │ │ │ │ - addeq ip, sp, ip, asr sl │ │ │ │ - addeq ip, sp, r4, lsl fp │ │ │ │ + addeq ip, sp, ip, lsl #21 │ │ │ │ + addeq ip, sp, ip, ror sl │ │ │ │ + addeq ip, sp, r4, lsr fp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, r4, lsr r8 │ │ │ │ - strdeq ip, [sp], r4 │ │ │ │ + adceq lr, r5, r4, asr r8 │ │ │ │ + addeq ip, sp, r4, lsl sl │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ tsteq r2, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da394 │ │ │ │ @@ -94590,66 +94590,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - adceq lr, r5, ip, lsl #15 │ │ │ │ - addeq ip, sp, r0, asr r9 │ │ │ │ - addeq ip, sp, r0, ror #18 │ │ │ │ + adceq lr, r5, ip, lsr #15 │ │ │ │ + addeq ip, sp, r0, ror r9 │ │ │ │ + addeq ip, sp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da3ec │ │ │ │ ldr r2, [pc, #52] @ 2da3f0 │ │ │ │ ldr r1, [pc, #52] @ 2da3f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - adceq lr, r5, r4, lsr r7 │ │ │ │ - strdeq ip, [sp], r8 │ │ │ │ - addeq ip, sp, r8, lsl #18 │ │ │ │ + adceq lr, r5, r4, asr r7 │ │ │ │ + addeq ip, sp, r8, lsl r9 │ │ │ │ + addeq ip, sp, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da444 │ │ │ │ ldr r2, [pc, #52] @ 2da448 │ │ │ │ ldr r1, [pc, #52] @ 2da44c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - ldrdeq lr, [r5], ip @ │ │ │ │ - addeq ip, sp, r0, lsr #17 │ │ │ │ - @ instruction: 0x008dc8b0 │ │ │ │ + strdeq lr, [r5], ip @ │ │ │ │ + addeq ip, sp, r0, asr #17 │ │ │ │ + ldrdeq ip, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da4c8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da4cc │ │ │ │ @@ -94657,32 +94657,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq lr, r5, r0, lsl #13 │ │ │ │ - addeq ip, sp, r4, asr #16 │ │ │ │ - addeq ip, sp, r4, asr r8 │ │ │ │ + adceq lr, r5, r0, lsr #13 │ │ │ │ + addeq ip, sp, r4, ror #16 │ │ │ │ + addeq ip, sp, r4, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da54c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da550 │ │ │ │ @@ -94690,47 +94690,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq lr, [r5], ip @ │ │ │ │ - addeq ip, sp, r0, asr #15 │ │ │ │ - ldrdeq ip, [sp], r0 │ │ │ │ + adceq lr, r5, ip, lsl r6 │ │ │ │ + addeq ip, sp, r0, ror #15 │ │ │ │ + strdeq ip, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2da618 │ │ │ │ ldr r2, [pc, #168] @ 2da61c │ │ │ │ ldr r1, [pc, #168] @ 2da620 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2da608 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da5e8 │ │ │ │ @@ -94739,37 +94739,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2da62c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9887f4 │ │ │ │ + bl 988814 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ bl 27d210 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2da5a4 │ │ │ │ - adceq lr, r5, ip, ror r5 │ │ │ │ - addeq ip, sp, r0, asr #14 │ │ │ │ - addeq ip, sp, r0, asr r7 │ │ │ │ - adceq lr, r5, r4, lsr r5 │ │ │ │ - addeq ip, sp, ip, lsr r7 │ │ │ │ - addeq ip, sp, r0, asr r7 │ │ │ │ + umlaleq lr, r5, ip, r5 │ │ │ │ + addeq ip, sp, r0, ror #14 │ │ │ │ + addeq ip, sp, r0, ror r7 │ │ │ │ + adceq lr, r5, r4, asr r5 │ │ │ │ + addeq ip, sp, ip, asr r7 │ │ │ │ + addeq ip, sp, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2da6f4 │ │ │ │ ldr r6, [pc, #172] @ 2da6f8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94779,15 +94779,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2da6b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -94802,27 +94802,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2da700 │ │ │ │ ldr r2, [pc, #68] @ 2da704 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq lr, r5, r8, lsr #9 │ │ │ │ - addeq ip, sp, r4, ror #12 │ │ │ │ - addeq ip, sp, r8, ror #12 │ │ │ │ - addeq ip, sp, r4, lsr r7 │ │ │ │ + adceq lr, r5, r8, asr #9 │ │ │ │ + addeq ip, sp, r4, lsl #13 │ │ │ │ + addeq ip, sp, r8, lsl #13 │ │ │ │ + addeq ip, sp, r4, asr r7 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2da80c │ │ │ │ ldr r2, [pc, #236] @ 2da810 │ │ │ │ @@ -94830,15 +94830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #204] @ 2da818 │ │ │ │ ldr r3, [pc, #204] @ 2da81c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -94881,22 +94881,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2dd868 │ │ │ │ str r0, [r6] │ │ │ │ b 2da778 │ │ │ │ - adceq lr, r5, ip, asr #7 │ │ │ │ - addeq ip, sp, r8, lsl #11 │ │ │ │ - addeq ip, sp, r4, lsr #11 │ │ │ │ + adceq lr, r5, ip, ror #7 │ │ │ │ + addeq ip, sp, r8, lsr #11 │ │ │ │ + addeq ip, sp, r4, asr #11 │ │ │ │ @ instruction: 0x0112e6b8 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ - addeq ip, sp, ip, ror r6 │ │ │ │ - addeq ip, sp, r8, ror #12 │ │ │ │ + umulleq ip, sp, ip, r6 │ │ │ │ + addeq ip, sp, r8, lsl #13 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ adcseq r8, r0, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -94924,19 +94924,19 @@ │ │ │ │ bl 27ea28 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 9885a0 │ │ │ │ + bl 9885c0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2da8f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -94963,19 +94963,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9885a0 │ │ │ │ + bl 9885c0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2da8f4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2daa14 │ │ │ │ ldr r2, [pc, #1612] @ 2dafd0 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -95080,19 +95080,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988688 │ │ │ │ + bl 9886a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da8f4 │ │ │ │ mov r0, #1 │ │ │ │ b 2da900 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2da8f4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -95374,32 +95374,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2dadac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r5, r4, lsl #5 │ │ │ │ - addeq ip, sp, r0, lsl #9 │ │ │ │ - umulleq ip, sp, r4, r4 │ │ │ │ + adceq lr, r5, r4, lsr #5 │ │ │ │ + addeq ip, sp, r0, lsr #9 │ │ │ │ + @ instruction: 0x008dc4b4 │ │ │ │ @ instruction: 0x0112e4fc │ │ │ │ @ instruction: 0x00b088b0 │ │ │ │ - umlaleq lr, r5, ip, r0 │ │ │ │ - addeq ip, sp, r4, lsl #8 │ │ │ │ - umulleq ip, sp, ip, r3 │ │ │ │ + strheq lr, [r5], ip @ │ │ │ │ + addeq ip, sp, r4, lsr #8 │ │ │ │ + @ instruction: 0x008dc3bc │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - adceq sp, r5, r4, ror #31 │ │ │ │ - addeq ip, sp, r8, ror #3 │ │ │ │ - strdeq ip, [sp], ip @ │ │ │ │ - adceq sp, r5, lr, asr pc │ │ │ │ - umulleq ip, sp, r4, r2 │ │ │ │ - addeq ip, sp, r8, ror #4 │ │ │ │ - adceq sp, r5, r0, asr lr │ │ │ │ - adceq sp, r5, r8, lsl lr │ │ │ │ - strdeq ip, [sp], r0 │ │ │ │ + adceq lr, r5, r4 │ │ │ │ + addeq ip, sp, r8, lsl #4 │ │ │ │ + addeq ip, sp, ip, lsl r2 │ │ │ │ + adceq sp, r5, lr, ror pc │ │ │ │ + @ instruction: 0x008dc2b4 │ │ │ │ + addeq ip, sp, r8, lsl #5 │ │ │ │ + adceq sp, r5, r0, ror lr │ │ │ │ + adceq sp, r5, r8, lsr lr │ │ │ │ + addeq ip, sp, r0, lsl r1 │ │ │ │ ldr r3, [pc, #172] @ 2db0bc │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2db0a4 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2db030 │ │ │ │ @@ -95468,15 +95468,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2db158 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75fac │ │ │ │ + bl b75fcc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95507,15 +95507,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2db1dc │ │ │ │ ldr r0, [pc, #44] @ 2db1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b b75fac │ │ │ │ + b b75fcc │ │ │ │ ldr r0, [pc, #20] @ 2db1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2db178 │ │ │ │ @ instruction: 0x0113e4f0 │ │ │ │ tsteq r3, r0, asr #9 │ │ │ │ @ instruction: 0x0121a490 │ │ │ │ @@ -95536,15 +95536,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2db248 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75fac │ │ │ │ + b b75fcc │ │ │ │ ldr r2, [pc, #16] @ 2db24c │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2db200 │ │ │ │ tsteq r3, r8, ror #8 │ │ │ │ @ instruction: 0x0121a418 │ │ │ │ tsteq r3, r8, lsr r4 │ │ │ │ @@ -95565,15 +95565,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [pc, #28] @ 2db2b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b75fac │ │ │ │ + b b75fcc │ │ │ │ ldr r1, [pc, #12] @ 2db2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2db278 │ │ │ │ @ instruction: 0x0121a3b0 │ │ │ │ tsteq r3, ip, asr #7 │ │ │ │ │ │ │ │ @@ -95600,15 +95600,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6694 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2db324 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #72] @ 2db374 │ │ │ │ ldr r3, [pc, #64] @ 2db370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95658,15 +95658,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2db9d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #1484] @ 2db9d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2db87c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -95709,15 +95709,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2db420 │ │ │ │ ldr r3, [pc, #1312] @ 2db9e0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #1280] @ 2db9d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db41c │ │ │ │ ldr r3, [pc, #1268] @ 2db9e4 │ │ │ │ @@ -95739,32 +95739,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2db9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ ldr r3, [pc, #1148] @ 2db9f4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #1092] @ 2db9d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db41c │ │ │ │ ldr r3, [pc, #1100] @ 2db9f8 │ │ │ │ @@ -95786,32 +95786,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2db9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ ldr r3, [pc, #928] @ 2db9d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #904] @ 2db9d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db41c │ │ │ │ ldr r3, [pc, #920] @ 2dba00 │ │ │ │ @@ -95833,32 +95833,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2dba04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ ldr r3, [pc, #740] @ 2db9d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #716] @ 2db9d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db41c │ │ │ │ ldr r3, [pc, #740] @ 2dba08 │ │ │ │ @@ -95880,33 +95880,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2dba0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2d90d4 │ │ │ │ ldr r3, [pc, #556] @ 2db9e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r2, [pc, #524] @ 2db9d8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2db41c │ │ │ │ ldr r2, [pc, #556] @ 2dba10 │ │ │ │ @@ -95931,26 +95931,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2dba14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ ldr r3, [pc, #404] @ 2dba18 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db41c │ │ │ │ @@ -95968,102 +95968,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2dba1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2dba20 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2dba24 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2dba28 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2db41c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2dba2c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ ldr r0, [pc, #168] @ 2dba30 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2dba34 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db420 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #20 │ │ │ │ - adceq sp, r5, r0, lsl #16 │ │ │ │ + adceq sp, r5, r0, lsr #16 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsr #19 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ muleq r0, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, sp, r4, asr r5 │ │ │ │ + addeq sp, sp, r4, ror r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ - addeq sp, sp, r4, lsl r5 │ │ │ │ + addeq sp, sp, r4, lsr r5 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - addeq sp, sp, r0, asr #9 │ │ │ │ + addeq sp, sp, r0, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - addeq sp, sp, r8, ror #8 │ │ │ │ + addeq sp, sp, r8, lsl #9 │ │ │ │ andeq r4, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0x008dd1bc │ │ │ │ + ldrdeq sp, [sp], ip │ │ │ │ andeq r6, r0, r4, asr r0 │ │ │ │ - addeq sp, sp, r4, ror r3 │ │ │ │ - addeq sp, sp, r4, lsr #6 │ │ │ │ - umulleq sp, sp, ip, r2 @ │ │ │ │ - addeq sp, sp, r0, asr r3 │ │ │ │ - strdeq sp, [sp], ip │ │ │ │ - addeq sp, sp, r8, ror #1 │ │ │ │ - addeq sp, sp, r8, asr #2 │ │ │ │ + umulleq sp, sp, r4, r3 @ │ │ │ │ + addeq sp, sp, r4, asr #6 │ │ │ │ + @ instruction: 0x008dd2bc │ │ │ │ + addeq sp, sp, r0, ror r3 │ │ │ │ + addeq sp, sp, ip, lsl r2 │ │ │ │ + addeq sp, sp, r8, lsl #2 │ │ │ │ + addeq sp, sp, r8, ror #2 │ │ │ │ │ │ │ │ 002dba38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -96101,17 +96101,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2dbae8 │ │ │ │ ldr r0, [pc, #24] @ 2dbaec │ │ │ │ ldr r2, [pc, #24] @ 2dbaf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq sp, r5, r4, lsl #2 │ │ │ │ - strdeq sp, [sp], ip │ │ │ │ - addeq sp, sp, r4, lsl #4 │ │ │ │ + adceq sp, r5, r4, lsr #2 │ │ │ │ + addeq sp, sp, ip, lsl r2 │ │ │ │ + addeq sp, sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -96147,30 +96147,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2dbbc8 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2dbc44 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2dbbdc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #292] @ 2dbccc │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2dba38 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl b41fcc │ │ │ │ + bl b41fec │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -96224,20 +96224,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x01219b00 │ │ │ │ smlawteq r1, ip, sl, r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq ip, r5, ip, asr pc │ │ │ │ - strheq sp, [sp], ip │ │ │ │ - addeq sp, sp, r0, asr r0 │ │ │ │ - adceq ip, r5, r4, lsr pc │ │ │ │ - addeq sp, sp, ip, lsr #1 │ │ │ │ - addeq sp, sp, r8, lsr #32 │ │ │ │ + adceq ip, r5, ip, ror pc │ │ │ │ + ldrdeq sp, [sp], ip │ │ │ │ + addeq sp, sp, r0, ror r0 │ │ │ │ + adceq ip, r5, r4, asr pc │ │ │ │ + addeq sp, sp, ip, asr #1 │ │ │ │ + addeq sp, sp, r8, asr #32 │ │ │ │ │ │ │ │ 002dbce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2dbe48 │ │ │ │ @@ -96307,38 +96307,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2dbe6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dbd34 │ │ │ │ ldr r0, [pc, #52] @ 2dbe70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dbd34 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsheq sp, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsr r9 │ │ │ │ tsteq r2, r0, lsl #1 │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sp, r4, asr pc │ │ │ │ - addeq ip, sp, r4, ror #30 │ │ │ │ + addeq ip, sp, r4, ror pc │ │ │ │ + addeq ip, sp, r4, lsl #31 │ │ │ │ │ │ │ │ 002dbe74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 678310 │ │ │ │ @@ -96426,15 +96426,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 677fe4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dbfd8 │ │ │ │ bl 704940 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b41fcc │ │ │ │ + b b41fec │ │ │ │ tsteq r3, r8, ror r7 │ │ │ │ @ instruction: 0x01219734 │ │ │ │ │ │ │ │ 002dbfec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96483,27 +96483,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc080 │ │ │ │ ldr r3, [pc, #380] @ 2dc22c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #360] @ 2dc230 │ │ │ │ ldr ip, [pc, #360] @ 2dc234 │ │ │ │ ldr r1, [pc, #360] @ 2dc238 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #324] @ 2dc23c │ │ │ │ ldr r3, [pc, #296] @ 2dc224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96526,27 +96526,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2dc0f0 │ │ │ │ bl 678310 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc18c │ │ │ │ mov r0, #12 │ │ │ │ bl 677fe4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc0f0 │ │ │ │ bl 704940 │ │ │ │ b 2dc0f0 │ │ │ │ mov r0, sl │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 2dc0f0 │ │ │ │ mov r7, #1 │ │ │ │ b 2dc1c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2dba38 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -96576,21 +96576,21 @@ │ │ │ │ bl 2dbeb4 │ │ │ │ b 2dc1b4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0112cddc │ │ │ │ andeq r6, r0, r8, lsr #20 │ │ │ │ - adceq ip, r5, ip, lsl #22 │ │ │ │ - strdeq ip, [sp], r0 │ │ │ │ - addeq ip, sp, r0, lsl #24 │ │ │ │ + adceq ip, r5, ip, lsr #22 │ │ │ │ + addeq ip, sp, r0, lsl sp │ │ │ │ + addeq ip, sp, r0, lsr #24 │ │ │ │ tsteq r2, ip, lsl #26 │ │ │ │ - adceq ip, r5, r8, lsl #21 │ │ │ │ - addeq ip, sp, r4, ror #24 │ │ │ │ - addeq ip, sp, r0, lsl #23 │ │ │ │ + adceq ip, r5, r8, lsr #21 │ │ │ │ + addeq ip, sp, r4, lsl #25 │ │ │ │ + addeq ip, sp, r0, lsr #23 │ │ │ │ │ │ │ │ 002dc24c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -96683,41 +96683,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 677fe4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc300 │ │ │ │ b 2dc38c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #116] @ 2dc444 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr r3, [pc, #68] @ 2dc448 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2dc44c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2dc444 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2dc314 │ │ │ │ @ instruction: 0x01219340 │ │ │ │ @ instruction: 0x0121932c │ │ │ │ tsteq r3, ip, lsr #6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, ip, ror #4 │ │ │ │ @@ -96886,15 +96886,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96993,15 +96993,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -97146,15 +97146,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -97198,19 +97198,19 @@ │ │ │ │ tsteq r2, r4, ror #5 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002dcb7c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2dcb8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75f40 │ │ │ │ + b b75f60 │ │ │ │ smlawteq r1, r0, sl, r8 │ │ │ │ │ │ │ │ 002dcb90 : │ │ │ │ - b b75f70 │ │ │ │ + b b75f90 │ │ │ │ │ │ │ │ 002dcb94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2dcc68 │ │ │ │ @@ -97288,15 +97288,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2dccf8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2db15c │ │ │ │ ldr r0, [pc, #148] @ 2dcd68 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75fac │ │ │ │ + bl b75fcc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -97307,39 +97307,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2dcd74 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2dcd78 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ b 2dcce0 │ │ │ │ ldr r3, [pc, #68] @ 2dcd7c │ │ │ │ ldr lr, [pc, #68] @ 2dcd80 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2dcd84 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2dcd88 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2dcd28 │ │ │ │ tsteq r3, ip, ror #19 │ │ │ │ @ instruction: 0x01218970 │ │ │ │ - adceq fp, r5, ip, asr #29 │ │ │ │ - strdeq ip, [sp], ip @ │ │ │ │ - @ instruction: 0x008dbfb8 │ │ │ │ + adceq fp, r5, ip, ror #29 │ │ │ │ + addeq ip, sp, ip, lsl r1 │ │ │ │ + ldrdeq fp, [sp], r8 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - umlaleq fp, r5, r4, lr │ │ │ │ - addeq ip, sp, ip, lsr #1 │ │ │ │ - addeq fp, sp, r4, lsl #31 │ │ │ │ + @ instruction: 0x00a5beb4 │ │ │ │ + addeq ip, sp, ip, asr #1 │ │ │ │ + addeq fp, sp, r4, lsr #31 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -97475,16 +97475,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2dced8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2dced8 │ │ │ │ + adceq fp, r5, pc, asr #27 │ │ │ │ adceq fp, r5, pc, lsr #27 │ │ │ │ - adceq fp, r5, pc, lsl #27 │ │ │ │ │ │ │ │ 002dcfb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -97623,15 +97623,15 @@ │ │ │ │ bne 2dd2d4 │ │ │ │ ldr r0, [pc, #296] @ 2dd2ec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b746b0 │ │ │ │ + b b746d0 │ │ │ │ mov r0, #12 │ │ │ │ bl 27cba4 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -97660,23 +97660,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2dd300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dd154 │ │ │ │ ldr r2, [pc, #108] @ 2dd304 │ │ │ │ ldr r3, [pc, #64] @ 2dd2dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -97686,29 +97686,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2dd308 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0112bcd8 │ │ │ │ tsteq r2, r8, lsr #25 │ │ │ │ tsteq r2, r4, ror #24 │ │ │ │ - addeq fp, sp, ip, ror #24 │ │ │ │ + addeq fp, sp, ip, lsl #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq fp, [sp], r4 │ │ │ │ + strdeq fp, [sp], r4 │ │ │ │ tsteq r2, ip, ror #22 │ │ │ │ - ldrdeq fp, [sp], r8 │ │ │ │ + strdeq fp, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2dd414 │ │ │ │ ldr r3, [pc, #240] @ 2dd418 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97969,27 +97969,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2dd844 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd6c8 │ │ │ │ ldr r1, [pc, #248] @ 2dd848 │ │ │ │ ldr r3, [pc, #248] @ 2dd84c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2dd850 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd6c0 │ │ │ │ ldr r3, [pc, #212] @ 2dd854 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd4b8 │ │ │ │ @@ -98006,52 +98006,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2dd860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dd4b8 │ │ │ │ ldr r0, [pc, #104] @ 2dd864 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dd4b8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112b9bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, ror #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq sp, r0, ip, lsl #26 │ │ │ │ - addeq fp, sp, r8, asr #20 │ │ │ │ - addeq fp, sp, ip, asr #20 │ │ │ │ - addseq r1, r6, r8, lsr #4 │ │ │ │ - addeq fp, sp, r0, ror r9 │ │ │ │ - @ instruction: 0x008efdbc │ │ │ │ - addeq fp, sp, r8, lsr #18 │ │ │ │ + addseq sp, r0, ip, lsr #26 │ │ │ │ + addeq fp, sp, r8, ror #20 │ │ │ │ + addeq fp, sp, ip, ror #20 │ │ │ │ + addseq r1, r6, r8, asr #4 │ │ │ │ + umulleq fp, sp, r0, r9 │ │ │ │ + ldrdeq pc, [lr], ip │ │ │ │ + addeq fp, sp, r8, asr #18 │ │ │ │ tsteq r2, r4, lsr r7 │ │ │ │ - strdeq fp, [sp], r0 │ │ │ │ - adceq fp, r5, r0, lsl r5 │ │ │ │ - addeq fp, sp, r8, asr #15 │ │ │ │ - strdeq fp, [sp], r8 │ │ │ │ - adceq fp, r5, r0, ror #9 │ │ │ │ - umulleq fp, sp, r8, r7 │ │ │ │ + addeq fp, sp, r0, lsl r8 │ │ │ │ + adceq fp, r5, r0, lsr r5 │ │ │ │ + addeq fp, sp, r8, ror #15 │ │ │ │ + addeq fp, sp, r8, lsl r8 │ │ │ │ + adceq fp, r5, r0, lsl #10 │ │ │ │ + @ instruction: 0x008db7b8 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq fp, [sp], ip │ │ │ │ - addeq fp, sp, ip, ror #13 │ │ │ │ + strdeq fp, [sp], ip │ │ │ │ + addeq fp, sp, ip, lsl #14 │ │ │ │ │ │ │ │ 002dd868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -98180,15 +98180,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dda84 │ │ │ │ ldr r0, [pc, #184] @ 2ddb2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ mov r0, #0 │ │ │ │ b 2dd99c │ │ │ │ ldr r3, [pc, #164] @ 2ddb30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dda6c │ │ │ │ @@ -98205,40 +98205,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ddb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dda6c │ │ │ │ ldr r0, [pc, #56] @ 2ddb40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2dda6c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112b4f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, ip, asr #9 │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq fp, sp, r0, ror #10 │ │ │ │ + addeq fp, sp, r0, lsl #11 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq fp, sp, r8, r4 │ │ │ │ - @ instruction: 0x008db4b0 │ │ │ │ + @ instruction: 0x008db4b8 │ │ │ │ + ldrdeq fp, [sp], r0 │ │ │ │ │ │ │ │ 002ddb44 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98268,15 +98268,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca84 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6d690 │ │ │ │ + b b6d6b0 │ │ │ │ │ │ │ │ 002ddbcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -98413,17 +98413,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2dde0c │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - strdeq sl, [r5], r4 @ │ │ │ │ - adceq sl, r5, r0, ror lr │ │ │ │ - addeq fp, sp, r0, lsl #4 │ │ │ │ + adceq fp, r5, r4, lsl r0 │ │ │ │ + umlaleq sl, r5, r0, lr │ │ │ │ + addeq fp, sp, r0, lsr #4 │ │ │ │ │ │ │ │ 002dde10 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2dde34 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2dde58 │ │ │ │ @@ -98448,15 +98448,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2dde8c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - adceq sl, r5, r4, lsl #28 │ │ │ │ + adceq sl, r5, r4, lsr #28 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002dde90 : │ │ │ │ ldr r2, [pc, #140] @ 2ddf24 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2ddee4 │ │ │ │ @@ -98701,17 +98701,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2de254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq sl, r5, ip, lsr #20 │ │ │ │ - @ instruction: 0x008dadbc │ │ │ │ - addeq sl, sp, ip, asr #27 │ │ │ │ + adceq sl, r5, ip, asr #20 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ + addeq sl, sp, ip, ror #27 │ │ │ │ │ │ │ │ 002de258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -98924,15 +98924,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2de62c │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl b6d46c │ │ │ │ + bl b6d48c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2de648 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -98943,15 +98943,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2de6c4 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27daa4 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #216] @ 2de6c8 │ │ │ │ ldr r3, [pc, #196] @ 2de6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98980,19 +98980,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2de6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl b6d690 │ │ │ │ + bl b6d6b0 │ │ │ │ b 2de648 │ │ │ │ ldr r1, [pc, #76] @ 2de6e4 │ │ │ │ ldr r2, [pc, #76] @ 2de6e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -99001,22 +99001,22 @@ │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0112a8bc │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ tsteq r2, r4, lsl r8 │ │ │ │ - adceq sl, r5, ip, lsr #12 │ │ │ │ - addeq sl, sp, r0, ror #19 │ │ │ │ - adceq sl, r5, r0, lsl #12 │ │ │ │ - addeq sl, sp, ip, asr #19 │ │ │ │ - addeq sl, sp, r0, lsl #19 │ │ │ │ + adceq sl, r5, ip, asr #12 │ │ │ │ + addeq sl, sp, r0, lsl #20 │ │ │ │ + adceq sl, r5, r0, lsr #12 │ │ │ │ + addeq sl, sp, ip, ror #19 │ │ │ │ + addeq sl, sp, r0, lsr #19 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - adceq sl, r5, r8, asr #11 │ │ │ │ - addeq sl, sp, ip, ror #18 │ │ │ │ + adceq sl, r5, r8, ror #11 │ │ │ │ + addeq sl, sp, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99032,25 +99032,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2de80c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #196] @ 2de810 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #180] @ 2de814 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e86c <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -99083,28 +99083,28 @@ │ │ │ │ bl 2dbe74 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2dc450 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2dbe74 │ │ │ │ - addeq sl, sp, r8, lsl #18 │ │ │ │ - addeq sl, sp, r4, lsl #18 │ │ │ │ - strdeq sl, [sp], r8 │ │ │ │ + addeq sl, sp, r8, lsr #18 │ │ │ │ + addeq sl, sp, r4, lsr #18 │ │ │ │ + addeq sl, sp, r8, lsl r9 │ │ │ │ │ │ │ │ 002de818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2de898 │ │ │ │ ldr r5, [pc, #100] @ 2de89c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99120,15 +99120,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, sp, r8, lsr #16 │ │ │ │ + addeq sl, sp, r8, asr #16 │ │ │ │ @ instruction: 0x01216e14 │ │ │ │ tsteq r3, ip, lsl lr │ │ │ │ │ │ │ │ 002de8a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99144,15 +99144,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ mov r1, sp │ │ │ │ bl 2dcc6c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #76] @ 2de95c │ │ │ │ ldr r3, [pc, #64] @ 2de954 │ │ │ │ @@ -99170,15 +99170,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009ae9d8 │ │ │ │ + @ instruction: 0x009ae9f8 │ │ │ │ @ instruction: 0x0112a4f4 │ │ │ │ │ │ │ │ 002de960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -99207,32 +99207,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2de9a4 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41b20 │ │ │ │ + b b41b40 │ │ │ │ ldr r1, [pc, #28] @ 2dea28 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b a98e4c │ │ │ │ - umullseq pc, sl, r8, r8 @ │ │ │ │ - ldrdeq sl, [sp], r4 │ │ │ │ - strdeq sl, [sp], r8 │ │ │ │ - addeq sl, sp, ip, ror #12 │ │ │ │ + b a98e6c │ │ │ │ + @ instruction: 0x009af8b8 │ │ │ │ + strdeq sl, [sp], r4 │ │ │ │ + addeq sl, sp, r8, lsl r7 │ │ │ │ + addeq sl, sp, ip, lsl #13 │ │ │ │ │ │ │ │ 002dea2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2dee08 │ │ │ │ @@ -99274,15 +99274,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ded5c │ │ │ │ ldr r3, [pc, #804] @ 2dee24 │ │ │ │ ldr r2, [pc, #804] @ 2dee28 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2dee2c │ │ │ │ @@ -99293,59 +99293,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2dee34 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2deb6c │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2dee38 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2dee3c │ │ │ │ ldr r1, [pc, #752] @ 2dee40 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2debf0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2dee44 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2deb34 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r2, [pc, #628] @ 2dee48 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2deb44 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2decc8 │ │ │ │ @@ -99354,44 +99354,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2dec54 │ │ │ │ ldr r1, [pc, #556] @ 2dee50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2decb8 │ │ │ │ ldr r1, [pc, #532] @ 2dee54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2decc4 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2dee58 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2dec1c │ │ │ │ ldr r2, [pc, #424] @ 2dee5c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2dec1c │ │ │ │ ldr r2, [pc, #416] @ 2dee60 │ │ │ │ @@ -99405,23 +99405,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2decf8 │ │ │ │ ldr r1, [pc, #372] @ 2dee64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2deacc │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl b41a68 │ │ │ │ + bl b41a88 │ │ │ │ ldr r2, [pc, #328] @ 2dee68 │ │ │ │ ldr r3, [pc, #232] @ 2dee0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99443,73 +99443,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2dee24 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2dedbc │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2dee6c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2dee70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 2decd8 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #128] @ 2dee48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ b 2ded9c │ │ │ │ ldr r2, [pc, #60] @ 2dee28 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2dec04 │ │ │ │ ldr r1, [pc, #124] @ 2dee74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 2ded18 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, ip, lsl #7 │ │ │ │ - addeq sl, sp, r4, lsr #12 │ │ │ │ - addseq pc, sl, r0, lsl #15 │ │ │ │ - @ instruction: 0x009425b0 │ │ │ │ - addeq sl, sp, ip, ror #11 │ │ │ │ + addeq sl, sp, r4, asr #12 │ │ │ │ + addseq pc, sl, r0, lsr #15 │ │ │ │ + @ instruction: 0x009425d0 │ │ │ │ + addeq sl, sp, ip, lsl #12 │ │ │ │ strdeq r7, [r0], -r4 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ - addeq sl, sp, r0, lsr #11 │ │ │ │ - @ instruction: 0x008da5b0 │ │ │ │ - addseq pc, sl, ip, lsl #14 │ │ │ │ - addeq ip, lr, r8, ror #20 │ │ │ │ - addeq r8, sp, r4, ror #1 │ │ │ │ - umulleq sl, sp, r4, r5 │ │ │ │ - addeq sl, sp, r0, asr #10 │ │ │ │ + addeq sl, sp, r0, asr #11 │ │ │ │ + ldrdeq sl, [sp], r0 │ │ │ │ + addseq pc, sl, ip, lsr #14 │ │ │ │ + addeq ip, lr, r8, lsl #21 │ │ │ │ + addeq r8, sp, r4, lsl #2 │ │ │ │ + @ instruction: 0x008da5b4 │ │ │ │ + addeq sl, sp, r0, ror #10 │ │ │ │ andeq r5, r0, r4, lsl #11 │ │ │ │ - strdeq sl, [sp], r4 │ │ │ │ - addeq sl, sp, r4, ror #9 │ │ │ │ - ldrdeq sl, [sp], ip │ │ │ │ - addeq sl, sp, r4, asr r4 │ │ │ │ - strdeq ip, [lr], r8 │ │ │ │ - addeq ip, lr, ip, ror #17 │ │ │ │ - addeq sl, sp, r4, asr #8 │ │ │ │ + addeq sl, sp, r4, lsl r5 │ │ │ │ + addeq sl, sp, r4, lsl #10 │ │ │ │ + strdeq sl, [sp], ip │ │ │ │ + addeq sl, sp, r4, ror r4 │ │ │ │ + addeq ip, lr, r8, lsl r9 │ │ │ │ + addeq ip, lr, ip, lsl #18 │ │ │ │ + addeq sl, sp, r4, ror #8 │ │ │ │ tsteq r2, r4, ror #1 │ │ │ │ - addeq ip, lr, r0, lsl r8 │ │ │ │ - addeq sl, sp, ip, lsr r3 │ │ │ │ - addeq sl, sp, r4, asr #5 │ │ │ │ + addeq ip, lr, r0, lsr r8 │ │ │ │ + addeq sl, sp, ip, asr r3 │ │ │ │ + addeq sl, sp, r4, ror #5 │ │ │ │ │ │ │ │ 002dee78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -99521,51 +99521,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0dc │ │ │ │ ldr r1, [pc, #584] @ 2df100 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df090 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df064 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df058 │ │ │ │ ldr r2, [pc, #536] @ 2df104 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2df108 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #520] @ 2df10c │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #504] @ 2df110 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [pc, #488] @ 2df114 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r1, [pc, #468] @ 2df118 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0bc │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df0bc │ │ │ │ ldr r9, [pc, #428] @ 2df11c │ │ │ │ @@ -99574,46 +99574,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2defa0 │ │ │ │ ldr r1, [pc, #412] @ 2df128 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df0cc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2df12c │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2df130 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2df134 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2df138 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2df13c │ │ │ │ @@ -99633,69 +99633,69 @@ │ │ │ │ b 2deeec │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2df148 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deee4 │ │ │ │ b 2df058 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2df14c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deed8 │ │ │ │ b 2df064 │ │ │ │ ldr r1, [pc, #140] @ 2df150 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b4172c │ │ │ │ + b b4174c │ │ │ │ ldr r1, [pc, #112] @ 2df154 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b4172c │ │ │ │ + b b4174c │ │ │ │ tsteq r2, r8, ror #30 │ │ │ │ - @ instruction: 0x008da2b0 │ │ │ │ - addeq sl, sp, ip, asr r2 │ │ │ │ - @ instruction: 0x008da2b8 │ │ │ │ - @ instruction: 0x008da2bc │ │ │ │ - @ instruction: 0x008da2bc │ │ │ │ - strheq r7, [r0], -r8 │ │ │ │ - addeq sl, sp, r8, lsr #5 │ │ │ │ - umulleq sl, sp, r8, r2 │ │ │ │ - @ instruction: 0x009af2b4 │ │ │ │ ldrdeq sl, [sp], r0 │ │ │ │ - ldrdeq sl, [sp], r4 │ │ │ │ - addeq sl, sp, r0, ror #4 │ │ │ │ - addeq sl, sp, ip, asr #4 │ │ │ │ - addeq sl, sp, r4, asr #4 │ │ │ │ + addeq sl, sp, ip, ror r2 │ │ │ │ + ldrdeq sl, [sp], r8 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ + strheq r7, [r0], -r8 │ │ │ │ + addeq sl, sp, r8, asr #5 │ │ │ │ + @ instruction: 0x008da2b8 │ │ │ │ + @ instruction: 0x009af2d4 │ │ │ │ + strdeq sl, [sp], r0 │ │ │ │ + strdeq sl, [sp], r4 │ │ │ │ + addeq sl, sp, r0, lsl #5 │ │ │ │ + addeq sl, sp, ip, ror #4 │ │ │ │ + addeq sl, sp, r4, ror #4 │ │ │ │ adcseq r5, r0, r0, lsl #17 │ │ │ │ - adceq r1, r0, r8, lsr #13 │ │ │ │ - umlaleq r1, r0, r0, r6 │ │ │ │ - addseq r2, sp, r4, lsl #14 │ │ │ │ - addeq sl, sp, r4, lsl r1 │ │ │ │ - ldrdeq sl, [sp], r0 │ │ │ │ - addeq sl, sp, r8, lsr r1 │ │ │ │ - addeq sl, sp, r0, ror r0 │ │ │ │ + adceq r1, r0, r8, asr #13 │ │ │ │ + @ instruction: 0x00a016b0 │ │ │ │ + addseq r2, sp, r4, lsr #14 │ │ │ │ + addeq sl, sp, r4, lsr r1 │ │ │ │ + strdeq sl, [sp], r0 │ │ │ │ + addeq sl, sp, r8, asr r1 │ │ │ │ + umulleq sl, sp, r0, r0 │ │ │ │ │ │ │ │ 002df158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2df2dc │ │ │ │ @@ -99707,32 +99707,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #320] @ 2df2e8 │ │ │ │ ldr r6, [pc, #320] @ 2df2ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #300] @ 2df2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ ldr r1, [pc, #284] @ 2df2f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2df2f8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -99742,15 +99742,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl b51a00 │ │ │ │ + bl b51a20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2df288 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #176] @ 2df2fc │ │ │ │ @@ -99773,15 +99773,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2df300 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b51a00 │ │ │ │ + bl b51a20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df23c │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -99789,19 +99789,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2dfbd0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2df23c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01129c94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, r8, ror #3 │ │ │ │ - @ instruction: 0x009d35f4 │ │ │ │ + addseq fp, ip, r8, lsl #4 │ │ │ │ + addseq r3, sp, r4, lsl r6 │ │ │ │ tsteq r2, r8, asr ip │ │ │ │ - strheq sl, [sp], r8 │ │ │ │ - @ instruction: 0x0097f8b0 │ │ │ │ + ldrdeq sl, [sp], r8 │ │ │ │ + @ instruction: 0x0097f8d0 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ @ instruction: 0x01129bb8 │ │ │ │ andeq r5, r0, ip, lsr #5 │ │ │ │ │ │ │ │ 002df304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -99816,41 +99816,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #232] @ 2df43c │ │ │ │ ldr r5, [pc, #232] @ 2df440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #212] @ 2df444 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ ldr ip, [pc, #196] @ 2df448 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b51a00 │ │ │ │ + bl b51a20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df3e0 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -99876,18 +99876,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, ip, lsr r0 │ │ │ │ - addeq r3, pc, r0, asr #2 │ │ │ │ + addseq fp, ip, ip, asr r0 │ │ │ │ + addeq r3, pc, r0, ror #2 │ │ │ │ tsteq r2, ip, lsr #21 │ │ │ │ - addeq r9, sp, ip, lsl #30 │ │ │ │ + addeq r9, sp, ip, lsr #30 │ │ │ │ andeq r5, r0, ip, lsr #5 │ │ │ │ tsteq r2, r4, lsl sl │ │ │ │ │ │ │ │ 002df450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99923,15 +99923,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b b739a8 │ │ │ │ + b b739c8 │ │ │ │ ldr r1, [pc, #80] @ 2df548 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 6dc908 │ │ │ │ ldr ip, [pc, #60] @ 2df54c │ │ │ │ @@ -99940,24 +99940,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b b739a8 │ │ │ │ - addeq r9, sp, ip, asr #28 │ │ │ │ - addseq r3, sp, r0, lsl #6 │ │ │ │ - addeq r9, sp, r4, asr #27 │ │ │ │ - adceq r9, r5, r8, lsr #16 │ │ │ │ - umulleq r9, sp, ip, sp │ │ │ │ + b b739c8 │ │ │ │ + addeq r9, sp, ip, ror #28 │ │ │ │ + addseq r3, sp, r0, lsr #6 │ │ │ │ + addeq r9, sp, r4, ror #27 │ │ │ │ + adceq r9, r5, r8, asr #16 │ │ │ │ + @ instruction: 0x008d9dbc │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - @ instruction: 0x008d9db8 │ │ │ │ - adceq r9, r5, r4, ror #15 │ │ │ │ - addeq r9, sp, r8, asr sp │ │ │ │ + ldrdeq r9, [sp], r8 │ │ │ │ + adceq r9, r5, r4, lsl #16 │ │ │ │ + addeq r9, sp, r8, ror sp │ │ │ │ │ │ │ │ 002df558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2df7b8 │ │ │ │ @@ -99969,46 +99969,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r6, [pc, #540] @ 2df7c4 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2df7c8 │ │ │ │ ldr r9, [pc, #524] @ 2df7cc │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c820 │ │ │ │ + bl b5c840 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbe8 │ │ │ │ + bl b5cc08 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2df670 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl b64088 │ │ │ │ + bl b640a8 │ │ │ │ cmp r0, sl │ │ │ │ blt 2df6dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2df794 │ │ │ │ bne 2df6dc │ │ │ │ @@ -100038,15 +100038,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 27cba4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b63dd4 │ │ │ │ + bl b63df4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df5fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9580 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -100055,20 +100055,20 @@ │ │ │ │ bne 2df64c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2df7d0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl b41c34 │ │ │ │ + bl b41c54 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41c90 │ │ │ │ + bl b41cb0 │ │ │ │ ldr r2, [pc, #192] @ 2df7d4 │ │ │ │ ldr r3, [pc, #164] @ 2df7bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100106,23 +100106,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2df7e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01129894 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r1, ip, ror r2 │ │ │ │ - addeq r9, sp, r4, asr #26 │ │ │ │ - addeq r7, sp, ip, ror #2 │ │ │ │ - addeq r9, sp, r8, lsr sp │ │ │ │ - addeq r9, sp, r0, lsr ip │ │ │ │ + umlaleq r2, r1, ip, r2 │ │ │ │ + addeq r9, sp, r4, ror #26 │ │ │ │ + addeq r7, sp, ip, lsl #3 │ │ │ │ + addeq r9, sp, r8, asr sp │ │ │ │ + addeq r9, sp, r0, asr ip │ │ │ │ @ instruction: 0x011296f0 │ │ │ │ - adceq r9, r5, r4, ror #10 │ │ │ │ - ldrdeq r9, [sp], r8 │ │ │ │ - addeq r9, sp, r0, asr fp │ │ │ │ + adceq r9, r5, r4, lsl #11 │ │ │ │ + strdeq r9, [sp], r8 │ │ │ │ + addeq r9, sp, r0, ror fp │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002df7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100142,42 +100142,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e224 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b99010 │ │ │ │ + bl b99030 │ │ │ │ ldr r3, [pc, #108] @ 2df8c0 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2df87c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cf70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df858 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b98f08 │ │ │ │ + bl b98f28 │ │ │ │ b 2df858 │ │ │ │ tsteq r2, r4, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ │ │ │ │ 002df8c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -100192,46 +100192,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #276] @ 2dfa28 │ │ │ │ ldr r5, [pc, #276] @ 2dfa2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ ldr r1, [pc, #256] @ 2dfa30 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbe8 │ │ │ │ + bl b5cc08 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2dfa34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ ldr r3, [pc, #212] @ 2dfa38 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl b51a00 │ │ │ │ + bl b51a20 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2df9e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #152] @ 2dfa3c │ │ │ │ ldr r3, [pc, #120] @ 2dfa20 │ │ │ │ @@ -100263,19 +100263,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2e0574 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2df994 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r6, r8, ror #25 │ │ │ │ - addseq r3, r0, r4, asr #4 │ │ │ │ + addseq fp, r6, r8, lsl #26 │ │ │ │ + addseq r3, r0, r4, ror #4 │ │ │ │ tsteq r2, ip, ror #9 │ │ │ │ - addseq fp, r1, r0, lsl #14 │ │ │ │ - addseq r2, ip, ip, asr #19 │ │ │ │ + addseq fp, r1, r0, lsr #14 │ │ │ │ + addseq r2, ip, ip, ror #19 │ │ │ │ muleq r0, ip, r2 │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ │ │ │ │ 002dfa40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -100291,49 +100291,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #292] @ 2dfbbc │ │ │ │ ldr r5, [pc, #292] @ 2dfbc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2dfbc4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c820 │ │ │ │ + bl b5c840 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbe8 │ │ │ │ + bl b5cc08 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c820 │ │ │ │ + bl b5c840 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbe8 │ │ │ │ + bl b5cc08 │ │ │ │ ldr r1, [pc, #188] @ 2dfbc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd74 │ │ │ │ + bl b5cd94 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -100366,19 +100366,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009ca8f8 │ │ │ │ - addseq r4, r7, r0, lsr #23 │ │ │ │ - adceq r4, r1, ip, lsr #10 │ │ │ │ - umulleq r9, sp, r0, r8 │ │ │ │ - addseq sp, sl, r8, lsr #28 │ │ │ │ + addseq sl, ip, r8, lsl r9 │ │ │ │ + addseq r4, r7, r0, asr #23 │ │ │ │ + adceq r4, r1, ip, asr #10 │ │ │ │ + @ instruction: 0x008d98b0 │ │ │ │ + addseq sp, sl, r8, asr #28 │ │ │ │ @ instruction: 0x01129294 │ │ │ │ │ │ │ │ 002dfbd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100413,15 +100413,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100451,15 +100451,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100471,40 +100471,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2dfdac │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73900 │ │ │ │ + bl b73920 │ │ │ │ b 2dfc24 │ │ │ │ ldr r3, [pc, #76] @ 2dfdb0 │ │ │ │ ldr r1, [pc, #76] @ 2dfdb4 │ │ │ │ ldr r0, [pc, #76] @ 2dfdb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r2, r4, lsl r2 │ │ │ │ - adceq r9, r5, ip, asr #1 │ │ │ │ - addeq r9, sp, r0, lsr #15 │ │ │ │ - addeq r9, sp, ip, asr r7 │ │ │ │ + adceq r9, r5, ip, ror #1 │ │ │ │ + addeq r9, sp, r0, asr #15 │ │ │ │ + addeq r9, sp, ip, ror r7 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - adceq r9, r5, r4, lsr r0 │ │ │ │ - addeq r9, sp, r8, asr #14 │ │ │ │ - addeq r9, sp, r4, asr #13 │ │ │ │ - addeq r9, sp, r0, ror r6 │ │ │ │ - adceq r8, r5, r0, ror #31 │ │ │ │ - addeq r9, sp, r8, lsr r6 │ │ │ │ - @ instruction: 0x00a58fb8 │ │ │ │ - addeq r9, sp, r8, asr #12 │ │ │ │ + adceq r9, r5, r4, asr r0 │ │ │ │ + addeq r9, sp, r8, ror #14 │ │ │ │ + addeq r9, sp, r4, ror #13 │ │ │ │ + umulleq r9, sp, r0, r6 │ │ │ │ + adceq r9, r5, r0 │ │ │ │ addeq r9, sp, r8, asr r6 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ + addeq r9, sp, r8, ror #12 │ │ │ │ + addeq r9, sp, r8, ror r6 │ │ │ │ │ │ │ │ 002dfdbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -100559,15 +100559,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2dfedc │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2dfe50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dffe8 │ │ │ │ @@ -100597,15 +100597,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2dff64 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl b647c0 │ │ │ │ + bl b647e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2dffb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2dfeb8 │ │ │ │ @@ -100622,59 +100622,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2e0040 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73900 │ │ │ │ + bl b73920 │ │ │ │ b 2dfedc │ │ │ │ ldr r3, [pc, #140] @ 2e0044 │ │ │ │ ldr ip, [pc, #140] @ 2e0048 │ │ │ │ ldr r1, [pc, #140] @ 2e004c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2dfedc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e0050 │ │ │ │ ldr r1, [pc, #96] @ 2e0054 │ │ │ │ ldr r0, [pc, #96] @ 2e0058 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r2, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sp, ip, asr #12 │ │ │ │ + addeq r9, sp, ip, ror #12 │ │ │ │ tsteq r2, ip, ror #31 │ │ │ │ - addeq r9, sp, r0, lsr #12 │ │ │ │ + addeq r9, sp, r0, asr #12 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - adceq r8, r5, ip, lsl #29 │ │ │ │ - strdeq r9, [sp], r0 │ │ │ │ - addeq r9, sp, ip, lsl r5 │ │ │ │ + adceq r8, r5, ip, lsr #29 │ │ │ │ + addeq r9, sp, r0, lsl r6 │ │ │ │ + addeq r9, sp, ip, lsr r5 │ │ │ │ tsteq r2, r0, lsr #30 │ │ │ │ - addeq r9, sp, ip, lsl r4 │ │ │ │ - adceq r8, r5, ip, lsl #27 │ │ │ │ - addeq r9, sp, r4, ror #7 │ │ │ │ - adceq r8, r5, r0, ror #26 │ │ │ │ - umulleq r9, sp, r8, r4 │ │ │ │ - strdeq r9, [sp], r0 │ │ │ │ - adceq r8, r5, ip, lsr #26 │ │ │ │ - @ instruction: 0x008d93bc │ │ │ │ - addeq r9, sp, ip, asr #7 │ │ │ │ + addeq r9, sp, ip, lsr r4 │ │ │ │ + adceq r8, r5, ip, lsr #27 │ │ │ │ + addeq r9, sp, r4, lsl #8 │ │ │ │ + adceq r8, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0x008d94b8 │ │ │ │ + addeq r9, sp, r0, lsl r4 │ │ │ │ + adceq r8, r5, ip, asr #26 │ │ │ │ + ldrdeq r9, [sp], ip │ │ │ │ + addeq r9, sp, ip, ror #7 │ │ │ │ │ │ │ │ 002e005c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -100699,26 +100699,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r8, r5, r4, ror #24 │ │ │ │ - addeq r9, sp, r8, ror r3 │ │ │ │ - strdeq r9, [sp], r4 │ │ │ │ + adceq r8, r5, r4, lsl #25 │ │ │ │ + umulleq r9, sp, r8, r3 │ │ │ │ + addeq r9, sp, r4, lsl r3 │ │ │ │ │ │ │ │ 002e0104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2e01f8 │ │ │ │ @@ -100753,15 +100753,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73900 │ │ │ │ + bl b73920 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100772,25 +100772,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e01a8 │ │ │ │ tsteq r2, r8, ror #25 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - addeq r9, sp, ip, lsl r2 │ │ │ │ - umlaleq r8, r5, r0, fp │ │ │ │ - addeq r9, sp, ip, ror #3 │ │ │ │ - adceq r8, r5, r8, asr #22 │ │ │ │ - ldrdeq r9, [sp], r0 │ │ │ │ - ldrdeq r9, [sp], r4 │ │ │ │ + addeq r9, sp, ip, lsr r2 │ │ │ │ + @ instruction: 0x00a58bb0 │ │ │ │ + addeq r9, sp, ip, lsl #4 │ │ │ │ + adceq r8, r5, r8, ror #22 │ │ │ │ + strdeq r9, [sp], r0 │ │ │ │ + strdeq r9, [sp], r4 │ │ │ │ │ │ │ │ 002e021c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -100832,29 +100832,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73900 │ │ │ │ + bl b73920 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x01128b98 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ andeq r2, r0, r0, lsl #30 │ │ │ │ - adceq r8, r5, r8, ror #20 │ │ │ │ - addeq r9, sp, r8, lsr #4 │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ + adceq r8, r5, r8, lsl #21 │ │ │ │ + addeq r9, sp, r8, asr #4 │ │ │ │ + addeq r9, sp, ip, lsl r2 │ │ │ │ │ │ │ │ 002e030c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e034c │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -100952,28 +100952,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b739a8 │ │ │ │ + b b739c8 │ │ │ │ ldr r3, [pc, #172] @ 2e0550 │ │ │ │ ldr ip, [pc, #172] @ 2e0554 │ │ │ │ ldr r1, [pc, #172] @ 2e0558 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b739a8 │ │ │ │ + b b739c8 │ │ │ │ ldr r3, [pc, #132] @ 2e055c │ │ │ │ ldr ip, [pc, #132] @ 2e0560 │ │ │ │ ldr r1, [pc, #132] @ 2e0564 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100988,33 +100988,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73900 │ │ │ │ - addseq fp, r5, ip, lsl pc │ │ │ │ + b b73920 │ │ │ │ + addseq fp, r5, ip, lsr pc │ │ │ │ tsteq r2, ip, asr #20 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - strdeq r9, [sp], r4 │ │ │ │ - @ instruction: 0x00a588b0 │ │ │ │ - addseq r9, ip, r0, lsl #30 │ │ │ │ - addeq r9, sp, r0, ror #1 │ │ │ │ - addeq r8, sp, r0, lsr pc │ │ │ │ - adceq r8, r5, r8, ror r8 │ │ │ │ - addeq r9, sp, ip, asr #32 │ │ │ │ - addeq r8, sp, r4, lsl #30 │ │ │ │ - adceq r8, r5, r4, asr #16 │ │ │ │ - addeq r9, sp, r4, asr #32 │ │ │ │ - ldrdeq r8, [sp], r0 │ │ │ │ - addeq r8, sp, r4, lsr #29 │ │ │ │ - adceq r8, r5, r4, lsl r8 │ │ │ │ - addeq r8, sp, ip, ror #28 │ │ │ │ + addeq r9, sp, r4, lsl r1 │ │ │ │ + ldrdeq r8, [r5], r0 @ │ │ │ │ + addseq r9, ip, r0, lsr #30 │ │ │ │ + addeq r9, sp, r0, lsl #2 │ │ │ │ + addeq r8, sp, r0, asr pc │ │ │ │ + umlaleq r8, r5, r8, r8 │ │ │ │ + addeq r9, sp, ip, rrx │ │ │ │ + addeq r8, sp, r4, lsr #30 │ │ │ │ + adceq r8, r5, r4, ror #16 │ │ │ │ + addeq r9, sp, r4, rrx │ │ │ │ + strdeq r8, [sp], r0 │ │ │ │ + addeq r8, sp, r4, asr #29 │ │ │ │ + adceq r8, r5, r4, lsr r8 │ │ │ │ + addeq r8, sp, ip, lsl #29 │ │ │ │ │ │ │ │ 002e0574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2e0d34 │ │ │ │ @@ -101049,15 +101049,15 @@ │ │ │ │ beq 2e0a74 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27e32c │ │ │ │ ldr r2, [pc, #1844] @ 2e0d40 │ │ │ │ ldr r1, [pc, #1844] @ 2e0d44 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b63590 │ │ │ │ + bl b635b0 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e0acc │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -101164,15 +101164,15 @@ │ │ │ │ bl 27d2f4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 27f640 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97f138 │ │ │ │ + bl 97f158 │ │ │ │ ldr r2, [pc, #1388] @ 2e0d58 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2e0b90 │ │ │ │ @@ -101193,23 +101193,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e224 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 989f54 │ │ │ │ + bl 989f74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e09f8 │ │ │ │ ldr r0, [pc, #1216] @ 2e0d48 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2de1e0 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101228,39 +101228,39 @@ │ │ │ │ bl 2de258 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ccc4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca84 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 989f54 │ │ │ │ + bl 989f74 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e08a4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e092c │ │ │ │ mov r0, r4 │ │ │ │ bl 2de344 │ │ │ │ mov r0, fp │ │ │ │ bl 27cebc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0944 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0a10 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e0788 │ │ │ │ ldr r2, [pc, #1036] @ 2e0d6c │ │ │ │ ldr r3, [pc, #980] @ 2e0d38 │ │ │ │ @@ -101303,17 +101303,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e0ab4 │ │ │ │ mov r0, fp │ │ │ │ bl 27cebc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0a10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b636a0 │ │ │ │ + bl b636c0 │ │ │ │ b 2e0780 │ │ │ │ ldr r2, [pc, #864] @ 2e0d84 │ │ │ │ ldr r3, [pc, #784] @ 2e0d38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -101328,15 +101328,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b739a8 │ │ │ │ + b b739c8 │ │ │ │ ldr r2, [pc, #792] @ 2e0d94 │ │ │ │ ldr r3, [pc, #696] @ 2e0d38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -101368,15 +101368,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2e0db4 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e0958 │ │ │ │ ldr r2, [pc, #660] @ 2e0db8 │ │ │ │ ldr r3, [pc, #528] @ 2e0d38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -101394,15 +101394,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2e0dc8 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e0a10 │ │ │ │ mov r0, r9 │ │ │ │ bl 2de344 │ │ │ │ b 2e0a10 │ │ │ │ ldr r2, [pc, #564] @ 2e0dcc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -101422,73 +101422,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2e0dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e0800 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0c38 │ │ │ │ bl 2de344 │ │ │ │ mov r0, fp │ │ │ │ bl 27cebc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0780 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ b 2e0780 │ │ │ │ mov r0, fp │ │ │ │ bl 27cebc │ │ │ │ cmp r8, #0 │ │ │ │ bne 2e0c2c │ │ │ │ b 2e0780 │ │ │ │ ldr r0, [pc, #392] @ 2e0ddc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e0800 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e0de0 │ │ │ │ ldr r3, [pc, #368] @ 2e0de4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2e0de8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ cmp r9, r4 │ │ │ │ bne 2e0b84 │ │ │ │ b 2e0a10 │ │ │ │ ldr r3, [pc, #316] @ 2e0dec │ │ │ │ ldr r2, [pc, #316] @ 2e0df0 │ │ │ │ ldr r1, [pc, #316] @ 2e0df4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, fp │ │ │ │ bl 27cdc0 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0b84 │ │ │ │ b 2e0a10 │ │ │ │ ldr r3, [pc, #264] @ 2e0df8 │ │ │ │ ldr r2, [pc, #264] @ 2e0dfc │ │ │ │ @@ -101496,75 +101496,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2e0e04 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, fp │ │ │ │ bl 27cdc0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 27ca24 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0b84 │ │ │ │ b 2e0a10 │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - addeq r8, sp, r0, lsl #31 │ │ │ │ - umulleq r8, sp, r0, pc @ │ │ │ │ + addeq r8, sp, r0, lsr #31 │ │ │ │ + @ instruction: 0x008d8fb0 │ │ │ │ tsteq r2, r4, ror r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r8, sp, ip, ror #29 │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - strdeq r6, [sp], r0 │ │ │ │ - ldrdeq r6, [sp], r4 │ │ │ │ + addeq r8, sp, ip, lsl #30 │ │ │ │ + adceq r8, r5, ip, lsl r5 │ │ │ │ + addeq r6, sp, r0, lsl r5 │ │ │ │ + strdeq r6, [sp], r4 │ │ │ │ tsteq r2, r4, lsr #9 │ │ │ │ tsteq r2, r8, asr #8 │ │ │ │ - adceq r8, r5, r8, lsr r3 │ │ │ │ - @ instruction: 0x008d8bb4 │ │ │ │ - addeq r8, sp, r4, asr #19 │ │ │ │ + adceq r8, r5, r8, asr r3 │ │ │ │ + ldrdeq r8, [sp], r4 │ │ │ │ + addeq r8, sp, r4, ror #19 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ tsteq r2, r0, ror #7 │ │ │ │ - ldrdeq r8, [r5], r4 @ │ │ │ │ - addeq r8, sp, r0, lsr #22 │ │ │ │ - addeq r8, sp, r0, ror #18 │ │ │ │ + strdeq r8, [r5], r4 @ │ │ │ │ + addeq r8, sp, r0, asr #22 │ │ │ │ + addeq r8, sp, r0, lsl #19 │ │ │ │ tsteq r2, r8, lsl #7 │ │ │ │ - adceq r8, r5, r8, ror r2 │ │ │ │ - addeq r8, sp, r4, lsr #22 │ │ │ │ - addeq r8, sp, r4, lsl #18 │ │ │ │ + umlaleq r8, r5, r8, r2 │ │ │ │ + addeq r8, sp, r4, asr #22 │ │ │ │ + addeq r8, sp, r4, lsr #18 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - strdeq r8, [sp], ip │ │ │ │ - adceq r8, r5, ip, lsr #4 │ │ │ │ - @ instruction: 0x008d88b8 │ │ │ │ + addeq r8, sp, ip, lsl fp │ │ │ │ + adceq r8, r5, ip, asr #4 │ │ │ │ + ldrdeq r8, [sp], r8 @ │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ tsteq r2, r0, ror #5 │ │ │ │ - addeq r8, sp, ip, lsr fp │ │ │ │ - adceq r8, r5, r4, asr #3 │ │ │ │ - addeq r8, sp, r0, asr r8 │ │ │ │ + addeq r8, sp, ip, asr fp │ │ │ │ + adceq r8, r5, r4, ror #3 │ │ │ │ + addeq r8, sp, r0, ror r8 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008d8ab4 │ │ │ │ - addeq r8, sp, ip, lsl #21 │ │ │ │ - umulleq r8, sp, r0, r9 │ │ │ │ - adceq r8, r5, r4, lsr #1 │ │ │ │ - addeq r8, sp, r0, lsr r7 │ │ │ │ - adceq r8, r5, r8, rrx │ │ │ │ - addeq r8, sp, r0, lsl #19 │ │ │ │ - strdeq r8, [sp], r0 │ │ │ │ - adceq r8, r5, r8, lsr #32 │ │ │ │ - addeq r8, sp, ip, ror #18 │ │ │ │ - @ instruction: 0x008d86b4 │ │ │ │ + ldrdeq r8, [sp], r4 │ │ │ │ + addeq r8, sp, ip, lsr #21 │ │ │ │ + @ instruction: 0x008d89b0 │ │ │ │ + adceq r8, r5, r4, asr #1 │ │ │ │ + addeq r8, sp, r0, asr r7 │ │ │ │ + adceq r8, r5, r8, lsl #1 │ │ │ │ + addeq r8, sp, r0, lsr #19 │ │ │ │ + addeq r8, sp, r0, lsl r7 │ │ │ │ + adceq r8, r5, r8, asr #32 │ │ │ │ + addeq r8, sp, ip, lsl #19 │ │ │ │ + ldrdeq r8, [sp], r4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2e0f00 │ │ │ │ mov r7, r2 │ │ │ │ @@ -101575,24 +101575,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ - bl 9297d8 │ │ │ │ + bl 930384 │ │ │ │ + bl 9297f8 │ │ │ │ ldr r2, [pc, #176] @ 2e0f0c │ │ │ │ ldr r1, [pc, #176] @ 2e0f10 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e0e8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e0e08 │ │ │ │ mov r0, r6 │ │ │ │ @@ -101620,20 +101620,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq r7, [r5], ip @ │ │ │ │ - addeq r2, sp, r0, asr #25 │ │ │ │ - addseq r1, r0, ip, lsl sp │ │ │ │ - addeq r8, sp, ip, lsr #17 │ │ │ │ - @ instruction: 0x0091d6d8 │ │ │ │ - addeq r8, sp, r0, lsl #17 │ │ │ │ + strdeq r7, [r5], ip @ │ │ │ │ + addeq r2, sp, r0, ror #25 │ │ │ │ + addseq r1, r0, ip, lsr sp │ │ │ │ + addeq r8, sp, ip, asr #17 │ │ │ │ + @ instruction: 0x0091d6f8 │ │ │ │ + addeq r8, sp, r0, lsr #17 │ │ │ │ │ │ │ │ 002e0f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2e1048 │ │ │ │ @@ -101646,25 +101646,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2e1054 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ ldr r2, [pc, #236] @ 2e1058 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #212] @ 2e105c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e0fdc │ │ │ │ ldr r1, [pc, #196] @ 2e1060 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d9fc │ │ │ │ @@ -101685,15 +101685,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2e1068 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -101702,37 +101702,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e1070 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e1000 │ │ │ │ @ instruction: 0x01127ed0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r1, r0, r8, lsl ip │ │ │ │ - adceq r7, r5, r4, lsr #29 │ │ │ │ - addeq r2, sp, r8, lsl #23 │ │ │ │ - addeq r8, sp, ip, lsr #15 │ │ │ │ - addeq r8, sp, ip, ror #15 │ │ │ │ - addeq r8, sp, r4, ror #14 │ │ │ │ - addeq r8, sp, r4, asr r7 │ │ │ │ - addeq r8, sp, ip, ror #14 │ │ │ │ - addeq r8, sp, r0, lsl r7 │ │ │ │ + addseq r1, r0, r8, lsr ip │ │ │ │ + adceq r7, r5, r4, asr #29 │ │ │ │ + addeq r2, sp, r8, lsr #23 │ │ │ │ + addeq r8, sp, ip, asr #15 │ │ │ │ + addeq r8, sp, ip, lsl #16 │ │ │ │ + addeq r8, sp, r4, lsl #15 │ │ │ │ + addeq r8, sp, r4, ror r7 │ │ │ │ + addeq r8, sp, ip, lsl #15 │ │ │ │ + addeq r8, sp, r0, lsr r7 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e1088 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq r3, r0, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2e109c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adcseq r3, r0, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2e1244 │ │ │ │ @@ -101833,60 +101833,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r2, r4, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r5, r4, lsr #28 │ │ │ │ + adceq r7, r5, r4, asr #28 │ │ │ │ strdeq r4, [r1, -ip]! │ │ │ │ tsteq r2, r0, ror ip │ │ │ │ - adceq r7, r5, r0, lsl #27 │ │ │ │ - adceq r7, r5, r0, ror lr │ │ │ │ - adceq r7, r5, r4, lsr #26 │ │ │ │ - @ instruction: 0x008d85b0 │ │ │ │ - @ instruction: 0x008d85bc │ │ │ │ + adceq r7, r5, r0, lsr #27 │ │ │ │ + umlaleq r7, r5, r0, lr │ │ │ │ + adceq r7, r5, r4, asr #26 │ │ │ │ + ldrdeq r8, [sp], r0 │ │ │ │ + ldrdeq r8, [sp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2e1374 │ │ │ │ ldr r3, [pc, #240] @ 2e1378 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl a933b4 │ │ │ │ + bl a933d4 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b731d8 │ │ │ │ + bl b731f8 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2e132c │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl b72fb0 │ │ │ │ + bl b72fd0 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a93424 │ │ │ │ + bl a93444 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a933b4 │ │ │ │ + bl a933d4 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -101924,89 +101924,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9421c │ │ │ │ + bl a9423c │ │ │ │ ldr r1, [pc, #212] @ 2e1498 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ ldr r1, [pc, #192] @ 2e149c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ ldr r1, [pc, #148] @ 2e14a0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ ldr r1, [pc, #104] @ 2e14a4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r3, r0, asr #13 │ │ │ │ - addeq r5, sp, r0, ror #17 │ │ │ │ - addseq fp, pc, r0, ror #7 │ │ │ │ - addseq r4, pc, r8, lsl r7 @ │ │ │ │ + addseq r9, r3, r0, ror #13 │ │ │ │ + addeq r5, sp, r0, lsl #18 │ │ │ │ + addseq fp, pc, r0, lsl #8 │ │ │ │ + addseq r4, pc, r8, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e1540 │ │ │ │ ldr r2, [pc, #128] @ 2e1544 │ │ │ │ ldr r1, [pc, #128] @ 2e1548 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #96] @ 2e154c │ │ │ │ ldr ip, [pc, #96] @ 2e1550 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e1554 │ │ │ │ ldr r2, [pc, #92] @ 2e1558 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102022,17 +102022,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umlaleq r7, r5, r0, sl │ │ │ │ - addeq r8, sp, r8, lsr #6 │ │ │ │ - @ instruction: 0x009ad9d4 │ │ │ │ + @ instruction: 0x00a57ab0 │ │ │ │ + addeq r8, sp, r8, asr #6 │ │ │ │ + @ instruction: 0x009ad9f4 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -102057,15 +102057,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2e15fc │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -102087,28 +102087,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2e167c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r7, r5, ip, lsr #18 │ │ │ │ - addeq r8, sp, ip, lsr #3 │ │ │ │ - ldrdeq r8, [sp], ip │ │ │ │ + adceq r7, r5, ip, asr #18 │ │ │ │ + addeq r8, sp, ip, asr #3 │ │ │ │ + strdeq r8, [sp], ip │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e16cc │ │ │ │ ldr r2, [pc, #52] @ 2e16d0 │ │ │ │ @@ -102116,22 +102116,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2e16d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e126c │ │ │ │ - @ instruction: 0x00a578b8 │ │ │ │ - addeq r8, sp, r8, lsr r1 │ │ │ │ - addeq r8, sp, r8, ror #2 │ │ │ │ + ldrdeq r7, [r5], r8 @ │ │ │ │ + addeq r8, sp, r8, asr r1 │ │ │ │ + addeq r8, sp, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e1750 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -102145,23 +102145,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #28] @ 2e1754 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ @ instruction: 0x01213f64 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2e1820 │ │ │ │ @@ -102171,53 +102171,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #140] @ 2e182c │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl b72c34 │ │ │ │ + bl b72c54 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #84] @ 2e1830 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r7, r5, r4, ror #15 │ │ │ │ - strdeq r4, [sp], r0 │ │ │ │ - addeq r4, sp, r8, lsr sp │ │ │ │ - addeq r4, sp, r4, ror #19 │ │ │ │ + adceq r7, r5, r4, lsl #16 │ │ │ │ + addeq r4, sp, r0, lsl sl │ │ │ │ + addeq r4, sp, r8, asr sp │ │ │ │ + addeq r4, sp, r4, lsl #20 │ │ │ │ adcseq r3, r0, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2e18e8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -102228,15 +102228,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 2d6810 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e18c8 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -102256,17 +102256,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r7, r5, r8, lsl #14 │ │ │ │ - addeq r4, sp, ip, lsl r9 │ │ │ │ - addeq r4, sp, r8, lsl #18 │ │ │ │ + adceq r7, r5, r8, lsr #14 │ │ │ │ + addeq r4, sp, ip, lsr r9 │ │ │ │ + addeq r4, sp, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2e1b1c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -102274,15 +102274,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2e1b20 │ │ │ │ ldr r1, [pc, #512] @ 2e1b24 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2e1b00 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 27d2f4 │ │ │ │ @@ -102397,19 +102397,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e1b28 │ │ │ │ ldr r0, [pc, #32] @ 2e1b2c │ │ │ │ ldr r2, [pc, #32] @ 2e1b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r7, r5, r8, asr #12 │ │ │ │ - addeq r4, sp, r8, asr #16 │ │ │ │ - addeq r4, sp, ip, asr r8 │ │ │ │ - ldrdeq r7, [sp], r8 │ │ │ │ - addeq r7, sp, r4, lsl sp │ │ │ │ + adceq r7, r5, r8, ror #12 │ │ │ │ + addeq r4, sp, r8, ror #16 │ │ │ │ + addeq r4, sp, ip, ror r8 │ │ │ │ + strdeq r7, [sp], r8 │ │ │ │ + addeq r7, sp, r4, lsr sp │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -102430,15 +102430,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2e1c34 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -102455,15 +102455,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e10a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -102475,29 +102475,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adceq r7, r5, r4, ror r3 │ │ │ │ - addeq r4, sp, ip, ror r5 │ │ │ │ - umulleq r4, sp, r0, r5 │ │ │ │ + umlaleq r7, r5, r4, r3 │ │ │ │ + umulleq r4, sp, ip, r5 │ │ │ │ + @ instruction: 0x008d45b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -102532,15 +102532,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2e2058 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2e205c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2e2060 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2e1f28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -102558,37 +102558,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e1f50 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e1ee4 │ │ │ │ ldr r0, [pc, #712] @ 2e2068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r3, [pc, #704] @ 2e206c │ │ │ │ ldr r2, [pc, #704] @ 2e2070 │ │ │ │ ldr r1, [pc, #704] @ 2e2074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2e2078 │ │ │ │ ldr r2, [pc, #672] @ 2e207c │ │ │ │ ldr r1, [pc, #672] @ 2e2080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d46f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -102611,15 +102611,15 @@ │ │ │ │ bl 27cc1c │ │ │ │ mov r4, r0 │ │ │ │ bl 27e224 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a9321c │ │ │ │ + bl a9323c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2e2088 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2e204c │ │ │ │ @@ -102643,24 +102643,24 @@ │ │ │ │ bne 2e1f44 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e1fa8 │ │ │ │ ldr r4, [pc, #416] @ 2e208c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r3, [pc, #400] @ 2e2090 │ │ │ │ ldr r2, [pc, #400] @ 2e2094 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2e1dd0 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -102686,15 +102686,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e2004 │ │ │ │ ldr r0, [pc, #268] @ 2e20a4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e1d90 │ │ │ │ ldr r3, [pc, #232] @ 2e2098 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1ee4 │ │ │ │ ldr r3, [pc, #216] @ 2e209c │ │ │ │ @@ -102707,61 +102707,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e1ffc │ │ │ │ ldr r0, [pc, #188] @ 2e20a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e1ee4 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2e20ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e1d90 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r5, r0, asr #4 │ │ │ │ - addeq r7, sp, r8, ror #21 │ │ │ │ - @ instruction: 0x008d7abc │ │ │ │ + adceq r7, r5, r0, ror #4 │ │ │ │ + addeq r7, sp, r8, lsl #22 │ │ │ │ + ldrdeq r7, [sp], ip │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ ldrheq r7, [r2, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r4, sp, r4, lsr #16 │ │ │ │ - adceq r7, r5, r4, lsr #3 │ │ │ │ - @ instruction: 0x008d43b0 │ │ │ │ - addeq r4, sp, r4, lsl #14 │ │ │ │ - adceq r7, r5, r8, ror r1 │ │ │ │ - addeq r4, sp, r8, lsl #7 │ │ │ │ - umulleq r4, sp, ip, r3 │ │ │ │ - addeq r7, sp, r4, lsr sl │ │ │ │ + addeq r4, sp, r4, asr #16 │ │ │ │ + adceq r7, r5, r4, asr #3 │ │ │ │ + ldrdeq r4, [sp], r0 │ │ │ │ + addeq r4, sp, r4, lsr #14 │ │ │ │ + umlaleq r7, r5, r8, r1 │ │ │ │ + addeq r4, sp, r8, lsr #7 │ │ │ │ + @ instruction: 0x008d43bc │ │ │ │ + addeq r7, sp, r4, asr sl │ │ │ │ tsteq r2, r0, ror pc │ │ │ │ - ldrdeq r4, [sp], r8 │ │ │ │ - adceq r7, r5, r4, asr r0 │ │ │ │ - addeq r4, sp, ip, asr r2 │ │ │ │ + strdeq r4, [sp], r8 │ │ │ │ + adceq r7, r5, r4, ror r0 │ │ │ │ + addeq r4, sp, ip, ror r2 │ │ │ │ andeq r4, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r7, [sp], r4 │ │ │ │ - addeq r7, sp, ip, ror r8 │ │ │ │ - addeq r7, sp, r0, lsl r8 │ │ │ │ + strdeq r7, [sp], r4 │ │ │ │ + umulleq r7, sp, ip, r8 │ │ │ │ + addeq r7, sp, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2e2284 │ │ │ │ ldr r2, [pc, #444] @ 2e2288 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102769,15 +102769,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2e228c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2e21f8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -102821,15 +102821,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2d5b04 │ │ │ │ @@ -102857,37 +102857,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2d5a5c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r5, ip, lsl #29 │ │ │ │ - umulleq r4, sp, r0, r0 │ │ │ │ - addeq r4, sp, r0, ror #7 │ │ │ │ - @ instruction: 0x00a56db4 │ │ │ │ - addeq r3, sp, r4, asr #31 │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ - adceq r6, r5, r4, lsr #26 │ │ │ │ - addeq r3, sp, ip, lsr #30 │ │ │ │ - addeq r3, sp, r0, asr #30 │ │ │ │ + adceq r6, r5, ip, lsr #29 │ │ │ │ + strheq r4, [sp], r0 │ │ │ │ + addeq r4, sp, r0, lsl #8 │ │ │ │ + ldrdeq r6, [r5], r4 @ │ │ │ │ + addeq r3, sp, r4, ror #31 │ │ │ │ + strdeq r3, [sp], r8 │ │ │ │ + adceq r6, r5, r4, asr #26 │ │ │ │ + addeq r3, sp, ip, asr #30 │ │ │ │ + addeq r3, sp, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2e246c │ │ │ │ ldr r2, [pc, #424] @ 2e2470 │ │ │ │ @@ -102905,15 +102905,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2e23d4 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -102934,15 +102934,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e10a0 │ │ │ │ ldr r2, [pc, #228] @ 2e2484 │ │ │ │ ldr r3, [pc, #204] @ 2e2470 │ │ │ │ @@ -102984,34 +102984,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2e2498 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2e10a0 │ │ │ │ b 2e2398 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01213310 │ │ │ │ - strdeq r6, [r5], r4 @ │ │ │ │ - addeq r3, sp, r4, lsl #28 │ │ │ │ - addeq r3, sp, r8, lsl lr │ │ │ │ + adceq r6, r5, r4, lsl ip │ │ │ │ + addeq r3, sp, r4, lsr #28 │ │ │ │ + addeq r3, sp, r8, lsr lr │ │ │ │ tsteq r2, r4, ror #20 │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ - adceq r6, r5, r4, lsr fp │ │ │ │ - addeq r3, sp, r4, lsr sp │ │ │ │ - addeq r3, sp, r8, asr #26 │ │ │ │ + adceq r6, r5, r4, asr fp │ │ │ │ + addeq r3, sp, r4, asr sp │ │ │ │ + addeq r3, sp, r8, ror #26 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2e274c │ │ │ │ ldr r2, [pc, #664] @ 2e2750 │ │ │ │ @@ -103029,15 +103029,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 2d75e4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e2730 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -103049,15 +103049,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d2f4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f640 │ │ │ │ @@ -103104,15 +103104,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2e10a0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -103137,15 +103137,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d2f4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f640 │ │ │ │ mov r2, #0 │ │ │ │ @@ -103177,28 +103177,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e277c │ │ │ │ ldr r0, [pc, #68] @ 2e2780 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umlaleq r6, r5, ip, sl │ │ │ │ + @ instruction: 0x00a56abc │ │ │ │ tsteq r2, r4, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r3, sp, r4, ip │ │ │ │ - addeq r3, sp, r8, lsr #25 │ │ │ │ - adceq r6, r5, r8, lsl #19 │ │ │ │ - umulleq r3, sp, r0, fp │ │ │ │ - addeq r3, sp, ip, ror fp │ │ │ │ - adceq r6, r5, r4, asr #17 │ │ │ │ - ldrdeq r3, [sp], r4 │ │ │ │ - addeq r3, sp, r8, ror #21 │ │ │ │ + @ instruction: 0x008d3cb4 │ │ │ │ + addeq r3, sp, r8, asr #25 │ │ │ │ + adceq r6, r5, r8, lsr #19 │ │ │ │ + @ instruction: 0x008d3bb0 │ │ │ │ + umulleq r3, sp, ip, fp │ │ │ │ + adceq r6, r5, r4, ror #17 │ │ │ │ + strdeq r3, [sp], r4 │ │ │ │ + addeq r3, sp, r8, lsl #22 │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ - addeq r7, sp, ip, lsr #1 │ │ │ │ - strheq r7, [sp], r8 │ │ │ │ + addeq r7, sp, ip, asr #1 │ │ │ │ + ldrdeq r7, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2e281c │ │ │ │ ldr r7, [pc, #128] @ 2e2820 │ │ │ │ ldr r6, [pc, #128] @ 2e2824 │ │ │ │ @@ -103207,40 +103207,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #88] @ 2e2828 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e27f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e249c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 2e18f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e249c │ │ │ │ - @ instruction: 0x00a567b4 │ │ │ │ - addeq r3, sp, r4, asr #19 │ │ │ │ - addeq r3, sp, r8, lsl sp │ │ │ │ - strdeq r3, [sp], r4 │ │ │ │ + ldrdeq r6, [r5], r4 @ │ │ │ │ + addeq r3, sp, r4, ror #19 │ │ │ │ + addeq r3, sp, r8, lsr sp │ │ │ │ + addeq r3, sp, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2e2aec │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2e2af0 │ │ │ │ @@ -103268,15 +103268,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2e2910 │ │ │ │ @@ -103335,15 +103335,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2d75e4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2ad0 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -103365,15 +103365,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 27db4c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -103412,19 +103412,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011265b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #9 │ │ │ │ - ldrdeq r6, [r5], r0 @ │ │ │ │ - ldrdeq r3, [sp], r8 │ │ │ │ - addeq r3, sp, ip, ror #15 │ │ │ │ - addeq r6, sp, ip, lsl #26 │ │ │ │ - addeq r6, sp, r8, lsl sp │ │ │ │ + strdeq r6, [r5], r0 @ │ │ │ │ + strdeq r3, [sp], r8 │ │ │ │ + addeq r3, sp, ip, lsl #16 │ │ │ │ + addeq r6, sp, ip, lsr #26 │ │ │ │ + addeq r6, sp, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2e3940 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103443,15 +103443,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2e3954 │ │ │ │ ldr r3, [pc, #3560] @ 2e3958 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -103578,15 +103578,15 @@ │ │ │ │ bge 2e2f24 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -103671,15 +103671,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6cf8 │ │ │ │ b 2e2c34 │ │ │ │ @@ -103713,22 +103713,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2e3990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e2c04 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -103978,15 +103978,15 @@ │ │ │ │ bl 27cc1c │ │ │ │ mov r9, r0 │ │ │ │ bl 27e224 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl a93424 │ │ │ │ + bl a93444 │ │ │ │ b 2e2c08 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2e3118 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -104124,45 +104124,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2e39a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e2d3c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2e39a4 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl a93424 │ │ │ │ + bl a93444 │ │ │ │ b 2e2c04 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -104280,15 +104280,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -104318,50 +104318,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2e3174 │ │ │ │ ldr r0, [pc, #148] @ 2e39a8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e2d3c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2e39ac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e2c04 │ │ │ │ - adceq r6, r5, r0, lsr r4 │ │ │ │ + adceq r6, r5, r0, asr r4 │ │ │ │ tsteq r2, r0, asr #5 │ │ │ │ @ instruction: 0x011262bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, sp, r8, lsr #25 │ │ │ │ - addeq r6, sp, r8, ror ip │ │ │ │ + addeq r6, sp, r8, asr #25 │ │ │ │ + umulleq r6, sp, r8, ip │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - adceq r6, r5, sl, lsl #5 │ │ │ │ - adceq r6, r5, r0, ror r2 │ │ │ │ - umlaleq r6, r5, ip, r2 │ │ │ │ + adceq r6, r5, sl, lsr #5 │ │ │ │ + umlaleq r6, r5, r0, r2 │ │ │ │ + @ instruction: 0x00a562bc │ │ │ │ tsteq r2, r8, asr #3 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r6, r5, r6, lsr r1 │ │ │ │ - adceq r6, r5, ip, rrx │ │ │ │ - addeq r3, sp, r8, ror r2 │ │ │ │ - addeq r3, sp, ip, lsl #5 │ │ │ │ + adceq r6, r5, r6, asr r1 │ │ │ │ + adceq r6, r5, ip, lsl #1 │ │ │ │ + umulleq r3, sp, r8, r2 │ │ │ │ + addeq r3, sp, ip, lsr #5 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sp, r0, ror r9 │ │ │ │ - adceq r5, r5, r2, lsl #28 │ │ │ │ - addeq r6, sp, r8, ror r5 │ │ │ │ + umulleq r6, sp, r0, r9 │ │ │ │ + adceq r5, r5, r2, lsr #28 │ │ │ │ + umulleq r6, sp, r8, r5 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - addeq r6, sp, ip, asr #4 │ │ │ │ - addeq r6, sp, r0, asr #5 │ │ │ │ - addeq r5, sp, r8, asr #31 │ │ │ │ - addeq r6, sp, r8, asr #32 │ │ │ │ + addeq r6, sp, ip, ror #4 │ │ │ │ + addeq r6, sp, r0, ror #5 │ │ │ │ + addeq r5, sp, r8, ror #31 │ │ │ │ + addeq r6, sp, r8, rrx │ │ │ │ │ │ │ │ 002e39b0 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -104405,21 +104405,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e3c5c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b731c4 │ │ │ │ + bl b731e4 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72d1c │ │ │ │ + bl b72d3c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e126c │ │ │ │ b 2e3acc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -104532,36 +104532,36 @@ │ │ │ │ beq 2e3c70 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl a9321c │ │ │ │ + bl a9323c │ │ │ │ b 2e3a64 │ │ │ │ ldr r1, [pc, #68] @ 2e3cbc │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a9321c │ │ │ │ + bl a9323c │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2e3a5c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, r6, asr r5 │ │ │ │ + adceq r5, r5, r6, ror r5 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ tsteq r2, r0, lsr r3 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r1, lr, r0, ror #11 │ │ │ │ + addseq r1, lr, r0, lsl #12 │ │ │ │ │ │ │ │ 002e3cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e3d34 │ │ │ │ @@ -104576,23 +104576,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #28] @ 2e3d38 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ smlawbeq r1, r0, r9, r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002e3d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -104604,43 +104604,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d5bb4 │ │ │ │ - strdeq r5, [r5], ip @ │ │ │ │ - addeq r2, sp, r8, lsl #8 │ │ │ │ - addeq r2, sp, ip, lsl r4 │ │ │ │ + adceq r5, r5, ip, lsl r2 │ │ │ │ + addeq r2, sp, r8, lsr #8 │ │ │ │ + addeq r2, sp, ip, lsr r4 │ │ │ │ │ │ │ │ 002e3d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2e3de0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930890 │ │ │ │ + bl 9308b0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2e3de4 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 92fcbc │ │ │ │ - addeq r5, sp, r8, ror #20 │ │ │ │ + b 92fcdc │ │ │ │ + addeq r5, sp, r8, lsl #21 │ │ │ │ adcseq r0, r0, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e3e44 │ │ │ │ mov r0, r1 │ │ │ │ @@ -104648,26 +104648,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2e3e4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, sp, r0, asr #23 │ │ │ │ - adceq r6, r5, r4, ror #4 │ │ │ │ - addeq r5, sp, r4, lsr #23 │ │ │ │ + addeq r5, sp, r0, ror #23 │ │ │ │ + adceq r6, r5, r4, lsl #5 │ │ │ │ + addeq r5, sp, r4, asr #23 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -104675,17 +104675,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2e3e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ bl 27ee24 │ │ │ │ - addeq r5, sp, r0, ror #22 │ │ │ │ + addeq r5, sp, r0, lsl #23 │ │ │ │ │ │ │ │ 002e3e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2e3ee4 │ │ │ │ @@ -104702,15 +104702,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r0, lsl #16 │ │ │ │ ldr r0, [pc, #4] @ 2e3ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ @ instruction: 0x00b00ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -104776,15 +104776,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2e401c │ │ │ │ bl 2dc674 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2e3f60 │ │ │ │ - adceq r6, r5, r0, lsl r1 │ │ │ │ + adceq r6, r5, r0, lsr r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -104792,55 +104792,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a9421c │ │ │ │ + bl a9423c │ │ │ │ ldr r1, [pc, #84] @ 2e40b8 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldr r1, [pc, #60] @ 2e40bc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r5, [sp], r0 │ │ │ │ - addeq r5, sp, ip, lsr #29 │ │ │ │ + strdeq r5, [sp], r0 │ │ │ │ + addeq r5, sp, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e4158 │ │ │ │ ldr r2, [pc, #128] @ 2e415c │ │ │ │ ldr r1, [pc, #128] @ 2e4160 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #96] @ 2e4164 │ │ │ │ ldr ip, [pc, #96] @ 2e4168 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e416c │ │ │ │ ldr r2, [pc, #92] @ 2e4170 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -104856,17 +104856,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r5, r5, ip, asr #31 │ │ │ │ - addeq r5, sp, r0, lsl r7 │ │ │ │ - @ instruction: 0x009aadbc │ │ │ │ + adceq r5, r5, ip, ror #31 │ │ │ │ + addeq r5, sp, r0, lsr r7 │ │ │ │ + @ instruction: 0x009aaddc │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -104880,53 +104880,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2e4208 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ - bl a933b4 │ │ │ │ + bl 930384 │ │ │ │ + bl a933d4 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2e4228 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl a93424 │ │ │ │ + bl a93444 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b9208c │ │ │ │ + bl b920ac │ │ │ │ mov r0, r7 │ │ │ │ - bl b91e74 │ │ │ │ + bl b91e94 │ │ │ │ ldr r4, [pc, #56] @ 2e4250 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e41ac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r5, r5, r8, lsl pc │ │ │ │ - addeq r5, sp, r0, ror #12 │ │ │ │ - umullseq sl, sl, r4, ip @ │ │ │ │ + adceq r5, r5, r8, lsr pc │ │ │ │ + addeq r5, sp, r0, lsl #13 │ │ │ │ + @ instruction: 0x009aacb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104987,23 +104987,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl b9203c │ │ │ │ + bl b9205c │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl b9203c │ │ │ │ + bl b9205c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2e4348 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4178 │ │ │ │ ldr r2, [pc, #268] @ 2e44b4 │ │ │ │ @@ -105024,15 +105024,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2e44b8 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e4300 │ │ │ │ ldr r0, [pc, #196] @ 2e44bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2e43a0 │ │ │ │ ldr r4, [pc, #184] @ 2e44c0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e4300 │ │ │ │ ldr r3, [pc, #176] @ 2e44c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -105051,43 +105051,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e44d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e4314 │ │ │ │ ldr r0, [pc, #68] @ 2e44d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e4314 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, lsr fp │ │ │ │ @ instruction: 0x00b006b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, asr sl │ │ │ │ - addeq r5, sp, ip, lsl r6 │ │ │ │ - addeq r5, sp, r0, asr r6 │ │ │ │ - addeq r5, sp, r0, lsl #12 │ │ │ │ + addeq r5, sp, ip, lsr r6 │ │ │ │ + addeq r5, sp, r0, ror r6 │ │ │ │ + addeq r5, sp, r0, lsr #12 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, sp, ip, lsl #11 │ │ │ │ - umulleq r5, sp, ip, r5 │ │ │ │ + addeq r5, sp, ip, lsr #11 │ │ │ │ + @ instruction: 0x008d55bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -105577,22 +105577,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2e5468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4b34 │ │ │ │ ldr r2, [pc, #1940] @ 2e546c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -105619,22 +105619,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2e5470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -105809,25 +105809,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2e4eb4 │ │ │ │ b 2e4eb0 │ │ │ │ ldr r0, [pc, #1132] @ 2e54a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4b34 │ │ │ │ ldr r0, [pc, #1100] @ 2e54a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e4d64 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2e50c0 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2e4f20 │ │ │ │ mov r0, r9 │ │ │ │ bl 2d2e28 │ │ │ │ @@ -105869,22 +105869,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2e54b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e4f80 │ │ │ │ ldr r2, [pc, #852] @ 2e54b0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4f80 │ │ │ │ @@ -105913,23 +105913,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e54c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e4ec0 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2d3184 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -105950,15 +105950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2e50b4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2e54c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e4f80 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e5324 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e508c │ │ │ │ @@ -105981,41 +105981,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2e54d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e508c │ │ │ │ bl 2d2e28 │ │ │ │ b 2e508c │ │ │ │ ldr fp, [pc, #424] @ 2e54d4 │ │ │ │ add fp, pc, fp │ │ │ │ b 2e5284 │ │ │ │ ldr r0, [pc, #416] @ 2e54d8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e4ec0 │ │ │ │ ldr r0, [pc, #400] @ 2e54dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e508c │ │ │ │ ldr r3, [pc, #380] @ 2e54e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5224 │ │ │ │ ldr r3, [pc, #232] @ 2e5460 │ │ │ │ @@ -106031,21 +106031,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e54e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e5224 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2e54e8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2e5428 │ │ │ │ @@ -106057,67 +106057,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e5260 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2d3238 │ │ │ │ ldr r0, [pc, #208] @ 2e54ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e5224 │ │ │ │ tsteq r2, r8, lsr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01124494 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ @ instruction: 0x00afffbc │ │ │ │ - adceq r5, r5, ip, lsl r6 │ │ │ │ + adceq r5, r5, ip, lsr r6 │ │ │ │ @ instruction: 0x00affeb8 │ │ │ │ - addeq r4, sp, r4, lsl #30 │ │ │ │ + addeq r4, sp, r4, lsr #30 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - addeq r4, sp, r4, lsl #30 │ │ │ │ + addeq r4, sp, r4, lsr #30 │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ - ldrdeq r4, [sp], r8 │ │ │ │ + strdeq r4, [sp], r8 │ │ │ │ andeq r5, r0, ip, asr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, sp, r4, lsl #28 │ │ │ │ + addeq r4, sp, r4, lsr #28 │ │ │ │ andeq r6, r0, r8, lsl #6 │ │ │ │ - addeq r4, sp, r8, lsl #26 │ │ │ │ - adceq r5, r5, r4, lsl r3 │ │ │ │ - addeq r4, sp, r0, lsr ip │ │ │ │ + addeq r4, sp, r8, lsr #26 │ │ │ │ + adceq r5, r5, r4, lsr r3 │ │ │ │ + addeq r4, sp, r0, asr ip │ │ │ │ tsteq r2, ip, lsl r0 │ │ │ │ @ instruction: 0x01123f90 │ │ │ │ - addeq r5, sp, r0, lsl #1 │ │ │ │ + addeq r5, sp, r0, lsr #1 │ │ │ │ adceq pc, pc, r8, ror #20 │ │ │ │ - addeq r4, sp, r8, asr #21 │ │ │ │ - strheq r5, [r5], ip @ │ │ │ │ - addeq r4, sp, r0, lsl #25 │ │ │ │ + addeq r4, sp, r8, ror #21 │ │ │ │ + ldrdeq r5, [r5], ip @ │ │ │ │ + addeq r4, sp, r0, lsr #25 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ adceq pc, pc, ip, lsl #19 │ │ │ │ - addeq r4, sp, r0, ror #19 │ │ │ │ - addeq r4, sp, r8, lsr #21 │ │ │ │ - addeq r4, sp, r4, lsr sl │ │ │ │ + addeq r4, sp, r0, lsl #20 │ │ │ │ + addeq r4, sp, r8, asr #21 │ │ │ │ + addeq r4, sp, r4, asr sl │ │ │ │ tsteq r2, r0, ror sp │ │ │ │ andeq r2, r0, ip, asr #19 │ │ │ │ - addeq r4, sp, ip, lsl #18 │ │ │ │ - umulleq r4, sp, ip, sl │ │ │ │ + addeq r4, sp, ip, lsr #18 │ │ │ │ + @ instruction: 0x008d4abc │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ - addeq r4, sp, ip, lsl #18 │ │ │ │ + addeq r4, sp, ip, lsr #18 │ │ │ │ tsteq r2, r4, asr #23 │ │ │ │ - addeq r4, sp, r0, lsr #19 │ │ │ │ + addeq r4, sp, r0, asr #19 │ │ │ │ andeq r5, r0, r8, ror pc │ │ │ │ - addeq r4, sp, r4, asr r8 │ │ │ │ - ldrdeq r4, [sp], ip │ │ │ │ - addeq r4, sp, r4, lsl #16 │ │ │ │ - addeq r4, sp, ip, asr r8 │ │ │ │ + addeq r4, sp, r4, ror r8 │ │ │ │ + strdeq r4, [sp], ip │ │ │ │ + addeq r4, sp, r4, lsr #16 │ │ │ │ + addeq r4, sp, ip, ror r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r4, sp, r4, ror #16 │ │ │ │ + addeq r4, sp, r4, lsl #17 │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ - addeq r4, sp, r0, asr #16 │ │ │ │ + addeq r4, sp, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -106138,19 +106138,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b a93194 │ │ │ │ + b a931b4 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2d3148 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -106291,17 +106291,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2e56a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e57ac │ │ │ │ b 2e56c8 │ │ │ │ - adceq r4, r5, r4, ror #22 │ │ │ │ - @ instruction: 0x008d42b0 │ │ │ │ - addseq r9, sl, ip, asr r9 │ │ │ │ + adceq r4, r5, r4, lsl #23 │ │ │ │ + ldrdeq r4, [sp], r0 │ │ │ │ + addseq r9, sl, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2e5988 │ │ │ │ ldr r1, [pc, #416] @ 2e598c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106315,15 +106315,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e58fc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -106391,38 +106391,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e59ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e5820 │ │ │ │ ldr r0, [pc, #52] @ 2e59b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e5820 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011235fc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, lsl #11 │ │ │ │ tsteq r2, r4, asr #10 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, sp, r0, lsr #6 │ │ │ │ - addeq r4, sp, r4, lsr r3 │ │ │ │ + addeq r4, sp, r0, asr #6 │ │ │ │ + addeq r4, sp, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2e5d48 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106438,15 +106438,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #832] @ 2e5d5c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -106581,23 +106581,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2e5d68 │ │ │ │ ldr r0, [pc, #296] @ 2e5d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2e5b9c │ │ │ │ ldr r1, [pc, #276] @ 2e5d70 │ │ │ │ ldr r0, [pc, #276] @ 2e5d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2e5bc0 │ │ │ │ ldr r3, [pc, #252] @ 2e5d78 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5b00 │ │ │ │ ldr r3, [pc, #236] @ 2e5d7c │ │ │ │ @@ -106614,85 +106614,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e5d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5b00 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e4924 │ │ │ │ b 2e5bc0 │ │ │ │ ldr r0, [pc, #120] @ 2e5d88 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5b00 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e5d8c │ │ │ │ ldr r1, [pc, #96] @ 2e5d90 │ │ │ │ ldr r0, [pc, #96] @ 2e5d94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r5], ip @ │ │ │ │ + strdeq r4, [r5], ip @ │ │ │ │ tsteq r2, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, sp, ip, ror r2 │ │ │ │ - addeq r4, sp, ip, asr #5 │ │ │ │ + umulleq r4, sp, ip, r2 │ │ │ │ + addeq r4, sp, ip, ror #5 │ │ │ │ tsteq r2, r8, ror #7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ - adceq r4, r5, r8, ror #8 │ │ │ │ - addeq r4, sp, r0, lsl r1 │ │ │ │ - adceq r4, r5, ip, asr #8 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ + adceq r4, r5, r8, lsl #9 │ │ │ │ + addeq r4, sp, r0, lsr r1 │ │ │ │ + adceq r4, r5, ip, ror #8 │ │ │ │ + strdeq r4, [sp], r4 @ │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, sp, r4 │ │ │ │ - addeq r4, sp, ip │ │ │ │ - adceq r4, r5, r8, ror r3 │ │ │ │ - addeq r3, sp, r4, asr #30 │ │ │ │ - addeq r3, sp, r4, lsr #31 │ │ │ │ + addeq r4, sp, r4, lsr #32 │ │ │ │ + addeq r4, sp, ip, lsr #32 │ │ │ │ + umlaleq r4, r5, r8, r3 │ │ │ │ + addeq r3, sp, r4, ror #30 │ │ │ │ + addeq r3, sp, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2e5de0 │ │ │ │ ldr r2, [pc, #48] @ 2e5de4 │ │ │ │ ldr r1, [pc, #48] @ 2e5de8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e4178 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - @ instruction: 0x008d3eb8 │ │ │ │ - addeq r3, sp, r0, lsl #30 │ │ │ │ + adceq r4, r5, r4, lsl r3 │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ + addeq r3, sp, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2e5e80 │ │ │ │ ldr r5, [pc, #124] @ 2e5e84 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106700,72 +106700,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #88] @ 2e5e8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr ip, [pc, #72] @ 2e5e90 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r4, r5, r4, lsr #5 │ │ │ │ - addeq r3, sp, r8, ror #28 │ │ │ │ - addeq r3, sp, r4, lsr #29 │ │ │ │ - addeq r3, sp, r0, asr #30 │ │ │ │ - addeq r3, sp, r8, lsr pc │ │ │ │ + adceq r4, r5, r4, asr #5 │ │ │ │ + addeq r3, sp, r8, lsl #29 │ │ │ │ + addeq r3, sp, r4, asr #29 │ │ │ │ + addeq r3, sp, r0, ror #30 │ │ │ │ + addeq r3, sp, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e5f04 │ │ │ │ ldr r2, [pc, #88] @ 2e5f08 │ │ │ │ ldr r1, [pc, #88] @ 2e5f0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6abf6c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e57d0 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5ef4 │ │ │ │ bl 2db250 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b91ea4 │ │ │ │ - strdeq r4, [r5], r8 @ │ │ │ │ - @ instruction: 0x008d3dbc │ │ │ │ - addeq r3, sp, r4, lsl #28 │ │ │ │ + b b91ec4 │ │ │ │ + adceq r4, r5, r8, lsl r2 │ │ │ │ + ldrdeq r3, [sp], ip │ │ │ │ + addeq r3, sp, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2e6004 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106775,15 +106775,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6abee4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e5fb4 │ │ │ │ @@ -106819,17 +106819,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e6010 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2db0c0 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2e5fac │ │ │ │ - adceq r4, r5, r0, lsl #3 │ │ │ │ - addeq r3, sp, r8, ror sp │ │ │ │ - addeq r3, sp, r4, lsr sp │ │ │ │ + adceq r4, r5, r0, lsr #3 │ │ │ │ + umulleq r3, sp, r8, sp │ │ │ │ + addeq r3, sp, r4, asr sp │ │ │ │ adceq lr, pc, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2e6250 │ │ │ │ ldr lr, [pc, #548] @ 2e6254 │ │ │ │ @@ -106846,15 +106846,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #488] @ 2e6264 │ │ │ │ ldr r3, [pc, #488] @ 2e6268 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -106905,21 +106905,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2e6280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e57d0 │ │ │ │ ldr r2, [pc, #252] @ 2e6284 │ │ │ │ ldr r3, [pc, #204] @ 2e6258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106927,74 +106927,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e624c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b a93194 │ │ │ │ + b a931b4 │ │ │ │ ldr r3, [pc, #188] @ 2e627c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e6228 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2e6288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e609c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e6104 │ │ │ │ b 2e6178 │ │ │ │ ldr r0, [pc, #92] @ 2e628c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e6210 │ │ │ │ ldr r0, [pc, #76] @ 2e6290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e6178 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r4, r5, r8, ror r0 │ │ │ │ + umlaleq r4, r5, r8, r0 │ │ │ │ tsteq r2, ip, asr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, r0, lsr #24 │ │ │ │ - addeq r3, sp, r8, ror #24 │ │ │ │ + addeq r3, sp, r0, asr #24 │ │ │ │ + addeq r3, sp, r8, lsl #25 │ │ │ │ tsteq r2, r8, lsl #27 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, ror #26 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r7, r0, ip, lsl #1 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, sp, ip, lsl #25 │ │ │ │ + addeq r3, sp, ip, lsr #25 │ │ │ │ tsteq r2, ip, ror ip │ │ │ │ - addeq r3, sp, ip, lsr #23 │ │ │ │ - @ instruction: 0x008d3bb0 │ │ │ │ - ldrdeq r3, [sp], ip │ │ │ │ + addeq r3, sp, ip, asr #23 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e62a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ strdeq lr, [pc], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2e63b8 │ │ │ │ ldr r2, [pc, #248] @ 2e63bc │ │ │ │ @@ -107002,44 +107002,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #216] @ 2e63c4 │ │ │ │ ldr r3, [pc, #216] @ 2e63c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2e63cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2e63d0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2e63d4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r3, [pc, #184] @ 2e63d8 │ │ │ │ ldr r2, [pc, #184] @ 2e63dc │ │ │ │ ldr r1, [pc, #184] @ 2e63e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r3, [pc, #164] @ 2e63e4 │ │ │ │ ldr r2, [pc, #164] @ 2e63e8 │ │ │ │ ldr r1, [pc, #164] @ 2e63ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r0, [pc, #144] @ 2e63f0 │ │ │ │ ldr r3, [pc, #144] @ 2e63f4 │ │ │ │ ldr ip, [pc, #144] @ 2e63f8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2e63fc │ │ │ │ ldr r1, [pc, #140] @ 2e6400 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -107047,42 +107047,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93557c │ │ │ │ + bl 93559c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r3, r5, r4, lsr #29 │ │ │ │ - addeq pc, ip, r4, ror #19 │ │ │ │ - @ instruction: 0x008cf9bc │ │ │ │ + adceq r3, r5, r4, asr #29 │ │ │ │ + addeq pc, ip, r4, lsl #20 │ │ │ │ + ldrdeq pc, [ip], ip │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - addeq r3, sp, r8, asr sp │ │ │ │ + addeq r3, sp, r8, ror sp │ │ │ │ tsteq r2, r4, lsl #22 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - addeq r3, sp, ip, lsr #26 │ │ │ │ + addeq r3, sp, ip, asr #26 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addseq sl, lr, r4, ror #13 │ │ │ │ + addseq sl, lr, r4, lsl #14 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - addeq r3, sp, r4, ror #25 │ │ │ │ - addeq r3, sp, ip, ror #25 │ │ │ │ + addeq r3, sp, r4, lsl #26 │ │ │ │ + addeq r3, sp, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2e64f8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -107161,15 +107161,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -107248,27 +107248,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2e6a4c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e6894 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2e6a50 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ ldr r2, [pc, #864] @ 2e6a54 │ │ │ │ ldr r3, [pc, #812] @ 2e6a24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107287,15 +107287,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b73b44 │ │ │ │ + bl b73b64 │ │ │ │ b 2e66ec │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2e67c4 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -107344,15 +107344,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2e6a5c │ │ │ │ ldr r2, [pc, #568] @ 2e6a60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e66ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2e6a64 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 27de94 <__ioctl_time64@plt> │ │ │ │ @@ -107366,24 +107366,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2e6a74 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27d900 │ │ │ │ b 2e66ec │ │ │ │ ldr r1, [pc, #464] @ 2e6a78 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b89390 │ │ │ │ + bl b893b0 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2e693c │ │ │ │ ldr r3, [pc, #424] @ 2e6a7c │ │ │ │ mov r0, #0 │ │ │ │ @@ -107402,15 +107402,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2e6a80 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2e6a84 │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e6894 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2e6948 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2e6634 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107448,66 +107448,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e6894 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2e6a9c │ │ │ │ ldr r2, [pc, #176] @ 2e6aa0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2e6aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e6894 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r3, r5, ip, asr #24 │ │ │ │ + adceq r3, r5, ip, ror #24 │ │ │ │ @ instruction: 0x011228dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, r0, asr #22 │ │ │ │ - addeq r3, sp, r0, asr #22 │ │ │ │ + addeq r3, sp, r0, ror #22 │ │ │ │ + addeq r3, sp, r0, ror #22 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - adceq r3, r5, ip, asr #21 │ │ │ │ - addeq r3, sp, ip, lsr #21 │ │ │ │ - addeq r3, sp, ip, asr #19 │ │ │ │ + adceq r3, r5, ip, ror #21 │ │ │ │ + addeq r3, sp, ip, asr #21 │ │ │ │ + addeq r3, sp, ip, ror #19 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - strdeq r3, [sp], r0 │ │ │ │ + addeq r3, sp, r0, lsl sl │ │ │ │ tsteq r2, r0, lsl r7 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - addeq r3, sp, ip, ror r8 │ │ │ │ + umulleq r3, sp, ip, r8 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - strdeq r3, [r5], r4 @ │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ - strdeq r3, [sp], r4 │ │ │ │ + adceq r3, r5, r4, lsl r9 │ │ │ │ + addeq r3, sp, r8, lsl r9 │ │ │ │ + addeq r3, sp, r4, lsl r8 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01132df8 │ │ │ │ - ldrdeq r3, [sp], r0 │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - adceq r3, r5, ip, lsr #15 │ │ │ │ - addeq r3, sp, ip, lsr r7 │ │ │ │ - @ instruction: 0x008d36b0 │ │ │ │ - adceq r3, r5, r4, ror r7 │ │ │ │ - addeq r3, sp, ip, lsr #14 │ │ │ │ - addeq r3, sp, r8, ror r6 │ │ │ │ + adceq r3, r5, ip, asr #15 │ │ │ │ + addeq r3, sp, ip, asr r7 │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + umlaleq r3, r5, r4, r7 │ │ │ │ + addeq r3, sp, ip, asr #14 │ │ │ │ + umulleq r3, sp, r8, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2e6f88 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107635,15 +107635,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl b89390 │ │ │ │ + bl b893b0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 27d900 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e6e34 │ │ │ │ @@ -107814,20 +107814,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2dc450 │ │ │ │ b 2e6ad4 │ │ │ │ tsteq r2, r4, lsr r3 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - adceq r3, r5, ip, lsr #12 │ │ │ │ - adceq r3, r5, r0, lsl #11 │ │ │ │ + adceq r3, r5, ip, asr #12 │ │ │ │ + adceq r3, r5, r0, lsr #11 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r3, [r5], r8 @ │ │ │ │ - strdeq r3, [sp], r4 │ │ │ │ - strdeq r3, [r5], r2 @ │ │ │ │ + strdeq r3, [r5], r8 @ │ │ │ │ + addeq r3, sp, r4, lsl r5 │ │ │ │ + adceq r3, r5, r2, lsl r4 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e7010 │ │ │ │ mov r4, r1 │ │ │ │ @@ -107836,53 +107836,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, r0, lsr #3 │ │ │ │ - addeq r3, sp, r8, lsr #1 │ │ │ │ - strheq r3, [sp], r8 │ │ │ │ + adceq r3, r5, r0, asr #3 │ │ │ │ + addeq r3, sp, r8, asr #1 │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7078 │ │ │ │ ldr r2, [pc, #68] @ 2e707c │ │ │ │ ldr r1, [pc, #68] @ 2e7080 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r3, r5, r4, lsr r1 │ │ │ │ - addeq r3, sp, ip, lsr r0 │ │ │ │ - addeq r3, sp, ip, asr #32 │ │ │ │ + adceq r3, r5, r4, asr r1 │ │ │ │ + addeq r3, sp, ip, asr r0 │ │ │ │ + addeq r3, sp, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e70e8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e70ec │ │ │ │ @@ -107890,53 +107890,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, r8, asr #1 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ - addeq r2, sp, r0, ror #31 │ │ │ │ + adceq r3, r5, r8, ror #1 │ │ │ │ + strdeq r2, [sp], r0 │ │ │ │ + addeq r3, sp, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7150 │ │ │ │ ldr r2, [pc, #68] @ 2e7154 │ │ │ │ ldr r1, [pc, #68] @ 2e7158 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r3, r5, ip, asr r0 │ │ │ │ - addeq r2, sp, r4, ror #30 │ │ │ │ - addeq r2, sp, r4, ror pc │ │ │ │ + adceq r3, r5, ip, ror r0 │ │ │ │ + addeq r2, sp, r4, lsl #31 │ │ │ │ + umulleq r2, sp, r4, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e71c0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e71c4 │ │ │ │ @@ -107944,90 +107944,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r2, [r5], r0 @ │ │ │ │ - strdeq r2, [sp], r8 │ │ │ │ - addeq r2, sp, r8, lsl #30 │ │ │ │ + adceq r3, r5, r0, lsl r0 │ │ │ │ + addeq r2, sp, r8, lsl pc │ │ │ │ + addeq r2, sp, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7228 │ │ │ │ ldr r2, [pc, #68] @ 2e722c │ │ │ │ ldr r1, [pc, #68] @ 2e7230 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r2, r5, r4, lsl #31 │ │ │ │ - addeq r2, sp, ip, lsl #29 │ │ │ │ - umulleq r2, sp, ip, lr │ │ │ │ + adceq r2, r5, r4, lsr #31 │ │ │ │ + addeq r2, sp, ip, lsr #29 │ │ │ │ + @ instruction: 0x008d2ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e7280 │ │ │ │ ldr r2, [pc, #52] @ 2e7284 │ │ │ │ ldr r1, [pc, #52] @ 2e7288 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - adceq r2, r5, ip, lsl pc │ │ │ │ - addeq r2, sp, r4, lsr #28 │ │ │ │ - addeq r2, sp, r4, lsr lr │ │ │ │ + adceq r2, r5, ip, lsr pc │ │ │ │ + addeq r2, sp, r4, asr #28 │ │ │ │ + addeq r2, sp, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2e7338 │ │ │ │ ldr r2, [pc, #148] @ 2e733c │ │ │ │ ldr r1, [pc, #148] @ 2e7340 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7318 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108037,28 +108037,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl b89390 │ │ │ │ + bl b893b0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27d900 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r3, [pc, #20] @ 2e7344 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2e72f0 │ │ │ │ - adceq r2, r5, r4, asr #29 │ │ │ │ - addeq r2, sp, r8, asr #27 │ │ │ │ - ldrdeq r2, [sp], r8 │ │ │ │ + adceq r2, r5, r4, ror #29 │ │ │ │ + addeq r2, sp, r8, ror #27 │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ tsteq r3, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2e740c │ │ │ │ ldr r6, [pc, #172] @ 2e7410 │ │ │ │ @@ -108069,15 +108069,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e73cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -108092,27 +108092,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2e7418 │ │ │ │ ldr r2, [pc, #68] @ 2e741c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r2, r5, ip, lsl #28 │ │ │ │ - addeq r2, sp, ip, lsl #26 │ │ │ │ - addeq r2, sp, r0, lsl sp │ │ │ │ - addeq r2, sp, r8, asr #27 │ │ │ │ + adceq r2, r5, ip, lsr #28 │ │ │ │ + addeq r2, sp, ip, lsr #26 │ │ │ │ + addeq r2, sp, r0, lsr sp │ │ │ │ + addeq r2, sp, r8, ror #27 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002e7420 : │ │ │ │ ldr r3, [pc, #176] @ 2e74d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108146,27 +108146,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d24c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2e74e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x011322b8 │ │ │ │ @ instruction: 0x0120e634 │ │ │ │ - addeq r2, sp, r0, asr sp │ │ │ │ + addeq r2, sp, r0, ror sp │ │ │ │ strdeq lr, [r0, -r0]! │ │ │ │ - addeq r2, sp, r4, lsl sp │ │ │ │ + addeq r2, sp, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2e7598 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2e7558 │ │ │ │ @@ -108334,36 +108334,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2e77fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r2, [r5], r8 @ │ │ │ │ - addseq r9, pc, r8, ror #1 │ │ │ │ - @ instruction: 0x009aeed4 │ │ │ │ - ldrdeq r2, [sp], r4 │ │ │ │ - addeq r2, sp, r4, asr #23 │ │ │ │ - @ instruction: 0x008d2bb8 │ │ │ │ - addeq r2, sp, ip, lsr #23 │ │ │ │ - addseq r0, r7, ip, ror #29 │ │ │ │ - adceq r2, r5, sp, asr fp │ │ │ │ - addseq lr, sl, r4, ror #28 │ │ │ │ - addeq r3, lr, ip, ror #29 │ │ │ │ - addseq r5, r7, ip, asr fp │ │ │ │ - strdeq r2, [sp], ip │ │ │ │ - addeq r2, sp, r8, lsl fp │ │ │ │ - addeq r2, sp, r4, lsl fp │ │ │ │ - addeq r2, sp, r4, ror #22 │ │ │ │ - addeq r2, sp, r4, ror #22 │ │ │ │ - addeq r2, sp, r8, lsr #22 │ │ │ │ - addeq r2, sp, r0, lsl #22 │ │ │ │ + adceq r2, r5, r8, lsl ip │ │ │ │ + addseq r9, pc, r8, lsl #2 │ │ │ │ + @ instruction: 0x009aeef4 │ │ │ │ + strdeq r2, [sp], r4 │ │ │ │ + addeq r2, sp, r4, ror #23 │ │ │ │ ldrdeq r2, [sp], r8 │ │ │ │ - @ instruction: 0x008d2ab0 │ │ │ │ - addeq r2, sp, r4, lsl fp │ │ │ │ + addeq r2, sp, ip, asr #23 │ │ │ │ + addseq r0, r7, ip, lsl #30 │ │ │ │ + adceq r2, r5, sp, ror fp │ │ │ │ + addseq lr, sl, r4, lsl #29 │ │ │ │ + addeq r3, lr, ip, lsl #30 │ │ │ │ + addseq r5, r7, ip, ror fp │ │ │ │ + addeq r2, sp, ip, lsl fp │ │ │ │ + addeq r2, sp, r8, lsr fp │ │ │ │ + addeq r2, sp, r4, lsr fp │ │ │ │ + addeq r2, sp, r4, lsl #23 │ │ │ │ + addeq r2, sp, r4, lsl #23 │ │ │ │ + addeq r2, sp, r8, asr #22 │ │ │ │ + addeq r2, sp, r0, lsr #22 │ │ │ │ + strdeq r2, [sp], r8 │ │ │ │ + ldrdeq r2, [sp], r0 │ │ │ │ + addeq r2, sp, r4, lsr fp │ │ │ │ ldr ip, [pc, #656] @ 2e7a98 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2e7820 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -108522,16 +108522,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r2, r5, sl, ror #19 │ │ │ │ - strdeq r2, [r5], r1 @ │ │ │ │ + adceq r2, r5, sl, lsl #20 │ │ │ │ + adceq r2, r5, r1, lsl r9 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -108548,26 +108548,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2e7bc4 │ │ │ │ ldr r2, [pc, #216] @ 2e7bcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr ip, [pc, #196] @ 2e7bd0 │ │ │ │ ldr r3, [pc, #196] @ 2e7bd4 │ │ │ │ ldr r1, [pc, #196] @ 2e7bd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108600,17 +108600,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2e7b7c │ │ │ │ bl 27ee24 │ │ │ │ tsteq r2, r8, lsr r3 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ - @ instruction: 0x008d27b4 │ │ │ │ - @ instruction: 0x00a529b8 │ │ │ │ - umulleq r2, sp, ip, r7 │ │ │ │ + ldrdeq r2, [sp], r4 │ │ │ │ + ldrdeq r2, [r5], r8 @ │ │ │ │ + @ instruction: 0x008d27bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2e7cec │ │ │ │ mov r9, r3 │ │ │ │ @@ -108621,33 +108621,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e7c70 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cba4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7aa8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7cb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41954 │ │ │ │ + bl b41974 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2e7cf4 │ │ │ │ ldr r3, [pc, #112] @ 2e7cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -108765,50 +108765,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e7eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e7d9c │ │ │ │ ldr r0, [pc, #64] @ 2e7ef0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e7d9c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq r1, [r2, -ip] │ │ │ │ tsteq r2, r0, rrx │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, sp, ip, asr #8 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ + addeq r2, sp, ip, ror #8 │ │ │ │ + strdeq r2, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e8038 │ │ │ │ @@ -108832,22 +108832,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8004 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e7f90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7aa8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e75d0 │ │ │ │ bl 27f1b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2e7fec │ │ │ │ @@ -108864,38 +108864,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b417e4 │ │ │ │ + bl b41804 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r5, #0 │ │ │ │ b 2e7fac │ │ │ │ ldr r3, [pc, #56] @ 2e8044 │ │ │ │ ldr r0, [pc, #56] @ 2e8048 │ │ │ │ ldr r1, [pc, #56] @ 2e804c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e7f90 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01120ef0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, asr lr │ │ │ │ - @ instruction: 0x00a524b8 │ │ │ │ - addeq r2, sp, r0, lsl #8 │ │ │ │ - umulleq r2, sp, ip, r2 │ │ │ │ + ldrdeq r2, [r5], r8 @ │ │ │ │ + addeq r2, sp, r0, lsr #8 │ │ │ │ + @ instruction: 0x008d22bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -108923,20 +108923,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2e8094 │ │ │ │ ldr r1, [pc, #188] @ 2e8190 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ ldr r1, [pc, #172] @ 2e8194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2e8150 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2e8128 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -108953,107 +108953,107 @@ │ │ │ │ b 2e80a0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2e81a0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2e80a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #68] @ 2e81a4 │ │ │ │ ldr ip, [pc, #68] @ 2e81a8 │ │ │ │ ldr r1, [pc, #68] @ 2e81ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2e81b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e80a4 │ │ │ │ - addeq r2, sp, ip, asr r3 │ │ │ │ - addeq r2, sp, ip, asr r3 │ │ │ │ + addeq r2, sp, ip, ror r3 │ │ │ │ + addeq r2, sp, ip, ror r3 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - adceq r2, r5, r4, ror #6 │ │ │ │ - addeq r2, sp, ip, ror #5 │ │ │ │ - addeq r2, sp, r8, asr #2 │ │ │ │ + adceq r2, r5, r4, lsl #7 │ │ │ │ + addeq r2, sp, ip, lsl #6 │ │ │ │ + addeq r2, sp, r8, ror #2 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2e822c │ │ │ │ - bl 98abac │ │ │ │ + bl 98abcc │ │ │ │ ldr r1, [pc, #216] @ 2e82bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 98ac1c │ │ │ │ + bl 98ac3c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98ade0 │ │ │ │ + bl 98ae00 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e82a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e81ec │ │ │ │ ldr r1, [pc, #164] @ 2e82c0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98b0c4 │ │ │ │ + bl 98b0e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e8288 │ │ │ │ - bl 98abac │ │ │ │ + bl 98abcc │ │ │ │ ldr r1, [pc, #132] @ 2e82c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 98ac1c │ │ │ │ + bl 98ac3c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98ade0 │ │ │ │ + bl 98ae00 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e82a0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e8248 │ │ │ │ ldr r1, [pc, #80] @ 2e82c8 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 98b0c4 │ │ │ │ + bl 98b0e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq r2, sp, r0, r2 │ │ │ │ + @ instruction: 0x008d22b0 │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - addeq r2, sp, r0, asr #4 │ │ │ │ + addeq r2, sp, r0, ror #4 │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -109138,15 +109138,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2e86d4 │ │ │ │ movne r5, #0 │ │ │ │ - bl b65494 │ │ │ │ + bl b654b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e8688 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -109171,15 +109171,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2e837c │ │ │ │ mov r0, r4 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ b 2e837c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2e8658 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 27d234 │ │ │ │ @@ -109216,15 +109216,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2e86e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2e86e8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e84b8 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2e8628 │ │ │ │ ldr r0, [pc, #352] @ 2e86ec │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -109248,146 +109248,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2e86fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e8574 │ │ │ │ ldr r1, [pc, #256] @ 2e8700 │ │ │ │ ldr r3, [pc, #256] @ 2e8704 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2e8708 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2e870c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e8574 │ │ │ │ ldr r1, [pc, #224] @ 2e8710 │ │ │ │ ldr r3, [pc, #224] @ 2e8714 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2e8718 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2e871c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e8574 │ │ │ │ ldr r1, [pc, #192] @ 2e8720 │ │ │ │ ldr r3, [pc, #192] @ 2e8724 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2e8728 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2e872c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e8574 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2e8730 │ │ │ │ ldr r2, [pc, #156] @ 2e8734 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2e8738 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2e873c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2e8574 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, sp, r0, asr r1 │ │ │ │ + addeq r2, sp, r0, ror r1 │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x009b55d8 │ │ │ │ - addeq r1, sp, r4, asr #30 │ │ │ │ - adceq r1, r5, r0, ror pc │ │ │ │ - addeq r1, sp, ip, asr #26 │ │ │ │ + @ instruction: 0x009b55f8 │ │ │ │ + addeq r1, sp, r4, ror #30 │ │ │ │ + umlaleq r1, r5, r0, pc @ │ │ │ │ + addeq r1, sp, ip, ror #26 │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - @ instruction: 0x009b54b4 │ │ │ │ - strdeq r1, [r5], r4 @ │ │ │ │ - addeq r1, sp, r0, ror #30 │ │ │ │ - addeq r1, sp, ip, asr #25 │ │ │ │ + @ instruction: 0x009b54d4 │ │ │ │ + adceq r1, r5, r4, lsl pc │ │ │ │ + addeq r1, sp, r0, lsl #31 │ │ │ │ + addeq r1, sp, ip, ror #25 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq r1, [sp], r4 │ │ │ │ - adceq r1, r5, r0, asr #29 │ │ │ │ - umulleq r1, sp, ip, ip │ │ │ │ + strdeq r1, [sp], r4 │ │ │ │ + adceq r1, r5, r0, ror #29 │ │ │ │ + @ instruction: 0x008d1cbc │ │ │ │ @ instruction: 0x00000eb9 │ │ │ │ - addeq r1, sp, r0, asr #29 │ │ │ │ - umlaleq r1, r5, r0, lr │ │ │ │ - addeq r1, sp, ip, ror #24 │ │ │ │ + addeq r1, sp, r0, ror #29 │ │ │ │ + @ instruction: 0x00a51eb0 │ │ │ │ + addeq r1, sp, ip, lsl #25 │ │ │ │ andeq r0, r0, fp, asr #29 │ │ │ │ - addeq r1, sp, ip, asr lr │ │ │ │ - adceq r1, r5, r0, ror #28 │ │ │ │ - addeq r1, sp, ip, lsr ip │ │ │ │ + addeq r1, sp, ip, ror lr │ │ │ │ + adceq r1, r5, r0, lsl #29 │ │ │ │ + addeq r1, sp, ip, asr ip │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - adceq r1, r5, ip, lsr #28 │ │ │ │ - addeq r1, sp, r8, ror lr │ │ │ │ - addeq r1, sp, r4, lsl #24 │ │ │ │ + adceq r1, r5, ip, asr #28 │ │ │ │ + umulleq r1, sp, r8, lr │ │ │ │ + addeq r1, sp, r4, lsr #24 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e876c │ │ │ │ - bl 98b3b0 │ │ │ │ + bl 98b3d0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2e878c │ │ │ │ - bl 98b3b0 │ │ │ │ + bl 98b3d0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2e87bc │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e87d4 │ │ │ │ - bl 92fedc │ │ │ │ + bl 92fefc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 27cebc │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2e8830 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8808 │ │ │ │ - bl 92fedc │ │ │ │ + bl 92fefc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -109398,15 +109398,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2d9808 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2e87f0 │ │ │ │ ldr r0, [pc, #4] @ 2e884c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75928 │ │ │ │ + b b75948 │ │ │ │ tsteq r3, r4, asr #29 │ │ │ │ ldr r1, [pc, #76] @ 2e88a4 │ │ │ │ ldr r2, [pc, #76] @ 2e88a8 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -109423,17 +109423,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e88b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r1, r5, r0, asr #24 │ │ │ │ - addeq r1, sp, r4, lsr #20 │ │ │ │ - @ instruction: 0x008d1cb4 │ │ │ │ + adceq r1, r5, r0, ror #24 │ │ │ │ + addeq r1, sp, r4, asr #20 │ │ │ │ + ldrdeq r1, [sp], r4 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2e8ad8 │ │ │ │ ldr r3, [pc, #516] @ 2e8adc │ │ │ │ @@ -109489,15 +109489,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2e89dc │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ bl 3048b4 │ │ │ │ ldr r3, [pc, #312] @ 2e8afc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2d4e14 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109545,49 +109545,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8980 │ │ │ │ ldr r0, [pc, #88] @ 2e8b1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e8980 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ tsteq r2, r4, lsl #10 │ │ │ │ @ instruction: 0x01130df0 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ adceq ip, pc, r0, asr #2 │ │ │ │ tsteq sp, r4, lsl #8 │ │ │ │ tsteq r2, r0, lsr #8 │ │ │ │ - addeq r1, sp, r8, ror fp │ │ │ │ + umulleq r1, sp, r8, fp │ │ │ │ umlaleq ip, pc, r8, r0 @ │ │ │ │ andeq r3, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008d1ab8 │ │ │ │ - addeq r1, sp, r4, asr #21 │ │ │ │ + ldrdeq r1, [sp], r8 │ │ │ │ + addeq r1, sp, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2e8c74 │ │ │ │ ldr r3, [pc, #316] @ 2e8c78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109605,15 +109605,15 @@ │ │ │ │ b 2e8bc4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8b8c │ │ │ │ - bl 99cdd8 │ │ │ │ + bl 99cdf8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8bac │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8bac │ │ │ │ @@ -109631,28 +109631,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 27cba4 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 981018 │ │ │ │ + bl 981038 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e8c0c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7aa8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8b6c │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41840 │ │ │ │ + bl b41860 │ │ │ │ mov r5, #0 │ │ │ │ b 2e8bac │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2e8c7c │ │ │ │ ldr r3, [pc, #60] @ 2e8c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109728,15 +109728,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b71bb8 │ │ │ │ + bl b71bd8 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2e8d60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -109859,15 +109859,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e8fe0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9887f4 │ │ │ │ + bl 988814 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2e90b4 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2e90a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -109916,41 +109916,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e90c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e8f34 │ │ │ │ ldr r0, [pc, #56] @ 2e90c8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e8f34 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, r4, ror lr @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, ip, lsr #10 │ │ │ │ - addeq r1, sp, r0, ror r5 │ │ │ │ + addeq r1, sp, ip, asr #10 │ │ │ │ + umulleq r1, sp, r0, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e9300 │ │ │ │ mov r4, r2 │ │ │ │ @@ -109967,28 +109967,28 @@ │ │ │ │ beq 2e91a8 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2e915c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2e923c │ │ │ │ mov r0, r4 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2e930c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e9248 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e915c │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8ee4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ ldr r2, [pc, #420] @ 2e9310 │ │ │ │ ldr r3, [pc, #404] @ 2e9304 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -110025,23 +110025,23 @@ │ │ │ │ beq 2e92e4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2e9320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9148 │ │ │ │ ldr r8, [pc, #224] @ 2e9324 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2e9134 │ │ │ │ ldr r3, [pc, #216] @ 2e9328 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -110060,52 +110060,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e932c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9148 │ │ │ │ ldr r0, [pc, #96] @ 2e9330 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9148 │ │ │ │ ldr r0, [pc, #72] @ 2e9334 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9148 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111fc98 │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r4, lsr #8 │ │ │ │ - addeq r1, sp, ip, lsl #8 │ │ │ │ + addeq r1, sp, r4, asr #8 │ │ │ │ + addeq r1, sp, ip, lsr #8 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - addeq r1, sp, r4, lsl #8 │ │ │ │ - addeq r1, sp, ip, lsr r4 │ │ │ │ - addeq r1, sp, r4, lsr #7 │ │ │ │ + addeq r1, sp, r4, lsr #8 │ │ │ │ + addeq r1, sp, ip, asr r4 │ │ │ │ + addeq r1, sp, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2e9584 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -110127,33 +110127,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2e9590 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2e9440 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e93fc │ │ │ │ mov r0, r4 │ │ │ │ - bl b91e74 │ │ │ │ + bl b91e94 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e93fc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9438 │ │ │ │ ldr r2, [pc, #436] @ 2e9594 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2e9598 │ │ │ │ ldr r3, [pc, #384] @ 2e9588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110161,15 +110161,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e9580 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b9203c │ │ │ │ + b b9205c │ │ │ │ bl 27d210 │ │ │ │ b 2e93d8 │ │ │ │ ldr r2, [pc, #340] @ 2e959c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e94d4 │ │ │ │ @@ -110225,48 +110225,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e95b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9454 │ │ │ │ ldr r0, [pc, #76] @ 2e95b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9454 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, ip, lsr #21 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111fa90 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ tstpeq r1, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111f99c │ │ │ │ tstpeq r1, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, asr r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r0, lsl #4 │ │ │ │ - addeq r1, sp, r4, asr r2 │ │ │ │ + addeq r1, sp, r0, lsr #4 │ │ │ │ + addeq r1, sp, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2e98c8 │ │ │ │ @@ -110288,29 +110288,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9700 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 988688 │ │ │ │ + bl 9886a8 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2e9734 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2e9658 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e97f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl b9208c │ │ │ │ + bl b920ac │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2e9684 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2e9748 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -110321,15 +110321,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2e98d4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2e98d8 │ │ │ │ ldr r3, [pc, #516] @ 2e98cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110347,15 +110347,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e961c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 988688 │ │ │ │ + bl 9886a8 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2e963c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -110386,24 +110386,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e98ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e9684 │ │ │ │ bl 27d210 │ │ │ │ b 2e9698 │ │ │ │ ldr r3, [pc, #228] @ 2e98dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110429,53 +110429,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e98f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9654 │ │ │ │ ldr r0, [pc, #96] @ 2e98f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9654 │ │ │ │ ldr r0, [pc, #80] @ 2e98fc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e9684 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ tstpeq r1, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r1, [sp], r8 │ │ │ │ + addeq r1, sp, r8, lsl r1 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ - umulleq r0, sp, r8, pc @ │ │ │ │ - addeq r0, sp, r4, ror #31 │ │ │ │ - addeq r1, sp, ip, lsl #1 │ │ │ │ + @ instruction: 0x008d0fb8 │ │ │ │ + addeq r1, sp, r4 │ │ │ │ + addeq r1, sp, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2e9968 │ │ │ │ ldr ip, [pc, #80] @ 2e996c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -110496,17 +110496,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e997c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r0, r5, ip, ror fp │ │ │ │ - addeq r0, sp, r0, ror #18 │ │ │ │ - strdeq r0, [sp], r0 @ │ │ │ │ + umlaleq r0, r5, ip, fp │ │ │ │ + addeq r0, sp, r0, lsl #19 │ │ │ │ + addeq r0, sp, r0, lsl ip │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2e9ccc │ │ │ │ ldr r3, [pc, #820] @ 2e9cd0 │ │ │ │ @@ -110718,17 +110718,17 @@ │ │ │ │ tstpeq r1, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0x0111f19c │ │ │ │ - adceq r0, r5, r8, lsl r8 │ │ │ │ - strdeq r0, [sp], ip │ │ │ │ - addeq r0, sp, ip, lsl #17 │ │ │ │ + adceq r0, r5, r8, lsr r8 │ │ │ │ + addeq r0, sp, ip, lsl r6 │ │ │ │ + addeq r0, sp, ip, lsr #17 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2ea7d4 │ │ │ │ @@ -110760,28 +110760,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2ea7e0 │ │ │ │ bl 2dce14 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9df8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2ea7e4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2ea7e8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2dcdcc │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -111277,23 +111277,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2ea894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9fbc │ │ │ │ bl 2dcdcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9f38 │ │ │ │ ldr r3, [pc, #536] @ 2ea7f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -111317,22 +111317,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2ea89c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ea070 │ │ │ │ ldr r2, [pc, #560] @ 2ea8a0 │ │ │ │ ldr r3, [pc, #356] @ 2ea7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -111358,23 +111358,23 @@ │ │ │ │ beq 2ea7c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2ea8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ea070 │ │ │ │ ldr r3, [pc, #368] @ 2ea888 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9fbc │ │ │ │ ldr r3, [pc, #352] @ 2ea88c │ │ │ │ @@ -111390,49 +111390,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2ea8a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9fbc │ │ │ │ ldr r0, [pc, #280] @ 2ea8ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9fbc │ │ │ │ ldr r0, [pc, #264] @ 2ea8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2e9fbc │ │ │ │ ldr r0, [pc, #252] @ 2ea8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ea070 │ │ │ │ ldr r0, [pc, #240] @ 2ea8b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ea070 │ │ │ │ tstpeq r1, ip, ror #1 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq pc, [r1, -ip] @ │ │ │ │ - addeq ip, ip, r0, asr #14 │ │ │ │ - @ instruction: 0x008cc3b4 │ │ │ │ - adceq r0, r5, ip, lsl r7 │ │ │ │ + addeq ip, ip, r0, ror #14 │ │ │ │ + ldrdeq ip, [ip], r4 │ │ │ │ + adceq r0, r5, ip, lsr r7 │ │ │ │ tstpeq r1, r4 @ p-variant is OBSOLETE │ │ │ │ - umlaleq r0, r5, lr, r3 │ │ │ │ + @ instruction: 0x00a503be │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, lsl #28 │ │ │ │ tsteq r1, r0, ror #26 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ tsteq r1, r4, lsr sp │ │ │ │ tsteq r1, r8, lsl #26 │ │ │ │ @@ -111465,24 +111465,24 @@ │ │ │ │ tsteq r1, ip, ror r9 │ │ │ │ tsteq r1, r0, asr r9 │ │ │ │ tsteq r1, r4, lsr #18 │ │ │ │ @ instruction: 0x0111e8f8 │ │ │ │ andeq r6, r0, r0, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, sp, r4, lsr #8 │ │ │ │ + addeq r0, sp, r4, asr #8 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ - addeq r0, sp, r4, asr #6 │ │ │ │ + addeq r0, sp, r4, ror #6 │ │ │ │ @ instruction: 0x0111e794 │ │ │ │ - umulleq r0, sp, ip, r2 │ │ │ │ - addeq r0, sp, r4, ror #4 │ │ │ │ - addeq r0, sp, r8, ror r2 │ │ │ │ - addeq r0, sp, r8, ror #4 │ │ │ │ - addeq r0, sp, r4, lsl r2 │ │ │ │ - addeq r0, sp, r0, lsl #4 │ │ │ │ + @ instruction: 0x008d02bc │ │ │ │ + addeq r0, sp, r4, lsl #5 │ │ │ │ + umulleq r0, sp, r8, r2 │ │ │ │ + addeq r0, sp, r8, lsl #5 │ │ │ │ + addeq r0, sp, r4, lsr r2 │ │ │ │ + addeq r0, sp, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2eaa78 │ │ │ │ @@ -111513,15 +111513,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d90d4 │ │ │ │ ldr r3, [pc, #316] @ 2eaa84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #296] @ 2eaa88 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2ea9d0 │ │ │ │ ldr r2, [pc, #276] @ 2eaa8c │ │ │ │ @@ -111566,45 +111566,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eaa9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ea970 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2eaaa0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ea970 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, lsl #9 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, ip, r0, ror #31 │ │ │ │ - addeq r0, sp, r0, lsl r0 │ │ │ │ + addeq r0, sp, r0 │ │ │ │ + addeq r0, sp, r0, lsr r0 │ │ │ │ │ │ │ │ 002eaaa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -111625,15 +111625,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eab30 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -111644,46 +111644,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8b20 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2eabc8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2eac1c │ │ │ │ bls 2eabe0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2eac44 │ │ │ │ ldr r3, [pc, #200] @ 2eac50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r1, [pc, #184] @ 2eac54 │ │ │ │ ldr r3, [pc, #184] @ 2eac58 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2eac5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2eac60 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ mov r0, r4 │ │ │ │ - bl b418f8 │ │ │ │ + bl b41918 │ │ │ │ mov r4, #0 │ │ │ │ b 2eab10 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 27f1b4 │ │ │ │ @@ -111707,17 +111707,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2eabfc │ │ │ │ bl 27ee24 │ │ │ │ tsteq r2, ip, lsr ip │ │ │ │ tsteq r1, r0, lsr r3 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ + addeq pc, ip, r8, asr #14 │ │ │ │ + adceq pc, r4, r4, asr #18 │ │ │ │ addeq pc, ip, r8, lsr #14 │ │ │ │ - adceq pc, r4, r4, lsr #18 │ │ │ │ - addeq pc, ip, r8, lsl #14 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002eac64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111758,21 +111758,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ead40 │ │ │ │ ldr r3, [pc, #308] @ 2eae40 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ ldr r2, [pc, #288] @ 2eae44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2ead84 │ │ │ │ @@ -111830,18 +111830,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq r2, ip, lsl #21 │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ - adceq pc, r4, r0, lsr r8 @ │ │ │ │ - @ instruction: 0x008f7eb8 │ │ │ │ + adceq pc, r4, r0, asr r8 @ │ │ │ │ + ldrdeq r7, [pc], r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ │ │ │ │ 002eae48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2eafbc │ │ │ │ @@ -111863,24 +111863,24 @@ │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2eae80 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaf14 │ │ │ │ ldr r5, [pc, #264] @ 2eafc0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2eafc4 │ │ │ │ ldr r1, [pc, #256] @ 2eafc8 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eaf8c │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -111897,15 +111897,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -111915,41 +111915,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2eafe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2eaf40 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr ip, [pc, #80] @ 2eafe8 │ │ │ │ ldr r1, [pc, #80] @ 2eafec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2eaff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2eaf40 │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ - adceq pc, r4, r4, lsl r6 @ │ │ │ │ - addeq sl, ip, r0, asr #28 │ │ │ │ - addeq sl, ip, r8, asr lr │ │ │ │ - adceq pc, r4, ip, lsr #11 │ │ │ │ - addeq pc, ip, r4, lsr #23 │ │ │ │ - umulleq pc, ip, r0, r3 @ │ │ │ │ - adceq pc, r4, r0, ror #10 │ │ │ │ - addeq pc, ip, r4, asr #22 │ │ │ │ - addeq pc, ip, r4, asr #6 │ │ │ │ + adceq pc, r4, r4, lsr r6 @ │ │ │ │ + addeq sl, ip, r0, ror #28 │ │ │ │ + addeq sl, ip, r8, ror lr │ │ │ │ + adceq pc, r4, ip, asr #11 │ │ │ │ + addeq pc, ip, r4, asr #23 │ │ │ │ + @ instruction: 0x008cf3b0 │ │ │ │ + adceq pc, r4, r0, lsl #11 │ │ │ │ + addeq pc, ip, r4, ror #22 │ │ │ │ + addeq pc, ip, r4, ror #6 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - addeq pc, ip, r8, asr #22 │ │ │ │ - addeq pc, ip, r8, lsl r3 @ │ │ │ │ + addeq pc, ip, r8, ror #22 │ │ │ │ + addeq pc, ip, r8, lsr r3 @ │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 002eaff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112078,17 +112078,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111ddf0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsl #25 │ │ │ │ - strdeq pc, [r4], r0 @ │ │ │ │ - ldrdeq pc, [ip], r4 │ │ │ │ - addeq pc, ip, r4, ror #6 │ │ │ │ + adceq pc, r4, r0, lsl r3 @ │ │ │ │ + strdeq pc, [ip], r4 │ │ │ │ + addeq pc, ip, r4, lsl #7 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002eb218 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 27ca84 │ │ │ │ │ │ │ │ @@ -112259,17 +112259,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111d9b4 │ │ │ │ - adceq pc, r4, r4, lsr r0 @ │ │ │ │ - addeq lr, ip, r8, lsl lr │ │ │ │ - addeq pc, ip, r8, lsr #1 │ │ │ │ + adceq pc, r4, r4, asr r0 @ │ │ │ │ + addeq lr, ip, r8, lsr lr │ │ │ │ + addeq pc, ip, r8, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002eb4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112393,15 +112393,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 302370 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3023bc │ │ │ │ - @ instruction: 0x00a4edb8 │ │ │ │ + ldrdeq lr, [r4], r8 @ │ │ │ │ │ │ │ │ 002eb6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2eb9bc │ │ │ │ @@ -112436,23 +112436,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb77c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e7ef4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2eb77c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4ada8 │ │ │ │ + bl b4adc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b417e4 │ │ │ │ + bl b41804 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl b41840 │ │ │ │ + bl b41860 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f5290 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fa994 │ │ │ │ mov r0, r6 │ │ │ │ bl 302408 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112491,43 +112491,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb914 │ │ │ │ ldr r1, [pc, #400] @ 2eb9d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb864 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2d30a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6b5d8 │ │ │ │ + bl b6b5f8 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eb87c │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 27cebc │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2eb888 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 27cebc │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -112566,44 +112566,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eb9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eb720 │ │ │ │ ldr r0, [pc, #68] @ 2eb9ec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eb720 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111d6fc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq pc, ip, ip, ror #8 │ │ │ │ - addeq pc, ip, ip, ror #6 │ │ │ │ + addeq pc, ip, ip, lsl #9 │ │ │ │ + addeq pc, ip, ip, lsl #7 │ │ │ │ tsteq r1, ip, lsl r5 │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, ip, r8, ror r1 @ │ │ │ │ - @ instruction: 0x008cf1bc │ │ │ │ + umulleq pc, ip, r8, r1 @ │ │ │ │ + ldrdeq pc, [ip], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2ec9a8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112717,15 +112717,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b726d8 │ │ │ │ + bl b726f8 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ebe88 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2ec9c4 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 27ccc4 │ │ │ │ @@ -112883,26 +112883,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b726d8 │ │ │ │ + bl b726f8 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2ebc84 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2de344 │ │ │ │ ldr r1, [pc, #2880] @ 2ec9d0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ec34c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2ebf20 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -113051,15 +113051,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b726d8 │ │ │ │ + bl b726f8 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ec250 │ │ │ │ ldr r6, [pc, #2216] @ 2ec9c8 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -113068,22 +113068,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b72814 │ │ │ │ + bl b72834 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl b71dd8 │ │ │ │ + bl b71df8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2ec284 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -113093,15 +113093,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2ec1c4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b71dd8 │ │ │ │ + bl b71df8 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2ec1d4 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2ec1a8 │ │ │ │ @@ -113185,23 +113185,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2ec9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ebf14 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2ec9ec │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -113359,39 +113359,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl bb1778 │ │ │ │ + bl bb1798 │ │ │ │ ldr r3, [pc, #1040] @ 2ec9f8 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb1a44 │ │ │ │ + bl bb1a64 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb1778 │ │ │ │ + bl bb1798 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl bb1424 │ │ │ │ + bl bb1444 │ │ │ │ ldr r3, [pc, #980] @ 2ec9fc │ │ │ │ mov r2, #0 │ │ │ │ - bl bb1a44 │ │ │ │ + bl bb1a64 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2eca00 │ │ │ │ - bl bb1a44 │ │ │ │ + bl bb1a64 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2ec888 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -113500,15 +113500,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl b71bb8 │ │ │ │ + bl b71bd8 │ │ │ │ cmp r5, sl │ │ │ │ bne 2ec800 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2ec7cc │ │ │ │ @@ -113565,82 +113565,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2eca0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ebf14 │ │ │ │ ldr r0, [pc, #196] @ 2eca10 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ebf14 │ │ │ │ ldr r0, [pc, #168] @ 2eca14 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ebf14 │ │ │ │ ldr r3, [pc, #140] @ 2eca18 │ │ │ │ ldr r1, [pc, #140] @ 2eca1c │ │ │ │ ldr r0, [pc, #140] @ 2eca20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2eca24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111d3fc │ │ │ │ tsteq r1, r4, ror #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r3, r0, r0, lsl sp │ │ │ │ - addeq pc, ip, ip, asr #2 │ │ │ │ + addeq pc, ip, ip, ror #2 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ tsteq r1, r8, ror #31 │ │ │ │ - addeq lr, ip, r0, lsr #26 │ │ │ │ + addeq lr, ip, r0, asr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, ror #28 │ │ │ │ andeq r5, r0, ip, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq lr, ip, r0, r8 │ │ │ │ + @ instruction: 0x008ce8b0 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ tsteq r1, r8, ror sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r4, r0, r4, asr #13 │ │ │ │ - addeq lr, ip, ip, ror r3 │ │ │ │ - addeq lr, ip, ip, asr #7 │ │ │ │ - ldrdeq lr, [ip], r4 │ │ │ │ - adceq sp, r4, ip, lsr fp │ │ │ │ - addeq sp, ip, r0, lsr #18 │ │ │ │ - addeq lr, ip, r4, lsr #4 │ │ │ │ + umulleq lr, ip, ip, r3 │ │ │ │ + addeq lr, ip, ip, ror #7 │ │ │ │ + strdeq lr, [ip], r4 │ │ │ │ + adceq sp, r4, ip, asr fp │ │ │ │ + addeq sp, ip, r0, asr #18 │ │ │ │ + addeq lr, ip, r4, asr #4 │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 002eca28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113700,24 +113700,24 @@ │ │ │ │ beq 2ecb1c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecbe4 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov r0, r7 │ │ │ │ - bl b91e84 │ │ │ │ + bl b91ea4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9885a0 │ │ │ │ + bl 9885c0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2eccf0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113739,15 +113739,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecd00 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2ecb78 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl b9208c │ │ │ │ + bl b920ac │ │ │ │ b 2ecb78 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecac0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8ee4 │ │ │ │ b 2ecac0 │ │ │ │ @@ -113786,21 +113786,21 @@ │ │ │ │ bne 2ecd0c │ │ │ │ ldr r2, [pc, #280] @ 2ecd88 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2ecd8c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ b 2ecaa0 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eccd0 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eccd0 │ │ │ │ @@ -113851,23 +113851,23 @@ │ │ │ │ @ instruction: 0x0111c3b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ tsteq r1, ip, lsr r3 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, r8, ror pc │ │ │ │ + umulleq sp, ip, r8, pc @ │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - addeq sp, ip, r0, lsr #30 │ │ │ │ - adceq sp, r4, r0, lsr #15 │ │ │ │ - addeq sp, ip, r8, lsl #11 │ │ │ │ - addeq sp, ip, r8, lsl r8 │ │ │ │ - adceq sp, r4, ip, ror r7 │ │ │ │ - addeq sp, ip, r0, ror #10 │ │ │ │ - strdeq sp, [ip], r0 │ │ │ │ + addeq sp, ip, r0, asr #30 │ │ │ │ + adceq sp, r4, r0, asr #15 │ │ │ │ + addeq sp, ip, r8, lsr #11 │ │ │ │ + addeq sp, ip, r8, lsr r8 │ │ │ │ + umlaleq sp, r4, ip, r7 │ │ │ │ + addeq sp, ip, r0, lsl #11 │ │ │ │ + addeq sp, ip, r0, lsl r8 │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 002ecdac : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2ecdcc │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -113910,15 +113910,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988688 │ │ │ │ + bl 9886a8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ecea4 │ │ │ │ ldr r2, [pc, #92] @ 2ecec8 │ │ │ │ ldr r3, [pc, #84] @ 2ecec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113967,15 +113967,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 9885a0 │ │ │ │ + bl 9885c0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ecf78 │ │ │ │ ldr r2, [pc, #92] @ 2ecf9c │ │ │ │ ldr r3, [pc, #84] @ 2ecf98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -114026,17 +114026,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed01c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq sp, [r4], ip @ │ │ │ │ - addeq sp, ip, r0, asr #5 │ │ │ │ - addeq sp, ip, r0, asr r5 │ │ │ │ + strdeq sp, [r4], ip @ │ │ │ │ + addeq sp, ip, r0, ror #5 │ │ │ │ + addeq sp, ip, r0, ror r5 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114093,17 +114093,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111bdbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, ror #26 │ │ │ │ - adceq sp, r4, r4, ror #7 │ │ │ │ - addeq sp, ip, r8, asr #3 │ │ │ │ - addeq sp, ip, r8, asr r4 │ │ │ │ + adceq sp, r4, r4, lsl #8 │ │ │ │ + addeq sp, ip, r8, ror #3 │ │ │ │ + addeq sp, ip, r8, ror r4 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114160,17 +114160,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111bcb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ - adceq sp, r4, r0, ror #5 │ │ │ │ - addeq sp, ip, r4, asr #1 │ │ │ │ - addeq sp, ip, r4, asr r3 │ │ │ │ + adceq sp, r4, r0, lsl #6 │ │ │ │ + addeq sp, ip, r4, ror #1 │ │ │ │ + addeq sp, ip, r4, ror r3 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -114307,15 +114307,15 @@ │ │ │ │ bne 2ed624 │ │ │ │ ldr r1, [pc, #536] @ 2ed66c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ ldr r3, [pc, #488] @ 2ed658 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ed670 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114401,15 +114401,15 @@ │ │ │ │ bne 2ed624 │ │ │ │ ldr r1, [pc, #176] @ 2ed67c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ ldr r2, [pc, #152] @ 2ed680 │ │ │ │ ldr r3, [pc, #100] @ 2ed650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114433,27 +114433,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0111bbb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111bb94 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, r8, lsl #18 │ │ │ │ + addeq sp, ip, r8, lsr #18 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x0111b9d4 │ │ │ │ - addeq sp, ip, ip, asr r7 │ │ │ │ - addeq sp, ip, r0, lsr r7 │ │ │ │ + addeq sp, ip, ip, ror r7 │ │ │ │ + addeq sp, ip, r0, asr r7 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ tsteq r1, ip, asr r8 │ │ │ │ - addeq sp, ip, r4, ror #11 │ │ │ │ + addeq sp, ip, r4, lsl #12 │ │ │ │ tsteq r1, ip, lsl r8 │ │ │ │ - umlaleq ip, r4, r8, lr │ │ │ │ - addeq ip, ip, ip, ror ip │ │ │ │ - addeq ip, ip, ip, lsl #30 │ │ │ │ + @ instruction: 0x00a4ceb8 │ │ │ │ + umulleq ip, ip, ip, ip @ │ │ │ │ + addeq ip, ip, ip, lsr #30 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114548,17 +114548,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, asr r6 │ │ │ │ - ldrdeq ip, [r4], r8 @ │ │ │ │ - @ instruction: 0x008ccabc │ │ │ │ - addeq ip, ip, ip, asr #26 │ │ │ │ + strdeq ip, [r4], r8 @ │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ + addeq ip, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114591,17 +114591,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq ip, r4, r8, lsr #24 │ │ │ │ - addeq ip, ip, ip, lsl #20 │ │ │ │ - umulleq ip, ip, ip, ip @ │ │ │ │ + adceq ip, r4, r8, asr #24 │ │ │ │ + addeq ip, ip, ip, lsr #20 │ │ │ │ + @ instruction: 0x008cccbc │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed8d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114633,15 +114633,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ed9b8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed98c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed98c │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -114653,16 +114653,16 @@ │ │ │ │ bl 27d210 │ │ │ │ b 2ed948 │ │ │ │ mov r0, r4 │ │ │ │ bl 307544 │ │ │ │ b 2ed930 │ │ │ │ tsteq r1, r8, lsl r5 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, r4, lsr #5 │ │ │ │ - addeq sp, ip, r8, asr r2 │ │ │ │ + addeq sp, ip, r4, asr #5 │ │ │ │ + addeq sp, ip, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2ede00 │ │ │ │ @@ -114825,15 +114825,15 @@ │ │ │ │ bl 2ed8d4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edcbc │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edd08 │ │ │ │ - bl 99cdd8 │ │ │ │ + bl 99cdf8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edc94 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114844,17 +114844,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edcbc │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e7ef4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2edcbc │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4ab94 │ │ │ │ + bl b4abb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b417e4 │ │ │ │ + bl b41804 │ │ │ │ ldr r3, [pc, #348] @ 2ede20 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2eda64 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114935,28 +114935,28 @@ │ │ │ │ tsteq r1, r4, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ @ instruction: 0x0111b398 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ muleq r0, r0, ip │ │ │ │ - addeq sp, ip, r8, ror #4 │ │ │ │ + addeq sp, ip, r8, lsl #5 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - addseq r1, sl, r8, asr #14 │ │ │ │ - adceq ip, r4, ip, lsr #14 │ │ │ │ - addeq ip, ip, r0, lsl r5 │ │ │ │ - addeq sp, ip, r8, lsr r0 │ │ │ │ + addseq r1, sl, r8, ror #14 │ │ │ │ + adceq ip, r4, ip, asr #14 │ │ │ │ + addeq ip, ip, r0, lsr r5 │ │ │ │ + addeq sp, ip, r8, asr r0 │ │ │ │ muleq r0, r2, sl │ │ │ │ - adceq ip, r4, r8, lsl #14 │ │ │ │ - addeq ip, ip, ip, ror #9 │ │ │ │ - addeq ip, ip, ip, ror r7 │ │ │ │ + adceq ip, r4, r8, lsr #14 │ │ │ │ + addeq ip, ip, ip, lsl #10 │ │ │ │ + umulleq ip, ip, ip, r7 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - adceq ip, r4, r4, ror #13 │ │ │ │ - addeq ip, ip, ip, asr #9 │ │ │ │ - umulleq ip, ip, r4, pc @ │ │ │ │ + adceq ip, r4, r4, lsl #14 │ │ │ │ + addeq ip, ip, ip, ror #9 │ │ │ │ + @ instruction: 0x008ccfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -115072,15 +115072,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2eaff4 │ │ │ │ ldr r1, [pc, #96] @ 2ee098 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed8d4 │ │ │ │ b 2edec0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2ee09c │ │ │ │ ldr r1, [pc, #64] @ 2ee0a0 │ │ │ │ ldr r0, [pc, #64] @ 2ee0a4 │ │ │ │ @@ -115091,21 +115091,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r4, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, asr pc │ │ │ │ tsteq r1, ip, lsr pc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, ip, lsl #25 │ │ │ │ + addeq ip, ip, ip, lsr #25 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, r4, ror fp │ │ │ │ - adceq ip, r4, ip, ror #8 │ │ │ │ - addeq ip, ip, r0, asr r2 │ │ │ │ - addeq ip, ip, r0, ror #9 │ │ │ │ + umulleq ip, ip, r4, fp @ │ │ │ │ + adceq ip, r4, ip, lsl #9 │ │ │ │ + addeq ip, ip, r0, ror r2 │ │ │ │ + addeq ip, ip, r0, lsl #10 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2ee28c │ │ │ │ @@ -115195,15 +115195,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9338 │ │ │ │ ldr r1, [pc, #132] @ 2ee2a8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #116] @ 2ee2ac │ │ │ │ ldr r3, [pc, #84] @ 2ee290 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115223,22 +115223,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r8, lsr #26 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, ip, lsr #21 │ │ │ │ + addeq ip, ip, ip, asr #21 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, ip, lsl #19 │ │ │ │ + addeq ip, ip, ip, lsr #19 │ │ │ │ tsteq r1, ip, asr #23 │ │ │ │ - adceq ip, r4, r8, asr r2 │ │ │ │ - addeq ip, ip, ip, lsr r0 │ │ │ │ - addeq ip, ip, ip, asr #5 │ │ │ │ + adceq ip, r4, r8, ror r2 │ │ │ │ + addeq ip, ip, ip, asr r0 │ │ │ │ + addeq ip, ip, ip, ror #5 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2ee454 │ │ │ │ ldr r2, [pc, #380] @ 2ee458 │ │ │ │ @@ -115314,43 +115314,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ee474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ee314 │ │ │ │ ldr r0, [pc, #56] @ 2ee478 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ee314 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, lsr #21 │ │ │ │ andeq r6, r0, r4, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, r4, lsr #20 │ │ │ │ - addeq ip, ip, r8, asr #20 │ │ │ │ + addeq ip, ip, r4, asr #20 │ │ │ │ + addeq ip, ip, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2ee638 │ │ │ │ mov r7, r1 │ │ │ │ @@ -115430,15 +115430,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9338 │ │ │ │ ldr r1, [pc, #132] @ 2ee654 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #116] @ 2ee658 │ │ │ │ ldr r3, [pc, #84] @ 2ee63c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115458,22 +115458,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, asr r9 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq ip, [ip], r8 │ │ │ │ + strdeq ip, [ip], r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, r0, ror #11 │ │ │ │ + addeq ip, ip, r0, lsl #12 │ │ │ │ tsteq r1, r0, lsr #16 │ │ │ │ - adceq fp, r4, ip, lsr #29 │ │ │ │ - umulleq fp, ip, r0, ip │ │ │ │ - addeq fp, ip, r0, lsr #30 │ │ │ │ + adceq fp, r4, ip, asr #29 │ │ │ │ + @ instruction: 0x008cbcb0 │ │ │ │ + addeq fp, ip, r0, asr #30 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2ee9e8 │ │ │ │ @@ -115571,15 +115571,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9338 │ │ │ │ ldr r1, [pc, #516] @ 2eea08 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #500] @ 2eea0c │ │ │ │ ldr r3, [pc, #464] @ 2ee9ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115611,23 +115611,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2eea1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ee7fc │ │ │ │ ldr r3, [pc, #324] @ 2eea20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee6dc │ │ │ │ ldr r3, [pc, #292] @ 2eea14 │ │ │ │ @@ -115644,40 +115644,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eea24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ee6dc │ │ │ │ ldr r0, [pc, #192] @ 2eea28 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ee6dc │ │ │ │ ldr r0, [pc, #164] @ 2eea2c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ee7fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2eea30 │ │ │ │ ldr r1, [pc, #136] @ 2eea34 │ │ │ │ ldr r0, [pc, #136] @ 2eea38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2eea3c │ │ │ │ @@ -115697,32 +115697,32 @@ │ │ │ │ tsteq r1, r8, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, asr #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x008cc4bc │ │ │ │ - addeq ip, ip, ip, lsr #7 │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ + addeq ip, ip, ip, asr #7 │ │ │ │ tsteq r1, ip, ror #11 │ │ │ │ andeq r6, r0, r4, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, ip, lsr #13 │ │ │ │ + addeq ip, ip, ip, asr #13 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq ip, ip, r8, ror #10 │ │ │ │ - @ instruction: 0x008cc5b8 │ │ │ │ - addeq ip, ip, r4, asr #12 │ │ │ │ - adceq fp, r4, r0, lsr #22 │ │ │ │ - addeq fp, ip, r4, lsl #18 │ │ │ │ - umulleq fp, ip, r4, fp │ │ │ │ + addeq ip, ip, r8, lsl #11 │ │ │ │ + ldrdeq ip, [ip], r8 │ │ │ │ + addeq ip, ip, r4, ror #12 │ │ │ │ + adceq fp, r4, r0, asr #22 │ │ │ │ + addeq fp, ip, r4, lsr #18 │ │ │ │ + @ instruction: 0x008cbbb4 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - strdeq fp, [r4], ip @ │ │ │ │ - addeq fp, ip, r0, ror #17 │ │ │ │ - addeq fp, ip, r0, ror fp │ │ │ │ + adceq fp, r4, ip, lsl fp │ │ │ │ + addeq fp, ip, r0, lsl #18 │ │ │ │ + umulleq fp, ip, r0, fp │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2eeeb4 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -115802,15 +115802,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9338 │ │ │ │ ldr r1, [pc, #820] @ 2eeed4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #804] @ 2eeed8 │ │ │ │ ldr r3, [pc, #768] @ 2eeeb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115893,15 +115893,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9338 │ │ │ │ ldr r1, [pc, #472] @ 2eeee4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #456] @ 2eeee8 │ │ │ │ ldr r3, [pc, #404] @ 2eeeb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115926,22 +115926,22 @@ │ │ │ │ beq 2eee3c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2eeef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eec34 │ │ │ │ ldr r3, [pc, #312] @ 2eeefc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eeacc │ │ │ │ ldr r3, [pc, #280] @ 2eeef0 │ │ │ │ @@ -115958,34 +115958,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eef00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eeacc │ │ │ │ ldr r0, [pc, #192] @ 2eef04 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eec34 │ │ │ │ ldr r0, [pc, #172] @ 2eef08 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eeacc │ │ │ │ ldr r3, [pc, #152] @ 2eef0c │ │ │ │ ldr r1, [pc, #152] @ 2eef10 │ │ │ │ ldr r0, [pc, #152] @ 2eef14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2eef18 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -116004,36 +116004,36 @@ │ │ │ │ @ instruction: 0x0111a394 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, ror #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, r8, asr #1 │ │ │ │ - addeq ip, ip, r0, lsl r0 │ │ │ │ + addeq ip, ip, r8, ror #1 │ │ │ │ + addeq ip, ip, r0, lsr r0 │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ tsteq r1, ip, lsl r2 │ │ │ │ - addeq fp, ip, r0, ror #30 │ │ │ │ - addeq fp, ip, r4, lsr #29 │ │ │ │ + addeq fp, ip, r0, lsl #31 │ │ │ │ + addeq fp, ip, r4, asr #29 │ │ │ │ tsteq r1, r4, ror #1 │ │ │ │ andeq r5, r0, r4, lsl #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, r8, lsl #6 │ │ │ │ + addeq ip, ip, r8, lsr #6 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - strdeq ip, [ip], r4 │ │ │ │ - addeq ip, ip, r8, asr #5 │ │ │ │ - addeq ip, ip, r8, lsl r2 │ │ │ │ - adceq fp, r4, r4, asr r6 │ │ │ │ - addeq fp, ip, r8, lsr r4 │ │ │ │ - addeq fp, ip, r8, asr #13 │ │ │ │ + addeq ip, ip, r4, lsl r2 │ │ │ │ + addeq ip, ip, r8, ror #5 │ │ │ │ + addeq ip, ip, r8, lsr r2 │ │ │ │ + adceq fp, r4, r4, ror r6 │ │ │ │ + addeq fp, ip, r8, asr r4 │ │ │ │ + addeq fp, ip, r8, ror #13 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - adceq fp, r4, r0, lsr r6 │ │ │ │ - addeq fp, ip, r4, lsl r4 │ │ │ │ - addeq fp, ip, r4, lsr #13 │ │ │ │ + adceq fp, r4, r0, asr r6 │ │ │ │ + addeq fp, ip, r4, lsr r4 │ │ │ │ + addeq fp, ip, r4, asr #13 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ef3b0 │ │ │ │ ldr r2, [pc, #1132] @ 2ef3b4 │ │ │ │ @@ -116246,15 +116246,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9338 │ │ │ │ ldr r1, [pc, #324] @ 2ef3d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #308] @ 2ef3d8 │ │ │ │ ldr r3, [pc, #268] @ 2ef3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116286,33 +116286,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ef3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eef84 │ │ │ │ ldr r0, [pc, #128] @ 2ef3ec │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2eef84 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ef3f0 │ │ │ │ ldr r1, [pc, #92] @ 2ef3f4 │ │ │ │ ldr r0, [pc, #92] @ 2ef3f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ef3fc │ │ │ │ @@ -116321,28 +116321,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, asr #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsr #29 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq fp, ip, r4, lsl ip │ │ │ │ + addeq fp, ip, r4, lsr ip │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - addeq fp, ip, r0, lsr #18 │ │ │ │ + addeq fp, ip, r0, asr #18 │ │ │ │ tsteq r1, r0, ror #22 │ │ │ │ andeq r6, r0, r4, lsr r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq fp, [ip], ip │ │ │ │ - addeq fp, ip, r0, asr lr │ │ │ │ - adceq fp, r4, r4, lsr r1 │ │ │ │ - addeq sl, ip, r8, lsl pc │ │ │ │ - addeq fp, ip, r8, lsr #3 │ │ │ │ + addeq fp, ip, ip, lsl lr │ │ │ │ + addeq fp, ip, r0, ror lr │ │ │ │ + adceq fp, r4, r4, asr r1 │ │ │ │ + addeq sl, ip, r8, lsr pc │ │ │ │ + addeq fp, ip, r8, asr #3 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -116450,15 +116450,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2eaff4 │ │ │ │ ldr r1, [pc, #540] @ 2ef7dc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #524] @ 2ef7e0 │ │ │ │ ldr r3, [pc, #488] @ 2ef7c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116511,24 +116511,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ef7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ef4c8 │ │ │ │ ldr r2, [pc, #264] @ 2ef7f8 │ │ │ │ ldr r3, [pc, #204] @ 2ef7c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116545,15 +116545,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ef7fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ef4c8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ef800 │ │ │ │ ldr r1, [pc, #168] @ 2ef804 │ │ │ │ ldr r0, [pc, #168] @ 2ef808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ef80c │ │ │ │ @@ -116580,37 +116580,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011199d0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, asr #19 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq fp, [ip], r0 │ │ │ │ + strdeq fp, [ip], r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq fp, [ip], r0 │ │ │ │ + addeq fp, ip, r0, lsl r6 │ │ │ │ tsteq r1, r0, lsr r8 │ │ │ │ @ instruction: 0x011197fc │ │ │ │ andeq r5, r0, r4, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, ip, r4, lsl #23 │ │ │ │ + addeq fp, ip, r4, lsr #23 │ │ │ │ tsteq r1, r4, lsl r7 │ │ │ │ - addeq fp, ip, r8, lsl #23 │ │ │ │ - adceq sl, r4, r0, ror sp │ │ │ │ - addeq sl, ip, r4, asr fp │ │ │ │ - addeq fp, ip, ip, ror r6 │ │ │ │ + addeq fp, ip, r8, lsr #23 │ │ │ │ + umlaleq sl, r4, r0, sp │ │ │ │ + addeq sl, ip, r4, ror fp │ │ │ │ + umulleq fp, ip, ip, r6 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - adceq sl, r4, ip, asr #26 │ │ │ │ - addeq sl, ip, r0, lsr fp │ │ │ │ - umulleq fp, ip, ip, sl │ │ │ │ + adceq sl, r4, ip, ror #26 │ │ │ │ + addeq sl, ip, r0, asr fp │ │ │ │ + @ instruction: 0x008cbabc │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - adceq sl, r4, r8, lsr #26 │ │ │ │ - addeq sl, ip, ip, lsl #22 │ │ │ │ - umulleq sl, ip, ip, sp │ │ │ │ + adceq sl, r4, r8, asr #26 │ │ │ │ + addeq sl, ip, ip, lsr #22 │ │ │ │ + @ instruction: 0x008cadbc │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2f0738 │ │ │ │ @@ -116659,15 +116659,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2efde4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2f0ad0 │ │ │ │ ldr r0, [pc, #3644] @ 2f0748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2f00a8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0ac8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f05b0 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -116701,15 +116701,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2f0dfc │ │ │ │ ldr r0, [pc, #3480] @ 2f074c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2efde4 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f054c │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -116790,26 +116790,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -117122,15 +117122,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2eaff4 │ │ │ │ ldr r1, [pc, #1856] @ 2f0780 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed8d4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2efd40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f007c │ │ │ │ @@ -117447,15 +117447,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2f0054 │ │ │ │ mov r0, #8 │ │ │ │ b 2efe04 │ │ │ │ ldr r0, [pc, #580] @ 2f07a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efde4 │ │ │ │ b 2f00b4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -117569,77 +117569,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2f6510 │ │ │ │ b 2efc44 │ │ │ │ @ instruction: 0x011195b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsr #11 │ │ │ │ - adceq sl, r4, r6, lsl #22 │ │ │ │ - addeq fp, ip, r4, lsl fp │ │ │ │ - addeq fp, ip, r0, ror #23 │ │ │ │ + adceq sl, r4, r6, lsr #22 │ │ │ │ + addeq fp, ip, r4, lsr fp │ │ │ │ + addeq fp, ip, r0, lsl #24 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - adceq sl, r4, r4, ror #12 │ │ │ │ - adceq sl, r4, r0, lsr #14 │ │ │ │ + adceq sl, r4, r4, lsl #13 │ │ │ │ + adceq sl, r4, r0, asr #14 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0x01118ff8 │ │ │ │ - addeq sl, ip, ip, ror ip │ │ │ │ + umulleq sl, ip, ip, ip │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - addeq sl, ip, r4, ror fp │ │ │ │ + umulleq sl, ip, r4, fp │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ @ instruction: 0x011294b8 │ │ │ │ - @ instruction: 0x008ca7b8 │ │ │ │ + ldrdeq sl, [ip], r8 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - @ instruction: 0x008ca6b0 │ │ │ │ + ldrdeq sl, [ip], r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - umulleq sl, ip, ip, lr │ │ │ │ + @ instruction: 0x008caebc │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sl, ip, r0, asr r3 │ │ │ │ + addeq sl, ip, r0, ror r3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq sl, ip, r0, asr #2 │ │ │ │ - strdeq sl, [ip], r8 │ │ │ │ - addeq sl, ip, ip, lsr #17 │ │ │ │ - addeq sl, ip, ip, lsl r8 │ │ │ │ - addeq sl, ip, r4, lsr #19 │ │ │ │ + addeq sl, ip, r0, ror #2 │ │ │ │ + addeq sl, ip, r8, lsl r9 │ │ │ │ + addeq sl, ip, ip, asr #17 │ │ │ │ + addeq sl, ip, ip, lsr r8 │ │ │ │ + addeq sl, ip, r4, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - adceq r9, r4, ip, ror #16 │ │ │ │ + adceq r9, r4, ip, lsl #17 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq sl, ip, r8, asr r9 │ │ │ │ + addeq sl, ip, r8, ror r9 │ │ │ │ andeq r5, r0, r4, asr #26 │ │ │ │ - addeq sl, ip, r4, ror #18 │ │ │ │ + addeq sl, ip, r4, lsl #19 │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - addeq sl, ip, ip, asr r7 │ │ │ │ + addeq sl, ip, ip, ror r7 │ │ │ │ andeq r5, r0, r8, lsl #28 │ │ │ │ - addeq sl, ip, r8, ror #10 │ │ │ │ + addeq sl, ip, r8, lsl #11 │ │ │ │ andeq r2, r0, r4, ror r5 │ │ │ │ - umulleq sl, ip, r0, r5 │ │ │ │ + @ instruction: 0x008ca5b0 │ │ │ │ @ instruction: 0x000057b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, ip, r4, ror #11 │ │ │ │ - addeq sl, ip, r4, asr #15 │ │ │ │ - addeq sl, ip, r0, ror r4 │ │ │ │ - addeq sl, ip, ip, ror r6 │ │ │ │ - addeq sl, ip, r8, asr #9 │ │ │ │ - addeq sl, ip, r8, lsl #11 │ │ │ │ - adceq r9, r4, ip, lsl r4 │ │ │ │ - addeq r9, ip, r0, lsl #4 │ │ │ │ - umulleq r9, ip, r0, r4 │ │ │ │ + addeq sl, ip, r4, lsl #12 │ │ │ │ + addeq sl, ip, r4, ror #15 │ │ │ │ + umulleq sl, ip, r0, r4 │ │ │ │ + umulleq sl, ip, ip, r6 │ │ │ │ + addeq sl, ip, r8, ror #9 │ │ │ │ + addeq sl, ip, r8, lsr #11 │ │ │ │ + adceq r9, r4, ip, lsr r4 │ │ │ │ + addeq r9, ip, r0, lsr #4 │ │ │ │ + @ instruction: 0x008c94b0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2f07ac │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2f07b0 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -117774,33 +117774,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2f0954 │ │ │ │ ldr r1, [pc, #-692] @ 2f07bc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2efc18 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eef2c │ │ │ │ b 2efde4 │ │ │ │ mov r0, #4 │ │ │ │ b 2efe04 │ │ │ │ ldr r0, [pc, #-740] @ 2f07c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efde4 │ │ │ │ b 2f00b4 │ │ │ │ ldr r0, [pc, #-764] @ 2f07c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2f00a8 │ │ │ │ mov r0, #2 │ │ │ │ b 2efe04 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f0df4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -117808,24 +117808,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee47c │ │ │ │ b 2efde4 │ │ │ │ ldr r0, [pc, #-820] @ 2f07c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efde4 │ │ │ │ b 2f00b4 │ │ │ │ ldr r0, [pc, #-852] @ 2f07cc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efde4 │ │ │ │ b 2f00b4 │ │ │ │ mov ip, r9 │ │ │ │ b 2efb9c │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -117844,15 +117844,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2d90d4 │ │ │ │ ldr r3, [pc, #-948] @ 2f07d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #-960] @ 2f07dc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2f0e58 │ │ │ │ mov r3, r7 │ │ │ │ @@ -117931,25 +117931,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2f07e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2efde4 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0c28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0c28 │ │ │ │ @@ -117981,26 +117981,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2f07ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f014c │ │ │ │ mov r0, #3 │ │ │ │ bl 678af4 │ │ │ │ b 2efde4 │ │ │ │ bl 679260 │ │ │ │ b 2efde4 │ │ │ │ ldr r2, [pc, #-1556] @ 2f07f0 │ │ │ │ @@ -118020,15 +118020,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 656c8c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2efde4 │ │ │ │ ldr r0, [pc, #-1620] @ 2f07fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 2efde4 │ │ │ │ ldr r3, [pc, #-1632] @ 2f0800 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0bac │ │ │ │ ldr r3, [pc, #-1632] @ 2f0814 │ │ │ │ @@ -118046,25 +118046,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2f0804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f0bac │ │ │ │ ldr r3, [pc, #-1768] @ 2f0808 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef98c │ │ │ │ ldr r3, [pc, #-1776] @ 2f0814 │ │ │ │ @@ -118081,22 +118081,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2f080c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ef990 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2f0810 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0bd8 │ │ │ │ @@ -118114,68 +118114,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2f081c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f0bd8 │ │ │ │ ldr r0, [pc, #-2004] @ 2f0820 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f014c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2f0824 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f0bac │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2efb88 │ │ │ │ ldr r0, [pc, #-2096] @ 2f0828 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2efde4 │ │ │ │ ldr r0, [pc, #-2128] @ 2f082c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2ef98c │ │ │ │ ldr r0, [pc, #-2148] @ 2f0830 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f0bd8 │ │ │ │ ldr r3, [pc, #-2168] @ 2f0834 │ │ │ │ ldr r1, [pc, #-2168] @ 2f0838 │ │ │ │ ldr r0, [pc, #-2168] @ 2f083c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2f0840 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -118296,18 +118296,18 @@ │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, lsl #25 │ │ │ │ tsteq r1, r4, asr #24 │ │ │ │ - adceq r9, r4, r0, lsl #5 │ │ │ │ - adceq r9, r4, ip, asr r2 │ │ │ │ - addeq r9, ip, r0, asr #32 │ │ │ │ - ldrdeq r9, [ip], r0 │ │ │ │ + adceq r9, r4, r0, lsr #5 │ │ │ │ + adceq r9, r4, ip, ror r2 │ │ │ │ + addeq r9, ip, r0, rrx │ │ │ │ + strdeq r9, [ip], r0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2f1938 │ │ │ │ ldr r3, [pc, #1644] @ 2f193c │ │ │ │ @@ -118346,15 +118346,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f1338 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -118387,15 +118387,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f13bc │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -118499,15 +118499,15 @@ │ │ │ │ bl 2eaff4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9980 │ │ │ │ ldr r1, [pc, #936] @ 2f196c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed8d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f15f8 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -118650,23 +118650,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2f1988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f148c │ │ │ │ ldr r3, [pc, #308] @ 2f198c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f16f8 │ │ │ │ ldr r3, [pc, #276] @ 2f1980 │ │ │ │ @@ -118682,78 +118682,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2f1990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f16f8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2f1994 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f148c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2f1998 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f16f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2f199c │ │ │ │ ldr r1, [pc, #128] @ 2f19a0 │ │ │ │ ldr r0, [pc, #128] @ 2f19a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f19a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, lsl fp │ │ │ │ - addeq r9, ip, ip, lsl #17 │ │ │ │ + addeq r9, ip, ip, lsr #17 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - strdeq r9, [ip], r8 │ │ │ │ + addeq r9, ip, r8, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrdeq r9, [ip], r4 │ │ │ │ + strdeq r9, [ip], r4 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - addeq r9, ip, ip, ror #11 │ │ │ │ + addeq r9, ip, ip, lsl #12 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x011176d4 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, ip, r0, lsl #1 │ │ │ │ + addeq sl, ip, r0, lsr #1 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq r9, ip, ip, asr pc │ │ │ │ - addeq sl, ip, ip, lsr r0 │ │ │ │ - addeq r9, ip, r8, ror pc │ │ │ │ - adceq r8, r4, ip, lsr #23 │ │ │ │ - umulleq r8, ip, r0, r9 │ │ │ │ - addeq r8, ip, r0, lsr #24 │ │ │ │ + addeq r9, ip, ip, ror pc │ │ │ │ + addeq sl, ip, ip, asr r0 │ │ │ │ + umulleq r9, ip, r8, pc @ │ │ │ │ + adceq r8, r4, ip, asr #23 │ │ │ │ + @ instruction: 0x008c89b0 │ │ │ │ + addeq r8, ip, r0, asr #24 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2f20a0 │ │ │ │ ldr r3, [pc, #1756] @ 2f20a4 │ │ │ │ @@ -118829,22 +118829,22 @@ │ │ │ │ bne 2f1a8c │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9947c4 │ │ │ │ + bl 9947e4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f1bf8 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 994fd0 │ │ │ │ + bl 994ff0 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f1cd8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 27e98c │ │ │ │ @@ -118862,15 +118862,15 @@ │ │ │ │ bl 2ed8d4 │ │ │ │ ldr r3, [pc, #1352] @ 2f20b0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 995018 │ │ │ │ + bl 995038 │ │ │ │ ldr r2, [pc, #1328] @ 2f20b4 │ │ │ │ ldr r3, [pc, #1308] @ 2f20a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118885,34 +118885,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1e00 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f10e0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 995018 │ │ │ │ + bl 995038 │ │ │ │ b 2f1b7c │ │ │ │ ldr r3, [pc, #1224] @ 2f20ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1d80 │ │ │ │ mov r9, #0 │ │ │ │ b 2f1bc8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #1184] @ 2f20ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2f1e98 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ b 2f1bf0 │ │ │ │ ldr r3, [pc, #1148] @ 2f20ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f1bf0 │ │ │ │ ldr r3, [pc, #1140] @ 2f20b8 │ │ │ │ @@ -118934,40 +118934,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #1056] @ 2f20c4 │ │ │ │ ldr r3, [pc, #1056] @ 2f20c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2f20cc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1bf0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #964] @ 2f20ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f1f28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ b 2f1bc8 │ │ │ │ ldr r3, [pc, #964] @ 2f20d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1b4c │ │ │ │ ldr r3, [pc, #924] @ 2f20bc │ │ │ │ @@ -118983,22 +118983,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2f20d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1b4c │ │ │ │ ldr r3, [pc, #816] @ 2f20b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1bf0 │ │ │ │ ldr r3, [pc, #800] @ 2f20bc │ │ │ │ @@ -119015,15 +119015,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #752] @ 2f20d8 │ │ │ │ ldr r3, [pc, #752] @ 2f20dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2f20e0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -119046,29 +119046,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #640] @ 2f20e4 │ │ │ │ ldr r2, [pc, #640] @ 2f20e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2f20ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1bc8 │ │ │ │ ldr r3, [pc, #536] @ 2f20b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1c1c │ │ │ │ ldr r3, [pc, #520] @ 2f20bc │ │ │ │ @@ -119084,27 +119084,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #500] @ 2f20f0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2f20f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1c1c │ │ │ │ ldr r3, [pc, #392] @ 2f20b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1cf8 │ │ │ │ ldr r3, [pc, #376] @ 2f20bc │ │ │ │ @@ -119120,124 +119120,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #364] @ 2f20f8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f20fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1cf8 │ │ │ │ ldr r0, [pc, #320] @ 2f2100 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1b4c │ │ │ │ ldr r1, [pc, #300] @ 2f2104 │ │ │ │ ldr r3, [pc, #300] @ 2f2108 │ │ │ │ ldr r0, [pc, #300] @ 2f210c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1bc8 │ │ │ │ ldr r0, [pc, #268] @ 2f2110 │ │ │ │ ldr r3, [pc, #268] @ 2f2114 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2f2118 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1bf0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2f211c │ │ │ │ ldr r0, [pc, #232] @ 2f2120 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1cf8 │ │ │ │ ldr r0, [pc, #208] @ 2f2124 │ │ │ │ ldr r3, [pc, #208] @ 2f2128 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2f212c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1bf0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2f2130 │ │ │ │ ldr r0, [pc, #172] @ 2f2134 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f1c1c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, ror #7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ tsteq r1, r0, lsl #5 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq ip, r9, r8, lsl #11 │ │ │ │ - addeq r9, ip, ip, lsl sp │ │ │ │ - @ instruction: 0x008c9cb4 │ │ │ │ + addseq ip, r9, r8, lsr #11 │ │ │ │ + addeq r9, ip, ip, lsr sp │ │ │ │ + ldrdeq r9, [ip], r4 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r9, ip, r4, lsr #26 │ │ │ │ - addseq ip, r9, r4, asr #8 │ │ │ │ - addeq r9, ip, ip, lsr ip │ │ │ │ - addeq r9, ip, r0, ror fp │ │ │ │ - addseq ip, r9, r8, asr #7 │ │ │ │ - addeq r9, ip, r0, lsl ip │ │ │ │ + addeq r9, ip, r4, asr #26 │ │ │ │ + addseq ip, r9, r4, ror #8 │ │ │ │ + addeq r9, ip, ip, asr ip │ │ │ │ + umulleq r9, ip, r0, fp │ │ │ │ + addseq ip, r9, r8, ror #7 │ │ │ │ + addeq r9, ip, r0, lsr ip │ │ │ │ + strdeq r9, [ip], ip │ │ │ │ + addeq r9, ip, r0, ror #22 │ │ │ │ + addeq r9, ip, ip, ror #20 │ │ │ │ + addeq r9, ip, r8, ror #21 │ │ │ │ ldrdeq r9, [ip], ip │ │ │ │ - addeq r9, ip, r0, asr #22 │ │ │ │ - addeq r9, ip, ip, asr #20 │ │ │ │ - addeq r9, ip, r8, asr #21 │ │ │ │ - @ instruction: 0x008c99bc │ │ │ │ - addeq r9, ip, ip, lsl fp │ │ │ │ - addseq ip, r9, r0, asr r2 │ │ │ │ - umulleq r9, ip, r4, sl │ │ │ │ - addeq r9, ip, ip, ror #19 │ │ │ │ - addseq ip, r9, r8, lsr #4 │ │ │ │ - addeq r9, ip, r8, lsl sl │ │ │ │ + addeq r9, ip, ip, lsr fp │ │ │ │ + addseq ip, r9, r0, ror r2 │ │ │ │ + @ instruction: 0x008c9ab4 │ │ │ │ + addeq r9, ip, ip, lsl #20 │ │ │ │ + addseq ip, r9, r8, asr #4 │ │ │ │ + addeq r9, ip, r8, lsr sl │ │ │ │ + ldrdeq r9, [ip], ip │ │ │ │ + addeq r9, ip, r0, asr #20 │ │ │ │ @ instruction: 0x008c99bc │ │ │ │ - addeq r9, ip, r0, lsr #20 │ │ │ │ - umulleq r9, ip, ip, r9 │ │ │ │ - @ instruction: 0x0099c1d8 │ │ │ │ - addeq r9, ip, r4, ror #18 │ │ │ │ - addeq r9, ip, ip, ror #18 │ │ │ │ - @ instruction: 0x008c99b8 │ │ │ │ - addeq r9, ip, r8, asr #18 │ │ │ │ + @ instruction: 0x0099c1f8 │ │ │ │ + addeq r9, ip, r4, lsl #19 │ │ │ │ + addeq r9, ip, ip, lsl #19 │ │ │ │ + ldrdeq r9, [ip], r8 │ │ │ │ + addeq r9, ip, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 2f25c8 │ │ │ │ @@ -119275,97 +119275,97 @@ │ │ │ │ bl 27cba4 │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 930e9c │ │ │ │ + bl 930ebc │ │ │ │ ldr r3, [pc, #996] @ 2f25dc │ │ │ │ ldr r2, [pc, #996] @ 2f25e0 │ │ │ │ ldr r1, [pc, #996] @ 2f25e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 930e9c │ │ │ │ + bl 930ebc │ │ │ │ ldr r1, [pc, #956] @ 2f25e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r1, [pc, #936] @ 2f25ec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r1, [pc, #920] @ 2f25f0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2f25f4 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2f25f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2f25fc │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2f2600 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2f2604 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r1, [pc, #804] @ 2f2608 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2f260c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2f2610 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2f2614 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2674 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -119383,15 +119383,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2d548c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 988770 │ │ │ │ + bl 988790 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f2740 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2f2724 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -119404,56 +119404,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27cba4 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 981018 │ │ │ │ + bl 981038 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f243c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2e7aa8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f246c │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl b41840 │ │ │ │ + bl b41860 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2498 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2e7ef4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f2498 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl b4a980 │ │ │ │ + bl b4a9a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b417e4 │ │ │ │ + bl b41804 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e74f0 │ │ │ │ ldr r2, [pc, #368] @ 2f261c │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -119461,22 +119461,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ ldr r2, [pc, #320] @ 2f2620 │ │ │ │ ldr r0, [pc, #320] @ 2f2624 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -119527,51 +119527,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ tsteq r1, ip, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - ldrdeq r8, [r4], r0 @ │ │ │ │ - strdeq r4, [ip], ip │ │ │ │ - addeq r4, ip, r0, lsl fp │ │ │ │ + strdeq r8, [r4], r0 @ │ │ │ │ + addeq r4, ip, ip, lsl fp │ │ │ │ + addeq r4, ip, r0, lsr fp │ │ │ │ + addeq r9, ip, ip, lsl #19 │ │ │ │ + addeq r9, ip, r4, lsl #19 │ │ │ │ + addeq r9, ip, r0, lsl #19 │ │ │ │ + addeq r9, ip, ip, ror r9 │ │ │ │ + addeq r9, ip, r4, ror r9 │ │ │ │ + addeq r9, ip, r0, ror r9 │ │ │ │ + addeq r9, ip, r0, ror r9 │ │ │ │ + addeq r9, ip, ip, ror #18 │ │ │ │ addeq r9, ip, ip, ror #18 │ │ │ │ - addeq r9, ip, r4, ror #18 │ │ │ │ addeq r9, ip, r0, ror #18 │ │ │ │ - addeq r9, ip, ip, asr r9 │ │ │ │ addeq r9, ip, r4, asr r9 │ │ │ │ - addeq r9, ip, r0, asr r9 │ │ │ │ - addeq r9, ip, r0, asr r9 │ │ │ │ addeq r9, ip, ip, asr #18 │ │ │ │ - addeq r9, ip, ip, asr #18 │ │ │ │ - addeq r9, ip, r0, asr #18 │ │ │ │ - addeq r9, ip, r4, lsr r9 │ │ │ │ - addeq r9, ip, ip, lsr #18 │ │ │ │ andeq r6, r0, r0, lsr #31 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - addeq r9, ip, r8, lsl #15 │ │ │ │ + addeq r9, ip, r8, lsr #15 │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ tsteq r1, r0, lsl #17 │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - umulleq r9, ip, r4, r5 │ │ │ │ + @ instruction: 0x008c95b4 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ @ instruction: 0x011166b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r6, r0, r4, lsl r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, ip, r0, lsr #6 │ │ │ │ - addeq r9, ip, r0, asr r3 │ │ │ │ - umlaleq r7, r4, ip, ip │ │ │ │ - addeq r7, ip, r0, lsl #21 │ │ │ │ - addeq r7, ip, r0, lsl sp │ │ │ │ + addeq r9, ip, r0, asr #6 │ │ │ │ + addeq r9, ip, r0, ror r3 │ │ │ │ + @ instruction: 0x00a47cbc │ │ │ │ + addeq r7, ip, r0, lsr #21 │ │ │ │ + addeq r7, ip, r0, lsr sp │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2f2348 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -119580,15 +119580,15 @@ │ │ │ │ b 2f2350 │ │ │ │ ldr r2, [pc, #-116] @ 2f262c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ b 2f23f4 │ │ │ │ ldr r1, [pc, #-144] @ 2f2630 │ │ │ │ ldr r3, [pc, #-144] @ 2f2634 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2f2824 │ │ │ │ @@ -119614,15 +119614,15 @@ │ │ │ │ bl 2dcb7c │ │ │ │ b 2f2530 │ │ │ │ ldr r2, [pc, #-232] @ 2f2644 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ b 2f23f4 │ │ │ │ bl 27d210 │ │ │ │ b 2f23ac │ │ │ │ ldr r2, [pc, #-264] @ 2f2648 │ │ │ │ ldr r3, [pc, #-264] @ 2f264c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -119657,28 +119657,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2f265c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f21b0 │ │ │ │ ldr r0, [pc, #-432] @ 2f2660 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f21a8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2f2664 │ │ │ │ ldr r1, [pc, #-456] @ 2f2668 │ │ │ │ ldr r0, [pc, #-456] @ 2f266c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2f2670 │ │ │ │ @@ -119702,53 +119702,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2f2908 │ │ │ │ ldr r1, [pc, #108] @ 2f2920 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ ldr ip, [pc, #100] @ 2f2924 │ │ │ │ ldr r2, [pc, #100] @ 2f2928 │ │ │ │ ldr r1, [pc, #100] @ 2f292c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ - bl 988f1c │ │ │ │ + bl 988f3c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f2138 │ │ │ │ ldr r1, [pc, #32] @ 2f2930 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f28b4 │ │ │ │ - adceq r7, r4, ip, asr ip │ │ │ │ - addeq r4, ip, ip, lsl #9 │ │ │ │ - addeq r4, ip, r8, ror r4 │ │ │ │ - addeq r9, ip, r8, ror #7 │ │ │ │ - adceq r7, r4, r8, lsl #24 │ │ │ │ - addeq r4, ip, r4, lsr r4 │ │ │ │ - addeq r4, ip, r0, asr #8 │ │ │ │ - addeq r9, ip, ip, ror r3 │ │ │ │ + adceq r7, r4, ip, ror ip │ │ │ │ + addeq r4, ip, ip, lsr #9 │ │ │ │ + umulleq r4, ip, r8, r4 │ │ │ │ + addeq r9, ip, r8, lsl #8 │ │ │ │ + adceq r7, r4, r8, lsr #24 │ │ │ │ + addeq r4, ip, r4, asr r4 │ │ │ │ + addeq r4, ip, r0, ror #8 │ │ │ │ + umulleq r9, ip, ip, r3 │ │ │ │ │ │ │ │ 002f2934 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -119792,15 +119792,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl ba3dd0 │ │ │ │ + bl ba3df0 │ │ │ │ ldr r6, [pc, #436] @ 2f2ba8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2f2a90 │ │ │ │ ldr r1, [pc, #424] @ 2f2bac │ │ │ │ ldr r3, [pc, #424] @ 2f2bb0 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -119836,23 +119836,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #280] @ 2f2bbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2f2ac8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f10e0 │ │ │ │ b 2f2a4c │ │ │ │ ldr r3, [pc, #240] @ 2f2bc0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -119870,35 +119870,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #160] @ 2f2bcc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f2bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f2ab4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2f2bd4 │ │ │ │ ldr r0, [pc, #116] @ 2f2bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f2ab4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2f2bdc │ │ │ │ ldr r1, [pc, #88] @ 2f2be0 │ │ │ │ ldr r0, [pc, #88] @ 2f2be4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f2be8 │ │ │ │ @@ -119913,21 +119913,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ @ instruction: 0x011163b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, ip, r8, ror r1 │ │ │ │ - addeq r8, ip, r0, lsr #28 │ │ │ │ - addeq r9, ip, r4, asr #2 │ │ │ │ - addeq r8, ip, ip, ror #28 │ │ │ │ - adceq r7, r4, r4, asr #18 │ │ │ │ - addeq r7, ip, r8, lsr #14 │ │ │ │ - @ instruction: 0x008c79b8 │ │ │ │ + umulleq r9, ip, r8, r1 │ │ │ │ + addeq r8, ip, r0, asr #28 │ │ │ │ + addeq r9, ip, r4, ror #2 │ │ │ │ + addeq r8, ip, ip, lsl #29 │ │ │ │ + adceq r7, r4, r4, ror #18 │ │ │ │ + addeq r7, ip, r8, asr #14 │ │ │ │ + ldrdeq r7, [ip], r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2f308c │ │ │ │ ldr ip, [pc, #1160] @ 2f3090 │ │ │ │ @@ -120104,22 +120104,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2f30c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2de0 │ │ │ │ ldr r3, [pc, #460] @ 2f30c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2dfc │ │ │ │ @@ -120136,28 +120136,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #372] @ 2f30c8 │ │ │ │ ldr r3, [pc, #372] @ 2f30cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f30d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f2dfc │ │ │ │ ldr r3, [pc, #328] @ 2f30d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2e58 │ │ │ │ ldr r3, [pc, #280] @ 2f30b8 │ │ │ │ @@ -120174,85 +120174,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f30d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f2e58 │ │ │ │ ldr r0, [pc, #208] @ 2f30dc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2de0 │ │ │ │ ldr r0, [pc, #184] @ 2f30e0 │ │ │ │ ldr r3, [pc, #184] @ 2f30e4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2f30e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f2dfc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2f30ec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f2e58 │ │ │ │ ldr r3, [pc, #128] @ 2f30f0 │ │ │ │ ldr r1, [pc, #128] @ 2f30f4 │ │ │ │ ldr r0, [pc, #128] @ 2f30f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f30fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011161fc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, ip, ip, ror r0 │ │ │ │ + umulleq r9, ip, ip, r0 │ │ │ │ @ instruction: 0x011161b0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tsteq r1, r4, ror #1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, ip, ip, ror #27 │ │ │ │ + addeq r8, ip, ip, lsl #28 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0099b2d8 │ │ │ │ - strdeq r8, [ip], r8 @ │ │ │ │ - strdeq r8, [ip], r0 │ │ │ │ + @ instruction: 0x0099b2f8 │ │ │ │ + addeq r8, ip, r8, lsl lr │ │ │ │ + addeq r8, ip, r0, lsl sl │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r8, ip, r0, lsr #21 │ │ │ │ - addeq r8, ip, r8, lsl #26 │ │ │ │ - addseq fp, r9, r4, lsl #4 │ │ │ │ - addeq r8, ip, ip, lsl sp │ │ │ │ - umulleq r8, ip, r8, r9 │ │ │ │ - addeq r8, ip, r8, lsl #21 │ │ │ │ - adceq r7, r4, r8, asr r4 │ │ │ │ - addeq r7, ip, ip, lsr r2 │ │ │ │ - addeq r7, ip, ip, asr #9 │ │ │ │ + addeq r8, ip, r0, asr #21 │ │ │ │ + addeq r8, ip, r8, lsr #26 │ │ │ │ + addseq fp, r9, r4, lsr #4 │ │ │ │ + addeq r8, ip, ip, lsr sp │ │ │ │ + @ instruction: 0x008c89b8 │ │ │ │ + addeq r8, ip, r8, lsr #21 │ │ │ │ + adceq r7, r4, r8, ror r4 │ │ │ │ + addeq r7, ip, ip, asr r2 │ │ │ │ + addeq r7, ip, ip, ror #9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2f3520 │ │ │ │ ldr r3, [pc, #1032] @ 2f3524 │ │ │ │ @@ -120342,24 +120342,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2f3548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f3164 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2ed124 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed8d4 │ │ │ │ b 2f3204 │ │ │ │ @@ -120381,22 +120381,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2f3550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2f3554 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f3360 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -120423,28 +120423,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #396] @ 2f355c │ │ │ │ ldr r3, [pc, #396] @ 2f3560 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2f3564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f3164 │ │ │ │ ldr r3, [pc, #352] @ 2f3568 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f336c │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -120452,15 +120452,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2f356c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f3164 │ │ │ │ ldr r3, [pc, #296] @ 2f3570 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3210 │ │ │ │ ldr r3, [pc, #228] @ 2f3540 │ │ │ │ @@ -120477,74 +120477,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2f3574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f3210 │ │ │ │ ldr r0, [pc, #176] @ 2f3578 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f333c │ │ │ │ ldr r0, [pc, #156] @ 2f357c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f3210 │ │ │ │ ldr r0, [pc, #136] @ 2f3580 │ │ │ │ ldr r3, [pc, #136] @ 2f3584 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2f3588 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f3164 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, ror #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r8, asr #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01115c90 │ │ │ │ - @ instruction: 0x00a472be │ │ │ │ + ldrdeq r7, [r4], lr @ │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ andeq r6, r0, ip, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r8, [ip], r4 │ │ │ │ + strdeq r8, [ip], r4 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ - umulleq r8, ip, r8, r9 │ │ │ │ - adceq r7, r4, r6, asr #2 │ │ │ │ + @ instruction: 0x008c89b8 │ │ │ │ + adceq r7, r4, r6, ror #2 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq sl, r9, ip, asr lr │ │ │ │ - addeq r8, ip, ip, asr #20 │ │ │ │ - addeq r8, ip, r4, ror r5 │ │ │ │ - umlaleq r7, r4, sl, r0 │ │ │ │ - addeq r8, ip, r4, lsr #19 │ │ │ │ + addseq sl, r9, ip, ror lr │ │ │ │ + addeq r8, ip, ip, ror #20 │ │ │ │ + umulleq r8, ip, r4, r5 │ │ │ │ + strheq r7, [r4], sl @ │ │ │ │ + addeq r8, ip, r4, asr #19 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r8, ip, r4, ror #11 │ │ │ │ - addeq r8, ip, ip, asr #16 │ │ │ │ - addeq r8, ip, r0, lsl #12 │ │ │ │ - addseq sl, r9, r4, lsr sp │ │ │ │ - addeq r8, ip, ip, lsl r9 │ │ │ │ - addeq r8, ip, r8, asr #9 │ │ │ │ + addeq r8, ip, r4, lsl #12 │ │ │ │ + addeq r8, ip, ip, ror #16 │ │ │ │ + addeq r8, ip, r0, lsr #12 │ │ │ │ + addseq sl, r9, r4, asr sp │ │ │ │ + addeq r8, ip, ip, lsr r9 │ │ │ │ + addeq r8, ip, r8, ror #9 │ │ │ │ │ │ │ │ 002f358c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -120635,35 +120635,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb1424 │ │ │ │ + bl bb1444 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2f36d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2f369c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f3770 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb1a44 │ │ │ │ + bl bb1a64 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -120715,20 +120715,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2f3854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r8, ip, r8, lsr #9 │ │ │ │ + addeq r8, ip, r8, asr #9 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - @ instruction: 0x00a46cb0 │ │ │ │ - umulleq r6, ip, r4, sl │ │ │ │ - addeq r6, ip, r4, lsr #26 │ │ │ │ + ldrdeq r6, [r4], r0 @ │ │ │ │ + @ instruction: 0x008c6ab4 │ │ │ │ + addeq r6, ip, r4, asr #26 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002f3858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120807,22 +120807,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f39a0 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2f3948 │ │ │ │ ldr r0, [pc, #28] @ 2f39b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a991c4 │ │ │ │ + bl a991e4 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ - addeq r8, ip, r0, lsr #9 │ │ │ │ + addeq r8, ip, r0, asr #9 │ │ │ │ │ │ │ │ 002f39bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2f3a5c │ │ │ │ @@ -120879,17 +120879,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2f3adc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3ac0 │ │ │ │ - bl 98b3b0 │ │ │ │ + bl 98b3d0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e81b4 │ │ │ │ @@ -120907,21 +120907,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ b 2f3adc │ │ │ │ @ instruction: 0x01125c90 │ │ │ │ - adceq r6, r4, r8, asr #19 │ │ │ │ - addeq r6, ip, ip, lsr #31 │ │ │ │ - addeq r6, ip, ip, lsr #15 │ │ │ │ + adceq r6, r4, r8, ror #19 │ │ │ │ + addeq r6, ip, ip, asr #31 │ │ │ │ + addeq r6, ip, ip, asr #15 │ │ │ │ │ │ │ │ 002f3b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 2f4a9c │ │ │ │ @@ -120952,25 +120952,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3b98 │ │ │ │ ldr r0, [pc, #3816] @ 2f4aac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b77fe0 │ │ │ │ + bl b78000 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8740 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f3fb0 │ │ │ │ ldr r1, [pc, #3784] @ 2f4ab0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldr r1, [pc, #3768] @ 2f4ab4 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120983,68 +120983,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2f4ab8 │ │ │ │ ldr r9, [pc, #3716] @ 2f4abc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldr r1, [pc, #3624] @ 2f4ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2f456c │ │ │ │ ldr r1, [pc, #3596] @ 2f4ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2f3eb8 │ │ │ │ ldr r1, [pc, #3572] @ 2f4ac8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f3cf4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 99d8c0 │ │ │ │ + bl 99d8e0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f45f4 │ │ │ │ ldr r2, [pc, #3536] @ 2f4acc │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl b77604 │ │ │ │ + bl b77624 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -121068,15 +121068,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 27cba4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b77628 │ │ │ │ + bl b77648 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2f3d3c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -121086,15 +121086,15 @@ │ │ │ │ beq 2f46cc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2f4ad0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl b77604 │ │ │ │ + bl b77624 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -121134,49 +121134,49 @@ │ │ │ │ bne 2f46b8 │ │ │ │ mov r0, #8 │ │ │ │ bl 27cba4 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b77628 │ │ │ │ + bl b77648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3e04 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2f4ad4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f44fc │ │ │ │ ldr r1, [pc, #3072] @ 2f4ad8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3ff4 │ │ │ │ ldr r3, [pc, #3052] @ 2f4adc │ │ │ │ ldr r2, [pc, #3052] @ 2f4ae0 │ │ │ │ ldr r1, [pc, #3052] @ 2f4ae4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2f4ae8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8740 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3f2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3fb0 │ │ │ │ ldr r2, [pc, #2988] @ 2f4aec │ │ │ │ ldr r3, [pc, #2912] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121184,32 +121184,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f45c0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b262a8 │ │ │ │ + b b262c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b77fe0 │ │ │ │ + bl b78000 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3bd0 │ │ │ │ ldr r3, [pc, #2916] @ 2f4af0 │ │ │ │ ldr ip, [pc, #2916] @ 2f4af4 │ │ │ │ ldr r1, [pc, #2916] @ 2f4af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2f4afc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #2888] @ 2f4b00 │ │ │ │ ldr r3, [pc, #2792] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121221,93 +121221,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 9978b0 │ │ │ │ + bl 9978d0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2f3f14 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 9947ac │ │ │ │ + bl 9947cc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f4688 │ │ │ │ ldr r1, [pc, #2776] @ 2f4b04 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldr r1, [pc, #2760] @ 2f4b08 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2f4b0c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ ldr r1, [pc, #2732] @ 2f4b10 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f40d4 │ │ │ │ - bl 934898 │ │ │ │ + bl 9348b8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93454c │ │ │ │ + bl 93456c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f46e0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2f4714 │ │ │ │ - bl 930e9c │ │ │ │ + bl 930ebc │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 998b18 │ │ │ │ + bl 998b38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3f14 │ │ │ │ ldr r1, [pc, #2616] @ 2f4b14 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2f4100 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4748 │ │ │ │ ldr r1, [pc, #2576] @ 2f4b18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2f4658 │ │ │ │ ldr r1, [pc, #2540] @ 2f4b1c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f45ec │ │ │ │ ldr r1, [pc, #2520] @ 2f4b20 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f46d8 │ │ │ │ @@ -121326,37 +121326,37 @@ │ │ │ │ bne 2f48dc │ │ │ │ ldr r1, [pc, #2460] @ 2f4b2c │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ ldr r1, [pc, #2436] @ 2f4b30 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldr r1, [pc, #2412] @ 2f4b34 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2f4b38 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2f4218 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -121408,34 +121408,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f478c │ │ │ │ ldr r1, [pc, #2160] @ 2f4b4c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f47a4 │ │ │ │ mov r1, sl │ │ │ │ bl 657fd8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2f3f14 │ │ │ │ ldr r1, [pc, #2112] @ 2f4b50 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f47f0 │ │ │ │ ldr r1, [pc, #2092] @ 2f4b54 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6694 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121466,104 +121466,104 @@ │ │ │ │ beq 2f47b0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f49dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4a6c │ │ │ │ - bl 981028 │ │ │ │ + bl 981048 │ │ │ │ ldr r3, [pc, #1916] @ 2f4b58 │ │ │ │ ldr r2, [pc, #1916] @ 2f4b5c │ │ │ │ ldr r1, [pc, #1916] @ 2f4b60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #1884] @ 2f4b64 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 981384 │ │ │ │ + bl 9813a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f4a58 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ ldr r1, [pc, #1820] @ 2f4b68 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f44c0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f44c0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f44c0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f47e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f44ac │ │ │ │ ldr r0, [pc, #1740] @ 2f4b6c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a991c4 │ │ │ │ + bl a991e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f44c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ ldr r2, [pc, #1704] @ 2f4b70 │ │ │ │ ldr r3, [pc, #1496] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f3f5c │ │ │ │ b 2f45c0 │ │ │ │ ldr r0, [pc, #1668] @ 2f4b74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b77fe0 │ │ │ │ + bl b78000 │ │ │ │ b 2f3f84 │ │ │ │ ldr r1, [pc, #1652] @ 2f4b78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b7782c │ │ │ │ + bl b7784c │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2f4010 │ │ │ │ b 2f4024 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f45c4 │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ ldr r2, [pc, #1596] @ 2f4b7c │ │ │ │ ldr r3, [pc, #1376] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121575,20 +121575,20 @@ │ │ │ │ b 2e8740 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2f3eb8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4528 │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4538 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ ldr r2, [pc, #1500] @ 2f4b80 │ │ │ │ ldr r3, [pc, #1276] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121613,52 +121613,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2f4b90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2f4b94 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #1392] @ 2f4b98 │ │ │ │ ldr r3, [pc, #1144] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f455c │ │ │ │ b 2f45c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b77fe0 │ │ │ │ + bl b78000 │ │ │ │ b 2f3f84 │ │ │ │ ldr r3, [pc, #1340] @ 2f4b9c │ │ │ │ ldr r2, [pc, #1340] @ 2f4ba0 │ │ │ │ ldr r1, [pc, #1340] @ 2f4ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2f4ba8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f3f14 │ │ │ │ ldr r3, [pc, #1308] @ 2f4bac │ │ │ │ ldr r2, [pc, #1308] @ 2f4bb0 │ │ │ │ ldr r1, [pc, #1308] @ 2f4bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2f4bb8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f3f14 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2f3e88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121673,40 +121673,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2f4bc4 │ │ │ │ ldr r2, [pc, #1228] @ 2f4bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f3f14 │ │ │ │ ldr r3, [pc, #1200] @ 2f4bcc │ │ │ │ ldr r1, [pc, #1200] @ 2f4bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2f4bd4 │ │ │ │ ldr r2, [pc, #1192] @ 2f4bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f3f14 │ │ │ │ ldr r3, [pc, #1164] @ 2f4bdc │ │ │ │ ldr r2, [pc, #1164] @ 2f4be0 │ │ │ │ ldr r1, [pc, #1164] @ 2f4be4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2f4be8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f3f14 │ │ │ │ mov r0, sl │ │ │ │ bl 307410 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f42c4 │ │ │ │ b 2f3f14 │ │ │ │ ldr r0, [pc, #1112] @ 2f4bec │ │ │ │ @@ -121724,25 +121724,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e81b4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f49c0 │ │ │ │ ldr r1, [pc, #1052] @ 2f4bf0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f49a4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f44b8 │ │ │ │ b 2f44c0 │ │ │ │ bl 2d64b4 │ │ │ │ mov r5, r0 │ │ │ │ b 2f4360 │ │ │ │ mov r0, sl │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 2f3f14 │ │ │ │ ldr r3, [pc, #996] @ 2f4bf4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2f427c │ │ │ │ ldr r3, [pc, #980] @ 2f4bf8 │ │ │ │ @@ -121763,26 +121763,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2f4c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f427c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3fb0 │ │ │ │ ldr r2, [pc, #844] @ 2f4c04 │ │ │ │ ldr r3, [pc, #488] @ 2f4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121799,15 +121799,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2f4c14 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f3f14 │ │ │ │ ldr r3, [pc, #736] @ 2f4bf4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f42bc │ │ │ │ @@ -121828,191 +121828,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2f4c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f42bc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f47e4 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f47e4 │ │ │ │ b 2f4474 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8740 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3f38 │ │ │ │ mov r0, r7 │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ b 2f3f38 │ │ │ │ ldr r3, [pc, #568] @ 2f4c1c │ │ │ │ ldr r2, [pc, #568] @ 2f4c20 │ │ │ │ ldr r1, [pc, #568] @ 2f4c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8740 │ │ │ │ mov r0, r7 │ │ │ │ - bl b262a8 │ │ │ │ + bl b262c8 │ │ │ │ b 2f3f38 │ │ │ │ ldr r0, [pc, #516] @ 2f4c28 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f427c │ │ │ │ ldr r0, [pc, #492] @ 2f4c2c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 2f42bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8740 │ │ │ │ b 2f3f38 │ │ │ │ ldr r3, [pc, #444] @ 2f4c30 │ │ │ │ ldr r2, [pc, #444] @ 2f4c34 │ │ │ │ ldr r1, [pc, #444] @ 2f4c38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 2f4c3c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 2f4a60 │ │ │ │ @ instruction: 0x011152b4 │ │ │ │ tsteq r1, r0, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01125b98 │ │ │ │ tsteq r2, r4, asr #22 │ │ │ │ - addeq r8, ip, ip, asr #11 │ │ │ │ - addseq r7, fp, r0, lsr #32 │ │ │ │ - addeq r8, ip, r4, ror r2 │ │ │ │ - addeq r8, ip, r8, ror r2 │ │ │ │ - addseq r2, sl, ip, asr #16 │ │ │ │ - strdeq r7, [sp], r4 │ │ │ │ - addeq r8, ip, r4, ror #3 │ │ │ │ - @ instruction: 0x009a27d4 │ │ │ │ - addeq r8, ip, r4, ror #1 │ │ │ │ - addeq r8, ip, r4, lsr r0 │ │ │ │ - addseq lr, fp, r4, asr #17 │ │ │ │ - ldrdeq r6, [r4], r4 @ │ │ │ │ - addeq r8, ip, r0, lsl r0 │ │ │ │ - addeq r6, ip, ip, lsr #7 │ │ │ │ + addeq r8, ip, ip, ror #11 │ │ │ │ + addseq r7, fp, r0, asr #32 │ │ │ │ + umulleq r8, ip, r4, r2 │ │ │ │ + umulleq r8, ip, r8, r2 │ │ │ │ + addseq r2, sl, ip, ror #16 │ │ │ │ + addeq r7, sp, r4, lsl r9 │ │ │ │ + addeq r8, ip, r4, lsl #4 │ │ │ │ + @ instruction: 0x009a27f4 │ │ │ │ + addeq r8, ip, r4, lsl #2 │ │ │ │ + addeq r8, ip, r4, asr r0 │ │ │ │ + addseq lr, fp, r4, ror #17 │ │ │ │ + strdeq r6, [r4], r4 @ │ │ │ │ + addeq r8, ip, r0, lsr r0 │ │ │ │ + addeq r6, ip, ip, asr #7 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ tsteq r1, r4, asr #29 │ │ │ │ - adceq r6, r4, ip, lsr r5 │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ - addeq r6, ip, ip, lsl r3 │ │ │ │ + adceq r6, r4, ip, asr r5 │ │ │ │ + addeq r7, ip, ip, lsl pc │ │ │ │ + addeq r6, ip, ip, lsr r3 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ tsteq r1, ip, asr #28 │ │ │ │ - addeq r7, ip, ip, lsr pc │ │ │ │ - addeq r7, ip, r4, lsr pc │ │ │ │ - ldrdeq r1, [ip], ip │ │ │ │ - addseq r2, sl, r8, lsr #9 │ │ │ │ - addeq r7, ip, ip, lsr #29 │ │ │ │ + addeq r7, ip, ip, asr pc │ │ │ │ + addeq r7, ip, r4, asr pc │ │ │ │ + strdeq r1, [ip], ip │ │ │ │ + addseq r2, sl, r8, asr #9 │ │ │ │ + addeq r7, ip, ip, asr #29 │ │ │ │ + addeq r7, ip, r4, lsr #30 │ │ │ │ + addeq r8, sp, r8, lsr #31 │ │ │ │ + addeq r7, ip, r8, lsr #30 │ │ │ │ + addeq r7, ip, r8, lsl pc │ │ │ │ + addeq r7, ip, r0, lsl pc │ │ │ │ + addseq r3, sl, r0, lsr #30 │ │ │ │ addeq r7, ip, r4, lsl #30 │ │ │ │ - addeq r8, sp, r8, lsl #31 │ │ │ │ - addeq r7, ip, r8, lsl #30 │ │ │ │ - strdeq r7, [ip], r8 │ │ │ │ strdeq r7, [ip], r0 │ │ │ │ - addseq r3, sl, r0, lsl #30 │ │ │ │ addeq r7, ip, r4, ror #29 │ │ │ │ - ldrdeq r7, [ip], r0 │ │ │ │ - addeq r7, ip, r4, asr #29 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - addeq r7, ip, r4, ror lr │ │ │ │ - addeq r4, ip, r8, ror #30 │ │ │ │ - addseq r6, r0, r8, lsl #26 │ │ │ │ - adceq r6, r4, ip, ror #1 │ │ │ │ - addeq r2, ip, r8, lsl r9 │ │ │ │ - addeq r2, ip, ip, lsr #18 │ │ │ │ - addeq r7, ip, ip, lsr #27 │ │ │ │ - @ instruction: 0x009b67dc │ │ │ │ - addeq r7, ip, ip, lsl sp │ │ │ │ + umulleq r7, ip, r4, lr │ │ │ │ + addeq r4, ip, r8, lsl #31 │ │ │ │ + addseq r6, r0, r8, lsr #26 │ │ │ │ + adceq r6, r4, ip, lsl #2 │ │ │ │ + addeq r2, ip, r8, lsr r9 │ │ │ │ + addeq r2, ip, ip, asr #18 │ │ │ │ + addeq r7, ip, ip, asr #27 │ │ │ │ + @ instruction: 0x009b67fc │ │ │ │ + addeq r7, ip, ip, lsr sp │ │ │ │ tsteq r1, ip, lsr r9 │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ - umullseq lr, fp, r8, r2 │ │ │ │ + @ instruction: 0x009be2b8 │ │ │ │ tsteq r1, r4, asr #17 │ │ │ │ tsteq r1, r0, ror #16 │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ - addeq r7, ip, r8, asr #17 │ │ │ │ - adceq r5, r4, r4, asr #29 │ │ │ │ - addeq r5, ip, r0, lsr #25 │ │ │ │ + addeq r7, ip, r8, ror #17 │ │ │ │ + adceq r5, r4, r4, ror #29 │ │ │ │ + addeq r5, ip, r0, asr #25 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ @ instruction: 0x011147dc │ │ │ │ - adceq r5, r4, r4, ror #28 │ │ │ │ - @ instruction: 0x008c79b4 │ │ │ │ - addeq r5, ip, ip, lsr ip │ │ │ │ + adceq r5, r4, r4, lsl #29 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ + addeq r5, ip, ip, asr ip │ │ │ │ andeq r1, r0, fp, lsl r0 │ │ │ │ - adceq r5, r4, r4, lsr lr │ │ │ │ - addeq r7, ip, r4, lsr #17 │ │ │ │ - addeq r5, ip, ip, lsl #24 │ │ │ │ + adceq r5, r4, r4, asr lr │ │ │ │ + addeq r7, ip, r4, asr #17 │ │ │ │ + addeq r5, ip, ip, lsr #24 │ │ │ │ andeq r0, r0, sl, ror #31 │ │ │ │ - addeq r7, ip, ip, lsr #17 │ │ │ │ - @ instruction: 0x008c5bb4 │ │ │ │ - ldrdeq r5, [r4], r4 @ │ │ │ │ + addeq r7, ip, ip, asr #17 │ │ │ │ + ldrdeq r5, [ip], r4 │ │ │ │ + strdeq r5, [r4], r4 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umulleq r7, ip, r8, r8 │ │ │ │ - addeq r5, ip, r0, lsl #23 │ │ │ │ - adceq r5, r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x008c78b8 │ │ │ │ + addeq r5, ip, r0, lsr #23 │ │ │ │ + adceq r5, r4, r0, asr #27 │ │ │ │ andeq r1, r0, r7 │ │ │ │ - adceq r5, r4, r4, ror sp │ │ │ │ - addeq r7, ip, ip, lsl #17 │ │ │ │ - addeq r5, ip, ip, asr #22 │ │ │ │ + umlaleq r5, r4, r4, sp │ │ │ │ + addeq r7, ip, ip, lsr #17 │ │ │ │ + addeq r5, ip, ip, ror #22 │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - addseq r6, fp, r4, asr r4 │ │ │ │ + addseq r6, fp, r4, ror r4 │ │ │ │ andeq r7, r0, ip, lsl #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, ip, ip, lsl r8 │ │ │ │ + addeq r7, ip, ip, lsr r8 │ │ │ │ tsteq r1, ip, asr #10 │ │ │ │ - adceq r5, r4, r0, ror #23 │ │ │ │ - addeq r7, ip, ip, lsl #15 │ │ │ │ - @ instruction: 0x008c59b8 │ │ │ │ + adceq r5, r4, r0, lsl #24 │ │ │ │ + addeq r7, ip, ip, lsr #15 │ │ │ │ + ldrdeq r5, [ip], r8 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - addeq r7, ip, r0, lsr #14 │ │ │ │ - adceq r5, r4, r0, ror #21 │ │ │ │ - addeq r7, ip, r4, ror r7 │ │ │ │ - addeq r5, ip, r0, asr #17 │ │ │ │ - addeq r7, ip, r8, ror #13 │ │ │ │ - addeq r7, ip, r4, asr #13 │ │ │ │ - adceq r5, r4, r0, asr sl │ │ │ │ - addeq r7, ip, ip, lsl #14 │ │ │ │ - addeq r5, ip, r8, lsr #16 │ │ │ │ + addeq r7, ip, r0, asr #14 │ │ │ │ + adceq r5, r4, r0, lsl #22 │ │ │ │ + umulleq r7, ip, r4, r7 │ │ │ │ + addeq r5, ip, r0, ror #17 │ │ │ │ + addeq r7, ip, r8, lsl #14 │ │ │ │ + addeq r7, ip, r4, ror #13 │ │ │ │ + adceq r5, r4, r0, ror sl │ │ │ │ + addeq r7, ip, ip, lsr #14 │ │ │ │ + addeq r5, ip, r8, asr #16 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 002f4c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122034,73 +122034,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4c7c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9811fc │ │ │ │ + bl 98121c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4d14 │ │ │ │ ldr r3, [pc, #120] @ 2f4d34 │ │ │ │ ldr r2, [pc, #120] @ 2f4d38 │ │ │ │ ldr r1, [pc, #120] @ 2f4d3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #92] @ 2f4d40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f2138 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 93102c │ │ │ │ + b 93104c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f4ca0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x01124ab0 │ │ │ │ - adceq r5, r4, ip, lsl #16 │ │ │ │ - addeq r2, ip, r8, lsr r0 │ │ │ │ - addeq r2, ip, r8, asr #32 │ │ │ │ - @ instruction: 0x008c6fb8 │ │ │ │ + adceq r5, r4, ip, lsr #16 │ │ │ │ + addeq r2, ip, r8, asr r0 │ │ │ │ + addeq r2, ip, r8, rrx │ │ │ │ + ldrdeq r6, [ip], r8 │ │ │ │ │ │ │ │ 002f4d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2f4dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75660 │ │ │ │ + bl b75680 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2f4db4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f4db4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b788f4 │ │ │ │ + bl b78914 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -122110,16 +122110,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2f4dd4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2f4d80 │ │ │ │ - addseq r1, sl, r4, lsl #15 │ │ │ │ - addeq r0, ip, ip, asr #20 │ │ │ │ + addseq r1, sl, r4, lsr #15 │ │ │ │ + addeq r0, ip, ip, ror #20 │ │ │ │ │ │ │ │ 002f4dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -122131,15 +122131,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b784fc │ │ │ │ + bl b7851c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4ec8 │ │ │ │ ldr r3, [pc, #348] @ 2f4f8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4e4c │ │ │ │ @@ -122177,15 +122177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2f4f94 │ │ │ │ ldr r9, [pc, #196] @ 2f4f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75660 │ │ │ │ + bl b75680 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 27f3dc │ │ │ │ ldr r1, [pc, #168] @ 2f4f9c │ │ │ │ mov r2, #8 │ │ │ │ @@ -122198,44 +122198,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 27cc1c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b77fe0 │ │ │ │ + bl b78000 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4f04 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl b78504 │ │ │ │ + bl b78524 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2f4e28 │ │ │ │ ldr r3, [pc, #80] @ 2f4fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4e64 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2e88bc │ │ │ │ b 2f4e64 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f4e88 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011248dc │ │ │ │ tsteq r1, r4, ror pc │ │ │ │ - addseq r1, sl, r0, lsl r6 │ │ │ │ + addseq r1, sl, r0, lsr r6 │ │ │ │ + addeq r7, ip, r8, lsr #6 │ │ │ │ addeq r7, ip, r8, lsl #6 │ │ │ │ - addeq r7, ip, r8, ror #5 │ │ │ │ @ instruction: 0x011247bc │ │ │ │ │ │ │ │ 002f4fa4 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 27cba4 │ │ │ │ @@ -122262,15 +122262,15 @@ │ │ │ │ bl 2eaff4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2ed020 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -122348,15 +122348,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -122418,18 +122418,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c8f8 │ │ │ │ b 2f5230 │ │ │ │ tsteq r1, ip, ror sp │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - addeq r7, ip, r0, lsl r1 │ │ │ │ + addeq r7, ip, r0, lsr r1 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq r6, [ip], r8 │ │ │ │ - addeq r6, ip, ip, lsl #31 │ │ │ │ + addeq r7, ip, r8, lsl r0 │ │ │ │ + addeq r6, ip, ip, lsr #31 │ │ │ │ │ │ │ │ 002f5290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -122437,15 +122437,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f52c0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 27ef20 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b b91ea4 │ │ │ │ + b b91ec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122965,17 +122965,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, ror #15 │ │ │ │ - adceq r4, r4, r0, ror #23 │ │ │ │ - addeq r6, ip, r0, asr r7 │ │ │ │ - addeq r6, ip, ip, ror #14 │ │ │ │ + adceq r4, r4, r0, lsl #24 │ │ │ │ + addeq r6, ip, r0, ror r7 │ │ │ │ + addeq r6, ip, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -123511,17 +123511,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, asr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01112f90 │ │ │ │ - adceq r4, r4, ip, asr r3 │ │ │ │ - addeq r5, ip, ip, asr #29 │ │ │ │ - addeq r5, ip, r8, ror #29 │ │ │ │ + adceq r4, r4, ip, ror r3 │ │ │ │ + addeq r5, ip, ip, ror #29 │ │ │ │ + addeq r5, ip, r8, lsl #30 │ │ │ │ │ │ │ │ 002f6398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -123714,25 +123714,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123764,15 +123764,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 27f3dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2f679c │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -123786,15 +123786,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -124109,15 +124109,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2f6a04 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f5d4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2f6f0c │ │ │ │ bl 2de1e0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27ccc4 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124137,15 +124137,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 27e7dc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f5d4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2f6f0c │ │ │ │ bl 2de1e0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27ccc4 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124199,15 +124199,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2ecfa0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2f6f10 │ │ │ │ ldr r3, [pc, #156] @ 2f6eec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -124245,17 +124245,17 @@ │ │ │ │ bl 27ca24 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f6e44 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, ror #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - adceq r3, r4, r4, lsr #23 │ │ │ │ + adceq r3, r4, r4, asr #23 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - addeq r2, ip, ip, lsr #21 │ │ │ │ + addeq r2, ip, ip, asr #21 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ @ instruction: 0x01111fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -124265,15 +124265,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 27cc70 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 27d9b4 │ │ │ │ @@ -124384,15 +124384,15 @@ │ │ │ │ beq 2f7250 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2f71f4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -124428,15 +124428,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ecfa0 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -124511,18 +124511,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c8f8 │ │ │ │ b 2f72e4 │ │ │ │ tsteq r1, ip, asr #26 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - addeq r4, ip, ip, ror #30 │ │ │ │ + addeq r4, ip, ip, lsl #31 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r4, ip, r0, asr #31 │ │ │ │ - strdeq r4, [ip], r0 │ │ │ │ + addeq r4, ip, r0, ror #31 │ │ │ │ + addeq r4, ip, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2f75e4 │ │ │ │ @@ -124642,15 +124642,15 @@ │ │ │ │ bgt 2f73fc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2f759c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2f759c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -124669,15 +124669,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2f7574 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ b 2f75a0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2f75f0 │ │ │ │ ldr r3, [pc, #60] @ 2f75e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124846,15 +124846,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f78c8 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124872,15 +124872,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f78a4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ b 2f78cc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7918 │ │ │ │ ldr r3, [pc, #60] @ 2f7914 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125048,15 +125048,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7bf0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -125074,15 +125074,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7bcc │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ b 2f7bf4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7c40 │ │ │ │ ldr r3, [pc, #60] @ 2f7c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125229,32 +125229,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r2, r4, r4, asr #19 │ │ │ │ - adceq r2, r4, ip, lsl #19 │ │ │ │ - adceq r2, r4, r4, asr r9 │ │ │ │ - adceq r2, r4, ip, lsl r9 │ │ │ │ - ldrdeq r2, [r4], ip @ │ │ │ │ + adceq r2, r4, r4, ror #19 │ │ │ │ + adceq r2, r4, ip, lsr #19 │ │ │ │ + adceq r2, r4, r4, ror r9 │ │ │ │ + adceq r2, r4, ip, lsr r9 │ │ │ │ + strdeq r2, [r4], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -125469,15 +125469,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2f809c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r0, asr #14 │ │ │ │ + adceq r2, r4, r0, ror #14 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ tsteq r1, r8, lsr #25 │ │ │ │ tsteq r1, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -125541,15 +125541,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r2, r4, r0, ror r4 │ │ │ │ + umlaleq r2, r4, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2f85d0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -125597,15 +125597,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f85ac │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov r0, r8 │ │ │ │ bl 27e908 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27e8cc │ │ │ │ @@ -125681,15 +125681,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2ecfa0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2f85e8 │ │ │ │ ldr r3, [pc, #92] @ 2f85d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -126219,15 +126219,15 @@ │ │ │ │ b 2f8d30 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2f8c5c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, ror #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, asr #31 │ │ │ │ + adceq r1, r4, r0, ror #31 │ │ │ │ tsteq r1, r0, ror #7 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -126238,15 +126238,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2f9cfc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f95c8 │ │ │ │ @@ -126292,25 +126292,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2f9d00 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ cmp r0, #1 │ │ │ │ ble 2f9164 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -126436,20 +126436,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl bb1d60 │ │ │ │ + bl bb1d80 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl bb1d38 │ │ │ │ + bl bb1d58 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f9280 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2f8edc │ │ │ │ @@ -126629,15 +126629,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2f9ab0 │ │ │ │ @@ -126738,15 +126738,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2f9d1c │ │ │ │ bl 27f3dc │ │ │ │ ldr r3, [pc, #1860] @ 2f9d20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl b6ccf4 │ │ │ │ + bl b6cd14 │ │ │ │ b 2f8e38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f9038 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2f8f80 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f91f4 │ │ │ │ @@ -126789,15 +126789,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2f9674 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2fac5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3980 │ │ │ │ + bl bb39a0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2f96d4 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2f97f0 │ │ │ │ @@ -127009,15 +127009,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2f94f4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -127192,26 +127192,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2f8fcc │ │ │ │ mov ip, #0 │ │ │ │ b 2f924c │ │ │ │ tsteq r1, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - adceq r1, r4, r8, lsl #16 │ │ │ │ - strdeq r1, [r4], ip @ │ │ │ │ + adceq r1, r4, r8, lsr #16 │ │ │ │ + adceq r1, r4, ip, lsl r6 │ │ │ │ tstpeq r0, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ - adceq r1, r4, r8, lsl r4 │ │ │ │ + adceq r1, r4, r8, lsr r4 │ │ │ │ tstpeq r0, r8, ror #21 @ p-variant is OBSOLETE │ │ │ │ - umlaleq r1, r4, r8, r3 │ │ │ │ - adceq r1, r4, r4, lsl r3 │ │ │ │ + @ instruction: 0x00a413b8 │ │ │ │ + adceq r1, r4, r4, lsr r3 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ tstpeq r0, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ - adceq r0, r4, ip, asr #29 │ │ │ │ - umlaleq r0, r4, r0, lr │ │ │ │ + adceq r0, r4, ip, ror #29 │ │ │ │ + @ instruction: 0x00a40eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -127233,15 +127233,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2f9e00 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2f9de0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -127309,15 +127309,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r0, r4, r8, lsl #19 │ │ │ │ + adceq r0, r4, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -127355,15 +127355,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2fa950 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl bb1d24 │ │ │ │ + bl bb1d44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fa8e4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2fa81c │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -127373,15 +127373,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2fa954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2fa93c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127980,16 +127980,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2fa258 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2fa120 │ │ │ │ - adceq r0, r4, r8, lsl #15 │ │ │ │ - adceq r0, r4, r4, asr #14 │ │ │ │ + adceq r0, r4, r8, lsr #15 │ │ │ │ + adceq r0, r4, r4, ror #14 │ │ │ │ │ │ │ │ 002fa958 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -128024,28 +128024,28 @@ │ │ │ │ bl 27ef20 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2fa9b0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b b91ea4 │ │ │ │ + b b91ec4 │ │ │ │ │ │ │ │ 002faa20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128297,21 +128297,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -128426,15 +128426,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq pc, [r3], r8 @ │ │ │ │ + strdeq pc, [r3], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128736,19 +128736,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsl #24 │ │ │ │ - adceq pc, r3, r8, lsr r7 @ │ │ │ │ + adceq pc, r3, r8, asr r7 @ │ │ │ │ tsteq r0, ip, asr #19 │ │ │ │ - ldrdeq pc, [r3], r4 @ │ │ │ │ - addeq r0, ip, r8, lsl lr │ │ │ │ - addeq r0, ip, ip, lsr #28 │ │ │ │ + strdeq pc, [r3], r4 @ │ │ │ │ + addeq r0, ip, r8, lsr lr │ │ │ │ + addeq r0, ip, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -128979,15 +128979,15 @@ │ │ │ │ bhi 2fb72c │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -129004,15 +129004,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2fb99c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -129843,20 +129843,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, asr #15 │ │ │ │ + adceq lr, r3, r8, ror #15 │ │ │ │ tsteq r0, ip, lsl #20 │ │ │ │ tsteq r0, r4, asr #19 │ │ │ │ - adceq lr, r3, r4, lsl #9 │ │ │ │ - addeq pc, fp, r8, asr #25 │ │ │ │ - ldrdeq pc, [fp], ip │ │ │ │ + adceq lr, r3, r4, lsr #9 │ │ │ │ + addeq pc, fp, r8, ror #25 │ │ │ │ + strdeq pc, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130209,19 +130209,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110c7b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, lsl #4 │ │ │ │ + adceq lr, r3, r4, lsr #4 │ │ │ │ tsteq r0, r4, lsr #9 │ │ │ │ - adceq sp, r3, ip, asr #29 │ │ │ │ - addeq pc, fp, r0, lsl r7 @ │ │ │ │ - addeq pc, fp, r4, lsr #14 │ │ │ │ + adceq sp, r3, ip, ror #29 │ │ │ │ + addeq pc, fp, r0, lsr r7 @ │ │ │ │ + addeq pc, fp, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130572,19 +130572,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110c1fc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, asr ip │ │ │ │ + adceq sp, r3, r4, ror ip │ │ │ │ @ instruction: 0x0110bef4 │ │ │ │ - adceq sp, r3, r0, lsr #18 │ │ │ │ - addeq pc, fp, r4, ror #2 │ │ │ │ - addeq pc, fp, r8, ror r1 @ │ │ │ │ + adceq sp, r3, r0, asr #18 │ │ │ │ + addeq pc, fp, r4, lsl #3 │ │ │ │ + umulleq pc, fp, r8, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -131320,20 +131320,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq sp, [r3], r4 @ │ │ │ │ + ldrdeq sp, [r3], r4 @ │ │ │ │ @ instruction: 0x0110b2f8 │ │ │ │ @ instruction: 0x0110b2b0 │ │ │ │ - adceq ip, r3, r0, ror sp │ │ │ │ - @ instruction: 0x008be5b4 │ │ │ │ - addeq lr, fp, r8, asr #11 │ │ │ │ + umlaleq ip, r3, r0, sp │ │ │ │ + ldrdeq lr, [fp], r4 │ │ │ │ + addeq lr, fp, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131686,19 +131686,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110b09c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r3], r0 @ │ │ │ │ + adceq ip, r3, r0, lsl fp │ │ │ │ @ instruction: 0x0110ad90 │ │ │ │ - @ instruction: 0x00a3c7b8 │ │ │ │ - strdeq sp, [fp], ip │ │ │ │ - addeq lr, fp, r0, lsl r0 │ │ │ │ + ldrdeq ip, [r3], r8 @ │ │ │ │ + addeq lr, fp, ip, lsl r0 │ │ │ │ + addeq lr, fp, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -132049,19 +132049,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, asr #10 │ │ │ │ + adceq ip, r3, r0, ror #10 │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ - adceq ip, r3, ip, lsl #4 │ │ │ │ - addeq sp, fp, r0, asr sl │ │ │ │ - addeq sp, fp, r4, ror #20 │ │ │ │ + adceq ip, r3, ip, lsr #4 │ │ │ │ + addeq sp, fp, r0, ror sl │ │ │ │ + addeq sp, fp, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132807,20 +132807,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r0, asr r9 │ │ │ │ + adceq fp, r3, r0, ror r9 │ │ │ │ tsteq r0, r4, lsl #24 │ │ │ │ @ instruction: 0x01109bb4 │ │ │ │ - adceq fp, r3, r4, lsr r6 │ │ │ │ - addeq ip, fp, r8, ror lr │ │ │ │ - addeq ip, fp, ip, lsl #29 │ │ │ │ + adceq fp, r3, r4, asr r6 │ │ │ │ + umulleq ip, fp, r8, lr │ │ │ │ + addeq ip, fp, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -133566,20 +133566,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, asr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r3, r4, ror sp │ │ │ │ + umlaleq sl, r3, r4, sp │ │ │ │ tsteq r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01108fd8 │ │ │ │ - adceq sl, r3, r8, asr sl │ │ │ │ - umulleq ip, fp, ip, r2 │ │ │ │ - @ instruction: 0x008bc2b0 │ │ │ │ + adceq sl, r3, r8, ror sl │ │ │ │ + @ instruction: 0x008bc2bc │ │ │ │ + ldrdeq ip, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134336,20 +134336,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r3, ip, ror #2 │ │ │ │ + adceq sl, r3, ip, lsl #3 │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ @ instruction: 0x011083d0 │ │ │ │ - adceq r9, r3, r0, asr lr │ │ │ │ - umulleq fp, fp, r4, r6 @ │ │ │ │ - addeq fp, fp, r8, lsr #13 │ │ │ │ + adceq r9, r3, r0, ror lr │ │ │ │ + @ instruction: 0x008bb6b4 │ │ │ │ + addeq fp, fp, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -135106,20 +135106,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r4, ror #10 │ │ │ │ + adceq r9, r3, r4, lsl #11 │ │ │ │ tsteq r0, r8, lsl r8 │ │ │ │ tsteq r0, r8, asr #15 │ │ │ │ - adceq r9, r3, r8, asr #4 │ │ │ │ - addeq sl, fp, ip, lsl #21 │ │ │ │ - addeq sl, fp, r0, lsr #21 │ │ │ │ + adceq r9, r3, r8, ror #4 │ │ │ │ + addeq sl, fp, ip, lsr #21 │ │ │ │ + addeq sl, fp, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -135134,15 +135134,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 301d00 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -135215,15 +135215,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 301a70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 302354 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -135248,15 +135248,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 302320 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -135815,19 +135815,19 @@ │ │ │ │ bl 27c8f8 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 301aec │ │ │ │ tsteq r0, r4, ror r5 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - @ instruction: 0x008ba7b0 │ │ │ │ + ldrdeq sl, [fp], r0 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r9, fp, ip, ror #31 │ │ │ │ - addeq r9, fp, r4, asr #29 │ │ │ │ + addeq sl, fp, ip │ │ │ │ + addeq r9, fp, r4, ror #29 │ │ │ │ │ │ │ │ 00302370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -135877,22 +135877,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 302438 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 27ef20 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b b91ea4 │ │ │ │ + b b91ec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 302704 │ │ │ │ ldr r3, [pc, #656] @ 302708 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135980,22 +135980,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 302728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 302610 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 30255c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -136021,66 +136021,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #168] @ 302730 │ │ │ │ ldr r3, [pc, #168] @ 302734 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 302738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3024c4 │ │ │ │ ldr r0, [pc, #124] @ 30273c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3025f8 │ │ │ │ ldr r0, [pc, #100] @ 302740 │ │ │ │ ldr r3, [pc, #100] @ 302744 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 302748 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3024c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01106990 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsl r9 │ │ │ │ andeq r1, r0, ip, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, r0, lsr #26 │ │ │ │ - andeq r7, r0, r8, asr r0 │ │ │ │ - addseq fp, r8, r4, lsr #23 │ │ │ │ addeq r9, fp, r0, asr #26 │ │ │ │ - @ instruction: 0x008b92bc │ │ │ │ - @ instruction: 0x008b9cb0 │ │ │ │ - addseq fp, r8, r0, asr fp │ │ │ │ - addeq r9, fp, r4, ror #25 │ │ │ │ - addeq r9, fp, r4, ror #5 │ │ │ │ + andeq r7, r0, r8, asr r0 │ │ │ │ + addseq fp, r8, r4, asr #23 │ │ │ │ + addeq r9, fp, r0, ror #26 │ │ │ │ + ldrdeq r9, [fp], ip │ │ │ │ + ldrdeq r9, [fp], r0 │ │ │ │ + addseq fp, r8, r0, ror fp │ │ │ │ + addeq r9, fp, r4, lsl #26 │ │ │ │ + addeq r9, fp, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 302c28 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -136157,55 +136157,55 @@ │ │ │ │ bne 302944 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 983d9c │ │ │ │ + bl 983dbc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 302a54 │ │ │ │ ldr fp, [pc, #916] @ 302c44 │ │ │ │ ldr r9, [pc, #916] @ 302c48 │ │ │ │ ldr sl, [pc, #916] @ 302c4c │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #884] @ 302c50 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 302a84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98452c │ │ │ │ + bl 98454c │ │ │ │ ldr r1, [pc, #816] @ 302c54 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984274 │ │ │ │ + bl 984294 │ │ │ │ b 3027dc │ │ │ │ bl 27d210 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 302884 │ │ │ │ ldr r3, [pc, #768] @ 302c58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -136214,22 +136214,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 302c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 30285c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136252,38 +136252,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #576] @ 302c64 │ │ │ │ ldr r3, [pc, #576] @ 302c68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 302c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3027c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 302b54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecdfc │ │ │ │ b 3027dc │ │ │ │ ldr r3, [pc, #484] @ 302c70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136301,43 +136301,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #396] @ 302c74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 302c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302914 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 302c7c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3029a0 │ │ │ │ ldr r0, [pc, #336] @ 302c80 │ │ │ │ ldr r3, [pc, #336] @ 302c84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 302c88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3027c0 │ │ │ │ ldr r3, [pc, #260] @ 302c60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302a70 │ │ │ │ ldr r3, [pc, #208] @ 302c40 │ │ │ │ @@ -136353,76 +136353,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #212] @ 302c8c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 302c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302a70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 302c94 │ │ │ │ ldr r0, [pc, #168] @ 302c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302914 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 302c9c │ │ │ │ ldr r0, [pc, #144] @ 302ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302a70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01106694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, lsr #12 │ │ │ │ andeq r4, r0, r0, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r4, fp, r8, asr #8 │ │ │ │ - addeq r4, fp, r4, ror #8 │ │ │ │ - adceq r8, r3, r0, lsl #14 │ │ │ │ - addeq r9, fp, r8, ror #23 │ │ │ │ + addeq r4, fp, r8, ror #8 │ │ │ │ + addeq r4, fp, r4, lsl #9 │ │ │ │ + adceq r8, r3, r0, lsr #14 │ │ │ │ + addeq r9, fp, r8, lsl #24 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, r8, asr #20 │ │ │ │ + addeq r9, fp, r8, ror #20 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq fp, r8, r8, lsl #16 │ │ │ │ - addeq r9, fp, r4, ror #20 │ │ │ │ - addeq r8, fp, r0, lsr #30 │ │ │ │ + addseq fp, r8, r8, lsr #16 │ │ │ │ + addeq r9, fp, r4, lsl #21 │ │ │ │ + addeq r8, fp, r0, asr #30 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - addseq r5, r5, r4, ror sl │ │ │ │ - addeq r9, fp, ip, asr #19 │ │ │ │ - addeq r9, fp, r0, lsr #18 │ │ │ │ - @ instruction: 0x0098b6fc │ │ │ │ + umullseq r5, r5, r4, sl @ │ │ │ │ + addeq r9, fp, ip, ror #19 │ │ │ │ + addeq r9, fp, r0, asr #18 │ │ │ │ + addseq fp, r8, ip, lsl r7 │ │ │ │ + addeq r9, fp, r0, ror r9 │ │ │ │ + @ instruction: 0x008b8eb0 │ │ │ │ + addeq r9, fp, r4, lsl r9 │ │ │ │ + @ instruction: 0x008b8db4 │ │ │ │ + umullseq r5, r5, r0, r9 @ │ │ │ │ addeq r9, fp, r0, asr r9 │ │ │ │ - umulleq r8, fp, r0, lr │ │ │ │ - strdeq r9, [fp], r4 │ │ │ │ - umulleq r8, fp, r4, sp │ │ │ │ - addseq r5, r5, r0, ror r9 │ │ │ │ - addeq r9, fp, r0, lsr r9 │ │ │ │ - addeq r9, fp, r0, lsr #17 │ │ │ │ - addeq r8, fp, r0, asr #27 │ │ │ │ + addeq r9, fp, r0, asr #17 │ │ │ │ + addeq r8, fp, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 302fec │ │ │ │ ldr r3, [pc, #816] @ 302ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136431,15 +136431,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 98c0cc │ │ │ │ + bl 98c0ec │ │ │ │ ldr r5, [pc, #772] @ 302ff4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 302d64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 302d5c │ │ │ │ @@ -136448,15 +136448,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 302ffc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -136466,25 +136466,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 27d210 │ │ │ │ b 302d04 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #644] @ 303000 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 302e70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecdfc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ ldr r2, [pc, #608] @ 303004 │ │ │ │ ldr r3, [pc, #584] @ 302ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136552,26 +136552,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #324] @ 303018 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 30301c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302d8c │ │ │ │ ldr r3, [pc, #264] @ 30300c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302e24 │ │ │ │ ldr r3, [pc, #248] @ 303010 │ │ │ │ @@ -136588,72 +136588,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #188] @ 303020 │ │ │ │ ldr r2, [pc, #188] @ 303024 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 303028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302e24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 30302c │ │ │ │ ldr r0, [pc, #136] @ 303030 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302d8c │ │ │ │ ldr r1, [pc, #112] @ 303034 │ │ │ │ ldr r3, [pc, #112] @ 303038 │ │ │ │ ldr r0, [pc, #112] @ 30303c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 302e24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl r1 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ - adceq r8, r3, r0, lsl #5 │ │ │ │ + adceq r8, r3, r0, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, rrx │ │ │ │ - adceq r8, r3, r0, ror #2 │ │ │ │ + adceq r8, r3, r0, lsl #3 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, ip, lsl #13 │ │ │ │ - addeq r8, fp, r8, ror sl │ │ │ │ - addseq fp, r8, r8, asr #5 │ │ │ │ - addeq r9, fp, r0, lsl r6 │ │ │ │ - ldrdeq r8, [fp], ip │ │ │ │ - @ instruction: 0x008b95bc │ │ │ │ - addeq r8, fp, r8, lsr #20 │ │ │ │ - addseq fp, r8, r4, ror #4 │ │ │ │ - addeq r9, fp, r8, lsr #11 │ │ │ │ - addeq r8, fp, r0, lsl #20 │ │ │ │ + addeq r9, fp, ip, lsr #13 │ │ │ │ + umulleq r8, fp, r8, sl │ │ │ │ + addseq fp, r8, r8, ror #5 │ │ │ │ + addeq r9, fp, r0, lsr r6 │ │ │ │ + strdeq r8, [fp], ip │ │ │ │ + ldrdeq r9, [fp], ip │ │ │ │ + addeq r8, fp, r8, asr #20 │ │ │ │ + addseq fp, r8, r4, lsl #5 │ │ │ │ + addeq r9, fp, r8, asr #11 │ │ │ │ + addeq r8, fp, r0, lsr #20 │ │ │ │ │ │ │ │ 00303040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -136681,28 +136681,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 98c0cc │ │ │ │ + bl 98c0ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 30314c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 303144 │ │ │ │ ldr r2, [pc, #136] @ 30316c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 303170 │ │ │ │ ldr r3, [pc, #92] @ 303168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136718,15 +136718,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d210 │ │ │ │ b 3030dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecdfc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ b 303100 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0x01105cfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -136741,23 +136741,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 98c0cc │ │ │ │ + bl 98c0ec │ │ │ │ ldr r5, [pc, #176] @ 303270 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 30321c │ │ │ │ bl 2ecdfc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ ldr r2, [pc, #148] @ 303274 │ │ │ │ ldr r3, [pc, #136] @ 30326c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136780,15 +136780,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3031d8 │ │ │ │ bl 27d210 │ │ │ │ b 30322c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @@ -136815,51 +136815,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 3033b8 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 3033ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 987a9c │ │ │ │ + bl 987abc │ │ │ │ ldr r9, [pc, #420] @ 303484 │ │ │ │ ldr r7, [pc, #420] @ 303488 │ │ │ │ ldr sl, [pc, #420] @ 30348c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #384] @ 303490 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #344] @ 303494 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3033c8 │ │ │ │ ldr r1, [pc, #320] @ 303498 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 987c9c │ │ │ │ + bl 987cbc │ │ │ │ ldr r2, [pc, #300] @ 30349c │ │ │ │ ldr r3, [pc, #264] @ 30347c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136898,53 +136898,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #128] @ 3034ac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3034b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303350 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 3034b4 │ │ │ │ ldr r0, [pc, #84] @ 3034b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303350 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr fp │ │ │ │ - addeq r3, fp, r8, lsl sl │ │ │ │ - addeq r3, fp, r4, lsr sl │ │ │ │ - strdeq r7, [r3], ip @ │ │ │ │ - addeq r9, fp, r8, lsl #5 │ │ │ │ + addeq r3, fp, r8, lsr sl │ │ │ │ + addeq r3, fp, r4, asr sl │ │ │ │ + adceq r7, r3, ip, lsl sp │ │ │ │ + addeq r9, fp, r8, lsr #5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x01105a94 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq ip, r9, r4, lsl ip │ │ │ │ - addeq r9, fp, r8, lsl #1 │ │ │ │ - addseq ip, r9, r0, ror #23 │ │ │ │ - strheq r9, [fp], r8 │ │ │ │ + addseq ip, r9, r4, lsr ip │ │ │ │ + addeq r9, fp, r8, lsr #1 │ │ │ │ + addseq ip, r9, r0, lsl #24 │ │ │ │ + ldrdeq r9, [fp], r8 │ │ │ │ │ │ │ │ 003034bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -136969,57 +136969,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 983d9c │ │ │ │ + bl 983dbc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 303624 │ │ │ │ ldr fp, [pc, #440] @ 303700 │ │ │ │ ldr r8, [pc, #440] @ 303704 │ │ │ │ ldr sl, [pc, #440] @ 303708 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #408] @ 30370c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98815c │ │ │ │ + bl 98817c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #368] @ 303710 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303644 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98452c │ │ │ │ + bl 98454c │ │ │ │ ldr r1, [pc, #336] @ 303714 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984274 │ │ │ │ + bl 984294 │ │ │ │ ldr r2, [pc, #304] @ 303718 │ │ │ │ ldr r3, [pc, #268] @ 3036f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137030,15 +137030,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ecdfc │ │ │ │ b 3035e0 │ │ │ │ bl 27d210 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 303510 │ │ │ │ ldr r3, [pc, #208] @ 30371c │ │ │ │ @@ -137059,53 +137059,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #128] @ 303728 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30372c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3035b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 303730 │ │ │ │ ldr r0, [pc, #84] @ 303734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3035b4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ - @ instruction: 0x008b37b0 │ │ │ │ - addeq r3, fp, ip, asr #15 │ │ │ │ - umlaleq r7, r3, r4, sl │ │ │ │ - addeq r9, fp, ip, lsr r0 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ + addeq r3, fp, ip, ror #15 │ │ │ │ + @ instruction: 0x00a37ab4 │ │ │ │ + addeq r9, fp, ip, asr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ tsteq r0, ip, lsl r8 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x00954eb4 │ │ │ │ - addeq r8, fp, ip, lsl #28 │ │ │ │ - addseq r4, r5, r0, lsl #29 │ │ │ │ - addeq r8, fp, r0, asr #28 │ │ │ │ + @ instruction: 0x00954ed4 │ │ │ │ + addeq r8, fp, ip, lsr #28 │ │ │ │ + addseq r4, r5, r0, lsr #29 │ │ │ │ + addeq r8, fp, r0, ror #28 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -137163,15 +137163,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3037f0 │ │ │ │ ldr r5, [pc, #1400] @ 303da8 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3041a8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 303dac │ │ │ │ ldr r3, [pc, #1364] @ 303db0 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -137195,15 +137195,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30397c │ │ │ │ ldr r1, [pc, #1284] @ 303db8 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 303dbc │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -137218,17 +137218,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6c0e0 │ │ │ │ + bl b6c100 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 303dc4 │ │ │ │ ldr r3, [pc, #1104] @ 303d8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -137244,34 +137244,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b91e74 │ │ │ │ + bl b91e94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 303f84 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 303dc8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 303dcc │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b91c68 │ │ │ │ + bl b91c88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -137407,15 +137407,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137424,15 +137424,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 303dd4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303b28 │ │ │ │ mov r6, r3 │ │ │ │ b 303828 │ │ │ │ ldr r1, [pc, #368] @ 303dd8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -137449,15 +137449,15 @@ │ │ │ │ bne 304064 │ │ │ │ ldr r0, [pc, #312] @ 303ddc │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 303b9c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -137481,20 +137481,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 303de0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137507,47 +137507,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, ip, lsl #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ tsteq r0, r4, asr r6 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ + addeq r8, fp, r8, lsl lr │ │ │ │ strdeq r8, [fp], r8 @ │ │ │ │ - ldrdeq r8, [fp], r8 @ │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - umulleq r8, fp, r0, sp │ │ │ │ + @ instruction: 0x008b8db0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r7, fp, r0, lsr r3 │ │ │ │ - strdeq r7, [fp], ip │ │ │ │ - strdeq r8, [fp], r0 │ │ │ │ - @ instruction: 0x008b8cbc │ │ │ │ + addeq r7, fp, r0, asr r3 │ │ │ │ + addeq r7, fp, ip, lsl r3 │ │ │ │ + addeq r8, fp, r0, lsl sp │ │ │ │ + ldrdeq r8, [fp], ip │ │ │ │ tsteq r0, ip, asr #9 │ │ │ │ - addeq r7, fp, r0, lsl r2 │ │ │ │ - addeq r8, fp, r8, lsr #24 │ │ │ │ + addeq r7, fp, r0, lsr r2 │ │ │ │ + addeq r8, fp, r8, asr #24 │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - addeq r8, fp, r8, lsl fp │ │ │ │ + addeq r8, fp, r8, lsr fp │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ - @ instruction: 0x008b89b0 │ │ │ │ - addeq r6, fp, ip, lsl #29 │ │ │ │ - addeq r6, fp, ip, asr #26 │ │ │ │ - addeq r6, fp, r0, lsl #25 │ │ │ │ + ldrdeq r8, [fp], r0 │ │ │ │ + addeq r6, fp, ip, lsr #29 │ │ │ │ + addeq r6, fp, ip, ror #26 │ │ │ │ + addeq r6, fp, r0, lsr #25 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - addeq r8, fp, ip, asr r6 │ │ │ │ - addeq r8, fp, r4, lsr r5 │ │ │ │ - ldrdeq r8, [fp], r4 │ │ │ │ + addeq r8, fp, ip, ror r6 │ │ │ │ + addeq r8, fp, r4, asr r5 │ │ │ │ + strdeq r8, [fp], r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ muleq r0, r8, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, fp, r8, ror r6 │ │ │ │ - addeq r8, fp, r8, asr #10 │ │ │ │ - addeq r8, fp, r4, ror r6 │ │ │ │ - strdeq r6, [r3], r4 @ │ │ │ │ - addeq r8, fp, ip, asr #7 │ │ │ │ + umulleq r8, fp, r8, r6 │ │ │ │ + addeq r8, fp, r8, ror #10 │ │ │ │ + umulleq r8, fp, r4, r6 │ │ │ │ + adceq r6, r3, r4, lsl lr │ │ │ │ + addeq r8, fp, ip, ror #7 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -137561,15 +137561,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 303de4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -137585,46 +137585,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 303f40 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl b922dc │ │ │ │ + bl b922fc │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl b87d50 │ │ │ │ + bl b87d70 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 303de8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ b 3038c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b91e98 │ │ │ │ + bl b91eb8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b91ea4 │ │ │ │ + bl b91ec4 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137637,15 +137637,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b920d0 │ │ │ │ + bl b920f0 │ │ │ │ b 303994 │ │ │ │ ldr r1, [pc, #-456] @ 303dec │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 303b08 │ │ │ │ ldr r1, [pc, #-452] @ 303e04 │ │ │ │ @@ -137665,15 +137665,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137682,29 +137682,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 303df0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303b08 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137713,23 +137713,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 303df4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303cb8 │ │ │ │ ldr r0, [pc, #-748] @ 303df8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303b28 │ │ │ │ ldr r3, [pc, #-776] @ 303dfc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 303e48 │ │ │ │ ldr r3, [pc, #-792] @ 303e00 │ │ │ │ @@ -137752,45 +137752,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 303e0c │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303e54 │ │ │ │ mvn r0, #0 │ │ │ │ b 303930 │ │ │ │ ldr r0, [pc, #-936] @ 303e10 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303b08 │ │ │ │ ldr r0, [pc, #-968] @ 303e14 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 303e54 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 303e18 │ │ │ │ ldr r0, [pc, #-996] @ 303e1c │ │ │ │ ldr r2, [pc, #-996] @ 303e20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -137798,26 +137798,26 @@ │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl b6d138 │ │ │ │ + bl b6d158 │ │ │ │ mov r0, r4 │ │ │ │ bl 303738 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30422c │ │ │ │ ldr r5, [pc, #48] @ 304274 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl b6c034 │ │ │ │ + bl b6c054 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6b5d8 │ │ │ │ + bl b6b5f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -137855,15 +137855,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -137877,18 +137877,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, r4, ror #22 │ │ │ │ @ instruction: 0x011f17b0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r4, ror #5 │ │ │ │ - adceq r6, r3, r4, asr #25 │ │ │ │ - addeq r8, fp, ip, lsl #5 │ │ │ │ - addeq r6, fp, r4, lsl r2 │ │ │ │ + addeq r8, fp, r4, lsl #6 │ │ │ │ + adceq r6, r3, r4, ror #25 │ │ │ │ + addeq r8, fp, ip, lsr #5 │ │ │ │ + addeq r6, fp, r4, lsr r2 │ │ │ │ │ │ │ │ 0030436c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -137940,15 +137940,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [pc, #280] @ 304574 │ │ │ │ ldr r3, [pc, #244] @ 304554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137981,52 +137981,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3043d8 │ │ │ │ ldr r0, [pc, #88] @ 304588 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3043d8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011f1690 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x008b81b4 │ │ │ │ - umulleq r8, fp, r8, r1 │ │ │ │ + ldrdeq r8, [fp], r4 │ │ │ │ + @ instruction: 0x008b81b8 │ │ │ │ tsteq pc, r8, lsr r6 @ │ │ │ │ tsteq r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, fp, ip, ror #6 │ │ │ │ - addeq r8, fp, ip, lsr #7 │ │ │ │ + addeq r8, fp, ip, lsl #7 │ │ │ │ + addeq r8, fp, ip, asr #7 │ │ │ │ │ │ │ │ 0030458c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 30463c │ │ │ │ @@ -138052,33 +138052,33 @@ │ │ │ │ beq 304610 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl b6c0e0 │ │ │ │ + bl b6c100 │ │ │ │ b 304618 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [pc, #44] @ 30464c │ │ │ │ ldr r1, [pc, #44] @ 304650 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ tsteq r0, ip, asr r8 │ │ │ │ tsteq pc, r4, asr #9 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - strdeq r7, [fp], r4 │ │ │ │ + addeq r8, fp, r4, lsl r0 │ │ │ │ tsteq pc, r0, asr r4 @ │ │ │ │ - umulleq r7, fp, r4, pc @ │ │ │ │ + @ instruction: 0x008b7fb4 │ │ │ │ │ │ │ │ 00304654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 304794 │ │ │ │ @@ -138101,20 +138101,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 3046d0 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl b91e74 │ │ │ │ + bl b91e94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30474c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b922dc │ │ │ │ + bl b922fc │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -138123,49 +138123,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304730 │ │ │ │ ldr r1, [pc, #140] @ 3047a0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ed8d4 │ │ │ │ ldr r1, [pc, #108] @ 3047a4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6ba74 │ │ │ │ + b b6ba94 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 30478c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3046d0 │ │ │ │ ldr r2, [pc, #60] @ 3047a8 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 3046d0 │ │ │ │ bl 27d210 │ │ │ │ b 304758 │ │ │ │ @ instruction: 0x01104798 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r6, fp, r4, lsr #10 │ │ │ │ - umulleq r6, fp, ip, r4 │ │ │ │ - addeq r6, fp, r8, ror r4 │ │ │ │ + addeq r6, fp, r4, asr #10 │ │ │ │ + @ instruction: 0x008b64bc │ │ │ │ + umulleq r6, fp, r8, r4 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ │ │ │ │ 003047ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138215,26 +138215,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 30482c │ │ │ │ ldr r1, [pc, #52] @ 3048b0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 304654 │ │ │ │ tsteq r0, ip, lsr r6 │ │ │ │ tsteq pc, r4, lsr #5 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq r7, [fp], r8 │ │ │ │ + strdeq r7, [fp], r8 │ │ │ │ tsteq pc, r4, ror #4 │ │ │ │ - @ instruction: 0x008b7db0 │ │ │ │ + ldrdeq r7, [fp], r0 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addeq r7, fp, r4, asr #26 │ │ │ │ + addeq r7, fp, r4, ror #26 │ │ │ │ │ │ │ │ 003048b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 304964 │ │ │ │ @@ -138249,41 +138249,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ - bl b6bf2c │ │ │ │ + bl b6bf4c │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ ldr r2, [pc, #80] @ 304968 │ │ │ │ ldr r1, [pc, #80] @ 30496c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl b6cd18 │ │ │ │ + bl b6cd38 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq pc, r4, lsr #3 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - strdeq r7, [fp], r8 │ │ │ │ + addeq r8, fp, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 304bd8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -138383,15 +138383,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecfa0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed8d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #184] @ 304bf0 │ │ │ │ ldr r3, [pc, #160] @ 304bdc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138433,17 +138433,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 304a54 │ │ │ │ tsteq r0, r0, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr r4 │ │ │ │ - ldrdeq r7, [fp], r0 │ │ │ │ + strdeq r7, [fp], r0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r6, fp, r4, lsl r1 │ │ │ │ + addeq r6, fp, r4, lsr r1 │ │ │ │ tsteq r0, ip, asr #5 │ │ │ │ tsteq r0, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 304cc4 │ │ │ │ @@ -138485,22 +138485,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed124 │ │ │ │ ldr r1, [pc, #36] @ 304cd0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ed8d4 │ │ │ │ @ instruction: 0x011041f4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r5, fp, r8, ror pc │ │ │ │ - addeq r5, fp, r4, lsl #30 │ │ │ │ + umulleq r5, fp, r8, pc @ │ │ │ │ + addeq r5, fp, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 304d70 │ │ │ │ ldr r3, [pc, #132] @ 304d74 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138831,15 +138831,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2d349c │ │ │ │ b 3050a8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl #29 │ │ │ │ - addeq r7, fp, r8, lsl r2 │ │ │ │ + addeq r7, fp, r8, lsr r2 │ │ │ │ tsteq r0, r4, asr #26 │ │ │ │ @ instruction: 0x01103cbc │ │ │ │ tsteq r0, r4, ror #24 │ │ │ │ │ │ │ │ 00305224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138935,15 +138935,15 @@ │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ blne 3053a4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - addseq r1, r9, r8, lsl #3 │ │ │ │ + addseq r1, r9, r8, lsr #3 │ │ │ │ @ instruction: 0x01103ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -139016,40 +139016,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 305548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305474 │ │ │ │ ldr r0, [pc, #56] @ 30554c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305474 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsr #20 │ │ │ │ @ instruction: 0x011039fc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, fp, r0, lsr r4 │ │ │ │ - addeq r7, fp, r8, ror #8 │ │ │ │ + addeq r7, fp, r0, asr r4 │ │ │ │ + addeq r7, fp, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -139148,29 +139148,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 305818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3055b8 │ │ │ │ ldr r0, [pc, #244] @ 30581c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3055b8 │ │ │ │ ldr r3, [pc, #224] @ 305820 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305688 │ │ │ │ ldr r3, [pc, #188] @ 305810 │ │ │ │ @@ -139187,54 +139187,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #132] @ 305824 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 305828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305688 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 30582c │ │ │ │ ldr r0, [pc, #84] @ 305830 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305688 │ │ │ │ tsteq r0, r8, lsl #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ @ instruction: 0x011037f0 │ │ │ │ andeq r1, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, fp, r8, lsr #5 │ │ │ │ - addeq r7, fp, r4, ror #5 │ │ │ │ + addeq r7, fp, r8, asr #5 │ │ │ │ + addeq r7, fp, r4, lsl #6 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x008b72b0 │ │ │ │ - addeq r6, fp, r8, lsr #3 │ │ │ │ - addeq r7, fp, r8, ror r2 │ │ │ │ - strdeq r6, [fp], r4 │ │ │ │ + ldrdeq r7, [fp], r0 │ │ │ │ + addeq r6, fp, r8, asr #3 │ │ │ │ + umulleq r7, fp, r8, r2 │ │ │ │ + addeq r6, fp, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 305a9c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139310,28 +139310,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #308] @ 305ac0 │ │ │ │ ldr r3, [pc, #308] @ 305ac4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 305ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3058fc │ │ │ │ ldr r3, [pc, #240] @ 305ab4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3058fc │ │ │ │ ldr r3, [pc, #224] @ 305ab8 │ │ │ │ @@ -139349,15 +139349,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #164] @ 305acc │ │ │ │ ldr r3, [pc, #164] @ 305ad0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 305ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -139368,48 +139368,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 305ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3058fc │ │ │ │ ldr r0, [pc, #108] @ 305ae4 │ │ │ │ ldr r3, [pc, #108] @ 305ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 305aec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3058fc │ │ │ │ tsteq r0, ip, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl #11 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ tsteq r0, r4, asr r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r8, r0, lsr #17 │ │ │ │ - ldrdeq r7, [fp], r8 │ │ │ │ - addeq r5, fp, ip, asr #31 │ │ │ │ - addseq r8, r8, r4, lsl #16 │ │ │ │ - addeq r7, fp, r4, asr r0 │ │ │ │ - addeq r5, fp, r0, lsr pc │ │ │ │ - addseq r8, r8, r0, ror #15 │ │ │ │ - addeq r7, fp, r0, lsl r0 │ │ │ │ - addeq r5, fp, r4, ror pc │ │ │ │ - @ instruction: 0x009887b4 │ │ │ │ - strdeq r6, [fp], ip │ │ │ │ - addeq r5, fp, r8, asr #30 │ │ │ │ + addseq r8, r8, r0, asr #17 │ │ │ │ + strdeq r7, [fp], r8 │ │ │ │ + addeq r5, fp, ip, ror #31 │ │ │ │ + addseq r8, r8, r4, lsr #16 │ │ │ │ + addeq r7, fp, r4, ror r0 │ │ │ │ + addeq r5, fp, r0, asr pc │ │ │ │ + addseq r8, r8, r0, lsl #16 │ │ │ │ + addeq r7, fp, r0, lsr r0 │ │ │ │ + umulleq r5, fp, r4, pc @ │ │ │ │ + @ instruction: 0x009887d4 │ │ │ │ + addeq r7, fp, ip, lsl r0 │ │ │ │ + addeq r5, fp, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 30608c │ │ │ │ @@ -139445,15 +139445,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305bc0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 99e4c8 │ │ │ │ + bl 99e4e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305dbc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 305d40 │ │ │ │ @@ -139493,23 +139493,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3060ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 305b94 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -139533,24 +139533,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3060b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305bc0 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 305b94 │ │ │ │ b 305ca4 │ │ │ │ @@ -139571,46 +139571,46 @@ │ │ │ │ beq 305e00 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3060b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305bbc │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305f84 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mvn r4, #0 │ │ │ │ b 305bc0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 3060bc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305c80 │ │ │ │ ldr r0, [pc, #696] @ 3060c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305bbc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 27dcb4 │ │ │ │ ldr r3, [pc, #616] @ 306098 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -139636,33 +139636,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #548] @ 3060c8 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3060cc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305de0 │ │ │ │ ldr r0, [pc, #504] @ 3060d0 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305bc0 │ │ │ │ ldr r3, [pc, #424] @ 306098 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305de0 │ │ │ │ ldr r3, [pc, #448] @ 3060c4 │ │ │ │ @@ -139685,15 +139685,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #364] @ 3060d4 │ │ │ │ ldr r3, [pc, #364] @ 3060d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3060dc │ │ │ │ @@ -139717,88 +139717,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #248] @ 3060e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3060e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305dd8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 3060e8 │ │ │ │ ldr r0, [pc, #200] @ 3060ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305dd8 │ │ │ │ ldr r3, [pc, #172] @ 3060f0 │ │ │ │ ldr r0, [pc, #172] @ 3060f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305de0 │ │ │ │ ldr ip, [pc, #144] @ 3060f8 │ │ │ │ ldr r3, [pc, #144] @ 3060fc │ │ │ │ ldr r0, [pc, #144] @ 306100 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 305de0 │ │ │ │ @ instruction: 0x011032f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011032bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r4, ror #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, fp, r4, asr lr │ │ │ │ + addeq r6, fp, r4, ror lr │ │ │ │ andeq r1, r0, r8, ror r7 │ │ │ │ - addeq r6, fp, r4, asr #28 │ │ │ │ - @ instruction: 0x008b6db0 │ │ │ │ - addeq r6, fp, r8, lsr #26 │ │ │ │ - addeq r6, fp, r4, lsr #27 │ │ │ │ + addeq r6, fp, r4, ror #28 │ │ │ │ + ldrdeq r6, [fp], r0 │ │ │ │ + addeq r6, fp, r8, asr #26 │ │ │ │ + addeq r6, fp, r4, asr #27 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ + addeq r6, fp, r4, lsl ip │ │ │ │ + ldrdeq r5, [fp], r8 │ │ │ │ strdeq r6, [fp], r4 │ │ │ │ - @ instruction: 0x008b5ab8 │ │ │ │ - ldrdeq r6, [fp], r4 │ │ │ │ - addseq r8, r8, r4, asr #5 │ │ │ │ - addeq r6, fp, r8, asr #22 │ │ │ │ - addeq r5, fp, ip, ror #19 │ │ │ │ - addeq r6, fp, r4, lsl #24 │ │ │ │ - addeq r5, fp, r0, ror #18 │ │ │ │ - addeq r6, fp, ip, asr #23 │ │ │ │ - @ instruction: 0x008b59b4 │ │ │ │ - addeq r6, fp, r4, asr sl │ │ │ │ - umulleq r5, fp, r0, r9 │ │ │ │ - addseq r8, r8, r0, asr #3 │ │ │ │ - addeq r6, fp, r4, asr #20 │ │ │ │ - addeq r5, fp, r4, ror #18 │ │ │ │ + addseq r8, r8, r4, ror #5 │ │ │ │ + addeq r6, fp, r8, ror #22 │ │ │ │ + addeq r5, fp, ip, lsl #20 │ │ │ │ + addeq r6, fp, r4, lsr #24 │ │ │ │ + addeq r5, fp, r0, lsl #19 │ │ │ │ + addeq r6, fp, ip, ror #23 │ │ │ │ + ldrdeq r5, [fp], r4 │ │ │ │ + addeq r6, fp, r4, ror sl │ │ │ │ + @ instruction: 0x008b59b0 │ │ │ │ + addseq r8, r8, r0, ror #3 │ │ │ │ + addeq r6, fp, r4, ror #20 │ │ │ │ + addeq r5, fp, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 3067d4 │ │ │ │ ldr r3, [pc, #1716] @ 3067d8 │ │ │ │ @@ -139925,26 +139925,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 3067f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3061a4 │ │ │ │ ldr r3, [pc, #1188] @ 3067fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306230 │ │ │ │ ldr r3, [pc, #1156] @ 3067f0 │ │ │ │ @@ -139961,23 +139961,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 306800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306230 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306478 │ │ │ │ ldr r3, [pc, #1052] @ 306804 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139998,28 +139998,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #956] @ 306808 │ │ │ │ ldr r3, [pc, #956] @ 30680c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 306810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed124 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed124 │ │ │ │ ldr r1, [pc, #892] @ 306814 │ │ │ │ @@ -140037,21 +140037,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 306818 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3061a4 │ │ │ │ ldr r0, [pc, #816] @ 30681c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306230 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d258 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140085,29 +140085,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #632] @ 306820 │ │ │ │ ldr r2, [pc, #632] @ 306824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 306828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306518 │ │ │ │ ldr r3, [pc, #508] @ 3067e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 30668c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140130,27 +140130,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #464] @ 30682c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 306830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306518 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 306804 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3065f0 │ │ │ │ @@ -140169,110 +140169,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #316] @ 306834 │ │ │ │ ldr r2, [pc, #316] @ 306838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 30683c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306518 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 306840 │ │ │ │ ldr r0, [pc, #264] @ 306844 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306518 │ │ │ │ ldr r0, [pc, #240] @ 306848 │ │ │ │ ldr r3, [pc, #240] @ 30684c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 306850 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306478 │ │ │ │ ldr r1, [pc, #208] @ 306854 │ │ │ │ ldr r3, [pc, #208] @ 306858 │ │ │ │ ldr r0, [pc, #208] @ 30685c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306518 │ │ │ │ ldr r1, [pc, #176] @ 306860 │ │ │ │ ldr r3, [pc, #176] @ 306864 │ │ │ │ ldr r0, [pc, #176] @ 306868 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306518 │ │ │ │ tsteq r0, r4, ror #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01102bb4 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r6, r0, ip, rrx │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r6, [fp], r8 │ │ │ │ + addeq r6, fp, r8, lsl r9 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - ldrdeq r5, [fp], r0 │ │ │ │ + strdeq r5, [fp], r0 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq r7, r8, r0, ror #27 │ │ │ │ - addeq r6, fp, r8, lsl r9 │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - addeq r6, fp, r4, ror #17 │ │ │ │ - strdeq r6, [fp], r4 │ │ │ │ - strdeq r5, [fp], r4 │ │ │ │ - addseq r7, r8, r4, lsl #25 │ │ │ │ - addeq r6, fp, r8, lsr #15 │ │ │ │ - umulleq r5, fp, r8, r3 │ │ │ │ - addeq r6, fp, r0, ror #13 │ │ │ │ - addeq r5, fp, ip, ror #5 │ │ │ │ - addeq r6, fp, r8, lsl #10 │ │ │ │ - addeq r6, fp, r4, lsr #10 │ │ │ │ - addeq r5, fp, r8, asr #4 │ │ │ │ - addeq r6, fp, r4, lsl #12 │ │ │ │ - umulleq r5, fp, r8, r2 │ │ │ │ - @ instruction: 0x00987ad4 │ │ │ │ - addeq r6, fp, r4, lsl #12 │ │ │ │ + addseq r7, r8, r0, lsl #28 │ │ │ │ + addeq r6, fp, r8, lsr r9 │ │ │ │ + addeq r5, fp, r8, lsl r5 │ │ │ │ + addeq r6, fp, r4, lsl #18 │ │ │ │ + addeq r6, fp, r4, lsl r8 │ │ │ │ + addeq r5, fp, r4, lsl r6 │ │ │ │ + addseq r7, r8, r4, lsr #25 │ │ │ │ + addeq r6, fp, r8, asr #15 │ │ │ │ + @ instruction: 0x008b53b8 │ │ │ │ + addeq r6, fp, r0, lsl #14 │ │ │ │ + addeq r5, fp, ip, lsl #6 │ │ │ │ + addeq r6, fp, r8, lsr #10 │ │ │ │ + addeq r6, fp, r4, asr #10 │ │ │ │ addeq r5, fp, r8, ror #4 │ │ │ │ - addseq r7, r8, r4, lsr #21 │ │ │ │ - addeq r6, fp, r4, asr #11 │ │ │ │ - addeq r5, fp, r0, asr #4 │ │ │ │ - addeq r6, fp, ip, asr #8 │ │ │ │ - addeq r6, fp, r4, ror #8 │ │ │ │ - addeq r5, fp, r4, lsl r2 │ │ │ │ + addeq r6, fp, r4, lsr #12 │ │ │ │ + @ instruction: 0x008b52b8 │ │ │ │ + @ instruction: 0x00987af4 │ │ │ │ + addeq r6, fp, r4, lsr #12 │ │ │ │ + addeq r5, fp, r8, lsl #5 │ │ │ │ + addseq r7, r8, r4, asr #21 │ │ │ │ + addeq r6, fp, r4, ror #11 │ │ │ │ + addeq r5, fp, r0, ror #4 │ │ │ │ + addeq r6, fp, ip, ror #8 │ │ │ │ + addeq r6, fp, r4, lsl #9 │ │ │ │ + addeq r5, fp, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 306a48 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140357,57 +140357,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #136] @ 306a70 │ │ │ │ ldr r3, [pc, #136] @ 306a74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 306a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 30696c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 306a7c │ │ │ │ ldr r3, [pc, #88] @ 306a80 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 306a84 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 30696c │ │ │ │ tsteq r0, r4, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ tsteq r0, ip, lsl r5 │ │ │ │ @ instruction: 0x011024dc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r7, r8, r4, asr #16 │ │ │ │ - addeq r6, fp, r8, lsr #7 │ │ │ │ - addeq r4, fp, ip, asr pc │ │ │ │ - addseq r7, r8, r8, lsl #16 │ │ │ │ - addeq r6, fp, r4, ror #6 │ │ │ │ - umulleq r4, fp, ip, pc @ │ │ │ │ + addseq r7, r8, r4, ror #16 │ │ │ │ + addeq r6, fp, r8, asr #7 │ │ │ │ + addeq r4, fp, ip, ror pc │ │ │ │ + addseq r7, r8, r8, lsr #16 │ │ │ │ + addeq r6, fp, r4, lsl #7 │ │ │ │ + @ instruction: 0x008b4fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 30715c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -140536,26 +140536,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 307180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306b20 │ │ │ │ ldr r3, [pc, #1184] @ 307184 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306bac │ │ │ │ ldr r3, [pc, #1152] @ 307178 │ │ │ │ @@ -140572,22 +140572,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 307188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306bac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306e00 │ │ │ │ ldr r3, [pc, #1052] @ 30718c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140608,28 +140608,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #956] @ 307190 │ │ │ │ ldr r3, [pc, #956] @ 307194 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 307198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed124 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed124 │ │ │ │ ldr r1, [pc, #892] @ 30719c │ │ │ │ @@ -140647,21 +140647,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 3071a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306b20 │ │ │ │ ldr r0, [pc, #816] @ 3071a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306bac │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d258 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140695,29 +140695,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #632] @ 3071a8 │ │ │ │ ldr r2, [pc, #632] @ 3071ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3071b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306ea0 │ │ │ │ ldr r2, [pc, #508] @ 307168 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 307014 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140740,27 +140740,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #464] @ 3071b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3071b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306ea0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 30718c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 306f78 │ │ │ │ @@ -140779,110 +140779,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #316] @ 3071bc │ │ │ │ ldr r2, [pc, #316] @ 3071c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3071c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306ea0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 3071c8 │ │ │ │ ldr r0, [pc, #264] @ 3071cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306ea0 │ │ │ │ ldr r0, [pc, #240] @ 3071d0 │ │ │ │ ldr r3, [pc, #240] @ 3071d4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 3071d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306e00 │ │ │ │ ldr r1, [pc, #208] @ 3071dc │ │ │ │ ldr r3, [pc, #208] @ 3071e0 │ │ │ │ ldr r0, [pc, #208] @ 3071e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306ea0 │ │ │ │ ldr r1, [pc, #176] @ 3071e8 │ │ │ │ ldr r3, [pc, #176] @ 3071ec │ │ │ │ ldr r0, [pc, #176] @ 3071f0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 306ea0 │ │ │ │ tsteq r0, ip, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r6, r0, r4, asr #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, fp, r0, ror #1 │ │ │ │ + addeq r6, fp, r0, lsl #2 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r4, fp, r8, asr #26 │ │ │ │ + addeq r4, fp, r8, ror #26 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq r7, r8, r8, asr r4 │ │ │ │ - umulleq r5, fp, r0, pc @ │ │ │ │ - addeq r4, fp, r0, ror fp │ │ │ │ - addeq r5, fp, ip, asr pc │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - addeq r4, fp, ip, ror #24 │ │ │ │ - @ instruction: 0x009872fc │ │ │ │ - addeq r5, fp, r0, lsr #28 │ │ │ │ - addeq r4, fp, r0, lsl sl │ │ │ │ - addeq r5, fp, r8, asr #29 │ │ │ │ - addeq r4, fp, r4, ror #18 │ │ │ │ - addeq r5, fp, r0, lsl #23 │ │ │ │ - umulleq r5, fp, ip, fp │ │ │ │ - addeq r4, fp, r0, asr #17 │ │ │ │ - addeq r5, fp, ip, ror #27 │ │ │ │ - addeq r4, fp, r0, lsl r9 │ │ │ │ - addseq r7, r8, ip, asr #2 │ │ │ │ - addeq r5, fp, ip, ror ip │ │ │ │ + addseq r7, r8, r8, ror r4 │ │ │ │ + @ instruction: 0x008b5fb0 │ │ │ │ + umulleq r4, fp, r0, fp │ │ │ │ + addeq r5, fp, ip, ror pc │ │ │ │ + strdeq r5, [fp], ip │ │ │ │ + addeq r4, fp, ip, lsl #25 │ │ │ │ + addseq r7, r8, ip, lsl r3 │ │ │ │ + addeq r5, fp, r0, asr #28 │ │ │ │ + addeq r4, fp, r0, lsr sl │ │ │ │ + addeq r5, fp, r8, ror #29 │ │ │ │ + addeq r4, fp, r4, lsl #19 │ │ │ │ + addeq r5, fp, r0, lsr #23 │ │ │ │ + @ instruction: 0x008b5bbc │ │ │ │ addeq r4, fp, r0, ror #17 │ │ │ │ - addseq r7, r8, ip, lsl r1 │ │ │ │ - addeq r5, fp, ip, lsr ip │ │ │ │ - @ instruction: 0x008b48b8 │ │ │ │ - addeq r5, fp, r4, asr #21 │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - addeq r4, fp, ip, lsl #17 │ │ │ │ + addeq r5, fp, ip, lsl #28 │ │ │ │ + addeq r4, fp, r0, lsr r9 │ │ │ │ + addseq r7, r8, ip, ror #2 │ │ │ │ + umulleq r5, fp, ip, ip │ │ │ │ + addeq r4, fp, r0, lsl #18 │ │ │ │ + addseq r7, r8, ip, lsr r1 │ │ │ │ + addeq r5, fp, ip, asr ip │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ + addeq r5, fp, r4, ror #21 │ │ │ │ + strdeq r5, [fp], ip │ │ │ │ + addeq r4, fp, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 3073d0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140967,57 +140967,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [pc, #136] @ 3073f8 │ │ │ │ ldr r3, [pc, #136] @ 3073fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 307400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3072f4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 307404 │ │ │ │ ldr r3, [pc, #88] @ 307408 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 30740c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3072f4 │ │ │ │ tsteq r0, ip, ror #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0x01101b94 │ │ │ │ tsteq r0, r4, asr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x00986ebc │ │ │ │ - addeq r5, fp, r0, asr fp │ │ │ │ - ldrdeq r4, [fp], r4 @ │ │ │ │ - addseq r6, r8, r0, lsl #29 │ │ │ │ - addeq r5, fp, ip, lsl #22 │ │ │ │ - addeq r4, fp, r4, lsl r6 │ │ │ │ + @ instruction: 0x00986edc │ │ │ │ + addeq r5, fp, r0, ror fp │ │ │ │ + strdeq r4, [fp], r4 @ │ │ │ │ + addseq r6, r8, r0, lsr #29 │ │ │ │ + addeq r5, fp, ip, lsr #22 │ │ │ │ + addeq r4, fp, r4, lsr r6 │ │ │ │ │ │ │ │ 00307410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 3074b4 │ │ │ │ @@ -141045,26 +141045,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r7, r8, lsl r7 @ │ │ │ │ + addseq pc, r7, r8, lsr r7 @ │ │ │ │ + umulleq r5, fp, r8, sl │ │ │ │ + @ instruction: 0x00a33bbc │ │ │ │ addeq r5, fp, r8, ror sl │ │ │ │ - umlaleq r3, r3, ip, fp @ │ │ │ │ - addeq r5, fp, r8, asr sl │ │ │ │ │ │ │ │ 003074c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -141141,15 +141141,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 9889e8 │ │ │ │ + bl 988a08 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 3078b4 │ │ │ │ ldr r3, [pc, #656] @ 3078a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -141172,15 +141172,15 @@ │ │ │ │ bhi 307678 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 3077d0 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl b9208c │ │ │ │ + bl b920ac │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 30769c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 30772c │ │ │ │ mov r2, #0 │ │ │ │ @@ -141244,24 +141244,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3078cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 30769c │ │ │ │ ldr r2, [pc, #228] @ 3078bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 307678 │ │ │ │ @@ -141284,54 +141284,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3078d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307678 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3078d8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 30769c │ │ │ │ ldr r0, [pc, #76] @ 3078dc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 307678 │ │ │ │ tsteq r0, r4, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsl #17 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ @ instruction: 0x011017f0 │ │ │ │ tsteq r0, ip, lsl #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, fp, r0, lsl r1 │ │ │ │ + addeq r3, fp, r0, lsr r1 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ - addeq r2, fp, r4, asr #31 │ │ │ │ - addeq r3, fp, ip, asr #1 │ │ │ │ - addeq r2, fp, r8, ror #31 │ │ │ │ + addeq r2, fp, r4, ror #31 │ │ │ │ + addeq r3, fp, ip, ror #1 │ │ │ │ + addeq r3, fp, r8 │ │ │ │ │ │ │ │ 003078e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -141390,19 +141390,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 27e3c8 │ │ │ │ cmp r0, r6 │ │ │ │ bne 3079fc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b91e54 │ │ │ │ + bl b91e74 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl b9203c │ │ │ │ + bl b9205c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 307960 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecdac │ │ │ │ b 307960 │ │ │ │ @@ -141434,44 +141434,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ ldr r8, [pc, #2736] @ 308544 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307cd8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307ac0 │ │ │ │ ldr r0, [pc, #2712] @ 308548 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 981018 │ │ │ │ + bl 981038 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307dbc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307ccc │ │ │ │ ldr r0, [pc, #2656] @ 30854c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 308550 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -141495,15 +141495,15 @@ │ │ │ │ bne 307b74 │ │ │ │ ldr r3, [pc, #2536] @ 308554 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 307ec4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 307b98 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -141512,15 +141512,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 981008 │ │ │ │ + bl 981028 │ │ │ │ cmp r0, #0 │ │ │ │ beq 307bd8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 307e04 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -141579,29 +141579,29 @@ │ │ │ │ bl 2ed8d4 │ │ │ │ ldr r1, [pc, #2220] @ 308568 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ececc │ │ │ │ b 307d10 │ │ │ │ - bl b2624c │ │ │ │ + bl b2626c │ │ │ │ mov r9, #0 │ │ │ │ b 307b00 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #2164] @ 308564 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 307fbc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecdfc │ │ │ │ ldr r2, [pc, #2132] @ 30856c │ │ │ │ ldr r3, [pc, #2084] @ 308540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -141642,15 +141642,15 @@ │ │ │ │ bne 308180 │ │ │ │ mov r0, fp │ │ │ │ bl 27f058 │ │ │ │ b 307d7c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #1936] @ 308564 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3082c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141691,33 +141691,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #1764] @ 30857c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 308580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 99cd4c │ │ │ │ + bl 99cd6c │ │ │ │ cmp r0, #0 │ │ │ │ blt 308210 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -141753,27 +141753,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #1524] @ 308584 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 308588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ ldr r3, [pc, #1452] @ 308570 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307d00 │ │ │ │ ldr r3, [pc, #1436] @ 308574 │ │ │ │ @@ -141789,27 +141789,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #1388] @ 30858c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 308590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307d00 │ │ │ │ ldr r3, [pc, #1344] @ 308594 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 308358 │ │ │ │ ldr r3, [pc, #1292] @ 308574 │ │ │ │ @@ -141825,23 +141825,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 308598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307c78 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141864,29 +141864,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #1104] @ 30859c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 3085a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 3085a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ ldr r3, [pc, #1000] @ 308570 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307db0 │ │ │ │ ldr r3, [pc, #984] @ 308574 │ │ │ │ @@ -141902,31 +141902,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #964] @ 3085a8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3085ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b735c8 │ │ │ │ + bl b735e8 │ │ │ │ ldr r3, [pc, #832] @ 308564 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 307db0 │ │ │ │ ldr r3, [pc, #820] @ 308570 │ │ │ │ @@ -141948,27 +141948,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #788] @ 3085b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3085b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ ldr r3, [pc, #672] @ 308570 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307de4 │ │ │ │ ldr r3, [pc, #656] @ 308574 │ │ │ │ @@ -141984,27 +141984,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #652] @ 3085b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3085bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307de4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307c78 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 3080e8 │ │ │ │ ldr r3, [pc, #508] @ 308570 │ │ │ │ @@ -142024,162 +142024,162 @@ │ │ │ │ beq 30847c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #500] @ 3085c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3085c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307d7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 3085c8 │ │ │ │ ldr r0, [pc, #452] @ 3085cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307d00 │ │ │ │ ldr r0, [pc, #428] @ 3085d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3080c8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 3085d4 │ │ │ │ ldr r0, [pc, #404] @ 3085d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307de4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 3085dc │ │ │ │ ldr r0, [pc, #376] @ 3085e0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 3085e4 │ │ │ │ ldr r0, [pc, #348] @ 3085e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307d7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 3085ec │ │ │ │ ldr r0, [pc, #320] @ 3085f0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ ldr r3, [pc, #296] @ 3085f4 │ │ │ │ ldr r0, [pc, #296] @ 3085f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 3085fc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 308600 │ │ │ │ ldr r0, [pc, #256] @ 308604 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 308608 │ │ │ │ ldr r0, [pc, #228] @ 30860c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 307db0 │ │ │ │ tsteq r0, r8, asr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror r3 │ │ │ │ - addeq r5, fp, r4, ror #8 │ │ │ │ - addeq r5, fp, r8, lsr #8 │ │ │ │ - addseq lr, r8, r0, asr #19 │ │ │ │ + addeq r5, fp, r4, lsl #9 │ │ │ │ + addeq r5, fp, r8, asr #8 │ │ │ │ + addseq lr, r8, r0, ror #19 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - addseq r6, r8, r0, lsl #12 │ │ │ │ - addseq r3, r9, ip, lsl lr │ │ │ │ + addseq r6, r8, r0, lsr #12 │ │ │ │ + addseq r3, r9, ip, lsr lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ tsteq r0, ip, ror #1 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, fp, ip, lsr #2 │ │ │ │ - @ instruction: 0x008b3ab0 │ │ │ │ - strdeq r4, [fp], r4 @ │ │ │ │ - @ instruction: 0x008b39b8 │ │ │ │ - strdeq r4, [fp], ip │ │ │ │ - addeq r3, fp, r8, lsr #18 │ │ │ │ + addeq r5, fp, ip, asr #2 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ + addeq r5, fp, r4, lsl r0 │ │ │ │ + ldrdeq r3, [fp], r8 │ │ │ │ + addeq r4, fp, ip, lsl pc │ │ │ │ + addeq r3, fp, r8, asr #18 │ │ │ │ andeq r5, r0, r4, lsl #14 │ │ │ │ - addeq r4, fp, r0, lsr #30 │ │ │ │ - addseq r6, r8, r0, ror #1 │ │ │ │ - addeq r4, fp, r8, lsl pc │ │ │ │ - strdeq r3, [fp], r4 │ │ │ │ - addeq r4, fp, r0, asr #27 │ │ │ │ - addeq r3, fp, r4, ror #14 │ │ │ │ - addeq r4, fp, ip, asr #25 │ │ │ │ - addeq r3, fp, ip, lsr #13 │ │ │ │ - addeq r4, fp, r8, lsl #24 │ │ │ │ - addeq r3, fp, ip, lsl r6 │ │ │ │ - addeq r4, fp, r0, lsl #23 │ │ │ │ - addeq r3, fp, ip, ror r5 │ │ │ │ - addeq r4, fp, r8, lsl fp │ │ │ │ - addeq r3, fp, r8, asr #11 │ │ │ │ - addeq r4, fp, ip, lsl #24 │ │ │ │ - strdeq r4, [fp], r4 @ │ │ │ │ - umulleq r3, fp, r0, r5 │ │ │ │ - addeq r4, fp, ip, lsr fp │ │ │ │ - addeq r3, fp, ip, ror #10 │ │ │ │ - addeq r4, fp, r4, asr #21 │ │ │ │ - addeq r3, fp, r8, asr #10 │ │ │ │ + addeq r4, fp, r0, asr #30 │ │ │ │ + addseq r6, r8, r0, lsl #2 │ │ │ │ + addeq r4, fp, r8, lsr pc │ │ │ │ + addeq r3, fp, r4, lsl r8 │ │ │ │ + addeq r4, fp, r0, ror #27 │ │ │ │ + addeq r3, fp, r4, lsl #15 │ │ │ │ + addeq r4, fp, ip, ror #25 │ │ │ │ + addeq r3, fp, ip, asr #13 │ │ │ │ + addeq r4, fp, r8, lsr #24 │ │ │ │ + addeq r3, fp, ip, lsr r6 │ │ │ │ + addeq r4, fp, r0, lsr #23 │ │ │ │ + umulleq r3, fp, ip, r5 │ │ │ │ + addeq r4, fp, r8, lsr fp │ │ │ │ + addeq r3, fp, r8, ror #11 │ │ │ │ + addeq r4, fp, ip, lsr #24 │ │ │ │ addeq r4, fp, r4, lsl fp │ │ │ │ - addeq r3, fp, r4, lsr #10 │ │ │ │ - addseq r5, r8, r0, ror #26 │ │ │ │ - strdeq r3, [fp], r8 │ │ │ │ - umulleq r4, fp, r8, fp │ │ │ │ - addeq r4, fp, r4, ror #20 │ │ │ │ - ldrdeq r3, [fp], r0 │ │ │ │ - addeq r4, fp, ip, asr sl │ │ │ │ - addeq r3, fp, ip, lsr #9 │ │ │ │ + @ instruction: 0x008b35b0 │ │ │ │ + addeq r4, fp, ip, asr fp │ │ │ │ + addeq r3, fp, ip, lsl #11 │ │ │ │ + addeq r4, fp, r4, ror #21 │ │ │ │ + addeq r3, fp, r8, ror #10 │ │ │ │ + addeq r4, fp, r4, lsr fp │ │ │ │ + addeq r3, fp, r4, asr #10 │ │ │ │ + addseq r5, r8, r0, lsl #27 │ │ │ │ + addeq r3, fp, r8, lsl r5 │ │ │ │ + @ instruction: 0x008b4bb8 │ │ │ │ + addeq r4, fp, r4, lsl #21 │ │ │ │ + strdeq r3, [fp], r0 │ │ │ │ + addeq r4, fp, ip, ror sl │ │ │ │ + addeq r3, fp, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -142222,15 +142222,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 3086e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3086dc │ │ │ │ pop {r4, lr} │ │ │ │ - b b63984 │ │ │ │ + b b639a4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ef50 │ │ │ │ bl 27ec74 │ │ │ │ b 3086cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -142328,18 +142328,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 308758 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011006f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr #13 │ │ │ │ - addeq r4, fp, r0, ror #17 │ │ │ │ - ldrdeq r4, [fp], r0 │ │ │ │ - @ instruction: 0x008b48bc │ │ │ │ - addeq r4, fp, ip, lsr #17 │ │ │ │ + addeq r4, fp, r0, lsl #18 │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ + ldrdeq r4, [fp], ip │ │ │ │ + addeq r4, fp, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 308a28 │ │ │ │ ldr r3, [pc, #380] @ 308a2c │ │ │ │ @@ -142437,18 +142437,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3088d8 │ │ │ │ b 308908 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011004f4 │ │ │ │ - addeq r4, fp, r8, asr #14 │ │ │ │ - addeq r4, fp, r8, lsl r7 │ │ │ │ - addeq r4, fp, r8, ror #13 │ │ │ │ - addeq r4, fp, r8, lsl #13 │ │ │ │ + addeq r4, fp, r8, ror #14 │ │ │ │ + addeq r4, fp, r8, lsr r7 │ │ │ │ + addeq r4, fp, r8, lsl #14 │ │ │ │ + addeq r4, fp, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -142533,25 +142533,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 308f6c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ ldr r1, [pc, #944] @ 308f70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ ldr r1, [pc, #928] @ 308f74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 308ea4 │ │ │ │ ldr r1, [pc, #900] @ 308f78 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ @@ -142589,32 +142589,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 308d94 │ │ │ │ ldr r1, [pc, #764] @ 308f84 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ ldr r7, [pc, #744] @ 308f88 │ │ │ │ ldr r1, [pc, #744] @ 308f8c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7783c │ │ │ │ + bl b7785c │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #684] @ 308f90 │ │ │ │ ldr r3, [pc, #632] @ 308f60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142656,33 +142656,33 @@ │ │ │ │ bne 308c18 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 308c50 │ │ │ │ ldr r1, [pc, #516] @ 308fa0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774b0 │ │ │ │ + bl b774d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 308e38 │ │ │ │ ldr r1, [pc, #496] @ 308fa4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b774b0 │ │ │ │ + bl b774d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 308cc4 │ │ │ │ ldr ip, [pc, #476] @ 308fa8 │ │ │ │ ldr r3, [pc, #476] @ 308fac │ │ │ │ ldr r1, [pc, #476] @ 308fb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mvn r6, #0 │ │ │ │ b 308cd0 │ │ │ │ ldr r1, [pc, #440] @ 308fb4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -142703,125 +142703,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 308fc4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 308fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 308dec │ │ │ │ ldr r1, [pc, #352] @ 308fcc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73368 │ │ │ │ + bl b73388 │ │ │ │ b 308dec │ │ │ │ ldr ip, [pc, #336] @ 308fd0 │ │ │ │ ldr r3, [pc, #336] @ 308fd4 │ │ │ │ ldr r1, [pc, #336] @ 308fd8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 308fdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 308dec │ │ │ │ ldr r0, [pc, #308] @ 308fe0 │ │ │ │ ldr r3, [pc, #308] @ 308fe4 │ │ │ │ ldr r1, [pc, #308] @ 308fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [pc, #280] @ 308fec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ b 308dec │ │ │ │ ldr r1, [pc, #264] @ 308ff0 │ │ │ │ ldr r3, [pc, #264] @ 308ff4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 308ff8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 308ffc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [pc, #240] @ 309000 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ b 308dec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 309004 │ │ │ │ ldr r3, [pc, #220] @ 309008 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 30900c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 309010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [pc, #196] @ 309014 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ b 308dec │ │ │ │ tsteq r0, r4, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror r2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r4, fp, r4, lsr r5 │ │ │ │ - @ instruction: 0x009443b8 │ │ │ │ - addeq r4, fp, ip, lsl r5 │ │ │ │ - addseq r4, r4, r4, lsl #3 │ │ │ │ - addeq r4, fp, r8, lsr #11 │ │ │ │ - umulleq r4, fp, r8, r5 │ │ │ │ - addeq r4, fp, ip, asr #11 │ │ │ │ + addeq r4, fp, r4, asr r5 │ │ │ │ + @ instruction: 0x009443d8 │ │ │ │ + addeq r4, fp, ip, lsr r5 │ │ │ │ + addseq r4, r4, r4, lsr #3 │ │ │ │ + addeq r4, fp, r8, asr #11 │ │ │ │ + @ instruction: 0x008b45b8 │ │ │ │ + addeq r4, fp, ip, ror #11 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x008b45bc │ │ │ │ + ldrdeq r4, [fp], ip │ │ │ │ tsteq r0, r0, lsr #2 │ │ │ │ - addeq r4, fp, r4, asr r4 │ │ │ │ - addeq r4, fp, r4, asr #8 │ │ │ │ - addeq r2, ip, r0, asr r8 │ │ │ │ - @ instruction: 0x008b44bc │ │ │ │ - addeq r4, fp, ip, lsr #9 │ │ │ │ - addeq r4, fp, r8, asr #9 │ │ │ │ - adceq r2, r3, ip, asr r2 │ │ │ │ - addeq r4, fp, r0, lsr #6 │ │ │ │ + addeq r4, fp, r4, ror r4 │ │ │ │ + addeq r4, fp, r4, ror #8 │ │ │ │ + addeq r2, ip, r0, ror r8 │ │ │ │ ldrdeq r4, [fp], ip │ │ │ │ - addeq r4, fp, r8, ror r3 │ │ │ │ - addeq r4, fp, r4, lsr #8 │ │ │ │ - adceq r2, r3, r4, ror #3 │ │ │ │ - addeq r4, fp, r8, lsr #5 │ │ │ │ + addeq r4, fp, ip, asr #9 │ │ │ │ + addeq r4, fp, r8, ror #9 │ │ │ │ + adceq r2, r3, ip, ror r2 │ │ │ │ + addeq r4, fp, r0, asr #6 │ │ │ │ + strdeq r4, [fp], ip │ │ │ │ + umulleq r4, fp, r8, r3 │ │ │ │ + addeq r4, fp, r4, asr #8 │ │ │ │ + adceq r2, r3, r4, lsl #4 │ │ │ │ + addeq r4, fp, r8, asr #5 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r4, fp, r8, asr #7 │ │ │ │ - addseq r2, r4, r8, lsr #15 │ │ │ │ - adceq r2, r3, r4, lsr #3 │ │ │ │ - addeq r4, fp, r8, ror #4 │ │ │ │ + addeq r4, fp, r8, ror #7 │ │ │ │ + addseq r2, r4, r8, asr #15 │ │ │ │ + adceq r2, r3, r4, asr #3 │ │ │ │ + addeq r4, fp, r8, lsl #5 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - addeq r4, fp, ip, asr r2 │ │ │ │ - adceq r2, r3, r8, ror r1 │ │ │ │ - addeq r4, fp, r8, lsr r2 │ │ │ │ + addeq r4, fp, ip, ror r2 │ │ │ │ + umlaleq r2, r3, r8, r1 │ │ │ │ addeq r4, fp, r8, asr r2 │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - adceq r2, r3, r4, lsr r1 │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r4, [fp], r0 │ │ │ │ addeq r4, fp, r8, ror r2 │ │ │ │ - strdeq r2, [r3], r4 @ │ │ │ │ - @ instruction: 0x008b41b8 │ │ │ │ + addeq r4, fp, r8, lsl r3 │ │ │ │ + adceq r2, r3, r4, asr r1 │ │ │ │ + addeq r4, fp, r8, lsl r2 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + addeq r4, fp, r0, lsl r3 │ │ │ │ + umulleq r4, fp, r8, r2 │ │ │ │ + adceq r2, r3, r4, lsl r1 │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - ldrdeq r4, [fp], ip │ │ │ │ + strdeq r4, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 30923c │ │ │ │ ldr r3, [pc, #524] @ 309240 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142926,15 +142926,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 309278 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ mvn r0, #0 │ │ │ │ b 309104 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 30927c │ │ │ │ ldr r3, [pc, #132] @ 309280 │ │ │ │ @@ -142946,15 +142946,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27d900 │ │ │ │ b 3091dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [pc, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq pc, r4, sp, pc @ │ │ │ │ @@ -142963,21 +142963,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r5, r0, r0, asr #32 │ │ │ │ strdeq pc, [pc, -r8] │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r8, asr sp │ │ │ │ andeq r2, r0, ip, lsl r5 │ │ │ │ - addeq r4, fp, ip, lsr r1 │ │ │ │ - adceq r1, r3, r8, ror lr │ │ │ │ - addeq r3, fp, r4, lsr pc │ │ │ │ + addeq r4, fp, ip, asr r1 │ │ │ │ + umlaleq r1, r3, r8, lr │ │ │ │ + addeq r3, fp, r4, asr pc │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - addeq r4, fp, r0, lsl #2 │ │ │ │ - adceq r1, r3, r4, lsr #28 │ │ │ │ - addeq r3, fp, r4, ror #29 │ │ │ │ + addeq r4, fp, r0, lsr #2 │ │ │ │ + adceq r1, r3, r4, asr #28 │ │ │ │ + addeq r3, fp, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -143131,27 +143131,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30953c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addeq r4, fp, r4, rrx │ │ │ │ - addeq r4, fp, r4, lsr r0 │ │ │ │ - addseq sl, r5, r4, asr r5 │ │ │ │ - addseq r4, r9, r0, lsr sl │ │ │ │ - @ instruction: 0x0095c2b4 │ │ │ │ - addeq r3, fp, r8, lsr #29 │ │ │ │ - adceq r1, r3, r0, ror #22 │ │ │ │ + addeq r4, fp, r4, lsl #1 │ │ │ │ + addeq r4, fp, r4, asr r0 │ │ │ │ + addseq sl, r5, r4, ror r5 │ │ │ │ + addseq r4, r9, r0, asr sl │ │ │ │ + @ instruction: 0x0095c2d4 │ │ │ │ + addeq r3, fp, r8, asr #29 │ │ │ │ + adceq r1, r3, r0, lsl #23 │ │ │ │ + addeq r3, fp, r0, asr #24 │ │ │ │ + addeq r3, fp, ip, lsl #29 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + adceq r1, r3, ip, asr fp │ │ │ │ addeq r3, fp, r0, lsr #24 │ │ │ │ addeq r3, fp, ip, ror #28 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - adceq r1, r3, ip, lsr fp │ │ │ │ - addeq r3, fp, r0, lsl #24 │ │ │ │ - addeq r3, fp, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 3095f4 │ │ │ │ ldr r9, [pc, #156] @ 3095f8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -143189,16 +143189,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq r3, fp, r4, asr #27 │ │ │ │ - ldrdeq r3, [fp], r4 │ │ │ │ + addeq r3, fp, r4, ror #27 │ │ │ │ + strdeq r3, [fp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -143265,16 +143265,16 @@ │ │ │ │ bl 27d900 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 309628 │ │ │ │ b 3096ac │ │ │ │ - addeq r3, fp, ip, ror #25 │ │ │ │ - addeq r3, fp, r0, lsr ip │ │ │ │ + addeq r3, fp, ip, lsl #26 │ │ │ │ + addeq r3, fp, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 3098a8 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -143354,29 +143354,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 308610 │ │ │ │ b 309790 │ │ │ │ ldr r1, [pc, #64] @ 3098c0 │ │ │ │ ldr r0, [pc, #64] @ 3098c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749f4 │ │ │ │ + bl b74a14 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d900 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 309790 │ │ │ │ bl 27f814 │ │ │ │ @ instruction: 0x010ff6b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ tstpeq pc, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ - addeq r3, fp, r4, ror #21 │ │ │ │ + addeq r3, fp, r4, lsl #22 │ │ │ │ @ instruction: 0x011ec1f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -143659,38 +143659,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 309dac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tstpeq pc, r8, lsl r5 @ p-variant is OBSOLETE @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, lr, ip, lsl #17 │ │ │ │ - addeq r3, fp, r4, ror #19 │ │ │ │ - addeq r3, fp, ip, asr sl │ │ │ │ + addeq r1, lr, ip, lsr #17 │ │ │ │ + addeq r3, fp, r4, lsl #20 │ │ │ │ + addeq r3, fp, ip, ror sl │ │ │ │ + addeq r3, fp, r4, lsl #21 │ │ │ │ addeq r3, fp, r4, ror #20 │ │ │ │ - addeq r3, fp, r4, asr #20 │ │ │ │ - addeq r3, fp, r8, lsl sl │ │ │ │ - addseq r9, lr, r4, asr #25 │ │ │ │ + addeq r3, fp, r8, lsr sl │ │ │ │ + addseq r9, lr, r4, ror #25 │ │ │ │ + addeq r3, fp, ip, lsl #18 │ │ │ │ + strdeq r3, [fp], ip │ │ │ │ addeq r3, fp, ip, ror #17 │ │ │ │ ldrdeq r3, [fp], ip │ │ │ │ - addeq r3, fp, ip, asr #17 │ │ │ │ - @ instruction: 0x008b38bc │ │ │ │ tstpeq pc, ip, asr #4 @ p-variant is OBSOLETE │ │ │ │ - addseq r9, lr, r8, lsr #22 │ │ │ │ - strdeq r3, [fp], r8 │ │ │ │ - addeq r3, fp, ip, asr #13 │ │ │ │ - addeq r3, fp, r0, lsr #13 │ │ │ │ - addeq r1, lr, r8, lsr r5 │ │ │ │ - umullseq r9, lr, r4, sl │ │ │ │ - adceq r1, r3, r8, lsr #6 │ │ │ │ - addeq r3, fp, ip, ror #7 │ │ │ │ - strdeq r3, [fp], r8 │ │ │ │ - adceq r1, r3, r4, lsl #6 │ │ │ │ - addeq r3, fp, r4, asr #7 │ │ │ │ - addeq r3, fp, r0, ror #13 │ │ │ │ + addseq r9, lr, r8, asr #22 │ │ │ │ + addeq r3, fp, r8, lsl r7 │ │ │ │ + addeq r3, fp, ip, ror #13 │ │ │ │ + addeq r3, fp, r0, asr #13 │ │ │ │ + addeq r1, lr, r8, asr r5 │ │ │ │ + @ instruction: 0x009e9ab4 │ │ │ │ + adceq r1, r3, r8, asr #6 │ │ │ │ + addeq r3, fp, ip, lsl #8 │ │ │ │ + addeq r3, fp, r8, lsl r7 │ │ │ │ + adceq r1, r3, r4, lsr #6 │ │ │ │ + addeq r3, fp, r4, ror #7 │ │ │ │ + addeq r3, fp, r0, lsl #14 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 309f20 │ │ │ │ @@ -143780,15 +143780,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 309e44 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq pc, r8, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ @ instruction: 0x010fefb4 │ │ │ │ - umulleq r3, fp, r4, r5 │ │ │ │ + @ instruction: 0x008b35b4 │ │ │ │ │ │ │ │ 00309f34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -143867,15 +143867,15 @@ │ │ │ │ beq 30a0f4 │ │ │ │ mov r5, r8 │ │ │ │ b 309fac │ │ │ │ ldr r1, [pc, #360] @ 30a1e4 │ │ │ │ ldr r0, [pc, #360] @ 30a1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749f4 │ │ │ │ + bl b74a14 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d900 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -143955,23 +143955,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bl 27f814 │ │ │ │ @ instruction: 0x010feeb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, fp, r8, ror #5 │ │ │ │ + addeq r3, fp, r8, lsl #6 │ │ │ │ @ instruction: 0x011eb9f4 │ │ │ │ tsteq pc, r8, asr #26 │ │ │ │ - umlaleq r0, r3, r4, lr │ │ │ │ - addeq r2, fp, r8, asr pc │ │ │ │ - addeq r3, fp, r8, ror #5 │ │ │ │ - adceq r0, r3, r0, ror lr │ │ │ │ - addeq r2, fp, r4, lsr pc │ │ │ │ - @ instruction: 0x008b32b0 │ │ │ │ + @ instruction: 0x00a30eb4 │ │ │ │ + addeq r2, fp, r8, ror pc │ │ │ │ + addeq r3, fp, r8, lsl #6 │ │ │ │ + umlaleq r0, r3, r0, lr │ │ │ │ + addeq r2, fp, r4, asr pc │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -144147,16 +144147,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r2, [fp], r8 │ │ │ │ - addeq r2, fp, r8, asr #29 │ │ │ │ + addeq r2, fp, r8, lsl pc │ │ │ │ + addeq r2, fp, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -144315,18 +144315,18 @@ │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d900 │ │ │ │ str r5, [r4] │ │ │ │ b 30a578 │ │ │ │ + addeq r2, fp, r4, lsl lr │ │ │ │ + addeq r2, fp, ip, lsl #28 │ │ │ │ strdeq r2, [fp], r4 │ │ │ │ - addeq r2, fp, ip, ror #27 │ │ │ │ - ldrdeq r2, [fp], r4 │ │ │ │ - addeq r2, fp, r8, lsl #25 │ │ │ │ + addeq r2, fp, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 30a8b8 │ │ │ │ ldr r3, [pc, #264] @ 30a8bc │ │ │ │ @@ -144522,16 +144522,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f604 │ │ │ │ str r8, [r4] │ │ │ │ b 30a998 │ │ │ │ bl 3098c8 │ │ │ │ mov r5, r0 │ │ │ │ b 30aa28 │ │ │ │ - addeq r2, fp, r0, lsr #20 │ │ │ │ - addeq r2, fp, ip, ror #19 │ │ │ │ + addeq r2, fp, r0, asr #20 │ │ │ │ + addeq r2, fp, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 30aec4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -144757,15 +144757,15 @@ │ │ │ │ beq 30ac64 │ │ │ │ b 30adec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 30aed8 │ │ │ │ ldr r0, [pc, #116] @ 30aedc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749f4 │ │ │ │ + bl b74a14 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d900 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144781,20 +144781,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 30aee0 │ │ │ │ ldr r0, [pc, #40] @ 30aee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30ae6c │ │ │ │ tsteq pc, ip, lsl r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r2, [fp], r4 │ │ │ │ + addeq r2, fp, r4, lsl r8 │ │ │ │ @ instruction: 0x010fe2b4 │ │ │ │ - umulleq r2, fp, ip, r7 │ │ │ │ - addeq r2, fp, r0, lsl #10 │ │ │ │ + @ instruction: 0x008b27bc │ │ │ │ + addeq r2, fp, r0, lsr #10 │ │ │ │ tsteq lr, ip, lsl #24 │ │ │ │ - addeq r2, fp, ip, lsr #9 │ │ │ │ + addeq r2, fp, ip, asr #9 │ │ │ │ @ instruction: 0x011eabb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144984,18 +144984,18 @@ │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d900 │ │ │ │ str r5, [r4] │ │ │ │ b 30afd4 │ │ │ │ - addeq r2, fp, r4, ror #6 │ │ │ │ - addeq r2, fp, r0, lsr #6 │ │ │ │ - addeq r2, fp, ip, asr r2 │ │ │ │ - addeq r2, fp, r4, lsl r2 │ │ │ │ + addeq r2, fp, r4, lsl #7 │ │ │ │ + addeq r2, fp, r0, asr #6 │ │ │ │ + addeq r2, fp, ip, ror r2 │ │ │ │ + addeq r2, fp, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 30b558 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -145182,15 +145182,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 30b45c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 30b570 │ │ │ │ ldr r0, [pc, #104] @ 30b574 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749f4 │ │ │ │ + bl b74a14 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d900 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145202,19 +145202,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 30b324 │ │ │ │ bl 27f814 │ │ │ │ ldrdeq sp, [pc, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r2, [fp], r8 │ │ │ │ + ldrdeq r2, [fp], r8 │ │ │ │ tsteq pc, r8, ror fp @ │ │ │ │ - addeq r2, fp, r0, rrx │ │ │ │ + addeq r2, fp, r0, lsl #1 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - addeq r1, fp, ip, asr lr │ │ │ │ + addeq r1, fp, ip, ror lr │ │ │ │ tsteq lr, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 30b6bc │ │ │ │ @@ -145467,16 +145467,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f604 │ │ │ │ str r8, [r4] │ │ │ │ b 30b850 │ │ │ │ bl 3098c8 │ │ │ │ mov r5, r0 │ │ │ │ b 30b8e8 │ │ │ │ - addeq r1, fp, r8, ror #22 │ │ │ │ - addeq r1, fp, r4, lsr fp │ │ │ │ + addeq r1, fp, r8, lsl #23 │ │ │ │ + addeq r1, fp, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -145931,47 +145931,47 @@ │ │ │ │ b 30bf20 │ │ │ │ mov r6, r0 │ │ │ │ b 30bdb4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, ip, r0, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ - addeq r1, fp, r4, lsl #5 │ │ │ │ - addeq r1, fp, ip, asr r2 │ │ │ │ - addeq r1, fp, r0, asr #4 │ │ │ │ - addeq r1, fp, r8, lsr #4 │ │ │ │ - addeq pc, sp, r8, asr #5 │ │ │ │ - addeq r1, fp, r0, lsr #8 │ │ │ │ - addeq r1, fp, r0, lsr #9 │ │ │ │ + addeq r1, fp, r4, lsr #5 │ │ │ │ + addeq r1, fp, ip, ror r2 │ │ │ │ + addeq r1, fp, r0, ror #4 │ │ │ │ + addeq r1, fp, r8, asr #4 │ │ │ │ + addeq pc, sp, r8, ror #5 │ │ │ │ + addeq r1, fp, r0, asr #8 │ │ │ │ + addeq r1, fp, r0, asr #9 │ │ │ │ + addeq r1, fp, r8, asr #9 │ │ │ │ addeq r1, fp, r8, lsr #9 │ │ │ │ addeq r1, fp, r8, lsl #9 │ │ │ │ - addeq r1, fp, r8, ror #8 │ │ │ │ - addeq r1, fp, r4, asr #5 │ │ │ │ - addeq pc, sp, ip, asr r1 @ │ │ │ │ + addeq r1, fp, r4, ror #5 │ │ │ │ + addeq pc, sp, ip, ror r1 @ │ │ │ │ │ │ │ │ 0030c0f4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 309f34 │ │ │ │ ldr r2, [pc, #4] @ 30c10c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e334 │ │ │ │ - umulleq r1, fp, r8, r3 │ │ │ │ + @ instruction: 0x008b13b8 │ │ │ │ ldr r2, [pc, #4] @ 30c11c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e334 │ │ │ │ - addeq r1, fp, ip, lsr #7 │ │ │ │ + addeq r1, fp, ip, asr #7 │ │ │ │ ldr r2, [pc, #4] @ 30c12c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e270 │ │ │ │ - addeq r1, fp, r8, ror r3 │ │ │ │ + umulleq r1, fp, r8, r3 │ │ │ │ ldr r2, [pc, #4] @ 30c13c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e270 │ │ │ │ - addeq r1, fp, ip, lsl #7 │ │ │ │ + addeq r1, fp, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c19c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e400 │ │ │ │ @@ -145987,15 +145987,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, ip, ror #6 │ │ │ │ + addeq r1, fp, ip, lsl #7 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c1f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146025,15 +146025,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r0, lsl #6 │ │ │ │ + addeq r1, fp, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c294 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e400 │ │ │ │ @@ -146049,15 +146049,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r0, asr r2 │ │ │ │ + addeq r1, fp, r0, ror r2 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c2e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146087,15 +146087,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r4, ror #3 │ │ │ │ + addeq r1, fp, r4, lsl #4 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146165,28 +146165,28 @@ │ │ │ │ tsteq lr, ip, ror r6 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 30c468 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba74 │ │ │ │ - addeq r7, sl, r8, lsl #25 │ │ │ │ + b b6ba94 │ │ │ │ + addeq r7, sl, r8, lsr #25 │ │ │ │ ldr r3, [pc, #28] @ 30c490 │ │ │ │ ldr r2, [pc, #28] @ 30c494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 30c498 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x010fc990 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r7, sl, r0, ror #24 │ │ │ │ + addeq r7, sl, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -146244,18 +146244,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -146620,51 +146620,51 @@ │ │ │ │ beq 30cc40 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cce4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 30cc6c │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cbac │ │ │ │ ldr r3, [pc, #384] @ 30cd20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 30cbd0 │ │ │ │ b 30cbe4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cbe4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cbc0 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cd10 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 30cc24 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r4, [r5] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 30ccf0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30cc7c │ │ │ │ @@ -146717,15 +146717,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 30cb78 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 30cd2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 30cc24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27f854 │ │ │ │ smlatteq pc, r0, r2, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq pc, r8, r2, ip @ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ @@ -146848,41 +146848,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r9, [pc, #408] @ 30d0b4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cf44 │ │ │ │ ldr r3, [pc, #384] @ 30d0b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cf78 │ │ │ │ mov r3, #0 │ │ │ │ b 30cf68 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cf78 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 30cf58 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 30d0b0 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -146918,27 +146918,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str sl, [fp] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 30cf9c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 30d0bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 30cf9c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -146956,17 +146956,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27f854 │ │ │ │ smlatteq pc, ip, lr, fp │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - adceq lr, r2, r0, lsr r0 │ │ │ │ - umulleq r0, fp, ip, r4 │ │ │ │ - addeq r0, fp, r4, lsl #9 │ │ │ │ + adceq lr, r2, r0, asr r0 │ │ │ │ + @ instruction: 0x008b04bc │ │ │ │ + addeq r0, fp, r4, lsr #9 │ │ │ │ │ │ │ │ 0030d0cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -147059,18 +147059,18 @@ │ │ │ │ b 30d20c │ │ │ │ mvn r5, #10 │ │ │ │ b 30d20c │ │ │ │ @ instruction: 0x011e8990 │ │ │ │ tsteq pc, r4, lsl sp @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ tsteq lr, r8, lsr r9 │ │ │ │ - addeq r6, sl, r0, lsr #31 │ │ │ │ + addeq r6, sl, r0, asr #31 │ │ │ │ tsteq lr, r4, ror #17 │ │ │ │ - @ instruction: 0x008b03b8 │ │ │ │ - addseq r8, r5, ip, lsl #10 │ │ │ │ + ldrdeq r0, [fp], r8 │ │ │ │ + addseq r8, r5, ip, lsr #10 │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ @ instruction: 0x0110c7b8 │ │ │ │ │ │ │ │ 0030d26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147139,18 +147139,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 30d410 │ │ │ │ @@ -147170,15 +147170,15 @@ │ │ │ │ b 30d3c4 │ │ │ │ mvn r4, #10 │ │ │ │ b 30d3c4 │ │ │ │ @ instruction: 0x011e87f0 │ │ │ │ tsteq pc, r4, ror fp @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x011e879c │ │ │ │ - addeq r6, sl, r4, lsl #28 │ │ │ │ + addeq r6, sl, r4, lsr #28 │ │ │ │ tsteq lr, r0, lsl r7 │ │ │ │ tsteq lr, r0, asr #13 │ │ │ │ tsteq r0, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -147194,15 +147194,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 30d744 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 30c54c │ │ │ │ @@ -147377,50 +147377,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrdeq fp, [pc, -r0] │ │ │ │ tsteq lr, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0110c59c │ │ │ │ - addeq r0, fp, r4, lsl #2 │ │ │ │ - addseq r8, r5, r0, ror #4 │ │ │ │ + addeq r0, fp, r4, lsr #2 │ │ │ │ + addseq r8, r5, r0, lsl #5 │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addeq r0, fp, r4, lsr #1 │ │ │ │ - addeq r0, fp, r4, asr r0 │ │ │ │ + addeq r0, fp, r4, asr #1 │ │ │ │ + addeq r0, fp, r4, ror r0 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - @ instruction: 0x008cdeb4 │ │ │ │ + ldrdeq sp, [ip], r4 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - addeq r0, fp, ip │ │ │ │ - strdeq pc, [sl], r4 │ │ │ │ - addeq pc, sl, r0, ror #31 │ │ │ │ + addeq r0, fp, ip, lsr #32 │ │ │ │ + addeq r0, fp, r4, lsl r0 │ │ │ │ + addeq r0, fp, r0 │ │ │ │ smlatteq pc, r8, r7, fp │ │ │ │ - adceq sp, r2, r8, asr sl │ │ │ │ - addeq pc, sl, ip, lsr #29 │ │ │ │ - addeq pc, sl, r8, ror #24 │ │ │ │ + adceq sp, r2, r8, ror sl │ │ │ │ + addeq pc, sl, ip, asr #29 │ │ │ │ + addeq pc, sl, r8, lsl #25 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - adceq sp, r2, r4, lsr sl │ │ │ │ - addeq pc, sl, r8, lsl #29 │ │ │ │ - addeq pc, sl, r4, asr #24 │ │ │ │ + adceq sp, r2, r4, asr sl │ │ │ │ + addeq pc, sl, r8, lsr #29 │ │ │ │ + addeq pc, sl, r4, ror #24 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - adceq sp, r2, r0, lsl sl │ │ │ │ - addeq pc, sl, r4, ror #28 │ │ │ │ - addeq pc, sl, r0, lsr #24 │ │ │ │ + adceq sp, r2, r0, lsr sl │ │ │ │ + addeq pc, sl, r4, lsl #29 │ │ │ │ + addeq pc, sl, r0, asr #24 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq sp, r2, ip, ror #19 │ │ │ │ - addeq pc, sl, r0, asr #28 │ │ │ │ - strdeq pc, [sl], ip │ │ │ │ + adceq sp, r2, ip, lsl #20 │ │ │ │ + addeq pc, sl, r0, ror #28 │ │ │ │ + addeq pc, sl, ip, lsl ip @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - adceq sp, r2, r8, asr #19 │ │ │ │ - addeq pc, sl, ip, lsl lr @ │ │ │ │ - ldrdeq pc, [sl], r8 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - adceq sp, r2, r4, lsr #19 │ │ │ │ + adceq sp, r2, r8, ror #19 │ │ │ │ + addeq pc, sl, ip, lsr lr @ │ │ │ │ strdeq pc, [sl], r8 │ │ │ │ - @ instruction: 0x008afbb4 │ │ │ │ + andeq r0, r0, r6, asr #4 │ │ │ │ + adceq sp, r2, r4, asr #19 │ │ │ │ + addeq pc, sl, r8, lsl lr @ │ │ │ │ + ldrdeq pc, [sl], r4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0030d7d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147602,51 +147602,51 @@ │ │ │ │ bne 30d91c │ │ │ │ ldr ip, [pc, #156] @ 30db4c │ │ │ │ add ip, pc, ip │ │ │ │ b 30d924 │ │ │ │ ldr r0, [pc, #148] @ 30db50 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30d80c │ │ │ │ + addeq pc, sl, ip, asr #27 │ │ │ │ + ldrdeq pc, [sl], r0 │ │ │ │ + addeq pc, sl, r8, asr #27 │ │ │ │ + addeq pc, sl, r0, asr #27 │ │ │ │ + @ instruction: 0x008afdb8 │ │ │ │ addeq pc, sl, ip, lsr #27 │ │ │ │ - @ instruction: 0x008afdb0 │ │ │ │ - addeq pc, sl, r8, lsr #27 │ │ │ │ addeq pc, sl, r0, lsr #27 │ │ │ │ umulleq pc, sl, r8, sp @ │ │ │ │ addeq pc, sl, ip, lsl #27 │ │ │ │ + addeq pc, sl, r4, lsl #27 │ │ │ │ addeq pc, sl, r0, lsl #27 │ │ │ │ + addeq pc, sl, ip, ror sp @ │ │ │ │ addeq pc, sl, r8, ror sp @ │ │ │ │ - addeq pc, sl, ip, ror #26 │ │ │ │ - addeq pc, sl, r4, ror #26 │ │ │ │ - addeq pc, sl, r0, ror #26 │ │ │ │ - addeq pc, sl, ip, asr sp @ │ │ │ │ - addeq pc, sl, r8, asr sp @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - addeq pc, sl, r0, asr sp @ │ │ │ │ - addseq r0, r8, ip, lsr #18 │ │ │ │ + addeq pc, sl, r0, ror sp @ │ │ │ │ + addseq r0, r8, ip, asr #18 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - addeq pc, sl, r0, asr #26 │ │ │ │ - addeq pc, sl, ip, lsr sp @ │ │ │ │ - addeq pc, sl, ip, lsr #24 │ │ │ │ + addeq pc, sl, r0, ror #26 │ │ │ │ + addeq pc, sl, ip, asr sp @ │ │ │ │ + addeq pc, sl, ip, asr #24 │ │ │ │ + addseq r0, r8, r4, lsr #17 │ │ │ │ + umullseq r0, r8, r4, r8 │ │ │ │ addseq r0, r8, r4, lsl #17 │ │ │ │ addseq r0, r8, r4, ror r8 │ │ │ │ - addseq r0, r8, r4, ror #16 │ │ │ │ - addseq r0, r8, r4, asr r8 │ │ │ │ - addseq r0, r8, r0, asr #16 │ │ │ │ - addseq r0, r8, ip, lsr #16 │ │ │ │ - addseq r0, r8, r8, lsl r8 │ │ │ │ + addseq r0, r8, r0, ror #16 │ │ │ │ + addseq r0, r8, ip, asr #16 │ │ │ │ + addseq r0, r8, r8, lsr r8 │ │ │ │ + addseq r0, r8, r4, lsr #16 │ │ │ │ + addseq r0, r8, r4, lsl r8 │ │ │ │ addseq r0, r8, r4, lsl #16 │ │ │ │ @ instruction: 0x009807f4 │ │ │ │ addseq r0, r8, r4, ror #15 │ │ │ │ - @ instruction: 0x009807d4 │ │ │ │ - addseq r0, r8, r4, asr #15 │ │ │ │ - @ instruction: 0x009807b0 │ │ │ │ - addeq pc, sl, r0, asr #23 │ │ │ │ - addseq r0, r8, ip, lsl #15 │ │ │ │ - addseq r0, r8, r0, lsl #15 │ │ │ │ - addeq pc, sl, r4, lsl #22 │ │ │ │ + @ instruction: 0x009807d0 │ │ │ │ + addeq pc, sl, r0, ror #23 │ │ │ │ + addseq r0, r8, ip, lsr #15 │ │ │ │ + addseq r0, r8, r0, lsr #15 │ │ │ │ + addeq pc, sl, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -147686,16 +147686,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 30dbe0 │ │ │ │ - addeq pc, sl, ip, ror #21 │ │ │ │ - ldrdeq pc, [sl], r8 │ │ │ │ + addeq pc, sl, ip, lsl #22 │ │ │ │ + strdeq pc, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dc94 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147719,15 +147719,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, sl, ip, lsr #20 │ │ │ │ + addeq pc, sl, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dd14 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147751,15 +147751,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, sl, ip, lsr #19 │ │ │ │ + addeq pc, sl, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 30dd8c │ │ │ │ mov r4, r2 │ │ │ │ @@ -147781,15 +147781,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, sl, r4, lsr r9 @ │ │ │ │ + addeq pc, sl, r4, asr r9 @ │ │ │ │ │ │ │ │ 0030dd90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -148369,15 +148369,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r2, r8, lsr fp │ │ │ │ + adceq ip, r2, r8, asr fp │ │ │ │ tsteq pc, r4, lsl #16 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -148610,17 +148610,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ea10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 30ea14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r2], ip @ │ │ │ │ - addeq lr, sl, r8, lsr #25 │ │ │ │ - @ instruction: 0x008aecb4 │ │ │ │ + adceq ip, r2, ip, lsl r7 │ │ │ │ + addeq lr, sl, r8, asr #25 │ │ │ │ + ldrdeq lr, [sl], r4 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 30eb1c │ │ │ │ @@ -148652,23 +148652,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl b9726c │ │ │ │ + bl b9728c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b97224 │ │ │ │ + bl b97244 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b974a8 │ │ │ │ + bl b974c8 │ │ │ │ ldr r2, [pc, #72] @ 30eb24 │ │ │ │ ldr r3, [pc, #64] @ 30eb20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -148800,17 +148800,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ed08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq ip, r2, r4, lsl #8 │ │ │ │ - @ instruction: 0x008ae9b4 │ │ │ │ - ldrdeq lr, [sl], r0 │ │ │ │ + adceq ip, r2, r4, lsr #8 │ │ │ │ + ldrdeq lr, [sl], r4 │ │ │ │ + strdeq lr, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 30eec4 │ │ │ │ @@ -149098,30 +149098,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 30f1b4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65eb7c │ │ │ │ b 30f0bc │ │ │ │ - addseq r4, r5, ip, lsr #16 │ │ │ │ + addseq r4, r5, ip, asr #16 │ │ │ │ + umulleq lr, sl, r0, r5 │ │ │ │ + addeq lr, sl, r8, ror #10 │ │ │ │ addeq lr, sl, r0, ror r5 │ │ │ │ - addeq lr, sl, r8, asr #10 │ │ │ │ - addeq lr, sl, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb1764 │ │ │ │ + bl bb1784 │ │ │ │ bl 27e458 │ │ │ │ - bl bb1dac │ │ │ │ + bl bb1dcc │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 30f35c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -149238,21 +149238,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 27ea88 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f440 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f458 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -149265,31 +149265,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 30f488 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl b8a350 │ │ │ │ + bl b8a370 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f3ec │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b8a350 │ │ │ │ + bl b8a370 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq fp, r2, r4, asr #25 │ │ │ │ - addeq lr, sl, r0, ror r2 │ │ │ │ - addeq lr, sl, ip, ror r2 │ │ │ │ + adceq fp, r2, r4, ror #25 │ │ │ │ + umulleq lr, sl, r0, r2 │ │ │ │ + umulleq lr, sl, ip, r2 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 30f560 │ │ │ │ @@ -149314,15 +149314,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30f518 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30f518 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 30f568 │ │ │ │ ldr r3, [pc, #64] @ 30f564 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -149373,15 +149373,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 30fb18 │ │ │ │ ldr r0, [pc, #1400] @ 30fb60 │ │ │ │ ldr r1, [pc, #1400] @ 30fb64 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d9b4 │ │ │ │ @@ -149431,15 +149431,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl b7e5e8 │ │ │ │ + bl b7e608 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30f9b4 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -149493,15 +149493,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7e5e8 │ │ │ │ + bl b7e608 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 30f81c │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -149541,23 +149541,23 @@ │ │ │ │ bl 30f1b8 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7e5f0 │ │ │ │ + bl b7e610 │ │ │ │ b 30f7e0 │ │ │ │ ldr r3, [pc, #740] @ 30fb88 │ │ │ │ ldr r1, [pc, #740] @ 30fb8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 30fb70 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 30fb74 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -149607,15 +149607,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl b7e5e8 │ │ │ │ + bl b7e608 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fa28 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 30f614 │ │ │ │ mov r0, #16 │ │ │ │ bl 27cba4 │ │ │ │ @@ -149632,15 +149632,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl b7e5f0 │ │ │ │ + bl b7e610 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -149700,50 +149700,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b7e5f0 │ │ │ │ + bl b7e610 │ │ │ │ b 30f9a8 │ │ │ │ ldr r0, [pc, #116] @ 30fb94 │ │ │ │ ldr r1, [pc, #116] @ 30fb98 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl b749f4 │ │ │ │ + bl b74a14 │ │ │ │ mvn r0, #18 │ │ │ │ b 30f660 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 30fb9c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b749f4 │ │ │ │ + bl b74a14 │ │ │ │ mvn r0, #22 │ │ │ │ b 30f660 │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011e64b4 │ │ │ │ - addeq lr, sl, r0, lsr r2 │ │ │ │ + addeq lr, sl, r0, asr r2 │ │ │ │ @ instruction: 0x010f979c │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x011e61f8 │ │ │ │ - addeq sp, sl, ip, asr #28 │ │ │ │ + addeq sp, sl, ip, ror #28 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ tsteq lr, ip, ror pc │ │ │ │ - addeq sp, sl, r0, asr ip │ │ │ │ - addeq sp, sl, r4, ror #23 │ │ │ │ + addeq sp, sl, r0, ror ip │ │ │ │ + addeq sp, sl, r4, lsl #24 │ │ │ │ │ │ │ │ 0030fba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -150045,16 +150045,16 @@ │ │ │ │ b 30fe3c │ │ │ │ mvn r6, #1 │ │ │ │ b 30fe50 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq pc, ip, pc, r8 @ │ │ │ │ - addseq r1, r5, ip, lsl r5 │ │ │ │ - addseq r3, r5, r8, asr #18 │ │ │ │ + addseq r1, r5, ip, lsr r5 │ │ │ │ + addseq r3, r5, r8, ror #18 │ │ │ │ │ │ │ │ 0031004c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -150183,30 +150183,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 310334 │ │ │ │ cmp r2, #2 │ │ │ │ beq 310360 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 3101f0 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 3103ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 3103b0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r5, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 31038c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -150221,15 +150221,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3102ac │ │ │ │ mov r5, r1 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r2, [pc, #188] @ 3103b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150261,24 +150261,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 310248 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ b 310324 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, r4, ip, r8 │ │ │ │ smlabteq pc, r8, ip, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq pc, r4, ror ip @ │ │ │ │ @ instruction: 0x011e58b8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq sp, sl, r0, lsr #13 │ │ │ │ + addeq sp, sl, r0, asr #13 │ │ │ │ tsteq lr, r8, lsr #15 │ │ │ │ │ │ │ │ 003103b8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -150347,17 +150347,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 3104e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - adceq sl, r2, r8, lsr ip │ │ │ │ - addeq sp, sl, r8, ror #8 │ │ │ │ - addeq sp, sl, r0, ror #3 │ │ │ │ + adceq sl, r2, r8, asr ip │ │ │ │ + addeq sp, sl, r8, lsl #9 │ │ │ │ + addeq sp, sl, r0, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 310850 │ │ │ │ ldr r3, [pc, #852] @ 310854 │ │ │ │ @@ -150439,15 +150439,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8a1e0 │ │ │ │ + bl b8a200 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3106a0 │ │ │ │ ldr r2, [pc, #532] @ 31086c │ │ │ │ ldr r3, [pc, #504] @ 310854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -150511,22 +150511,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 310880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 3105fc │ │ │ │ ldr r3, [pc, #240] @ 310884 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3106fc │ │ │ │ @@ -150544,57 +150544,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 310888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 3106fc │ │ │ │ ldr r0, [pc, #116] @ 31088c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 3105fc │ │ │ │ ldr r0, [pc, #88] @ 310890 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 3106fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r8, [pc, -r4] │ │ │ │ - addseq r5, fp, r0, lsl #23 │ │ │ │ - umullseq r6, r4, ip, sl │ │ │ │ + addseq r5, fp, r0, lsr #23 │ │ │ │ + @ instruction: 0x00946abc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, sl, r4, asr #7 │ │ │ │ + addeq sp, sl, r4, ror #7 │ │ │ │ smlatbeq pc, ip, r7, r8 @ │ │ │ │ tsteq pc, ip, asr r7 @ │ │ │ │ andeq r6, r0, r4, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sp, [sl], r8 │ │ │ │ + addeq sp, sl, r8, lsl r2 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - addeq sp, sl, r0, lsr r1 │ │ │ │ - addeq sp, sl, r4, lsl #3 │ │ │ │ - addeq sp, sl, r0, lsr #2 │ │ │ │ + addeq sp, sl, r0, asr r1 │ │ │ │ + addeq sp, sl, r4, lsr #3 │ │ │ │ + addeq sp, sl, r0, asr #2 │ │ │ │ mvn r1, #29 │ │ │ │ b 3104e4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 3104e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -150885,30 +150885,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 310e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310974 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 310de4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -150925,42 +150925,42 @@ │ │ │ │ b 310a68 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 310b70 │ │ │ │ b 310be0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 310db8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 310d90 │ │ │ │ ldr r0, [pc, #76] @ 310e48 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 310974 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, sl, r8, lsr #1 │ │ │ │ + addeq sp, sl, r8, asr #1 │ │ │ │ @ instruction: 0x010f84b4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, asr #6 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r5, r0, r0, ror #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, ip, asr ip │ │ │ │ - addeq ip, sl, ip, lsl ip │ │ │ │ + addeq ip, sl, ip, ror ip │ │ │ │ + addeq ip, sl, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 3111ec │ │ │ │ ldr r3, [pc, #900] @ 3111f0 │ │ │ │ @@ -151110,25 +151110,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 311214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 310ef0 │ │ │ │ ldr r3, [pc, #284] @ 311218 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311020 │ │ │ │ @@ -151153,61 +151153,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 31121c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 311020 │ │ │ │ ldr r0, [pc, #116] @ 311220 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 310ef0 │ │ │ │ ldr r0, [pc, #92] @ 311224 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 311020 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f7f98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, r0, lsr #3 │ │ │ │ + addseq r6, r4, r0, asr #3 │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq pc, r4, lr, r7 @ │ │ │ │ - @ instruction: 0x008acabc │ │ │ │ + ldrdeq ip, [sl], ip @ │ │ │ │ andeq r6, r0, r0, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r0, lsl #19 │ │ │ │ + addeq ip, sl, r0, lsr #19 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq ip, sl, ip, lsl r9 │ │ │ │ - addeq ip, sl, r0, ror #17 │ │ │ │ - addeq ip, sl, r8, lsr r9 │ │ │ │ + addeq ip, sl, ip, lsr r9 │ │ │ │ + addeq ip, sl, r0, lsl #18 │ │ │ │ + addeq ip, sl, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 311438 │ │ │ │ ldr r1, [pc, #504] @ 31143c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151311,46 +151311,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31145c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3112a0 │ │ │ │ ldr r0, [pc, #68] @ 311460 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3112a0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r4, fp, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00945df8 │ │ │ │ + addseq r5, r4, r8, lsl lr │ │ │ │ smlabbeq pc, r8, fp, r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f7abc │ │ │ │ andeq r5, r0, r4, asr #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r8, asr r7 │ │ │ │ - addeq ip, sl, r0, ror r7 │ │ │ │ + addeq ip, sl, r8, ror r7 │ │ │ │ + umulleq ip, sl, r0, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 31162c │ │ │ │ ldr r1, [pc, #432] @ 311630 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151436,46 +151436,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3114e0 │ │ │ │ ldr r0, [pc, #68] @ 311654 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 3114e0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r8, r9, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00945bb4 │ │ │ │ + @ instruction: 0x00945bd4 │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq pc, r8, r8, r7 @ │ │ │ │ andeq r5, r0, r4, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008ac5b8 │ │ │ │ - addeq ip, sl, r8, asr #11 │ │ │ │ + ldrdeq ip, [sl], r8 │ │ │ │ + addeq ip, sl, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 311b6c │ │ │ │ @@ -151542,15 +151542,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 311964 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ mov r0, r8 │ │ │ │ - bl b97958 │ │ │ │ + bl b97978 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3104e4 │ │ │ │ ldr r2, [pc, #1000] @ 311b80 │ │ │ │ ldr r3, [pc, #980] @ 311b70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151568,15 +151568,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 31176c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl b97224 │ │ │ │ + bl b97244 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 31182c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -151586,21 +151586,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 311890 │ │ │ │ mov r0, r7 │ │ │ │ - bl b97994 │ │ │ │ + bl b979b4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b974a8 │ │ │ │ + bl b974c8 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 31af44 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -151608,15 +151608,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 311880 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31184c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl b97958 │ │ │ │ + bl b97978 │ │ │ │ b 311770 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 311b84 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -151650,26 +151650,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 311b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 311884 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -151754,69 +151754,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 311ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311740 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 311ba4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311740 │ │ │ │ mvn r4, #27 │ │ │ │ b 311770 │ │ │ │ ldr r0, [pc, #84] @ 311ba8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 311884 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r8, r7, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sl, r0, ror #10 │ │ │ │ + addeq ip, sl, r0, lsl #11 │ │ │ │ tsteq pc, r0, lsl r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, ror #12 │ │ │ │ - @ instruction: 0x009457b8 │ │ │ │ + @ instruction: 0x009457d8 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r0, lsr r3 │ │ │ │ - addseq r5, r4, ip, lsr #13 │ │ │ │ + addeq ip, sl, r0, asr r3 │ │ │ │ + addseq r5, r4, ip, asr #13 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - strdeq ip, [sl], ip @ │ │ │ │ addeq ip, sl, ip, lsl r1 │ │ │ │ - addeq ip, sl, r0, ror r1 │ │ │ │ + addeq ip, sl, ip, lsr r1 │ │ │ │ + umulleq ip, sl, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 312420 │ │ │ │ ldr r1, [pc, #2140] @ 312424 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151935,15 +151935,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 65e0ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl b97958 │ │ │ │ + bl b97978 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 311c8c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 312200 │ │ │ │ @@ -152036,15 +152036,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312240 │ │ │ │ ldr r1, [pc, #1308] @ 31244c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 27cebc │ │ │ │ cmp r4, #0 │ │ │ │ blt 311c9c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 311c9c │ │ │ │ @@ -152082,15 +152082,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 312054 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ cmp r4, #0 │ │ │ │ blt 312314 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65eb40 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 65eb40 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -152105,18 +152105,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 311e60 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a35c │ │ │ │ + bl b8a37c │ │ │ │ b 311e94 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a878 │ │ │ │ + bl b8a898 │ │ │ │ b 311ff4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -152131,35 +152131,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 30ea18 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl b97224 │ │ │ │ + bl b97244 │ │ │ │ b 3120e8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 31224c │ │ │ │ mov r0, sl │ │ │ │ - bl b97994 │ │ │ │ + bl b979b4 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl b974a8 │ │ │ │ + bl b974c8 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b030 │ │ │ │ @@ -152167,17 +152167,17 @@ │ │ │ │ bge 3120bc │ │ │ │ cmn r4, #4 │ │ │ │ bne 312140 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312108 │ │ │ │ mov r0, sl │ │ │ │ - bl b97958 │ │ │ │ + bl b97978 │ │ │ │ mov r0, fp │ │ │ │ - bl b97958 │ │ │ │ + bl b97978 │ │ │ │ b 311c8c │ │ │ │ ldr r3, [pc, #760] @ 312454 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 311c50 │ │ │ │ ldr r3, [pc, #744] @ 312458 │ │ │ │ @@ -152199,47 +152199,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 312460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311c50 │ │ │ │ ldr r0, [pc, #604] @ 312464 │ │ │ │ ldr r1, [pc, #604] @ 312468 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 311c9c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 311d3c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a878 │ │ │ │ + bl b8a898 │ │ │ │ b 311f3c │ │ │ │ ldr r2, [pc, #536] @ 31246c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 30e734 │ │ │ │ @@ -152271,25 +152271,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 312474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 311c9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 319e6c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -152308,15 +152308,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312410 │ │ │ │ ldr r1, [pc, #264] @ 312478 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 319e6c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65eb40 │ │ │ │ @@ -152335,54 +152335,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 31247c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311c50 │ │ │ │ ldr r0, [pc, #136] @ 312480 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 311c9c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a878 │ │ │ │ + bl b8a898 │ │ │ │ b 31237c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq fp, [sl], ip │ │ │ │ + addeq ip, sl, ip, lsl r0 │ │ │ │ ldrdeq r7, [pc, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, asr #2 │ │ │ │ - addseq r5, r4, r0, lsl r3 │ │ │ │ - umulleq fp, sl, ip, pc @ │ │ │ │ - addseq r4, sl, r8, lsr r0 │ │ │ │ - addeq fp, sl, r4, lsl #31 │ │ │ │ + addseq r5, r4, r0, lsr r3 │ │ │ │ + @ instruction: 0x008abfbc │ │ │ │ + addseq r4, sl, r8, asr r0 │ │ │ │ + addeq fp, sl, r4, lsr #31 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq fp, sl, r4, lsr #29 │ │ │ │ - ldrsheq r5, [r4], r8 │ │ │ │ + addeq fp, sl, r4, asr #29 │ │ │ │ + addseq r5, r4, r8, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sl, ip, lsl #22 │ │ │ │ + addeq fp, sl, ip, lsr #22 │ │ │ │ @ instruction: 0x011e3894 │ │ │ │ - addeq fp, sl, ip, ror #22 │ │ │ │ - addseq r4, r4, r4, lsl #28 │ │ │ │ + addeq fp, sl, ip, lsl #23 │ │ │ │ + addseq r4, r4, r4, lsr #28 │ │ │ │ andeq r3, r0, r0, lsl #10 │ │ │ │ - ldrdeq fp, [sl], ip │ │ │ │ - addeq fp, sl, r4, ror #20 │ │ │ │ - addeq fp, sl, r0, ror #18 │ │ │ │ - addeq fp, sl, r4, lsr #20 │ │ │ │ + strdeq fp, [sl], ip │ │ │ │ + addeq fp, sl, r4, lsl #21 │ │ │ │ + addeq fp, sl, r0, lsl #19 │ │ │ │ + addeq fp, sl, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 312dac │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -152623,15 +152623,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -152639,15 +152639,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 312dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 31258c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -152783,15 +152783,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 312ddc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 31258c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 30e540 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -152872,40 +152872,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 312754 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 312754 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 312720 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31294c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 312918 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 312a60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 312a2c │ │ │ │ ldr r3, [pc, #300] @ 312de8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3127bc │ │ │ │ ldr r3, [pc, #252] @ 312dcc │ │ │ │ @@ -152928,65 +152928,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 312dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3127bc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 312c20 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 312df0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3127bc │ │ │ │ tsteq pc, r8, asr r9 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, sl, r0, lsr r9 │ │ │ │ + addeq fp, sl, r0, asr r9 │ │ │ │ smlatbeq pc, r0, r8, r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, lsr r8 @ │ │ │ │ - addeq fp, sl, r4, asr r7 │ │ │ │ + addeq fp, sl, r4, ror r7 │ │ │ │ andeq r3, r0, ip, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008ab5bc │ │ │ │ - addeq sl, sl, r0, lsr ip │ │ │ │ - addeq fp, sl, r8, asr #7 │ │ │ │ + ldrdeq fp, [sl], ip │ │ │ │ + addeq sl, sl, r0, asr ip │ │ │ │ + addeq fp, sl, r8, ror #7 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - addeq fp, sl, ip, lsl #3 │ │ │ │ - addeq fp, sl, r0, lsr #3 │ │ │ │ + addeq fp, sl, ip, lsr #3 │ │ │ │ + addeq fp, sl, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 313c10 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -153168,30 +153168,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 27f1e4 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #2872] @ 313c2c │ │ │ │ ldr r2, [pc, #2872] @ 313c30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 313318 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -153308,15 +153308,15 @@ │ │ │ │ b 313084 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 312fbc │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -153363,34 +153363,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #2112] @ 313c40 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 313c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 312fd4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 313320 │ │ │ │ cmn r4, #4 │ │ │ │ beq 313630 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -153503,15 +153503,15 @@ │ │ │ │ bne 313508 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313580 │ │ │ │ b 313508 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 31331c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ mvn r4, #3 │ │ │ │ b 31332c │ │ │ │ @@ -153537,15 +153537,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #1424] @ 313c48 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -153553,15 +153553,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 313c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 313084 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ @@ -153695,25 +153695,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 313c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 31384c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 30f364 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 3139c0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -153799,28 +153799,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 313c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 313084 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 31383c │ │ │ │ ldr r0, [pc, #336] @ 313c6c │ │ │ │ @@ -153829,96 +153829,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 313c70 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 312fd4 │ │ │ │ ldr r0, [pc, #296] @ 313c74 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 313c78 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov fp, r4 │ │ │ │ b 3136f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31374c │ │ │ │ b 313320 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 3137b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 31377c │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 313454 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 313c7c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 31384c │ │ │ │ ldr r0, [pc, #144] @ 313c80 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 313084 │ │ │ │ strdeq r5, [pc, -r8] │ │ │ │ smlatteq pc, r4, pc, r5 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq fp, [sl], r4 │ │ │ │ - @ instruction: 0x009b31bc │ │ │ │ + addeq fp, sl, r4, lsl r1 │ │ │ │ + @ instruction: 0x009b31dc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [pc, -r0] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq sl, sl, r8, lsl r8 │ │ │ │ + addeq sl, sl, r8, lsr r8 │ │ │ │ andeq r1, r0, r4, lsr r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq sl, sl, ip, ip @ │ │ │ │ - addeq sl, sl, ip, ror fp │ │ │ │ - addseq sl, r7, r4, ror fp │ │ │ │ - @ instruction: 0x008aa8b0 │ │ │ │ - umullseq pc, sp, ip, pc @ │ │ │ │ - addeq r1, pc, r8, asr #11 │ │ │ │ - @ instruction: 0x009dfed0 │ │ │ │ + @ instruction: 0x008aacbc │ │ │ │ + umulleq sl, sl, ip, fp @ │ │ │ │ + umullseq sl, r7, r4, fp │ │ │ │ + ldrdeq sl, [sl], r0 │ │ │ │ + @ instruction: 0x009dffbc │ │ │ │ + addeq r1, pc, r8, ror #11 │ │ │ │ + @ instruction: 0x009dfef0 │ │ │ │ andeq r3, r0, r0, lsl #20 │ │ │ │ - addeq sl, sl, r0, ror #13 │ │ │ │ - addeq sl, sl, r0, ror #10 │ │ │ │ - addeq sl, sl, r4, lsr #9 │ │ │ │ + addeq sl, sl, r0, lsl #14 │ │ │ │ addeq sl, sl, r0, lsl #11 │ │ │ │ - @ instruction: 0x008aa4b8 │ │ │ │ - addseq sl, r7, r0, ror #13 │ │ │ │ - addeq sl, sl, r8, lsl #9 │ │ │ │ - addeq sl, sl, ip, lsl #9 │ │ │ │ - strdeq sl, [sl], r4 │ │ │ │ + addeq sl, sl, r4, asr #9 │ │ │ │ + addeq sl, sl, r0, lsr #11 │ │ │ │ + ldrdeq sl, [sl], r8 │ │ │ │ + addseq sl, r7, r0, lsl #14 │ │ │ │ + addeq sl, sl, r8, lsr #9 │ │ │ │ + addeq sl, sl, ip, lsr #9 │ │ │ │ + addeq sl, sl, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 31418c │ │ │ │ @@ -154080,15 +154080,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 6abee4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 31405c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -154122,15 +154122,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -154139,15 +154139,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3141c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313d74 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27ecec │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -154197,70 +154197,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3141d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 313e40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 3141d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313d74 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 3141d8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 313e40 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, asr r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, sl, r4, lsl #7 │ │ │ │ + addeq sl, sl, r4, lsr #7 │ │ │ │ strheq r5, [pc, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009a1bf4 │ │ │ │ - @ instruction: 0x008f0fbc │ │ │ │ + addseq r1, sl, r4, lsl ip │ │ │ │ + ldrdeq r0, [pc], ip │ │ │ │ @ instruction: 0x010f4f94 │ │ │ │ - ldrdeq r7, [r2], ip @ │ │ │ │ - addeq sl, sl, r0, lsr #4 │ │ │ │ - addeq r9, sl, r4, lsl #15 │ │ │ │ + strdeq r7, [r2], ip @ │ │ │ │ + addeq sl, sl, r0, asr #4 │ │ │ │ + addeq r9, sl, r4, lsr #15 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq sl, sl, r8, r0 @ │ │ │ │ - addeq r2, sl, r8, lsr r7 │ │ │ │ + strheq sl, [sl], r8 │ │ │ │ + addeq r2, sl, r8, asr r7 │ │ │ │ andeq r4, r0, r0, lsr #3 │ │ │ │ - addeq sl, sl, r8, rrx │ │ │ │ - addeq r9, sl, r0, lsr #31 │ │ │ │ - addeq sl, sl, ip, asr r0 │ │ │ │ + addeq sl, sl, r8, lsl #1 │ │ │ │ + addeq r9, sl, r0, asr #31 │ │ │ │ + addeq sl, sl, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 314520 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 314524 │ │ │ │ @@ -154354,22 +154354,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 3142b4 │ │ │ │ ldr r0, [pc, #472] @ 314544 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 3142f8 │ │ │ │ ldr r0, [pc, #456] @ 314548 │ │ │ │ ldr r1, [pc, #456] @ 31454c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 3142c8 │ │ │ │ ldr r1, [pc, #432] @ 314550 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65eb7c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154398,26 +154398,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 314560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 314264 │ │ │ │ ldr r3, [pc, #264] @ 314564 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3142f8 │ │ │ │ ldr r3, [pc, #232] @ 314558 │ │ │ │ @@ -154437,60 +154437,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 314568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3142f8 │ │ │ │ ldr r0, [pc, #132] @ 31456c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 314264 │ │ │ │ ldr r0, [pc, #108] @ 314570 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3142f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, ip, ip, lsl r4 │ │ │ │ + addeq r6, ip, ip, lsr r4 │ │ │ │ smlabteq pc, r0, fp, r4 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sl, sl, r0, lsl r0 │ │ │ │ - addeq sl, sl, r0 │ │ │ │ - addeq r6, ip, r0, ror r3 │ │ │ │ + addeq sl, sl, r0, lsr r0 │ │ │ │ + addeq sl, sl, r0, lsr #32 │ │ │ │ + umulleq r6, ip, r0, r3 │ │ │ │ strdeq r4, [pc, -r0] │ │ │ │ - addeq r9, sl, r0, lsr pc │ │ │ │ + addeq r9, sl, r0, asr pc │ │ │ │ tsteq lr, ip, lsl r7 │ │ │ │ - addeq r9, sl, r4, ror #30 │ │ │ │ - addseq ip, ip, r0, asr #6 │ │ │ │ + addeq r9, sl, r4, lsl #31 │ │ │ │ + addseq ip, ip, r0, ror #6 │ │ │ │ andeq r4, r0, r4, lsr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r9, [sl], r0 │ │ │ │ + strdeq r9, [sl], r0 │ │ │ │ @ instruction: 0x00005fb4 │ │ │ │ - ldrdeq r9, [sl], r0 │ │ │ │ - addeq r9, sl, r4, ror #26 │ │ │ │ - ldrdeq r9, [sl], ip │ │ │ │ + strdeq r9, [sl], r0 │ │ │ │ + addeq r9, sl, r4, lsl #27 │ │ │ │ + strdeq r9, [sl], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 314764 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 314768 │ │ │ │ @@ -154609,15 +154609,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 314608 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r0, asr #28 │ │ │ │ + addeq r9, sl, r0, ror #28 │ │ │ │ smlatteq pc, r0, r7, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -154794,28 +154794,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb28 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3149b4 │ │ │ │ b 3149a8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 314928 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb28 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 314820 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 3149c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -154910,26 +154910,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb28 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31481c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31481c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31481c │ │ │ │ b 314c18 │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r4, lsr ip │ │ │ │ + addeq r9, sl, r4, asr ip │ │ │ │ smlabteq pc, r0, r5, r4 @ │ │ │ │ - @ instruction: 0x0094c8d4 │ │ │ │ + @ instruction: 0x0094c8f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 31504c │ │ │ │ ldr r3, [pc, #992] @ 315050 │ │ │ │ @@ -155079,28 +155079,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 315074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ b 314d30 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 314dc4 │ │ │ │ @@ -155136,15 +155136,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -155153,53 +155153,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 31507c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314d20 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 315080 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314d20 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 315084 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 314efc │ │ │ │ @ instruction: 0x010f4194 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r0, ror #14 │ │ │ │ + addeq r9, sl, r0, lsl #15 │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strheq r4, [pc, -r8] │ │ │ │ - umulleq pc, lr, r8, pc @ │ │ │ │ + @ instruction: 0x008effb8 │ │ │ │ andeq r6, r0, ip, ror pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008a95bc │ │ │ │ + ldrdeq r9, [sl], ip │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ - addeq r9, sl, ip, asr #8 │ │ │ │ - addeq r9, sl, r4, ror #8 │ │ │ │ - ldrdeq r9, [sl], r0 │ │ │ │ + addeq r9, sl, ip, ror #8 │ │ │ │ + addeq r9, sl, r4, lsl #9 │ │ │ │ + strdeq r9, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 315304 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 315308 │ │ │ │ @@ -155328,48 +155328,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 315328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 315120 │ │ │ │ ldr r0, [pc, #76] @ 31532c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 315120 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, asr sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r5, r0, lsr r2 │ │ │ │ + addseq lr, r5, r0, asr r2 │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f3cb8 │ │ │ │ andeq r5, r0, ip, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, ip, lsl #5 │ │ │ │ - addeq r9, sl, r8, lsr #5 │ │ │ │ + addeq r9, sl, ip, lsr #5 │ │ │ │ + addeq r9, sl, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 3156c0 │ │ │ │ ldr r3, [pc, #888] @ 3156c4 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -155501,15 +155501,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -155517,15 +155517,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3156e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 3153fc │ │ │ │ ldr r3, [pc, #316] @ 3156ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31547c │ │ │ │ @@ -155551,68 +155551,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3156f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 31547c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 3156f4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 3153fc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3156f8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 31547c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f3ab8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r4, lsl r2 │ │ │ │ + addeq r9, sl, r4, lsr r2 │ │ │ │ tsteq pc, r8, lsr sl @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r9, sl, r8, lsl r2 │ │ │ │ + addeq r9, sl, r8, lsr r2 │ │ │ │ tsteq pc, r0, ror #18 │ │ │ │ andeq r6, r0, ip, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, r8, lsr r0 │ │ │ │ + addeq r9, sl, r8, asr r0 │ │ │ │ andeq r6, r0, r8, lsr #24 │ │ │ │ - addeq r9, sl, r4, lsl r0 │ │ │ │ - umulleq r8, sl, ip, pc @ │ │ │ │ - addeq r9, sl, ip, lsl r0 │ │ │ │ + addeq r9, sl, r4, lsr r0 │ │ │ │ + @ instruction: 0x008a8fbc │ │ │ │ + addeq r9, sl, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 315a3c │ │ │ │ ldr r3, [pc, #808] @ 315a40 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -155743,30 +155743,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 315a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3157cc │ │ │ │ ldr r3, [pc, #248] @ 315a68 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315894 │ │ │ │ ldr r3, [pc, #216] @ 315a5c │ │ │ │ @@ -155785,57 +155785,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 315a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 315894 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 315a70 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3157cc │ │ │ │ ldr r0, [pc, #76] @ 315a74 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 315894 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq pc, ip, r6, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, r8, lsl #31 │ │ │ │ + addeq r8, sl, r8, lsr #31 │ │ │ │ tsteq pc, r8, asr r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, lsl #12 │ │ │ │ - addseq r0, r0, r0, lsl #3 │ │ │ │ + addseq r0, r0, r0, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r0, asr #27 │ │ │ │ + addeq r8, sl, r0, ror #27 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - addeq r8, sl, r0, asr #27 │ │ │ │ - addeq r8, sl, r4, asr sp │ │ │ │ - @ instruction: 0x008a8db4 │ │ │ │ + addeq r8, sl, r0, ror #27 │ │ │ │ + addeq r8, sl, r4, ror sp │ │ │ │ + ldrdeq r8, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 315c44 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 315c48 │ │ │ │ @@ -155921,47 +155921,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315afc │ │ │ │ ldr r0, [pc, #72] @ 315c6c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315afc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, ror r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, sl, r8, lsr #24 │ │ │ │ + addeq r1, sl, r8, asr #24 │ │ │ │ tsteq pc, ip, lsr #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f32b8 │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r0, lsl #24 │ │ │ │ - addeq r8, sl, ip, lsl ip │ │ │ │ + addeq r8, sl, r0, lsr #24 │ │ │ │ + addeq r8, sl, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -156105,15 +156105,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 315e20 │ │ │ │ ldr r0, [pc, #796] @ 3161dc │ │ │ │ ldr r1, [pc, #796] @ 3161e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 3104e4 │ │ │ │ @@ -156136,22 +156136,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 3161e8 │ │ │ │ ldr r1, [pc, #688] @ 3161ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ b 315d20 │ │ │ │ ldr r0, [pc, #664] @ 3161f0 │ │ │ │ ldr r1, [pc, #664] @ 3161f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl b74aec │ │ │ │ + bl b74b0c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 30eb28 │ │ │ │ b 315ee0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -156208,25 +156208,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 316208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 315ed4 │ │ │ │ ldr r3, [pc, #364] @ 31620c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 315d10 │ │ │ │ ldr r3, [pc, #332] @ 316200 │ │ │ │ @@ -156248,28 +156248,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 316210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315d10 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -156280,51 +156280,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 315f84 │ │ │ │ ldr r0, [pc, #152] @ 316214 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315d10 │ │ │ │ mov r6, r4 │ │ │ │ b 315fcc │ │ │ │ ldr r0, [pc, #116] @ 316218 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 315ed4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, r8, lsr pc │ │ │ │ + addeq r7, sl, r8, asr pc │ │ │ │ tsteq pc, ip, lsl r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq sp, r4, r4, lsl fp │ │ │ │ - addeq r8, sl, r4, asr #23 │ │ │ │ + addseq sp, r4, r4, lsr fp │ │ │ │ + addeq r8, sl, r4, ror #23 │ │ │ │ @ instruction: 0x011dfbdc │ │ │ │ - addeq r8, sl, r8, ror #20 │ │ │ │ + addeq r8, sl, r8, lsl #21 │ │ │ │ tsteq pc, r0, lsl pc @ │ │ │ │ tstpeq sp, r4, ror #22 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x008a89bc │ │ │ │ + ldrdeq r8, [sl], ip │ │ │ │ tstpeq sp, r4, asr #22 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, sl, r4, lsl #20 │ │ │ │ - addseq r1, r4, r4, lsl #1 │ │ │ │ + addeq r8, sl, r4, lsr #20 │ │ │ │ + addseq r1, r4, r4, lsr #1 │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, ip, lsr #18 │ │ │ │ + addeq r8, sl, ip, asr #18 │ │ │ │ andeq r3, r0, r0, lsr sl │ │ │ │ - addeq r8, sl, ip, lsr r7 │ │ │ │ - addeq r8, sl, ip, lsr r7 │ │ │ │ - addeq r8, sl, r0, asr r8 │ │ │ │ + addeq r8, sl, ip, asr r7 │ │ │ │ + addeq r8, sl, ip, asr r7 │ │ │ │ + addeq r8, sl, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 3164b0 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -156454,53 +156454,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3164d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 3162c8 │ │ │ │ ldr r0, [pc, #76] @ 3164d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 3162c8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r0, fp, r2 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008a87bc │ │ │ │ + ldrdeq r8, [sl], ip │ │ │ │ tsteq pc, r0, ror #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r2, [pc, -r8] │ │ │ │ andeq r6, r0, r4, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r8, asr #11 │ │ │ │ - strdeq r8, [sl], r4 │ │ │ │ + addeq r8, sl, r8, ror #11 │ │ │ │ + addeq r8, sl, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 3169c8 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 3169cc │ │ │ │ @@ -156714,28 +156714,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3169f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 31657c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27ecec │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -156769,69 +156769,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3169fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ b 316698 │ │ │ │ ldr r0, [pc, #140] @ 316a00 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 31657c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 316a04 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ b 316698 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r5, r4, ror #27 │ │ │ │ + addseq ip, r5, r4, lsl #28 │ │ │ │ @ instruction: 0x010f28b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r4, sp, r4, ror fp │ │ │ │ + umulleq r4, sp, r4, fp │ │ │ │ tsteq pc, r4, asr #14 │ │ │ │ - addeq r4, sp, ip, asr #20 │ │ │ │ + addeq r4, sp, ip, ror #20 │ │ │ │ andeq r2, r0, r8, lsr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r0, asr r2 │ │ │ │ + addeq r8, sl, r0, ror r2 │ │ │ │ andeq r4, r0, r0, ror #22 │ │ │ │ - strdeq r8, [sl], r8 @ │ │ │ │ - umulleq r8, sl, r8, r1 │ │ │ │ - addeq r8, sl, r0, ror #3 │ │ │ │ + addeq r8, sl, r8, lsl r2 │ │ │ │ + @ instruction: 0x008a81b8 │ │ │ │ + addeq r8, sl, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 316e2c │ │ │ │ ldr r3, [pc, #1032] @ 316e30 │ │ │ │ @@ -157008,15 +157008,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -157030,15 +157030,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 316e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316a9c │ │ │ │ ldr r3, [pc, #256] @ 316e54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316b94 │ │ │ │ @@ -157057,60 +157057,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 316e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 316b94 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 316e5c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316a9c │ │ │ │ ldr r0, [pc, #72] @ 316e60 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 316b94 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [pc, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, r8, asr r1 │ │ │ │ + addeq r8, sl, r8, ror r1 │ │ │ │ smlabbeq pc, ip, r3, r2 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, asr #4 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r0, lsl #29 │ │ │ │ + addeq r7, sl, r0, lsr #29 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - ldrdeq r7, [sl], ip │ │ │ │ - addeq r7, sl, r8, lsr lr │ │ │ │ - @ instruction: 0x008a7eb8 │ │ │ │ + strdeq r7, [sl], ip │ │ │ │ + addeq r7, sl, r8, asr lr │ │ │ │ + ldrdeq r7, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 317318 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 31731c │ │ │ │ @@ -157228,15 +157228,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 317068 │ │ │ │ mov r0, sl │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -157326,28 +157326,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 317344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 316f74 │ │ │ │ ldr r3, [pc, #292] @ 317348 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 316f20 │ │ │ │ @@ -157369,65 +157369,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 31734c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 316f20 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 317350 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 316f20 │ │ │ │ ldr r0, [pc, #96] @ 317354 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 316f74 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, ror pc @ │ │ │ │ tsteq pc, ip, ror pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, ip, lsl #28 │ │ │ │ + addeq r7, sl, ip, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r5, r5, r4, lsr #1 │ │ │ │ + addseq r5, r5, r4, asr #1 │ │ │ │ andeq r5, r0, r0, lsr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r0, ror #22 │ │ │ │ + addeq r7, sl, r0, lsl #23 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - addeq r7, sl, r0, asr #20 │ │ │ │ addeq r7, sl, r0, ror #20 │ │ │ │ - ldrdeq r7, [sl], r4 │ │ │ │ + addeq r7, sl, r0, lsl #21 │ │ │ │ + strdeq r7, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 317600 │ │ │ │ ldr r3, [pc, #656] @ 317604 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157529,23 +157529,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 317628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3173dc │ │ │ │ ldr r3, [pc, #236] @ 31762c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317448 │ │ │ │ @@ -157565,54 +157565,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 317448 │ │ │ │ ldr r0, [pc, #108] @ 317634 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3173dc │ │ │ │ ldr r0, [pc, #80] @ 317638 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 317448 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f1a94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq pc, r3, r4, asr #25 │ │ │ │ + addseq pc, r3, r4, ror #25 │ │ │ │ tsteq pc, ip, asr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009aecf0 │ │ │ │ + addseq lr, sl, r0, lsl sp │ │ │ │ @ instruction: 0x010f1994 │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r7, [sl], ip │ │ │ │ + addeq r7, sl, ip, lsl r9 │ │ │ │ andeq r6, r0, r8, lsl #14 │ │ │ │ - addeq r7, sl, r4, asr #17 │ │ │ │ - addeq r7, sl, r4, lsl #17 │ │ │ │ - addeq r7, sl, r0, asr #17 │ │ │ │ + addeq r7, sl, r4, ror #17 │ │ │ │ + addeq r7, sl, r4, lsr #17 │ │ │ │ + addeq r7, sl, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 317824 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 317828 │ │ │ │ @@ -157720,24 +157720,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 317810 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 317798 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 3177d0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 3177f4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, r8, r7, r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r5, ip, ror #24 │ │ │ │ + addseq fp, r5, ip, lsl #25 │ │ │ │ tsteq pc, ip, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 317c74 │ │ │ │ @@ -157908,27 +157908,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 317ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb28 │ │ │ │ b 31792c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 3179c0 │ │ │ │ @@ -157965,15 +157965,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157982,52 +157982,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 317cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 317918 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 317cb0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 317918 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 317cb4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 317b2c │ │ │ │ @ instruction: 0x010f15b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, r8, lsl #12 │ │ │ │ + addeq r7, sl, r8, lsr #12 │ │ │ │ tsteq pc, ip, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f14bc │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - addeq sp, lr, r8, ror #6 │ │ │ │ + addeq sp, lr, r8, lsl #7 │ │ │ │ @ instruction: 0x00002ab0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r4, asr #8 │ │ │ │ + addeq r7, sl, r4, ror #8 │ │ │ │ muleq r0, ip, r6 │ │ │ │ - addeq r7, sl, r8, asr #5 │ │ │ │ - strdeq r7, [sl], r0 │ │ │ │ - addeq r7, sl, r4, asr r3 │ │ │ │ + addeq r7, sl, r8, ror #5 │ │ │ │ + addeq r7, sl, r0, lsl r3 │ │ │ │ + addeq r7, sl, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 3180c0 │ │ │ │ ldr r3, [pc, #1004] @ 3180c4 │ │ │ │ @@ -158181,26 +158181,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 3180e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 30eb28 │ │ │ │ b 317da0 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 317e3c │ │ │ │ @@ -158236,15 +158236,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -158253,54 +158253,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 3180f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317d90 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 3180f4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317d90 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 3180f8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 317f6c │ │ │ │ tsteq pc, ip, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, r8, asr #5 │ │ │ │ + addeq r7, sl, r8, ror #5 │ │ │ │ swpeq r1, ip, [pc] @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, asr #32 │ │ │ │ - addeq ip, lr, r4, lsr #30 │ │ │ │ + addeq ip, lr, r4, asr #30 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r8, lsr #2 │ │ │ │ + addeq r7, sl, r8, asr #2 │ │ │ │ andeq r3, r0, r0, lsr #18 │ │ │ │ - addeq r6, sl, ip, lsr #31 │ │ │ │ addeq r6, sl, ip, asr #31 │ │ │ │ - addeq r7, sl, ip, lsr #32 │ │ │ │ + addeq r6, sl, ip, ror #31 │ │ │ │ + addeq r7, sl, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 31855c │ │ │ │ ldr r3, [pc, #1092] @ 318560 │ │ │ │ @@ -158442,15 +158442,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -158459,15 +158459,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 318580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3181d4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 30e584 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -158538,64 +158538,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 31858c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3182a0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 318590 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3181d4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 318594 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3182a0 │ │ │ │ smlatteq pc, r8, ip, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, sl, ip, lsr #31 │ │ │ │ + addeq r6, sl, ip, asr #31 │ │ │ │ tsteq pc, r4, asr ip @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, lsl #24 │ │ │ │ andeq r3, r0, r4, lsr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r0, lsr #27 │ │ │ │ - addeq r5, sl, r8, lsr #21 │ │ │ │ + addeq r6, sl, r0, asr #27 │ │ │ │ + addeq r5, sl, r8, asr #21 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0x008a6cbc │ │ │ │ - addeq r6, sl, r0, ror #24 │ │ │ │ - addeq r6, sl, r4, asr #25 │ │ │ │ + ldrdeq r6, [sl], ip │ │ │ │ + addeq r6, sl, r0, lsl #25 │ │ │ │ + addeq r6, sl, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 318a88 │ │ │ │ ldr r3, [pc, #1236] @ 318a8c │ │ │ │ @@ -158772,27 +158772,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 318ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 31869c │ │ │ │ ldr r2, [pc, #512] @ 318ab8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158840,28 +158840,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 318ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 318674 │ │ │ │ mov r0, r5 │ │ │ │ bl 30e584 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 318768 │ │ │ │ @@ -158892,44 +158892,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 318ac8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 31869c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 318acc │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 318674 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [pc, -r8] │ │ │ │ - addseq sl, ip, r4, lsl r8 │ │ │ │ + addseq sl, ip, r4, lsr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, asr #14 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - addeq r5, sl, r0, lsl r7 │ │ │ │ + addeq r5, sl, r0, lsr r7 │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r0, lsr #20 │ │ │ │ - addeq lr, r9, r4, lsr #28 │ │ │ │ + addeq r6, sl, r0, asr #20 │ │ │ │ + addeq lr, r9, r4, asr #28 │ │ │ │ andeq r1, r0, r4, asr r1 │ │ │ │ - addeq r6, sl, r8, lsr #17 │ │ │ │ - addeq r5, sl, r0, ror #9 │ │ │ │ - ldrdeq r6, [sl], r0 │ │ │ │ - addeq r6, sl, r4, lsr #16 │ │ │ │ + addeq r6, sl, r8, asr #17 │ │ │ │ + addeq r5, sl, r0, lsl #10 │ │ │ │ + strdeq r6, [sl], r0 │ │ │ │ + addeq r6, sl, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 318c88 │ │ │ │ ldr r3, [pc, #412] @ 318c8c │ │ │ │ @@ -158966,15 +158966,15 @@ │ │ │ │ bl 31b2ac │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 318c28 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 318c94 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158987,25 +158987,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -159034,16 +159034,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsl r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r3, r4, lsr r5 │ │ │ │ - ldrdeq r6, [sl], r8 │ │ │ │ + addseq lr, r3, r4, asr r5 │ │ │ │ + strdeq r6, [sl], r8 │ │ │ │ @ instruction: 0x010f01bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 318eec │ │ │ │ ldr r1, [pc, #568] @ 318ef0 │ │ │ │ @@ -159087,17 +159087,17 @@ │ │ │ │ bne 318d34 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b8a058 │ │ │ │ + bl b8a078 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8a1e0 │ │ │ │ + bl b8a200 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318dc8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3104e4 │ │ │ │ ldr r2, [pc, #372] @ 318f00 │ │ │ │ ldr r3, [pc, #352] @ 318ef0 │ │ │ │ @@ -159135,15 +159135,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 318d7c │ │ │ │ ldr r0, [pc, #224] @ 318f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ mov r1, #7 │ │ │ │ b 318d7c │ │ │ │ ldr r2, [pc, #208] @ 318f08 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 318d1c │ │ │ │ @@ -159162,49 +159162,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 318f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318d1c │ │ │ │ ldr r0, [pc, #72] @ 318f18 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318d1c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, asr r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, sp, r0, lsl #21 │ │ │ │ + addseq sl, sp, r0, lsr #21 │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ - @ instruction: 0x008a65b4 │ │ │ │ + ldrdeq r6, [sl], r4 │ │ │ │ andeq r3, r0, r8, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r4, asr #9 │ │ │ │ - ldrdeq r6, [sl], r8 │ │ │ │ + addeq r6, sl, r4, ror #9 │ │ │ │ + strdeq r6, [sl], r8 │ │ │ │ │ │ │ │ 00318f1c : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00318f28 : │ │ │ │ @@ -159255,20 +159255,20 @@ │ │ │ │ bne 318ff0 │ │ │ │ ldr r5, [pc, #168] @ 31908c │ │ │ │ add r5, pc, r5 │ │ │ │ b 318ff0 │ │ │ │ ldr r5, [pc, #160] @ 319090 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8a040 │ │ │ │ + bl b8a060 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b896f8 │ │ │ │ + bl b89718 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b89d48 │ │ │ │ + b b89d68 │ │ │ │ ldr r5, [pc, #128] @ 319094 │ │ │ │ add r5, pc, r5 │ │ │ │ b 318ff0 │ │ │ │ ldr r3, [pc, #120] @ 319098 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -159340,41 +159340,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 3191d8 │ │ │ │ ldr r1, [pc, #192] @ 3191f8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7eb30 │ │ │ │ + bl b7eb50 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e240 │ │ │ │ + bl b7e260 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 3191ec │ │ │ │ ldr r1, [pc, #148] @ 3191fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7eb30 │ │ │ │ + bl b7eb50 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e240 │ │ │ │ + bl b7e260 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3191ac │ │ │ │ ldr r1, [pc, #104] @ 319200 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7eb30 │ │ │ │ + bl b7eb50 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e240 │ │ │ │ + bl b7e260 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -159490,15 +159490,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 27e404 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad2c │ │ │ │ + bl b8ad4c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 319638 │ │ │ │ @@ -159528,29 +159528,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 3196d0 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7e13c │ │ │ │ + bl b7e15c │ │ │ │ ldr r1, [pc, #672] @ 3196d4 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl b7e13c │ │ │ │ + bl b7e15c │ │ │ │ ldr r1, [pc, #648] @ 3196d8 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7e13c │ │ │ │ + bl b7e15c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -159564,15 +159564,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #536] @ 3196dc │ │ │ │ ldr r3, [pc, #504] @ 3196c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159594,15 +159594,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 3196ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3190b4 │ │ │ │ mov r7, #1 │ │ │ │ b 31949c │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d24c │ │ │ │ @@ -159613,15 +159613,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 3196fc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 319534 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 319688 │ │ │ │ ldr r3, [pc, #360] @ 319700 │ │ │ │ ldr r2, [pc, #360] @ 319704 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -159629,64 +159629,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 31970c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 319534 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 319710 │ │ │ │ ldr r2, [pc, #316] @ 319714 │ │ │ │ ldr r1, [pc, #316] @ 319718 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 31971c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 319534 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 319720 │ │ │ │ ldr r2, [pc, #276] @ 319724 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 319728 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 31972c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 319534 │ │ │ │ ldr r1, [pc, #240] @ 319730 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73368 │ │ │ │ + bl b73388 │ │ │ │ b 319534 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 319734 │ │ │ │ ldr r2, [pc, #216] @ 319738 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 31973c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 319740 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 319534 │ │ │ │ ldr r1, [pc, #180] @ 319744 │ │ │ │ add r1, pc, r1 │ │ │ │ b 319590 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 319748 │ │ │ │ ldr r1, [pc, #168] @ 31974c │ │ │ │ @@ -159697,48 +159697,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatteq lr, r8, fp, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010efbbc │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x0099c5d4 │ │ │ │ + @ instruction: 0x0099c5f4 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ tstpeq lr, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r1, [r2], r4 @ │ │ │ │ - addeq r6, sl, r4 │ │ │ │ - addeq r4, sl, r4, ror r1 │ │ │ │ + strdeq r1, [r2], r4 @ │ │ │ │ + addeq r6, sl, r4, lsr #32 │ │ │ │ + umulleq r4, sl, r4, r1 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - adceq r1, r2, ip, lsl #23 │ │ │ │ - addeq r5, sl, r8, ror pc │ │ │ │ - addeq r4, sl, r4, lsr r1 │ │ │ │ + adceq r1, r2, ip, lsr #23 │ │ │ │ + umulleq r5, sl, r8, pc @ │ │ │ │ + addeq r4, sl, r4, asr r1 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - adceq r1, r2, r8, asr #22 │ │ │ │ - addeq r5, sl, r8, ror lr │ │ │ │ - addeq r4, sl, r8, ror #1 │ │ │ │ + adceq r1, r2, r8, ror #22 │ │ │ │ + umulleq r5, sl, r8, lr │ │ │ │ + addeq r4, sl, r8, lsl #2 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - adceq r1, r2, r0, lsl fp │ │ │ │ - addeq r5, sl, r0, lsr #29 │ │ │ │ - addeq r4, sl, ip, lsr #1 │ │ │ │ + adceq r1, r2, r0, lsr fp │ │ │ │ + addeq r5, sl, r0, asr #29 │ │ │ │ + addeq r4, sl, ip, asr #1 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - ldrdeq r1, [r2], r4 @ │ │ │ │ - addeq r5, sl, r4, ror #29 │ │ │ │ - addeq r4, sl, r4, ror r0 │ │ │ │ + strdeq r1, [r2], r4 @ │ │ │ │ + addeq r5, sl, r4, lsl #30 │ │ │ │ + umulleq r4, sl, r4, r0 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - addeq r5, sl, r4, ror lr │ │ │ │ - adceq r1, r2, r4, lsl #21 │ │ │ │ - addeq r5, sl, r8, ror #27 │ │ │ │ - addeq r4, sl, r4, lsr #32 │ │ │ │ + umulleq r5, sl, r4, lr │ │ │ │ + adceq r1, r2, r4, lsr #21 │ │ │ │ + addeq r5, sl, r8, lsl #28 │ │ │ │ + addeq r4, sl, r4, asr #32 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - addeq sp, r9, r0, lsl #2 │ │ │ │ - adceq r1, r2, r8, asr #20 │ │ │ │ - strdeq r3, [sl], r4 │ │ │ │ - addeq r5, sl, r8, asr sp │ │ │ │ + addeq sp, r9, r0, lsr #2 │ │ │ │ + adceq r1, r2, r8, ror #20 │ │ │ │ + addeq r4, sl, r4, lsl r0 │ │ │ │ + addeq r5, sl, r8, ror sp │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 00319758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -159756,31 +159756,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 3197c8 │ │ │ │ - bl b88c60 │ │ │ │ + bl b88c80 │ │ │ │ mov r1, #1 │ │ │ │ - bl b670b4 │ │ │ │ + bl b670d4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3197b0 │ │ │ │ ldr r0, [pc, #128] @ 319850 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b896f8 │ │ │ │ - bl b89d48 │ │ │ │ + bl b89718 │ │ │ │ + bl b89d68 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 319800 │ │ │ │ - bl b88c60 │ │ │ │ + bl b88c80 │ │ │ │ mov r1, #1 │ │ │ │ - bl b670b4 │ │ │ │ + bl b670d4 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3197e8 │ │ │ │ ldr r2, [pc, #76] @ 319854 │ │ │ │ ldr r3, [pc, #64] @ 31984c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159813,43 +159813,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 319938 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #172] @ 319944 │ │ │ │ ldr r2, [pc, #172] @ 319948 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 31991c │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159860,15 +159860,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 3198fc │ │ │ │ mvn r4, #3 │ │ │ │ b 319900 │ │ │ │ smlabbeq lr, ip, r5, pc @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r4, sl, r0, ror r0 │ │ │ │ + umulleq r4, sl, r0, r0 │ │ │ │ │ │ │ │ 0031994c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -159888,28 +159888,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 319d4c │ │ │ │ mov r9, r0 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #960] @ 319d7c │ │ │ │ ldr r2, [pc, #960] @ 319d80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r7, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -160062,22 +160062,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 319d00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 319d90 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6ba74 │ │ │ │ + bl b6ba94 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 30fc98 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r2, [pc, #260] @ 319d94 │ │ │ │ ldr r3, [pc, #224] @ 319d74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -160102,19 +160102,19 @@ │ │ │ │ bl 27cba4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 319b44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8a878 │ │ │ │ + bl b8a898 │ │ │ │ b 319c6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8a35c │ │ │ │ + bl b8a37c │ │ │ │ b 319a5c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 319c2c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -160132,19 +160132,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 319c2c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ef494 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq lr, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r0, asr pc │ │ │ │ + addeq r3, sl, r0, ror pc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r4, sl, r8, lsl #7 │ │ │ │ - addseq r9, r4, ip, lsl lr │ │ │ │ - addeq r4, sl, r0, ror r1 │ │ │ │ + addeq r4, sl, r8, lsr #7 │ │ │ │ + addseq r9, r4, ip, lsr lr │ │ │ │ + umulleq r4, sl, r0, r1 │ │ │ │ tstpeq lr, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 00319d98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160152,55 +160152,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 319e60 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 319e54 │ │ │ │ mov r6, r1 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #144] @ 319e64 │ │ │ │ ldr r2, [pc, #144] @ 319e68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 319e34 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 319e38 │ │ │ │ tstpeq lr, ip, asr #32 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r0, lsr fp │ │ │ │ + addeq r3, sl, r0, asr fp │ │ │ │ │ │ │ │ 00319e6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160216,42 +160216,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #92] @ 319f28 │ │ │ │ ldr r2, [pc, #92] @ 319f2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b89da8 │ │ │ │ + b b89dc8 │ │ │ │ tsteq lr, ip, ror pc │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r8, lsr sl │ │ │ │ + addeq r3, sl, r8, asr sl │ │ │ │ │ │ │ │ 00319f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160265,40 +160265,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #84] @ 319fdc │ │ │ │ ldr r2, [pc, #84] @ 319fe0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b89da8 │ │ │ │ + b b89dc8 │ │ │ │ @ instruction: 0x010eeeb4 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, ip, ror r9 │ │ │ │ + umulleq r3, sl, ip, r9 │ │ │ │ │ │ │ │ 00319fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160336,43 +160336,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 31a1c0 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #348] @ 31a1f8 │ │ │ │ ldr r2, [pc, #348] @ 31a1fc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r9, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r9 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31a154 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a1b0 │ │ │ │ ldr r2, [pc, #228] @ 31a200 │ │ │ │ ldr r3, [pc, #208] @ 31a1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160404,38 +160404,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a1d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fc98 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a114 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31a114 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31a090 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31a198 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a114 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010eedb0 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, ip, ror #16 │ │ │ │ + addeq r3, sl, ip, lsl #17 │ │ │ │ smlatteq lr, r8, ip, lr │ │ │ │ │ │ │ │ 0031a204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160447,37 +160447,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 31a374 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 31a344 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r2, [pc, #304] @ 31a380 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 31a384 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31a2f4 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a354 │ │ │ │ ldr r3, [pc, #212] @ 31a388 │ │ │ │ ldr r2, [pc, #212] @ 31a38c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160493,15 +160493,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a364 │ │ │ │ cmp r8, #0 │ │ │ │ beq 31a2ac │ │ │ │ mov r0, r6 │ │ │ │ @@ -160513,28 +160513,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 310104 │ │ │ │ b 31a2d4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31a244 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31a2ac │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31a310 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a2d8 │ │ │ │ smlatteq lr, r0, fp, lr │ │ │ │ - @ instruction: 0x008a36bc │ │ │ │ + ldrdeq r3, [sl], ip │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ │ │ │ │ 0031a390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160544,40 +160544,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31a468 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31a460 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r2, [pc, #160] @ 31a46c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31a470 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a424 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31a444 │ │ │ │ ldr r3, [pc, #60] @ 31a474 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160587,15 +160587,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a444 │ │ │ │ tsteq lr, r4, asr sl │ │ │ │ - addeq r3, sl, r4, asr #10 │ │ │ │ + addeq r3, sl, r4, ror #10 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ │ │ │ │ 0031a478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160613,76 +160613,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 31a538 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a574 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #228] @ 31a5bc │ │ │ │ ldr r2, [pc, #228] @ 31a5c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a554 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a584 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a538 │ │ │ │ b 31a584 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31a4cc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a538 │ │ │ │ tsteq lr, ip, ror #18 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r0, lsr r4 │ │ │ │ + addeq r3, sl, r0, asr r4 │ │ │ │ │ │ │ │ 0031a5c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160693,71 +160693,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31a6d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a698 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #208] @ 31a6e0 │ │ │ │ ldr r2, [pc, #208] @ 31a6e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a66c │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a6a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31a604 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a67c │ │ │ │ tsteq lr, r0, lsr #16 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strdeq r3, [sl], r8 │ │ │ │ + addeq r3, sl, r8, lsl r3 │ │ │ │ │ │ │ │ 0031a6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160766,49 +160766,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 31a7dc │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #188] @ 31a7e8 │ │ │ │ ldr r2, [pc, #188] @ 31a7ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a7a0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 31a784 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 31a5c4 │ │ │ │ @@ -160817,15 +160817,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 31a784 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a784 │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r3, [sl], r8 │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ │ │ │ │ 0031a7f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160837,38 +160837,38 @@ │ │ │ │ bne 31a968 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 31a948 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r2, [pc, #308] @ 31a974 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 31a978 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r9, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r9 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 31a8f8 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a8e8 │ │ │ │ ldr r3, [pc, #212] @ 31a97c │ │ │ │ ldr r2, [pc, #212] @ 31a980 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160884,19 +160884,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31a8a0 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a958 │ │ │ │ cmp r7, #0 │ │ │ │ beq 31a8a0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -160908,24 +160908,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 310104 │ │ │ │ b 31a8c8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31a834 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31a914 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a8cc │ │ │ │ strdeq lr, [lr, -r8] │ │ │ │ - addeq r3, sl, ip, asr #1 │ │ │ │ + addeq r3, sl, ip, ror #1 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ │ │ │ │ 0031a984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -160970,28 +160970,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31abcc │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r2, [pc, #508] @ 31ac48 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 31ac4c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov sl, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, sl │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -161001,15 +161001,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ab40 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31abbc │ │ │ │ cmp r7, #0 │ │ │ │ bne 31ab00 │ │ │ │ ldr r3, [pc, #368] @ 31ac50 │ │ │ │ @@ -161061,54 +161061,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fc98 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31aad0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31aad0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b00c │ │ │ │ + bl b8b02c │ │ │ │ b 31aa40 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fc98 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31ab00 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31ab00 │ │ │ │ mov r0, r6 │ │ │ │ bl 310104 │ │ │ │ b 31ab00 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 31004c │ │ │ │ b 31aba4 │ │ │ │ mvn r7, #3 │ │ │ │ b 31ab00 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, ip, lsr #8 │ │ │ │ - addeq r2, sl, r0, asr #29 │ │ │ │ + addeq r2, sl, r0, ror #29 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ strdeq lr, [lr, -ip] │ │ │ │ │ │ │ │ 0031ac5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -161119,40 +161119,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31ad34 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31ad2c │ │ │ │ mov r7, r1 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r2, [pc, #160] @ 31ad38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31ad3c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31acf0 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31ad10 │ │ │ │ ldr r3, [pc, #60] @ 31ad40 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -161162,15 +161162,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31ad10 │ │ │ │ smlabbeq lr, r8, r1, lr │ │ │ │ - addeq r2, sl, r8, ror ip │ │ │ │ + umulleq r2, sl, r8, ip │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ │ │ │ │ 0031ad44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161180,54 +161180,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31ae04 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #140] @ 31ae10 │ │ │ │ ldr r2, [pc, #140] @ 31ae14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31ade4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31ade8 │ │ │ │ smlatbeq lr, r0, r0, lr │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, lsl #23 │ │ │ │ + addeq r2, sl, r0, lsr #23 │ │ │ │ │ │ │ │ 0031ae18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -161239,72 +161239,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31af30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31aef4 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #212] @ 31af3c │ │ │ │ ldr r2, [pc, #212] @ 31af40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31aec8 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31af04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31ae5c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31aed8 │ │ │ │ smlabteq lr, ip, pc, sp @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, lsr #21 │ │ │ │ + addeq r2, sl, r0, asr #21 │ │ │ │ │ │ │ │ 0031af44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161316,56 +161316,56 @@ │ │ │ │ bne 31b01c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65de94 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #148] @ 31b028 │ │ │ │ ldr r2, [pc, #148] @ 31b02c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31affc │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b000 │ │ │ │ @ instruction: 0x010ede9c │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, ror r9 │ │ │ │ + umulleq r2, sl, r0, r9 │ │ │ │ │ │ │ │ 0031b030 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161377,56 +161377,56 @@ │ │ │ │ bne 31b108 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65de94 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #148] @ 31b114 │ │ │ │ ldr r2, [pc, #148] @ 31b118 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b0e8 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b0ec │ │ │ │ @ instruction: 0x010eddb0 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, lsl #17 │ │ │ │ + addeq r2, sl, r4, lsr #17 │ │ │ │ │ │ │ │ 0031b11c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161437,31 +161437,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31b298 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 31b270 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #316] @ 31b2a4 │ │ │ │ ldr r2, [pc, #316] @ 31b2a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 27f3dc │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -161472,15 +161472,15 @@ │ │ │ │ blt 31b214 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 31b280 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b244 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -161490,45 +161490,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31b1f8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b15c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r9 │ │ │ │ bl 27f3dc │ │ │ │ mov r2, r0 │ │ │ │ b 31b1ac │ │ │ │ mvn r4, #3 │ │ │ │ b 31b1f8 │ │ │ │ smlabteq lr, r8, ip, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, lsr #15 │ │ │ │ + addeq r2, sl, r0, asr #15 │ │ │ │ │ │ │ │ 0031b2ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161539,71 +161539,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b3bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b380 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #208] @ 31b3c8 │ │ │ │ ldr r2, [pc, #208] @ 31b3cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b354 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b390 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b2ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b364 │ │ │ │ tsteq lr, r8, lsr fp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, lsl r6 │ │ │ │ + addeq r2, sl, r0, lsr r6 │ │ │ │ │ │ │ │ 0031b3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161632,41 +161632,41 @@ │ │ │ │ bne 31b530 │ │ │ │ mov r0, r4 │ │ │ │ bl 30fc54 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b510 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #228] @ 31b548 │ │ │ │ ldr r2, [pc, #228] @ 31b54c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r7, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b4c0 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b520 │ │ │ │ ldr r2, [pc, #120] @ 31b550 │ │ │ │ ldr r3, [pc, #100] @ 31b540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161680,28 +161680,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b458 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31b4d0 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b4d0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sp, [lr, -r0] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, lsr #9 │ │ │ │ + addeq r2, sl, r4, asr #9 │ │ │ │ tsteq lr, ip, lsr #18 │ │ │ │ │ │ │ │ 0031b554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161713,71 +161713,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b664 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b628 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #208] @ 31b670 │ │ │ │ ldr r2, [pc, #208] @ 31b674 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b5fc │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b638 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b594 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b60c │ │ │ │ @ instruction: 0x010ed890 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, ror #6 │ │ │ │ + addeq r2, sl, r8, lsl #7 │ │ │ │ │ │ │ │ 0031b678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161808,41 +161808,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 30fc54 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 31b7c0 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #228] @ 31b7f8 │ │ │ │ ldr r2, [pc, #228] @ 31b7fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b770 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b7d0 │ │ │ │ ldr r2, [pc, #120] @ 31b800 │ │ │ │ ldr r3, [pc, #100] @ 31b7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161856,28 +161856,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b708 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31b780 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b780 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, asr #14 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r4, lsl r2 │ │ │ │ tsteq lr, ip, ror r6 │ │ │ │ │ │ │ │ 0031b804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161890,72 +161890,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31b91c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31b8e0 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #212] @ 31b928 │ │ │ │ ldr r2, [pc, #212] @ 31b92c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b8b4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b8f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b848 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b8c4 │ │ │ │ smlatteq lr, r0, r5, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strheq r2, [sl], r4 │ │ │ │ + ldrdeq r2, [sl], r4 │ │ │ │ │ │ │ │ 0031b930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161995,43 +161995,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bb14 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #348] @ 31bb4c │ │ │ │ ldr r2, [pc, #348] @ 31bb50 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r9, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r9 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31baa8 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bb04 │ │ │ │ ldr r2, [pc, #228] @ 31bb54 │ │ │ │ ldr r3, [pc, #208] @ 31bb44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162063,38 +162063,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31bb24 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fc98 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31ba68 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31ba68 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31b9e4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31baec │ │ │ │ mvn r4, #3 │ │ │ │ b 31ba68 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ed4b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, ror #8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsl pc │ │ │ │ + addeq r1, sl, r8, lsr pc │ │ │ │ @ instruction: 0x010ed394 │ │ │ │ │ │ │ │ 0031bb58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162105,69 +162105,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31bc5c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bc20 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr ip, [pc, #200] @ 31bc68 │ │ │ │ ldr r2, [pc, #200] @ 31bc6c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bbf4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bc30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31bb94 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bc04 │ │ │ │ smlabbeq lr, ip, r2, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, ror #26 │ │ │ │ + addeq r1, sl, r8, lsl #27 │ │ │ │ │ │ │ │ 0031bc70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162179,72 +162179,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31bd88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bd4c │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #212] @ 31bd94 │ │ │ │ ldr r2, [pc, #212] @ 31bd98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bd20 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bd5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31bcb4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bd30 │ │ │ │ tsteq lr, r4, ror r1 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, asr #24 │ │ │ │ + addeq r1, sl, r8, ror #24 │ │ │ │ │ │ │ │ 0031bd9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -162252,53 +162252,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31be58 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #136] @ 31be64 │ │ │ │ ldr r2, [pc, #136] @ 31be68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31be38 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31be3c │ │ │ │ tsteq lr, r8, asr #32 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsr #22 │ │ │ │ + addeq r1, sl, r8, asr #22 │ │ │ │ │ │ │ │ 0031be6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -162307,29 +162307,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 31bf3c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #152] @ 31bf48 │ │ │ │ ldr r2, [pc, #152] @ 31bf4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r7, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -162337,27 +162337,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bf1c │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bf20 │ │ │ │ tsteq lr, ip, ror pc │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r4, asr sl │ │ │ │ + addeq r1, sl, r4, ror sl │ │ │ │ │ │ │ │ 0031bf50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162396,44 +162396,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31c134 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #356] @ 31c170 │ │ │ │ ldr r2, [pc, #356] @ 31c174 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov sl, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, sl │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c0c8 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31c124 │ │ │ │ ldr r2, [pc, #232] @ 31c178 │ │ │ │ ldr r3, [pc, #208] @ 31c164 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162465,39 +162465,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31c144 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fc98 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31c088 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ b 31c088 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31c000 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31c10c │ │ │ │ mvn r4, #3 │ │ │ │ b 31c088 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ece94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, asr #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - strdeq r1, [sl], ip │ │ │ │ + addeq r1, sl, ip, lsl r9 │ │ │ │ tsteq lr, r4, ror sp │ │ │ │ │ │ │ │ 0031c17c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162523,42 +162523,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 31c2b0 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #188] @ 31c2bc │ │ │ │ ldr r2, [pc, #188] @ 31c2c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r6, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c260 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162574,34 +162574,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c1c0 │ │ │ │ tsteq lr, r4, ror #24 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r4, lsl #14 │ │ │ │ - b b89d48 │ │ │ │ + addeq r1, sl, r4, lsr #14 │ │ │ │ + b b89d68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl b89d48 │ │ │ │ + bl b89d68 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0031c2ec : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 31c308 │ │ │ │ ldr r0, [pc, #16] @ 31c30c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b b8c15c │ │ │ │ + b b8c17c │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0031c310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -162615,72 +162615,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31c428 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c3ec │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #212] @ 31c434 │ │ │ │ ldr r2, [pc, #212] @ 31c438 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c3c0 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c3fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31c354 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c3d0 │ │ │ │ ldrdeq ip, [lr, -r4] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsr #11 │ │ │ │ + addeq r1, sl, r8, asr #11 │ │ │ │ │ │ │ │ 0031c43c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162692,74 +162692,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c55c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c520 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #220] @ 31c568 │ │ │ │ ldr r2, [pc, #220] @ 31c56c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c4f4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c530 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31c480 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c504 │ │ │ │ smlatbeq lr, r8, r9, ip │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, ror r4 │ │ │ │ + umulleq r1, sl, ip, r4 │ │ │ │ │ │ │ │ 0031c570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162771,29 +162771,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c698 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c65c │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #228] @ 31c6a4 │ │ │ │ ldr r2, [pc, #228] @ 31c6a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r8, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -162802,45 +162802,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c630 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c66c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31c5b4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c640 │ │ │ │ tsteq lr, r4, ror r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, asr #6 │ │ │ │ + addeq r1, sl, r8, ror #6 │ │ │ │ │ │ │ │ 0031c6ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -162851,71 +162851,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31c7bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c780 │ │ │ │ - bl b8b888 │ │ │ │ + bl b8b8a8 │ │ │ │ ldr r3, [pc, #208] @ 31c7c8 │ │ │ │ ldr r2, [pc, #208] @ 31c7cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r4, r0 │ │ │ │ - bl b87d50 │ │ │ │ - bl b89da8 │ │ │ │ + bl b87d70 │ │ │ │ + bl b89dc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c754 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b89da8 │ │ │ │ + bl b89dc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c790 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8ad7c │ │ │ │ + bl b8ad9c │ │ │ │ b 31c6ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8aed4 │ │ │ │ + bl b8aef4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c764 │ │ │ │ tsteq lr, r8, lsr r7 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r0, lsl r2 │ │ │ │ + addeq r1, sl, r0, lsr r2 │ │ │ │ │ │ │ │ 0031c7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162937,15 +162937,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, r4, ror sp │ │ │ │ + umulleq r2, sl, r4, sp │ │ │ │ │ │ │ │ 0031c840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162966,15 +162966,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, r4, lsl #26 │ │ │ │ + addeq r2, sl, r4, lsr #26 │ │ │ │ │ │ │ │ 0031c8ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162993,15 +162993,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r2, sl, r8, ip │ │ │ │ + @ instruction: 0x008a2cb8 │ │ │ │ │ │ │ │ 0031c910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -163026,82 +163026,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, ip, lsr #24 │ │ │ │ + addeq r2, sl, ip, asr #24 │ │ │ │ │ │ │ │ 0031c98c : │ │ │ │ b 27e704 │ │ │ │ │ │ │ │ 0031c990 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31c9c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ strdeq r9, [ip], r4 @ │ │ │ │ │ │ │ │ 0031c9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 31ca70 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 31ca74 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #132] @ 31ca78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ca50 │ │ │ │ ldr r2, [pc, #92] @ 31ca7c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r2, sl, ip, lsr #23 │ │ │ │ - ldrdeq lr, [r1], r4 @ │ │ │ │ - addeq r2, sl, r8, ror fp │ │ │ │ - addeq r2, sl, r4, lsl #23 │ │ │ │ + addeq r2, sl, ip, asr #23 │ │ │ │ + strdeq lr, [r1], r4 @ │ │ │ │ + umulleq r2, sl, r8, fp │ │ │ │ + addeq r2, sl, r4, lsr #23 │ │ │ │ │ │ │ │ 0031ca80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -163116,59 +163116,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 31cb78 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #160] @ 31cb7c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cb48 │ │ │ │ ldr sl, [pc, #136] @ 31cb80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 31cb48 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 31cab8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq lr, r1, ip, lsl r7 │ │ │ │ - addeq r7, r9, r8, asr #32 │ │ │ │ - umulleq r6, ip, r8, r0 │ │ │ │ - strdeq r2, [sl], r8 │ │ │ │ - addeq r2, sl, ip, ror #21 │ │ │ │ + adceq lr, r1, ip, lsr r7 │ │ │ │ + addeq r7, r9, r8, rrx │ │ │ │ + strheq r6, [ip], r8 │ │ │ │ + addeq r2, sl, r8, lsl fp │ │ │ │ + addeq r2, sl, ip, lsl #22 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -163335,21 +163335,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 31ce50 │ │ │ │ ldr r0, [pc, #40] @ 31ce54 │ │ │ │ ldr r2, [pc, #40] @ 31ce58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ + adceq lr, r1, r8, asr #8 │ │ │ │ + addeq r2, sl, r0, lsr #16 │ │ │ │ + addeq r2, sl, r0, lsr r8 │ │ │ │ + andeq r0, r0, sl, lsl r6 │ │ │ │ adceq lr, r1, r8, lsr #8 │ │ │ │ addeq r2, sl, r0, lsl #16 │ │ │ │ - addeq r2, sl, r0, lsl r8 │ │ │ │ - andeq r0, r0, sl, lsl r6 │ │ │ │ - adceq lr, r1, r8, lsl #8 │ │ │ │ - addeq r2, sl, r0, ror #15 │ │ │ │ - strdeq r2, [sl], ip │ │ │ │ + addeq r2, sl, ip, lsl r8 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -163373,18 +163373,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 31cee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008a27b0 │ │ │ │ - adceq lr, r1, r8, ror r3 │ │ │ │ - addeq r2, sl, r0, asr r7 │ │ │ │ - addeq r2, sl, r8, ror r7 │ │ │ │ + ldrdeq r2, [sl], r0 │ │ │ │ + umlaleq lr, r1, r8, r3 │ │ │ │ + addeq r2, sl, r0, ror r7 │ │ │ │ + umulleq r2, sl, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 31d0e0 │ │ │ │ @@ -163506,19 +163506,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq fp, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r4, r4, asr #15 │ │ │ │ + addseq r8, r4, r4, ror #15 │ │ │ │ tsteq lr, ip, lsl #28 │ │ │ │ - adceq lr, r1, ip, ror #2 │ │ │ │ - addeq r2, sl, r4, asr #10 │ │ │ │ - addeq r2, sl, ip, lsl #11 │ │ │ │ + adceq lr, r1, ip, lsl #3 │ │ │ │ + addeq r2, sl, r4, ror #10 │ │ │ │ + addeq r2, sl, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 31d190 │ │ │ │ ldr r3, [pc, #120] @ 31d194 │ │ │ │ @@ -163550,15 +163550,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq lr, ip, ip, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, r4, asr #15 │ │ │ │ + addseq r6, r4, r4, ror #15 │ │ │ │ @ instruction: 0x010ebcb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 31d2a0 │ │ │ │ @@ -163619,17 +163619,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq fp, [lr, -r0] │ │ │ │ - @ instruction: 0x00a1dfb8 │ │ │ │ - addeq r2, sl, r0, lsl #8 │ │ │ │ - addeq r2, sl, ip, lsl #7 │ │ │ │ + ldrdeq sp, [r1], r8 @ │ │ │ │ + addeq r2, sl, r0, lsr #8 │ │ │ │ + addeq r2, sl, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 31d41c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -164360,17 +164360,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, ror r0 │ │ │ │ - adceq sp, r1, r0, asr r4 │ │ │ │ - addeq r1, sl, r4, lsr #16 │ │ │ │ - addeq r1, sl, r0, lsr #17 │ │ │ │ + adceq sp, r1, r0, ror r4 │ │ │ │ + addeq r1, sl, r4, asr #16 │ │ │ │ + addeq r1, sl, r0, asr #17 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 0031de18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164407,17 +164407,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31dec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, lsl #25 │ │ │ │ - umlaleq sp, r1, r4, r3 │ │ │ │ - addeq r1, sl, r8, ror #14 │ │ │ │ - addeq r1, sl, r0, lsl #16 │ │ │ │ + @ instruction: 0x00a1d3b4 │ │ │ │ + addeq r1, sl, r8, lsl #15 │ │ │ │ + addeq r1, sl, r0, lsr #16 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 0031decc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164574,18 +164574,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 31e158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x010eaebc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r1, ip, r2 │ │ │ │ + @ instruction: 0x00a1d2bc │ │ │ │ smlatteq lr, r4, sp, sl │ │ │ │ - adceq sp, r1, r0, lsl r1 │ │ │ │ - addeq r1, sl, r0, ror #9 │ │ │ │ + adceq sp, r1, r0, lsr r1 │ │ │ │ + addeq r1, sl, r0, lsl #10 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 31e268 │ │ │ │ @@ -165403,15 +165403,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r0, lsr #26 │ │ │ │ - addseq r4, r4, r4, lsr #22 │ │ │ │ + addseq r4, r4, r4, asr #22 │ │ │ │ │ │ │ │ 0031ee10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -165448,17 +165448,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31eec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, ror ip │ │ │ │ - umlaleq ip, r1, r8, r3 │ │ │ │ - addeq r0, sl, ip, ror #14 │ │ │ │ - addeq r0, sl, r0, lsl r8 │ │ │ │ + @ instruction: 0x00a1c3b8 │ │ │ │ + addeq r0, sl, ip, lsl #15 │ │ │ │ + addeq r0, sl, r0, lsr r8 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 0031eec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166234,15 +166234,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrheq r6, [sp, -r0] │ │ │ │ - @ instruction: 0x00943ebc │ │ │ │ + @ instruction: 0x00943edc │ │ │ │ │ │ │ │ 0031fa64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166272,15 +166272,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, ip, lsr #32 │ │ │ │ - addseq r3, r4, r8, lsr lr │ │ │ │ + addseq r3, r4, r8, asr lr │ │ │ │ │ │ │ │ 0031faf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -166314,15 +166314,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d5f98 │ │ │ │ - addseq r3, r4, r4, lsr #27 │ │ │ │ + addseq r3, r4, r4, asr #27 │ │ │ │ │ │ │ │ 0031fb94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166359,15 +166359,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, ip, ror #29 │ │ │ │ - addseq r3, r4, r4, lsl #26 │ │ │ │ + addseq r3, r4, r4, lsr #26 │ │ │ │ │ │ │ │ 0031fc40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166407,15 +166407,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, asr #28 │ │ │ │ - addseq r3, r4, r8, asr ip │ │ │ │ + addseq r3, r4, r8, ror ip │ │ │ │ │ │ │ │ 0031fcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166458,15 +166458,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, lsl #27 │ │ │ │ - addseq r3, r4, r0, lsr #23 │ │ │ │ + addseq r3, r4, r0, asr #23 │ │ │ │ │ │ │ │ 0031fdbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166512,15 +166512,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, asr #25 │ │ │ │ - @ instruction: 0x00943adc │ │ │ │ + @ instruction: 0x00943afc │ │ │ │ │ │ │ │ 0031fe8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -166789,19 +166789,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, lsr #23 │ │ │ │ - @ instruction: 0x009436d0 │ │ │ │ + @ instruction: 0x009436f0 │ │ │ │ smlatbeq lr, r0, fp, r8 │ │ │ │ - adceq sl, r1, r4, lsl #31 │ │ │ │ - addeq pc, r9, r8, asr r3 @ │ │ │ │ - addeq pc, r9, r8, lsl #8 │ │ │ │ + adceq sl, r1, r4, lsr #31 │ │ │ │ + addeq pc, r9, r8, ror r3 @ │ │ │ │ + addeq pc, r9, r8, lsr #8 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 003202ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167039,17 +167039,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, r8, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, ror r5 │ │ │ │ smlabteq lr, ip, r7, r8 │ │ │ │ - @ instruction: 0x00a1abb0 │ │ │ │ - addeq lr, r9, r4, lsl #31 │ │ │ │ - addeq pc, r9, ip, asr #32 │ │ │ │ + ldrdeq sl, [r1], r0 @ │ │ │ │ + addeq lr, r9, r4, lsr #31 │ │ │ │ + addeq pc, r9, ip, rrx │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 003206bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167222,17 +167222,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e85b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, lsr r2 │ │ │ │ tsteq lr, r0, lsl #10 │ │ │ │ - adceq sl, r1, r4, ror #17 │ │ │ │ - @ instruction: 0x0089ecb8 │ │ │ │ - umulleq lr, r9, r0, sp │ │ │ │ + adceq sl, r1, r4, lsl #18 │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ + @ instruction: 0x0089edb0 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 00320988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167589,19 +167589,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, lsr #25 │ │ │ │ - umullseq r2, r4, r4, sl │ │ │ │ + @ instruction: 0x00942ab4 │ │ │ │ smlabbeq lr, r0, pc, r7 @ │ │ │ │ - adceq sl, r1, r4, ror #6 │ │ │ │ - addeq lr, r9, r8, lsr r7 │ │ │ │ - addeq lr, r9, ip, lsl r8 │ │ │ │ + adceq sl, r1, r4, lsl #7 │ │ │ │ + addeq lr, r9, r8, asr r7 │ │ │ │ + addeq lr, r9, ip, lsr r8 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00320f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167916,15 +167916,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d47b0 │ │ │ │ - umullseq r2, r4, r4, r5 │ │ │ │ + @ instruction: 0x009425b4 │ │ │ │ tsteq lr, r8, ror #20 │ │ │ │ │ │ │ │ 003213f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168105,15 +168105,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d4498 │ │ │ │ - addseq r2, r4, r0, lsr #5 │ │ │ │ + addseq r2, r4, r0, asr #5 │ │ │ │ smlabbeq lr, ip, r7, r7 │ │ │ │ │ │ │ │ 003216cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168185,15 +168185,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d4390 │ │ │ │ - addseq r2, r4, r0, asr r1 │ │ │ │ + addseq r2, r4, r0, ror r1 │ │ │ │ tsteq lr, r4, asr r6 │ │ │ │ │ │ │ │ 00321804 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168233,15 +168233,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, lsl #5 │ │ │ │ - addseq r2, r4, r4, rrx │ │ │ │ + addseq r2, r4, r4, lsl #1 │ │ │ │ │ │ │ │ 003218b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -168280,15 +168280,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d41d4 │ │ │ │ - @ instruction: 0x00941fb0 │ │ │ │ + @ instruction: 0x00941fd0 │ │ │ │ │ │ │ │ 0032196c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168394,17 +168394,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq sp, r0, lsl r0 │ │ │ │ - adceq r9, r1, r0, lsr r7 │ │ │ │ - addeq sp, r9, r4, lsl #22 │ │ │ │ - strdeq sp, [r9], r8 │ │ │ │ + adceq r9, r1, r0, asr r7 │ │ │ │ + addeq sp, r9, r4, lsr #22 │ │ │ │ + addeq sp, r9, r8, lsl ip │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 00321b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168663,17 +168663,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, asr sp │ │ │ │ tsteq lr, r4, asr #30 │ │ │ │ - adceq r9, r1, ip, lsr #6 │ │ │ │ - addeq sp, r9, r8, lsl #16 │ │ │ │ - strdeq sp, [r9], ip │ │ │ │ + adceq r9, r1, ip, asr #6 │ │ │ │ + addeq sp, r9, r8, lsr #16 │ │ │ │ + addeq sp, r9, ip, lsl r7 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 00321f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168887,17 +168887,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq lr, r4, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, lsl r9 │ │ │ │ smlatteq lr, ip, fp, r6 │ │ │ │ - ldrdeq r8, [r1], r0 @ │ │ │ │ - addeq sp, r9, r4, lsr #7 │ │ │ │ - @ instruction: 0x0089d4b8 │ │ │ │ + strdeq r8, [r1], r0 @ │ │ │ │ + addeq sp, r9, r4, asr #7 │ │ │ │ + ldrdeq sp, [r9], r8 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 0032229c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169235,33 +169235,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d3694 │ │ │ │ tsteq lr, ip, lsl r7 │ │ │ │ - adceq r8, r1, r0, lsl #22 │ │ │ │ - ldrdeq ip, [r9], r4 │ │ │ │ - addeq sp, r9, r8, lsr r0 │ │ │ │ + adceq r8, r1, r0, lsr #22 │ │ │ │ + strdeq ip, [r9], r4 │ │ │ │ + addeq sp, r9, r8, asr r0 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - ldrdeq r8, [r1], ip @ │ │ │ │ - @ instruction: 0x0089ceb0 │ │ │ │ - addeq sp, r9, r4 │ │ │ │ - andeq r0, r0, lr, lsr #12 │ │ │ │ - @ instruction: 0x00a18ab8 │ │ │ │ - addeq ip, r9, ip, lsl #29 │ │ │ │ + strdeq r8, [r1], ip @ │ │ │ │ ldrdeq ip, [r9], r0 │ │ │ │ + addeq sp, r9, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsr #12 │ │ │ │ + ldrdeq r8, [r1], r8 @ │ │ │ │ + addeq ip, r9, ip, lsr #29 │ │ │ │ + strdeq ip, [r9], r0 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - umlaleq r8, r1, r4, sl │ │ │ │ - addeq ip, r9, r8, ror #28 │ │ │ │ - umulleq ip, r9, ip, pc @ │ │ │ │ + @ instruction: 0x00a18ab4 │ │ │ │ + addeq ip, r9, r8, lsl #29 │ │ │ │ + @ instruction: 0x0089cfbc │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - adceq r8, r1, r0, ror sl │ │ │ │ - addeq ip, r9, r4, asr #28 │ │ │ │ - addeq ip, r9, r4, ror #30 │ │ │ │ + umlaleq r8, r1, r0, sl │ │ │ │ + addeq ip, r9, r4, ror #28 │ │ │ │ + addeq ip, r9, r4, lsl #31 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 0032283c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169522,19 +169522,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq r6, [lr, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, ror pc │ │ │ │ - addseq r0, r4, ip, asr #26 │ │ │ │ + addseq r0, r4, ip, ror #26 │ │ │ │ tsteq lr, r4, lsr r2 │ │ │ │ - adceq r8, r1, r8, lsl r6 │ │ │ │ - addeq ip, r9, ip, ror #19 │ │ │ │ - addeq ip, r9, r0, ror #22 │ │ │ │ + adceq r8, r1, r8, lsr r6 │ │ │ │ + addeq ip, r9, ip, lsl #20 │ │ │ │ + addeq ip, r9, r0, lsl #23 │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 00322c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169721,15 +169721,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, lsl #24 │ │ │ │ - addseq r0, r4, r8, lsr sl │ │ │ │ + addseq r0, r4, r8, asr sl │ │ │ │ │ │ │ │ 00322f48 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 31e15c │ │ │ │ @@ -169878,19 +169878,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [lr, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r4, asr #13 │ │ │ │ + addeq ip, r9, r4, ror #13 │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ - adceq r8, r1, r0, asr #1 │ │ │ │ - addeq ip, r9, r8, lsr #12 │ │ │ │ - umulleq ip, r9, r0, r4 │ │ │ │ + adceq r8, r1, r0, ror #1 │ │ │ │ + addeq ip, r9, r8, asr #12 │ │ │ │ + @ instruction: 0x0089c4b0 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 003231b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169938,15 +169938,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq ip, r9, ip, r5 │ │ │ │ + @ instruction: 0x0089c5bc │ │ │ │ smlabteq lr, r4, fp, r5 │ │ │ │ │ │ │ │ 00323290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169982,17 +169982,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 323334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r7, r1, r4, lsr #30 │ │ │ │ - strdeq ip, [r9], r8 │ │ │ │ - @ instruction: 0x0089c4b8 │ │ │ │ + adceq r7, r1, r4, asr #30 │ │ │ │ + addeq ip, r9, r8, lsl r3 │ │ │ │ + ldrdeq ip, [r9], r8 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00323338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170288,33 +170288,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r9], r0 │ │ │ │ - addeq ip, r9, r4, ror #5 │ │ │ │ - ldrdeq ip, [r9], r8 │ │ │ │ + addeq ip, r9, r0, lsl r3 │ │ │ │ + addeq ip, r9, r4, lsl #6 │ │ │ │ + strdeq ip, [r9], r8 │ │ │ │ + addeq ip, r9, r0, ror #4 │ │ │ │ addeq ip, r9, r0, asr #4 │ │ │ │ - addeq ip, r9, r0, lsr #4 │ │ │ │ - addeq ip, r9, r4, lsr #3 │ │ │ │ - addeq ip, r9, r0, lsr r1 │ │ │ │ - addeq ip, r9, ip, asr #2 │ │ │ │ + addeq ip, r9, r4, asr #3 │ │ │ │ + addeq ip, r9, r0, asr r1 │ │ │ │ + addeq ip, r9, ip, ror #2 │ │ │ │ strdeq r5, [lr, -ip] │ │ │ │ - ldrdeq r7, [r1], r8 @ │ │ │ │ - umulleq ip, r9, ip, r0 │ │ │ │ - addeq fp, r9, r8, lsr #29 │ │ │ │ + strdeq r7, [r1], r8 @ │ │ │ │ + strheq ip, [r9], ip @ │ │ │ │ + addeq fp, r9, r8, asr #29 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - @ instruction: 0x00a17ab4 │ │ │ │ - addeq fp, r9, r4, lsl #29 │ │ │ │ + ldrdeq r7, [r1], r4 @ │ │ │ │ + addeq fp, r9, r4, lsr #29 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - adceq r7, r1, ip, lsl #21 │ │ │ │ - addeq ip, r9, ip, rrx │ │ │ │ - addeq fp, r9, ip, asr lr │ │ │ │ + adceq r7, r1, ip, lsr #21 │ │ │ │ + addeq ip, r9, ip, lsl #1 │ │ │ │ + addeq fp, r9, ip, ror lr │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 00323820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170401,16 +170401,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq lr, r0, r5, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq fp, [r9], r4 │ │ │ │ - addeq fp, r9, ip, lsl #30 │ │ │ │ + strdeq fp, [r9], r4 │ │ │ │ + addeq fp, r9, ip, lsr #30 │ │ │ │ smlabteq lr, r0, r4, r5 │ │ │ │ │ │ │ │ 00323998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170497,16 +170497,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, r4, ror #28 │ │ │ │ - umulleq fp, r9, r4, sp │ │ │ │ + addeq fp, r9, r4, lsl #29 │ │ │ │ + @ instruction: 0x0089bdb4 │ │ │ │ tsteq lr, r8, asr #6 │ │ │ │ │ │ │ │ 00323b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170906,17 +170906,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq lr, r4, lr, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, lsr #26 │ │ │ │ - adceq r7, r1, r8, lsl #2 │ │ │ │ - ldrdeq fp, [r9], ip │ │ │ │ - addeq fp, r9, r8, lsr #14 │ │ │ │ + adceq r7, r1, r8, lsr #2 │ │ │ │ + strdeq fp, [r9], ip │ │ │ │ + addeq fp, r9, r8, asr #14 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00324160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -171015,19 +171015,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 324310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlabbeq lr, r0, ip, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0089b6b0 │ │ │ │ + ldrdeq fp, [r9], r0 │ │ │ │ tsteq lr, r4, ror fp │ │ │ │ - adceq r6, r1, r8, asr pc │ │ │ │ - addeq fp, r9, ip, lsr #6 │ │ │ │ - umulleq fp, r9, r4, r5 │ │ │ │ + adceq r6, r1, r8, ror pc │ │ │ │ + addeq fp, r9, ip, asr #6 │ │ │ │ + @ instruction: 0x0089b5b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00324314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -171290,15 +171290,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27e5cc │ │ │ │ b 324610 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq lr, ip, sl, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, r8, lsr #10 │ │ │ │ + addeq fp, r9, r8, asr #10 │ │ │ │ smlatteq lr, r0, r7, r4 │ │ │ │ │ │ │ │ 00324748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -171313,25 +171313,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #792] @ 324ab8 │ │ │ │ ldr r2, [pc, #792] @ 324abc │ │ │ │ ldr r1, [pc, #792] @ 324ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -171514,30 +171514,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 324af8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e4694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r6, r1, r0, sl │ │ │ │ - addeq pc, r8, r4, lsr r3 @ │ │ │ │ - addseq r3, r4, ip, ror r3 │ │ │ │ - strheq fp, [r9], ip │ │ │ │ + @ instruction: 0x00a16ab0 │ │ │ │ + addeq pc, r8, r4, asr r3 @ │ │ │ │ + umullseq r3, r4, ip, r3 │ │ │ │ + ldrdeq fp, [r9], ip │ │ │ │ tsteq lr, r0, lsl #8 │ │ │ │ - adceq r6, r1, r4, ror #15 │ │ │ │ - @ instruction: 0x0089abb8 │ │ │ │ - @ instruction: 0x0089aeb0 │ │ │ │ + adceq r6, r1, r4, lsl #16 │ │ │ │ + ldrdeq sl, [r9], r8 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - adceq r6, r1, r0, asr #15 │ │ │ │ - umulleq sl, r9, r4, fp │ │ │ │ - addeq sl, r9, r0, ror #28 │ │ │ │ + adceq r6, r1, r0, ror #15 │ │ │ │ + @ instruction: 0x0089abb4 │ │ │ │ + addeq sl, r9, r0, lsl #29 │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - umlaleq r6, r1, ip, r7 │ │ │ │ - addeq sl, r9, r0, ror fp │ │ │ │ - addeq sl, r9, r0, lsl lr │ │ │ │ + @ instruction: 0x00a167bc │ │ │ │ + umulleq sl, r9, r0, fp │ │ │ │ + addeq sl, r9, r0, lsr lr │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00324afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -172136,23 +172136,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 32548c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatteq lr, r8, r2, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sl, [r9], ip │ │ │ │ - addeq sl, r9, r8, lsl #24 │ │ │ │ - @ instruction: 0x0089abb0 │ │ │ │ - strdeq sl, [r9], r8 │ │ │ │ - ldrsheq sl, [r6], r4 │ │ │ │ + strdeq sl, [r9], ip │ │ │ │ + addeq sl, r9, r8, lsr #24 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ + addeq sl, r9, r8, lsl r6 │ │ │ │ + addseq sl, r6, r4, lsl r1 │ │ │ │ tsteq lr, ip, asr sl │ │ │ │ - adceq r5, r1, ip, ror #27 │ │ │ │ - addeq sl, r9, r0, asr #3 │ │ │ │ - addeq sl, r9, r8, ror #9 │ │ │ │ + adceq r5, r1, ip, lsl #28 │ │ │ │ + addeq sl, r9, r0, ror #3 │ │ │ │ + addeq sl, r9, r8, lsl #10 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00325490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -172179,22 +172179,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ ldr r2, [pc, #676] @ 3257bc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [pc, #632] @ 3257c0 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -172227,15 +172227,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 27e5cc │ │ │ │ ldr r1, [pc, #508] @ 3257c4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, r6 │ │ │ │ beq 32574c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -172326,21 +172326,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 3257d8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3255d8 │ │ │ │ ldr r1, [pc, #112] @ 3257dc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 325790 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 3257e0 │ │ │ │ b 3255e4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @@ -172348,28 +172348,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 3257e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq lr, r4, asr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r9, ip, ror r4 │ │ │ │ - addseq r8, r6, r0, asr #26 │ │ │ │ - adceq r5, r1, r8, lsr sp │ │ │ │ - addeq sl, r9, r4, lsr r4 │ │ │ │ - addeq sl, r9, r0, lsr #8 │ │ │ │ - addeq sl, r9, r8, lsr #7 │ │ │ │ - strdeq sl, [r9], r0 │ │ │ │ - @ instruction: 0x0089a2b0 │ │ │ │ - ldrdeq sl, [r9], ip │ │ │ │ + umulleq sl, r9, ip, r4 │ │ │ │ + addseq r8, r6, r0, ror #26 │ │ │ │ + adceq r5, r1, r8, asr sp │ │ │ │ + addeq sl, r9, r4, asr r4 │ │ │ │ + addeq sl, r9, r0, asr #8 │ │ │ │ + addeq sl, r9, r8, asr #7 │ │ │ │ + addeq sl, r9, r0, lsl r3 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ + strdeq sl, [r9], ip │ │ │ │ strdeq r3, [lr, -r4] │ │ │ │ - addeq sl, r9, r4, lsr #4 │ │ │ │ - addeq sl, r9, ip, lsl r2 │ │ │ │ + addeq sl, r9, r4, asr #4 │ │ │ │ + addeq sl, r9, ip, lsr r2 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - addeq r9, r9, r8, ror lr │ │ │ │ + umulleq r9, r9, r8, lr @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 003257ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -172841,17 +172841,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 325f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - strdeq r5, [r1], r8 @ │ │ │ │ - addeq r9, r9, ip, asr #13 │ │ │ │ - addeq r9, r9, r4, asr sl │ │ │ │ + adceq r5, r1, r8, lsl r3 │ │ │ │ + addeq r9, r9, ip, ror #13 │ │ │ │ + addeq r9, r9, r4, ror sl │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00325f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -173181,20 +173181,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, ip, lsl #20 │ │ │ │ + ldrdeq r4, [r1], ip @ │ │ │ │ + addeq r9, r9, r4, asr #11 │ │ │ │ + addeq r9, r9, r0, ror #11 │ │ │ │ @ instruction: 0x00a14fbc │ │ │ │ addeq r9, r9, r4, lsr #11 │ │ │ │ - addeq r9, r9, r0, asr #11 │ │ │ │ - umlaleq r4, r1, ip, pc @ │ │ │ │ - addeq r9, r9, r4, lsl #11 │ │ │ │ - addeq r9, r9, r4, asr #11 │ │ │ │ + addeq r9, r9, r4, ror #11 │ │ │ │ │ │ │ │ 0032649c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -173325,29 +173325,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq lr, r8, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r8, asr #16 │ │ │ │ - strdeq r4, [r1], r8 @ │ │ │ │ - addeq r9, r9, r0, ror #7 │ │ │ │ - @ instruction: 0x008994b4 │ │ │ │ - ldrdeq r4, [r1], r4 @ │ │ │ │ - @ instruction: 0x008993bc │ │ │ │ - addeq r9, r9, r0, ror r4 │ │ │ │ - @ instruction: 0x00a14db0 │ │ │ │ - umulleq r9, r9, r8, r3 @ │ │ │ │ - addeq r9, r9, r4, lsr #8 │ │ │ │ - adceq r4, r1, ip, lsl #27 │ │ │ │ - addeq r9, r9, r4, ror r3 │ │ │ │ - addeq r9, r9, r0, ror #7 │ │ │ │ - adceq r4, r1, r8, ror #26 │ │ │ │ - addeq r9, r9, r0, asr r3 │ │ │ │ - addseq r7, r8, r8, ror r3 │ │ │ │ + adceq r4, r1, r8, lsl lr │ │ │ │ + addeq r9, r9, r0, lsl #8 │ │ │ │ + ldrdeq r9, [r9], r4 │ │ │ │ + strdeq r4, [r1], r4 @ │ │ │ │ + ldrdeq r9, [r9], ip │ │ │ │ + umulleq r9, r9, r0, r4 @ │ │ │ │ + ldrdeq r4, [r1], r0 @ │ │ │ │ + @ instruction: 0x008993b8 │ │ │ │ + addeq r9, r9, r4, asr #8 │ │ │ │ + adceq r4, r1, ip, lsr #27 │ │ │ │ + umulleq r9, r9, r4, r3 @ │ │ │ │ + addeq r9, r9, r0, lsl #8 │ │ │ │ + adceq r4, r1, r8, lsl #27 │ │ │ │ + addeq r9, r9, r0, ror r3 │ │ │ │ + umullseq r7, r8, r8, r3 │ │ │ │ │ │ │ │ 003266f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -173526,36 +173526,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatteq lr, r8, r6, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, ror #10 │ │ │ │ - adceq r4, r1, ip, lsl #22 │ │ │ │ - strdeq r9, [r9], r0 │ │ │ │ - strdeq r9, [r9], ip │ │ │ │ + adceq r4, r1, ip, lsr #22 │ │ │ │ + addeq r9, r9, r0, lsl r1 │ │ │ │ + addeq r9, r9, ip, lsl r2 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - ldrdeq r4, [r1], ip @ │ │ │ │ - addeq r9, r9, r0, asr #1 │ │ │ │ - addeq r9, r9, r0, asr #3 │ │ │ │ + strdeq r4, [r1], ip @ │ │ │ │ + addeq r9, r9, r0, ror #1 │ │ │ │ + addeq r9, r9, r0, ror #3 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - @ instruction: 0x00a14ab8 │ │ │ │ - umulleq r9, r9, ip, r0 @ │ │ │ │ - @ instruction: 0x008991b4 │ │ │ │ + ldrdeq r4, [r1], r8 @ │ │ │ │ + strheq r9, [r9], ip │ │ │ │ + ldrdeq r9, [r9], r4 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - umlaleq r4, r1, r4, sl │ │ │ │ - addeq r9, r9, ip, ror r0 │ │ │ │ - addeq r9, r9, r0, asr #3 │ │ │ │ - adceq r4, r1, r0, ror sl │ │ │ │ - addeq r9, r9, r4, asr r0 │ │ │ │ - ldrdeq r9, [r9], r8 │ │ │ │ + @ instruction: 0x00a14ab4 │ │ │ │ + umulleq r9, r9, ip, r0 @ │ │ │ │ + addeq r9, r9, r0, ror #3 │ │ │ │ + umlaleq r4, r1, r0, sl │ │ │ │ + addeq r9, r9, r4, ror r0 │ │ │ │ + strdeq r9, [r9], r8 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - adceq r4, r1, ip, asr #20 │ │ │ │ - addeq r9, r9, r0, lsr r0 │ │ │ │ - ldrdeq r9, [r9], r8 │ │ │ │ + adceq r4, r1, ip, ror #20 │ │ │ │ + addeq r9, r9, r0, asr r0 │ │ │ │ + strdeq r9, [r9], r8 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00326a34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173672,37 +173672,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq lr, ip, r3, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq lr, r4, r2, r2 │ │ │ │ - adceq r4, r1, r4, asr r8 │ │ │ │ - addeq r8, r9, r8, lsr lr │ │ │ │ - addeq r8, r9, r0, ror #31 │ │ │ │ + adceq r4, r1, r4, ror r8 │ │ │ │ + addeq r8, r9, r8, asr lr │ │ │ │ + addeq r9, r9, r0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - adceq r4, r1, r0, lsr r8 │ │ │ │ - addeq r8, r9, r4, lsl lr │ │ │ │ - umulleq r8, r9, r8, pc @ │ │ │ │ + adceq r4, r1, r0, asr r8 │ │ │ │ + addeq r8, r9, r4, lsr lr │ │ │ │ + @ instruction: 0x00898fb8 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - adceq r4, r1, ip, lsl #16 │ │ │ │ - strdeq r8, [r9], r4 │ │ │ │ - addeq r8, r9, r0, lsl #30 │ │ │ │ + adceq r4, r1, ip, lsr #16 │ │ │ │ + addeq r8, r9, r4, lsl lr │ │ │ │ + addeq r8, r9, r0, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 326c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75928 │ │ │ │ + b b75948 │ │ │ │ smlabbeq pc, r8, pc, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173739,15 +173739,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl b24840 │ │ │ │ + bl b24860 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 678ef8 │ │ │ │ pop {r4, lr} │ │ │ │ b 678bb0 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173782,30 +173782,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [pc, #92] @ 326e38 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -173838,22 +173838,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl b50000 │ │ │ │ + bl b50020 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl b32d30 │ │ │ │ + bl b32d50 │ │ │ │ mov r0, r4 │ │ │ │ - bl b52380 │ │ │ │ + bl b523a0 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 327358 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -173908,23 +173908,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, fp │ │ │ │ bl 27d900 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r8 │ │ │ │ bl 27f5c8 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl b328f0 │ │ │ │ + bl b32910 │ │ │ │ ldr r2, [pc, #1276] @ 3274e0 │ │ │ │ ldr r3, [pc, #1252] @ 3274cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -174053,15 +174053,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 327200 │ │ │ │ ldr r0, [pc, #760] @ 3274f0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -174139,29 +174139,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 3274fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 327500 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 326fc4 │ │ │ │ ldr r3, [pc, #408] @ 327504 │ │ │ │ ldr r2, [pc, #408] @ 327508 │ │ │ │ ldr r1, [pc, #408] @ 32750c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 327510 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r5, #0 │ │ │ │ b 326fc4 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -174174,30 +174174,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 326fc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3272b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3272d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 3272f8 │ │ │ │ ldr r0, [pc, #260] @ 327520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ b 3272f8 │ │ │ │ ldr fp, [pc, #248] @ 327524 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3270a8 │ │ │ │ ldr r3, [pc, #232] @ 327528 │ │ │ │ @@ -174209,15 +174209,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 326fc4 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 27cba4 │ │ │ │ str r0, [r7] │ │ │ │ b 3270c8 │ │ │ │ ldr r3, [pc, #168] @ 327538 │ │ │ │ @@ -174229,48 +174229,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 326fc4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010e1f94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r2, r4, lsr #17 │ │ │ │ - adceq r4, r1, r8, ror #9 │ │ │ │ - addeq r8, r9, ip, ror #25 │ │ │ │ - addeq r8, r9, r8, asr ip │ │ │ │ + addseq r6, r2, r4, asr #17 │ │ │ │ + adceq r4, r1, r8, lsl #10 │ │ │ │ + addeq r8, r9, ip, lsl #26 │ │ │ │ + addeq r8, r9, r8, ror ip │ │ │ │ tsteq lr, r0, lsr #28 │ │ │ │ tsteq ip, r0, lsl #20 │ │ │ │ tsteq ip, ip, ror #19 │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ - addeq r8, r9, ip, lsl fp │ │ │ │ - ldrdeq r8, [r9], r8 @ │ │ │ │ - adceq r4, r1, r0, asr #2 │ │ │ │ - addeq r8, r9, ip, lsr #17 │ │ │ │ - andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r4, r1, ip, lsl #2 │ │ │ │ + addeq r8, r9, ip, lsr fp │ │ │ │ + strdeq r8, [r9], r8 @ │ │ │ │ + adceq r4, r1, r0, ror #2 │ │ │ │ addeq r8, r9, ip, asr #17 │ │ │ │ - addeq r8, r9, r4, ror r8 │ │ │ │ + andeq r0, r0, r9, lsl #2 │ │ │ │ + adceq r4, r1, ip, lsr #2 │ │ │ │ + addeq r8, r9, ip, ror #17 │ │ │ │ + umulleq r8, r9, r4, r8 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - @ instruction: 0x008988b0 │ │ │ │ - addeq r8, r9, r8, lsr r8 │ │ │ │ - strheq r4, [r1], r8 @ │ │ │ │ - addeq r8, r9, r0, asr #18 │ │ │ │ - adceq r4, r1, r4, asr r0 │ │ │ │ - addeq r8, r9, r8, lsr #17 │ │ │ │ - umulleq r8, r9, ip, r7 │ │ │ │ - adceq r4, r1, r0, lsr r0 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + addeq r8, r9, r8, asr r8 │ │ │ │ + ldrdeq r4, [r1], r8 @ │ │ │ │ + addeq r8, r9, r0, ror #18 │ │ │ │ + adceq r4, r1, r4, ror r0 │ │ │ │ + addeq r8, r9, r8, asr #17 │ │ │ │ + @ instruction: 0x008987bc │ │ │ │ + adceq r4, r1, r0, asr r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r8, r9, r8, lsl #16 │ │ │ │ - addeq r8, r9, ip, asr #14 │ │ │ │ - adceq r3, r1, r0, ror #31 │ │ │ │ + addeq r8, r9, r8, lsr #16 │ │ │ │ + addeq r8, r9, ip, ror #14 │ │ │ │ + adceq r4, r1, r0 │ │ │ │ │ │ │ │ 00327544 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -174374,34 +174374,34 @@ │ │ │ │ 003276c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 327760 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174473,42 +174473,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 8dd498 │ │ │ │ + bl 8dd4b8 │ │ │ │ ldr r2, [pc, #96] @ 3278b8 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 3278bc │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - addeq r8, r9, r0, lsr r5 │ │ │ │ + addeq r8, r9, r0, asr r5 │ │ │ │ umlaleq lr, fp, r4, sl │ │ │ │ │ │ │ │ 003278c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174520,58 +174520,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9da150 <__bss_end__@@Base+0xfd4bc280> │ │ │ │ │ │ │ │ 0032794c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [pc, #120] @ 3279e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -174648,55 +174648,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd498 │ │ │ │ + bl 8dd4b8 │ │ │ │ ldr r2, [pc, #92] @ 327b64 │ │ │ │ ldr r3, [pc, #92] @ 327b68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ strdeq lr, [fp], ip @ │ │ │ │ - addeq r8, r9, r8, lsl #5 │ │ │ │ + addeq r8, r9, r8, lsr #5 │ │ │ │ │ │ │ │ 00327b6c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ │ │ │ │ 00327b8c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 327bc4 │ │ │ │ @@ -174743,34 +174743,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 327d58 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 678e68 │ │ │ │ bl 678e80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd498 │ │ │ │ + bl 8dd4b8 │ │ │ │ ldr r2, [pc, #252] @ 327d5c │ │ │ │ ldr r3, [pc, #252] @ 327d60 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ bl 50df20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 327d08 │ │ │ │ ldr r3, [pc, #172] @ 327d64 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -174810,17 +174810,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [lr, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ umlaleq lr, fp, ip, r6 │ │ │ │ - addeq r8, r9, ip, lsr r1 │ │ │ │ - adceq r3, r1, r8, asr #15 │ │ │ │ - strheq r8, [r9], r4 │ │ │ │ + addeq r8, r9, ip, asr r1 │ │ │ │ + adceq r3, r1, r8, ror #15 │ │ │ │ + ldrdeq r8, [r9], r4 │ │ │ │ strdeq r1, [lr, -r4] │ │ │ │ │ │ │ │ 00327d70 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -174941,22 +174941,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 328044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 327eb0 │ │ │ │ ldr r3, [pc, #208] @ 328048 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327e74 │ │ │ │ ldr r3, [pc, #176] @ 32803c │ │ │ │ @@ -174973,49 +174973,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 32804c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 327e74 │ │ │ │ ldr r0, [pc, #88] @ 328050 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 327eb0 │ │ │ │ ldr r0, [pc, #68] @ 328054 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 327e74 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ ldrdeq r0, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010e0fb4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq lr, r8, asr #30 │ │ │ │ andeq r5, r0, ip, asr #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r7, [r9], r0 │ │ │ │ - andeq r1, r0, r0, lsl #23 │ │ │ │ - ldrdeq r7, [r9], ip │ │ │ │ - addeq r7, r9, r8, ror lr │ │ │ │ strdeq r7, [r9], r0 │ │ │ │ + andeq r1, r0, r0, lsl #23 │ │ │ │ + strdeq r7, [r9], ip │ │ │ │ + umulleq r7, r9, r8, lr │ │ │ │ + addeq r7, r9, r0, lsl lr │ │ │ │ │ │ │ │ 00328058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 328250 │ │ │ │ @@ -175086,15 +175086,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 328270 │ │ │ │ add r0, pc, r0 │ │ │ │ b 328204 │ │ │ │ ldr r3, [pc, #208] @ 328274 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -175113,50 +175113,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 328278 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3280c0 │ │ │ │ ldr r0, [pc, #92] @ 32827c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3280c0 │ │ │ │ ldr r0, [pc, #72] @ 328280 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3280c0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ @ instruction: 0x010e0d90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r8, ror sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq lr, ip, lsr sp │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, r8, lsl #27 │ │ │ │ + addeq r7, r9, r8, lsr #27 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r7, r9, r8, lsr #25 │ │ │ │ addeq r7, r9, r8, asr #25 │ │ │ │ - addeq r7, r9, r4, lsr #26 │ │ │ │ + addeq r7, r9, r8, ror #25 │ │ │ │ + addeq r7, r9, r4, asr #26 │ │ │ │ │ │ │ │ 00328284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -175174,15 +175174,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3278c0 │ │ │ │ @@ -175273,22 +175273,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 328478 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - umulleq r7, r9, r0, r4 │ │ │ │ - addeq r7, r9, r8, lsr ip │ │ │ │ - addeq r7, r9, r0, asr #9 │ │ │ │ - umulleq r7, r9, r8, fp │ │ │ │ - adceq r3, r1, ip, lsr #1 │ │ │ │ - addeq r7, r9, r0, lsl #23 │ │ │ │ - adceq r3, r1, r8, lsl #1 │ │ │ │ - addeq r7, r9, ip, asr fp │ │ │ │ + @ instruction: 0x008974b0 │ │ │ │ + addeq r7, r9, r8, asr ip │ │ │ │ + addeq r7, r9, r0, ror #9 │ │ │ │ + @ instruction: 0x00897bb8 │ │ │ │ + adceq r3, r1, ip, asr #1 │ │ │ │ + addeq r7, r9, r0, lsr #23 │ │ │ │ + adceq r3, r1, r8, lsr #1 │ │ │ │ + addeq r7, r9, ip, ror fp │ │ │ │ │ │ │ │ 0032847c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00328480 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -175326,15 +175326,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328558 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ ldrhi r0, [r5, #184] @ 0xb8 │ │ │ │ @@ -175353,43 +175353,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ mov r0, #0 │ │ │ │ b 328518 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr ip, [pc, #76] @ 3285c4 │ │ │ │ ldr r3, [pc, #76] @ 3285c8 │ │ │ │ ldr r1, [pc, #76] @ 3285cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ b 328560 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, lr, r8, lsr #27 │ │ │ │ + addeq r0, lr, r8, asr #27 │ │ │ │ smlatteq lr, r4, r8, r0 │ │ │ │ - addeq r7, r9, r8, ror sl │ │ │ │ - adceq r2, r1, r4, asr #31 │ │ │ │ - addeq r7, r9, r4, asr sl │ │ │ │ + umulleq r7, r9, r8, sl │ │ │ │ + adceq r2, r1, r4, ror #31 │ │ │ │ + addeq r7, r9, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #32 │ │ │ │ @@ -175418,31 +175418,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, r6 │ │ │ │ beq 328678 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, r7, ip, lsr r4 │ │ │ │ - adceq r2, r1, r0, lsl #30 │ │ │ │ - addeq fp, r8, ip, lsr #9 │ │ │ │ - addeq sl, fp, r8, lsl #10 │ │ │ │ + addseq r5, r7, ip, asr r4 │ │ │ │ + adceq r2, r1, r0, lsr #30 │ │ │ │ + addeq fp, r8, ip, asr #9 │ │ │ │ + addeq sl, fp, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1928] @ 328e44 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1924] @ 328e48 │ │ │ │ @@ -175521,22 +175521,22 @@ │ │ │ │ beq 328d00 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 328e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ and r3, r6, #2 │ │ │ │ orrs r0, r3, #0 │ │ │ │ add r0, r2, r7, lsl #4 │ │ │ │ bne 328ad4 │ │ │ │ and r1, r6, #4 │ │ │ │ @@ -175571,22 +175571,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1420] @ 328e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r3, [pc, #1376] @ 328e50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 328750 │ │ │ │ ldr r3, [pc, #1388] @ 328e70 │ │ │ │ @@ -175606,39 +175606,39 @@ │ │ │ │ beq 328d30 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1288] @ 328e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ add r7, r3, r7, lsl #4 │ │ │ │ ldr r3, [pc, #1228] @ 328e50 │ │ │ │ str r6, [r7, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328be4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3285d0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b33308 │ │ │ │ + bl b33328 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3294c │ │ │ │ + bl b3296c │ │ │ │ b 328750 │ │ │ │ ldr r2, [pc, #1168] @ 328e50 │ │ │ │ strb r3, [r0, #6] │ │ │ │ ldr r3, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328750 │ │ │ │ @@ -175661,22 +175661,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 328e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r3, [pc, #1064] @ 328e80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328750 │ │ │ │ ldr r3, [pc, #1008] @ 328e5c │ │ │ │ @@ -175693,23 +175693,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ 328e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r3, [pc, #884] @ 328e50 │ │ │ │ strb r1, [r0, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328750 │ │ │ │ @@ -175732,34 +175732,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 328e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r3, [pc, #796] @ 328e90 │ │ │ │ ldr r0, [r2, r7, lsl #4] │ │ │ │ ldr r1, [pc, #792] @ 328e94 │ │ │ │ ldr r2, [pc, #792] @ 328e98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ bl 37d3d8 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ bl 36ce24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -175767,17 +175767,17 @@ │ │ │ │ ldr r3, [pc, #656] @ 328e50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328d5c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldr r1, [r6, #24] │ │ │ │ - bl b392e8 │ │ │ │ + bl b39308 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ b 328750 │ │ │ │ ldr r3, [pc, #688] @ 328e9c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328998 │ │ │ │ ldr r3, [pc, #604] @ 328e5c │ │ │ │ @@ -175792,27 +175792,27 @@ │ │ │ │ beq 328d14 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 328ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328998 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92fedc │ │ │ │ + bl 92fefc │ │ │ │ ldr r3, [pc, #476] @ 328e50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328750 │ │ │ │ ldr r3, [pc, #540] @ 328ea4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175833,45 +175833,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 328ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r0, [pc, #420] @ 328eac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r0, [pc, #404] @ 328eb0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 328998 │ │ │ │ ldr r0, [pc, #380] @ 328eb4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r0, [pc, #364] @ 328eb8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r3, [pc, #344] @ 328ebc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328bcc │ │ │ │ ldr r3, [pc, #228] @ 328e5c │ │ │ │ @@ -175888,86 +175888,86 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 328ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328bcc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 328ec4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r0, [pc, #204] @ 328ec8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r0, [pc, #188] @ 328ecc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328bcc │ │ │ │ ldr r0, [pc, #172] @ 328ed0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ ldr r0, [pc, #156] @ 328ed4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328750 │ │ │ │ tsteq lr, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, ip, lsl r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq lr, ip, r6, r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, r4, lsl #17 │ │ │ │ + addeq r7, r9, r4, lsr #17 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r7, r9, r8, lsl sl │ │ │ │ + addeq r7, r9, r8, lsr sl │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ - ldrdeq r7, [r9], r4 │ │ │ │ + strdeq r7, [r9], r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r7, r9, ip, lsr #16 │ │ │ │ + addeq r7, r9, ip, asr #16 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ - addeq r7, r9, r4, lsr r6 │ │ │ │ + addeq r7, r9, r4, asr r6 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - addeq r7, r9, ip, lsl #13 │ │ │ │ - adceq r2, r1, r8, asr #19 │ │ │ │ - ldrdeq r9, [fp], r0 │ │ │ │ - addeq sl, r8, r4, ror pc │ │ │ │ + addeq r7, r9, ip, lsr #13 │ │ │ │ + adceq r2, r1, r8, ror #19 │ │ │ │ + strdeq r9, [fp], r0 │ │ │ │ + umulleq sl, r8, r4, pc @ │ │ │ │ andeq r1, r0, r0, asr sp │ │ │ │ - addeq r7, r9, ip, lsl r5 │ │ │ │ + addeq r7, r9, ip, lsr r5 │ │ │ │ andeq r2, r0, r0, lsr #12 │ │ │ │ - strdeq r7, [r9], r0 │ │ │ │ - addeq r7, r9, r8, asr #7 │ │ │ │ - umulleq r7, r9, r8, r4 │ │ │ │ - addeq r7, r9, r8, lsr r3 │ │ │ │ - strdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r0, lsl r7 │ │ │ │ + addeq r7, r9, r8, ror #7 │ │ │ │ + @ instruction: 0x008974b8 │ │ │ │ + addeq r7, r9, r8, asr r3 │ │ │ │ + addeq r7, r9, r0, lsl r4 │ │ │ │ andeq r6, r0, r4, asr #2 │ │ │ │ - addeq r7, r9, r0, lsl #11 │ │ │ │ - addeq r7, r9, ip, asr #8 │ │ │ │ - @ instruction: 0x008974bc │ │ │ │ - umulleq r7, r9, r0, r5 │ │ │ │ - addeq r7, r9, r4, lsl #10 │ │ │ │ - strdeq r7, [r9], r0 │ │ │ │ + addeq r7, r9, r0, lsr #11 │ │ │ │ + addeq r7, r9, ip, ror #8 │ │ │ │ + ldrdeq r7, [r9], ip │ │ │ │ + @ instruction: 0x008975b0 │ │ │ │ + addeq r7, r9, r4, lsr #10 │ │ │ │ + addeq r7, r9, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [r0, #180] @ 0xb4 │ │ │ │ ldr r7, [r0, #176] @ 0xb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -176053,30 +176053,30 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 32956c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3293e8 │ │ │ │ ldr r1, [pc, #1260] @ 329570 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #1208] @ 32955c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176101,25 +176101,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 329578 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 329418 │ │ │ │ ldr r1, [pc, #1100] @ 32957c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #1036] @ 32955c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176144,25 +176144,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #956] @ 329584 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 329408 │ │ │ │ ldr r1, [pc, #940] @ 329588 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #864] @ 32955c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176187,25 +176187,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 329590 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 329428 │ │ │ │ ldr r1, [pc, #780] @ 329594 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #692] @ 32955c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176230,25 +176230,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 32959c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3293cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3293f8 │ │ │ │ ldr r1, [pc, #620] @ 3295a0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #520] @ 32955c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176273,24 +176273,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3295a8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ b 32909c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -176326,94 +176326,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3295b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328fb8 │ │ │ │ ldr r0, [pc, #248] @ 3295b4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328fb8 │ │ │ │ ldr r0, [pc, #232] @ 3295b8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ ldr r0, [pc, #216] @ 3295bc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ ldr r0, [pc, #196] @ 3295c0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ ldr r0, [pc, #180] @ 3295c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ ldr r0, [pc, #164] @ 3295c8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ ldr r0, [pc, #148] @ 3295cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 328f44 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq sp, r4, lsl #30 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [sp, -r4] │ │ │ │ @ instruction: 0x010dfeb8 │ │ │ │ - umlaleq r2, r1, r0, r5 │ │ │ │ + @ instruction: 0x00a125b0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, r4, lsr #12 │ │ │ │ - addseq r1, r8, r0, lsr #26 │ │ │ │ + addeq r7, r9, r4, asr #12 │ │ │ │ + addseq r1, r8, r0, asr #26 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ - addeq r7, r9, r8, lsl #10 │ │ │ │ - addseq r1, r6, ip, lsr r0 │ │ │ │ + addeq r7, r9, r8, lsr #10 │ │ │ │ + addseq r1, r6, ip, asr r0 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ - addeq r7, r9, ip, ror #7 │ │ │ │ - umullseq r0, r6, r0, pc @ │ │ │ │ + addeq r7, r9, ip, lsl #8 │ │ │ │ + @ instruction: 0x00960fb0 │ │ │ │ andeq r3, r0, r4, ror r7 │ │ │ │ - ldrdeq r7, [r9], r0 │ │ │ │ - addeq fp, fp, r0, lsr #15 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ + addeq fp, fp, r0, asr #15 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ - addeq r7, r9, r4, asr #2 │ │ │ │ - strdeq fp, [fp], r4 │ │ │ │ + addeq r7, r9, r4, ror #2 │ │ │ │ + addeq fp, fp, r4, lsl r7 │ │ │ │ andeq r6, r0, r8, lsl #15 │ │ │ │ - addeq r7, r9, r8, lsl #2 │ │ │ │ + addeq r7, r9, r8, lsr #2 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ - umulleq r6, r9, r4, fp │ │ │ │ @ instruction: 0x00896bb4 │ │ │ │ - addeq r7, r9, r0, asr #32 │ │ │ │ - addeq r7, r9, r4, ror #3 │ │ │ │ - addeq r6, r9, r4, lsr #31 │ │ │ │ - addeq r7, r9, ip, asr #2 │ │ │ │ - addeq r7, r9, ip, asr r0 │ │ │ │ - strheq r7, [r9], r8 │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + addeq r7, r9, r0, rrx │ │ │ │ + addeq r7, r9, r4, lsl #4 │ │ │ │ + addeq r6, r9, r4, asr #31 │ │ │ │ + addeq r7, r9, ip, ror #2 │ │ │ │ + addeq r7, r9, ip, ror r0 │ │ │ │ + ldrdeq r7, [r9], r8 │ │ │ │ │ │ │ │ 003295d0 : │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -176455,25 +176455,25 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r3, [pc, #172] @ 32973c │ │ │ │ ldr r2, [pc, #172] @ 329740 │ │ │ │ ldr r1, [pc, #172] @ 329744 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str r0, [r4, #180] @ 0xb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3296e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176493,26 +176493,26 @@ │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 8e3a3c │ │ │ │ - @ instruction: 0x00a11eb0 │ │ │ │ - addeq sl, r8, r0, asr #8 │ │ │ │ - addseq lr, r3, r8, lsl #9 │ │ │ │ - addeq r7, r9, r0 │ │ │ │ + b 8e3a5c │ │ │ │ + ldrdeq r1, [r1], r0 @ │ │ │ │ + addeq sl, r8, r0, ror #8 │ │ │ │ + addseq lr, r3, r8, lsr #9 │ │ │ │ + addeq r7, r9, r0, lsr #32 │ │ │ │ umlaleq ip, fp, r0, ip │ │ │ │ │ │ │ │ 00329750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -176523,22 +176523,22 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3297d8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176561,22 +176561,22 @@ │ │ │ │ add r8, r8, #24 │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31c9c4 │ │ │ │ - ldrdeq r1, [r1], r0 @ │ │ │ │ - addeq sl, r8, r0, ror r3 │ │ │ │ - addeq r9, fp, r8, asr #7 │ │ │ │ + strdeq r1, [r1], r0 @ │ │ │ │ + umulleq sl, r8, r0, r3 │ │ │ │ + addeq r9, fp, r8, ror #7 │ │ │ │ │ │ │ │ 00329844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -176596,29 +176596,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31c9c4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00a11cb8 │ │ │ │ - addeq r9, fp, r0, asr #5 │ │ │ │ - addeq sl, r8, r4, ror #4 │ │ │ │ + ldrdeq r1, [r1], r8 @ │ │ │ │ + addeq r9, fp, r0, ror #5 │ │ │ │ + addeq sl, r8, r4, lsl #5 │ │ │ │ │ │ │ │ 003298e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #264] @ 329a04 │ │ │ │ @@ -176634,15 +176634,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3299ac │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3299b8 │ │ │ │ @@ -176664,42 +176664,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 329968 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr ip, [pc, #76] @ 329a14 │ │ │ │ ldr r3, [pc, #76] @ 329a18 │ │ │ │ ldr r1, [pc, #76] @ 329a1c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ b 329968 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq sp, r4, lsl #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, sp, r0, ror #18 │ │ │ │ + addeq pc, sp, r0, lsl #19 │ │ │ │ @ instruction: 0x010df494 │ │ │ │ - addeq r6, r9, r8, lsr #12 │ │ │ │ - adceq r1, r1, r4, ror fp │ │ │ │ - addeq r6, r9, r4, lsl #12 │ │ │ │ + addeq r6, r9, r8, asr #12 │ │ │ │ + umlaleq r1, r1, r4, fp @ │ │ │ │ + addeq r6, r9, r4, lsr #12 │ │ │ │ │ │ │ │ 00329a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -177719,83 +177719,83 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 320f0c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #208] @ 32aaec │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ b 32ab3c │ │ │ │ - addeq r6, r9, r8, asr #25 │ │ │ │ - addseq r9, r3, r4, lsl #29 │ │ │ │ - umulleq r6, r9, r4, ip │ │ │ │ - addeq r6, r9, ip, lsl #25 │ │ │ │ - addeq r6, r9, ip, ror ip │ │ │ │ - addeq r6, r9, r8, lsl #25 │ │ │ │ - addeq r6, r9, r8, asr #24 │ │ │ │ - addeq r6, r9, r8, asr #24 │ │ │ │ + addeq r6, r9, r8, ror #25 │ │ │ │ + addseq r9, r3, r4, lsr #29 │ │ │ │ + @ instruction: 0x00896cb4 │ │ │ │ + addeq r6, r9, ip, lsr #25 │ │ │ │ + umulleq r6, r9, ip, ip │ │ │ │ + addeq r6, r9, r8, lsr #25 │ │ │ │ + addeq r6, r9, r8, ror #24 │ │ │ │ + addeq r6, r9, r8, ror #24 │ │ │ │ + addeq r6, r9, r8, lsr ip │ │ │ │ addeq r6, r9, r8, lsl ip │ │ │ │ - strdeq r6, [r9], r8 │ │ │ │ - strdeq r6, [r9], r8 │ │ │ │ - @ instruction: 0x00896bb4 │ │ │ │ - umulleq r6, r9, r8, fp │ │ │ │ - addeq r6, r9, r0, lsr #22 │ │ │ │ - addeq r6, r9, r8, lsl fp │ │ │ │ - addeq r6, r9, r8, ror #22 │ │ │ │ - addeq r6, r9, r4, lsl fp │ │ │ │ + addeq r6, r9, r8, lsl ip │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + @ instruction: 0x00896bb8 │ │ │ │ + addeq r6, r9, r0, asr #22 │ │ │ │ + addeq r6, r9, r8, lsr fp │ │ │ │ + addeq r6, r9, r8, lsl #23 │ │ │ │ + addeq r6, r9, r4, lsr fp │ │ │ │ + addeq r6, r9, r0, asr #22 │ │ │ │ addeq r6, r9, r0, lsr #22 │ │ │ │ - addeq r6, r9, r0, lsl #22 │ │ │ │ - addeq r6, r9, r4, ror #21 │ │ │ │ - addeq r6, r9, r8, asr #21 │ │ │ │ - addeq r6, r9, ip, lsr #21 │ │ │ │ - addeq r6, r9, r0, ror sl │ │ │ │ - addeq r6, r9, r8, asr #20 │ │ │ │ - addeq r6, r9, r8, lsl sl │ │ │ │ - strdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, r0, lsr #19 │ │ │ │ - addeq r6, r9, r4, lsl #19 │ │ │ │ - umulleq r2, pc, r0, r2 @ │ │ │ │ - @ instruction: 0x008968bc │ │ │ │ + addeq r6, r9, r4, lsl #22 │ │ │ │ + addeq r6, r9, r8, ror #21 │ │ │ │ + addeq r6, r9, ip, asr #21 │ │ │ │ + umulleq r6, r9, r0, sl │ │ │ │ + addeq r6, r9, r8, ror #20 │ │ │ │ + addeq r6, r9, r8, lsr sl │ │ │ │ + addeq r6, r9, ip, lsl sl │ │ │ │ + addeq r6, r9, r0, asr #19 │ │ │ │ + addeq r6, r9, r4, lsr #19 │ │ │ │ + @ instruction: 0x008f22b0 │ │ │ │ + ldrdeq r6, [r9], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r6, r9, ip, asr #15 │ │ │ │ - @ instruction: 0x008966b8 │ │ │ │ - addeq r6, r9, ip, asr #11 │ │ │ │ - addeq r6, r9, r4, asr #11 │ │ │ │ - @ instruction: 0x008965b4 │ │ │ │ + addeq r6, r9, ip, ror #15 │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, ip, ror #11 │ │ │ │ + addeq r6, r9, r4, ror #11 │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + @ instruction: 0x008965bc │ │ │ │ + addeq r6, r9, ip, lsr #11 │ │ │ │ umulleq r6, r9, ip, r5 │ │ │ │ addeq r6, r9, ip, lsl #11 │ │ │ │ addeq r6, r9, ip, ror r5 │ │ │ │ addeq r6, r9, ip, ror #10 │ │ │ │ - addeq r6, r9, ip, asr r5 │ │ │ │ - addeq r6, r9, ip, asr #10 │ │ │ │ - umulleq sp, sp, r0, ip @ │ │ │ │ - addseq r9, r3, r8, lsl ip │ │ │ │ - addseq r2, r3, r0, asr r5 │ │ │ │ - addeq r6, r9, r0, ror r0 │ │ │ │ - addeq r5, r9, ip, asr #31 │ │ │ │ - addeq r5, r9, r4, lsl pc │ │ │ │ - addeq r5, r9, r4, lsl #29 │ │ │ │ - addeq r5, r9, r0, lsl #29 │ │ │ │ - addeq r5, r9, r0, lsr #26 │ │ │ │ - addeq r5, r9, r0, lsr #26 │ │ │ │ - addeq r5, r9, r4, lsr #23 │ │ │ │ - @ instruction: 0x00895bb0 │ │ │ │ - addeq r5, r9, r4, ror #24 │ │ │ │ - addeq r1, pc, r0, ror #10 │ │ │ │ - addeq r5, r9, r0, lsl ip │ │ │ │ - addeq r5, r9, r0, ror #24 │ │ │ │ - addeq r5, r9, r4, lsl ip │ │ │ │ - addeq r5, r9, ip, lsl ip │ │ │ │ - addeq r5, r9, r0, lsr #23 │ │ │ │ - addeq r5, r9, ip, lsr #23 │ │ │ │ + @ instruction: 0x008ddcb0 │ │ │ │ + addseq r9, r3, r8, lsr ip │ │ │ │ + addseq r2, r3, r0, ror r5 │ │ │ │ + umulleq r6, r9, r0, r0 │ │ │ │ + addeq r5, r9, ip, ror #31 │ │ │ │ + addeq r5, r9, r4, lsr pc │ │ │ │ + addeq r5, r9, r4, lsr #29 │ │ │ │ + addeq r5, r9, r0, lsr #29 │ │ │ │ + addeq r5, r9, r0, asr #26 │ │ │ │ + addeq r5, r9, r0, asr #26 │ │ │ │ + addeq r5, r9, r4, asr #23 │ │ │ │ + ldrdeq r5, [r9], r0 │ │ │ │ + addeq r5, r9, r4, lsl #25 │ │ │ │ + addeq r1, pc, r0, lsl #11 │ │ │ │ + addeq r5, r9, r0, lsr ip │ │ │ │ + addeq r5, r9, r0, lsl #25 │ │ │ │ + addeq r5, r9, r4, lsr ip │ │ │ │ + addeq r5, r9, ip, lsr ip │ │ │ │ + addeq r5, r9, r0, asr #23 │ │ │ │ + addeq r5, r9, ip, asr #23 │ │ │ │ + addeq r5, r9, r0, ror fp │ │ │ │ + addeq r5, r9, r8, asr #21 │ │ │ │ addeq r5, r9, r0, asr fp │ │ │ │ - addeq r5, r9, r8, lsr #21 │ │ │ │ - addeq r5, r9, r0, lsr fp │ │ │ │ - addeq r5, r9, ip, ror #20 │ │ │ │ - adceq r0, r1, r0, lsl #13 │ │ │ │ - addeq r5, r9, ip, lsl #2 │ │ │ │ - addeq r5, r9, r0, asr #17 │ │ │ │ + addeq r5, r9, ip, lsl #21 │ │ │ │ + adceq r0, r1, r0, lsr #13 │ │ │ │ + addeq r5, r9, ip, lsr #2 │ │ │ │ + addeq r5, r9, r0, ror #17 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 32196c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31ed70 │ │ │ │ @@ -178078,37 +178078,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 32b014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32af28 │ │ │ │ ldr r0, [pc, #48] @ 32b018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32af28 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [sp, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq sp, [sp, -r4] │ │ │ │ andeq r3, r0, r4, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r9, ip, asr r9 │ │ │ │ - umulleq r5, r9, r8, r9 │ │ │ │ + addeq r5, r9, ip, ror r9 │ │ │ │ + @ instruction: 0x008959b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #152] @ 32b0d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178146,16 +178146,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31df30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31df30 │ │ │ │ - addeq r8, sp, r4, asr #21 │ │ │ │ - addeq r5, r9, r4, lsl r9 │ │ │ │ + addeq r8, sp, r4, ror #21 │ │ │ │ + addeq r5, r9, r4, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #700] @ 32b3ac │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #696] @ 32b3b0 │ │ │ │ @@ -178229,25 +178229,25 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 32b3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b1a0 │ │ │ │ ldr r3, [pc, #364] @ 32b3c0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b1a0 │ │ │ │ ldr r3, [pc, #364] @ 32b3d4 │ │ │ │ @@ -178269,23 +178269,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 32b3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b1a0 │ │ │ │ ldr r3, [pc, #240] @ 32b3dc │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b1a0 │ │ │ │ ldr r3, [pc, #200] @ 32b3c8 │ │ │ │ @@ -178302,58 +178302,58 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 32b3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b1a0 │ │ │ │ ldr r0, [pc, #116] @ 32b3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b1a0 │ │ │ │ ldr r0, [pc, #104] @ 32b3e8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b1a0 │ │ │ │ ldr r0, [pc, #84] @ 32b3ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b1a0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r0, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [sp, -r0] │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ smlatbeq sp, ip, ip, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, ip, lsl #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r9, r4, lsl r8 │ │ │ │ + addeq r5, r9, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r5, r9, r4, lsr #16 │ │ │ │ + addeq r5, r9, r4, asr #16 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - addeq r5, r9, r4, ror #12 │ │ │ │ - addeq r5, r9, r4, lsr #13 │ │ │ │ - addeq r5, r9, r0, lsr r7 │ │ │ │ - addeq r5, r9, r0, asr #15 │ │ │ │ + addeq r5, r9, r4, lsl #13 │ │ │ │ + addeq r5, r9, r4, asr #13 │ │ │ │ + addeq r5, r9, r0, asr r7 │ │ │ │ + addeq r5, r9, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #3336] @ 32c110 │ │ │ │ ldr r2, [pc, #3336] @ 32c114 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178378,15 +178378,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ ldrb r5, [r4] │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -178403,29 +178403,29 @@ │ │ │ │ bne 32b71c │ │ │ │ cmp r6, #1 │ │ │ │ bne 32b60c │ │ │ │ cmp r5, #65536 @ 0x10000 │ │ │ │ beq 32b8bc │ │ │ │ cmp r5, #0 │ │ │ │ beq 32b57c │ │ │ │ - bl b981b8 │ │ │ │ + bl b981d8 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32b644 │ │ │ │ ldr r8, [pc, #3128] @ 32c120 │ │ │ │ mov sl, fp │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b4fc │ │ │ │ ldr sl, [sl, #4] │ │ │ │ cmp sl, #0 │ │ │ │ beq 32b640 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 32b4f0 │ │ │ │ mov r0, fp │ │ │ │ bl 27df24 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ @@ -178463,15 +178463,15 @@ │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldr r2, [pc, #2900] @ 32c124 │ │ │ │ ldr r3, [pc, #2880] @ 32c114 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178480,27 +178480,27 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r0, [pc, #2852] @ 32c128 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ b 32b5c8 │ │ │ │ mov r0, fp │ │ │ │ bl 27df24 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ @@ -178514,15 +178514,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ b 32b5c8 │ │ │ │ ldr r3, [pc, #2700] @ 32c12c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b448 │ │ │ │ ldr r3, [pc, #2684] @ 32c130 │ │ │ │ @@ -178539,23 +178539,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 32c138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b448 │ │ │ │ ldr r3, [pc, #2584] @ 32c13c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, sl │ │ │ │ beq 32b7fc │ │ │ │ ldr r3, [pc, #2552] @ 32c130 │ │ │ │ @@ -178579,23 +178579,23 @@ │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 32c140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb fp, [r4, #4] │ │ │ │ orr fp, fp, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr fp, fp, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr fp, fp, r3, lsl #24 │ │ │ │ @@ -178630,22 +178630,22 @@ │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2252] @ 32c148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b610 │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b668 │ │ │ │ cmp r3, #5 │ │ │ │ beq 32bb20 │ │ │ │ cmp r3, #6 │ │ │ │ beq 32b9fc │ │ │ │ @@ -178729,33 +178729,33 @@ │ │ │ │ bl 27d9b4 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ b 32b5c8 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32b8b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #1848] @ 32c154 │ │ │ │ ldr r2, [pc, #1848] @ 32c158 │ │ │ │ ldr r1, [pc, #1848] @ 32c15c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ @@ -178804,31 +178804,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ b 32b5c8 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32b8b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #1568] @ 32c160 │ │ │ │ ldr r2, [pc, #1568] @ 32c164 │ │ │ │ ldr r1, [pc, #1568] @ 32c168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ @@ -178898,15 +178898,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ asr r3, r5, #31 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ mov r0, r7 │ │ │ │ bl 27cebc │ │ │ │ b 32b5c8 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ b 32b560 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178925,33 +178925,33 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [pc, #1152] @ 32c16c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ b 32b5c8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #3 │ │ │ │ b 32b5a4 │ │ │ │ ldr sl, [pc, #1112] @ 32c170 │ │ │ │ add sl, pc, sl │ │ │ │ b 32b91c │ │ │ │ ldr r0, [pc, #1104] @ 32c174 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b7b8 │ │ │ │ ldr r0, [pc, #1080] @ 32c178 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32b448 │ │ │ │ mov r9, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r9 │ │ │ │ mov sl, #3 │ │ │ │ mov fp, r8 │ │ │ │ b 32b960 │ │ │ │ @@ -178986,23 +178986,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r5, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 32c180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldr fp, [r6, #4] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -179040,22 +179040,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 32c188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ @@ -179085,24 +179085,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #484] @ 32c16c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 32c190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32bccc │ │ │ │ ldr r3, [pc, #484] @ 32c194 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bba4 │ │ │ │ ldr r3, [pc, #364] @ 32c130 │ │ │ │ @@ -179118,23 +179118,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ @@ -179148,33 +179148,33 @@ │ │ │ │ b 32bba4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #304] @ 32c19c │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32be14 │ │ │ │ ldr r0, [pc, #280] @ 32c1a0 │ │ │ │ ldr r2, [pc, #224] @ 32c16c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32bccc │ │ │ │ ldr r0, [pc, #260] @ 32c1a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32c024 │ │ │ │ ldr r0, [pc, #240] @ 32c1a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 32bee8 │ │ │ │ ldr r3, [pc, #220] @ 32c1ac │ │ │ │ ldr r1, [pc, #220] @ 32c1b0 │ │ │ │ ldr r0, [pc, #220] @ 32c1b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #216] @ 32c1b8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -179190,68 +179190,68 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #728 @ 0x2d8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq sp, [sp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sp, [sp, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, sp, r0, lsr #27 │ │ │ │ + addeq sp, sp, r0, asr #27 │ │ │ │ tsteq sp, r4, lsr r8 │ │ │ │ - addeq r5, r9, r4, lsl #14 │ │ │ │ + addeq r5, r9, r4, lsr #14 │ │ │ │ @ instruction: 0x000061b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r5, r9, ip, r4 │ │ │ │ + @ instruction: 0x008954bc │ │ │ │ andeq r2, r0, ip, ror r6 │ │ │ │ - addeq r5, r9, r4, ror r4 │ │ │ │ + umulleq r5, r9, r4, r4 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq r5, r9, r8, lsr r4 │ │ │ │ - addeq r5, r9, ip, lsl #5 │ │ │ │ + addeq r5, r9, r8, asr r4 │ │ │ │ + addeq r5, r9, ip, lsr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - adceq pc, r0, ip, ror fp @ │ │ │ │ - addeq r5, r9, ip, lsr r4 │ │ │ │ - addeq r5, r9, r0, asr r4 │ │ │ │ - adceq pc, r0, r8, asr sl @ │ │ │ │ - addeq r5, r9, ip, lsl r3 │ │ │ │ - addeq r5, r9, r0, lsr r3 │ │ │ │ + umlaleq pc, r0, ip, fp @ │ │ │ │ + addeq r5, r9, ip, asr r4 │ │ │ │ + addeq r5, r9, r0, ror r4 │ │ │ │ + adceq pc, r0, r8, ror sl @ │ │ │ │ + addeq r5, r9, ip, lsr r3 │ │ │ │ + addeq r5, r9, r0, asr r3 │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - umulleq r4, r9, r4, lr │ │ │ │ - addeq r4, r9, r4, asr #30 │ │ │ │ - @ instruction: 0x00894eb0 │ │ │ │ + @ instruction: 0x00894eb4 │ │ │ │ + addeq r4, r9, r4, ror #30 │ │ │ │ + ldrdeq r4, [r9], r0 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - addeq r4, r9, r8, asr #30 │ │ │ │ + addeq r4, r9, r8, ror #30 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - addeq r5, r9, r0, ror r0 │ │ │ │ + umulleq r5, r9, r0, r0 │ │ │ │ andeq r6, r0, ip, lsl #24 │ │ │ │ - addeq r4, r9, ip, asr #28 │ │ │ │ - andeq r2, r0, r0, lsl #11 │ │ │ │ addeq r4, r9, ip, ror #28 │ │ │ │ - addeq r4, r9, r0, lsr sp │ │ │ │ - addeq r4, r9, r4, lsr #27 │ │ │ │ - addeq r4, r9, r4, lsr lr │ │ │ │ - addeq r4, r9, r4, ror #29 │ │ │ │ - adceq pc, r0, r8, asr #9 │ │ │ │ - addeq r4, r9, r0, asr #28 │ │ │ │ + andeq r2, r0, r0, lsl #11 │ │ │ │ + addeq r4, r9, ip, lsl #29 │ │ │ │ + addeq r4, r9, r0, asr sp │ │ │ │ + addeq r4, r9, r4, asr #27 │ │ │ │ + addeq r4, r9, r4, asr lr │ │ │ │ addeq r4, r9, r4, lsl #30 │ │ │ │ + adceq pc, r0, r8, ror #9 │ │ │ │ + addeq r4, r9, r0, ror #28 │ │ │ │ + addeq r4, r9, r4, lsr #30 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq pc, r0, r4, lsr #9 │ │ │ │ - addeq r4, r9, r0, lsr #28 │ │ │ │ - addeq r4, r9, r0, lsr lr │ │ │ │ + adceq pc, r0, r4, asr #9 │ │ │ │ + addeq r4, r9, r0, asr #28 │ │ │ │ + addeq r4, r9, r0, asr lr │ │ │ │ │ │ │ │ 0032c1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bl 27c97c │ │ │ │ - bl b981b8 │ │ │ │ + bl b981d8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bl 27f088 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -179267,38 +179267,38 @@ │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [pc, #1068] @ 32c66c │ │ │ │ ldr r6, [r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r3, [pc, #1048] @ 32c670 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1008] @ 32c674 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r1, [pc, #992] @ 32c678 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323290 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r5, r5, #1 │ │ │ │ lsl r5, r5, #17 │ │ │ │ @@ -179369,26 +179369,26 @@ │ │ │ │ strb fp, [r4, #55] @ 0x37 │ │ │ │ strb sl, [r4, #35] @ 0x23 │ │ │ │ strb r9, [r4, #39] @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323290 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r3, #1 │ │ │ │ lsl r2, r8, #17 │ │ │ │ @@ -179446,15 +179446,15 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r0, #44] @ 0x2c │ │ │ │ strb r2, [r0, #45] @ 0x2d │ │ │ │ ldr r1, [pc, #376] @ 32c688 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 323290 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -179530,23 +179530,23 @@ │ │ │ │ strb r4, [r0, #8] │ │ │ │ strb r3, [r0, #9] │ │ │ │ lsr r3, r4, #16 │ │ │ │ lsr r4, r4, #24 │ │ │ │ strb r3, [r0, #10] │ │ │ │ strb r4, [r0, #11] │ │ │ │ b 32c5e4 │ │ │ │ - adceq pc, r0, r0, lsl #7 │ │ │ │ - addeq r8, fp, r4, ror #15 │ │ │ │ - addseq sp, r5, r4, lsl pc │ │ │ │ - addseq lr, r7, r0, lsr #22 │ │ │ │ - strdeq ip, [sp], r0 │ │ │ │ - addeq r4, r9, r0, lsl #27 │ │ │ │ - umulleq r4, r9, r0, sl │ │ │ │ - addeq r4, r9, r4, lsr #21 │ │ │ │ - addeq ip, sp, r8, ror sp │ │ │ │ + adceq pc, r0, r0, lsr #7 │ │ │ │ + addeq r8, fp, r4, lsl #16 │ │ │ │ + addseq sp, r5, r4, lsr pc │ │ │ │ + addseq lr, r7, r0, asr #22 │ │ │ │ + addeq sp, sp, r0, lsl r0 │ │ │ │ + addeq r4, r9, r0, lsr #27 │ │ │ │ + @ instruction: 0x00894ab0 │ │ │ │ + addeq r4, r9, r4, asr #21 │ │ │ │ + umulleq ip, sp, r8, sp │ │ │ │ andseq r3, r2, r6, asr r4 │ │ │ │ │ │ │ │ 0032c690 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179563,22 +179563,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c9c4 │ │ │ │ - ldrdeq lr, [r0], r4 @ │ │ │ │ - addeq r7, r8, r4, lsr #8 │ │ │ │ - addeq r6, fp, r0, lsl #9 │ │ │ │ + strdeq lr, [r0], r4 @ │ │ │ │ + addeq r7, r8, r4, asr #8 │ │ │ │ + addeq r6, fp, r0, lsr #9 │ │ │ │ │ │ │ │ 0032c704 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -179600,19 +179600,19 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ ldr r2, [pc, #144] @ 32c7f4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f088 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 323290 │ │ │ │ @@ -179632,26 +179632,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r9, r8, lsr #18 │ │ │ │ + addeq r4, r9, r8, asr #18 │ │ │ │ adceq r9, fp, r0, asr #25 │ │ │ │ - addeq r4, r9, r4, asr #17 │ │ │ │ + addeq r4, r9, r4, ror #17 │ │ │ │ │ │ │ │ 0032c7fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r9, r0 │ │ │ │ - bl b981b8 │ │ │ │ + bl b981d8 │ │ │ │ ldr r4, [pc, #200] @ 32c8e8 │ │ │ │ add r4, pc, r4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 32c8d8 │ │ │ │ ldr r3, [pc, #188] @ 32c8ec │ │ │ │ ldr fp, [pc, #188] @ 32c8f0 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ @@ -179666,26 +179666,26 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r1, #5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -179698,17 +179698,17 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27df24 │ │ │ │ smlatteq sp, r8, r5, ip │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r7, ip, ror #10 │ │ │ │ - addeq r8, fp, ip, ror #3 │ │ │ │ - addseq sp, r5, r0, lsr #18 │ │ │ │ + addseq lr, r7, ip, lsl #11 │ │ │ │ + addeq r8, fp, ip, lsl #4 │ │ │ │ + addseq sp, r5, r0, asr #18 │ │ │ │ │ │ │ │ 0032c8fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -179747,56 +179747,56 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ smlatteq sp, r0, r4, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010dc49c │ │ │ │ - addeq r4, r9, r8, lsl r6 │ │ │ │ - addeq r4, r9, r0, lsl r6 │ │ │ │ - addeq r4, r9, ip, lsl #12 │ │ │ │ - addeq r4, r9, r0, lsr #12 │ │ │ │ - ldrdeq r4, [r9], r8 │ │ │ │ - ldrdeq r4, [r9], r0 │ │ │ │ - addeq r4, r9, r8, asr #11 │ │ │ │ - addeq r3, r9, r8, lsr #24 │ │ │ │ - addeq r3, r9, r8, lsr #29 │ │ │ │ - addeq r4, r9, r4, asr #10 │ │ │ │ - addeq r4, r9, r0, lsl r5 │ │ │ │ - addeq r4, r9, r0, asr #9 │ │ │ │ - addeq r4, r9, r4, asr #9 │ │ │ │ - addeq r4, r9, r4, asr r4 │ │ │ │ - addeq r4, r9, r8, lsr r4 │ │ │ │ + addeq r4, r9, r8, lsr r6 │ │ │ │ + addeq r4, r9, r0, lsr r6 │ │ │ │ + addeq r4, r9, ip, lsr #12 │ │ │ │ + addeq r4, r9, r0, asr #12 │ │ │ │ + strdeq r4, [r9], r8 │ │ │ │ + strdeq r4, [r9], r0 │ │ │ │ + addeq r4, r9, r8, ror #11 │ │ │ │ + addeq r3, r9, r8, asr #24 │ │ │ │ + addeq r3, r9, r8, asr #29 │ │ │ │ + addeq r4, r9, r4, ror #10 │ │ │ │ + addeq r4, r9, r0, lsr r5 │ │ │ │ + addeq r4, r9, r0, ror #9 │ │ │ │ + addeq r4, r9, r4, ror #9 │ │ │ │ + addeq r4, r9, r4, ror r4 │ │ │ │ + addeq r4, r9, r8, asr r4 │ │ │ │ andeq r7, r0, r0, lsr #31 │ │ │ │ + addeq r4, r9, ip, lsl r4 │ │ │ │ strdeq r4, [r9], ip │ │ │ │ - ldrdeq r4, [r9], ip │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ - addeq r4, r9, r8, ror #6 │ │ │ │ - addeq r4, r9, ip, lsr r3 │ │ │ │ - addeq r4, r9, r4, lsr #6 │ │ │ │ - addeq r4, r9, r8, lsl #5 │ │ │ │ - addeq r3, r9, r0, asr #31 │ │ │ │ - addeq r3, r9, r8, lsl #31 │ │ │ │ - addeq r3, r9, r8, asr pc │ │ │ │ - addeq r3, r9, r0, ror #28 │ │ │ │ - umulleq r3, r9, ip, sp │ │ │ │ - addeq r3, r9, r0, lsl sp │ │ │ │ - ldrdeq r3, [r9], r0 │ │ │ │ + addeq r4, r9, r8, lsl #7 │ │ │ │ + addeq r4, r9, ip, asr r3 │ │ │ │ + addeq r4, r9, r4, asr #6 │ │ │ │ + addeq r4, r9, r8, lsr #5 │ │ │ │ + addeq r3, r9, r0, ror #31 │ │ │ │ + addeq r3, r9, r8, lsr #31 │ │ │ │ + addeq r3, r9, r8, ror pc │ │ │ │ + addeq r3, r9, r0, lsl #29 │ │ │ │ + @ instruction: 0x00893dbc │ │ │ │ + addeq r3, r9, r0, lsr sp │ │ │ │ + strdeq r3, [r9], r0 │ │ │ │ + addeq r3, r9, r8, lsl sl │ │ │ │ strdeq r3, [r9], r8 │ │ │ │ - ldrdeq r3, [r9], r8 │ │ │ │ - addeq r3, r9, r0, asr #19 │ │ │ │ - addeq r3, r9, ip, lsr r9 │ │ │ │ - @ instruction: 0x0092f3d4 │ │ │ │ - addeq r3, r9, r8, lsr r1 │ │ │ │ - addeq r3, r9, r8, lsr r9 │ │ │ │ - addeq r3, r9, ip, lsr r9 │ │ │ │ - addeq r3, r9, ip, lsr r9 │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ - addeq r3, r9, r4, lsl r8 │ │ │ │ - addeq r3, r9, r8, asr #15 │ │ │ │ + addeq r3, r9, r0, ror #19 │ │ │ │ + addeq r3, r9, ip, asr r9 │ │ │ │ + @ instruction: 0x0092f3f4 │ │ │ │ + addeq r3, r9, r8, asr r1 │ │ │ │ + addeq r3, r9, r8, asr r9 │ │ │ │ + addeq r3, r9, ip, asr r9 │ │ │ │ + addeq r3, r9, ip, asr r9 │ │ │ │ + addeq r3, r9, r8, lsl r8 │ │ │ │ + addeq r3, r9, r4, lsr r8 │ │ │ │ + addeq r3, r9, r8, ror #15 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #-196] @ 32c9ac │ │ │ │ mov fp, #1 │ │ │ │ @@ -181221,15 +181221,15 @@ │ │ │ │ bl 3266f8 │ │ │ │ mov r6, r8 │ │ │ │ bl 31decc │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 3231b8 │ │ │ │ - bl b981b8 │ │ │ │ + bl b981d8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c960 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #109 @ 0x6d │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -181270,182 +181270,182 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 32e174 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27df24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r9, r8, lsr #11 │ │ │ │ - addeq r3, r9, r4, lsr #11 │ │ │ │ - addeq r3, r9, r8, lsl r5 │ │ │ │ - @ instruction: 0x008934b0 │ │ │ │ - addeq r3, r9, ip, lsl r0 │ │ │ │ - addeq r3, r9, ip, rrx │ │ │ │ - addeq r1, r9, r8, lsr r7 │ │ │ │ - addeq r3, r9, r0, lsr r1 │ │ │ │ + addeq r3, r9, r8, asr #11 │ │ │ │ + addeq r3, r9, r4, asr #11 │ │ │ │ + addeq r3, r9, r8, lsr r5 │ │ │ │ + ldrdeq r3, [r9], r0 │ │ │ │ + addeq r3, r9, ip, lsr r0 │ │ │ │ + addeq r3, r9, ip, lsl #1 │ │ │ │ + addeq r1, r9, r8, asr r7 │ │ │ │ + addeq r3, r9, r0, asr r1 │ │ │ │ @ instruction: 0x010dacbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldr r0, [pc, #4] @ 32e1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ @ instruction: 0x00ab82b8 │ │ │ │ ldr r0, [pc, #8] @ 32e1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r8, fp, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e258 │ │ │ │ ldr r3, [pc, #124] @ 32e25c │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #96] @ 32e260 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r5, [pc, #80] @ 32e264 │ │ │ │ ldr r0, [pc, #80] @ 32e268 │ │ │ │ ldr r2, [pc, #80] @ 32e26c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #44] @ 32e270 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 935d74 │ │ │ │ - addeq r3, r9, r4, asr #32 │ │ │ │ + b 935d94 │ │ │ │ + addeq r3, r9, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - addeq r3, r9, r4, lsr #32 │ │ │ │ - addseq ip, r7, r8, lsl #23 │ │ │ │ + addeq r3, r9, r4, asr #32 │ │ │ │ + addseq ip, r7, r8, lsr #23 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addeq r4, sl, r0, asr #22 │ │ │ │ - addeq r3, r9, ip │ │ │ │ + addeq r4, sl, r0, ror #22 │ │ │ │ + addeq r3, r9, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e308 │ │ │ │ ldr r3, [pc, #124] @ 32e30c │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #96] @ 32e310 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r5, [pc, #80] @ 32e314 │ │ │ │ ldr r0, [pc, #80] @ 32e318 │ │ │ │ ldr r2, [pc, #80] @ 32e31c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #44] @ 32e320 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 935d74 │ │ │ │ - strdeq r2, [r9], r0 │ │ │ │ + b 935d94 │ │ │ │ + addeq r3, r9, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ - @ instruction: 0x0097cad8 │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + @ instruction: 0x0097caf8 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - umulleq r4, sl, r0, sl │ │ │ │ - ldrdeq r2, [r9], r8 │ │ │ │ + @ instruction: 0x008a4ab0 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 32e4a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r2, [pc, #344] @ 32e4a8 │ │ │ │ ldr r1, [pc, #344] @ 32e4ac │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r9, [pc, #320] @ 32e4b0 │ │ │ │ ldr sl, [pc, #320] @ 32e4b4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e43c │ │ │ │ ldr r8, [pc, #288] @ 32e4b8 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e45c │ │ │ │ ldr r1, [pc, #232] @ 32e4bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32e474 │ │ │ │ ldr r3, [pc, #208] @ 32e4c0 │ │ │ │ ldr r1, [pc, #208] @ 32e4c4 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r1, [pc, #192] @ 32e4c8 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 32e48c │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181458,97 +181458,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 32e4cc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #84] @ 32e4d0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #64] @ 32e4d4 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq sp, r0, r8, lsr #5 │ │ │ │ - addeq r5, r8, ip, lsl #15 │ │ │ │ - @ instruction: 0x009397d4 │ │ │ │ - addeq r2, r9, r4, lsr #31 │ │ │ │ + adceq sp, r0, r8, asr #5 │ │ │ │ + addeq r5, r8, ip, lsr #15 │ │ │ │ + @ instruction: 0x009397f4 │ │ │ │ + addeq r2, r9, r4, asr #31 │ │ │ │ smlabbeq sp, ip, sl, sl │ │ │ │ - umulleq r2, r9, r4, pc @ │ │ │ │ - addeq fp, r8, ip, asr r3 │ │ │ │ + @ instruction: 0x00892fb4 │ │ │ │ + addeq fp, r8, ip, ror r3 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - umulleq r2, r9, r8, pc @ │ │ │ │ - addeq r6, fp, r0, lsr #12 │ │ │ │ - ldrdeq r2, [r9], r8 │ │ │ │ - addeq r2, r9, r4, ror #29 │ │ │ │ - addeq r2, r9, r0, lsl #30 │ │ │ │ + @ instruction: 0x00892fb8 │ │ │ │ + addeq r6, fp, r0, asr #12 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r4, lsl #30 │ │ │ │ + addeq r2, r9, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 32e61c │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r2, [pc, #284] @ 32e620 │ │ │ │ ldr r1, [pc, #284] @ 32e624 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #260] @ 32e628 │ │ │ │ ldr r9, [pc, #260] @ 32e62c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e5cc │ │ │ │ ldr r2, [pc, #228] @ 32e630 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e5ec │ │ │ │ ldr r1, [pc, #176] @ 32e634 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e604 │ │ │ │ ldr r3, [pc, #152] @ 32e638 │ │ │ │ ldr r1, [pc, #152] @ 32e63c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r2, [pc, #132] @ 32e640 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 323f40 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181558,139 +181558,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 32e644 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #60] @ 32e648 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ - strdeq sp, [r0], r4 @ │ │ │ │ - ldrdeq r5, [r8], r8 │ │ │ │ - addseq r9, r3, r0, lsr #12 │ │ │ │ - umulleq r2, r9, r4, lr │ │ │ │ + adceq sp, r0, r4, lsl r1 │ │ │ │ + strdeq r5, [r8], r8 │ │ │ │ + addseq r9, r3, r0, asr #12 │ │ │ │ + @ instruction: 0x00892eb4 │ │ │ │ ldrdeq sl, [sp, -r8] │ │ │ │ - ldrdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, r0, ror #28 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ + addeq r2, r9, r0, lsl #29 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r2, r9, r8, ror lr │ │ │ │ - addeq r2, r9, ip, ror #28 │ │ │ │ - ldrdeq r2, [r9], r8 │ │ │ │ - addeq r2, r9, r8, ror #27 │ │ │ │ + umulleq r2, r9, r8, lr │ │ │ │ + addeq r2, r9, ip, lsl #29 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e6b8 │ │ │ │ ldr r2, [pc, #84] @ 32e6bc │ │ │ │ ldr r1, [pc, #84] @ 32e6c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umlaleq ip, r0, r0, pc @ │ │ │ │ - @ instruction: 0x00892cb8 │ │ │ │ - umulleq r2, r9, ip, ip │ │ │ │ + @ instruction: 0x00a0cfb0 │ │ │ │ + ldrdeq r2, [r9], r8 │ │ │ │ + @ instruction: 0x00892cbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e730 │ │ │ │ ldr r2, [pc, #84] @ 32e734 │ │ │ │ ldr r1, [pc, #84] @ 32e738 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq ip, r0, r8, lsl pc │ │ │ │ - addeq r2, r9, r0, asr #24 │ │ │ │ - addeq r2, r9, r8, asr #25 │ │ │ │ + adceq ip, r0, r8, lsr pc │ │ │ │ + addeq r2, r9, r0, ror #24 │ │ │ │ + addeq r2, r9, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e788 │ │ │ │ ldr r2, [pc, #52] @ 32e78c │ │ │ │ ldr r1, [pc, #52] @ 32e790 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cebc │ │ │ │ - adceq ip, r0, r0, lsr #29 │ │ │ │ - addeq r2, r9, r8, asr #23 │ │ │ │ - addeq r2, r9, ip, lsr #23 │ │ │ │ + adceq ip, r0, r0, asr #29 │ │ │ │ + addeq r2, r9, r8, ror #23 │ │ │ │ + addeq r2, r9, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e7e0 │ │ │ │ ldr r2, [pc, #52] @ 32e7e4 │ │ │ │ ldr r1, [pc, #52] @ 32e7e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cebc │ │ │ │ - adceq ip, r0, r8, asr #28 │ │ │ │ - addeq r2, r9, r0, ror fp │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ + adceq ip, r0, r8, ror #28 │ │ │ │ + umulleq r2, r9, r0, fp │ │ │ │ + addeq r2, r9, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 32e8e8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -181707,23 +181707,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53ffc │ │ │ │ + bl b5401c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e888 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 32e8cc │ │ │ │ ldr r2, [pc, #108] @ 32e8fc │ │ │ │ @@ -181743,25 +181743,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 32e900 │ │ │ │ ldr r0, [pc, #44] @ 32e904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ - strdeq ip, [r0], r4 @ │ │ │ │ + adceq ip, r0, r4, lsl lr │ │ │ │ smlatteq sp, ip, r5, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r9, r8, lsl #23 │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r8, lsr #23 │ │ │ │ + addeq r2, r9, r8, lsl fp │ │ │ │ tsteq sp, r4, ror r5 │ │ │ │ - addeq r2, r9, r0, asr #20 │ │ │ │ - addeq r2, r9, ip, asr fp │ │ │ │ + addeq r2, r9, r0, ror #20 │ │ │ │ + addeq r2, r9, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32e978 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32e97c │ │ │ │ @@ -181769,30 +181769,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq ip, [r0], r0 @ │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ - ldrdeq r2, [r9], ip │ │ │ │ + strdeq ip, [r0], r0 @ │ │ │ │ + addeq r2, r9, r8, lsl sl │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32e9f4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32e9f8 │ │ │ │ @@ -181800,30 +181800,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq ip, r0, r4, asr ip │ │ │ │ - addeq r2, r9, ip, ror r9 │ │ │ │ - addeq r2, r9, r4, lsl #20 │ │ │ │ + adceq ip, r0, r4, ror ip │ │ │ │ + umulleq r2, r9, ip, r9 │ │ │ │ + addeq r2, r9, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 32eb3c │ │ │ │ ldr r3, [pc, #288] @ 32eb40 │ │ │ │ @@ -181841,32 +181841,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r7, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r2, [pc, #216] @ 32eb50 │ │ │ │ ldr r1, [pc, #216] @ 32eb54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b53ffc │ │ │ │ + bl b5401c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eadc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 32eb24 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -181892,26 +181892,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 32eb5c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ smlatteq sp, r8, r3, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r0, r8, asr #23 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ - addeq r2, r9, r0, ror #17 │ │ │ │ - addeq r5, r8, r8, rrx │ │ │ │ - ldrheq r9, [r3], r0 │ │ │ │ + adceq ip, r0, r8, ror #23 │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + addeq r2, r9, r0, lsl #18 │ │ │ │ + addeq r5, r8, r8, lsl #1 │ │ │ │ + ldrsbeq r9, [r3], r0 │ │ │ │ tsteq sp, r0, lsr #6 │ │ │ │ - addeq r2, r9, r8, lsl #18 │ │ │ │ + addeq r2, r9, r8, lsr #18 │ │ │ │ │ │ │ │ 0032eb60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -181996,79 +181996,79 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sp, r4, r2, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r2, r9, r4, r8 │ │ │ │ + @ instruction: 0x008928b4 │ │ │ │ smlabbeq sp, r4, r1, sl │ │ │ │ │ │ │ │ 0032ecd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933804 │ │ │ │ + bl 933824 │ │ │ │ ldr r1, [pc, #32] @ 32ed10 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930ca8 │ │ │ │ - bl 933804 │ │ │ │ + bl 930cc8 │ │ │ │ + bl 933824 │ │ │ │ ldr r1, [pc, #16] @ 32ed14 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930ca8 │ │ │ │ + b 930cc8 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #384] @ 32eeb0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ee90 │ │ │ │ ldr r5, [pc, #352] @ 32eeb4 │ │ │ │ ldr r2, [pc, #352] @ 32eeb8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ ldr r4, [r4] │ │ │ │ mov r6, r2 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #316] @ 32eebc │ │ │ │ add ip, r5, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #280] @ 32eec0 │ │ │ │ ldr r1, [pc, #280] @ 32eec4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #1756] @ 0x6dc │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 31daec │ │ │ │ mov r2, #0 │ │ │ │ @@ -182106,34 +182106,34 @@ │ │ │ │ adds r2, r2, r1 │ │ │ │ mov r6, #8 │ │ │ │ adc r3, r0, r3 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 31daec │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 31daec │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + addeq r2, r9, r0, asr r7 │ │ │ │ + adceq ip, r0, r8, lsl r9 │ │ │ │ addeq r2, r9, r0, lsr r7 │ │ │ │ - strdeq ip, [r0], r8 @ │ │ │ │ - addeq r2, r9, r0, lsl r7 │ │ │ │ - addeq r2, r9, r0, lsl #14 │ │ │ │ - addeq r2, r9, r4, ror #13 │ │ │ │ - strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r0, lsr #14 │ │ │ │ + addeq r2, r9, r4, lsl #14 │ │ │ │ + addeq r2, r9, r8, lsl r7 │ │ │ │ │ │ │ │ 0032eec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #428] @ 32f08c │ │ │ │ @@ -182243,16 +182243,16 @@ │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 31df30 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, sp, r8, lsl #24 │ │ │ │ - addeq r2, r9, r4, lsl #11 │ │ │ │ + addeq r4, sp, r8, lsr #24 │ │ │ │ + addeq r2, r9, r4, lsr #11 │ │ │ │ smlatbeq sp, ip, sp, r9 │ │ │ │ │ │ │ │ 0032f0a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182286,19 +182286,19 @@ │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 323338 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 322fe4 │ │ │ │ bl 31de18 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933804 │ │ │ │ + bl 933824 │ │ │ │ ldr r1, [pc, #600] @ 32f39c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930ca8 │ │ │ │ + bl 930cc8 │ │ │ │ ldr r7, [r7, #180] @ 0xb4 │ │ │ │ ldr sl, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ beq 32f304 │ │ │ │ ldr r9, [pc, #572] @ 32f3a0 │ │ │ │ ldr r3, [pc, #572] @ 32f3a4 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -182383,15 +182383,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f364 │ │ │ │ ldr r1, [pc, #248] @ 32f3a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #4 │ │ │ │ add r6, r6, #1 │ │ │ │ ldrb r2, [r0, #1744] @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ bl 31daec │ │ │ │ @@ -182438,23 +182438,23 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r2, [r9], ip │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - adceq ip, r0, r8, ror #9 │ │ │ │ - addeq r2, r9, r0, lsl #6 │ │ │ │ - ldrdeq r2, [r9], r8 │ │ │ │ + adceq ip, r0, r8, lsl #10 │ │ │ │ + addeq r2, r9, r0, lsr #6 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ ldrdeq r9, [sp, -ip] │ │ │ │ - ldrdeq ip, [r0], ip @ │ │ │ │ - addeq r2, r9, r0, lsl #3 │ │ │ │ - addeq r2, r9, ip, ror #2 │ │ │ │ + strdeq ip, [r0], ip @ │ │ │ │ + addeq r2, r9, r0, lsr #3 │ │ │ │ + addeq r2, r9, ip, lsl #3 │ │ │ │ │ │ │ │ 0032f3bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182802,26 +182802,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 31df30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31df30 │ │ │ │ - addeq r2, r9, r0, lsr #2 │ │ │ │ - addeq r2, r9, r8, lsr r1 │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ - addeq r2, r9, ip, asr #1 │ │ │ │ - addeq r2, r9, r4, lsr #1 │ │ │ │ - addeq r2, r9, r0, ror r0 │ │ │ │ - addeq r2, r9, r8, lsr #32 │ │ │ │ - addeq r2, r9, ip, lsr #32 │ │ │ │ - addeq r2, r9, r4 │ │ │ │ - strdeq r1, [r9], r0 │ │ │ │ - addeq r1, r9, ip, lsr #29 │ │ │ │ - addeq r1, r9, ip, ror #27 │ │ │ │ + addeq r2, r9, r0, asr #2 │ │ │ │ + addeq r2, r9, r8, asr r1 │ │ │ │ + addeq r2, r9, r4, lsl r1 │ │ │ │ + addeq r2, r9, ip, ror #1 │ │ │ │ + addeq r2, r9, r4, asr #1 │ │ │ │ + umulleq r2, r9, r0, r0 │ │ │ │ + addeq r2, r9, r8, asr #32 │ │ │ │ + addeq r2, r9, ip, asr #32 │ │ │ │ + addeq r2, r9, r4, lsr #32 │ │ │ │ + addeq r2, r9, r0, lsl r0 │ │ │ │ + addeq r1, r9, ip, asr #29 │ │ │ │ + addeq r1, r9, ip, lsl #28 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldreq r0, [r0, #336] @ 0x150 │ │ │ │ movne r0, #0 │ │ │ │ streq r2, [r3, #336] @ 0x150 │ │ │ │ @@ -182838,43 +182838,43 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32f9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ strdeq r6, [fp], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 929d84 │ │ │ │ - bl 930868 │ │ │ │ + bl 929da4 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #60] @ 32fa38 │ │ │ │ ldr r2, [pc, #60] @ 32fa3c │ │ │ │ ldr r1, [pc, #60] @ 32fa40 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq fp, r0, ip, lsl #25 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - addseq r8, r3, r4, lsr #2 │ │ │ │ + adceq fp, r0, ip, lsr #25 │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ + addseq r8, r3, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #272] @ 32fb6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182882,46 +182882,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 32fb70 │ │ │ │ ldr r1, [pc, #256] @ 32fb74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #236] @ 32fb78 │ │ │ │ ldr r1, [pc, #236] @ 32fb7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #204] @ 32fb80 │ │ │ │ ldr r1, [pc, #204] @ 32fb84 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #172] @ 32fb88 │ │ │ │ ldr r1, [pc, #172] @ 32fb8c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #156] @ 32fb90 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #140] @ 32fb94 │ │ │ │ ldr lr, [pc, #140] @ 32fb98 │ │ │ │ ldr ip, [pc, #140] @ 32fb9c │ │ │ │ ldr r0, [pc, #140] @ 32fba0 │ │ │ │ ldr r1, [pc, #140] @ 32fba4 │ │ │ │ ldr r2, [pc, #140] @ 32fba8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182941,22 +182941,22 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq fp, r0, r0, lsr ip │ │ │ │ - addeq r4, r8, r8, lsl #1 │ │ │ │ - addeq r3, fp, r0, ror #1 │ │ │ │ - addeq r1, r9, ip, lsl fp │ │ │ │ - addeq r1, r9, r0, lsr fp │ │ │ │ - @ instruction: 0x0088fab8 │ │ │ │ + adceq fp, r0, r0, asr ip │ │ │ │ + addeq r4, r8, r8, lsr #1 │ │ │ │ + addeq r3, fp, r0, lsl #2 │ │ │ │ + addeq r1, r9, ip, lsr fp │ │ │ │ + addeq r1, r9, r0, asr fp │ │ │ │ ldrdeq pc, [r8], r8 │ │ │ │ - strdeq r1, [r9], r4 │ │ │ │ + strdeq pc, [r8], r8 │ │ │ │ + addeq r1, r9, r4, lsl fp │ │ │ │ smlatteq r8, ip, r4, lr │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ adceq r6, fp, ip, lsr #19 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -183007,28 +183007,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3295d0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 328488 │ │ │ │ - adceq fp, r0, r4, lsr sl │ │ │ │ - addeq r1, r9, r8, lsl #19 │ │ │ │ + adceq fp, r0, r4, asr sl │ │ │ │ addeq r1, r9, r8, lsr #19 │ │ │ │ + addeq r1, r9, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ 32fd70 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #168] @ 32fd74 │ │ │ │ @@ -183036,52 +183036,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ tst r4, #8 │ │ │ │ mov r3, r0 │ │ │ │ bne 32fd44 │ │ │ │ tst r4, #64 @ 0x40 │ │ │ │ beq 32fd34 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r3, #1800] @ 0x708 │ │ │ │ ldr r4, [r3, #1812] @ 0x714 │ │ │ │ orr r2, r2, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1800] @ 0x708 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ tst r4, #16 │ │ │ │ beq 32fd4c │ │ │ │ mov r1, #4 │ │ │ │ b 32fd04 │ │ │ │ mov r1, #1 │ │ │ │ b 32fd04 │ │ │ │ tst r4, #4 │ │ │ │ movne r1, #8 │ │ │ │ bne 32fd04 │ │ │ │ ldr r0, [pc, #28] @ 32fd7c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b746b0 │ │ │ │ - adceq fp, r0, r0, asr #19 │ │ │ │ - addeq r1, r9, r0, lsl r9 │ │ │ │ - addeq r1, r9, r8, lsr r9 │ │ │ │ - addeq r1, r9, r4, asr #17 │ │ │ │ + b b746d0 │ │ │ │ + adceq fp, r0, r0, ror #19 │ │ │ │ + addeq r1, r9, r0, lsr r9 │ │ │ │ + addeq r1, r9, r8, asr r9 │ │ │ │ + addeq r1, r9, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #224] @ 32fe78 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -183090,67 +183090,67 @@ │ │ │ │ ldr r2, [pc, #212] @ 32fe80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #184] @ 32fe84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fdf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3298e4 │ │ │ │ ldr r1, [pc, #136] @ 32fe88 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe2c │ │ │ │ add r0, r6, #1104 @ 0x450 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 328494 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr ip, [pc, #80] @ 32fe8c │ │ │ │ ldr r1, [pc, #80] @ 32fe90 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 32fe94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #96 @ 0x60 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq fp, [r0], r4 @ │ │ │ │ - addeq r1, r9, r4, ror #16 │ │ │ │ - addeq r1, r9, ip, lsr r8 │ │ │ │ - addeq r1, r9, r8, lsl #17 │ │ │ │ - @ instruction: 0x00938bbc │ │ │ │ - addeq r1, r9, ip, lsr r8 │ │ │ │ - addeq r1, r9, r4, lsl r8 │ │ │ │ + adceq fp, r0, r4, lsl r9 │ │ │ │ + addeq r1, r9, r4, lsl #17 │ │ │ │ + addeq r1, r9, ip, asr r8 │ │ │ │ + addeq r1, r9, r8, lsr #17 │ │ │ │ + @ instruction: 0x00938bdc │ │ │ │ + addeq r1, r9, ip, asr r8 │ │ │ │ + addeq r1, r9, r4, lsr r8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #268] @ 32ffbc │ │ │ │ mov r4, r1 │ │ │ │ @@ -183161,79 +183161,79 @@ │ │ │ │ add ip, r3, #84 @ 0x54 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #224] @ 32ffc8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ff14 │ │ │ │ ldr r1, [pc, #200] @ 32ffcc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ffa0 │ │ │ │ ldr r1, [pc, #180] @ 32ffd0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ff4c │ │ │ │ add r1, r5, #1104 @ 0x450 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 328498 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #120] @ 32ffd4 │ │ │ │ ldr ip, [pc, #120] @ 32ffd8 │ │ │ │ ldr r1, [pc, #120] @ 32ffdc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329844 │ │ │ │ - ldrdeq fp, [r0], ip @ │ │ │ │ - addeq r1, r9, r8, asr #14 │ │ │ │ - addeq r1, r9, r0, lsr #14 │ │ │ │ + strdeq fp, [r0], ip @ │ │ │ │ + addeq r1, r9, r8, ror #14 │ │ │ │ + addeq r1, r9, r0, asr #14 │ │ │ │ + addeq r1, r9, ip, lsl #15 │ │ │ │ + umulleq r0, r9, ip, pc @ │ │ │ │ + addseq r8, r3, r0, asr #21 │ │ │ │ + adceq fp, r0, r8, asr #14 │ │ │ │ addeq r1, r9, ip, ror #14 │ │ │ │ - addeq r0, r9, ip, ror pc │ │ │ │ - addseq r8, r3, r0, lsr #21 │ │ │ │ - adceq fp, r0, r8, lsr #14 │ │ │ │ - addeq r1, r9, ip, asr #14 │ │ │ │ - strdeq r1, [r9], r0 │ │ │ │ + addeq r1, r9, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #280] @ 330110 │ │ │ │ mov r4, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -183243,26 +183243,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #236] @ 33011c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33008c │ │ │ │ ldr r1, [pc, #212] @ 330120 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330070 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32c690 │ │ │ │ @@ -183272,52 +183272,52 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 329750 │ │ │ │ ldr r1, [pc, #144] @ 330124 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3300c4 │ │ │ │ add r1, r6, #1104 @ 0x450 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32848c │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr ip, [pc, #84] @ 330128 │ │ │ │ ldr r1, [pc, #84] @ 33012c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #244 @ 0xf4 │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umlaleq fp, r0, r4, r6 │ │ │ │ - addeq r1, r9, r4, lsl #12 │ │ │ │ - ldrdeq r1, [r9], ip │ │ │ │ + @ instruction: 0x00a0b6b4 │ │ │ │ addeq r1, r9, r4, lsr #12 │ │ │ │ - addeq r0, r9, r4, lsr lr │ │ │ │ - addseq r8, r3, r8, lsr #18 │ │ │ │ - addeq r1, r9, r4, lsl r6 │ │ │ │ - addeq r1, r9, r0, lsl #11 │ │ │ │ + strdeq r1, [r9], ip │ │ │ │ + addeq r1, r9, r4, asr #12 │ │ │ │ + addeq r0, r9, r4, asr lr │ │ │ │ + addseq r8, r3, r8, asr #18 │ │ │ │ + addeq r1, r9, r4, lsr r6 │ │ │ │ + addeq r1, r9, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #344] @ 3302a0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183325,29 +183325,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #328] @ 3302a4 │ │ │ │ ldr r1, [pc, #328] @ 3302a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #308] @ 3302ac │ │ │ │ ldr r1, [pc, #308] @ 3302b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [r0, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ cmp r8, #0 │ │ │ │ beq 330270 │ │ │ │ add r5, r5, #184 @ 0xb8 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ mov r6, r0 │ │ │ │ ands r2, r2, r8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -183375,15 +183375,15 @@ │ │ │ │ add fp, sl, #1296 @ 0x510 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ bl 381368 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sl, #1104 @ 0x450 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -183400,23 +183400,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 3302b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ bl 27ee24 │ │ │ │ - adceq fp, r0, r4, asr #10 │ │ │ │ - addeq r1, r9, r0, lsr r3 │ │ │ │ - addeq r1, r9, r0, asr #6 │ │ │ │ - addeq r1, r9, r4, ror r4 │ │ │ │ - umulleq r1, r9, ip, r4 │ │ │ │ - strdeq r1, [r9], ip │ │ │ │ - addeq r1, r9, r0, lsr #9 │ │ │ │ + adceq fp, r0, r4, ror #10 │ │ │ │ + addeq r1, r9, r0, asr r3 │ │ │ │ + addeq r1, r9, r0, ror #6 │ │ │ │ + umulleq r1, r9, r4, r4 │ │ │ │ + @ instruction: 0x008914bc │ │ │ │ + addeq r1, r9, ip, lsl r5 │ │ │ │ + addeq r1, r9, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #364] @ 330440 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183424,51 +183424,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #348] @ 330444 │ │ │ │ ldr r1, [pc, #348] @ 330448 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #328] @ 33044c │ │ │ │ ldr r2, [pc, #328] @ 330450 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ ldr sl, [pc, #300] @ 330454 │ │ │ │ mov r8, #4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #280] @ 330458 │ │ │ │ ldr r1, [pc, #280] @ 33045c │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #1456 @ 0x5b0 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #1808 @ 0x710 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 381268 │ │ │ │ @@ -183477,15 +183477,15 @@ │ │ │ │ strb r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ mov r0, r3 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 381368 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r8, #0 │ │ │ │ @@ -183500,30 +183500,30 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381368 │ │ │ │ - @ instruction: 0x00a0b3b8 │ │ │ │ - addeq r3, r8, r0, lsl r8 │ │ │ │ - addeq r2, fp, r8, ror #16 │ │ │ │ - addeq r1, r9, r0, lsl r3 │ │ │ │ - ldrdeq r1, [r9], r8 │ │ │ │ + ldrdeq fp, [r0], r8 @ │ │ │ │ + addeq r3, r8, r0, lsr r8 │ │ │ │ + addeq r2, fp, r8, lsl #17 │ │ │ │ + addeq r1, r9, r0, lsr r3 │ │ │ │ + strdeq r1, [r9], r8 │ │ │ │ umlaleq r6, fp, ip, r1 │ │ │ │ - addeq r1, r9, r8, asr #2 │ │ │ │ - addeq r1, r9, ip, asr r1 │ │ │ │ - umulleq r1, r9, r4, r3 │ │ │ │ - addeq r1, r9, r0, ror #6 │ │ │ │ + addeq r1, r9, r8, ror #2 │ │ │ │ + addeq r1, r9, ip, ror r1 │ │ │ │ + @ instruction: 0x008913b4 │ │ │ │ + addeq r1, r9, r0, lsl #7 │ │ │ │ │ │ │ │ 00330468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #896] @ 330800 │ │ │ │ @@ -183537,15 +183537,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #844] @ 33080c │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ bl 321000 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183629,15 +183629,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 320dc8 │ │ │ │ ldr r4, [r9, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f2f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 31df30 │ │ │ │ @@ -183746,36 +183746,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ ldr r0, [pc, #84] @ 33084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ bl 27ee24 │ │ │ │ - strdeq fp, [r0], r8 @ │ │ │ │ - addeq r1, r9, r4, ror r1 │ │ │ │ - addeq r1, r9, ip, asr #2 │ │ │ │ - @ instruction: 0x008912b8 │ │ │ │ - addseq r3, r3, r8, lsl r4 │ │ │ │ - addeq r1, r9, ip, asr #4 │ │ │ │ - ldrdeq r0, [r9], r8 │ │ │ │ - addeq r1, r9, r0, lsr r2 │ │ │ │ - ldrdeq r0, [r9], r4 │ │ │ │ - addeq r0, r9, r0, asr #3 │ │ │ │ - strdeq r1, [r9], ip │ │ │ │ - addeq r1, r9, r4, lsl #3 │ │ │ │ - addeq r1, r9, r0, ror #2 │ │ │ │ - adceq fp, r0, ip, lsl r0 │ │ │ │ - addeq r1, r9, r8, asr #2 │ │ │ │ - strheq r1, [r9], r8 │ │ │ │ - addeq r0, r9, r0, lsl #2 │ │ │ │ - @ instruction: 0x00a0aeb8 │ │ │ │ - addeq r0, r9, ip, ror lr │ │ │ │ - addeq r0, r9, r0, asr #30 │ │ │ │ + adceq fp, r0, r8, lsl r2 │ │ │ │ + umulleq r1, r9, r4, r1 │ │ │ │ + addeq r1, r9, ip, ror #2 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ + addseq r3, r3, r8, lsr r4 │ │ │ │ + addeq r1, r9, ip, ror #4 │ │ │ │ + strdeq r0, [r9], r8 │ │ │ │ + addeq r1, r9, r0, asr r2 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, r0, ror #3 │ │ │ │ + addeq r1, r9, ip, lsl r2 │ │ │ │ + addeq r1, r9, r4, lsr #3 │ │ │ │ + addeq r1, r9, r0, lsl #3 │ │ │ │ + adceq fp, r0, ip, lsr r0 │ │ │ │ + addeq r1, r9, r8, ror #2 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ + addeq r0, r9, r0, lsr #2 │ │ │ │ + ldrdeq sl, [r0], r8 @ │ │ │ │ + umulleq r0, r9, ip, lr │ │ │ │ + addeq r0, r9, r0, ror #30 │ │ │ │ │ │ │ │ 00330850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -183803,18 +183803,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31df30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31df30 │ │ │ │ - addeq r0, r9, r4, asr #30 │ │ │ │ - addeq r0, r9, r8, asr #30 │ │ │ │ - umulleq pc, r8, r0, lr @ │ │ │ │ - addeq pc, r8, ip, lsl #29 │ │ │ │ + addeq r0, r9, r4, ror #30 │ │ │ │ + addeq r0, r9, r8, ror #30 │ │ │ │ + @ instruction: 0x0088feb0 │ │ │ │ + addeq pc, r8, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2976] @ 0xba0 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ @@ -184078,15 +184078,15 @@ │ │ │ │ add r3, r3, r6, lsl #4 │ │ │ │ add r2, sp, r2, lsl #2 │ │ │ │ ldrb r5, [r3, #1] │ │ │ │ ldr r2, [r2, #564] @ 0x234 │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ mla r5, r2, r8, r5 │ │ │ │ ldrd r2, [r7, #16] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ lsl r5, r5, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ strh r0, [sl, r5] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc 330cfc │ │ │ │ @@ -184239,17 +184239,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatteq sp, ip, r4, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sp, r8, lr, r7 │ │ │ │ - adceq sl, r0, r8, ror #15 │ │ │ │ - ldrdeq r0, [r9], r4 │ │ │ │ - addeq r0, r9, r0, ror #17 │ │ │ │ + adceq sl, r0, r8, lsl #16 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, r0, lsl #18 │ │ │ │ │ │ │ │ 00330fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -184301,15 +184301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, ip, ror r8 │ │ │ │ + umulleq r0, r9, ip, r8 │ │ │ │ @ instruction: 0x010d7db8 │ │ │ │ │ │ │ │ 0033109c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -184550,19 +184550,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r0, r9, r8, r7 │ │ │ │ - addeq r0, r9, r8, asr #14 │ │ │ │ - addeq r0, r9, r8, lsl r7 │ │ │ │ + @ instruction: 0x008907b8 │ │ │ │ + addeq r0, r9, r8, ror #14 │ │ │ │ + addeq r0, r9, r8, lsr r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq lr, r8, ip, lsl #10 │ │ │ │ + addeq lr, r8, ip, lsr #10 │ │ │ │ ldrdeq r7, [sp, -ip] │ │ │ │ │ │ │ │ 00331488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184589,16 +184589,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r9, r8, ror #7 │ │ │ │ - ldrdeq r0, [r9], ip │ │ │ │ + addeq r0, r9, r8, lsl #8 │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ │ │ │ │ 0033150c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov sl, r2 │ │ │ │ @@ -184749,23 +184749,23 @@ │ │ │ │ ldr r8, [pc, #568] @ 3319a0 │ │ │ │ ldr r0, [pc, #568] @ 3319a4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #564] @ 3319a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #544] @ 3319ac │ │ │ │ add r3, r9, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331958 │ │ │ │ ldr sl, [r3, #1816] @ 0x718 │ │ │ │ ldr fp, [r3, #1820] @ 0x71c │ │ │ │ orrs r3, sl, fp │ │ │ │ bne 331898 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -184777,35 +184777,35 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 33192c │ │ │ │ mov r0, sl │ │ │ │ mov sl, #1 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27c97c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne 331980 │ │ │ │ ldr r2, [pc, #336] @ 3319b0 │ │ │ │ @@ -184827,15 +184827,15 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds sl, sl, #8 │ │ │ │ adc fp, fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 3317c8 │ │ │ │ b 331900 │ │ │ │ @@ -184844,111 +184844,111 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #208] @ 3319bc │ │ │ │ ldr r2, [pc, #208] @ 3319c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 331840 │ │ │ │ ldr r0, [pc, #188] @ 3319c4 │ │ │ │ ldr r3, [pc, #188] @ 3319c8 │ │ │ │ ldr r1, [pc, #188] @ 3319cc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3319d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 331840 │ │ │ │ ldr r0, [pc, #160] @ 3319d4 │ │ │ │ ldr r3, [pc, #160] @ 3319d8 │ │ │ │ ldr r1, [pc, #160] @ 3319dc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3319e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 331840 │ │ │ │ ldr r0, [pc, #132] @ 3319e4 │ │ │ │ ldr r1, [pc, #132] @ 3319e8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 331840 │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ mvn r0, #0 │ │ │ │ b 331858 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, r0, ror #8 │ │ │ │ + addeq r0, r9, r0, lsl #9 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - @ instruction: 0x0088feb0 │ │ │ │ - @ instruction: 0x0095cab4 │ │ │ │ - strdeq r9, [r0], ip @ │ │ │ │ - addeq pc, r8, ip, asr lr @ │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ + @ instruction: 0x0095cad4 │ │ │ │ + adceq sl, r0, ip, lsl r0 │ │ │ │ + addeq pc, r8, ip, ror lr @ │ │ │ │ smlatbeq sp, r4, r5, r7 │ │ │ │ - strdeq pc, [r8], ip │ │ │ │ - umlaleq r9, r0, r0, lr │ │ │ │ - ldrdeq pc, [r8], r8 │ │ │ │ + addeq r0, r9, ip, lsl r0 │ │ │ │ + @ instruction: 0x00a09eb0 │ │ │ │ + strdeq pc, [r8], r8 │ │ │ │ muleq r0, r1, r1 │ │ │ │ - addeq r0, r9, ip │ │ │ │ - adceq r9, r0, r4, ror #28 │ │ │ │ - addeq pc, r8, ip, lsr #31 │ │ │ │ + addeq r0, r9, ip, lsr #32 │ │ │ │ + adceq r9, r0, r4, lsl #29 │ │ │ │ + addeq pc, r8, ip, asr #31 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ - addeq r0, r9, r8 │ │ │ │ - adceq r9, r0, r8, lsr lr │ │ │ │ - addeq pc, r8, r0, lsl #31 │ │ │ │ + addeq r0, r9, r8, lsr #32 │ │ │ │ + adceq r9, r0, r8, asr lr │ │ │ │ + addeq pc, r8, r0, lsr #31 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - umulleq pc, r8, ip, pc @ │ │ │ │ - addeq pc, r8, r0, ror #30 │ │ │ │ + @ instruction: 0x0088ffbc │ │ │ │ + addeq pc, r8, r0, lsl #31 │ │ │ │ │ │ │ │ 003319ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 331a64 │ │ │ │ ldr r0, [pc, #96] @ 331a68 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ ldr ip, [pc, #72] @ 331a6c │ │ │ │ ldr r2, [pc, #72] @ 331a70 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r0, [r0, #1824] @ 0x720 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r8, r4, lsl ip @ │ │ │ │ - addseq ip, r5, r8, lsl r8 │ │ │ │ - adceq r9, r0, r8, asr sp │ │ │ │ - addeq pc, r8, r0, asr #23 │ │ │ │ + addeq pc, r8, r4, lsr ip @ │ │ │ │ + addseq ip, r5, r8, lsr r8 │ │ │ │ + adceq r9, r0, r8, ror sp │ │ │ │ + addeq pc, r8, r0, ror #23 │ │ │ │ │ │ │ │ 00331a74 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00331a78 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -184995,26 +184995,26 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331b60 │ │ │ │ ldr ip, [pc, #200] @ 331bf0 │ │ │ │ ldr r2, [pc, #200] @ 331bf4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 331b60 │ │ │ │ mov r0, r4 │ │ │ │ bl 516734 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331ba4 │ │ │ │ @@ -185048,18 +185048,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e5cc │ │ │ │ b 331b60 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsl r3 │ │ │ │ - @ instruction: 0x0088febc │ │ │ │ + ldrdeq pc, [r8], ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r0, ip, lsr #25 │ │ │ │ - umulleq pc, r8, r0, lr @ │ │ │ │ + adceq r9, r0, ip, asr #25 │ │ │ │ + @ instruction: 0x0088feb0 │ │ │ │ @ instruction: 0x010d729c │ │ │ │ │ │ │ │ 00331bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -185095,15 +185095,15 @@ │ │ │ │ add fp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #8 │ │ │ │ mov sl, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930ca8 │ │ │ │ + bl 930cc8 │ │ │ │ ldr r1, [pc, #596] @ 331efc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dcfc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 322fe4 │ │ │ │ @@ -185245,15 +185245,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, r0, r1, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r8, r4, lsl #27 │ │ │ │ + addeq pc, r8, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185269,15 +185269,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 3321ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #656] @ 3321f0 │ │ │ │ ldr r3, [pc, #656] @ 3321f4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185334,22 +185334,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 332208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -185398,22 +185398,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 332210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 331fa0 │ │ │ │ ldr r2, [pc, #144] @ 332214 │ │ │ │ ldr r3, [pc, #88] @ 3321e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -185421,41 +185421,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3321d4 │ │ │ │ ldr r0, [pc, #112] @ 332218 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #92] @ 33221c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 332080 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r9, r0, r0, lsl r9 │ │ │ │ + adceq r9, r0, r0, lsr r9 │ │ │ │ ldrdeq r6, [sp, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r8, r4, lsr #21 │ │ │ │ - @ instruction: 0x0088fab0 │ │ │ │ + addeq pc, r8, r4, asr #21 │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ smlatbeq sp, r4, lr, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, ip, asr lr │ │ │ │ andeq r3, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq pc, r8, r0, r9 @ │ │ │ │ + @ instruction: 0x0088f9b0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq pc, r8, r8, ror #17 │ │ │ │ + addeq pc, r8, r8, lsl #18 │ │ │ │ smlabbeq sp, r0, ip, r6 │ │ │ │ - addeq pc, r8, r4, ror #17 │ │ │ │ - addeq pc, r8, r4, ror r8 @ │ │ │ │ + addeq pc, r8, r4, lsl #18 │ │ │ │ + umulleq pc, r8, r4, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 3323e8 │ │ │ │ ldr ip, [pc, #432] @ 3323ec │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185539,51 +185539,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33240c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 332280 │ │ │ │ ldr r0, [pc, #64] @ 332410 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 332280 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, ip, fp, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010d6bb4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, ip, ror fp │ │ │ │ - adceq r9, r0, r0, lsr #10 │ │ │ │ + adceq r9, r0, r0, asr #10 │ │ │ │ andeq r1, r0, r0, lsr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ - addeq pc, r8, r0, lsr r7 @ │ │ │ │ + addeq pc, r8, r8, lsl r7 @ │ │ │ │ + addeq pc, r8, r0, asr r7 @ │ │ │ │ ldr r0, [pc, #4] @ 332420 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r4, fp, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 332a78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -185610,15 +185610,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 332a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1508] @ 332a98 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3327d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -185630,22 +185630,22 @@ │ │ │ │ bne 33255c │ │ │ │ bl 68ac30 │ │ │ │ ldr r1, [pc, #1456] @ 332a9c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 332594 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #1408] @ 332aa0 │ │ │ │ ldr r3, [pc, #1368] @ 332a7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185655,30 +185655,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ ldr r3, [pc, #1340] @ 332aa4 │ │ │ │ ldr ip, [pc, #1340] @ 332aa8 │ │ │ │ ldr r1, [pc, #1340] @ 332aac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 332ab0 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 33250c │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 332a4c │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -185714,15 +185714,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 332ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 33250c │ │ │ │ ldr r2, [pc, #1124] @ 332ac4 │ │ │ │ ldr r3, [pc, #1124] @ 332ac8 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185731,15 +185731,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 519014 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -185755,15 +185755,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 8e55a0 │ │ │ │ + bl 8e55c0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 33250c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -185792,34 +185792,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 332adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33250c │ │ │ │ ldr r3, [pc, #820] @ 332ae0 │ │ │ │ ldr ip, [pc, #820] @ 332ae4 │ │ │ │ ldr r1, [pc, #820] @ 332ae8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 33250c │ │ │ │ ldr r3, [pc, #784] @ 332aec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3324c4 │ │ │ │ ldr r3, [pc, #740] @ 332ad4 │ │ │ │ @@ -185835,21 +185835,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 332af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3324c4 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 332af4 │ │ │ │ @@ -185870,15 +185870,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 3329f4 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -185886,15 +185886,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 3329f4 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 33264c │ │ │ │ ldr r3, [pc, #484] @ 332afc │ │ │ │ ldr r2, [pc, #484] @ 332b00 │ │ │ │ @@ -185903,15 +185903,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 33264c │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -185934,20 +185934,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -185959,25 +185959,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 332b14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 33264c │ │ │ │ ldr r0, [pc, #236] @ 332b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3324c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 332b1c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33250c │ │ │ │ ldr r3, [pc, #204] @ 332b20 │ │ │ │ ldr ip, [pc, #204] @ 332b24 │ │ │ │ ldr r1, [pc, #204] @ 332b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 332b2c │ │ │ │ @@ -185986,55 +185986,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ smlabteq sp, r4, r9, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sp, r4, r9, r6 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq pc, r8, ip, asr r5 @ │ │ │ │ - adceq r9, r0, r4, lsr #7 │ │ │ │ + addeq pc, r8, ip, ror r5 @ │ │ │ │ + adceq r9, r0, r4, asr #7 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - addeq pc, r8, r8, asr #10 │ │ │ │ + addeq pc, r8, r8, ror #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r7, r5, r0, lsl #25 │ │ │ │ + addseq r7, r5, r0, lsr #25 │ │ │ │ smlatteq sp, r4, r8, r6 │ │ │ │ - @ instruction: 0x00a092bc │ │ │ │ - addeq pc, r8, r8, lsr r6 @ │ │ │ │ - addeq pc, r8, r8, ror #8 │ │ │ │ + ldrdeq r9, [r0], ip @ │ │ │ │ + addeq pc, r8, r8, asr r6 @ │ │ │ │ + addeq pc, r8, r8, lsl #9 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - adceq r9, r0, r0, lsl #4 │ │ │ │ - ldrdeq pc, [r8], r0 │ │ │ │ - addeq pc, r8, r8, lsr #7 │ │ │ │ + adceq r9, r0, r0, lsr #4 │ │ │ │ + strdeq pc, [r8], r0 │ │ │ │ + addeq pc, r8, r8, asr #7 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ adceq r4, fp, r8, lsl r1 │ │ │ │ - umulleq pc, r8, r0, r3 @ │ │ │ │ - addeq pc, r8, r8, lsr #11 │ │ │ │ + @ instruction: 0x0088f3b0 │ │ │ │ + addeq pc, r8, r8, asr #11 │ │ │ │ andeq r6, r0, ip, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq pc, [r8], ip │ │ │ │ - adceq r9, r0, r8, ror r0 │ │ │ │ - ldrdeq pc, [r8], r4 │ │ │ │ - addeq pc, r8, ip, lsr #4 │ │ │ │ + addeq pc, r8, ip, lsl r5 @ │ │ │ │ + umlaleq r9, r0, r8, r0 │ │ │ │ + strdeq pc, [r8], r4 │ │ │ │ + addeq pc, r8, ip, asr #4 │ │ │ │ andeq r6, r0, r0, asr #2 │ │ │ │ - addeq pc, r8, r0, lsl #6 │ │ │ │ + addeq pc, r8, r0, lsr #6 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - adceq r8, r0, ip, lsl #30 │ │ │ │ - addeq pc, r8, r4, lsr #6 │ │ │ │ - strheq pc, [r8], r8 @ │ │ │ │ - adceq r8, r0, r8, lsr #28 │ │ │ │ - addeq pc, r8, r8, lsl r2 @ │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ + adceq r8, r0, ip, lsr #30 │ │ │ │ + addeq pc, r8, r4, asr #6 │ │ │ │ + ldrdeq pc, [r8], r8 │ │ │ │ + adceq r8, r0, r8, asr #28 │ │ │ │ + addeq pc, r8, r8, lsr r2 @ │ │ │ │ + strdeq lr, [r8], r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - addeq pc, r8, r0, asr #2 │ │ │ │ - umulleq pc, r8, r4, r2 @ │ │ │ │ - ldrdeq r8, [r0], r4 @ │ │ │ │ - addeq pc, r8, ip, ror #2 │ │ │ │ - addeq lr, r8, r0, lsl #31 │ │ │ │ + addeq pc, r8, r0, ror #2 │ │ │ │ + @ instruction: 0x0088f2b4 │ │ │ │ + strdeq r8, [r0], r4 @ │ │ │ │ + addeq pc, r8, ip, lsl #3 │ │ │ │ + addeq lr, r8, r0, lsr #31 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 332dd8 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -186050,27 +186050,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 332de8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #600] @ 332dec │ │ │ │ ldr r1, [pc, #600] @ 332df0 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 332df4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #564] @ 332df8 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 332c9c │ │ │ │ ldr r3, [pc, #544] @ 332dfc │ │ │ │ @@ -186081,26 +186081,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #504] @ 332e08 │ │ │ │ ldr r1, [pc, #504] @ 332e0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #468] @ 332e10 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -186141,21 +186141,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 332e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 332bd4 │ │ │ │ ldr r3, [pc, #268] @ 332e28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 332c58 │ │ │ │ ldr r3, [pc, #236] @ 332e1c │ │ │ │ @@ -186171,66 +186171,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 332e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 332c58 │ │ │ │ ldr r2, [pc, #156] @ 332e30 │ │ │ │ ldr r3, [pc, #72] @ 332de0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 332dd4 │ │ │ │ ldr r0, [pc, #124] @ 332e34 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #108] @ 332e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 332bd4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - adceq r8, r0, r4, ror #25 │ │ │ │ + adceq r8, r0, r4, lsl #26 │ │ │ │ smlatbeq sp, r8, r2, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r8, r0, lsl #31 │ │ │ │ - ldrdeq pc, [sl], r8 │ │ │ │ - addeq pc, r8, r8, ror #2 │ │ │ │ - addeq r6, r8, ip, lsl #23 │ │ │ │ + addeq r0, r8, r0, lsr #31 │ │ │ │ + strdeq pc, [sl], r8 │ │ │ │ + addeq pc, r8, r8, lsl #3 │ │ │ │ + addeq r6, r8, ip, lsr #23 │ │ │ │ tsteq sp, r8, asr r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ adceq r3, fp, r0, ror fp │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ - addeq pc, r8, r0, lsr r1 @ │ │ │ │ + addeq pc, r8, r0, asr r1 @ │ │ │ │ smlatbeq sp, r4, r1, r6 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, r0, lsr #32 │ │ │ │ + addeq pc, r8, r0, asr #32 │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - addeq pc, r8, r0, lsr #32 │ │ │ │ + addeq pc, r8, r0, asr #32 │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ - addeq pc, r8, r4, lsl r0 @ │ │ │ │ - addeq lr, r8, r8, lsl #31 │ │ │ │ + addeq pc, r8, r4, lsr r0 @ │ │ │ │ + addeq lr, r8, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 332e7c │ │ │ │ ldr ip, [pc, #40] @ 332e80 │ │ │ │ ldr r1, [pc, #40] @ 332e84 │ │ │ │ @@ -186239,17 +186239,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 332e88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - ldrdeq r8, [r0], r0 @ │ │ │ │ - addeq lr, r8, r4, lsl #31 │ │ │ │ - addeq lr, r8, ip, ror fp │ │ │ │ + strdeq r8, [r0], r0 @ │ │ │ │ + addeq lr, r8, r4, lsr #31 │ │ │ │ + umulleq lr, r8, ip, fp │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -186411,15 +186411,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 333244 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r3, [pc, #288] @ 333258 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333190 │ │ │ │ @@ -186465,42 +186465,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 33326c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33314c │ │ │ │ ldr r0, [pc, #60] @ 333270 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33314c │ │ │ │ bl 332e3c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r5, [sp, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010d5cb0 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r0, ror #23 │ │ │ │ - addeq lr, r8, r8, lsl #24 │ │ │ │ + addeq lr, r8, r0, lsl #24 │ │ │ │ + addeq lr, r8, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 333c9c │ │ │ │ ldr r1, [pc, #2576] @ 333ca0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186593,26 +186593,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 333cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3332d4 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 3332ec │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 3332ec │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -186669,15 +186669,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #1 │ │ │ │ bl 5177e8 │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 3332ec │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186712,22 +186712,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 333a1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -186835,15 +186835,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333c98 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333a1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -186952,15 +186952,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 333a24 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 333aac │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -186981,15 +186981,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3335a8 │ │ │ │ ldr r0, [pc, #716] @ 333cd4 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3332d4 │ │ │ │ mov r3, #3 │ │ │ │ b 3339f8 │ │ │ │ mov r3, #4 │ │ │ │ b 3339f8 │ │ │ │ cmp ip, #0 │ │ │ │ beq 333968 │ │ │ │ @@ -187077,15 +187077,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 333b14 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3339e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -187093,15 +187093,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 333c98 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -187125,15 +187125,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333c98 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333a1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -187148,24 +187148,24 @@ │ │ │ │ b 3339f8 │ │ │ │ bl 332e3c │ │ │ │ tsteq sp, r8, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, asr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, r0, lsl fp │ │ │ │ - @ instruction: 0x00a084b6 │ │ │ │ + ldrdeq r8, [r0], r6 @ │ │ │ │ strheq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r0, asr #20 │ │ │ │ - @ instruction: 0x00a083b0 │ │ │ │ - adceq r8, r0, r4, lsl r3 │ │ │ │ - addeq lr, r8, r8, ror #15 │ │ │ │ - addeq r6, r8, ip, lsl #4 │ │ │ │ - @ instruction: 0x0088e4b0 │ │ │ │ + addeq lr, r8, r0, ror #20 │ │ │ │ + ldrdeq r8, [r0], r0 @ │ │ │ │ + adceq r8, r0, r4, lsr r3 │ │ │ │ + addeq lr, r8, r8, lsl #16 │ │ │ │ + addeq r6, r8, ip, lsr #4 │ │ │ │ + ldrdeq lr, [r8], r0 │ │ │ │ │ │ │ │ 00333cd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -187194,15 +187194,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 334258 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ bl 5177e8 │ │ │ │ ldr r3, [pc, #1256] @ 33425c │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 334260 │ │ │ │ @@ -187479,29 +187479,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 334284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 333e90 │ │ │ │ ldr r0, [pc, #132] @ 334288 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 333e90 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 33428c │ │ │ │ ldr ip, [pc, #108] @ 334290 │ │ │ │ ldr r1, [pc, #108] @ 334294 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187509,33 +187509,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq sp, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r7, [r0], r4 @ │ │ │ │ - addeq sp, r8, r8, asr #31 │ │ │ │ - addeq r5, r8, ip, ror #19 │ │ │ │ + adceq r7, r0, r4, lsl fp │ │ │ │ + addeq sp, r8, r8, ror #31 │ │ │ │ + addeq r5, r8, ip, lsl #20 │ │ │ │ strheq r5, [sp, -r0] │ │ │ │ - addeq lr, r8, r4, lsl #3 │ │ │ │ + addeq lr, r8, r4, lsr #3 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sp, r4, ip, r4 │ │ │ │ andeq r4, r0, r4, asr #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r8, r0, lsl sp │ │ │ │ - addeq sp, r8, ip, lsr #26 │ │ │ │ - adceq r7, r0, r8, lsl #12 │ │ │ │ - addeq sp, r8, r4, lsr sp │ │ │ │ - @ instruction: 0x0088d7b4 │ │ │ │ + addeq sp, r8, r0, lsr sp │ │ │ │ + addeq sp, r8, ip, asr #26 │ │ │ │ + adceq r7, r0, r8, lsr #12 │ │ │ │ + addeq sp, r8, r4, asr sp │ │ │ │ + ldrdeq sp, [r8], r4 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 0033429c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003342a0 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -187560,15 +187560,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 33435c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 334370 │ │ │ │ ldr r2, [pc, #76] @ 334360 │ │ │ │ ldr r3, [pc, #56] @ 334350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -187583,19 +187583,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, r4, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, lsl fp │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq sp, lr, ip, ror #15 │ │ │ │ + addeq sp, lr, ip, lsl #16 │ │ │ │ strdeq r4, [sp, -r0] │ │ │ │ - addeq sp, r8, ip, lsl #25 │ │ │ │ - addeq sp, r8, r8, lsr #25 │ │ │ │ - addeq sp, r8, r8, lsr #25 │ │ │ │ + addeq sp, r8, ip, lsr #25 │ │ │ │ + addeq sp, r8, r8, asr #25 │ │ │ │ + addeq sp, r8, r8, asr #25 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 31ec10 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 334364 │ │ │ │ ldr r7, [pc, #-36] @ 334368 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -187870,29 +187870,29 @@ │ │ │ │ b 33481c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addeq sp, r8, r8, lsl #24 │ │ │ │ - strdeq sp, [r8], r4 │ │ │ │ - addeq sp, r8, r0, ror #23 │ │ │ │ - addeq sp, r8, r4, lsr #23 │ │ │ │ - addeq sp, r8, r8, ror fp │ │ │ │ - addeq sp, r8, r4, lsr #22 │ │ │ │ - strdeq sp, [r8], r8 │ │ │ │ - addeq sp, r8, ip, ror sl │ │ │ │ - addeq sp, r8, r8, ror sl │ │ │ │ - addeq fp, r8, ip, lsl #6 │ │ │ │ - @ instruction: 0x0088d9b8 │ │ │ │ - addeq pc, ip, r4, ror #7 │ │ │ │ - strdeq sp, [r8], ip │ │ │ │ - addeq sp, r8, r0, asr #16 │ │ │ │ - addeq sp, r8, r0, lsr #4 │ │ │ │ + addeq sp, r8, r8, lsr #24 │ │ │ │ + addeq sp, r8, r4, lsl ip │ │ │ │ + addeq sp, r8, r0, lsl #24 │ │ │ │ + addeq sp, r8, r4, asr #23 │ │ │ │ + umulleq sp, r8, r8, fp │ │ │ │ + addeq sp, r8, r4, asr #22 │ │ │ │ + addeq sp, r8, r8, lsl fp │ │ │ │ + umulleq sp, r8, ip, sl │ │ │ │ + umulleq sp, r8, r8, sl │ │ │ │ + addeq fp, r8, ip, lsr #6 │ │ │ │ + ldrdeq sp, [r8], r8 │ │ │ │ + addeq pc, ip, r4, lsl #8 │ │ │ │ + addeq sp, r8, ip, lsl r9 │ │ │ │ + addeq sp, r8, r0, ror #16 │ │ │ │ + addeq sp, r8, r0, asr #4 │ │ │ │ smlabbeq sp, ip, lr, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 321078 │ │ │ │ @@ -188397,35 +188397,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3350b0 │ │ │ │ ldr r4, [pc, #212] @ 3350f4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #208] @ 3350f8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #184] @ 3350fc │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 335100 │ │ │ │ ldr r3, [pc, #112] @ 3350e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188448,65 +188448,65 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 33506c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0088a5bc │ │ │ │ - addseq r9, r5, r0, lsr r2 │ │ │ │ - umlaleq r6, r0, r4, r8 │ │ │ │ - addeq sl, r8, r8, asr #10 │ │ │ │ - addeq sp, r8, r4, lsl #1 │ │ │ │ + ldrdeq sl, [r8], ip │ │ │ │ + addseq r9, r5, r0, asr r2 │ │ │ │ + @ instruction: 0x00a068b4 │ │ │ │ + addeq sl, r8, r8, ror #10 │ │ │ │ + addeq sp, r8, r4, lsr #1 │ │ │ │ @ instruction: 0x010d3d90 │ │ │ │ - strdeq r6, [r0], r8 @ │ │ │ │ + adceq r6, r0, r8, lsl r8 │ │ │ │ + addeq sp, r8, ip, asr #32 │ │ │ │ addeq sp, r8, ip, lsr #32 │ │ │ │ - addeq sp, r8, ip │ │ │ │ ldr r0, [pc, #4] @ 33511c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r1, fp, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 335198 │ │ │ │ ldr r2, [pc, #96] @ 33519c │ │ │ │ ldr r1, [pc, #96] @ 3351a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #68] @ 3351a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #56] @ 3351a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r6, [r0], ip @ │ │ │ │ - @ instruction: 0x0087e9b4 │ │ │ │ - addeq sp, sl, r8, lsl #20 │ │ │ │ + strdeq r6, [r0], ip @ │ │ │ │ + ldrdeq lr, [r7], r4 │ │ │ │ + addeq sp, sl, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ adceq r1, fp, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -188533,15 +188533,15 @@ │ │ │ │ ldr r0, [pc, #788] @ 33552c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ cmp r4, #37 @ 0x25 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 335270 │ │ │ │ cmp r4, #16 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 3352c8 │ │ │ │ cmp r4, #13 │ │ │ │ @@ -188611,15 +188611,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #480] @ 335538 │ │ │ │ ldr r0, [pc, #480] @ 33553c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r6] │ │ │ │ b 3351f0 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -188656,15 +188656,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #312] @ 335540 │ │ │ │ ldr r0, [pc, #312] @ 335544 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r1, [pc, #256] @ 335524 │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -188724,23 +188724,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r4, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r6, r0, r8, lsl #14 │ │ │ │ - addeq ip, r8, r4, ror pc │ │ │ │ + adceq r6, r0, r8, lsr #14 │ │ │ │ + umulleq ip, r8, r4, pc @ │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ - adceq r6, r0, r4, asr #11 │ │ │ │ - @ instruction: 0x0088cdbc │ │ │ │ - adceq r6, r0, r4, lsl r5 │ │ │ │ - addeq ip, r8, r0, lsr sp │ │ │ │ - adceq r6, r0, r8, ror #8 │ │ │ │ + adceq r6, r0, r4, ror #11 │ │ │ │ + ldrdeq ip, [r8], ip @ │ │ │ │ + adceq r6, r0, r4, lsr r5 │ │ │ │ + addeq ip, r8, r0, asr sp │ │ │ │ + adceq r6, r0, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -188842,15 +188842,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ b 335598 │ │ │ │ ldr r1, [pc, #384] @ 335874 │ │ │ │ ldr r0, [pc, #384] @ 335878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r6] │ │ │ │ b 33558c │ │ │ │ ldr r0, [r0, #972] @ 0x3cc │ │ │ │ b 335598 │ │ │ │ ldr r2, [pc, #328] @ 335864 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -188904,71 +188904,71 @@ │ │ │ │ ldr r1, [pc, #156] @ 335880 │ │ │ │ ldr r0, [pc, #156] @ 335884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335594 │ │ │ │ ldr r1, [pc, #128] @ 335888 │ │ │ │ ldr r0, [pc, #128] @ 33588c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335728 │ │ │ │ ldr r1, [pc, #108] @ 335890 │ │ │ │ ldr r0, [pc, #108] @ 335894 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335784 │ │ │ │ ldr r1, [pc, #88] @ 335898 │ │ │ │ ldr r0, [pc, #88] @ 33589c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335744 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r3, r3, #22 │ │ │ │ b 3356d4 │ │ │ │ @ instruction: 0x010d3894 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - adceq r6, r0, r8, lsr #4 │ │ │ │ - addeq ip, r8, r0, lsr #20 │ │ │ │ - adceq r6, r0, r2, ror r1 │ │ │ │ - adceq r6, r0, r8, lsr r1 │ │ │ │ - addeq ip, r8, ip, lsr #19 │ │ │ │ - adceq r6, r0, r4, lsl r1 │ │ │ │ - addeq ip, r8, r4, lsr r9 │ │ │ │ - strdeq r6, [r0], r8 @ │ │ │ │ - addeq ip, r8, r8, lsl r9 │ │ │ │ - ldrdeq r6, [r0], ip @ │ │ │ │ - strdeq ip, [r8], ip @ │ │ │ │ + adceq r6, r0, r8, asr #4 │ │ │ │ + addeq ip, r8, r0, asr #20 │ │ │ │ + umlaleq r6, r0, r2, r1 │ │ │ │ + adceq r6, r0, r8, asr r1 │ │ │ │ + addeq ip, r8, ip, asr #19 │ │ │ │ + adceq r6, r0, r4, lsr r1 │ │ │ │ + addeq ip, r8, r4, asr r9 │ │ │ │ + adceq r6, r0, r8, lsl r1 │ │ │ │ + addeq ip, r8, r8, lsr r9 │ │ │ │ + strdeq r6, [r0], ip @ │ │ │ │ + addeq ip, r8, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 335948 │ │ │ │ ldr r2, [pc, #144] @ 33594c │ │ │ │ ldr r1, [pc, #144] @ 335950 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #112] @ 335954 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ add ip, r0, #928 @ 0x3a0 │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ strd r2, [ip, #-8] │ │ │ │ @@ -188988,17 +188988,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r6, r0, r0, rrx │ │ │ │ - addeq ip, r8, r0, ror #17 │ │ │ │ + adceq r6, r0, r0, lsl #1 │ │ │ │ addeq ip, r8, r0, lsl #18 │ │ │ │ + addeq ip, r8, r0, lsr #18 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #188] @ 335a2c │ │ │ │ ldr r8, [pc, #188] @ 335a30 │ │ │ │ @@ -189008,105 +189008,105 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #56 @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #148] @ 335a38 │ │ │ │ ldr r7, [pc, #148] @ 335a3c │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r6, #1000 @ 0x3e8 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #96] @ 335a40 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381368 │ │ │ │ - adceq r5, r0, ip, lsr #31 │ │ │ │ - addeq ip, r8, r4, asr r8 │ │ │ │ - addeq ip, r8, r0, lsr #16 │ │ │ │ - addeq fp, r8, r8, ror #21 │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ + adceq r5, r0, ip, asr #31 │ │ │ │ + addeq ip, r8, r4, ror r8 │ │ │ │ + addeq ip, r8, r0, asr #16 │ │ │ │ + addeq fp, r8, r8, lsl #22 │ │ │ │ + addeq fp, r8, ip, lsl fp │ │ │ │ adceq r0, fp, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 335a98 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r0, fp, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 335b40 │ │ │ │ ldr r2, [pc, #140] @ 335b44 │ │ │ │ ldr r1, [pc, #140] @ 335b48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #112] @ 335b4c │ │ │ │ ldr r1, [pc, #112] @ 335b50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #92] @ 335b54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #76] @ 335b58 │ │ │ │ ldr r2, [pc, #76] @ 335b5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -189114,22 +189114,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r5, r0, ip, lsl pc │ │ │ │ - addeq lr, r7, r4, lsr r0 │ │ │ │ - umulleq sp, sl, r0, r0 │ │ │ │ + adceq r5, r0, ip, lsr pc │ │ │ │ + addeq lr, r7, r4, asr r0 │ │ │ │ + strheq sp, [sl], r0 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ strdeq r8, [r8, -r8] │ │ │ │ adceq r0, fp, r4, lsr #27 │ │ │ │ - addeq ip, r8, ip, asr r7 │ │ │ │ + addeq ip, r8, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #936] @ 335f20 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189145,15 +189145,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #896] @ 335f2c │ │ │ │ ldr r1, [pc, #896] @ 335f30 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #876] @ 335f34 │ │ │ │ lsr r1, r5, #2 │ │ │ │ orr r1, r1, r6, lsl #30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #860] @ 335f38 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -189208,15 +189208,15 @@ │ │ │ │ sub r3, r1, #12 │ │ │ │ ldr r1, [pc, #672] @ 335f48 │ │ │ │ ldr r0, [pc, #672] @ 335f4c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335c70 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ cmp r3, #8 │ │ │ │ bhi 335d08 │ │ │ │ ldr r3, [pc, #624] @ 335f44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -189225,15 +189225,15 @@ │ │ │ │ sub r3, r1, #4 │ │ │ │ ldr r1, [pc, #612] @ 335f50 │ │ │ │ ldr r0, [pc, #612] @ 335f54 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335c70 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ bls 335efc │ │ │ │ add r0, r4, r1, lsl #2 │ │ │ │ @@ -189267,15 +189267,15 @@ │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r1, r1, #4 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ and r9, r5, #2 │ │ │ │ orrs r3, r9, #0 │ │ │ │ moveq r8, sl │ │ │ │ beq 335bfc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne 335ed8 │ │ │ │ @@ -189289,15 +189289,15 @@ │ │ │ │ ldr r1, [pc, #372] @ 335f5c │ │ │ │ ldr r0, [pc, #372] @ 335f60 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335c70 │ │ │ │ ldr r3, [pc, #344] @ 335f64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335c10 │ │ │ │ ldr r3, [pc, #292] @ 335f44 │ │ │ │ @@ -189314,42 +189314,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 335f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335c10 │ │ │ │ ldr r0, [pc, #216] @ 335f70 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335c10 │ │ │ │ sub r3, r1, #28 │ │ │ │ ldr r1, [pc, #184] @ 335f74 │ │ │ │ ldr r0, [pc, #184] @ 335f78 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 335c70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 335f7c │ │ │ │ ldr r1, [pc, #156] @ 335f80 │ │ │ │ ldr r0, [pc, #156] @ 335f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189362,43 +189362,43 @@ │ │ │ │ ldr r0, [pc, #132] @ 335f90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r5, r0, r0, ror #28 │ │ │ │ + adceq r5, r0, r0, lsl #29 │ │ │ │ tsteq sp, r8, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq ip, [r8], r8 │ │ │ │ - strdeq ip, [r8], ip @ │ │ │ │ + strdeq ip, [r8], r8 │ │ │ │ + addeq ip, r8, ip, lsl r7 │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ - umlaleq r5, r0, ip, sp │ │ │ │ + @ instruction: 0x00a05dbc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sp, ip, r1, r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r5, r0, r0, lsr sp │ │ │ │ - addeq ip, r8, ip, lsl #12 │ │ │ │ - adceq r5, r0, ip, ror #25 │ │ │ │ - addeq ip, r8, ip, asr #12 │ │ │ │ + adceq r5, r0, r0, asr sp │ │ │ │ + addeq ip, r8, ip, lsr #12 │ │ │ │ + adceq r5, r0, ip, lsl #26 │ │ │ │ + addeq ip, r8, ip, ror #12 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r5, [r0], r0 @ │ │ │ │ - strdeq ip, [r8], ip @ │ │ │ │ + adceq r5, r0, r0, lsl ip │ │ │ │ + addeq ip, r8, ip, lsl r6 │ │ │ │ andeq r4, r0, r0, asr #15 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r8, r4, lsl #11 │ │ │ │ - addeq ip, r8, r8, lsr #11 │ │ │ │ - adceq r5, r0, ip, lsl fp │ │ │ │ - addeq ip, r8, r8, lsr r4 │ │ │ │ - strdeq r5, [r0], r4 @ │ │ │ │ - umulleq ip, r8, r8, r4 │ │ │ │ - strdeq ip, [r8], r8 │ │ │ │ - ldrdeq r5, [r0], r0 @ │ │ │ │ - addeq ip, r8, r4, ror r4 │ │ │ │ - addeq ip, r8, r4, lsl #9 │ │ │ │ + addeq ip, r8, r4, lsr #11 │ │ │ │ + addeq ip, r8, r8, asr #11 │ │ │ │ + adceq r5, r0, ip, lsr fp │ │ │ │ + addeq ip, r8, r8, asr r4 │ │ │ │ + adceq r5, r0, r4, lsl fp │ │ │ │ + @ instruction: 0x0088c4b8 │ │ │ │ + addeq ip, r8, r8, lsl r5 │ │ │ │ + strdeq r5, [r0], r0 @ │ │ │ │ + umulleq ip, r8, r4, r4 │ │ │ │ + addeq ip, r8, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #540] @ 3361c8 │ │ │ │ ldr r6, [pc, #540] @ 3361cc │ │ │ │ ldr r5, [pc, #540] @ 3361d0 │ │ │ │ @@ -189410,49 +189410,49 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #488] @ 3361d4 │ │ │ │ ldr r1, [pc, #488] @ 3361d8 │ │ │ │ mov sl, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r1, sl, #132 @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #22 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r6, sl │ │ │ │ ldr r2, [pc, #404] @ 3361dc │ │ │ │ ldr r1, [pc, #404] @ 3361e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #368] @ 3361e4 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ bl 36c56c │ │ │ │ @@ -189463,15 +189463,15 @@ │ │ │ │ add r3, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 381368 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3361a8 │ │ │ │ mov fp, #0 │ │ │ │ @@ -189479,102 +189479,102 @@ │ │ │ │ mov r7, fp │ │ │ │ mov r5, fp │ │ │ │ b 336174 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #232] @ 3361e8 │ │ │ │ ldr r1, [pc, #232] @ 3361ec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ bl 36c8a0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 380fa8 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ adds fp, fp, #256 @ 0x100 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ bls 3361a8 │ │ │ │ ldr r6, [pc, #116] @ 3361f0 │ │ │ │ mov r3, #19 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 381744 │ │ │ │ mov r3, #19 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3360e4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r5, r0, r8, lsr #20 │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ - addeq ip, r8, r4, asr #9 │ │ │ │ - umulleq fp, r8, ip, r4 │ │ │ │ - addeq fp, r8, ip, lsr #9 │ │ │ │ - @ instruction: 0x0087dab0 │ │ │ │ - addeq ip, sl, ip, lsl #22 │ │ │ │ + adceq r5, r0, r8, asr #20 │ │ │ │ + strdeq ip, [r8], r0 │ │ │ │ + addeq ip, r8, r4, ror #9 │ │ │ │ + @ instruction: 0x0088b4bc │ │ │ │ + addeq fp, r8, ip, asr #9 │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + addeq ip, sl, ip, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ - addeq ip, sl, r0, asr sl │ │ │ │ - addeq fp, r8, r8, lsr #6 │ │ │ │ + addeq sp, r7, r4, lsl sl │ │ │ │ + addeq ip, sl, r0, ror sl │ │ │ │ + addeq fp, r8, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ 336248 │ │ │ │ ldr r2, [pc, #60] @ 33624c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #56] @ 336250 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r1, r4, #164 @ 0xa4 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d9b4 │ │ │ │ - adceq r5, r0, ip, asr #15 │ │ │ │ - addeq ip, r8, r0, ror r0 │ │ │ │ - addeq ip, r8, ip, lsl #1 │ │ │ │ + adceq r5, r0, ip, ror #15 │ │ │ │ + umulleq ip, r8, r0, r0 │ │ │ │ + addeq ip, r8, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ 336354 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -189582,25 +189582,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #216] @ 336358 │ │ │ │ ldr r1, [pc, #216] @ 33635c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #196] @ 336360 │ │ │ │ ldr r1, [pc, #196] @ 336364 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #156] @ 336368 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -189616,38 +189616,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r2, #416 @ 0x1a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 381368 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r1, [pc, #48] @ 336370 │ │ │ │ ldr r0, [pc, #48] @ 336374 │ │ │ │ ldr r2, [pc, #48] @ 336378 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #372 @ 0x174 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - adceq r5, r0, ip, ror #14 │ │ │ │ - addeq ip, r8, ip │ │ │ │ - addeq ip, r8, r4, lsr #32 │ │ │ │ - addeq fp, r8, ip, ror #3 │ │ │ │ - addeq fp, r8, r0, lsl #4 │ │ │ │ - addeq ip, r8, r0, asr #3 │ │ │ │ + adceq r5, r0, ip, lsl #15 │ │ │ │ + addeq ip, r8, ip, lsr #32 │ │ │ │ + addeq ip, r8, r4, asr #32 │ │ │ │ + addeq fp, r8, ip, lsl #4 │ │ │ │ + addeq fp, r8, r0, lsr #4 │ │ │ │ + addeq ip, r8, r0, ror #3 │ │ │ │ @ instruction: 0x00ab05b4 │ │ │ │ - addeq ip, r8, ip, lsr r0 │ │ │ │ - addeq ip, r8, r8, asr r1 │ │ │ │ + addeq ip, r8, ip, asr r0 │ │ │ │ + addeq ip, r8, r8, ror r1 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 336414 │ │ │ │ ldr r2, [pc, #128] @ 336418 │ │ │ │ @@ -189655,157 +189655,157 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #96] @ 336420 │ │ │ │ ldr r1, [pc, #96] @ 336424 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #64] @ 336428 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, ip, lsr r6 │ │ │ │ - addeq sp, r7, r4, asr r7 │ │ │ │ - @ instruction: 0x008ac7b0 │ │ │ │ - addeq fp, r8, r8, asr #29 │ │ │ │ - strheq ip, [r8], r4 │ │ │ │ - addeq ip, r8, ip, asr #1 │ │ │ │ + adceq r5, r0, ip, asr r6 │ │ │ │ + addeq sp, r7, r4, ror r7 │ │ │ │ + ldrdeq ip, [sl], r0 │ │ │ │ + addeq fp, r8, r8, ror #29 │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ + addeq ip, r8, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 3364c4 │ │ │ │ ldr r2, [pc, #128] @ 3364c8 │ │ │ │ ldr r1, [pc, #128] @ 3364cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #96] @ 3364d0 │ │ │ │ ldr r1, [pc, #96] @ 3364d4 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #64] @ 3364d8 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, ip, lsl #11 │ │ │ │ - addeq sp, r7, r4, lsr #13 │ │ │ │ - addeq ip, sl, r0, lsl #14 │ │ │ │ - addeq fp, r8, r8, lsl lr │ │ │ │ - addeq ip, r8, r4 │ │ │ │ - addeq ip, r8, r8, lsr r0 │ │ │ │ + adceq r5, r0, ip, lsr #11 │ │ │ │ + addeq sp, r7, r4, asr #13 │ │ │ │ + addeq ip, sl, r0, lsr #14 │ │ │ │ + addeq fp, r8, r8, lsr lr │ │ │ │ + addeq ip, r8, r4, lsr #32 │ │ │ │ + addeq ip, r8, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 336574 │ │ │ │ ldr r2, [pc, #128] @ 336578 │ │ │ │ ldr r1, [pc, #128] @ 33657c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #96] @ 336580 │ │ │ │ ldr r1, [pc, #96] @ 336584 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #64] @ 336588 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r5, [r0], ip @ │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ - addeq ip, sl, r0, asr r6 │ │ │ │ - addeq fp, r8, r8, ror #26 │ │ │ │ - addeq fp, r8, r4, asr pc │ │ │ │ - addeq fp, r8, r4, lsr #31 │ │ │ │ + strdeq r5, [r0], ip @ │ │ │ │ + addeq sp, r7, r4, lsl r6 │ │ │ │ + addeq ip, sl, r0, ror r6 │ │ │ │ + addeq fp, r8, r8, lsl #27 │ │ │ │ + addeq fp, r8, r4, ror pc │ │ │ │ + addeq fp, r8, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 336630 │ │ │ │ ldr r2, [pc, #140] @ 336634 │ │ │ │ ldr r1, [pc, #140] @ 336638 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #108] @ 33663c │ │ │ │ ldr r1, [pc, #108] @ 336640 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #76] @ 336644 │ │ │ │ ldr r3, [pc, #76] @ 336648 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -189814,38 +189814,38 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, ip, lsr #8 │ │ │ │ - addeq sp, r7, r4, asr #10 │ │ │ │ - addeq ip, sl, r0, lsr #11 │ │ │ │ - @ instruction: 0x0088bcb8 │ │ │ │ - addeq fp, r8, r4, lsr #29 │ │ │ │ + adceq r5, r0, ip, asr #8 │ │ │ │ + addeq sp, r7, r4, ror #10 │ │ │ │ + addeq ip, sl, r0, asr #11 │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ + addeq fp, r8, r4, asr #29 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - addeq fp, r8, ip, lsl #30 │ │ │ │ + addeq fp, r8, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #112] @ 3366e0 │ │ │ │ ldr r2, [pc, #112] @ 3366e4 │ │ │ │ ldr r1, [pc, #112] @ 3366e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3366d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r2 │ │ │ │ ldrb lr, [r3, #1864] @ 0x748 │ │ │ │ @@ -189857,18 +189857,18 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bne 3366a8 │ │ │ │ subs r1, r0, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ - adceq r5, r0, r4, ror #6 │ │ │ │ - addeq fp, r8, ip, lsl #24 │ │ │ │ - addeq fp, r8, r0, lsl #28 │ │ │ │ + b 92c154 │ │ │ │ + adceq r5, r0, r4, lsl #7 │ │ │ │ + addeq fp, r8, ip, lsr #24 │ │ │ │ + addeq fp, r8, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #828] @ 336a44 │ │ │ │ mov r7, r3 │ │ │ │ @@ -189886,15 +189886,15 @@ │ │ │ │ ldr r2, [pc, #788] @ 336a50 │ │ │ │ ldr r1, [pc, #788] @ 336a54 │ │ │ │ mov r3, #25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #764] @ 336a58 │ │ │ │ ldr r3, [pc, #764] @ 336a5c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ lsr r5, r8, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r5, r5, r7, lsl #30 │ │ │ │ @@ -189973,15 +189973,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3367ac │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ b 3367ac │ │ │ │ and r6, r6, #15 │ │ │ │ b 3367ac │ │ │ │ and r3, r6, #1 │ │ │ │ @@ -190008,26 +190008,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 336a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33677c │ │ │ │ ldr r3, [pc, #244] @ 336a68 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3367b4 │ │ │ │ ldr r2, [pc, #260] @ 336a8c │ │ │ │ @@ -190044,15 +190044,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #148] @ 336a68 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3367b4 │ │ │ │ ldr r2, [pc, #176] @ 336a98 │ │ │ │ ldr r3, [pc, #96] @ 336a4c │ │ │ │ @@ -190072,42 +190072,42 @@ │ │ │ │ b 3369bc │ │ │ │ ldr r0, [pc, #124] @ 336aa4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33677c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [sp, -r4] │ │ │ │ - adceq r5, r0, r0, asr #5 │ │ │ │ + adceq r5, r0, r0, ror #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r8, ip, asr #22 │ │ │ │ - addeq fp, r8, r8, ror #22 │ │ │ │ + addeq fp, r8, ip, ror #22 │ │ │ │ + addeq fp, r8, r8, lsl #23 │ │ │ │ smlatbeq sp, r8, r6, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r5, r0, r6, lsr #4 │ │ │ │ + adceq r5, r0, r6, asr #4 │ │ │ │ tsteq sp, r8, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq sp, ip, r5, r2 │ │ │ │ - adceq r5, r0, r8, ror r1 │ │ │ │ - addeq fp, r8, ip, asr sl │ │ │ │ - adceq r5, r0, ip, asr #2 │ │ │ │ - addeq fp, r8, r8, lsl #26 │ │ │ │ + umlaleq r5, r0, r8, r1 │ │ │ │ + addeq fp, r8, ip, ror sl │ │ │ │ + adceq r5, r0, ip, ror #2 │ │ │ │ + addeq fp, r8, r8, lsr #26 │ │ │ │ andeq r3, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r8, ip, asr #23 │ │ │ │ + addeq fp, r8, ip, ror #23 │ │ │ │ tsteq sp, ip, ror r4 │ │ │ │ - adceq r5, r0, r8, lsr #32 │ │ │ │ - umulleq fp, r8, r0, r9 │ │ │ │ + adceq r5, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x0088b9b0 │ │ │ │ tsteq sp, ip, lsl r4 │ │ │ │ - adceq r4, r0, r8, asr #31 │ │ │ │ - addeq fp, r8, ip, ror #17 │ │ │ │ - addeq fp, r8, r4, asr #22 │ │ │ │ + adceq r4, r0, r8, ror #31 │ │ │ │ + addeq fp, r8, ip, lsl #18 │ │ │ │ + addeq fp, r8, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #324] @ 336c04 │ │ │ │ ldr r6, [pc, #324] @ 336c08 │ │ │ │ ldr r5, [pc, #324] @ 336c0c │ │ │ │ @@ -190117,29 +190117,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r8, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r8, #132 @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #16 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ cmp r5, #0 │ │ │ │ beq 336be4 │ │ │ │ ldr r3, [pc, #216] @ 336c10 │ │ │ │ ldr sl, [pc, #216] @ 336c14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ add r8, r8, #156 @ 0x9c │ │ │ │ @@ -190152,62 +190152,62 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #184] @ 336c20 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #136] @ 336c24 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #100] @ 336c28 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add r7, r7, #1 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ cmp r3, r7 │ │ │ │ add r4, r4, #8 │ │ │ │ bhi 336b54 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r4, r0, r4, lsl pc │ │ │ │ - @ instruction: 0x0088b7bc │ │ │ │ - @ instruction: 0x0088b9b0 │ │ │ │ - addeq fp, r8, r8, lsl #21 │ │ │ │ - addeq fp, r8, r8, ror #14 │ │ │ │ - addeq ip, r7, ip, lsl #31 │ │ │ │ - addeq fp, sl, r8, ror #31 │ │ │ │ + adceq r4, r0, r4, lsr pc │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + ldrdeq fp, [r8], r0 │ │ │ │ + addeq fp, r8, r8, lsr #21 │ │ │ │ + addeq fp, r8, r8, lsl #15 │ │ │ │ + addeq ip, r7, ip, lsr #31 │ │ │ │ + addeq ip, sl, r8 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - addeq fp, r8, r0, lsr sl │ │ │ │ - addeq fp, r8, r4, lsl sl │ │ │ │ + addeq fp, r8, r0, asr sl │ │ │ │ + addeq fp, r8, r4, lsr sl │ │ │ │ ldr r0, [pc, #4] @ 336c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq pc, sl, r0, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 336cec │ │ │ │ ldr r2, [pc, #152] @ 336cf0 │ │ │ │ @@ -190215,25 +190215,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #120] @ 336cf8 │ │ │ │ ldr r1, [pc, #120] @ 336cfc │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #88] @ 336d00 │ │ │ │ ldr r1, [pc, #88] @ 336d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 336d08 │ │ │ │ mov r2, #1 │ │ │ │ @@ -190244,22 +190244,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 336d10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - adceq r4, r0, r8, lsr pc │ │ │ │ - @ instruction: 0x0087ceb0 │ │ │ │ - addeq ip, r7, r8, asr #29 │ │ │ │ - addeq ip, r7, r4, ror lr │ │ │ │ - ldrdeq fp, [sl], r0 │ │ │ │ + b 927f30 │ │ │ │ + adceq r4, r0, r8, asr pc │ │ │ │ + ldrdeq ip, [r7], r0 │ │ │ │ + addeq ip, r7, r8, ror #29 │ │ │ │ + umulleq ip, r7, r4, lr │ │ │ │ + strdeq fp, [sl], r0 │ │ │ │ ldrdeq pc, [sl], r8 @ │ │ │ │ - umulleq fp, r8, ip, r9 │ │ │ │ + @ instruction: 0x0088b9bc │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ strdeq r7, [r8, -r0] │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190274,15 +190274,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r2, #15 │ │ │ │ bne 336dbc │ │ │ │ add r2, r2, #242 @ 0xf2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r2, lsl #2] │ │ │ │ lsl r0, r0, #10 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldr r3, [pc, #148] @ 336e00 │ │ │ │ cmp r0, r3 │ │ │ │ movcs r0, r3 │ │ │ │ tst r5, #2097152 @ 0x200000 │ │ │ │ str r0, [r4, #960] @ 0x3c0 │ │ │ │ bne 336da0 │ │ │ │ bic r5, r5, #8192 @ 0x2000 │ │ │ │ @@ -190294,15 +190294,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ orr r5, r5, #262144 @ 0x40000 │ │ │ │ str r5, [r4, #956] @ 0x3bc │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r5, [r4, #956] @ 0x3bc │ │ │ │ b 336d7c │ │ │ │ ldr r1, [pc, #64] @ 336e04 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190312,20 +190312,20 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 336e08 │ │ │ │ ldr r0, [pc, #32] @ 336e0c │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ smlabteq sp, r0, r0, r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r4, r0, ip, lsr #27 │ │ │ │ - addeq fp, r8, ip, ror #16 │ │ │ │ + adceq r4, r0, ip, asr #27 │ │ │ │ + addeq fp, r8, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #876] @ 337198 │ │ │ │ mov r4, r3 │ │ │ │ @@ -190344,15 +190344,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #836] @ 3371ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #812] @ 3371b0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 337058 │ │ │ │ @@ -190402,15 +190402,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ ldr r4, [r6, #956] @ 0x3bc │ │ │ │ bne 337044 │ │ │ │ tst r4, #262144 @ 0x40000 │ │ │ │ orrne r9, r8, #262144 @ 0x40000 │ │ │ │ tst r9, #65536 @ 0x10000 │ │ │ │ str r9, [r6, #956] @ 0x3bc │ │ │ │ @@ -190419,15 +190419,15 @@ │ │ │ │ beq 336ec0 │ │ │ │ tst r9, #8192 @ 0x2000 │ │ │ │ beq 337100 │ │ │ │ tst r4, #8192 @ 0x2000 │ │ │ │ bne 336ec0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #964] @ 0x3c4 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [pc, #536] @ 3371c8 │ │ │ │ mov r2, #20 │ │ │ │ and r3, r3, r9 │ │ │ │ add r3, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #24] │ │ │ │ @@ -190436,15 +190436,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ smull r0, r1, r3, r2 │ │ │ │ ldrd r2, [r7, #24] │ │ │ │ strd r0, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, sp, #24 │ │ │ │ strd r8, [sp, #32] │ │ │ │ - bl b6fc7c │ │ │ │ + bl b6fc9c │ │ │ │ ldr r0, [pc, #472] @ 3371cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #416] @ 33719c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ @@ -190458,19 +190458,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ bne 337194 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc r3, r5, r3 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldr r0, [r6, #952] @ 0x3b8 │ │ │ │ mov r1, #0 │ │ │ │ bic r9, r8, #262144 @ 0x40000 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 336f78 │ │ │ │ ldr r3, [pc, #368] @ 3371d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336e98 │ │ │ │ ldr r3, [pc, #320] @ 3371b4 │ │ │ │ @@ -190487,28 +190487,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 3371d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 336e98 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r2, [pc, #232] @ 3371dc │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r6, #956] @ 0x3bc │ │ │ │ str r3, [r6, #960] @ 0x3c0 │ │ │ │ b 336ec0 │ │ │ │ ldr r2, [pc, #216] @ 3371e0 │ │ │ │ ldr r3, [pc, #144] @ 33719c │ │ │ │ @@ -190518,15 +190518,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 337194 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ ldr r2, [pc, #168] @ 3371e4 │ │ │ │ ldr r3, [pc, #92] @ 33719c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190541,96 +190541,96 @@ │ │ │ │ b 336f54 │ │ │ │ ldr r0, [pc, #116] @ 3371f0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 336e98 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [sp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r0, r4, asr #26 │ │ │ │ - addeq fp, sl, ip, ror #25 │ │ │ │ - umulleq ip, r7, r0, ip │ │ │ │ + adceq r4, r0, r4, ror #26 │ │ │ │ + addeq fp, sl, ip, lsl #26 │ │ │ │ + @ instruction: 0x0087ccb0 │ │ │ │ smlabbeq sp, r4, pc, r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sp, ip, lsr pc │ │ │ │ smlatteq sp, r4, lr, r1 │ │ │ │ - adceq r4, r0, r0, asr ip │ │ │ │ - addeq fp, r8, ip, asr #15 │ │ │ │ + adceq r4, r0, r0, ror ip │ │ │ │ + addeq fp, r8, ip, ror #15 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ tsteq sp, r8, lsl #28 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq fp, r8, ip, r5 │ │ │ │ + @ instruction: 0x0088b5bc │ │ │ │ andeq r0, ip, r1 │ │ │ │ strdeq r1, [sp, -ip] │ │ │ │ smlabteq sp, r8, ip, r1 │ │ │ │ - adceq r4, r0, r4, lsr sl │ │ │ │ - addeq fp, r8, r8, lsl #11 │ │ │ │ - addeq fp, r8, ip, lsr r5 │ │ │ │ + adceq r4, r0, r4, asr sl │ │ │ │ + addeq fp, r8, r8, lsr #11 │ │ │ │ + addeq fp, r8, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 337244 │ │ │ │ ldr r2, [pc, #56] @ 337248 │ │ │ │ ldr r1, [pc, #56] @ 33724c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c134 │ │ │ │ - adceq r4, r0, r4, lsl #19 │ │ │ │ - addeq fp, r8, r8, lsl r5 │ │ │ │ - addeq fp, r8, r4, lsr r5 │ │ │ │ + b 92c154 │ │ │ │ + adceq r4, r0, r4, lsr #19 │ │ │ │ + addeq fp, r8, r8, lsr r5 │ │ │ │ + addeq fp, r8, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3372c8 │ │ │ │ ldr r2, [pc, #96] @ 3372cc │ │ │ │ ldr r1, [pc, #96] @ 3372d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r2, [pc, #52] @ 3372d4 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r4, r0, r8, lsr #18 │ │ │ │ - @ instruction: 0x0088b4bc │ │ │ │ - ldrdeq fp, [r8], r8 │ │ │ │ + adceq r4, r0, r8, asr #18 │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + strdeq fp, [r8], r8 │ │ │ │ andeq r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #448] @ 3374b4 │ │ │ │ @@ -190658,15 +190658,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #352] @ 3374cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3373e8 │ │ │ │ ldr r2, [pc, #336] @ 3374d0 │ │ │ │ ldr r3, [pc, #308] @ 3374b8 │ │ │ │ @@ -190715,57 +190715,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3374e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 337378 │ │ │ │ ldr r1, [pc, #104] @ 3374e4 │ │ │ │ ldr r0, [pc, #104] @ 3374e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3373d0 │ │ │ │ ldr r0, [pc, #84] @ 3374ec │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 337378 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, ip, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sp, r8, sl, r1 │ │ │ │ - adceq r4, r0, r0, asr r8 │ │ │ │ - addeq ip, r7, r0, lsr #15 │ │ │ │ - strdeq fp, [sl], ip │ │ │ │ + adceq r4, r0, r0, ror r8 │ │ │ │ + addeq ip, r7, r0, asr #15 │ │ │ │ + addeq fp, sl, ip, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sp, r4, sl, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, ror #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq fp, [r8], r8 │ │ │ │ - adceq r4, r0, r8, lsl r7 │ │ │ │ - umulleq fp, r8, r0, r2 │ │ │ │ - addeq fp, r8, r4, lsl #6 │ │ │ │ + addeq fp, r8, r8, lsl r3 │ │ │ │ + adceq r4, r0, r8, lsr r7 │ │ │ │ + @ instruction: 0x0088b2b0 │ │ │ │ + addeq fp, r8, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #428] @ 3376b4 │ │ │ │ ldr r7, [pc, #428] @ 3376b8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -190774,156 +190774,156 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #388] @ 3376c0 │ │ │ │ ldr r1, [pc, #388] @ 3376c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov fp, r0 │ │ │ │ bl 381268 │ │ │ │ ldr r3, [pc, #328] @ 3376c8 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ str sl, [sp] │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r2, [pc, #296] @ 3376cc │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 381368 │ │ │ │ ldr r2, [pc, #248] @ 3376d0 │ │ │ │ ldr r1, [pc, #248] @ 3376d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #224] @ 3376d8 │ │ │ │ mov r3, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 92d8c0 │ │ │ │ + bl 92d8e0 │ │ │ │ ldr r8, [pc, #204] @ 3376dc │ │ │ │ add r4, r5, #968 @ 0x3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #1000 @ 0x3e8 │ │ │ │ str r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 935980 │ │ │ │ + bl 9359a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne 33761c │ │ │ │ ldr r1, [pc, #156] @ 3376e0 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935980 │ │ │ │ + bl 9359a0 │ │ │ │ ldr r6, [r5, #1004] @ 0x3ec │ │ │ │ ldr r0, [pc, #132] @ 3376e4 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldr r4, [pc, #124] @ 3376e8 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r4 │ │ │ │ movcc r3, r0 │ │ │ │ movcs r3, r4 │ │ │ │ strh r3, [r5] │ │ │ │ ldr r0, [pc, #100] @ 3376ec │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ cmp r0, r4 │ │ │ │ movcs r0, r4 │ │ │ │ strh r0, [r5, #2] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r4, r0, ip, lsl #13 │ │ │ │ - addeq fp, r8, r0, asr #4 │ │ │ │ - addeq fp, r8, r4, lsl r2 │ │ │ │ - addeq r9, r8, r0, asr pc │ │ │ │ - addeq r9, r8, r0, ror #30 │ │ │ │ + adceq r4, r0, ip, lsr #13 │ │ │ │ + addeq fp, r8, r0, ror #4 │ │ │ │ + addeq fp, r8, r4, lsr r2 │ │ │ │ + addeq r9, r8, r0, ror pc │ │ │ │ + addeq r9, r8, r0, lsl #31 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ ldrdeq pc, [sl], ip @ │ │ │ │ - addeq ip, r7, r0, lsr #10 │ │ │ │ - addeq fp, sl, r8, ror r5 │ │ │ │ - addeq r0, fp, r0, asr r7 │ │ │ │ - addeq fp, r8, r8, asr #3 │ │ │ │ - umulleq fp, r8, r8, r1 │ │ │ │ + addeq ip, r7, r0, asr #10 │ │ │ │ + umulleq fp, sl, r8, r5 │ │ │ │ + addeq r0, fp, r0, ror r7 │ │ │ │ + addeq fp, r8, r8, ror #3 │ │ │ │ + @ instruction: 0x0088b1b8 │ │ │ │ cdpne 0, 8, cr8, cr4, cr0, {0} │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ blpl fe6976f4 <__bss_end__@@Base+0xfd179824> │ │ │ │ ldr r0, [pc, #4] @ 3376fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq pc, sl, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33775c │ │ │ │ ldr r2, [pc, #68] @ 337760 │ │ │ │ ldr r1, [pc, #68] @ 337764 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #40] @ 337768 │ │ │ │ ldr r1, [pc, #40] @ 33776c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929cb4 │ │ │ │ - adceq r4, r0, r0, lsl r5 │ │ │ │ - ldrdeq ip, [r7], r4 │ │ │ │ - addeq fp, sl, r0, lsr r4 │ │ │ │ + b 929cd4 │ │ │ │ + adceq r4, r0, r0, lsr r5 │ │ │ │ + strdeq ip, [r7], r4 │ │ │ │ + addeq fp, sl, r0, asr r4 │ │ │ │ ldrdeq pc, [sl], r8 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #176] @ 337838 │ │ │ │ @@ -190933,71 +190933,71 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 33783c │ │ │ │ ldr r1, [pc, #160] @ 337840 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #140] @ 337844 │ │ │ │ ldr r1, [pc, #140] @ 337848 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #100] @ 33784c │ │ │ │ ldr r3, [pc, #100] @ 337850 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #1232 @ 0x4d0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381268 │ │ │ │ - adceq r4, r0, r8, lsr #9 │ │ │ │ - strdeq r9, [r8], r0 │ │ │ │ - addeq r9, r8, r0, lsl #26 │ │ │ │ - addeq fp, r8, ip, asr r0 │ │ │ │ - addeq fp, r8, r8, ror r0 │ │ │ │ + adceq r4, r0, r8, asr #9 │ │ │ │ + addeq r9, r8, r0, lsl sp │ │ │ │ + addeq r9, r8, r0, lsr #26 │ │ │ │ + addeq fp, r8, ip, ror r0 │ │ │ │ + umulleq fp, r8, r8, r0 │ │ │ │ adceq pc, sl, r0, lsr r3 @ │ │ │ │ - addeq fp, r8, r0, rrx │ │ │ │ + addeq fp, r8, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #152] @ 337904 │ │ │ │ ldr r2, [pc, #152] @ 337908 │ │ │ │ ldr r1, [pc, #152] @ 33790c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mvn r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [pc, #104] @ 337910 │ │ │ │ strd r0, [r2, #-8] │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -191018,18 +191018,18 @@ │ │ │ │ bl 27ea28 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1232 @ 0x4d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ - adceq r4, r0, r0, asr #7 │ │ │ │ - umulleq sl, r8, ip, pc @ │ │ │ │ - @ instruction: 0x0088afb8 │ │ │ │ + b 92c154 │ │ │ │ + adceq r4, r0, r0, ror #7 │ │ │ │ + @ instruction: 0x0088afbc │ │ │ │ + ldrdeq sl, [r8], r8 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr ip, [pc, #384] @ 337ab0 │ │ │ │ @@ -191091,15 +191091,15 @@ │ │ │ │ orr r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ bics r2, r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -191124,20 +191124,20 @@ │ │ │ │ cmp r3, r6 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ orrcc r2, r1, #768 @ 0x300 │ │ │ │ strcc r2, [r4, #924] @ 0x39c │ │ │ │ b 337a10 │ │ │ │ ldr r0, [pc, #20] @ 337abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33795c │ │ │ │ ldrdeq r1, [sp, -r0] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umlaleq r4, r0, ip, r2 │ │ │ │ - @ instruction: 0x0088adb4 │ │ │ │ + @ instruction: 0x00a042bc │ │ │ │ + ldrdeq sl, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ ldr lr, [pc, #728] @ 337db4 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -191164,15 +191164,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #636] @ 337dc0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #16 │ │ │ │ beq 337c20 │ │ │ │ ldr r3, [pc, #604] @ 337dbc │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -191190,15 +191190,15 @@ │ │ │ │ orrhi r2, r0, #768 @ 0x300 │ │ │ │ strhi r2, [r4, #924] @ 0x39c │ │ │ │ bics r2, r2, ip │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ bic r0, r0, r1 │ │ │ │ add r5, r4, #1232 @ 0x4d0 │ │ │ │ b 337b7c │ │ │ │ lsl ip, r1, #22 │ │ │ │ @@ -191265,28 +191265,28 @@ │ │ │ │ bics ip, r0, ip │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r2, #8] │ │ │ │ movne r1, #1 │ │ │ │ str r0, [r4, #924] @ 0x39c │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337b7c │ │ │ │ ldr r3, [pc, #196] @ 337dbc │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 337b6c │ │ │ │ ldr r0, [pc, #188] @ 337dc8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 337b6c │ │ │ │ ldr r0, [pc, #172] @ 337dcc │ │ │ │ add r0, pc, r0 │ │ │ │ b 337d10 │ │ │ │ add r2, r6, #476 @ 0x1dc │ │ │ │ lsl r2, r2, #1 │ │ │ │ strh r1, [r4, r2] │ │ │ │ @@ -191314,26 +191314,26 @@ │ │ │ │ orrhi r3, r0, #768 @ 0x300 │ │ │ │ bics ip, r3, ip │ │ │ │ strh r1, [r2, #8] │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337b7c │ │ │ │ tsteq sp, r4, lsr #6 │ │ │ │ - adceq r4, r0, r3, lsr #2 │ │ │ │ + adceq r4, r0, r3, asr #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq sl, r8, r4, asr #26 │ │ │ │ + addeq sl, r8, r4, ror #26 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq sl, [r8], r0 │ │ │ │ - umulleq sl, r8, ip, fp │ │ │ │ + addeq sl, r8, r0, lsl ip │ │ │ │ + @ instruction: 0x0088abbc │ │ │ │ │ │ │ │ 00337dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 337e50 │ │ │ │ @@ -191361,17 +191361,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 337e5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011bdcdc │ │ │ │ - adceq r3, r0, r0, lsr #28 │ │ │ │ - addeq sl, r8, r8, lsr #22 │ │ │ │ - addeq sl, r8, r8, lsr fp │ │ │ │ + adceq r3, r0, r0, asr #28 │ │ │ │ + addeq sl, r8, r8, asr #22 │ │ │ │ + addeq sl, r8, r8, asr fp │ │ │ │ │ │ │ │ 00337e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 337edc │ │ │ │ @@ -191398,17 +191398,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq fp, ip, asr #24 │ │ │ │ - umlaleq r3, r0, r8, sp │ │ │ │ - addeq sl, r8, r0, lsr #21 │ │ │ │ - @ instruction: 0x0088aab0 │ │ │ │ + @ instruction: 0x00a03db8 │ │ │ │ + addeq sl, r8, r0, asr #21 │ │ │ │ + ldrdeq sl, [r8], r0 │ │ │ │ │ │ │ │ 00337eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 337f90 │ │ │ │ @@ -191445,17 +191445,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 337f9c │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d3d8 │ │ │ │ tsteq fp, r0, asr #23 │ │ │ │ - umulleq sl, r8, r0, sl │ │ │ │ - addeq sl, r8, ip, lsl #21 │ │ │ │ - addeq sl, r8, r4, asr sl │ │ │ │ + @ instruction: 0x0088aab0 │ │ │ │ + addeq sl, r8, ip, lsr #21 │ │ │ │ + addeq sl, r8, r4, ror sl │ │ │ │ │ │ │ │ 00337fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 338054 │ │ │ │ @@ -191486,27 +191486,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 33805c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ bl 337eec │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #24] @ 338060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ tsteq fp, ip, lsl #22 │ │ │ │ tsteq fp, r0, asr #21 │ │ │ │ - addeq sl, r8, ip, lsr sl │ │ │ │ - addeq sl, r8, r0, lsl #20 │ │ │ │ + addeq sl, r8, ip, asr sl │ │ │ │ + addeq sl, r8, r0, lsr #20 │ │ │ │ │ │ │ │ 00338064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 338240 │ │ │ │ @@ -191515,23 +191515,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ ldr r1, [pc, #420] @ 33824c │ │ │ │ ldr r7, [pc, #420] @ 338250 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3381cc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33815c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -191541,49 +191541,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 33825c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 338260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3381a0 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r3, [pc, #320] @ 338264 │ │ │ │ ldr r1, [pc, #320] @ 338268 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9278e8 │ │ │ │ + bl 927908 │ │ │ │ ldr r3, [pc, #300] @ 33826c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929718 │ │ │ │ + b 929738 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3381ec │ │ │ │ ldr r3, [pc, #260] @ 338270 │ │ │ │ ldr r2, [pc, #260] @ 338274 │ │ │ │ ldr r1, [pc, #260] @ 338278 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 338260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 338118 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33821c │ │ │ │ @@ -191602,53 +191602,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 338280 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #120] @ 338284 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r3, [pc, #100] @ 338288 │ │ │ │ ldr r1, [pc, #100] @ 33828c │ │ │ │ ldr r0, [pc, #100] @ 338290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, ip, lsr #3 │ │ │ │ + addseq r6, r5, ip, asr #3 │ │ │ │ tsteq fp, ip, lsr sl │ │ │ │ - strdeq sl, [r8], ip │ │ │ │ - umulleq r6, ip, r0, r4 │ │ │ │ + addeq sl, r8, ip, lsl sl │ │ │ │ + @ instruction: 0x008c64b0 │ │ │ │ tsteq sp, r4, asr sp │ │ │ │ - adceq r3, r0, r0, ror fp │ │ │ │ - addeq fp, r7, r0, lsl #20 │ │ │ │ - addeq r2, sp, ip, lsl #25 │ │ │ │ + umlaleq r3, r0, r0, fp │ │ │ │ + addeq fp, r7, r0, lsr #20 │ │ │ │ + addeq r2, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x011bd99c │ │ │ │ - addeq r4, r8, r4, lsr #32 │ │ │ │ + addeq r4, r8, r4, asr #32 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - adceq r3, r0, ip, ror #21 │ │ │ │ - addeq fp, r7, r8, ror r9 │ │ │ │ - addeq r2, sp, r4, lsl #24 │ │ │ │ + adceq r3, r0, ip, lsl #22 │ │ │ │ + umulleq fp, r7, r8, r9 │ │ │ │ + addeq r2, sp, r4, lsr #24 │ │ │ │ tsteq fp, ip, lsl #18 │ │ │ │ - umulleq sl, r8, r8, r8 │ │ │ │ - addeq sl, r8, r0, lsr #17 │ │ │ │ - adceq r3, r0, r4, lsr sl │ │ │ │ - addeq sl, r8, ip, lsr r7 │ │ │ │ - umulleq sl, r8, ip, r8 │ │ │ │ + @ instruction: 0x0088a8b8 │ │ │ │ + addeq sl, r8, r0, asr #17 │ │ │ │ + adceq r3, r0, r4, asr sl │ │ │ │ + addeq sl, r8, ip, asr r7 │ │ │ │ + @ instruction: 0x0088a8bc │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191657,15 +191657,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 3382fc │ │ │ │ cmp r5, #2 │ │ │ │ beq 3383bc │ │ │ │ cmp r5, #4 │ │ │ │ beq 338338 │ │ │ │ @@ -191855,39 +191855,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r3, r0, r4, lsl #19 │ │ │ │ + adceq r3, r0, r4, lsr #19 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - adceq r3, r0, r1, lsl r9 │ │ │ │ + adceq r3, r0, r1, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 338640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ ldr r3, [pc, #32] @ 338644 │ │ │ │ ldr r1, [pc, #32] @ 338648 │ │ │ │ ldr r0, [pc, #32] @ 33864c │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 337e60 │ │ │ │ umlaleq lr, sl, ip, r5 │ │ │ │ - addeq sl, r8, r8, lsr #9 │ │ │ │ - addeq sl, r8, ip, lsr #9 │ │ │ │ - addeq sl, r8, r4, asr #9 │ │ │ │ + addeq sl, r8, r8, asr #9 │ │ │ │ + addeq sl, r8, ip, asr #9 │ │ │ │ + addeq sl, r8, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 33880c │ │ │ │ mov r3, r2 │ │ │ │ @@ -191993,15 +191993,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 33874c │ │ │ │ b 3387b8 │ │ │ │ @ instruction: 0x010d0790 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r0, ip, ror #12 │ │ │ │ + adceq r3, r0, ip, lsl #13 │ │ │ │ tsteq sp, r0, lsl #14 │ │ │ │ tsteq sp, r8, ror r6 │ │ │ │ tsteq sp, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -192103,20 +192103,20 @@ │ │ │ │ bl 653c08 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 3388c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, r4, r5, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq sl, r8, r4, ror #4 │ │ │ │ + addeq sl, r8, r4, lsl #5 │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0088a1b8 │ │ │ │ + ldrdeq sl, [r8], r8 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - umulleq sl, r8, r0, r1 │ │ │ │ + @ instruction: 0x0088a1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192152,25 +192152,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 338b40 │ │ │ │ ldr r1, [pc, #192] @ 338b44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #172] @ 338b48 │ │ │ │ ldr r1, [pc, #172] @ 338b4c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #140] @ 338b50 │ │ │ │ ldr r1, [pc, #140] @ 338b54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 338b58 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192188,29 +192188,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 338b68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #64] @ 338b6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929cb4 │ │ │ │ - adceq r3, r0, ip, lsl #5 │ │ │ │ - addeq fp, r7, r8, ror r0 │ │ │ │ - ldrdeq sl, [sl], r0 │ │ │ │ - addeq r9, r8, r8, ror #4 │ │ │ │ - addeq r0, r8, ip, lsl #25 │ │ │ │ + b 929cd4 │ │ │ │ + adceq r3, r0, ip, lsr #5 │ │ │ │ + umulleq fp, r7, r8, r0 │ │ │ │ + strdeq sl, [sl], r0 │ │ │ │ + addeq r9, r8, r8, lsl #5 │ │ │ │ + addeq r0, r8, ip, lsr #25 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - addeq sl, r8, r8 │ │ │ │ + addeq sl, r8, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ strheq lr, [sl], r8 @ │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192219,15 +192219,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 338bc4 │ │ │ │ cmp r6, #2 │ │ │ │ beq 338c04 │ │ │ │ cmp r6, #4 │ │ │ │ beq 338be0 │ │ │ │ @@ -192282,16 +192282,16 @@ │ │ │ │ b 6563e0 │ │ │ │ ldr r1, [pc, #16] @ 338c98 │ │ │ │ ldr r0, [pc, #16] @ 338c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 6526ec │ │ │ │ - umulleq r9, r8, r0, lr │ │ │ │ - addeq r9, r8, ip, ror #28 │ │ │ │ + @ instruction: 0x00889eb0 │ │ │ │ + addeq r9, r8, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -192348,29 +192348,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 338e48 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -192402,15 +192402,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192719,15 +192719,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -192735,15 +192735,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 339324 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -192827,30 +192827,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 655d8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3395fc │ │ │ │ @@ -193113,16 +193113,16 @@ │ │ │ │ bl 27ea28 │ │ │ │ b 339884 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010cf7bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq ip, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ tstpeq ip, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - addeq r9, r8, r4, asr #4 │ │ │ │ - strdeq r9, [r8], r4 │ │ │ │ + addeq r9, r8, r4, ror #4 │ │ │ │ + addeq r9, r8, r4, lsl r2 │ │ │ │ smlabteq ip, r4, r4, pc @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 339624 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 339624 │ │ │ │ @@ -193197,15 +193197,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 6556b8 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -193213,17 +193213,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 6556b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 656c58 │ │ │ │ - adceq r2, r0, r0, lsr r2 │ │ │ │ - addeq r9, r8, r4, lsr #1 │ │ │ │ - strdeq r8, [r8], r4 │ │ │ │ + adceq r2, r0, r0, asr r2 │ │ │ │ + addeq r9, r8, r4, asr #1 │ │ │ │ + addeq r9, r8, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 339c54 │ │ │ │ ldr r3, [pc, #268] @ 339c58 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -193311,32 +193311,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 338ca0 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 338ca0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 338ca0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 339b30 │ │ │ │ - adceq r2, r0, r8, rrx │ │ │ │ - ldrdeq r8, [r8], ip │ │ │ │ - addeq r8, r8, ip, lsr #28 │ │ │ │ + adceq r2, r0, r8, lsl #1 │ │ │ │ + strdeq r8, [r8], ip │ │ │ │ + addeq r8, r8, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 339e88 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 339e8c │ │ │ │ @@ -193344,15 +193344,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 339e94 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 656ba4 │ │ │ │ @@ -193395,27 +193395,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #152] @ 339ea0 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 519014 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -193426,27 +193426,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 339ea8 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 339c74 │ │ │ │ - adceq r1, r0, r4, ror #31 │ │ │ │ - addeq r8, r8, r8, asr lr │ │ │ │ - addeq r8, r8, ip, lsr #27 │ │ │ │ - @ instruction: 0x00888db0 │ │ │ │ + adceq r2, r0, r4 │ │ │ │ + addeq r8, r8, r8, ror lr │ │ │ │ + addeq r8, r8, ip, asr #27 │ │ │ │ + ldrdeq r8, [r8], r0 │ │ │ │ ldrdeq ip, [sl], ip @ │ │ │ │ - @ instruction: 0x00888db0 │ │ │ │ - addeq r8, r8, ip, lsl #27 │ │ │ │ - umulleq r9, r7, r4, ip │ │ │ │ - strdeq r8, [sl], r0 │ │ │ │ + ldrdeq r8, [r8], r0 │ │ │ │ + addeq r8, r8, ip, lsr #27 │ │ │ │ + @ instruction: 0x00879cb4 │ │ │ │ + addeq r8, sl, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 339fdc │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 339fe0 │ │ │ │ @@ -193539,15 +193539,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 33a068 │ │ │ │ cmp r5, #2 │ │ │ │ beq 33a0b8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -193852,20 +193852,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ tsteq ip, r4, ror #22 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ tsteq ip, r8, lsl fp │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - addeq r8, r8, r4, lsl #15 │ │ │ │ + addeq r8, r8, r4, lsr #15 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - addeq r8, r8, r0, lsr r7 │ │ │ │ + addeq r8, r8, r0, asr r7 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - strdeq r8, [r8], ip │ │ │ │ + addeq r8, r8, ip, lsl r7 │ │ │ │ smlatbeq ip, r8, r9, lr │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ tsteq ip, ip, ror #18 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 33a588 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -193878,33 +193878,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r0, r8, ror #16 │ │ │ │ + adceq r1, r0, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 33a5f4 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 33a5f8 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 33a5f8 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -193913,28 +193913,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 33a63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ ldr r3, [pc, #32] @ 33a640 │ │ │ │ ldr r1, [pc, #32] @ 33a644 │ │ │ │ ldr r0, [pc, #32] @ 33a648 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 337e60 │ │ │ │ umlaleq ip, sl, ip, r6 │ │ │ │ - strdeq r8, [r8], r4 │ │ │ │ - strdeq r8, [r8], r8 @ │ │ │ │ - addeq r8, r8, ip, lsl #12 │ │ │ │ + addeq r8, r8, r4, lsl r6 │ │ │ │ + addeq r8, r8, r8, lsl r6 │ │ │ │ + addeq r8, r8, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -194167,28 +194167,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33aaec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a818 │ │ │ │ ldr r3, [pc, #156] @ 33aaf0 │ │ │ │ ldr r2, [pc, #156] @ 33aaf4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -194202,39 +194202,39 @@ │ │ │ │ b 33a884 │ │ │ │ ldr r0, [pc, #112] @ 33aaf8 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a818 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, lsl #14 │ │ │ │ smlatteq ip, ip, r6, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ adceq ip, sl, r8, ror r5 │ │ │ │ - addeq r8, r8, r4, lsl r5 │ │ │ │ - strdeq r8, [r8], ip │ │ │ │ - addseq r9, r3, ip, asr #18 │ │ │ │ - addeq fp, sp, r0, asr r3 │ │ │ │ + addeq r8, r8, r4, lsr r5 │ │ │ │ + addeq r8, r8, ip, lsl r5 │ │ │ │ + addseq r9, r3, ip, ror #18 │ │ │ │ + addeq fp, sp, r0, ror r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ + addeq r8, r8, r0, lsl r4 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ tsteq ip, r8, lsr r5 │ │ │ │ - addeq r8, r8, r4, asr #5 │ │ │ │ + addeq r8, r8, r4, ror #5 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r8, r0, lsr r2 │ │ │ │ + addeq r8, r8, r0, asr r2 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - addeq r8, r8, ip, ror r2 │ │ │ │ - addeq r8, r8, r4, lsr #4 │ │ │ │ + umulleq r8, r8, ip, r2 @ │ │ │ │ + addeq r8, r8, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -194368,24 +194368,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 33b014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33ac24 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 33b004 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -194434,24 +194434,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 33b01c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33ac24 │ │ │ │ ldr r3, [pc, #432] @ 33b020 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -194507,69 +194507,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33b028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33ad80 │ │ │ │ ldr r0, [pc, #156] @ 33b02c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33ac24 │ │ │ │ ldr r0, [pc, #128] @ 33b030 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33ad80 │ │ │ │ ldr r0, [pc, #104] @ 33b034 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33ac24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, lsr #4 │ │ │ │ - adceq r1, r0, r0, lsr r1 │ │ │ │ + adceq r1, r0, r0, asr r1 │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ - adceq r1, r0, r2, ror #1 │ │ │ │ + adceq r1, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r8, r0, lsr #32 │ │ │ │ + addeq r8, r8, r0, asr #32 │ │ │ │ andeq r3, r0, r4, lsl #25 │ │ │ │ - umulleq r7, r8, r4, lr │ │ │ │ + @ instruction: 0x00887eb4 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r8, r0, ror lr │ │ │ │ - addeq r7, r8, r4, lsr #28 │ │ │ │ - addeq r7, r8, r0, ror lr │ │ │ │ - addeq r7, r8, r8, ror #26 │ │ │ │ + umulleq r7, r8, r0, lr │ │ │ │ + addeq r7, r8, r4, asr #28 │ │ │ │ + umulleq r7, r8, r0, lr │ │ │ │ + addeq r7, r8, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 33b134 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 33b138 │ │ │ │ @@ -194577,15 +194577,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #192] @ 33b140 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -194615,28 +194615,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 519014 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33a64c │ │ │ │ - adceq r0, r0, r4, ror #26 │ │ │ │ - addeq r7, r8, r8, ror #27 │ │ │ │ - @ instruction: 0x00887bb4 │ │ │ │ - @ instruction: 0x00887bbc │ │ │ │ + adceq r0, r0, r4, lsl #27 │ │ │ │ + addeq r7, r8, r8, lsl #28 │ │ │ │ + ldrdeq r7, [r8], r4 │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ @ instruction: 0x00aabbbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 33b234 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -194645,25 +194645,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 33b238 │ │ │ │ ldr r1, [pc, #196] @ 33b23c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #176] @ 33b240 │ │ │ │ ldr r1, [pc, #176] @ 33b244 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #144] @ 33b248 │ │ │ │ ldr r2, [pc, #144] @ 33b24c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 33b250 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 33b254 │ │ │ │ @@ -194681,34 +194681,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #72] @ 33b268 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - adceq r0, r0, ip, asr ip │ │ │ │ - addeq r8, r7, r4, lsl #19 │ │ │ │ - ldrdeq r7, [sl], ip │ │ │ │ - addeq r6, r8, r4, ror fp │ │ │ │ - umulleq lr, r7, r8, r5 │ │ │ │ + b 927f30 │ │ │ │ + adceq r0, r0, ip, ror ip │ │ │ │ + addeq r8, r7, r4, lsr #19 │ │ │ │ + strdeq r7, [sl], ip │ │ │ │ + umulleq r6, r8, r4, fp │ │ │ │ + @ instruction: 0x0087e5b8 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ @ instruction: 0x00aababc │ │ │ │ - addeq r7, r8, r8, lsr #20 │ │ │ │ + addeq r7, r8, r8, asr #20 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ tsteq r8, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -194809,29 +194809,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 655d8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33b3d0 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -194911,15 +194911,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -194927,15 +194927,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 33b624 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -194995,23 +194995,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 33b84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33b654 │ │ │ │ ldr r3, [pc, #292] @ 33b850 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b510 │ │ │ │ @@ -195034,64 +195034,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 33b854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33b510 │ │ │ │ mov r9, r4 │ │ │ │ b 33b478 │ │ │ │ ldr r0, [pc, #112] @ 33b858 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33b510 │ │ │ │ ldr r0, [pc, #72] @ 33b85c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33b654 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq ip, ip, r8, sp │ │ │ │ - addeq r7, r8, r8, asr r8 │ │ │ │ - addeq r7, r8, r8, ror #16 │ │ │ │ + addeq r7, r8, r8, ror r8 │ │ │ │ + addeq r7, r8, r8, lsl #17 │ │ │ │ andeq r2, r0, r8, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r8, r8, asr #14 │ │ │ │ + addeq r7, r8, r8, ror #14 │ │ │ │ andeq r6, r0, r0, lsl #18 │ │ │ │ - addeq r7, r8, r0, lsr #14 │ │ │ │ - addeq r7, r8, ip, ror #14 │ │ │ │ - addeq r7, r8, r8, lsl #13 │ │ │ │ + addeq r7, r8, r0, asr #14 │ │ │ │ + addeq r7, r8, ip, lsl #15 │ │ │ │ + addeq r7, r8, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 33b9ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 33b9f0 │ │ │ │ @@ -195212,36 +195212,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a64c │ │ │ │ - adceq r0, r0, r8, ror r3 │ │ │ │ - strdeq r7, [r8], ip │ │ │ │ - addeq r7, r8, r8, asr #3 │ │ │ │ + umlaleq r0, r0, r8, r3 @ │ │ │ │ + addeq r7, r8, ip, lsl r4 │ │ │ │ + addeq r7, r8, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33baf4 │ │ │ │ ldr r2, [pc, #96] @ 33baf8 │ │ │ │ ldr r1, [pc, #96] @ 33bafc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 653c08 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -195249,17 +195249,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 6556b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 656c58 │ │ │ │ - adceq r0, r0, r4, lsr #6 │ │ │ │ - addeq r7, r8, r8, lsr #7 │ │ │ │ - addeq r7, r8, ip, ror #2 │ │ │ │ + adceq r0, r0, r4, asr #6 │ │ │ │ + addeq r7, r8, r8, asr #7 │ │ │ │ + addeq r7, r8, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 33c0c8 │ │ │ │ @@ -195361,24 +195361,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 33c0f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33bbb4 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -195447,23 +195447,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 33c108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33bbb4 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 33beb0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195561,23 +195561,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 33c118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33bbb4 │ │ │ │ cmp ip, #0 │ │ │ │ beq 33be5c │ │ │ │ b 33bf14 │ │ │ │ ldr r2, [pc, #268] @ 33c11c │ │ │ │ ldr r3, [pc, #184] @ 33c0cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195589,15 +195589,15 @@ │ │ │ │ bne 33bf40 │ │ │ │ ldr r0, [pc, #236] @ 33c120 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #212] @ 33c124 │ │ │ │ ldr r3, [pc, #120] @ 33c0cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195606,15 +195606,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 33c128 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #152] @ 33c12c │ │ │ │ ldr r3, [pc, #52] @ 33c0cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195625,128 +195625,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 33c080 │ │ │ │ smlatteq ip, r0, r2, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq ip, ip, r2, sp │ │ │ │ - adceq r0, r0, r0, lsr #4 │ │ │ │ + adceq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ - adceq r0, r0, r9, lsr #3 │ │ │ │ + adceq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r7, [r8], r4 │ │ │ │ + strdeq r7, [r8], r4 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00003db0 │ │ │ │ - umulleq r7, r8, r8, r1 │ │ │ │ + @ instruction: 0x008871b8 │ │ │ │ smlabbeq ip, r4, pc, ip @ │ │ │ │ smlatteq ip, r8, lr, ip │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ - addeq r7, r8, r4, asr r0 │ │ │ │ + addeq r7, r8, r4, ror r0 │ │ │ │ strdeq ip, [ip, -r4] │ │ │ │ - addeq r7, r8, r8, asr #32 │ │ │ │ + addeq r7, r8, r8, rrx │ │ │ │ @ instruction: 0x010ccdb4 │ │ │ │ - addeq r7, r8, r8, ror r0 │ │ │ │ + umulleq r7, r8, r8, r0 │ │ │ │ tsteq ip, r0, ror sp │ │ │ │ - addeq r6, r8, r0, asr pc │ │ │ │ + addeq r6, r8, r0, ror pc │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 33c1b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ ldr r2, [pc, #28] @ 33c1b4 │ │ │ │ ldr r1, [pc, #28] @ 33c1b8 │ │ │ │ ldr r0, [pc, #28] @ 33c1bc │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337dd0 │ │ │ │ adceq sl, sl, r4, ror ip │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - addeq r6, r8, r8, asr #31 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ + addeq r6, r8, r8, ror #31 │ │ │ │ + strdeq r6, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 33c288 │ │ │ │ ldr r2, [pc, #176] @ 33c28c │ │ │ │ ldr r1, [pc, #176] @ 33c290 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #144] @ 33c294 │ │ │ │ ldr r1, [pc, #144] @ 33c298 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #112] @ 33c29c │ │ │ │ ldr r2, [pc, #112] @ 33c2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 33c2a4 │ │ │ │ ldr ip, [pc, #108] @ 33c2a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 33c2ac │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #76] @ 33c2b0 │ │ │ │ ldr r1, [pc, #76] @ 33c2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq pc, pc, r8, lsl ip @ │ │ │ │ - addeq r7, r7, r0, lsl r9 │ │ │ │ - addeq r6, sl, ip, ror #18 │ │ │ │ - addeq r5, r8, r0, lsl #22 │ │ │ │ - addeq sp, r7, r4, lsr #10 │ │ │ │ + b 927f30 │ │ │ │ + addseq pc, pc, r8, lsr ip @ │ │ │ │ + addeq r7, r7, r0, lsr r9 │ │ │ │ + addeq r6, sl, ip, lsl #19 │ │ │ │ + addeq r5, r8, r0, lsr #22 │ │ │ │ + addeq sp, r7, r4, asr #10 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ adceq sl, sl, r4, ror fp │ │ │ │ tsteq r8, r4, rrx │ │ │ │ @@ -195879,47 +195879,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 33c400 │ │ │ │ tsteq ip, r0, lsl #22 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r8, r8, lsl #28 │ │ │ │ - addeq r6, r8, r0, ror #27 │ │ │ │ - addseq pc, pc, r8, lsr sl @ │ │ │ │ - @ instruction: 0x00886db8 │ │ │ │ - @ instruction: 0x009ff9d0 │ │ │ │ - addeq lr, ip, r4, asr #27 │ │ │ │ - addeq r6, r8, r0, asr sp │ │ │ │ - addeq r6, r8, r4, lsr #26 │ │ │ │ - addeq lr, ip, ip, asr #26 │ │ │ │ - addseq pc, pc, ip, asr #18 │ │ │ │ - addeq r6, r8, ip, asr #25 │ │ │ │ + addeq r6, r8, r8, lsr #28 │ │ │ │ + addeq r6, r8, r0, lsl #28 │ │ │ │ + addseq pc, pc, r8, asr sl @ │ │ │ │ + ldrdeq r6, [r8], r8 │ │ │ │ + @ instruction: 0x009ff9f0 │ │ │ │ + addeq lr, ip, r4, ror #27 │ │ │ │ + addeq r6, r8, r0, ror sp │ │ │ │ + addeq r6, r8, r4, asr #26 │ │ │ │ + addeq lr, ip, ip, ror #26 │ │ │ │ + addseq pc, pc, ip, ror #18 │ │ │ │ + addeq r6, r8, ip, ror #25 │ │ │ │ b 33c2b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -195944,20 +195944,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 33c65c │ │ │ │ @@ -195978,61 +195978,61 @@ │ │ │ │ bne 33c7d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c658 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c81c │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 33c854 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r2, [pc, #460] @ 33c858 │ │ │ │ ldr r3, [pc, #460] @ 33c85c │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 33c860 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd170 │ │ │ │ + bl 8dd190 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 519014 │ │ │ │ ldr ip, [pc, #308] @ 33c864 │ │ │ │ ldr r2, [pc, #308] @ 33c868 │ │ │ │ @@ -196040,24 +196040,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #276] @ 33c870 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r2, [pc, #244] @ 33c874 │ │ │ │ ldr r3, [pc, #244] @ 33c878 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 33c87c │ │ │ │ @@ -196079,18 +196079,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 33c640 │ │ │ │ ldr r1, [pc, #152] @ 33c880 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 33c790 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 33c884 │ │ │ │ ldr r2, [pc, #120] @ 33c888 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -196100,36 +196100,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 33c894 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 33c898 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq pc, pc, r0, ror r8 @ │ │ │ │ + umullseq pc, pc, r0, r8 @ │ │ │ │ tsteq ip, r8, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ - addeq r6, r8, r0, ror #23 │ │ │ │ + addeq r6, r8, r4, lsl ip │ │ │ │ + addeq r6, r8, ip, lsl ip │ │ │ │ + addeq r6, r8, r0, lsl #24 │ │ │ │ adceq sl, sl, ip, lsr r7 │ │ │ │ - ldrdeq r6, [r8], r0 │ │ │ │ - addeq r6, r8, r8, lsl #23 │ │ │ │ - addseq pc, pc, r4, asr #13 │ │ │ │ - @ instruction: 0x008773bc │ │ │ │ - addeq r6, sl, r8, lsl r4 │ │ │ │ - addeq r6, r8, r8, lsr #22 │ │ │ │ + strdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r8, lsr #23 │ │ │ │ + addseq pc, pc, r4, ror #13 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + addeq r6, sl, r8, lsr r4 │ │ │ │ + addeq r6, r8, r8, asr #22 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ tsteq ip, ip, ror #12 │ │ │ │ - addeq r6, r8, r0, lsl #20 │ │ │ │ - addeq r6, r8, r4, asr #19 │ │ │ │ + addeq r6, r8, r0, lsr #20 │ │ │ │ + addeq r6, r8, r4, ror #19 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - @ instruction: 0x009ff5d0 │ │ │ │ - addeq r6, r8, r4, ror r9 │ │ │ │ - strdeq r6, [r8], ip │ │ │ │ + @ instruction: 0x009ff5f0 │ │ │ │ + umulleq r6, r8, r4, r9 │ │ │ │ + addeq r6, r8, ip, lsl sl │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 33c2b8 │ │ │ │ b 33c2b8 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -196146,42 +196146,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9295e4 │ │ │ │ - addseq pc, pc, ip, lsl r5 @ │ │ │ │ - addeq r7, r7, r0, lsl r2 │ │ │ │ - addeq r6, sl, ip, ror #4 │ │ │ │ + b 929604 │ │ │ │ + addseq pc, pc, ip, lsr r5 @ │ │ │ │ + addeq r7, r7, r0, lsr r2 │ │ │ │ + addeq r6, sl, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 33c95c │ │ │ │ ldr r2, [pc, #48] @ 33c960 │ │ │ │ ldr r1, [pc, #48] @ 33c964 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 511b4c │ │ │ │ - addseq pc, pc, r8, asr #9 │ │ │ │ - addeq r6, r8, r8, ror #16 │ │ │ │ - addeq r6, r8, ip, ror r8 │ │ │ │ + addseq pc, pc, r8, ror #9 │ │ │ │ + addeq r6, r8, r8, lsl #17 │ │ │ │ + umulleq r6, r8, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 33cc84 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -196332,15 +196332,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 33cb1c │ │ │ │ ldr r0, [pc, #212] @ 33ccac │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 33cb08 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196377,26 +196377,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq ip, r4, ror r4 │ │ │ │ adceq sl, sl, ip, asr #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r8, r8, ror #13 │ │ │ │ - addeq r6, r8, r0, asr #15 │ │ │ │ - addeq r6, r8, r0, asr r6 │ │ │ │ + addeq r6, r8, r8, lsl #14 │ │ │ │ + addeq r6, r8, r0, ror #15 │ │ │ │ + addeq r6, r8, r0, ror r6 │ │ │ │ + addeq r6, r8, r4, ror r7 │ │ │ │ + addeq r6, r8, r0, lsr #12 │ │ │ │ addeq r6, r8, r4, asr r7 │ │ │ │ - addeq r6, r8, r0, lsl #12 │ │ │ │ - addeq r6, r8, r4, lsr r7 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - addeq r6, r8, ip, ror r5 │ │ │ │ - addeq r6, r8, r8, lsl #13 │ │ │ │ - addseq pc, pc, ip, lsl #3 │ │ │ │ - addeq r6, r8, r0, lsr r5 │ │ │ │ - umulleq r6, r8, r0, r6 │ │ │ │ + strdeq r6, [r8], r4 │ │ │ │ + umulleq r6, r8, ip, r5 │ │ │ │ + addeq r6, r8, r8, lsr #13 │ │ │ │ + addseq pc, pc, ip, lsr #3 │ │ │ │ + addeq r6, r8, r0, asr r5 │ │ │ │ + @ instruction: 0x008866b0 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 33cd84 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -196409,49 +196409,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 33cd90 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #116] @ 33cd94 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 33cd98 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #96] @ 33cd9c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9278e8 │ │ │ │ + bl 927908 │ │ │ │ ldr r3, [pc, #80] @ 33cda0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 929718 │ │ │ │ + bl 929738 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r8, r4, lsl #11 │ │ │ │ - ldrsheq pc, [pc], ip @ │ │ │ │ - strdeq r6, [r7], r0 │ │ │ │ - addeq r5, sl, ip, asr #28 │ │ │ │ + addeq r6, r8, r4, lsr #11 │ │ │ │ + addseq pc, pc, ip, lsl r1 @ │ │ │ │ + addeq r6, r7, r0, lsl lr │ │ │ │ + addeq r5, sl, ip, ror #28 │ │ │ │ smlatteq ip, r8, r0, ip │ │ │ │ - strdeq r6, [r8], r0 │ │ │ │ - addeq pc, r7, r4, lsl r4 @ │ │ │ │ + addeq r6, r8, r0, lsl r6 │ │ │ │ + addeq pc, r7, r4, lsr r4 @ │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 33d064 │ │ │ │ @@ -196624,37 +196624,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 33ce54 │ │ │ │ tsteq ip, ip, lsr r0 │ │ │ │ umlaleq sl, sl, r8, r1 @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r8, r4, ror #5 │ │ │ │ - addeq r6, r8, r4, asr r4 │ │ │ │ - addeq r6, r8, r0, lsr r2 │ │ │ │ - addeq r6, r8, r4, lsr r3 │ │ │ │ - addeq r6, r8, r0, ror #3 │ │ │ │ - @ instruction: 0x008862b4 │ │ │ │ - addeq r6, r8, r8, ror r1 │ │ │ │ - addeq r6, r8, r4, lsl #5 │ │ │ │ + addeq r6, r8, r4, lsl #6 │ │ │ │ + addeq r6, r8, r4, ror r4 │ │ │ │ + addeq r6, r8, r0, asr r2 │ │ │ │ + addeq r6, r8, r4, asr r3 │ │ │ │ + addeq r6, r8, r0, lsl #4 │ │ │ │ + ldrdeq r6, [r8], r4 │ │ │ │ + umulleq r6, r8, r8, r1 │ │ │ │ + addeq r6, r8, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 33d188 │ │ │ │ ldr r2, [pc, #224] @ 33d18c │ │ │ │ ldr r1, [pc, #224] @ 33d190 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #192] @ 33d194 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -196663,15 +196663,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 33d0e0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33d178 │ │ │ │ ldr r6, [pc, #108] @ 33d198 │ │ │ │ ldr r8, [pc, #108] @ 33d19c │ │ │ │ @@ -196681,48 +196681,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 33d140 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33c2b8 │ │ │ │ - addseq lr, pc, ip, asr #26 │ │ │ │ - addeq r6, r8, r4, ror #1 │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ + addseq lr, pc, ip, ror #26 │ │ │ │ + addeq r6, r8, r4, lsl #2 │ │ │ │ + addeq r6, r8, r8, lsl r1 │ │ │ │ adceq r9, sl, r4, lsr #29 │ │ │ │ - addseq lr, pc, r8, asr #25 │ │ │ │ - addeq r6, r8, ip, lsl #4 │ │ │ │ - addeq r6, r8, r0, lsr #4 │ │ │ │ + addseq lr, pc, r8, ror #25 │ │ │ │ + addeq r6, r8, ip, lsr #4 │ │ │ │ + addeq r6, r8, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 33d228 │ │ │ │ ldr r2, [pc, #108] @ 33d22c │ │ │ │ ldr r1, [pc, #108] @ 33d230 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [pc, #80] @ 33d234 │ │ │ │ ldr r1, [pc, #80] @ 33d238 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 33d23c │ │ │ │ @@ -196733,47 +196733,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - addseq lr, pc, r4, lsr ip @ │ │ │ │ - addeq r6, r7, ip, lsr #18 │ │ │ │ - addeq r5, sl, r8, lsl #19 │ │ │ │ + b 927f30 │ │ │ │ + addseq lr, pc, r4, asr ip @ │ │ │ │ + addeq r6, r7, ip, asr #18 │ │ │ │ + addeq r5, sl, r8, lsr #19 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ smlatteq r8, r8, r0, r2 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - addeq r6, r8, r8, ror r0 │ │ │ │ + umulleq r6, r8, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d2f0 │ │ │ │ ldr r2, [pc, #148] @ 33d2f4 │ │ │ │ ldr r1, [pc, #148] @ 33d2f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #116] @ 33d2fc │ │ │ │ ldr r1, [pc, #116] @ 33d300 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #84] @ 33d304 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d308 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196784,46 +196784,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq lr, pc, r4, fp @ │ │ │ │ - addeq r6, r7, ip, lsl #17 │ │ │ │ - addeq r5, sl, r8, ror #17 │ │ │ │ - addeq r4, r8, ip, ror sl │ │ │ │ - addeq ip, r7, r0, lsr #9 │ │ │ │ + @ instruction: 0x009febb4 │ │ │ │ + addeq r6, r7, ip, lsr #17 │ │ │ │ + addeq r5, sl, r8, lsl #18 │ │ │ │ + umulleq r4, r8, ip, sl │ │ │ │ + addeq ip, r7, r0, asr #9 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - addeq r6, r8, r4, lsr #1 │ │ │ │ + addeq r6, r8, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d3b8 │ │ │ │ ldr r2, [pc, #148] @ 33d3bc │ │ │ │ ldr r1, [pc, #148] @ 33d3c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #116] @ 33d3c4 │ │ │ │ ldr r1, [pc, #116] @ 33d3c8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #84] @ 33d3cc │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d3d0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196834,21 +196834,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, pc, ip, asr #21 │ │ │ │ - addeq r6, r7, r4, asr #15 │ │ │ │ - addeq r5, sl, r0, lsr #16 │ │ │ │ - @ instruction: 0x008849b4 │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ + addseq lr, pc, ip, ror #21 │ │ │ │ + addeq r6, r7, r4, ror #15 │ │ │ │ + addeq r5, sl, r0, asr #16 │ │ │ │ + ldrdeq r4, [r8], r4 @ │ │ │ │ + strdeq ip, [r7], r8 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - addeq r6, r8, r0 │ │ │ │ + addeq r6, r8, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 33d640 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -196914,30 +196914,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -196999,16 +196999,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsl sl │ │ │ │ tsteq ip, r4, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r5, r8, r4, lsr #26 │ │ │ │ - addeq r5, r8, r4, lsr #30 │ │ │ │ + addeq r5, r8, r4, asr #26 │ │ │ │ + addeq r5, r8, r4, asr #30 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -197058,17 +197058,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 33d684 │ │ │ │ smlabbeq ip, r8, r7, fp │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - umulleq r5, r8, ip, sl │ │ │ │ - addseq lr, pc, r4, ror #13 │ │ │ │ - addeq fp, pc, ip, asr #32 │ │ │ │ + @ instruction: 0x00885abc │ │ │ │ + addseq lr, pc, r4, lsl #14 │ │ │ │ + addeq fp, pc, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -197083,23 +197083,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 33d810 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 33d7e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -197110,17 +197110,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, pc, ip, lsl #13 │ │ │ │ - addeq r5, r8, r8, asr #23 │ │ │ │ - ldrdeq r5, [r8], r0 │ │ │ │ + addseq lr, pc, ip, lsr #13 │ │ │ │ + addeq r5, r8, r8, ror #23 │ │ │ │ + strdeq r5, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -197231,20 +197231,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 33d8e4 │ │ │ │ @ instruction: 0x010cb5b0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r8, ip, ror r8 │ │ │ │ - addeq r5, r8, r8, lsl #21 │ │ │ │ - addeq r5, r8, r0, lsr r8 │ │ │ │ - addeq r5, r8, r4, ror sl │ │ │ │ - strdeq r5, [r8], r0 │ │ │ │ - addeq r5, r8, r8, lsl #20 │ │ │ │ + umulleq r5, r8, ip, r8 │ │ │ │ + addeq r5, r8, r8, lsr #21 │ │ │ │ + addeq r5, r8, r0, asr r8 │ │ │ │ + umulleq r5, r8, r4, sl │ │ │ │ + addeq r5, r8, r0, lsl r8 │ │ │ │ + addeq r5, r8, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 33daa4 │ │ │ │ ldr r6, [pc, #136] @ 33daa8 │ │ │ │ ldr r5, [pc, #136] @ 33daac │ │ │ │ @@ -197253,23 +197253,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33da84 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -197277,17 +197277,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009fe3d8 │ │ │ │ - addeq r5, r8, r4, lsl r9 │ │ │ │ - addeq r5, r8, r8, lsr #18 │ │ │ │ + @ instruction: 0x009fe3f8 │ │ │ │ + addeq r5, r8, r4, lsr r9 │ │ │ │ + addeq r5, r8, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -197315,15 +197315,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -197398,15 +197398,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -197415,15 +197415,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -197544,47 +197544,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 33dd5c │ │ │ │ b 33de10 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [ip, -ip] │ │ │ │ - addseq lr, pc, r0, lsl #6 │ │ │ │ - addeq r5, r8, ip, asr r7 │ │ │ │ - addeq r5, r8, r8, lsr #16 │ │ │ │ + addseq lr, pc, r0, lsr #6 │ │ │ │ + addeq r5, r8, ip, ror r7 │ │ │ │ + addeq r5, r8, r8, asr #16 │ │ │ │ smlabbeq ip, r0, r2, fp │ │ │ │ - addeq r5, r8, r0, asr #11 │ │ │ │ - addeq r5, r8, ip, lsr #16 │ │ │ │ + addeq r5, r8, r0, ror #11 │ │ │ │ + addeq r5, r8, ip, asr #16 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r8, r4, ror r3 │ │ │ │ - strdeq r5, [r8], r8 │ │ │ │ + umulleq r5, r8, r4, r3 │ │ │ │ + addeq r5, r8, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 33e06c │ │ │ │ ldr r5, [pc, #256] @ 33e070 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -197595,33 +197595,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r9, [pc, #208] @ 33e078 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 33e020 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -197638,30 +197638,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq sp, pc, ip, lsl #29 │ │ │ │ - addeq r5, r8, r4, asr #7 │ │ │ │ - strdeq r5, [r8], r8 │ │ │ │ - @ instruction: 0x008853b0 │ │ │ │ - addseq sp, pc, r8, asr #27 │ │ │ │ - addeq r5, r8, r8, lsl r4 │ │ │ │ - addeq r5, r8, r0, ror r1 │ │ │ │ + addseq sp, pc, ip, lsr #29 │ │ │ │ + addeq r5, r8, r4, ror #7 │ │ │ │ + addeq r5, r8, r8, lsl r3 │ │ │ │ + ldrdeq r5, [r8], r0 │ │ │ │ + addseq sp, pc, r8, ror #27 │ │ │ │ + addeq r5, r8, r8, lsr r4 │ │ │ │ + umulleq r5, r8, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 33e5c0 │ │ │ │ @@ -197685,15 +197685,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 33e3e8 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -197727,15 +197727,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -197750,29 +197750,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -197781,15 +197781,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 33e2a0 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 33e504 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -197991,34 +197991,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33c2b8 │ │ │ │ tsteq ip, r0, asr sp │ │ │ │ tsteq ip, ip, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sp, pc, r0, lsr #26 │ │ │ │ - addeq r5, r8, ip, asr #4 │ │ │ │ - addeq r5, r8, r8, lsl #3 │ │ │ │ + addseq sp, pc, r0, asr #26 │ │ │ │ + addeq r5, r8, ip, ror #4 │ │ │ │ + addeq r5, r8, r8, lsr #3 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r4, [r8], r0 │ │ │ │ - addseq sp, pc, r0, lsl fp @ │ │ │ │ - @ instruction: 0x008851bc │ │ │ │ + strdeq r4, [r8], r0 │ │ │ │ + addseq sp, pc, r0, lsr fp @ │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ smlabteq ip, ip, sl, sl │ │ │ │ - addeq r4, r8, r4, lsl #28 │ │ │ │ + addeq r4, r8, r4, lsr #28 │ │ │ │ tsteq ip, r8, asr sl │ │ │ │ - strheq r5, [r8], r8 │ │ │ │ - addeq r4, r8, r0, ror sp │ │ │ │ - addeq r5, r8, r8, lsl r0 │ │ │ │ - addeq r4, r8, r4, lsl sp │ │ │ │ - addseq sp, pc, r4, asr r9 @ │ │ │ │ - addeq r5, r8, ip, asr #32 │ │ │ │ + ldrdeq r5, [r8], r8 │ │ │ │ + umulleq r4, r8, r0, sp │ │ │ │ + addeq r5, r8, r8, lsr r0 │ │ │ │ + addeq r4, r8, r4, lsr sp │ │ │ │ + addseq sp, pc, r4, ror r9 @ │ │ │ │ + addeq r5, r8, ip, rrx │ │ │ │ tsteq ip, r0, lsr #18 │ │ │ │ - addeq r4, r8, ip, asr ip │ │ │ │ - addseq sp, pc, r0, lsr #17 │ │ │ │ - addeq r4, r8, ip, ror pc │ │ │ │ + addeq r4, r8, ip, ror ip │ │ │ │ + addseq sp, pc, r0, asr #17 │ │ │ │ + umulleq r4, r8, ip, pc @ │ │ │ │ tsteq ip, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 33e7bc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -198048,27 +198048,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 33e700 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 33e690 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -198116,24 +198116,24 @@ │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 33e7e0 │ │ │ │ ldr r2, [pc, #48] @ 33e7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e760 │ │ │ │ smlabteq ip, r8, r7, sl │ │ │ │ - addseq sp, pc, r8, lsl #15 │ │ │ │ - addeq r4, r8, r8, asr #25 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ + addseq sp, pc, r8, lsr #15 │ │ │ │ + addeq r4, r8, r8, ror #25 │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r4, r8, r8, asr sl │ │ │ │ - addseq sp, pc, r0, lsr #13 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addeq r4, r8, r0, lsl #20 │ │ │ │ - addseq sp, pc, r8, asr #12 │ │ │ │ - addeq r4, r8, ip, ror #26 │ │ │ │ + addeq r4, r8, r8, ror sl │ │ │ │ + addseq sp, pc, r0, asr #13 │ │ │ │ + addeq r4, r8, r0, lsl lr │ │ │ │ + addeq r4, r8, r0, lsr #20 │ │ │ │ + addseq sp, pc, r8, ror #12 │ │ │ │ + addeq r4, r8, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 33eb2c │ │ │ │ tst r2, #1 │ │ │ │ @@ -198181,30 +198181,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 33e958 │ │ │ │ ldr r2, [pc, #544] @ 33eb3c │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -198338,31 +198338,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 33e990 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq ip, r8, r5, sl │ │ │ │ - @ instruction: 0x009fd5b0 │ │ │ │ + @ instruction: 0x009fd5d0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r4, r8, r4, ror r8 │ │ │ │ - addeq r4, r8, r4, lsl #25 │ │ │ │ + umulleq r4, r8, r4, r8 │ │ │ │ + addeq r4, r8, r4, lsr #25 │ │ │ │ tsteq ip, ip, ror #8 │ │ │ │ - umulleq r4, r8, r0, r7 │ │ │ │ - @ instruction: 0x009fd3d8 │ │ │ │ - addeq r4, r8, r0, ror #22 │ │ │ │ - addeq r4, r8, r0, asr #14 │ │ │ │ - addseq sp, pc, r8, lsl #7 │ │ │ │ - addeq r4, r8, r4, lsr fp │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ - addseq sp, pc, r0, asr #6 │ │ │ │ - @ instruction: 0x00884ab0 │ │ │ │ - addeq r4, r8, r4, lsr #13 │ │ │ │ - addseq sp, pc, ip, ror #5 │ │ │ │ - addeq r4, r8, r0, lsl #21 │ │ │ │ + @ instruction: 0x008847b0 │ │ │ │ + @ instruction: 0x009fd3f8 │ │ │ │ + addeq r4, r8, r0, lsl #23 │ │ │ │ + addeq r4, r8, r0, ror #14 │ │ │ │ + addseq sp, pc, r8, lsr #7 │ │ │ │ + addeq r4, r8, r4, asr fp │ │ │ │ + addeq r4, r8, ip, lsl r7 │ │ │ │ + addseq sp, pc, r0, ror #6 │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, r4, asr #13 │ │ │ │ + addseq sp, pc, ip, lsl #6 │ │ │ │ + addeq r4, r8, r0, lsr #21 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 33e7e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198404,27 +198404,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 33ec68 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r8, r8, asr r6 │ │ │ │ + addeq r4, r8, r8, ror r6 │ │ │ │ │ │ │ │ 0033ec6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -198444,15 +198444,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 33ecfc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 33ecb0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -198462,17 +198462,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq sp, pc, r0, ror #2 │ │ │ │ - addeq r4, r8, r0, lsr #13 │ │ │ │ - @ instruction: 0x008846b4 │ │ │ │ + addseq sp, pc, r0, lsl #3 │ │ │ │ + addeq r4, r8, r0, asr #13 │ │ │ │ + ldrdeq r4, [r8], r4 @ │ │ │ │ │ │ │ │ 0033ed24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 33ed8c │ │ │ │ @@ -198485,25 +198485,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldrheq sp, [pc], r0 │ │ │ │ - addeq r4, r8, r0, lsr #10 │ │ │ │ - addeq r4, r8, r0, ror #11 │ │ │ │ + ldrsbeq sp, [pc], r0 │ │ │ │ + addeq r4, r8, r0, asr #10 │ │ │ │ + addeq r4, r8, r0, lsl #12 │ │ │ │ │ │ │ │ 0033ed98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198518,48 +198518,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addseq sp, pc, r8, lsr r0 @ │ │ │ │ - addeq r4, r8, ip, lsr #9 │ │ │ │ - addeq r4, r8, ip, ror #10 │ │ │ │ + addseq sp, pc, r8, asr r0 @ │ │ │ │ + addeq r4, r8, ip, asr #9 │ │ │ │ + addeq r4, r8, ip, lsl #11 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 33ee70 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ @ instruction: 0x00aabcb4 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198693,21 +198693,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 655798 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 33f01c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr ip, [pc, #252] @ 33f1ac │ │ │ │ add ip, pc, ip │ │ │ │ b 33f06c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr ip, [pc, #232] @ 33f1b0 │ │ │ │ add ip, pc, ip │ │ │ │ b 33eff0 │ │ │ │ ldr r2, [pc, #224] @ 33f1b4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198733,31 +198733,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 33f1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33efd4 │ │ │ │ ldr r0, [pc, #84] @ 33f1c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33efd4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, r0, lr, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, ror #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -198765,16 +198765,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r6, r0, ip, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ adceq fp, sl, r4, ror #19 │ │ │ │ - @ instruction: 0x00884ab0 │ │ │ │ - addeq r4, r8, ip, asr #21 │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -198927,15 +198927,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 33f3a4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #400] @ 33f5e8 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f3d4 │ │ │ │ ldr r2, [pc, #388] @ 33f5f4 │ │ │ │ @@ -198958,22 +198958,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 33f600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33f3d4 │ │ │ │ ldr r2, [pc, #272] @ 33f604 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f3b8 │ │ │ │ ldr r2, [pc, #240] @ 33f5f8 │ │ │ │ @@ -198991,32 +198991,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 33f608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33f3b8 │ │ │ │ ldr r8, [pc, #144] @ 33f60c │ │ │ │ mvn r5, #0 │ │ │ │ b 33f3a4 │ │ │ │ ldr r0, [pc, #136] @ 33f610 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33f3b8 │ │ │ │ ldr r2, [pc, #116] @ 33f614 │ │ │ │ ldr r3, [pc, #56] @ 33f5dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -199024,58 +199024,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 33f5d4 │ │ │ │ ldr r0, [pc, #84] @ 33f618 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, lsl fp │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r2, r0, ip, lsr #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r4, r8, r4, r7 │ │ │ │ + @ instruction: 0x008847b4 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ - addeq r4, r8, r0, asr r7 │ │ │ │ + addeq r4, r8, r0, ror r7 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r4, r8, ip, asr r7 │ │ │ │ + addeq r4, r8, ip, ror r7 │ │ │ │ tsteq ip, r4, ror #16 │ │ │ │ - ldrdeq r4, [r8], r8 │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 33f6ec │ │ │ │ ldr r2, [pc, #184] @ 33f6f0 │ │ │ │ ldr r1, [pc, #184] @ 33f6f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #152] @ 33f6f8 │ │ │ │ ldr r1, [pc, #152] @ 33f6fc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #120] @ 33f700 │ │ │ │ ldr r2, [pc, #120] @ 33f704 │ │ │ │ ldr r3, [pc, #120] @ 33f708 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -199083,31 +199083,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 33f70c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #72] @ 33f710 │ │ │ │ ldr r1, [pc, #72] @ 33f714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq ip, pc, r4, lsr #18 │ │ │ │ - @ instruction: 0x008744b4 │ │ │ │ - addeq r3, sl, r0, lsl r5 │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ + b 927f30 │ │ │ │ + addseq ip, pc, r4, asr #18 │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ + addeq r3, sl, r0, lsr r5 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + addeq r3, r8, r0, lsl sp │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ adceq fp, sl, r4, lsr r4 │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -199186,28 +199186,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f890 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33f944 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 33fa0c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl b8d438 │ │ │ │ + bl b8d458 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 33f8d4 │ │ │ │ ldr r2, [pc, #356] @ 33fa10 │ │ │ │ ldr r3, [pc, #336] @ 33fa00 │ │ │ │ @@ -199247,15 +199247,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ b 33f890 │ │ │ │ ldr r2, [pc, #192] @ 33fa1c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f838 │ │ │ │ ldr r2, [pc, #176] @ 33fa20 │ │ │ │ @@ -199273,45 +199273,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33fa28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33f838 │ │ │ │ ldr r0, [pc, #72] @ 33fa2c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 33f838 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, lsl #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq ip, r8, asr r5 │ │ │ │ tsteq ip, r8, lsr #10 │ │ │ │ strdeq r9, [ip, -r8] │ │ │ │ andeq r5, r0, r0, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r8, r8, lsr r3 │ │ │ │ - addeq r4, r8, r4, asr r3 │ │ │ │ + addeq r4, r8, r8, asr r3 │ │ │ │ + addeq r4, r8, r4, ror r3 │ │ │ │ ldr ip, [pc, #368] @ 33fba8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 33fbac │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -199400,15 +199400,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 33fbc0 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 33fab4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - umullseq ip, pc, ip, r4 @ │ │ │ │ + @ instruction: 0x009fc4bc │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedea670 <__bss_end__@@Base+0xfd8cc7a0> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -199475,17 +199475,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 33fbf4 │ │ │ │ tsteq ip, ip, lsl r2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq r3, [r8], r8 │ │ │ │ - addseq ip, pc, r8, lsr #5 │ │ │ │ - addeq r8, pc, r8, lsr #21 │ │ │ │ + addeq r3, r8, r8, lsl r5 │ │ │ │ + addseq ip, pc, r8, asr #5 │ │ │ │ + addeq r8, pc, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 3403ec │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -199495,15 +199495,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3403f8 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -199927,55 +199927,55 @@ │ │ │ │ b 34036c │ │ │ │ ldr lr, [pc, #140] @ 340468 │ │ │ │ add lr, pc, lr │ │ │ │ b 34035c │ │ │ │ ldr ip, [pc, #132] @ 34046c │ │ │ │ add ip, pc, ip │ │ │ │ b 34034c │ │ │ │ - addseq ip, pc, r4, asr r2 @ │ │ │ │ - addeq r4, r8, r8, asr r0 │ │ │ │ - addeq r4, r8, r8, rrx │ │ │ │ + addseq ip, pc, r4, ror r2 @ │ │ │ │ + addeq r4, r8, r8, ror r0 │ │ │ │ + addeq r4, r8, r8, lsl #1 │ │ │ │ smlatbeq ip, ip, r0, r9 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r3, r8, r0, lsl #7 │ │ │ │ - umulleq r3, r8, r4, pc @ │ │ │ │ - addeq r3, r8, r0, lsr #6 │ │ │ │ - addseq r9, r1, r8, ror r4 │ │ │ │ - addseq ip, pc, ip, ror r0 @ │ │ │ │ + addeq r3, r8, r0, lsr #7 │ │ │ │ + @ instruction: 0x00883fb4 │ │ │ │ + addeq r3, r8, r0, asr #6 │ │ │ │ + umullseq r9, r1, r8, r4 │ │ │ │ + umullseq ip, pc, ip, r0 @ │ │ │ │ + strdeq r3, [r8], r4 │ │ │ │ + addseq ip, pc, r0, lsl #1 │ │ │ │ + @ instruction: 0x00883eb0 │ │ │ │ + addeq r3, r8, r0, lsl #5 │ │ │ │ + umulleq r3, r8, ip, r0 │ │ │ │ + addseq fp, pc, r0, asr #28 │ │ │ │ + addeq r3, r8, r4, lsl #26 │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ + addeq r3, r8, r8, lsl #24 │ │ │ │ + addeq r2, r8, ip, lsr #29 │ │ │ │ + addeq r9, ip, r0, lsl r2 │ │ │ │ + addseq r1, r6, r4, ror r8 │ │ │ │ + addeq r5, sp, r4, ror r6 │ │ │ │ + addeq sl, sl, ip, lsl #29 │ │ │ │ + addeq r3, r8, r8, lsl #20 │ │ │ │ + addeq r3, r8, r8, lsl #21 │ │ │ │ ldrdeq r3, [r8], r4 │ │ │ │ - addseq ip, pc, r0, rrx │ │ │ │ - umulleq r3, r8, r0, lr │ │ │ │ - addeq r3, r8, r0, ror #4 │ │ │ │ - addeq r3, r8, ip, ror r0 │ │ │ │ - addseq fp, pc, r0, lsr #28 │ │ │ │ - addeq r3, r8, r4, ror #25 │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ - addeq r3, r8, r8, ror #23 │ │ │ │ - addeq r2, r8, ip, lsl #29 │ │ │ │ - strdeq r9, [ip], r0 │ │ │ │ - addseq r1, r6, r4, asr r8 │ │ │ │ - addeq r5, sp, r4, asr r6 │ │ │ │ - addeq sl, sl, ip, ror #28 │ │ │ │ - addeq r3, r8, r8, ror #19 │ │ │ │ - addeq r3, r8, r8, ror #20 │ │ │ │ - @ instruction: 0x008839b4 │ │ │ │ - addseq sp, r4, ip, ror #28 │ │ │ │ - umulleq r3, r8, ip, r9 │ │ │ │ - umulleq r3, r8, r0, r9 │ │ │ │ - addeq r3, r8, r4, lsl #19 │ │ │ │ + addseq sp, r4, ip, lsl #29 │ │ │ │ + @ instruction: 0x008839bc │ │ │ │ + @ instruction: 0x008839b0 │ │ │ │ + addeq r3, r8, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -199993,22 +199993,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3405d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -200066,28 +200066,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d438 │ │ │ │ + b b8d458 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f2e28 <__bss_end__@@Base+0xfd4d4f58> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -200104,22 +200104,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 340784 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -200176,15 +200176,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d438 │ │ │ │ + b b8d458 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f2fe0 <__bss_end__@@Base+0xfd4d5110> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -200196,138 +200196,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #100] @ 340890 │ │ │ │ ldr r1, [pc, #100] @ 340894 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #68] @ 340898 │ │ │ │ ldr r3, [pc, #68] @ 34089c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r8, asr r7 @ │ │ │ │ - addeq r3, r7, r8, ror #5 │ │ │ │ - addeq r2, sl, r4, asr #6 │ │ │ │ - addeq r2, r8, r0, lsl fp │ │ │ │ - addeq r2, r8, r4, lsr #22 │ │ │ │ + addseq fp, pc, r8, ror r7 @ │ │ │ │ + addeq r3, r7, r8, lsl #6 │ │ │ │ + addeq r2, sl, r4, ror #6 │ │ │ │ + addeq r2, r8, r0, lsr fp │ │ │ │ + addeq r2, r8, r4, asr #22 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - addeq r3, r8, r8, lsl #12 │ │ │ │ + addeq r3, r8, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 34093c │ │ │ │ ldr r2, [pc, #132] @ 340940 │ │ │ │ ldr r1, [pc, #132] @ 340944 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #100] @ 340948 │ │ │ │ ldr r1, [pc, #100] @ 34094c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #68] @ 340950 │ │ │ │ ldr r3, [pc, #68] @ 340954 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r0, lsr #13 │ │ │ │ - addeq r3, r7, r0, lsr r2 │ │ │ │ - addeq r2, sl, ip, lsl #5 │ │ │ │ - addeq r2, r8, r8, asr sl │ │ │ │ - addeq r2, r8, ip, ror #20 │ │ │ │ + addseq fp, pc, r0, asr #13 │ │ │ │ + addeq r3, r7, r0, asr r2 │ │ │ │ + addeq r2, sl, ip, lsr #5 │ │ │ │ + addeq r2, r8, r8, ror sl │ │ │ │ + addeq r2, r8, ip, lsl #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addeq r3, r8, r8, ror r5 │ │ │ │ + umulleq r3, r8, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 3409f4 │ │ │ │ ldr r2, [pc, #132] @ 3409f8 │ │ │ │ ldr r1, [pc, #132] @ 3409fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #100] @ 340a00 │ │ │ │ ldr r1, [pc, #100] @ 340a04 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #68] @ 340a08 │ │ │ │ ldr r3, [pc, #68] @ 340a0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r8, ror #11 │ │ │ │ - addeq r3, r7, r8, ror r1 │ │ │ │ - ldrdeq r2, [sl], r4 │ │ │ │ - addeq r2, r8, r0, lsr #19 │ │ │ │ - @ instruction: 0x008829b4 │ │ │ │ + addseq fp, pc, r8, lsl #12 │ │ │ │ + umulleq r3, r7, r8, r1 │ │ │ │ + strdeq r2, [sl], r4 │ │ │ │ + addeq r2, r8, r0, asr #19 │ │ │ │ + ldrdeq r2, [r8], r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ + addeq r3, r8, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 340c80 │ │ │ │ @@ -200456,47 +200456,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 340ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 340b70 │ │ │ │ ldr r5, [pc, #72] @ 340cac │ │ │ │ mvn r4, #0 │ │ │ │ b 340b5c │ │ │ │ ldr r0, [pc, #64] @ 340cb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 340b70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010c8390 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r0, ror r2 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r8, r8, rrx │ │ │ │ + addeq r3, r8, r8, lsl #1 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - addeq r3, r8, r8, ror r0 │ │ │ │ + umulleq r3, r8, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 340d80 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -200506,15 +200506,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -200540,32 +200540,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, pc, r8, lsl #5 │ │ │ │ - umulleq r3, r8, ip, r0 │ │ │ │ - addeq r3, r8, ip, lsl #1 │ │ │ │ + addseq fp, pc, r8, lsr #5 │ │ │ │ + strheq r3, [r8], ip │ │ │ │ + addeq r3, r8, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 340e70 │ │ │ │ ldr r2, [pc, #204] @ 340e74 │ │ │ │ ldr r1, [pc, #204] @ 340e78 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #172] @ 340e7c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340e34 │ │ │ │ @@ -200600,36 +200600,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 340e88 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 340de4 │ │ │ │ - @ instruction: 0x009fb1b8 │ │ │ │ - @ instruction: 0x00882fbc │ │ │ │ - ldrdeq r2, [r8], r0 │ │ │ │ + @ instruction: 0x009fb1d8 │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ + strdeq r2, [r8], r0 │ │ │ │ tsteq ip, r8, lsr r0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r8, r4, asr r3 │ │ │ │ - addeq r7, pc, ip, lsl #18 │ │ │ │ + addeq r2, r8, r4, ror r3 │ │ │ │ + addeq r7, pc, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 340fa0 │ │ │ │ ldr r2, [pc, #252] @ 340fa4 │ │ │ │ ldr r1, [pc, #252] @ 340fa8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #220] @ 340fac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340f64 │ │ │ │ @@ -200640,15 +200640,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 340f34 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 340f1c │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 340f5c │ │ │ │ @@ -200676,22 +200676,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 340fbc │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 27ed7c <__fprintf_chk@plt> │ │ │ │ b 340ee4 │ │ │ │ - ldrheq fp, [pc], r8 │ │ │ │ - @ instruction: 0x00882ebc │ │ │ │ - ldrdeq r2, [r8], r0 │ │ │ │ + ldrsbeq fp, [pc], r8 │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ + strdeq r2, [r8], r0 │ │ │ │ tsteq ip, r8, lsr pc │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r8, r4, lsr #4 │ │ │ │ - ldrdeq r7, [pc], ip │ │ │ │ + addeq r2, r8, r4, asr #4 │ │ │ │ + strdeq r7, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 341244 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -200700,15 +200700,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 34124c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 341250 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 341254 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -200721,15 +200721,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3411dc │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -200785,15 +200785,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -200817,15 +200817,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ b 341158 │ │ │ │ ldr r2, [pc, #128] @ 341264 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 341268 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200845,28 +200845,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 341278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 34127c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq sl, pc, r8, lsl #31 │ │ │ │ - addeq r2, r8, r4, lsl #27 │ │ │ │ - umulleq r2, r8, r8, sp │ │ │ │ + addseq sl, pc, r8, lsr #31 │ │ │ │ + addeq r2, r8, r4, lsr #27 │ │ │ │ + @ instruction: 0x00882db8 │ │ │ │ strdeq r7, [ip, -r8] │ │ │ │ - addeq r2, r8, r0, ror #2 │ │ │ │ + addeq r2, r8, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r1, r8, ip, lsr #31 │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ - addseq sl, pc, r4, lsr sp @ │ │ │ │ - addeq r2, r8, r0, asr #22 │ │ │ │ - @ instruction: 0x00882cb8 │ │ │ │ + addeq r1, r8, ip, asr #31 │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ + addseq sl, pc, r4, asr sp @ │ │ │ │ + addeq r2, r8, r0, ror #22 │ │ │ │ + ldrdeq r2, [r8], r8 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 341304 │ │ │ │ ldr r2, [pc, #108] @ 341308 │ │ │ │ @@ -200876,15 +200876,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3412f4 │ │ │ │ ldr r3, [pc, #52] @ 341310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -200893,17 +200893,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 340fc0 │ │ │ │ ldr r3, [pc, #24] @ 341314 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 3412e0 │ │ │ │ - addseq sl, pc, r8, asr #25 │ │ │ │ - addeq r2, r8, r4, asr #21 │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ + addseq sl, pc, r8, ror #25 │ │ │ │ + addeq r2, r8, r4, ror #21 │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ adceq r9, sl, r4, lsr #16 │ │ │ │ adceq r9, sl, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 34139c │ │ │ │ @@ -200914,15 +200914,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34138c │ │ │ │ ldr r3, [pc, #52] @ 3413a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -200931,17 +200931,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 340fc0 │ │ │ │ ldr r3, [pc, #24] @ 3413ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 341378 │ │ │ │ - addseq sl, pc, r0, lsr ip @ │ │ │ │ - addeq r2, r8, ip, lsr #20 │ │ │ │ - addeq r2, r8, ip, lsr sl │ │ │ │ + addseq sl, pc, r0, asr ip @ │ │ │ │ + addeq r2, r8, ip, asr #20 │ │ │ │ + addeq r2, r8, ip, asr sl │ │ │ │ adceq r9, sl, ip, lsl #15 │ │ │ │ adceq r9, sl, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 341434 │ │ │ │ @@ -200952,15 +200952,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 341424 │ │ │ │ ldr r3, [pc, #52] @ 341440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -200969,17 +200969,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 340fc0 │ │ │ │ ldr r3, [pc, #24] @ 341444 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 341410 │ │ │ │ - umullseq sl, pc, r8, fp @ │ │ │ │ - umulleq r2, r8, r4, r9 │ │ │ │ - addeq r2, r8, r4, lsr #19 │ │ │ │ + @ instruction: 0x009fabb8 │ │ │ │ + @ instruction: 0x008829b4 │ │ │ │ + addeq r2, r8, r4, asr #19 │ │ │ │ strdeq r9, [sl], r4 @ │ │ │ │ ldrdeq r9, [sl], r4 @ │ │ │ │ sub r1, r2, #32 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3414d0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -201020,15 +201020,15 @@ │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 341504 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r9, sl, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201090,15 +201090,15 @@ │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ mov sl, #0 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ tst r9, #1 │ │ │ │ and r9, r9, #16384 @ 0x4000 │ │ │ │ beq 3416b8 │ │ │ │ cmp r9, sl │ │ │ │ beq 341748 │ │ │ │ @@ -201128,15 +201128,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ str r5, [r4, #952] @ 0x3b8 │ │ │ │ str r7, [r4, #948] @ 0x3b4 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ beq 3415a4 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3415a4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 341700 │ │ │ │ mov r1, r7 │ │ │ │ bl 343d18 │ │ │ │ cmp r7, #0 │ │ │ │ beq 34166c │ │ │ │ @@ -201189,39 +201189,39 @@ │ │ │ │ ldr r1, [pc, #116] @ 341804 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #88] @ 341808 │ │ │ │ ldr r1, [pc, #88] @ 34180c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #68] @ 341810 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, pc, r8, ror ip @ │ │ │ │ - addeq r2, r7, r4, ror #6 │ │ │ │ - @ instruction: 0x008a13bc │ │ │ │ + umullseq sl, pc, r8, ip @ │ │ │ │ + addeq r2, r7, r4, lsl #7 │ │ │ │ + ldrdeq r1, [sl], ip │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r9, sl, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -201232,28 +201232,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 341924 │ │ │ │ ldr r1, [pc, #228] @ 341928 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #208] @ 34192c │ │ │ │ ldr r1, [pc, #208] @ 341930 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ ldr r6, [pc, #180] @ 341934 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #152] @ 341938 │ │ │ │ ldr r3, [pc, #152] @ 34193c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ @@ -201261,72 +201261,72 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ ldr r3, [pc, #100] @ 341940 │ │ │ │ ldr r2, [pc, #100] @ 341944 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ mov r1, r2 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933ee0 │ │ │ │ + bl 933f00 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009fabdc │ │ │ │ - addeq pc, r7, ip, asr #24 │ │ │ │ - addeq pc, r7, ip, asr ip @ │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ - addeq r2, r8, r4, ror #15 │ │ │ │ + @ instruction: 0x009fabfc │ │ │ │ + addeq pc, r7, ip, ror #24 │ │ │ │ + addeq pc, r7, ip, ror ip @ │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ + addeq r2, r8, r4, lsl #16 │ │ │ │ smlabbeq ip, r8, r5, r7 │ │ │ │ adceq r9, sl, r0, asr #16 │ │ │ │ - addeq r2, r8, ip, ror #9 │ │ │ │ + addeq r2, r8, ip, lsl #10 │ │ │ │ muleq r0, r4, sl │ │ │ │ - addeq r2, r8, ip, ror r7 │ │ │ │ + umulleq r2, r8, ip, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3419a0 │ │ │ │ ldr r2, [pc, #64] @ 3419a4 │ │ │ │ ldr r1, [pc, #64] @ 3419a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #32] @ 3419ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 343bd8 │ │ │ │ - addseq sl, pc, r4, lsr #21 │ │ │ │ - addeq r2, r8, r4, asr #13 │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ + addseq sl, pc, r4, asr #21 │ │ │ │ + addeq r2, r8, r4, ror #13 │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 341a28 │ │ │ │ ldr r2, [pc, #96] @ 341a2c │ │ │ │ @@ -201334,15 +201334,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -201350,17 +201350,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, pc, ip, lsr sl @ │ │ │ │ - addeq r2, r8, ip, asr r6 │ │ │ │ - addeq r2, r8, r4, ror r6 │ │ │ │ + addseq sl, pc, ip, asr sl @ │ │ │ │ + addeq r2, r8, ip, ror r6 │ │ │ │ + umulleq r2, r8, r4, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -201425,15 +201425,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ bic r3, r3, ip │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201447,15 +201447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [pc, #104] @ 341c04 │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r2 │ │ │ │ str ip, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ pop {r4, lr} │ │ │ │ b 343e84 │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ beq 341bdc │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ @@ -201467,20 +201467,20 @@ │ │ │ │ ldrb r1, [r4, #957] @ 0x3bd │ │ │ │ tst ip, #512 @ 0x200 │ │ │ │ ldr r0, [pc, #20] @ 341c04 │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r3 │ │ │ │ str ip, [r4, #924] @ 0x39c │ │ │ │ b 341bac │ │ │ │ - addseq sl, pc, ip, asr #18 │ │ │ │ + addseq sl, pc, ip, ror #18 │ │ │ │ andeq sp, r5, r0, lsl #24 │ │ │ │ andeq fp, r2, r0, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 341c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r9, sl, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #196] @ 341cf4 │ │ │ │ ldr r2, [pc, #196] @ 341cf8 │ │ │ │ @@ -201488,15 +201488,15 @@ │ │ │ │ ldr r1, [pc, #192] @ 341cfc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #164] @ 341d00 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ beq 341c8c │ │ │ │ bhi 341ca8 │ │ │ │ @@ -201523,27 +201523,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 341c8c │ │ │ │ ldr r0, [pc, #52] @ 341d0c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b 341c8c │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne 341cbc │ │ │ │ b 341c8c │ │ │ │ - @ instruction: 0x009fa7fc │ │ │ │ - addeq r2, r8, r8, ror r4 │ │ │ │ - addeq r2, r8, r8, lsl #9 │ │ │ │ + addseq sl, pc, ip, lsl r8 @ │ │ │ │ + umulleq r2, r8, r8, r4 │ │ │ │ + addeq r2, r8, r8, lsr #9 │ │ │ │ smlatbeq ip, ip, r1, r7 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - strdeq r2, [r8], ip │ │ │ │ + addeq r2, r8, ip, lsl r4 │ │ │ │ ldr r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr r3, [r0, #940] @ 0x3ac │ │ │ │ tst r1, #512 @ 0x200 │ │ │ │ orrne r3, r3, #32 │ │ │ │ biceq r3, r3, #32 │ │ │ │ tst r1, #8 │ │ │ │ and r1, r1, #130 @ 0x82 │ │ │ │ @@ -201555,54 +201555,54 @@ │ │ │ │ bicne r3, r3, #1 │ │ │ │ mov r2, r0 │ │ │ │ tst r3, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #940] @ 0x3ac │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 341df0 │ │ │ │ ldr r2, [pc, #120] @ 341df4 │ │ │ │ ldr r1, [pc, #120] @ 341df8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #88] @ 341dfc │ │ │ │ ldr r1, [pc, #88] @ 341e00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #56] @ 341e04 │ │ │ │ ldr r1, [pc, #56] @ 341e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x009fa6bc │ │ │ │ - addeq r1, r7, ip, ror #26 │ │ │ │ - addeq r0, sl, r8, asr #27 │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x009fa6dc │ │ │ │ + addeq r1, r7, ip, lsl #27 │ │ │ │ + addeq r0, sl, r8, ror #27 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00aa93b4 │ │ │ │ tsteq r7, ip, asr r5 │ │ │ │ ldr r3, [r0, #1200] @ 0x4b0 │ │ │ │ lsrs r3, r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202003,15 +202003,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #25 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addseq sl, pc, r8, asr #1 │ │ │ │ + addseq sl, pc, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 342518 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -202019,50 +202019,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 34251c │ │ │ │ ldr r1, [pc, #144] @ 342520 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #124] @ 342524 │ │ │ │ ldr r2, [pc, #124] @ 342528 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #96] @ 34252c │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381268 │ │ │ │ - addseq r9, pc, r0, asr #31 │ │ │ │ - addeq pc, r7, r0 │ │ │ │ - addeq pc, r7, r0, lsl r0 @ │ │ │ │ + addseq r9, pc, r0, ror #31 │ │ │ │ + addeq pc, r7, r0, lsr #32 │ │ │ │ + addeq pc, r7, r0, lsr r0 @ │ │ │ │ + addeq r1, r8, r4, asr #24 │ │ │ │ addeq r1, r8, r4, lsr #24 │ │ │ │ - addeq r1, r8, r4, lsl #24 │ │ │ │ adceq r8, sl, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #1204] @ 0x4b4 │ │ │ │ @@ -202089,15 +202089,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3425fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ bl 27ea28 │ │ │ │ mov r0, #2688 @ 0xa80 │ │ │ │ mov r3, #11 │ │ │ │ @@ -202105,17 +202105,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ ldr r2, [pc, #24] @ 342600 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ea28 │ │ │ │ - umullseq r9, pc, r8, lr @ │ │ │ │ - addeq r1, r8, ip, lsl #22 │ │ │ │ - addeq r1, r8, ip, lsl fp │ │ │ │ + @ instruction: 0x009f9eb8 │ │ │ │ + addeq r1, r8, ip, lsr #22 │ │ │ │ + addeq r1, r8, ip, lsr fp │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -202253,15 +202253,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3426a8 │ │ │ │ b 3427e0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ smlabbeq ip, r4, r6, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r8, r0, ror #23 │ │ │ │ + addeq r1, r8, r0, lsl #24 │ │ │ │ tsteq ip, ip, lsl r6 │ │ │ │ │ │ │ │ 0034284c : │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 342878 │ │ │ │ lsl r2, r2, #1 │ │ │ │ @@ -202280,17 +202280,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3428ac │ │ │ │ ldr r0, [pc, #24] @ 3428b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009f9bd4 │ │ │ │ - addeq r1, r8, r0, lsl fp │ │ │ │ - addeq r1, r8, r0, lsr #22 │ │ │ │ + @ instruction: 0x009f9bf4 │ │ │ │ + addeq r1, r8, r0, lsr fp │ │ │ │ + addeq r1, r8, r0, asr #22 │ │ │ │ │ │ │ │ 003428b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #504] @ 342ac4 │ │ │ │ @@ -202427,18 +202427,18 @@ │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - addeq r1, r8, ip, lsl r9 │ │ │ │ - @ instruction: 0x009f99bc │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ - addeq r1, r8, r8, lsl #18 │ │ │ │ + addeq r1, r8, ip, lsr r9 │ │ │ │ + @ instruction: 0x009f99dc │ │ │ │ + addeq r1, r8, r8, lsl r9 │ │ │ │ + addeq r1, r8, r8, lsr #18 │ │ │ │ │ │ │ │ 00342afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #128] @ 342b94 │ │ │ │ @@ -202586,24 +202586,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ + addeq r1, r8, r8, lsl r8 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - ldrdeq r1, [r8], r8 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ strdeq r6, [ip, -r4] │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr ip, [r3, #176] @ 0xb0 │ │ │ │ str r1, [r3, #168] @ 0xa8 │ │ │ │ asr r2, r1, #2 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ asr r1, ip, #2 │ │ │ │ @@ -202619,27 +202619,27 @@ │ │ │ │ asr r3, r3, #4 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r2, #236] @ 0xec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r9, pc, r4, lsr #14 │ │ │ │ + addseq r9, pc, r4, asr #14 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r2, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #28] @ 342e0c │ │ │ │ and r2, r2, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ str r3, [r0, #232] @ 0xe8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r9, pc, ip, ror #13 │ │ │ │ + addseq r9, pc, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #212] @ 0xd4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -202772,20 +202772,20 @@ │ │ │ │ sub ip, ip, lr, asr #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip │ │ │ │ ldrb r3, [r3, #512] @ 0x200 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 657194 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - @ instruction: 0x009f95d0 │ │ │ │ - umullseq r9, pc, ip, r5 @ │ │ │ │ - addseq r9, pc, ip, asr r5 @ │ │ │ │ - addseq r9, pc, r8, lsr #10 │ │ │ │ - addseq r9, pc, r8, ror #9 │ │ │ │ - @ instruction: 0x009f94b4 │ │ │ │ + @ instruction: 0x009f95f0 │ │ │ │ + @ instruction: 0x009f95bc │ │ │ │ + addseq r9, pc, ip, ror r5 @ │ │ │ │ + addseq r9, pc, r8, asr #10 │ │ │ │ + addseq r9, pc, r8, lsl #10 │ │ │ │ + @ instruction: 0x009f94d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [pc, #736] @ 343358 │ │ │ │ @@ -202974,21 +202974,21 @@ │ │ │ │ bl 6563e0 │ │ │ │ b 3431ac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, r4, sp, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, asr ip │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strdeq r1, [r8], r0 │ │ │ │ - ldrdeq r1, [r8], ip │ │ │ │ - addeq r1, r8, r8, asr #3 │ │ │ │ + addeq r1, r8, r0, lsl r2 │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ + addeq r1, r8, r8, ror #3 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - addeq r1, r8, r8, lsl #3 │ │ │ │ - addeq r1, r8, r4, lsl #3 │ │ │ │ - addeq r1, r8, r8, ror r1 │ │ │ │ + addeq r1, r8, r8, lsr #3 │ │ │ │ + addeq r1, r8, r4, lsr #3 │ │ │ │ + umulleq r1, r8, r8, r1 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3433c4 │ │ │ │ ldr r2, [r3, #232] @ 0xe8 │ │ │ │ ldr ip, [r2, #12] │ │ │ │ str ip, [r3, #244] @ 0xf4 │ │ │ │ @@ -203023,15 +203023,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 343058 │ │ │ │ ldr r0, [pc, #4] @ 343430 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r7, sl, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3434f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -203040,27 +203040,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3434fc │ │ │ │ ldr r1, [pc, #156] @ 343500 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #136] @ 343504 │ │ │ │ ldr r1, [pc, #136] @ 343508 │ │ │ │ add r4, r4, #572 @ 0x23c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr r4, [pc, #116] @ 34350c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r6, [pc, #100] @ 343510 │ │ │ │ ldr r3, [pc, #100] @ 343514 │ │ │ │ ldr lr, [pc, #100] @ 343518 │ │ │ │ ldr ip, [pc, #100] @ 34351c │ │ │ │ ldr r1, [pc, #100] @ 343520 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -203073,20 +203073,20 @@ │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ str lr, [r0, #100] @ 0x64 │ │ │ │ str ip, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - umullseq r9, pc, r0, r0 @ │ │ │ │ - umulleq r0, r7, r8, r6 │ │ │ │ - strdeq pc, [r9], r0 │ │ │ │ - addeq r0, r8, ip, ror #31 │ │ │ │ - addeq r1, r8, r0 │ │ │ │ + b 927f30 │ │ │ │ + ldrheq r9, [pc], r0 │ │ │ │ + @ instruction: 0x008706b8 │ │ │ │ + addeq pc, r9, r0, lsl r7 @ │ │ │ │ + addeq r1, r8, ip │ │ │ │ + addeq r1, r8, r0, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ adceq r7, sl, r4, lsr #28 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ smlatbeq r7, r8, r2, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203100,44 +203100,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #1 │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r8, pc, r8, pc @ │ │ │ │ - addeq r0, r8, r0, asr #30 │ │ │ │ - addeq r0, r8, r8, lsl #22 │ │ │ │ + @ instruction: 0x009f8fb8 │ │ │ │ + addeq r0, r8, r0, ror #30 │ │ │ │ + addeq r0, r8, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #200] @ 34367c │ │ │ │ ldr r2, [pc, #200] @ 343680 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #196] @ 343684 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r7, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ str r7, [r4, #232] @ 0xe8 │ │ │ │ str r5, [r0, #152] @ 0x98 │ │ │ │ mov r6, r0 │ │ │ │ bl 343384 │ │ │ │ @@ -203171,17 +203171,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, pc, r8, lsr #30 │ │ │ │ - addeq r0, r8, ip, asr #29 │ │ │ │ - umulleq r0, r8, r0, sl │ │ │ │ + addseq r8, pc, r8, asr #30 │ │ │ │ + addeq r0, r8, ip, ror #29 │ │ │ │ + @ instruction: 0x00880ab0 │ │ │ │ bicgt r1, r3, #6029312 @ 0x5c0000 │ │ │ │ ldmdbvc r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbseq r7, r9, r9, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203192,15 +203192,15 @@ │ │ │ │ ldr r1, [pc, #912] @ 343a4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ movgt r0, #1 │ │ │ │ bgt 343700 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -203300,15 +203300,15 @@ │ │ │ │ ldr r1, [pc, #500] @ 343a60 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 34359c │ │ │ │ b 3436fc │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r0, #220] @ 0xdc │ │ │ │ b 3436fc │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -203413,22 +203413,22 @@ │ │ │ │ bl 342e10 │ │ │ │ b 3436fc │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, #193] @ 0xc1 │ │ │ │ bl 342e10 │ │ │ │ b 3436fc │ │ │ │ - addseq r8, pc, r0, lsr lr @ │ │ │ │ - ldrdeq r0, [r8], r0 @ │ │ │ │ - umulleq r0, r8, r8, r9 │ │ │ │ - addseq r8, pc, r0, asr sp @ │ │ │ │ - addseq r8, pc, r0, asr #25 │ │ │ │ - addseq r8, pc, r4, ror ip @ │ │ │ │ - addeq r0, r8, r0, lsl #24 │ │ │ │ - addeq r0, r8, r4, lsl ip │ │ │ │ + addseq r8, pc, r0, asr lr @ │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ + @ instruction: 0x008809b8 │ │ │ │ + addseq r8, pc, r0, ror sp @ │ │ │ │ + addseq r8, pc, r0, ror #25 │ │ │ │ + umullseq r8, pc, r4, ip @ │ │ │ │ + addeq r0, r8, r0, lsr #24 │ │ │ │ + addeq r0, r8, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 343b14 │ │ │ │ ldr r4, [pc, #152] @ 343b18 │ │ │ │ ldr r2, [pc, #152] @ 343b1c │ │ │ │ @@ -203437,15 +203437,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r7, #588 @ 0x24c │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r0, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 656ba4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 343ae4 │ │ │ │ @@ -203461,23 +203461,23 @@ │ │ │ │ ldr r1, [pc, #52] @ 343b24 │ │ │ │ add r7, r7, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34359c │ │ │ │ - addseq r8, pc, ip, asr sl @ │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ - addeq r0, r8, r0, lsl #20 │ │ │ │ - addeq r0, r8, r0, lsl #19 │ │ │ │ - umulleq r0, r8, r4, r9 │ │ │ │ + addseq r8, pc, ip, ror sl @ │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r0, lsr #20 │ │ │ │ + addeq r0, r8, r0, lsr #19 │ │ │ │ + @ instruction: 0x008809b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ @@ -203532,28 +203532,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r5, [r0, #156] @ 0x9c │ │ │ │ str r4, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, pc, r0, ror #17 │ │ │ │ - addeq r0, r8, r0, asr r4 │ │ │ │ - addeq r0, r8, r8, lsl #17 │ │ │ │ + addseq r8, pc, r0, lsl #18 │ │ │ │ + addeq r0, r8, r0, ror r4 │ │ │ │ + addeq r0, r8, r8, lsr #17 │ │ │ │ │ │ │ │ 00343c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -203786,48 +203786,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 344014 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addseq r8, pc, ip, lsr r8 @ │ │ │ │ + addseq r8, pc, ip, asr r8 @ │ │ │ │ + addeq r0, r8, r0, asr #12 │ │ │ │ + addeq r0, r8, ip, asr #13 │ │ │ │ + addeq r0, r8, r4, lsr #13 │ │ │ │ + addeq r0, r8, ip, asr r6 │ │ │ │ + addeq r0, r8, r8, ror #12 │ │ │ │ addeq r0, r8, r0, lsr #12 │ │ │ │ - addeq r0, r8, ip, lsr #13 │ │ │ │ + addeq r0, r8, r8, asr #11 │ │ │ │ + addeq r0, r8, ip, ror r6 │ │ │ │ addeq r0, r8, r4, lsl #13 │ │ │ │ - addeq r0, r8, ip, lsr r6 │ │ │ │ - addeq r0, r8, r8, asr #12 │ │ │ │ - addeq r0, r8, r0, lsl #12 │ │ │ │ - addeq r0, r8, r8, lsr #11 │ │ │ │ - addeq r0, r8, ip, asr r6 │ │ │ │ - addeq r0, r8, r4, ror #12 │ │ │ │ - addeq r0, r8, r4, asr r6 │ │ │ │ - umulleq r0, r8, r0, r5 │ │ │ │ + addeq r0, r8, r4, ror r6 │ │ │ │ + @ instruction: 0x008805b0 │ │ │ │ ldr r0, [pc, #8] @ 344028 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ adceq r7, sl, r0, lsr r3 │ │ │ │ ldr r1, [pc, #8] @ 34403c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba74 │ │ │ │ - strheq r0, [r7], r4 │ │ │ │ + b b6ba94 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ ldr r3, [pc, #28] @ 344064 │ │ │ │ ldr r2, [pc, #28] @ 344068 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 34406c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x010c4dbc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r0, r7, ip, lsl #1 │ │ │ │ + addeq r0, r7, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3441e0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -203843,15 +203843,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3441f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3441f4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #288] @ 3441f8 │ │ │ │ ldr r3, [pc, #288] @ 3441fc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -203894,46 +203894,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 344210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3440fc │ │ │ │ ldr r0, [pc, #76] @ 344214 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3440fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, pc, r4, lsr #13 │ │ │ │ - addeq r0, r8, r4, lsl #11 │ │ │ │ - addeq r0, r8, r4, ror r5 │ │ │ │ + addseq r8, pc, r4, asr #13 │ │ │ │ + addeq r0, r8, r4, lsr #11 │ │ │ │ + umulleq r0, r8, r4, r5 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ tsteq ip, ip, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r0, lsl #26 │ │ │ │ andeq r2, r0, r8, asr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r4, lsr #9 │ │ │ │ - addeq r0, r8, ip, asr #9 │ │ │ │ + addeq r0, r8, r4, asr #9 │ │ │ │ + addeq r0, r8, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 344374 │ │ │ │ ldr r2, [pc, #324] @ 344378 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203968,15 +203968,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 34438c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 344264 │ │ │ │ ldr r3, [pc, #192] @ 344390 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 344278 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -203990,49 +203990,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 344398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 344278 │ │ │ │ ldr r2, [pc, #92] @ 34439c │ │ │ │ ldr r3, [pc, #52] @ 344378 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 344370 │ │ │ │ ldr r0, [pc, #60] @ 3443a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq ip, r0, fp, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq ip, r4, fp, r4 │ │ │ │ - addeq r0, r8, r8, lsl r4 │ │ │ │ + addeq r0, r8, r8, lsr r4 │ │ │ │ andeq r6, r0, r8, lsl ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r0, [r8], r4 │ │ │ │ + strdeq r0, [r8], r4 │ │ │ │ smlabteq ip, r4, sl, r4 │ │ │ │ - addeq r0, r8, r4, ror #7 │ │ │ │ + addeq r0, r8, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 344598 │ │ │ │ ldr r0, [pc, #476] @ 34459c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -204085,21 +204085,21 @@ │ │ │ │ beq 344564 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3445b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3443f8 │ │ │ │ ldr r3, [pc, #256] @ 3445bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3443f8 │ │ │ │ ldr r3, [pc, #224] @ 3445b0 │ │ │ │ @@ -204115,36 +204115,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3445c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3443f8 │ │ │ │ ldr r2, [pc, #144] @ 3445c4 │ │ │ │ ldr r3, [pc, #100] @ 34459c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 344594 │ │ │ │ ldr r0, [pc, #112] @ 3445c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #96] @ 3445cc │ │ │ │ ldr r3, [pc, #44] @ 34459c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204158,21 +204158,21 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r8, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r4, lsl #20 │ │ │ │ andeq r4, r0, ip, lsr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r0, asr #6 │ │ │ │ + addeq r0, r8, r0, ror #6 │ │ │ │ andeq r4, r0, r8, lsl #6 │ │ │ │ - addeq r0, r8, ip, asr r2 │ │ │ │ + addeq r0, r8, ip, ror r2 │ │ │ │ ldrdeq r4, [ip, -r0] │ │ │ │ - addeq r0, r8, r4, ror #4 │ │ │ │ + addeq r0, r8, r4, lsl #5 │ │ │ │ @ instruction: 0x010c4898 │ │ │ │ - umulleq r0, r8, r8, r2 │ │ │ │ + @ instruction: 0x008802b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 344748 │ │ │ │ ldr lr, [pc, #348] @ 34474c │ │ │ │ ldr ip, [pc, #348] @ 344750 │ │ │ │ @@ -204188,15 +204188,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #288] @ 34475c │ │ │ │ ldr r3, [pc, #288] @ 344760 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -204237,48 +204237,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 344774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 344654 │ │ │ │ ldr r0, [pc, #76] @ 344778 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 344654 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, pc, r8, ror #2 │ │ │ │ + addseq r8, pc, r8, lsl #3 │ │ │ │ tsteq ip, ip, lsl #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r8, r4, lsl r0 │ │ │ │ - addeq r0, r8, r8, lsr #32 │ │ │ │ + addeq r0, r8, r4, lsr r0 │ │ │ │ + addeq r0, r8, r8, asr #32 │ │ │ │ smlabteq ip, r8, r7, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq ip, r8, r7, r4 │ │ │ │ andeq r5, r0, ip, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, ip, lsr r1 │ │ │ │ - addeq r0, r8, r8, ror r1 │ │ │ │ + addeq r0, r8, ip, asr r1 │ │ │ │ + umulleq r0, r8, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 344a64 │ │ │ │ @@ -204426,15 +204426,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 344808 │ │ │ │ @@ -204459,30 +204459,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 344aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq ip, ip, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, pc, r1, lsr #30 │ │ │ │ + addseq r7, pc, r1, asr #30 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x010c45bc │ │ │ │ - @ instruction: 0x009f7eb8 │ │ │ │ + @ instruction: 0x009f7ed8 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - addeq pc, r7, r0, asr #31 │ │ │ │ + addeq pc, r7, r0, ror #31 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - addeq pc, r7, r8, ror #30 │ │ │ │ - addseq r7, pc, r8, asr #26 │ │ │ │ - addeq pc, r7, r0, lsl ip @ │ │ │ │ + addeq pc, r7, r8, lsl #31 │ │ │ │ + addseq r7, pc, r8, ror #26 │ │ │ │ + addeq pc, r7, r0, lsr ip @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addseq r7, pc, r0, lsl sp @ │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ + addseq r7, pc, r0, lsr sp @ │ │ │ │ + strdeq pc, [r7], r8 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 344bbc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -204491,34 +204491,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 344bc0 │ │ │ │ ldr r1, [pc, #228] @ 344bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #208] @ 344bc8 │ │ │ │ ldr r1, [pc, #208] @ 344bcc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 344bd0 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #144] @ 344bd4 │ │ │ │ ldr r2, [pc, #144] @ 344bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -204543,19 +204543,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r7, pc, r0, ip @ │ │ │ │ - addeq pc, r6, ip, lsl r0 @ │ │ │ │ - addeq lr, r9, r4, ror r0 │ │ │ │ - addeq pc, r7, r8, lsl lr @ │ │ │ │ - addeq pc, r7, r4, lsr lr @ │ │ │ │ + @ instruction: 0x009f7cb0 │ │ │ │ + addeq pc, r6, ip, lsr r0 @ │ │ │ │ + umulleq lr, r9, r4, r0 │ │ │ │ + addeq pc, r7, r8, lsr lr @ │ │ │ │ + addeq pc, r7, r4, asr lr @ │ │ │ │ smlabteq r7, r0, r1, sp │ │ │ │ adceq r6, sl, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -204582,15 +204582,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 344dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 344d98 │ │ │ │ ldr r8, [pc, #356] @ 344dd4 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -204614,34 +204614,34 @@ │ │ │ │ beq 344ccc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 344d08 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 344c7c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d9b4 │ │ │ │ b 344cdc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ ldr r2, [pc, #168] @ 344dd8 │ │ │ │ ldr r3, [pc, #144] @ 344dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204671,27 +204671,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, pc, r0, asr fp @ │ │ │ │ + addseq r7, pc, r0, ror fp @ │ │ │ │ strdeq r4, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r7, r0, lsl #20 │ │ │ │ - addeq pc, r7, r0, lsl #20 │ │ │ │ + addeq pc, r7, r0, lsr #20 │ │ │ │ + addeq pc, r7, r0, lsr #20 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrdeq r4, [ip, -r4] │ │ │ │ - addseq r7, pc, r0, ror #19 │ │ │ │ - addeq pc, r7, ip, ror #23 │ │ │ │ - addeq pc, r7, r8, lsr #17 │ │ │ │ + addseq r7, pc, r0, lsl #20 │ │ │ │ + addeq pc, r7, ip, lsl #24 │ │ │ │ + addeq pc, r7, r8, asr #17 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - addeq pc, r7, r8, lsr #23 │ │ │ │ + addeq pc, r7, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -204715,32 +204715,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 344f3c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ ldr ip, [pc, #236] @ 344f74 │ │ │ │ ldr r2, [pc, #236] @ 344f78 │ │ │ │ ldr r1, [pc, #236] @ 344f7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 344f50 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 344ec0 │ │ │ │ @@ -204781,17 +204781,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 344ee0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, r4, pc, r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, pc, ip, asr #17 │ │ │ │ - addeq pc, r7, ip, ror sl @ │ │ │ │ - umulleq pc, r7, r8, sl @ │ │ │ │ + addseq r7, pc, ip, ror #17 │ │ │ │ + umulleq pc, r7, ip, sl @ │ │ │ │ + @ instruction: 0x0087fab8 │ │ │ │ tsteq ip, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -204838,15 +204838,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 3450f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r0, [pc, #152] @ 3450fc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -204856,45 +204856,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 345108 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #96] @ 34510c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b6aac │ │ │ │ + bl 8b6acc │ │ │ │ ldr r0, [pc, #88] @ 345110 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 345114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 34505c │ │ │ │ ldr r0, [pc, #48] @ 345118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 34505c │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - addeq pc, r7, r4, ror r9 @ │ │ │ │ + umulleq pc, r7, r4, r9 @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ - @ instruction: 0x009f76d0 │ │ │ │ - addeq pc, r7, r8, lsl #17 │ │ │ │ - umulleq pc, r7, ip, r8 @ │ │ │ │ - ldrdeq pc, [r7], r4 │ │ │ │ - andeq r8, r0, r1 │ │ │ │ - addeq pc, r7, r4, lsl r9 @ │ │ │ │ + @ instruction: 0x009f76f0 │ │ │ │ + addeq pc, r7, r8, lsr #17 │ │ │ │ @ instruction: 0x0087f8bc │ │ │ │ + strdeq pc, [r7], r4 │ │ │ │ + andeq r8, r0, r1 │ │ │ │ + addeq pc, r7, r4, lsr r9 @ │ │ │ │ + ldrdeq pc, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 3452c4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 3452c8 │ │ │ │ @@ -204911,15 +204911,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3451b0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -204927,33 +204927,33 @@ │ │ │ │ bhi 3451b0 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3452a8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ ldr ip, [pc, #240] @ 3452cc │ │ │ │ ldr r2, [pc, #240] @ 3452d0 │ │ │ │ ldr r1, [pc, #240] @ 3452d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 345290 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 345214 │ │ │ │ @@ -204995,17 +204995,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 27d9b4 │ │ │ │ b 3451c0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq ip, ip, ip, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, pc, r8, ror r5 @ │ │ │ │ - addeq pc, r7, r8, lsr #14 │ │ │ │ - addeq pc, r7, r4, asr #14 │ │ │ │ + umullseq r7, pc, r8, r5 @ │ │ │ │ + addeq pc, r7, r8, asr #14 │ │ │ │ + addeq pc, r7, r4, ror #14 │ │ │ │ @ instruction: 0x010c3bb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 3453d8 │ │ │ │ ldr r7, [pc, #228] @ 3453dc │ │ │ │ @@ -205014,15 +205014,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 3453e4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #196] @ 3453e8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3453b8 │ │ │ │ ldr r3, [pc, #180] @ 3453ec │ │ │ │ mov r6, r0 │ │ │ │ @@ -205062,22 +205062,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 3453f8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq r7, pc, r0, ror #8 │ │ │ │ - addeq pc, r7, ip, lsr #6 │ │ │ │ - addeq pc, r7, r4, lsr r3 @ │ │ │ │ + addseq r7, pc, r0, lsl #9 │ │ │ │ + addeq pc, r7, ip, asr #6 │ │ │ │ + addeq pc, r7, r4, asr r3 @ │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ smlatteq ip, r4, sl, r3 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umulleq lr, r6, ip, sp │ │ │ │ - addeq pc, r7, r8, asr #12 │ │ │ │ + @ instruction: 0x0086edbc │ │ │ │ + addeq pc, r7, r8, ror #12 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 345514 │ │ │ │ ldr r2, [pc, #256] @ 345518 │ │ │ │ @@ -205092,15 +205092,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 345480 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 8b2e8c │ │ │ │ + bl 8b2eac │ │ │ │ cmp r0, #0 │ │ │ │ beq 345480 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34548c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -205111,15 +205111,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 34402c │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b96d34 │ │ │ │ + bl b96d54 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 3454f0 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -205143,15 +205143,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 34511c │ │ │ │ cmp r4, #0 │ │ │ │ bne 345440 │ │ │ │ b 345480 │ │ │ │ strdeq r3, [ip, -r0] │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x0086ecb4 │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 345904 │ │ │ │ @@ -205173,15 +205173,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345650 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b2e8c │ │ │ │ + bl 8b2eac │ │ │ │ ldr r9, [pc, #888] @ 345918 │ │ │ │ ldr r8, [pc, #888] @ 34591c │ │ │ │ ldr sl, [pc, #888] @ 345920 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -205248,29 +205248,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 345898 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ ldr r2, [pc, #588] @ 345928 │ │ │ │ ldr r1, [pc, #588] @ 34592c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 345878 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 345708 │ │ │ │ @@ -205284,15 +205284,15 @@ │ │ │ │ bl 27cebc │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345650 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b2e8c │ │ │ │ + bl 8b2eac │ │ │ │ cmp r0, #0 │ │ │ │ bne 3455c0 │ │ │ │ ldr r2, [pc, #460] @ 345930 │ │ │ │ ldr r3, [pc, #416] @ 345908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205312,28 +205312,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3458cc │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ ldr r1, [pc, #344] @ 345934 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3458ac │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 345804 │ │ │ │ @@ -205353,15 +205353,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 3455e0 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205397,26 +205397,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlabteq ip, r0, r8, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq ip, ip, r8, r3 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r0, ror fp │ │ │ │ - @ instruction: 0x009f71b4 │ │ │ │ - @ instruction: 0x009f71b0 │ │ │ │ - addeq pc, r7, r4, ror #6 │ │ │ │ + umulleq lr, r6, r0, fp │ │ │ │ + @ instruction: 0x009f71d4 │ │ │ │ + @ instruction: 0x009f71d0 │ │ │ │ + addeq pc, r7, r4, lsl #7 │ │ │ │ smlatbeq ip, ip, r7, r3 │ │ │ │ - addeq pc, r7, r4, lsr r2 @ │ │ │ │ - addeq pc, r7, r0, asr r2 @ │ │ │ │ + addeq pc, r7, r4, asr r2 @ │ │ │ │ + addeq pc, r7, r0, ror r2 @ │ │ │ │ smlatbeq ip, r0, r6, r3 │ │ │ │ - addeq pc, r7, ip, asr r1 @ │ │ │ │ - addseq r6, pc, ip, ror #28 │ │ │ │ - addeq lr, r7, r8, lsr sp │ │ │ │ - addeq pc, r7, r0, lsr r1 @ │ │ │ │ + addeq pc, r7, ip, ror r1 @ │ │ │ │ + addseq r6, pc, ip, lsl #29 │ │ │ │ + addeq lr, r7, r8, asr sp │ │ │ │ + addeq pc, r7, r0, asr r1 @ │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 345bcc │ │ │ │ @@ -205442,15 +205442,15 @@ │ │ │ │ beq 3459bc │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 345a38 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 345a48 │ │ │ │ ldr r3, [pc, #504] @ 345bd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -205520,25 +205520,25 @@ │ │ │ │ b 3459f4 │ │ │ │ ldr r9, [pc, #260] @ 345bf4 │ │ │ │ add r9, pc, r9 │ │ │ │ b 345a64 │ │ │ │ ldr r0, [pc, #252] @ 345bf8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 3459ec │ │ │ │ bl 6563e0 │ │ │ │ b 345ae0 │ │ │ │ ldr r1, [pc, #228] @ 345bfc │ │ │ │ ldr r0, [pc, #228] @ 345c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3459ec │ │ │ │ ldr r3, [pc, #204] @ 345c04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 345a78 │ │ │ │ ldr r3, [pc, #140] @ 345bd8 │ │ │ │ @@ -205554,49 +205554,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 345c0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 345a78 │ │ │ │ ldr r0, [pc, #88] @ 345c10 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 345a78 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c349c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, ror #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r8, r0, r1 │ │ │ │ tsteq ip, r8, lsl #8 │ │ │ │ - addeq lr, r7, ip, lsl #23 │ │ │ │ + addeq lr, r7, ip, lsr #23 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r8, lsr r6 │ │ │ │ - addeq lr, r7, r8, ror #21 │ │ │ │ - addeq pc, r7, ip, lsl r0 @ │ │ │ │ - addseq r6, pc, r0, asr #24 │ │ │ │ - addeq lr, r7, r4, lsr pc │ │ │ │ + addeq lr, r6, r8, asr r6 │ │ │ │ + addeq lr, r7, r8, lsl #22 │ │ │ │ + addeq pc, r7, ip, lsr r0 @ │ │ │ │ + addseq r6, pc, r0, ror #24 │ │ │ │ + addeq lr, r7, r4, asr pc │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ - addeq lr, r7, r4, lsr #30 │ │ │ │ + addeq lr, r7, r0, lsl pc │ │ │ │ + addeq lr, r7, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 345edc │ │ │ │ ldr lr, [pc, #688] @ 345ee0 │ │ │ │ ldr ip, [pc, #688] @ 345ee4 │ │ │ │ @@ -205612,22 +205612,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 345ef0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b2e8c │ │ │ │ + bl 8b2eac │ │ │ │ cmp r0, r4 │ │ │ │ bne 345cd8 │ │ │ │ ldr r2, [pc, #596] @ 345ef4 │ │ │ │ ldr r3, [pc, #576] @ 345ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205656,29 +205656,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8c00 │ │ │ │ + bl 8b8c20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 345e38 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 345d48 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 345e24 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, #4 │ │ │ │ bne 345cf8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 345cf8 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -205698,15 +205698,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl b96d34 │ │ │ │ + bl b96d54 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 27cba4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -205754,42 +205754,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 345f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 345cec │ │ │ │ ldr r0, [pc, #68] @ 345f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 345cec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, pc, r8, lsr #22 │ │ │ │ + addseq r6, pc, r8, asr #22 │ │ │ │ smlabteq ip, ip, r1, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ - addeq lr, r7, ip, ror #19 │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, ip, lsl #20 │ │ │ │ smlabbeq ip, r4, r1, r3 │ │ │ │ tsteq ip, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r4, lsr r3 │ │ │ │ + addeq lr, r6, r4, asr r3 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, r4, ror ip │ │ │ │ - addeq lr, r7, r8, lsr #25 │ │ │ │ + umulleq lr, r7, r4, ip │ │ │ │ + addeq lr, r7, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 346bfc │ │ │ │ ldr r3, [pc, #3276] @ 346c00 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205832,15 +205832,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 346054 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, r7 │ │ │ │ beq 346088 │ │ │ │ ldr r3, [pc, #3116] @ 346c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 346380 │ │ │ │ @@ -205910,30 +205910,30 @@ │ │ │ │ beq 34610c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 34636c │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ ldr r1, [pc, #2800] @ 346c2c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ b 346000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -206026,15 +206026,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 34657c │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, r4 │ │ │ │ beq 34658c │ │ │ │ ldr r3, [pc, #2340] @ 346c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3466a8 │ │ │ │ @@ -206069,15 +206069,15 @@ │ │ │ │ bl 27d9b4 │ │ │ │ b 34611c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 346c3c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346000 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 346464 │ │ │ │ ldr r3, [pc, #2160] @ 346c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -206113,26 +206113,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 346c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3463bc │ │ │ │ ldr r0, [pc, #2020] @ 346c50 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 346308 │ │ │ │ ldr r3, [pc, #2004] @ 346c54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3460a4 │ │ │ │ ldr r3, [pc, #1932] @ 346c20 │ │ │ │ @@ -206151,49 +206151,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 346c58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3460a4 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, sl │ │ │ │ beq 34619c │ │ │ │ ldr r3, [pc, #1784] @ 346c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346308 │ │ │ │ ldr r1, [pc, #1824] @ 346c5c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 346c60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346308 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 346c34 │ │ │ │ bne 346288 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 346280 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -206210,29 +206210,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 3460e8 │ │ │ │ ldr r7, [pc, #1700] @ 346c64 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r3, [pc, #1684] @ 346c68 │ │ │ │ ldr r2, [pc, #1684] @ 346c6c │ │ │ │ ldr r1, [pc, #1684] @ 346c70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8b6aac │ │ │ │ + bl 8b6acc │ │ │ │ b 346308 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3467e4 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3467c8 │ │ │ │ @@ -206256,32 +206256,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34402c │ │ │ │ b 34622c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 346c7c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3460a4 │ │ │ │ ldr r0, [pc, #1520] @ 346c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3463bc │ │ │ │ ldr r0, [pc, #1508] @ 346c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3463e8 │ │ │ │ ldr r1, [pc, #1496] @ 346c88 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 346c8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346308 │ │ │ │ ldr r3, [pc, #1468] @ 346c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34659c │ │ │ │ ldr r3, [pc, #1336] @ 346c20 │ │ │ │ @@ -206297,22 +206297,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 346c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34659c │ │ │ │ ldr r3, [pc, #1352] @ 346c98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3461ac │ │ │ │ ldr r3, [pc, #1212] @ 346c20 │ │ │ │ @@ -206328,30 +206328,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 346c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3461ac │ │ │ │ ldr r7, [pc, #1232] @ 346ca0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 346628 │ │ │ │ ldr r0, [pc, #1224] @ 346ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3463bc │ │ │ │ ldr r3, [pc, #1212] @ 346ca8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 346614 │ │ │ │ ldr r3, [pc, #1056] @ 346c20 │ │ │ │ @@ -206367,38 +206367,38 @@ │ │ │ │ beq 34688c │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 346cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346614 │ │ │ │ ldr r0, [pc, #1096] @ 346cb0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34659c │ │ │ │ ldr r0, [pc, #1080] @ 346cb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3461ac │ │ │ │ ldr r0, [pc, #1060] @ 346cb8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346614 │ │ │ │ ldr r2, [pc, #1044] @ 346cbc │ │ │ │ ldr r3, [pc, #852] @ 346c00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -206434,44 +206434,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 34698c │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 34699c │ │ │ │ ldr r3, [pc, #704] @ 346c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346b34 │ │ │ │ ldr r1, [pc, #844] @ 346cc0 │ │ │ │ ldr r0, [pc, #844] @ 346cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346b34 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 27d9b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b96d34 │ │ │ │ + bl b96d54 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 346b0c │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cd54 │ │ │ │ @@ -206543,28 +206543,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ mov r0, sl │ │ │ │ bl 27cebc │ │ │ │ b 3460e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b96d34 │ │ │ │ + bl b96d54 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 346cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 346c34 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 27cebc │ │ │ │ b 3460e8 │ │ │ │ @@ -206587,90 +206587,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346a44 │ │ │ │ ldr r0, [pc, #260] @ 346cd8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 346b38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346a44 │ │ │ │ ldrdeq r2, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq ip, r4, lr, r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r8, ror #2 │ │ │ │ - @ instruction: 0x009f67b0 │ │ │ │ - addeq lr, r7, r8, asr r9 │ │ │ │ - addseq r6, pc, r0, lsr #15 │ │ │ │ + addeq lr, r6, r8, lsl #3 │ │ │ │ + @ instruction: 0x009f67d0 │ │ │ │ + addeq lr, r7, r8, ror r9 │ │ │ │ + addseq r6, pc, r0, asr #15 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umullseq r6, pc, r6, r6 @ │ │ │ │ - strdeq lr, [r7], ip │ │ │ │ - addeq sp, r6, r8, lsl #30 │ │ │ │ + @ instruction: 0x009f66b6 │ │ │ │ + addeq lr, r7, ip, lsl r8 │ │ │ │ + addeq sp, r6, r8, lsr #30 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlabteq ip, r4, sl, r2 │ │ │ │ - addeq lr, r7, r0, asr #13 │ │ │ │ + addeq lr, r7, r0, ror #13 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r3, r0, r8, asr #16 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, ip, ror #21 │ │ │ │ - addeq lr, r7, ip, asr fp │ │ │ │ + addeq lr, r7, ip, lsl #22 │ │ │ │ + addeq lr, r7, ip, ror fp │ │ │ │ andeq r6, r0, r8, lsr #14 │ │ │ │ - @ instruction: 0x0087e6b0 │ │ │ │ - addseq r6, pc, r8, lsl r2 @ │ │ │ │ - addeq lr, r7, r4, lsl #10 │ │ │ │ - addeq lr, r7, r0, asr #17 │ │ │ │ - addseq r6, pc, r0, lsl #3 │ │ │ │ - addeq lr, r7, r4, lsr r3 │ │ │ │ - addeq lr, r7, r0, asr r3 │ │ │ │ + ldrdeq lr, [r7], r0 │ │ │ │ + addseq r6, pc, r8, lsr r2 @ │ │ │ │ + addeq lr, r7, r4, lsr #10 │ │ │ │ + addeq lr, r7, r0, ror #17 │ │ │ │ + addseq r6, pc, r0, lsr #3 │ │ │ │ + addeq lr, r7, r4, asr r3 │ │ │ │ + addeq lr, r7, r0, ror r3 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - @ instruction: 0x0086dab0 │ │ │ │ - addeq lr, r7, r0, ror r5 │ │ │ │ - umulleq lr, r7, r8, r5 │ │ │ │ - addeq lr, r7, r0, ror r8 │ │ │ │ - addseq r6, pc, r4, lsr #1 │ │ │ │ - umulleq lr, r7, r0, r3 │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + umulleq lr, r7, r0, r5 │ │ │ │ + @ instruction: 0x0087e5b8 │ │ │ │ + umulleq lr, r7, r0, r8 │ │ │ │ + addseq r6, pc, r4, asr #1 │ │ │ │ + @ instruction: 0x0087e3b0 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - addeq lr, r7, ip, ror #11 │ │ │ │ + addeq lr, r7, ip, lsl #12 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - addeq lr, r7, r4, lsr #12 │ │ │ │ + addeq lr, r7, r4, asr #12 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - @ instruction: 0x0087e7b4 │ │ │ │ + ldrdeq lr, [r7], r4 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ - addeq lr, r7, r8, asr #12 │ │ │ │ - addeq lr, r7, r0, lsr #10 │ │ │ │ - @ instruction: 0x0087e5b8 │ │ │ │ - addeq lr, r7, r8, asr #12 │ │ │ │ + addeq lr, r7, r8, ror #12 │ │ │ │ + addeq lr, r7, r0, asr #10 │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, r8, ror #12 │ │ │ │ tsteq ip, ip, asr r5 │ │ │ │ - addseq r5, pc, r4, ror #27 │ │ │ │ - ldrdeq lr, [r7], r0 │ │ │ │ + addseq r5, pc, r4, lsl #28 │ │ │ │ strdeq lr, [r7], r0 │ │ │ │ - addeq lr, r7, ip, lsl #5 │ │ │ │ - addeq lr, r7, ip, lsr #2 │ │ │ │ + addeq lr, r7, r0, lsl r3 │ │ │ │ + addeq lr, r7, ip, lsr #5 │ │ │ │ + addeq lr, r7, ip, asr #2 │ │ │ │ andeq r1, r0, r8, asr #16 │ │ │ │ - addeq sp, r7, r4, asr #30 │ │ │ │ + addeq sp, r7, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 346fd4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206685,27 +206685,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 346fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #680] @ 346fe8 │ │ │ │ ldr r1, [pc, #680] @ 346fec │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 346ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 346ff4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 6785ec │ │ │ │ ldr r3, [pc, #636] @ 346ff8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206758,15 +206758,15 @@ │ │ │ │ bl 34402c │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 346f04 │ │ │ │ cmp r5, #1 │ │ │ │ beq 346f20 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6b5d8 │ │ │ │ + bl b6b5f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -206779,36 +206779,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 656c58 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl b6b5d8 │ │ │ │ + bl b6b5f8 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 8b5244 │ │ │ │ + bl 8b5264 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 8b5244 │ │ │ │ + bl 8b5264 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 8b5244 │ │ │ │ + bl 8b5264 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 8b5244 │ │ │ │ + bl 8b5264 │ │ │ │ ldr r2, [pc, #308] @ 34700c │ │ │ │ ldr r3, [pc, #256] @ 346fdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 346fd0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8b5dc8 │ │ │ │ + b 8b5de8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 653c08 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 346e54 │ │ │ │ @@ -206838,49 +206838,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 34701c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346d88 │ │ │ │ ldr r0, [pc, #92] @ 347020 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 346d88 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, pc, r4, ror #20 │ │ │ │ + addseq r5, pc, r4, lsl #21 │ │ │ │ strdeq r2, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ - addeq sp, r7, ip, lsl #24 │ │ │ │ - addeq sp, r7, r4, ror #17 │ │ │ │ - strdeq sp, [r7], r8 │ │ │ │ + addeq sp, r7, r4, lsl ip │ │ │ │ + addeq sp, r7, ip, lsr #24 │ │ │ │ + addeq sp, r7, r4, lsl #18 │ │ │ │ + addeq sp, r7, r8, lsl r9 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ smlatbeq ip, ip, r0, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r6, ip, lsr #6 │ │ │ │ + addeq sp, r6, ip, asr #6 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ tsteq ip, ip, lsr #30 │ │ │ │ andeq r6, r0, r4, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, r0, asr #32 │ │ │ │ - addeq lr, r7, r4, rrx │ │ │ │ + addeq lr, r7, r0, rrx │ │ │ │ + addeq lr, r7, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 3474a8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 3474ac │ │ │ │ @@ -206906,26 +206906,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 3474c4 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #1044] @ 3474c8 │ │ │ │ ldr r1, [pc, #1044] @ 3474cc │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1008] @ 3474d0 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -206970,15 +206970,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 27cd54 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5e44 │ │ │ │ + bl 8b5e64 │ │ │ │ ldr r3, [pc, #808] @ 3474dc │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 3474e0 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -206986,37 +206986,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 8b5198 │ │ │ │ + bl 8b51b8 │ │ │ │ ldr r2, [pc, #752] @ 3474e4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5198 │ │ │ │ + bl 8b51b8 │ │ │ │ ldr r2, [pc, #732] @ 3474e8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5198 │ │ │ │ + bl 8b51b8 │ │ │ │ ldr r2, [pc, #712] @ 3474ec │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5198 │ │ │ │ + bl 8b51b8 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -207046,36 +207046,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 3474fc │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r7 │ │ │ │ bl 346cdc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 347330 │ │ │ │ ldr r3, [pc, #516] @ 347500 │ │ │ │ ldr ip, [pc, #516] @ 347504 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 347508 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 34750c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #472] @ 347510 │ │ │ │ ldr r3, [pc, #368] @ 3474ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207096,28 +207096,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 347520 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 347324 │ │ │ │ ldr r3, [pc, #372] @ 347524 │ │ │ │ ldr ip, [pc, #372] @ 347528 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 34752c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 347530 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 347324 │ │ │ │ ldr r3, [pc, #336] @ 347534 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 34710c │ │ │ │ ldr r3, [pc, #320] @ 347538 │ │ │ │ @@ -207132,89 +207132,89 @@ │ │ │ │ beq 347490 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 347540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34710c │ │ │ │ ldr r1, [pc, #232] @ 347544 │ │ │ │ ldr r3, [pc, #232] @ 347548 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 34754c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 347550 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 347554 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3472dc │ │ │ │ ldr r0, [pc, #192] @ 347558 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34710c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq ip, r4, sp, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq ip, r4, sp, r1 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r5, pc, r0, ror #13 │ │ │ │ - @ instruction: 0x0087d5b0 │ │ │ │ - umulleq sp, r7, ip, r5 │ │ │ │ + addseq r5, pc, r0, lsl #14 │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + @ instruction: 0x0087d5bc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addeq sp, r7, r4, asr r8 │ │ │ │ - addeq sp, r7, r0, lsl #17 │ │ │ │ + addeq sp, r7, r4, ror r8 │ │ │ │ + addeq sp, r7, r0, lsr #17 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r7, ip, asr #31 │ │ │ │ + addeq sp, r7, ip, ror #31 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addseq r5, pc, r0, lsr #9 │ │ │ │ - addeq sp, r7, ip, asr lr │ │ │ │ - addeq sp, r7, r4, ror #6 │ │ │ │ + addseq r5, pc, r0, asr #9 │ │ │ │ + addeq sp, r7, ip, ror lr │ │ │ │ + addeq sp, r7, r4, lsl #7 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addseq r5, pc, r4, asr r4 @ │ │ │ │ - ldrdeq sp, [r7], ip │ │ │ │ - addeq sp, r7, r4, lsl r3 │ │ │ │ + addseq r5, pc, r4, ror r4 @ │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + addeq sp, r7, r4, lsr r3 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ smlabteq ip, ip, sl, r1 │ │ │ │ - @ instruction: 0x009f53d0 │ │ │ │ - addeq sp, r7, r4, lsr #26 │ │ │ │ - umulleq sp, r7, r4, r2 │ │ │ │ + @ instruction: 0x009f53f0 │ │ │ │ + addeq sp, r7, r4, asr #26 │ │ │ │ + @ instruction: 0x0087d2b4 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - umullseq r5, pc, ip, r3 @ │ │ │ │ - addeq sp, r7, ip, lsl #26 │ │ │ │ - addeq sp, r7, r0, ror #4 │ │ │ │ + @ instruction: 0x009f53bc │ │ │ │ + addeq sp, r7, ip, lsr #26 │ │ │ │ + addeq sp, r7, r0, lsl #5 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r7, r8, lsl #24 │ │ │ │ - addeq sp, r7, r0, asr #3 │ │ │ │ - addseq r5, pc, r8, ror #5 │ │ │ │ - addeq sp, r7, r8, ror #25 │ │ │ │ - addeq sp, r7, r8, lsr #3 │ │ │ │ + addeq sp, r7, r8, lsr #24 │ │ │ │ + addeq sp, r7, r0, ror #3 │ │ │ │ + addseq r5, pc, r8, lsl #6 │ │ │ │ + addeq sp, r7, r8, lsl #26 │ │ │ │ + addeq sp, r7, r8, asr #3 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - addeq sp, r7, ip, ror #23 │ │ │ │ + addeq sp, r7, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 34775c │ │ │ │ ldr ip, [pc, #488] @ 347760 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -207230,25 +207230,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 34776c │ │ │ │ ldr r3, [pc, #448] @ 347770 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #432] @ 347774 │ │ │ │ ldr r3, [pc, #432] @ 347778 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3476c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b2e8c │ │ │ │ + bl 8b2eac │ │ │ │ cmp r0, #0 │ │ │ │ bne 347630 │ │ │ │ ldr r2, [pc, #392] @ 34777c │ │ │ │ ldr r3, [pc, #364] @ 347764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207262,15 +207262,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b8c00 │ │ │ │ + bl 8b8c20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 34768c │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cba4 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -207280,15 +207280,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 8b8c00 │ │ │ │ + bl 8b8c20 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 34764c │ │ │ │ ldr r2, [pc, #236] @ 347780 │ │ │ │ ldr r3, [pc, #204] @ 347764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207318,46 +207318,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 347790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3475dc │ │ │ │ ldr r0, [pc, #76] @ 347794 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3475dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, pc, r4, ror #3 │ │ │ │ + addseq r5, pc, r4, lsl #4 │ │ │ │ smlabbeq ip, r0, r8, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r7, r0, lsl #1 │ │ │ │ - umulleq sp, r7, r4, r0 │ │ │ │ + addeq sp, r7, r0, lsr #1 │ │ │ │ + strheq sp, [r7], r4 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r0, lsl r8 │ │ │ │ tsteq ip, r0, ror r7 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r7, r4, asr sl │ │ │ │ - addeq sp, r7, ip, lsl #21 │ │ │ │ + addeq sp, r7, r4, ror sl │ │ │ │ + addeq sp, r7, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 347a44 │ │ │ │ ldr ip, [pc, #660] @ 347a48 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207373,22 +207373,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 347a54 │ │ │ │ ldr r3, [pc, #620] @ 347a58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 347a5c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b2e8c │ │ │ │ + bl 8b2eac │ │ │ │ cmp r0, r4 │ │ │ │ bne 347860 │ │ │ │ ldr r2, [pc, #572] @ 347a60 │ │ │ │ ldr r3, [pc, #548] @ 347a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207418,29 +207418,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8c00 │ │ │ │ + bl 8b8c20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3479a0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3478d0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34798c │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ cmp r0, #4 │ │ │ │ bne 347880 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 347880 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -207458,15 +207458,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 347a6c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b96d34 │ │ │ │ + bl b96d54 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 27cba4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -207508,43 +207508,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 347a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 347874 │ │ │ │ ldr r0, [pc, #72] @ 347a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 347874 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, pc, r4, lsr #31 │ │ │ │ + addseq r4, pc, r4, asr #31 │ │ │ │ tsteq ip, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r7, r4, asr #28 │ │ │ │ - addeq ip, r7, r8, asr lr │ │ │ │ + addeq ip, r7, r4, ror #28 │ │ │ │ + addeq ip, r7, r8, ror lr │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ tsteq ip, r0, lsl #12 │ │ │ │ smlatteq ip, r0, r5, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x0086c7b4 │ │ │ │ + ldrdeq ip, [r6], r4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sp, [r7], r0 │ │ │ │ - addeq sp, r7, r4, lsr #16 │ │ │ │ + addeq sp, r7, r0, lsl r8 │ │ │ │ + addeq sp, r7, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 347ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 61e9ac │ │ │ │ @@ -207554,70 +207554,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337dd0 │ │ │ │ adceq r3, sl, r4, asr r9 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq sp, [r7], r0 │ │ │ │ - addeq fp, lr, r0, lsr sl │ │ │ │ + addeq sp, r7, r0, lsl r8 │ │ │ │ + addeq fp, lr, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 347be8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r7, [pc, #232] @ 347bec │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 347bc8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 347bf0 │ │ │ │ ldr r2, [pc, #216] @ 347bf4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #192] @ 347bf8 │ │ │ │ ldr r1, [pc, #192] @ 347bfc │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #152] @ 347c00 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9278e8 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #140] @ 347c04 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 347c08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #120] @ 347c0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929718 │ │ │ │ + bl 929738 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -207626,27 +207626,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 347c14 │ │ │ │ ldr r0, [pc, #64] @ 347c18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addeq sp, r7, ip, asr #15 │ │ │ │ + addeq sp, r7, ip, ror #15 │ │ │ │ tsteq ip, r4, lsl #6 │ │ │ │ - addseq r4, pc, r8, asr lr @ │ │ │ │ - addeq sp, r7, r4, lsr #15 │ │ │ │ - @ instruction: 0x0086bfbc │ │ │ │ - addeq fp, r9, ip │ │ │ │ - addeq r4, r7, r8, ror #11 │ │ │ │ - addeq r3, ip, r0, lsl r2 │ │ │ │ + addseq r4, pc, r8, ror lr @ │ │ │ │ + addeq sp, r7, r4, asr #15 │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + addeq fp, r9, ip, lsr #32 │ │ │ │ + addeq r4, r7, r8, lsl #12 │ │ │ │ + addeq r3, ip, r0, lsr r2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - umullseq r4, pc, ip, sp @ │ │ │ │ - strdeq sp, [r7], r0 │ │ │ │ - @ instruction: 0x00903db0 │ │ │ │ + @ instruction: 0x009f4dbc │ │ │ │ + addeq sp, r7, r0, lsl r7 │ │ │ │ + @ instruction: 0x00903dd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 347d10 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207654,41 +207654,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 347d14 │ │ │ │ ldr r1, [pc, #204] @ 347d18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #184] @ 347d1c │ │ │ │ ldr r1, [pc, #184] @ 347d20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #152] @ 347d24 │ │ │ │ ldr r1, [pc, #152] @ 347d28 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #120] @ 347d2c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 347d30 │ │ │ │ ldr r3, [pc, #96] @ 347d34 │ │ │ │ ldr r0, [pc, #96] @ 347d38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -207700,23 +207700,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, pc, ip, lsr sp @ │ │ │ │ - @ instruction: 0x0086beb0 │ │ │ │ - addeq sl, r9, r8, lsl #30 │ │ │ │ - addeq sp, r7, r0, lsl #13 │ │ │ │ + addseq r4, pc, ip, asr sp @ │ │ │ │ + ldrdeq fp, [r6], r0 │ │ │ │ + addeq sl, r9, r8, lsr #30 │ │ │ │ addeq sp, r7, r0, lsr #13 │ │ │ │ - addeq sl, r7, r0, ror r0 │ │ │ │ - umulleq r1, r7, r4, sl │ │ │ │ + addeq sp, r7, r0, asr #13 │ │ │ │ + umulleq sl, r7, r0, r0 │ │ │ │ + @ instruction: 0x00871ab4 │ │ │ │ tsteq r7, r4, ror #2 │ │ │ │ - ldrdeq sp, [r7], r0 │ │ │ │ + strdeq sp, [r7], r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 347da0 │ │ │ │ @@ -207726,28 +207726,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #40] @ 347dac │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8b5dd0 │ │ │ │ - addseq r4, pc, r8, lsl ip @ │ │ │ │ - addeq sp, r7, r4, ror #10 │ │ │ │ - addeq sp, r7, ip, asr #10 │ │ │ │ - addeq ip, r7, r0, asr #17 │ │ │ │ + b 8b5df0 │ │ │ │ + addseq r4, pc, r8, lsr ip @ │ │ │ │ + addeq sp, r7, r4, lsl #11 │ │ │ │ + addeq sp, r7, ip, ror #10 │ │ │ │ + addeq ip, r7, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 347e70 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207756,52 +207756,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #128] @ 347e7c │ │ │ │ ldr r1, [pc, #128] @ 347e80 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 347e84 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 347e88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9295f0 │ │ │ │ - addseq r4, pc, r8, lsr #23 │ │ │ │ - addeq sp, r7, r8, ror #9 │ │ │ │ - addeq sp, r7, ip, asr #9 │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ - addeq sl, r9, ip, asr #26 │ │ │ │ - addeq r2, ip, r8, asr #30 │ │ │ │ + b 929610 │ │ │ │ + addseq r4, pc, r8, asr #23 │ │ │ │ + addeq sp, r7, r8, lsl #10 │ │ │ │ + addeq sp, r7, ip, ror #9 │ │ │ │ + addeq fp, r6, r8, lsl sp │ │ │ │ + addeq sl, r9, ip, ror #26 │ │ │ │ + addeq r2, ip, r8, ror #30 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00347e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -207841,15 +207841,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl a85538 │ │ │ │ + bl a85558 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 348144 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 3480d4 │ │ │ │ ldr r3, [pc, #600] @ 3481b8 │ │ │ │ @@ -207857,15 +207857,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 348188 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 9eb724 │ │ │ │ + bl 9eb744 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 347ee4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -207899,68 +207899,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl a81a00 │ │ │ │ + bl a81a20 │ │ │ │ cmp r0, #0 │ │ │ │ blt 348068 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 347fb8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ cmp r0, #0 │ │ │ │ bge 347fb8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 92a604 │ │ │ │ + bl 92a624 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb3e8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #284] @ 3481bc │ │ │ │ ldr r1, [pc, #284] @ 3481c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 3481c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ b 347eec │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 92a604 │ │ │ │ + bl 92a624 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb3e8 │ │ │ │ ldr r3, [pc, #196] @ 3481c8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 3481cc │ │ │ │ ldr r3, [pc, #180] @ 3481d0 │ │ │ │ @@ -207969,31 +207969,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 347eec │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb3e8 │ │ │ │ ldr ip, [pc, #128] @ 3481d4 │ │ │ │ ldr r3, [pc, #128] @ 3481d8 │ │ │ │ ldr r1, [pc, #128] @ 3481dc │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ b 347eec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3481e0 │ │ │ │ ldr r1, [pc, #80] @ 3481e4 │ │ │ │ ldr r0, [pc, #80] @ 3481e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -208001,26 +208001,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq ip, r8, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r8, lsl #30 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - addeq sp, r7, r4, lsr #6 │ │ │ │ + addeq sp, r7, r4, asr #6 │ │ │ │ + umulleq sp, r7, r4, r2 │ │ │ │ + addseq r4, pc, r8, asr #18 │ │ │ │ addeq sp, r7, r4, ror r2 │ │ │ │ - addseq r4, pc, r8, lsr #18 │ │ │ │ - addeq sp, r7, r4, asr r2 │ │ │ │ - addeq sp, r7, r0, lsl #4 │ │ │ │ - @ instruction: 0x009f48bc │ │ │ │ + addeq sp, r7, r0, lsr #4 │ │ │ │ + @ instruction: 0x009f48dc │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + umullseq r4, pc, r8, r8 @ │ │ │ │ ldrdeq sp, [r7], ip │ │ │ │ - addseq r4, pc, r8, ror r8 @ │ │ │ │ - @ instruction: 0x0087d1bc │ │ │ │ - addseq r4, pc, r4, asr #16 │ │ │ │ - addeq sp, r7, r8, lsl #3 │ │ │ │ - addeq sp, r7, r8, lsl #4 │ │ │ │ + addseq r4, pc, r4, ror #16 │ │ │ │ + addeq sp, r7, r8, lsr #3 │ │ │ │ + addeq sp, r7, r8, lsr #4 │ │ │ │ │ │ │ │ 003481ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 348550 │ │ │ │ @@ -208052,29 +208052,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3483fc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 348468 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 348498 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3484cc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 3482c4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3484fc │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 348558 │ │ │ │ ldr r3, [pc, #640] @ 348554 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208089,15 +208089,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 34854c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef8c8 │ │ │ │ + bl 9ef8e8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34844c │ │ │ │ cmp r0, #0 │ │ │ │ bne 34834c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -208113,18 +208113,18 @@ │ │ │ │ bne 348270 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 348278 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef8c8 │ │ │ │ + bl 9ef8e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eb724 │ │ │ │ + bl 9eb744 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 348430 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3483ac │ │ │ │ cmp r7, #0 │ │ │ │ @@ -208157,15 +208157,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ b 3482c8 │ │ │ │ cmp r7, #0 │ │ │ │ bne 34852c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -208184,81 +208184,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 348428 │ │ │ │ ldr r3, [pc, #212] @ 348574 │ │ │ │ ldr ip, [pc, #212] @ 348578 │ │ │ │ ldr lr, [pc, #212] @ 34857c │ │ │ │ ldr r1, [pc, #212] @ 348580 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 348428 │ │ │ │ ldr r3, [pc, #176] @ 348584 │ │ │ │ ldr ip, [pc, #176] @ 348588 │ │ │ │ ldr r1, [pc, #176] @ 34858c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 348428 │ │ │ │ ldr r3, [pc, #140] @ 348590 │ │ │ │ ldr ip, [pc, #140] @ 348594 │ │ │ │ ldr r1, [pc, #140] @ 348598 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 348428 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 3483ac │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 3483ac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ strdeq r0, [ip, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, lsr fp │ │ │ │ - @ instruction: 0x009f45d0 │ │ │ │ - addeq ip, r7, r8, ror #31 │ │ │ │ - addeq ip, r7, r0, lsl pc │ │ │ │ - addseq r4, pc, r0, ror #10 │ │ │ │ - @ instruction: 0x0087cfb8 │ │ │ │ - addeq ip, r7, r4, lsr #29 │ │ │ │ - addseq r4, pc, ip, lsr #10 │ │ │ │ - @ instruction: 0x0087cfbc │ │ │ │ + @ instruction: 0x009f45f0 │ │ │ │ + addeq sp, r7, r8 │ │ │ │ + addeq ip, r7, r0, lsr pc │ │ │ │ + addseq r4, pc, r0, lsl #11 │ │ │ │ + ldrdeq ip, [r7], r8 │ │ │ │ + addeq ip, r7, r4, asr #29 │ │ │ │ + addseq r4, pc, ip, asr #10 │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq ip, r7, r0, ror lr │ │ │ │ - @ instruction: 0x009f44fc │ │ │ │ - @ instruction: 0x0087cfbc │ │ │ │ - addeq ip, r7, r0, asr #28 │ │ │ │ - addseq r4, pc, ip, asr #9 │ │ │ │ - addeq ip, r7, r4, asr #31 │ │ │ │ - addeq ip, r7, r0, lsl lr │ │ │ │ + umulleq ip, r7, r0, lr │ │ │ │ + addseq r4, pc, ip, lsl r5 @ │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ + addeq ip, r7, r0, ror #28 │ │ │ │ + addseq r4, pc, ip, ror #9 │ │ │ │ + addeq ip, r7, r4, ror #31 │ │ │ │ + addeq ip, r7, r0, lsr lr │ │ │ │ │ │ │ │ 0034859c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -208278,67 +208278,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9ebcec │ │ │ │ + bl 9ebd0c │ │ │ │ cmp r0, r5 │ │ │ │ blt 3486dc │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 34869c │ │ │ │ cmp r3, #2 │ │ │ │ beq 348634 │ │ │ │ cmp r3, r5 │ │ │ │ bne 3486fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edadc │ │ │ │ + bl 9edafc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 3486ac │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 3486c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edae4 │ │ │ │ + bl 9edb04 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ed794 │ │ │ │ + bl 9ed7b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 9e3b9c │ │ │ │ + bl 9e3bbc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 348640 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ed810 │ │ │ │ + bl 9ed830 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 34864c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ed810 │ │ │ │ + bl 9ed830 │ │ │ │ mov r8, r0 │ │ │ │ b 34864c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208404,27 +208404,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 3488d0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 348824 │ │ │ │ ldr r3, [pc, #212] @ 3488d4 │ │ │ │ ldr r0, [pc, #212] @ 3488d8 │ │ │ │ ldr r1, [pc, #212] @ 3488dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 3488e0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -208455,27 +208455,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 3488f0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 348824 │ │ │ │ - addseq r4, pc, r0, lsl #4 │ │ │ │ - addeq ip, r7, r8, ror sp │ │ │ │ - addeq ip, r7, ip, lsr fp │ │ │ │ + addseq r4, pc, r0, lsr #4 │ │ │ │ + umulleq ip, r7, r8, sp │ │ │ │ + addeq ip, r7, ip, asr fp │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - @ instruction: 0x009f41d0 │ │ │ │ - addeq ip, r7, r8, lsl #26 │ │ │ │ - addeq ip, r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x009f41f0 │ │ │ │ + addeq ip, r7, r8, lsr #26 │ │ │ │ + addeq ip, r7, r8, lsr #22 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addseq r4, pc, r4, lsr r1 @ │ │ │ │ - addeq ip, r7, ip, lsl #25 │ │ │ │ - addeq ip, r7, ip, ror #20 │ │ │ │ + addseq r4, pc, r4, asr r1 @ │ │ │ │ + addeq ip, r7, ip, lsr #25 │ │ │ │ + addeq ip, r7, ip, lsl #21 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 003488f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208770,25 +208770,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 27ea28 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ ldr fp, [pc, #440] @ 348f84 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 348e54 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 348e54 │ │ │ │ @@ -208809,15 +208809,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 348e48 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r3, [pc, #328] @ 348f88 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 348e98 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 348dfc │ │ │ │ @@ -208870,46 +208870,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 348fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 348ec4 │ │ │ │ ldr r0, [pc, #64] @ 348fa4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 348ec4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, ip, lsr r0 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ smlatbeq fp, r4, pc, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, ror r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r7, ip, lsl r6 │ │ │ │ - addeq ip, r7, r4, asr #12 │ │ │ │ + addeq ip, r7, ip, lsr r6 │ │ │ │ + addeq ip, r7, r4, ror #12 │ │ │ │ │ │ │ │ 00348fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -208929,15 +208929,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 9ef978 │ │ │ │ + bl 9ef998 │ │ │ │ ldr r8, [pc, #800] @ 349338 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3490b0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -208991,15 +208991,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 349038 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209059,32 +209059,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 349360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 349064 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209127,31 +209127,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 349364 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 349064 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq fp, ip, lsr lr @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [fp, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010bfd98 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r7, r0, lsr #7 │ │ │ │ - addeq ip, r7, r0, lsl #6 │ │ │ │ + addeq ip, r7, r0, asr #7 │ │ │ │ + addeq ip, r7, r0, lsr #6 │ │ │ │ │ │ │ │ 00349368 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -209159,15 +209159,15 @@ │ │ │ │ andls r1, r1, #1 │ │ │ │ rsb r0, r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3493a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r2, sl, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ lsr r6, r2, #8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ @@ -209211,15 +209211,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ lsl r2, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349560 │ │ │ │ add r3, r7, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #504 @ 0x1f8 │ │ │ │ add r3, r3, r8 │ │ │ │ @@ -209238,15 +209238,15 @@ │ │ │ │ bic r2, r7, #508 @ 0x1fc │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ bic r2, r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349590 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ and r0, r3, #256 @ 0x100 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -209296,18 +209296,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 3494e4 │ │ │ │ - addeq ip, r7, ip, asr #1 │ │ │ │ - addseq r3, pc, r8, asr #9 │ │ │ │ - umullseq r3, pc, ip, r4 @ │ │ │ │ - addeq ip, r7, r0, lsr #1 │ │ │ │ + addeq ip, r7, ip, ror #1 │ │ │ │ + addseq r3, pc, r8, ror #9 │ │ │ │ + @ instruction: 0x009f34bc │ │ │ │ + addeq ip, r7, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r7, r2, #8 │ │ │ │ orr r7, r7, r3, lsl #24 │ │ │ │ @@ -209349,15 +209349,15 @@ │ │ │ │ add r5, r4, #141 @ 0x8d │ │ │ │ mov r8, #1536 @ 0x600 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349770 │ │ │ │ lsl r3, r7, #4 │ │ │ │ and r3, r3, #496 @ 0x1f0 │ │ │ │ add r3, r3, r6 │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209374,15 +209374,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3497a4 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #8 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -209427,18 +209427,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #20 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 349704 │ │ │ │ - @ instruction: 0x009f32b8 │ │ │ │ + @ instruction: 0x009f32d8 │ │ │ │ + ldrdeq fp, [r7], r8 │ │ │ │ + @ instruction: 0x009f32b4 │ │ │ │ @ instruction: 0x0087beb8 │ │ │ │ - umullseq r3, pc, r4, r2 @ │ │ │ │ - umulleq fp, r7, r8, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r5, r2, #16 │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ @@ -209480,15 +209480,15 @@ │ │ │ │ mov r8, #3072 @ 0xc00 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str ip, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349988 │ │ │ │ lsl r5, r5, #6 │ │ │ │ and r5, r5, #448 @ 0x1c0 │ │ │ │ add r5, r5, r6 │ │ │ │ add r7, r7, r5 │ │ │ │ str r7, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209508,15 +209508,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, sl, lsr #23 │ │ │ │ lsl r2, sl, #9 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3499bc │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -209561,18 +209561,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 34991c │ │ │ │ - addseq r3, pc, r0, lsr #1 │ │ │ │ + addseq r3, pc, r0, asr #1 │ │ │ │ + addeq fp, r7, r0, asr #25 │ │ │ │ + umullseq r3, pc, ip, r0 @ │ │ │ │ addeq fp, r7, r0, lsr #25 │ │ │ │ - addseq r3, pc, ip, ror r0 @ │ │ │ │ - addeq fp, r7, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ ldr ip, [pc, #996] @ 349df0 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #992] @ 349df4 │ │ │ │ @@ -209619,15 +209619,15 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr fp, fp, r3, lsl #23 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ and r5, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349dc0 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r6, #256 @ 0x100 │ │ │ │ @@ -209678,15 +209678,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349bec │ │ │ │ ldr r2, [pc, #556] @ 349df8 │ │ │ │ ldr r1, [pc, #556] @ 349dfc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209734,15 +209734,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349d94 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -209761,15 +209761,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349bec │ │ │ │ ldr r2, [pc, #236] @ 349e04 │ │ │ │ ldr r1, [pc, #236] @ 349e08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209822,23 +209822,23 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 349bf4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [fp, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r0, ror lr @ │ │ │ │ - umulleq fp, r7, r4, sl │ │ │ │ + umullseq r2, pc, r0, lr @ │ │ │ │ + @ instruction: 0x0087bab4 │ │ │ │ tstpeq fp, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - addseq r2, pc, r4, lsr #26 │ │ │ │ - addeq fp, r7, r8, asr #18 │ │ │ │ - addseq r2, pc, r0, lsr #25 │ │ │ │ - addeq fp, r7, r4, lsr #17 │ │ │ │ - addseq r2, pc, r4, ror ip @ │ │ │ │ - addeq fp, r7, r8, ror r8 │ │ │ │ + addseq r2, pc, r4, asr #26 │ │ │ │ + addeq fp, r7, r8, ror #18 │ │ │ │ + addseq r2, pc, r0, asr #25 │ │ │ │ + addeq fp, r7, r4, asr #17 │ │ │ │ + umullseq r2, pc, r4, ip @ │ │ │ │ + umulleq fp, r7, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2488] @ 0x9b8 │ │ │ │ ldr ip, [pc, #976] @ 34a204 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #972] @ 34a208 │ │ │ │ @@ -209882,15 +209882,15 @@ │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ lsl r2, r7, #9 │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a1d8 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #512 @ 0x200 │ │ │ │ rsc r1, fp, #0 │ │ │ │ @@ -209941,15 +209941,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a004 │ │ │ │ ldr r2, [pc, #548] @ 34a20c │ │ │ │ ldr r1, [pc, #548] @ 34a210 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ @@ -209996,15 +209996,15 @@ │ │ │ │ lsl r7, r3, #23 │ │ │ │ lsr r1, r6, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r7, r7, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a1ac │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r7, #1 │ │ │ │ @@ -210023,15 +210023,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a004 │ │ │ │ ldr r2, [pc, #232] @ 34a218 │ │ │ │ ldr r1, [pc, #232] @ 34a21c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210083,23 +210083,23 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 34a00c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq fp, r8, pc, lr @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r8, asr sl @ │ │ │ │ - addeq fp, r7, ip, ror r6 │ │ │ │ + addseq r2, pc, r8, ror sl @ │ │ │ │ + umulleq fp, r7, ip, r6 │ │ │ │ strdeq lr, [fp, -r0] │ │ │ │ - addseq r2, pc, ip, lsl #18 │ │ │ │ - addeq fp, r7, r0, lsr r5 │ │ │ │ - addseq r2, pc, r8, lsl #17 │ │ │ │ - addeq fp, r7, ip, lsl #9 │ │ │ │ - addseq r2, pc, r0, ror #16 │ │ │ │ - addeq fp, r7, r4, ror #8 │ │ │ │ + addseq r2, pc, ip, lsr #18 │ │ │ │ + addeq fp, r7, r0, asr r5 │ │ │ │ + addseq r2, pc, r8, lsr #17 │ │ │ │ + addeq fp, r7, ip, lsr #9 │ │ │ │ + addseq r2, pc, r0, lsl #17 │ │ │ │ + addeq fp, r7, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #952] @ 0x3b8 │ │ │ │ ldr ip, [pc, #1004] @ 34a634 │ │ │ │ sub sp, sp, #3104 @ 0xc20 │ │ │ │ ldr r3, [pc, #1000] @ 34a638 │ │ │ │ @@ -210148,15 +210148,15 @@ │ │ │ │ lsl r2, r6, #9 │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a604 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #2048 @ 0x800 │ │ │ │ rsc r3, r7, #0 │ │ │ │ asr r9, r8, #31 │ │ │ │ @@ -210206,15 +210206,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a42c │ │ │ │ ldr r2, [pc, #560] @ 34a63c │ │ │ │ ldr r1, [pc, #560] @ 34a640 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210262,15 +210262,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a5d8 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -210289,15 +210289,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a42c │ │ │ │ ldr r2, [pc, #240] @ 34a648 │ │ │ │ ldr r1, [pc, #240] @ 34a64c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210351,68 +210351,68 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 34a434 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010bebb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r0, lsr r6 @ │ │ │ │ - addeq fp, r7, r4, asr r2 │ │ │ │ + addseq r2, pc, r0, asr r6 @ │ │ │ │ + addeq fp, r7, r4, ror r2 │ │ │ │ smlabteq fp, r8, r9, lr │ │ │ │ - addseq r2, pc, r4, ror #9 │ │ │ │ - addeq fp, r7, r8, lsl #2 │ │ │ │ - addseq r2, pc, ip, asr r4 @ │ │ │ │ - addeq fp, r7, r0, rrx │ │ │ │ - addseq r2, pc, r0, lsr r4 @ │ │ │ │ - addeq fp, r7, r4, lsr r0 │ │ │ │ + addseq r2, pc, r4, lsl #10 │ │ │ │ + addeq fp, r7, r8, lsr #2 │ │ │ │ + addseq r2, pc, ip, ror r4 @ │ │ │ │ + addeq fp, r7, r0, lsl #1 │ │ │ │ + addseq r2, pc, r0, asr r4 @ │ │ │ │ + addeq fp, r7, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 34a708 │ │ │ │ ldr r2, [pc, #144] @ 34a70c │ │ │ │ ldr r1, [pc, #144] @ 34a710 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #112] @ 34a714 │ │ │ │ ldr r1, [pc, #112] @ 34a718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #92] @ 34a71c │ │ │ │ ldr r1, [pc, #92] @ 34a720 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, pc, r4, asr #7 │ │ │ │ - addeq r9, r6, ip, ror #8 │ │ │ │ - addeq r8, r9, r8, asr #9 │ │ │ │ + addseq r2, pc, r4, ror #7 │ │ │ │ + addeq r9, r6, ip, lsl #9 │ │ │ │ + addeq r8, r9, r8, ror #9 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr r0 │ │ │ │ adceq r0, sl, r8, asr sp │ │ │ │ smlatbeq r7, ip, r7, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -210449,17 +210449,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a7cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r2, pc, r4, r2 @ │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - addeq sl, r7, r0, ror #29 │ │ │ │ + @ instruction: 0x009f22b4 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ + addeq sl, r7, r0, lsl #30 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34ac50 │ │ │ │ ldr r3, [pc, #1124] @ 34ac54 │ │ │ │ @@ -210515,15 +210515,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ac24 │ │ │ │ ldr r0, [pc, #888] @ 34ac5c │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -210535,15 +210535,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34abfc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210572,15 +210572,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a980 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34ac64 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -210597,15 +210597,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34abd0 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210618,15 +210618,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ab84 │ │ │ │ ldr r2, [pc, #492] @ 34ac68 │ │ │ │ ldr r3, [pc, #468] @ 34ac54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210679,15 +210679,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ab28 │ │ │ │ ldr r1, [pc, #256] @ 34ac70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -210742,29 +210742,29 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 34a8dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r7, r4, lsr #29 │ │ │ │ + addeq sl, r7, r4, asr #29 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq r2, [pc], r4 │ │ │ │ - umulleq sl, r7, r4, ip │ │ │ │ + ldrsheq r2, [pc], r4 │ │ │ │ + @ instruction: 0x0087acb4 │ │ │ │ smlabbeq fp, r8, r3, lr │ │ │ │ - addseq r1, pc, ip, lsr #30 │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ - @ instruction: 0x009f1eb0 │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ - addseq r1, pc, r4, ror #28 │ │ │ │ - addeq sl, r7, r4, ror #20 │ │ │ │ - addseq r1, pc, r8, lsr lr @ │ │ │ │ - addeq sl, r7, r8, asr sl │ │ │ │ - addseq r1, pc, r0, lsl lr @ │ │ │ │ - addeq sl, r7, r0, lsl sl │ │ │ │ + addseq r1, pc, ip, asr #30 │ │ │ │ + addeq sl, r7, r8, lsl fp │ │ │ │ + @ instruction: 0x009f1ed0 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ + addseq r1, pc, r4, lsl #29 │ │ │ │ + addeq sl, r7, r4, lsl #21 │ │ │ │ + addseq r1, pc, r8, asr lr @ │ │ │ │ + addeq sl, r7, r8, ror sl │ │ │ │ + addseq r1, pc, r0, lsr lr @ │ │ │ │ + addeq sl, r7, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1112] @ 34b104 │ │ │ │ ldr r3, [pc, #1112] @ 34b108 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ @@ -210819,15 +210819,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ lsr sl, r5, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b0d8 │ │ │ │ ldr r0, [pc, #876] @ 34b110 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r7 │ │ │ │ and r0, r0, r7 │ │ │ │ @@ -210839,15 +210839,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b0b0 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210876,15 +210876,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ae40 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, sl, lsl #23 │ │ │ │ ldr r1, [pc, #652] @ 34b118 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, sl, #9 │ │ │ │ @@ -210901,15 +210901,15 @@ │ │ │ │ lsr r1, sl, #9 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ lsr r5, r4, #9 │ │ │ │ orr r5, r5, sl, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b084 │ │ │ │ sub r2, r7, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210922,15 +210922,15 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b038 │ │ │ │ ldr r2, [pc, #480] @ 34b11c │ │ │ │ ldr r3, [pc, #456] @ 34b108 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210980,15 +210980,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34afdc │ │ │ │ ldr r1, [pc, #256] @ 34b124 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211043,29 +211043,29 @@ │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 34ad9c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r7, r4, ror #19 │ │ │ │ + addeq sl, r7, r4, lsl #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r1, pc, r4, lsl ip @ │ │ │ │ - ldrdeq sl, [r7], r4 │ │ │ │ + addseq r1, pc, r4, lsr ip @ │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ smlabteq fp, r8, lr, sp │ │ │ │ - addseq r1, pc, r8, ror sl @ │ │ │ │ - addeq sl, r7, r4, asr #12 │ │ │ │ - @ instruction: 0x009f19fc │ │ │ │ - addeq sl, r7, r0, lsr #12 │ │ │ │ - @ instruction: 0x009f19b0 │ │ │ │ - @ instruction: 0x0087a5b0 │ │ │ │ - addseq r1, pc, r4, lsl #19 │ │ │ │ - addeq sl, r7, r4, lsr #11 │ │ │ │ - addseq r1, pc, ip, asr r9 @ │ │ │ │ - addeq sl, r7, ip, asr r5 │ │ │ │ + umullseq r1, pc, r8, sl @ │ │ │ │ + addeq sl, r7, r4, ror #12 │ │ │ │ + addseq r1, pc, ip, lsl sl @ │ │ │ │ + addeq sl, r7, r0, asr #12 │ │ │ │ + @ instruction: 0x009f19d0 │ │ │ │ + ldrdeq sl, [r7], r0 │ │ │ │ + addseq r1, pc, r4, lsr #19 │ │ │ │ + addeq sl, r7, r4, asr #11 │ │ │ │ + addseq r1, pc, ip, ror r9 @ │ │ │ │ + addeq sl, r7, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34b5c4 │ │ │ │ ldr r3, [pc, #1124] @ 34b5c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -211120,15 +211120,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b598 │ │ │ │ ldr r0, [pc, #888] @ 34b5d0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -211140,15 +211140,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b570 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -211177,15 +211177,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b2f4 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34b5d8 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -211202,15 +211202,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b544 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -211223,15 +211223,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b4f8 │ │ │ │ ldr r2, [pc, #492] @ 34b5dc │ │ │ │ ldr r3, [pc, #468] @ 34b5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -211284,15 +211284,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b49c │ │ │ │ ldr r1, [pc, #256] @ 34b5e4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211347,74 +211347,74 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 34b250 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r4, ip, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r7, r0, lsr r5 │ │ │ │ + addeq sl, r7, r0, asr r5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r1, pc, r0, ror #14 │ │ │ │ - addeq sl, r7, r0, lsr #6 │ │ │ │ + addseq r1, pc, r0, lsl #15 │ │ │ │ + addeq sl, r7, r0, asr #6 │ │ │ │ tsteq fp, r4, lsl sl │ │ │ │ - @ instruction: 0x009f15b8 │ │ │ │ - addeq sl, r7, r4, lsl #3 │ │ │ │ - addseq r1, pc, ip, lsr r5 @ │ │ │ │ - addeq sl, r7, r0, ror #2 │ │ │ │ - @ instruction: 0x009f14f0 │ │ │ │ - strdeq sl, [r7], r0 │ │ │ │ - addseq r1, pc, r4, asr #9 │ │ │ │ - addeq sl, r7, r4, ror #1 │ │ │ │ - umullseq r1, pc, ip, r4 @ │ │ │ │ - umulleq sl, r7, ip, r0 │ │ │ │ + @ instruction: 0x009f15d8 │ │ │ │ + addeq sl, r7, r4, lsr #3 │ │ │ │ + addseq r1, pc, ip, asr r5 @ │ │ │ │ + addeq sl, r7, r0, lsl #3 │ │ │ │ + addseq r1, pc, r0, lsl r5 @ │ │ │ │ + addeq sl, r7, r0, lsl r1 │ │ │ │ + addseq r1, pc, r4, ror #9 │ │ │ │ + addeq sl, r7, r4, lsl #2 │ │ │ │ + @ instruction: 0x009f14bc │ │ │ │ + strheq sl, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 34b674 │ │ │ │ ldr r2, [pc, #84] @ 34b678 │ │ │ │ ldr r1, [pc, #84] @ 34b67c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #3280] @ 0xcd0 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [r0, #3328] @ 0xd00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, pc, ip, lsl r4 @ │ │ │ │ - addeq sl, r7, r8, asr r0 │ │ │ │ - addeq sl, r7, r8, ror r2 │ │ │ │ + addseq r1, pc, ip, lsr r4 @ │ │ │ │ + addeq sl, r7, r8, ror r0 │ │ │ │ + umulleq sl, r7, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 34b6f8 │ │ │ │ ldr r2, [pc, #96] @ 34b6fc │ │ │ │ ldr r1, [pc, #96] @ 34b700 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #3328] @ 0xd00 │ │ │ │ cmp r1, #3136 @ 0xc40 │ │ │ │ movls r3, r0 │ │ │ │ addls r2, r3, #141 @ 0x8d │ │ │ │ addls r2, r2, r1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #21 │ │ │ │ @@ -211422,32 +211422,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, pc, r4, lsr #7 │ │ │ │ - addeq r9, r7, r0, ror #31 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ + addseq r1, pc, r4, asr #7 │ │ │ │ + addeq sl, r7, r0 │ │ │ │ + addeq sl, r7, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34b794 │ │ │ │ ldr r2, [pc, #120] @ 34b798 │ │ │ │ ldr r1, [pc, #120] @ 34b79c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #3296 @ 0xce0 │ │ │ │ str r2, [r0, #3288] @ 0xcd8 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ @@ -211461,17 +211461,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, pc, r0, lsr #6 │ │ │ │ - addeq r9, r7, ip, asr pc │ │ │ │ - addeq sl, r7, ip, ror r1 │ │ │ │ + addseq r1, pc, r0, asr #6 │ │ │ │ + addeq r9, r7, ip, ror pc │ │ │ │ + umulleq sl, r7, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #668] @ 34ba54 │ │ │ │ ldr r8, [pc, #668] @ 34ba58 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211480,15 +211480,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #628] @ 34ba60 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r2, r1, r3, lsl #2 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ @@ -211543,29 +211543,29 @@ │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r4, #112] @ 0x70 │ │ │ │ str ip, [r4, #120] @ 0x78 │ │ │ │ str r1, [r4, #3316] @ 0xcf4 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ beq 34b978 │ │ │ │ - bl 9ed96c │ │ │ │ + bl 9ed98c │ │ │ │ cmp r0, #0 │ │ │ │ beq 34ba08 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ebcec │ │ │ │ + bl 9ebd0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b9a0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl a85538 │ │ │ │ + bl a85558 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ ldr ip, [r4, #108] @ 0x6c │ │ │ │ lsl r2, r3, r2 │ │ │ │ add r2, r2, r3, lsl ip │ │ │ │ cmp r0, r2 │ │ │ │ asr r2, r2, #31 │ │ │ │ @@ -211609,15 +211609,15 @@ │ │ │ │ lsl ip, ip, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ ldr r2, [pc, #172] @ 34ba8c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -211628,41 +211628,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r1, pc, r8, lsl #5 │ │ │ │ - @ instruction: 0x00879ebc │ │ │ │ - ldrdeq sl, [r7], ip │ │ │ │ - addseq r1, pc, r8, ror #6 │ │ │ │ + addseq r1, pc, r8, lsr #5 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + strdeq sl, [r7], ip │ │ │ │ + addseq r1, pc, r8, lsl #7 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ @ instruction: 0xffffdf84 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffdc60 │ │ │ │ - addeq r9, r7, r8, ror #29 │ │ │ │ + addeq r9, r7, r8, lsl #30 │ │ │ │ muleq r0, pc, r1 @ │ │ │ │ - addseq r1, pc, r8, lsr #32 │ │ │ │ - addeq r9, r7, r0, asr #29 │ │ │ │ - addeq r9, r7, ip, ror #24 │ │ │ │ + addseq r1, pc, r8, asr #32 │ │ │ │ + addeq r9, r7, r0, ror #29 │ │ │ │ + addeq r9, r7, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ @@ -211695,15 +211695,15 @@ │ │ │ │ ldr r1, [pc, #916] @ 34bebc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #236 @ 0xec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34b704 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #3280] @ 0xcd0 │ │ │ │ str r3, [r4, #3284] @ 0xcd4 │ │ │ │ @@ -211917,23 +211917,23 @@ │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ str r0, [r4, #3284] @ 0xcd4 │ │ │ │ strb ip, [r1, r2] │ │ │ │ bne 34be88 │ │ │ │ b 34bb5c │ │ │ │ mov r0, #2 │ │ │ │ b 34bc44 │ │ │ │ - addseq r0, pc, ip, lsl pc @ │ │ │ │ - addeq r7, r6, ip, asr #31 │ │ │ │ - addeq r7, r9, r8, lsr #32 │ │ │ │ - addseq r0, pc, r4, ror lr @ │ │ │ │ - @ instruction: 0x009f0df4 │ │ │ │ - umullseq r0, pc, ip, sp @ │ │ │ │ - addseq r0, pc, r0, lsr #24 │ │ │ │ - addeq r9, r7, ip, asr #21 │ │ │ │ - addseq r0, pc, r8, lsl #26 │ │ │ │ + addseq r0, pc, ip, lsr pc @ │ │ │ │ + addeq r7, r6, ip, ror #31 │ │ │ │ + addeq r7, r9, r8, asr #32 │ │ │ │ + umullseq r0, pc, r4, lr @ │ │ │ │ + addseq r0, pc, r4, lsl lr @ │ │ │ │ + @ instruction: 0x009f0dbc │ │ │ │ + addseq r0, pc, r0, asr #24 │ │ │ │ + addeq r9, r7, ip, ror #21 │ │ │ │ + addseq r0, pc, r8, lsr #26 │ │ │ │ │ │ │ │ 0034bed8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orr r4, r1, r2, lsl #8 │ │ │ │ @@ -211946,15 +211946,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 34bf6c │ │ │ │ orr r4, r4, r3, lsl #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ ldrb r5, [sp, #24] │ │ │ │ ldrb r6, [sp, #28] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #0 │ │ │ │ orr r4, r4, r5, lsl #24 │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ str r4, [r0, #136] @ 0x88 │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ biceq r3, r3, #128 @ 0x80 │ │ │ │ strb r6, [r0, #140] @ 0x8c │ │ │ │ @@ -211963,17 +211963,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, pc, ip, asr #22 │ │ │ │ - umulleq r9, r7, ip, r9 │ │ │ │ - addeq r9, r7, ip, ror r7 │ │ │ │ + addseq r0, pc, ip, ror #22 │ │ │ │ + @ instruction: 0x008799bc │ │ │ │ + umulleq r9, r7, ip, r7 │ │ │ │ │ │ │ │ 0034bf70 : │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -211990,15 +211990,15 @@ │ │ │ │ ldr r1, [pc, #1008] @ 34c39c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #138] @ 0x8a │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c048 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c048 │ │ │ │ @@ -212235,22 +212235,22 @@ │ │ │ │ cmp r5, #53 @ 0x35 │ │ │ │ beq 34c1ec │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ beq 34c1ec │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ beq 34c1ec │ │ │ │ b 34c034 │ │ │ │ - addseq r0, pc, r4, lsr #21 │ │ │ │ - ldrdeq r9, [r7], r4 │ │ │ │ + addseq r0, pc, r4, asr #21 │ │ │ │ strdeq r9, [r7], r4 │ │ │ │ - addseq r0, pc, r4, ror #22 │ │ │ │ - umullseq r0, pc, ip, r9 @ │ │ │ │ - addseq r0, pc, r4, lsr r9 @ │ │ │ │ - addseq r0, pc, r8, ror #17 │ │ │ │ - @ instruction: 0x009f08b4 │ │ │ │ + addeq r9, r7, r4, lsl r9 │ │ │ │ + addseq r0, pc, r4, lsl #23 │ │ │ │ + @ instruction: 0x009f09bc │ │ │ │ + addseq r0, pc, r4, asr r9 @ │ │ │ │ + addseq r0, pc, r8, lsl #18 │ │ │ │ + @ instruction: 0x009f08d4 │ │ │ │ │ │ │ │ 0034c3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 34c4f0 │ │ │ │ @@ -212259,15 +212259,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #3284] @ 0xcd4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c450 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c42c │ │ │ │ @@ -212324,17 +212324,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, lr │ │ │ │ b 34c498 │ │ │ │ - addseq r0, pc, r0, ror r6 @ │ │ │ │ - addeq r9, r7, r8, lsr #5 │ │ │ │ - addeq r9, r7, r8, asr #9 │ │ │ │ + umullseq r0, pc, r0, r6 @ │ │ │ │ + addeq r9, r7, r8, asr #5 │ │ │ │ + addeq r9, r7, r8, ror #9 │ │ │ │ │ │ │ │ 0034c4fc : │ │ │ │ ldrb r0, [r0, #98] @ 0x62 │ │ │ │ lsl r0, r0, #3 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034c508 : │ │ │ │ @@ -212351,39 +212351,39 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 34c5d4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #172] @ 34c5f4 │ │ │ │ mov r7, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #160] @ 34c5f8 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr r1, [pc, #144] @ 34c5fc │ │ │ │ and r2, r5, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [pc, #124] @ 34c600 │ │ │ │ beq 34c5cc │ │ │ │ ldr r1, [pc, #120] @ 34c604 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fde8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9295f0 │ │ │ │ + bl 929610 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -212391,31 +212391,31 @@ │ │ │ │ b 34c5a0 │ │ │ │ ldr r1, [pc, #44] @ 34c608 │ │ │ │ ldr r0, [pc, #44] @ 34c60c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #260 @ 0x104 │ │ │ │ bl 66a1ac │ │ │ │ - addseq r0, pc, r0, lsr r6 @ │ │ │ │ + addseq r0, pc, r0, asr r6 @ │ │ │ │ ldrdeq ip, [fp, -r0] │ │ │ │ - addeq r9, r7, r4, ror #6 │ │ │ │ - ldrdeq r9, [r7], ip │ │ │ │ - ldrdeq r9, [r7], r8 │ │ │ │ + addeq r9, r7, r4, lsl #7 │ │ │ │ + strdeq r9, [r7], ip │ │ │ │ + strdeq r9, [r7], r8 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq fp, r5, ip, asr #10 │ │ │ │ - addseq r0, pc, r4, ror #8 │ │ │ │ - addeq r9, r7, r4, lsr r3 │ │ │ │ + addseq fp, r5, ip, ror #10 │ │ │ │ + addseq r0, pc, r4, lsl #9 │ │ │ │ + addeq r9, r7, r4, asr r3 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 34c630 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ adceq lr, r9, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -212434,15 +212434,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34c6c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -212451,17 +212451,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d24c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 34c6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b74610 │ │ │ │ + b b74630 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r9, r7, r4, lsr #5 │ │ │ │ + addeq r9, r7, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 34c820 │ │ │ │ ldr r3, [pc, #288] @ 34c824 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212517,65 +212517,65 @@ │ │ │ │ beq 34c808 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 34c840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34c748 │ │ │ │ ldr r0, [pc, #52] @ 34c844 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34c748 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq ip, [fp, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010bc6b4 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r9, r7, r4, r1 │ │ │ │ @ instruction: 0x008791b4 │ │ │ │ + ldrdeq r9, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 34c8ec │ │ │ │ ldr r2, [pc, #140] @ 34c8f0 │ │ │ │ ldr r1, [pc, #140] @ 34c8f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #112] @ 34c8f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #100] @ 34c8fc │ │ │ │ ldr r1, [pc, #100] @ 34c900 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r2, [pc, #76] @ 34c904 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -212583,17 +212583,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, pc, ip, lsl #14 │ │ │ │ - addeq r7, r6, r8, lsl #5 │ │ │ │ - addeq r6, r9, r0, ror #5 │ │ │ │ + addseq r1, pc, ip, lsr #14 │ │ │ │ + addeq r7, r6, r8, lsr #5 │ │ │ │ + addeq r6, r9, r0, lsl #6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ adceq lr, r9, r8, asr #23 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c928 │ │ │ │ @@ -212799,27 +212799,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 34cdb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34cabc │ │ │ │ ldr ip, [pc, #300] @ 34cdb8 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 34ca4c │ │ │ │ ldr ip, [pc, #268] @ 34cdac │ │ │ │ @@ -212839,69 +212839,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 34cdbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34ca4c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 34cdc0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34ca4c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 34cdc4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34cabc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ tsteq fp, r4, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r1, pc, r0, ror #9 │ │ │ │ - addseq r1, pc, r8, asr #9 │ │ │ │ - addseq r1, pc, r4, asr #7 │ │ │ │ - ldrdeq r8, [r7], r8 @ │ │ │ │ - addseq r1, pc, r0, lsr #7 │ │ │ │ - @ instruction: 0x00878fb0 │ │ │ │ + addseq r1, pc, r0, lsl #10 │ │ │ │ + addseq r1, pc, r8, ror #9 │ │ │ │ + addseq r1, pc, r4, ror #7 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ + addseq r1, pc, r0, asr #7 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, r4, lsl #29 │ │ │ │ + addeq r8, r7, r4, lsr #29 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r8, r7, ip, lsl sp │ │ │ │ - addeq r8, r7, r4, ror #26 │ │ │ │ - addeq r8, r7, r8, ror #27 │ │ │ │ + addeq r8, r7, ip, lsr sp │ │ │ │ + addeq r8, r7, r4, lsl #27 │ │ │ │ + addeq r8, r7, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 34d22c │ │ │ │ ldr ip, [pc, #1100] @ 34d230 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -212927,15 +212927,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 34cf18 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -212955,21 +212955,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 34d248 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 8e57a0 │ │ │ │ + bl 8e57c0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34cf40 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #876] @ 34d24c │ │ │ │ ldr r3, [pc, #844] @ 34d230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212986,47 +212986,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 34d254 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 34d258 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 34cecc │ │ │ │ mov r0, fp │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r2, [pc, #780] @ 34d25c │ │ │ │ ldr r1, [pc, #780] @ 34d260 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, fp │ │ │ │ bl 381368 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d1cc │ │ │ │ - bl 9ed96c │ │ │ │ + bl 9ed98c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ebcec │ │ │ │ + bl 9ebd0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 34cecc │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34cff4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -213048,28 +213048,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 34d044 │ │ │ │ mov r0, sl │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 34d1d4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -213129,89 +213129,89 @@ │ │ │ │ bl 27f3dc │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 34ced8 │ │ │ │ ldr ip, [pc, #248] @ 34d27c │ │ │ │ ldr r1, [pc, #248] @ 34d280 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 34d284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 34cecc │ │ │ │ ldr ip, [pc, #220] @ 34d288 │ │ │ │ ldr r1, [pc, #220] @ 34d28c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 34d290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 34cecc │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 34cff4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r6, r0 │ │ │ │ b 34d06c │ │ │ │ ldr ip, [pc, #160] @ 34d294 │ │ │ │ ldr r2, [pc, #160] @ 34d298 │ │ │ │ ldr r1, [pc, #160] @ 34d29c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 6c701c │ │ │ │ b 34cecc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ mrseq ip, (UNDEF: 11) │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r1, pc, r8, asr r1 @ │ │ │ │ - addeq r8, r7, r4, ror sp │ │ │ │ - addeq r8, r7, ip, lsl #27 │ │ │ │ + addseq r1, pc, r8, ror r1 @ │ │ │ │ + umulleq r8, r7, r4, sp │ │ │ │ + addeq r8, r7, ip, lsr #27 │ │ │ │ ldrdeq lr, [r9], r8 @ │ │ │ │ tsteq fp, r4, lsr #30 │ │ │ │ + addeq r8, r7, ip, ror #25 │ │ │ │ addeq r8, r7, ip, asr #25 │ │ │ │ - addeq r8, r7, ip, lsr #25 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - addeq r4, r7, r8, lsr r5 │ │ │ │ - addeq r4, r7, ip, asr #10 │ │ │ │ + addeq r4, r7, r8, asr r5 │ │ │ │ + addeq r4, r7, ip, ror #10 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - umulleq r8, r7, ip, sl │ │ │ │ - addeq r8, r7, r8, asr #20 │ │ │ │ + @ instruction: 0x00878abc │ │ │ │ + addeq r8, r7, r8, ror #20 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r8, r7, r4, lsr #21 │ │ │ │ - addeq r8, r7, r0, lsr #20 │ │ │ │ + addeq r8, r7, r4, asr #21 │ │ │ │ + addeq r8, r7, r0, asr #20 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addseq r0, pc, ip, ror sp @ │ │ │ │ - strdeq r6, [r6], r8 │ │ │ │ - addeq r5, r9, r4, asr r9 │ │ │ │ + umullseq r0, pc, ip, sp @ │ │ │ │ + addeq r6, r6, r8, lsl r9 │ │ │ │ + addeq r5, r9, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 34d538 │ │ │ │ mov r8, r3 │ │ │ │ @@ -213329,26 +213329,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 34d560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34d354 │ │ │ │ ldr r3, [pc, #148] @ 34d564 │ │ │ │ ldr r1, [pc, #148] @ 34d568 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -213367,34 +213367,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 34d578 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34d354 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, lsl fp │ │ │ │ - addseq r0, pc, ip, asr ip @ │ │ │ │ - addseq r0, pc, r4, asr #24 │ │ │ │ + addseq r0, pc, ip, ror ip @ │ │ │ │ + addseq r0, pc, r4, ror #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq fp, r8, sl, fp │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008787b4 │ │ │ │ - addseq r0, pc, r4, lsr #21 │ │ │ │ - @ instruction: 0x008786b8 │ │ │ │ - addseq r0, pc, r0, lsl #21 │ │ │ │ - umulleq r8, r7, r0, r6 │ │ │ │ + ldrdeq r8, [r7], r4 │ │ │ │ + addseq r0, pc, r4, asr #21 │ │ │ │ + ldrdeq r8, [r7], r8 @ │ │ │ │ + addseq r0, pc, r0, lsr #21 │ │ │ │ + @ instruction: 0x008786b0 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r8, r7, r0, lsr #15 │ │ │ │ + addeq r8, r7, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 34d6f8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213408,29 +213408,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #304] @ 34d70c │ │ │ │ ldr r3, [pc, #304] @ 34d710 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 34d660 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2cc4 │ │ │ │ + bl 8e2ce4 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 34d714 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 34d700 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213467,42 +213467,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 34d724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34d5f4 │ │ │ │ ldr r0, [pc, #64] @ 34d728 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34d5f4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r0, pc, r0, ror #19 │ │ │ │ + addseq r0, pc, r0, lsl #20 │ │ │ │ tsteq fp, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r7, ip, ror #11 │ │ │ │ - addeq r8, r7, r4, lsl #12 │ │ │ │ + addeq r8, r7, ip, lsl #12 │ │ │ │ + addeq r8, r7, r4, lsr #12 │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq fp, r0, r7, fp │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, ip, lsr #12 │ │ │ │ - addeq r8, r7, r0, asr #12 │ │ │ │ + addeq r8, r7, ip, asr #12 │ │ │ │ + addeq r8, r7, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 34e63c │ │ │ │ ldr r1, [pc, #3828] @ 34e640 │ │ │ │ @@ -213576,23 +213576,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 34e65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 34da88 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34df08 │ │ │ │ @@ -213762,15 +213762,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -213778,15 +213778,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 34e668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34da40 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -213962,23 +213962,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 34e670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddac │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 34dbc8 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -214080,28 +214080,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 34e678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -214155,23 +214155,23 @@ │ │ │ │ beq 34e5f4 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 34e67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 34e64c │ │ │ │ mov r9, r6 │ │ │ │ @@ -214198,25 +214198,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 34e684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34dbe0 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 34dc44 │ │ │ │ b 34d9cc │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -214247,23 +214247,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 34e68c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ mov r0, r2 │ │ │ │ b 34dc3c │ │ │ │ ldr r3, [pc, #864] @ 34e688 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -214283,23 +214283,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 34e690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddac │ │ │ │ ldr r2, [pc, #704] @ 34e674 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -214321,25 +214321,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 34e694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34dcac │ │ │ │ ldr r3, [pc, #512] @ 34e64c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -214362,22 +214362,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 34e69c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34daac │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 34dc3c │ │ │ │ ldr r0, [pc, #424] @ 34e6a0 │ │ │ │ @@ -214385,123 +214385,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34da40 │ │ │ │ ldr r0, [pc, #384] @ 34e6a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddac │ │ │ │ ldr r0, [pc, #356] @ 34e6a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddac │ │ │ │ ldr r0, [pc, #328] @ 34e6ac │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34dcac │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 34daf8 │ │ │ │ ldr r0, [pc, #288] @ 34e6b0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ ldr r0, [pc, #264] @ 34e6b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34daac │ │ │ │ ldr r0, [pc, #240] @ 34e6b8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34dbe0 │ │ │ │ ldr r0, [pc, #220] @ 34e6bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ ldr r0, [pc, #196] @ 34e6c0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34dae8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 34e6c4 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 34dae8 │ │ │ │ @ instruction: 0x010bb6b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010bb690 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, r8, lsr r5 │ │ │ │ + addeq r8, r7, r8, asr r5 │ │ │ │ @ instruction: 0x010bb3bc │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ - strdeq r8, [r7], ip │ │ │ │ + addeq r8, r7, ip, lsl r5 │ │ │ │ @ instruction: 0x00003fbc │ │ │ │ - addeq r8, r7, ip │ │ │ │ + addeq r8, r7, ip, lsr #32 │ │ │ │ andeq r5, r0, r4, lsr #22 │ │ │ │ - addeq r7, r7, ip, lsl #29 │ │ │ │ - addeq r7, r7, r8, lsl #26 │ │ │ │ + addeq r7, r7, ip, lsr #29 │ │ │ │ + addeq r7, r7, r8, lsr #26 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r7, r0, asr sp │ │ │ │ + addeq r7, r7, r0, ror sp │ │ │ │ andeq r4, r0, ip, ror #15 │ │ │ │ - addeq r7, r7, r4, lsl fp │ │ │ │ - addeq r7, r7, r4, lsl #21 │ │ │ │ - ldrdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, r4, lsr fp │ │ │ │ + addeq r7, r7, r4, lsr #21 │ │ │ │ + strdeq r7, [r7], r4 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ - addeq r7, r7, r0, ror r8 │ │ │ │ - addeq r7, r7, r4, ror #23 │ │ │ │ - addeq r7, r7, ip, lsr r9 │ │ │ │ - umulleq r7, r7, r4, r9 @ │ │ │ │ - strdeq r7, [r7], r0 │ │ │ │ - addeq r7, r7, r8, ror #16 │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - addeq r7, r7, r0, asr sl │ │ │ │ - addeq r7, r7, r0, lsl #17 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, ip, lsr r9 │ │ │ │ + umulleq r7, r7, r0, r8 @ │ │ │ │ + addeq r7, r7, r4, lsl #24 │ │ │ │ + addeq r7, r7, ip, asr r9 │ │ │ │ + @ instruction: 0x008779b4 │ │ │ │ + addeq r7, r7, r0, lsl sl │ │ │ │ + addeq r7, r7, r8, lsl #17 │ │ │ │ + strdeq r7, [r7], r8 │ │ │ │ + addeq r7, r7, r0, ror sl │ │ │ │ + addeq r7, r7, r0, lsr #17 │ │ │ │ + strdeq r7, [r7], ip │ │ │ │ + addeq r7, r7, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 34f67c │ │ │ │ mov r6, r3 │ │ │ │ @@ -214553,15 +214553,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34ecfc │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2cc4 │ │ │ │ + bl 8e2ce4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e790 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 34f138 │ │ │ │ bhi 34e9c0 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 34f02c │ │ │ │ @@ -214595,15 +214595,15 @@ │ │ │ │ bne 34ec54 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ed34 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e2cc4 │ │ │ │ + bl 8e2ce4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 34e72c │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -214666,30 +214666,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 34f698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e788 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 34ec34 │ │ │ │ bhi 34edb0 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 34f0cc │ │ │ │ @@ -214771,25 +214771,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #2932] @ 34f69c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 34f6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9e8 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 34ef74 │ │ │ │ @@ -214829,25 +214829,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #2708] @ 34f6a4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 34f6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34e86c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 34f574 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -214871,22 +214871,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 34f6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e844 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34f29c │ │ │ │ ldr r3, [pc, #2648] @ 34f744 │ │ │ │ @@ -214927,22 +214927,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 34f6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34e854 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 34f150 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 34e7f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214966,25 +214966,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #2184] @ 34f6bc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 34f6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 34e7f0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215028,25 +215028,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #1944] @ 34f6c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 34f6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -215093,15 +215093,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 34f6d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34e808 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34e9e8 │ │ │ │ ldr r2, [pc, #1776] @ 34f730 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -215121,15 +215121,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #1588] @ 34f6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 34f6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34eb34 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -215194,25 +215194,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #1304] @ 34f6dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 34f6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -215229,15 +215229,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e788 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -215249,15 +215249,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34c634 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 34ee88 │ │ │ │ ldr r0, [pc, #1112] @ 34f6e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34e854 │ │ │ │ ldr r3, [pc, #1032] @ 34f6ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 34f744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -215275,22 +215275,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 34f6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34ecf0 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 27ea28 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -215317,22 +215317,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 34f6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ea5c │ │ │ │ ldr r3, [pc, #860] @ 34f730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ee74 │ │ │ │ @@ -215350,25 +215350,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #708] @ 34f6f8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 34f6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34ee74 │ │ │ │ ldr r3, [pc, #720] @ 34f730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34eb84 │ │ │ │ ldr r3, [pc, #720] @ 34f744 │ │ │ │ @@ -215385,25 +215385,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #576] @ 34f700 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 34f704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34eb84 │ │ │ │ ldr r2, [pc, #580] @ 34f730 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f0c0 │ │ │ │ ldr r2, [pc, #580] @ 34f744 │ │ │ │ @@ -215419,25 +215419,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #448] @ 34f708 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 34f70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f0c0 │ │ │ │ ldr r2, [pc, #436] @ 34f730 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -215456,25 +215456,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #308] @ 34f710 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 34f714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ec40 │ │ │ │ ldr r2, [pc, #292] @ 34f730 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34e9e8 │ │ │ │ @@ -215492,112 +215492,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #172] @ 34f718 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 34f71c │ │ │ │ add r0, pc, r0 │ │ │ │ b 34eb34 │ │ │ │ tsteq fp, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl #14 │ │ │ │ ldrdeq sl, [fp, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009ef7dc │ │ │ │ + @ instruction: 0x009ef7fc │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r7, r7, ip, lsl #15 │ │ │ │ - @ instruction: 0x008777b4 │ │ │ │ - addeq r7, r7, r4, lsr #13 │ │ │ │ - addeq r7, r7, ip, ror r7 │ │ │ │ - addeq r7, r7, ip, lsr #11 │ │ │ │ + addeq r7, r7, ip, lsr #15 │ │ │ │ + ldrdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, r4, asr #13 │ │ │ │ + umulleq r7, r7, ip, r7 @ │ │ │ │ + addeq r7, r7, ip, asr #11 │ │ │ │ andeq r6, r0, r0, ror #28 │ │ │ │ - addeq r7, r7, r4, lsl #16 │ │ │ │ + addeq r7, r7, r4, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ - addeq r7, r7, r0, lsl #16 │ │ │ │ - addeq r7, r7, r4, lsl r5 │ │ │ │ - addeq r7, r7, r8, lsl #7 │ │ │ │ - addeq r7, r7, r4, asr #8 │ │ │ │ - umulleq r7, r7, r0, r2 @ │ │ │ │ - addseq lr, lr, r4, ror #30 │ │ │ │ - addeq r7, r7, ip, lsr #10 │ │ │ │ - addeq r7, r7, ip, asr r1 │ │ │ │ - addeq r7, r7, ip, lsr #2 │ │ │ │ - addeq r7, r7, r0, ror r1 │ │ │ │ - strdeq r6, [r7], r8 │ │ │ │ - addeq r6, r7, ip, asr pc │ │ │ │ - addeq r7, r7, r0, asr r3 │ │ │ │ - @ instruction: 0x008771b4 │ │ │ │ + addeq r7, r7, r0, lsr #16 │ │ │ │ + addeq r7, r7, r4, lsr r5 │ │ │ │ + addeq r7, r7, r8, lsr #7 │ │ │ │ + addeq r7, r7, r4, ror #8 │ │ │ │ + @ instruction: 0x008772b0 │ │ │ │ + addseq lr, lr, r4, lsl #31 │ │ │ │ + addeq r7, r7, ip, asr #10 │ │ │ │ + addeq r7, r7, ip, ror r1 │ │ │ │ + addeq r7, r7, ip, asr #2 │ │ │ │ + umulleq r7, r7, r0, r1 @ │ │ │ │ + addeq r7, r7, r8, lsl r0 │ │ │ │ + addeq r6, r7, ip, ror pc │ │ │ │ + addeq r7, r7, r0, ror r3 │ │ │ │ + ldrdeq r7, [r7], r4 │ │ │ │ andeq r6, r0, r8, asr #16 │ │ │ │ - umulleq r7, r7, ip, r0 @ │ │ │ │ - addeq r6, r7, r4, lsr #30 │ │ │ │ - addeq r6, r7, r8, lsl #27 │ │ │ │ - addeq r6, r7, r8, ror #30 │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ - addeq r6, r7, ip, ror sp │ │ │ │ - addeq r6, r7, r4, ror ip │ │ │ │ - addeq r6, r7, r8, asr #26 │ │ │ │ - addeq r6, r7, r0, ror #23 │ │ │ │ - @ instruction: 0x00876cb0 │ │ │ │ - addeq r6, r7, r0, ror #22 │ │ │ │ + strheq r7, [r7], ip │ │ │ │ + addeq r6, r7, r4, asr #30 │ │ │ │ + addeq r6, r7, r8, lsr #27 │ │ │ │ + addeq r6, r7, r8, lsl #31 │ │ │ │ + addeq r6, r7, ip, lsl sp │ │ │ │ + umulleq r6, r7, ip, sp │ │ │ │ + umulleq r6, r7, r4, ip │ │ │ │ + addeq r6, r7, r8, ror #26 │ │ │ │ + addeq r6, r7, r0, lsl #24 │ │ │ │ + ldrdeq r6, [r7], r0 │ │ │ │ + addeq r6, r7, r0, lsl #23 │ │ │ │ andeq r6, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x008769b8 │ │ │ │ - addeq r6, r7, r4, lsl #20 │ │ │ │ ldrdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, r4, lsr #20 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ - umulleq r6, r7, r0, r9 │ │ │ │ - addeq r6, r7, ip, asr #16 │ │ │ │ - addeq r6, r7, ip, ror #22 │ │ │ │ + @ instruction: 0x008769b0 │ │ │ │ + addeq r6, r7, ip, ror #16 │ │ │ │ + addeq r6, r7, ip, lsl #23 │ │ │ │ andeq r2, r0, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r6, r7, r8, ror #18 │ │ │ │ - @ instruction: 0x00876ab8 │ │ │ │ - addeq r6, r7, ip, ror #17 │ │ │ │ - addeq r6, r7, r0, lsr #15 │ │ │ │ - addeq r6, r7, r4, lsl sl │ │ │ │ - strdeq r6, [r7], r0 │ │ │ │ - addeq r6, r7, r0, ror r7 │ │ │ │ - addeq r6, r7, r0, ror r9 │ │ │ │ + addeq r6, r7, r8, lsl #19 │ │ │ │ + ldrdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, ip, lsl #18 │ │ │ │ + addeq r6, r7, r0, asr #15 │ │ │ │ + addeq r6, r7, r4, lsr sl │ │ │ │ + addeq r6, r7, r0, lsl r9 │ │ │ │ + umulleq r6, r7, r0, r7 │ │ │ │ + umulleq r6, r7, r0, r9 │ │ │ │ + addeq r6, r7, r4, ror r7 │ │ │ │ + addeq r6, r7, ip, lsl #16 │ │ │ │ addeq r6, r7, r4, asr r7 │ │ │ │ - addeq r6, r7, ip, ror #15 │ │ │ │ - addeq r6, r7, r4, lsr r7 │ │ │ │ - addeq r6, r7, r4, ror r8 │ │ │ │ - addeq r6, r7, r0, lsl r7 │ │ │ │ - addeq r6, r7, r4, lsl r8 │ │ │ │ + umulleq r6, r7, r4, r8 │ │ │ │ + addeq r6, r7, r0, lsr r7 │ │ │ │ + addeq r6, r7, r4, lsr r8 │ │ │ │ + addeq r6, r7, ip, lsl #14 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ addeq r6, r7, ip, ror #13 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ - addeq r6, r7, ip, asr #13 │ │ │ │ - addeq r6, r7, ip, lsl #17 │ │ │ │ - addeq r6, r7, r8, lsl #15 │ │ │ │ - umulleq r6, r7, r4, r6 │ │ │ │ - addeq r6, r7, r4, asr #14 │ │ │ │ + addeq r6, r7, ip, lsr #17 │ │ │ │ + addeq r6, r7, r8, lsr #15 │ │ │ │ + @ instruction: 0x008766b4 │ │ │ │ + addeq r6, r7, r4, ror #14 │ │ │ │ + umulleq r6, r7, r8, r6 │ │ │ │ + addeq r6, r7, r4, ror #12 │ │ │ │ addeq r6, r7, r8, ror r6 │ │ │ │ - addeq r6, r7, r4, asr #12 │ │ │ │ - addeq r6, r7, r8, asr r6 │ │ │ │ - addeq r6, r7, r0, ror r7 │ │ │ │ - addeq r6, r7, r4, lsr r6 │ │ │ │ - addeq r6, r7, r4, lsl #13 │ │ │ │ - addeq r6, r7, r0, lsl r7 │ │ │ │ + umulleq r6, r7, r0, r7 │ │ │ │ + addeq r6, r7, r4, asr r6 │ │ │ │ + addeq r6, r7, r4, lsr #13 │ │ │ │ + addeq r6, r7, r0, lsr r7 │ │ │ │ + addeq r6, r7, r8, lsl r6 │ │ │ │ + ldrdeq r6, [r7], r4 │ │ │ │ strdeq r6, [r7], r8 │ │ │ │ - @ instruction: 0x008766b4 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ - addseq lr, lr, r0, lsr #6 │ │ │ │ - addeq r6, r7, r8, ror #15 │ │ │ │ - addeq r5, r7, r4, ror pc │ │ │ │ + addseq lr, lr, r0, asr #6 │ │ │ │ + addeq r6, r7, r8, lsl #16 │ │ │ │ + umulleq r5, r7, r4, pc @ │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r7, r4, lsl #17 │ │ │ │ - addeq r6, r7, r8, lsl #10 │ │ │ │ - addeq r6, r7, ip, asr #16 │ │ │ │ - addeq r6, r7, r0, lsr #10 │ │ │ │ + addeq r6, r7, r4, lsr #17 │ │ │ │ + addeq r6, r7, r8, lsr #10 │ │ │ │ + addeq r6, r7, ip, ror #16 │ │ │ │ + addeq r6, r7, r0, asr #10 │ │ │ │ ldr r2, [pc, #-208] @ 34f720 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f110 │ │ │ │ ldr r2, [pc, #-192] @ 34f744 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -215614,26 +215614,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 34f724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34f110 │ │ │ │ ldr r3, [pc, #-340] @ 34f730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f144 │ │ │ │ ldr r3, [pc, #-340] @ 34f744 │ │ │ │ @@ -215650,25 +215650,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #-444] @ 34f728 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 34f72c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34f144 │ │ │ │ ldr r3, [pc, #-480] @ 34f730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f0d8 │ │ │ │ ldr r3, [pc, #-480] @ 34f744 │ │ │ │ @@ -215685,30 +215685,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #-572] @ 34f734 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 34f738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34f0d8 │ │ │ │ ldr r0, [pc, #-608] @ 34f73c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e844 │ │ │ │ ldr r1, [pc, #-632] @ 34f740 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -215729,154 +215729,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 34f748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34ef8c │ │ │ │ ldr r0, [pc, #-772] @ 34f74c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34ecf0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 34f750 │ │ │ │ ldr r0, [pc, #-792] @ 34f754 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34ee74 │ │ │ │ ldr r0, [pc, #-812] @ 34f758 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ea5c │ │ │ │ ldr r2, [pc, #-832] @ 34f75c │ │ │ │ ldr r0, [pc, #-832] @ 34f760 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34e86c │ │ │ │ ldr r2, [pc, #-852] @ 34f764 │ │ │ │ ldr r0, [pc, #-852] @ 34f768 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34eb84 │ │ │ │ ldr r2, [pc, #-872] @ 34f76c │ │ │ │ ldr r0, [pc, #-872] @ 34f770 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f0c0 │ │ │ │ ldr r2, [pc, #-900] @ 34f774 │ │ │ │ ldr r0, [pc, #-900] @ 34f778 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ ldr r2, [pc, #-928] @ 34f77c │ │ │ │ ldr r0, [pc, #-928] @ 34f780 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ ldr r2, [pc, #-956] @ 34f784 │ │ │ │ ldr r0, [pc, #-956] @ 34f788 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9e8 │ │ │ │ ldr r0, [pc, #-980] @ 34f78c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34ef8c │ │ │ │ ldr r2, [pc, #-1000] @ 34f790 │ │ │ │ ldr r0, [pc, #-1000] @ 34f794 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34f0d8 │ │ │ │ ldr r2, [pc, #-1020] @ 34f798 │ │ │ │ ldr r0, [pc, #-1020] @ 34f79c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9e8 │ │ │ │ ldr r2, [pc, #-1044] @ 34f7a0 │ │ │ │ ldr r0, [pc, #-1044] @ 34f7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e9e8 │ │ │ │ ldr r2, [pc, #-1068] @ 34f7a8 │ │ │ │ ldr r0, [pc, #-1068] @ 34f7ac │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ ldr r0, [pc, #-1096] @ 34f7b0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34f110 │ │ │ │ ldr r2, [pc, #-1120] @ 34f7b4 │ │ │ │ ldr r0, [pc, #-1120] @ 34f7b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ec40 │ │ │ │ ldr r2, [pc, #-1144] @ 34f7bc │ │ │ │ ldr r0, [pc, #-1144] @ 34f7c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 34f144 │ │ │ │ ldr r3, [pc, #-1164] @ 34f7c4 │ │ │ │ ldr lr, [pc, #-1164] @ 34f7c8 │ │ │ │ ldr r1, [pc, #-1164] @ 34f7cc │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 34f7d0 │ │ │ │ @@ -215894,34 +215894,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #-1244] @ 34f7d8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 34f7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ ldr r2, [pc, #-1288] @ 34f7e0 │ │ │ │ ldr r0, [pc, #-1288] @ 34f7e4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e84c │ │ │ │ │ │ │ │ 0034fd04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -215941,146 +215941,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 34ff1c │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 34fd84 │ │ │ │ ldr r1, [pc, #416] @ 34ff20 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37fe74 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 34fef4 │ │ │ │ ldr r1, [pc, #384] @ 34ff24 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #368] @ 34ff28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927898 │ │ │ │ + bl 9278b8 │ │ │ │ ldr r1, [pc, #348] @ 34ff2c │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr r1, [pc, #332] @ 34ff30 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927714 │ │ │ │ + bl 927734 │ │ │ │ ldr r1, [pc, #312] @ 34ff34 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #296] @ 34ff38 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #280] @ 34ff3c │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #264] @ 34ff40 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 34ff44 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r8, [pc, #248] @ 34ff48 │ │ │ │ ldr r1, [pc, #248] @ 34ff4c │ │ │ │ ldr r7, [pc, #248] @ 34ff50 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9278e8 │ │ │ │ + bl 927908 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #192] @ 34ff54 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381820 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 3810a0 │ │ │ │ ldr r2, [pc, #132] @ 34ff58 │ │ │ │ ldr r1, [pc, #132] @ 34ff5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 930364 │ │ │ │ + b 930384 │ │ │ │ ldr r3, [pc, #100] @ 34ff60 │ │ │ │ ldr r1, [pc, #100] @ 34ff64 │ │ │ │ ldr r0, [pc, #100] @ 34ff68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 34ff6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umulleq r5, r7, r8, lr │ │ │ │ + @ instruction: 0x00875eb8 │ │ │ │ swpeq r9, r8, [fp] │ │ │ │ - addseq r7, r5, ip, asr sp │ │ │ │ - addeq r6, r7, ip, lsl #17 │ │ │ │ - addeq r6, r7, ip, ror r8 │ │ │ │ - @ instruction: 0x008cacb4 │ │ │ │ - addeq r6, r7, r0, ror #16 │ │ │ │ - addeq r2, ip, r0, lsl #9 │ │ │ │ - addeq r2, ip, r4, ror r4 │ │ │ │ - addeq r6, r7, r0, lsr r8 │ │ │ │ - addeq r6, r7, r0, lsr #16 │ │ │ │ - addseq lr, lr, r0, lsr #2 │ │ │ │ - addeq r1, r7, r8, lsr #12 │ │ │ │ - @ instruction: 0x0093fbfc │ │ │ │ - addeq r1, r7, ip, lsr r6 │ │ │ │ + addseq r7, r5, ip, ror sp │ │ │ │ + addeq r6, r7, ip, lsr #17 │ │ │ │ + umulleq r6, r7, ip, r8 │ │ │ │ + ldrdeq sl, [ip], r4 │ │ │ │ + addeq r6, r7, r0, lsl #17 │ │ │ │ + addeq r2, ip, r0, lsr #9 │ │ │ │ + umulleq r2, ip, r4, r4 │ │ │ │ + addeq r6, r7, r0, asr r8 │ │ │ │ + addeq r6, r7, r0, asr #16 │ │ │ │ + addseq lr, lr, r0, asr #2 │ │ │ │ + addeq r1, r7, r8, asr #12 │ │ │ │ + addseq pc, r3, ip, lsl ip @ │ │ │ │ + addeq r1, r7, ip, asr r6 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - ldrdeq r5, [r7], r4 │ │ │ │ + strdeq r5, [r7], r4 │ │ │ │ + addeq r5, r7, ip, lsl #26 │ │ │ │ + umullseq lr, lr, r4, r0 @ │ │ │ │ addeq r5, r7, ip, ror #25 │ │ │ │ - addseq lr, lr, r4, ror r0 │ │ │ │ - addeq r5, r7, ip, asr #25 │ │ │ │ - addeq r6, r7, r0, lsl #14 │ │ │ │ + addeq r6, r7, r0, lsr #14 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0034ff70 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034ff78 : │ │ │ │ @@ -216108,44 +216108,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 350058 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74360 │ │ │ │ + bl b74380 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl b784f4 │ │ │ │ + bl b78514 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35009c │ │ │ │ ldr r3, [pc, #188] @ 3500bc │ │ │ │ ldr r2, [pc, #188] @ 3500c0 │ │ │ │ ldr r1, [pc, #188] @ 3500c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eb9b8 │ │ │ │ + bl 9eb9d8 │ │ │ │ ldr r3, [pc, #144] @ 3500c8 │ │ │ │ ldr r1, [pc, #144] @ 3500cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37fde8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74394 │ │ │ │ + bl b743b4 │ │ │ │ ldr r2, [pc, #112] @ 3500d0 │ │ │ │ ldr r3, [pc, #80] @ 3500b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216157,30 +216157,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 3500d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, asr #28 │ │ │ │ - addseq sp, lr, r0, ror pc │ │ │ │ - addeq r3, r6, ip, ror #21 │ │ │ │ - addeq r2, r9, r8, asr #22 │ │ │ │ + umullseq sp, lr, r0, pc @ │ │ │ │ + addeq r3, r6, ip, lsl #22 │ │ │ │ + addeq r2, r9, r8, ror #22 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - umullseq r7, r5, ip, sl │ │ │ │ + @ instruction: 0x00957abc │ │ │ │ smlatbeq fp, r4, sp, r8 │ │ │ │ - addeq r6, r7, r0, asr #11 │ │ │ │ + addeq r6, r7, r0, ror #11 │ │ │ │ ldr r0, [pc, #4] @ 3500e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq fp, r9, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [r1, #800] @ 0x320 │ │ │ │ mov r9, r2 │ │ │ │ @@ -216212,15 +216212,15 @@ │ │ │ │ cmp r9, ip │ │ │ │ sbcs fp, r3, r5 │ │ │ │ bcs 350134 │ │ │ │ subs r0, r9, r0 │ │ │ │ sbc r1, r3, r1 │ │ │ │ str r2, [r8] │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ add r7, r7, r0 │ │ │ │ str r7, [r8, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216231,17 +216231,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3501d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ - @ instruction: 0x009eded4 │ │ │ │ - addeq r6, r7, r8, lsr r5 │ │ │ │ - addeq r6, r7, ip, asr #10 │ │ │ │ + @ instruction: 0x009edef4 │ │ │ │ + addeq r6, r7, r8, asr r5 │ │ │ │ + addeq r6, r7, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -216259,15 +216259,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a85e20 │ │ │ │ + bl a85e40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 350264 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216276,17 +216276,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d24c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 350288 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b74610 │ │ │ │ + b b74630 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r5, r7, r0, lsl #14 │ │ │ │ + addeq r5, r7, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #504] @ 3504a0 │ │ │ │ ldr r1, [pc, #504] @ 3504a4 │ │ │ │ @@ -216326,15 +216326,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #1296] @ 0x510 │ │ │ │ ldr r2, [r1, ip, lsl #2] │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, r0, lsl r3 │ │ │ │ str r3, [r1, ip, lsl #2] │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [pc, #336] @ 3504a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #340] @ 3504b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -216343,15 +216343,15 @@ │ │ │ │ bne 35049c │ │ │ │ ldr r3, [pc, #312] @ 3504b4 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldr r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ea28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -216386,95 +216386,95 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3504c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 350304 │ │ │ │ ldr r0, [pc, #76] @ 3504c8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 350304 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq fp, ip, sl, r8 │ │ │ │ andeq ip, r0, r0, asr r3 │ │ │ │ andeq r6, r0, r8, asr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008762b8 │ │ │ │ - strdeq r6, [r7], r8 │ │ │ │ + ldrdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 350570 │ │ │ │ ldr r2, [pc, #140] @ 350574 │ │ │ │ ldr r1, [pc, #140] @ 350578 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #108] @ 35057c │ │ │ │ ldr r1, [pc, #108] @ 350580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #88] @ 350584 │ │ │ │ ldr r1, [pc, #88] @ 350588 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, lr, r0, lsr #23 │ │ │ │ - addeq r3, r6, r0, lsl #12 │ │ │ │ - addeq r2, r9, ip, asr r6 │ │ │ │ + addseq sp, lr, r0, asr #23 │ │ │ │ + addeq r3, r6, r0, lsr #12 │ │ │ │ + addeq r2, r9, ip, ror r6 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ tsteq r7, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216485,32 +216485,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq sp, lr, r0, ror #21 │ │ │ │ - addeq r5, r7, r0, ror #11 │ │ │ │ + addseq sp, lr, r0, lsl #22 │ │ │ │ + addeq r5, r7, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 350604 │ │ │ │ ldr r1, [pc, #32] @ 350608 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 35060c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq sp, lr, r0, lsr #21 │ │ │ │ - umulleq r5, r7, ip, r5 │ │ │ │ + addseq sp, lr, r0, asr #21 │ │ │ │ + @ instruction: 0x008755bc │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 350668 │ │ │ │ ldr r2, [pc, #64] @ 35066c │ │ │ │ @@ -216518,25 +216518,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #912 @ 0x390 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ - addseq sp, lr, ip, asr sl │ │ │ │ - addeq r5, r7, r0, ror r5 │ │ │ │ - addeq r6, r7, r4, lsl #3 │ │ │ │ + addseq sp, lr, ip, ror sl │ │ │ │ + umulleq r5, r7, r0, r5 │ │ │ │ + addeq r6, r7, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #1808] @ 350d9c │ │ │ │ ldr ip, [pc, #1808] @ 350da0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -216563,15 +216563,15 @@ │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r5, sp, #60 @ 0x3c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr lr, [r0, #760] @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ bne 35071c │ │ │ │ ldr r3, [r0, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3508f8 │ │ │ │ @@ -216635,21 +216635,21 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8e57a0 │ │ │ │ + bl 8e57c0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 350920 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #1404] @ 350dbc │ │ │ │ ldr r3, [pc, #1372] @ 350da0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216672,15 +216672,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1320] @ 350dcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 35082c │ │ │ │ ldr r3, [pc, #1296] @ 350dd0 │ │ │ │ ldr ip, [pc, #1296] @ 350dd4 │ │ │ │ ldr r1, [pc, #1296] @ 350dd8 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -216688,46 +216688,46 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 35082c │ │ │ │ ldr ip, [pc, #1244] @ 350ddc │ │ │ │ ldr r1, [pc, #1244] @ 350de0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #1240] @ 350de4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 35082c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ str r0, [r4, #1320] @ 0x528 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350cbc │ │ │ │ - bl 9ed96c │ │ │ │ + bl 9ed98c │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #816] @ 0x330 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ebcec │ │ │ │ + bl 9ebd0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 35082c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3509ac │ │ │ │ ldr r2, [r4, #1320] @ 0x528 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -216756,15 +216756,15 @@ │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #1288] @ 0x508 │ │ │ │ str r0, [r4, #1312] @ 0x520 │ │ │ │ bls 350cf4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ ldrb lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #980] @ 350dec │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ mov r8, ip │ │ │ │ @@ -216773,15 +216773,15 @@ │ │ │ │ umull ip, r3, lr, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r5 │ │ │ │ mla r8, lr, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldrb r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ bl 27d1a4 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #1112] @ 0x458 │ │ │ │ beq 350b14 │ │ │ │ @@ -216807,23 +216807,23 @@ │ │ │ │ add r0, r0, r5, lsl #3 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8dd170 │ │ │ │ + bl 8dd190 │ │ │ │ ldr r3, [r4, #1112] @ 0x458 │ │ │ │ lsl r5, r5, #3 │ │ │ │ add r3, r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ adds r6, r7, r6 │ │ │ │ add r9, r9, #1 │ │ │ │ adc sl, sl, fp │ │ │ │ cmp r9, r3 │ │ │ │ bcc 350a9c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -216835,27 +216835,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 381368 │ │ │ │ ldr r3, [pc, #688] @ 350e00 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ str r5, [sp] │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r8, [pc, #652] @ 350e04 │ │ │ │ mov r3, #13 │ │ │ │ add lr, r4, #848 @ 0x350 │ │ │ │ strb r5, [r4, #821] @ 0x335 │ │ │ │ strh r8, [lr, #2] │ │ │ │ strb r3, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ @@ -216905,15 +216905,15 @@ │ │ │ │ add r2, r4, #908 @ 0x38c │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ str r1, [r4, #904] @ 0x388 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strb r3, [r4, #910] @ 0x38e │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 350838 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ umull r3, r0, r8, lr │ │ │ │ bne 3507c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -216929,123 +216929,123 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #388] @ 350e2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 35082c │ │ │ │ str r0, [r4, #816] @ 0x330 │ │ │ │ b 3509ac │ │ │ │ ldr r3, [pc, #356] @ 350e30 │ │ │ │ ldr ip, [pc, #356] @ 350e34 │ │ │ │ ldr r1, [pc, #356] @ 350e38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 350e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 35082c │ │ │ │ ldr r3, [pc, #324] @ 350e40 │ │ │ │ ldr r2, [pc, #324] @ 350e44 │ │ │ │ ldr r1, [pc, #324] @ 350e48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 381368 │ │ │ │ b 350b48 │ │ │ │ ldr r1, [pc, #280] @ 350e4c │ │ │ │ ldr r3, [pc, #280] @ 350e50 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #272] @ 350e54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #268] @ 350e58 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 35082c │ │ │ │ ldr ip, [pc, #248] @ 350e5c │ │ │ │ ldr r2, [pc, #248] @ 350e60 │ │ │ │ ldr r1, [pc, #248] @ 350e64 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 6c701c │ │ │ │ b 35082c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, asr r7 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq sp, lr, r0, asr #19 │ │ │ │ - @ instruction: 0x008754bc │ │ │ │ - addeq r6, r7, ip, asr #1 │ │ │ │ + addseq sp, lr, r0, ror #19 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + addeq r6, r7, ip, ror #1 │ │ │ │ adceq sl, r9, ip, asr sp │ │ │ │ smlabteq fp, r4, r5, r8 │ │ │ │ - @ instruction: 0x009ed7f0 │ │ │ │ - addeq r5, r7, ip, lsl #7 │ │ │ │ - addeq r5, r7, r0, asr lr │ │ │ │ + addseq sp, lr, r0, lsl r8 │ │ │ │ + addeq r5, r7, ip, lsr #7 │ │ │ │ + addeq r5, r7, r0, ror lr │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - @ instruction: 0x009ed7bc │ │ │ │ - addeq r5, r7, ip, lsl #30 │ │ │ │ - addeq r5, r7, r0, lsl lr │ │ │ │ - addeq r5, r7, ip, ror #5 │ │ │ │ - addeq r5, r7, r8, ror #27 │ │ │ │ + @ instruction: 0x009ed7dc │ │ │ │ + addeq r5, r7, ip, lsr #30 │ │ │ │ + addeq r5, r7, r0, lsr lr │ │ │ │ + addeq r5, r7, ip, lsl #6 │ │ │ │ + addeq r5, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00875eb4 │ │ │ │ - addeq r5, r7, r4, ror #28 │ │ │ │ - addseq sp, lr, r8, ror #10 │ │ │ │ - addeq r0, r7, r8, asr r9 │ │ │ │ - addeq r0, r7, ip, ror r9 │ │ │ │ + ldrdeq r5, [r7], r4 │ │ │ │ + addeq r5, r7, r4, lsl #29 │ │ │ │ + addseq sp, lr, r8, lsl #11 │ │ │ │ + addeq r0, r7, r8, ror r9 │ │ │ │ + umulleq r0, r7, ip, r9 │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r5, r0, r1, asr r2 │ │ │ │ beq 351240 │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ eorseq r2, r6, r0, lsl #14 │ │ │ │ stmdbeq r0, {r8, r9, sl} │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ eorseq r3, r0, r9, asr #2 │ │ │ │ - addseq sp, lr, ip, ror #7 │ │ │ │ - @ instruction: 0x00874fb8 │ │ │ │ - addeq r5, r7, ip, asr #20 │ │ │ │ + addseq sp, lr, ip, lsl #8 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ + addeq r5, r7, ip, ror #20 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ - @ instruction: 0x009ed3b4 │ │ │ │ - addeq r5, r7, r4, lsl #23 │ │ │ │ - addeq r5, r7, r4, lsl sl │ │ │ │ + @ instruction: 0x009ed3d4 │ │ │ │ + addeq r5, r7, r4, lsr #23 │ │ │ │ + addeq r5, r7, r4, lsr sl │ │ │ │ andeq r0, r0, sp, ror #6 │ │ │ │ - addseq sp, lr, r8, lsl #7 │ │ │ │ - addeq r0, r7, ip, ror r7 │ │ │ │ - umulleq r0, r7, r0, r7 │ │ │ │ - ldrdeq r5, [r7], ip │ │ │ │ - addseq sp, lr, r8, asr #6 │ │ │ │ - addeq r5, r7, r0, lsr #19 │ │ │ │ + addseq sp, lr, r8, lsr #7 │ │ │ │ + umulleq r0, r7, ip, r7 │ │ │ │ + @ instruction: 0x008707b0 │ │ │ │ + strdeq r5, [r7], ip │ │ │ │ + addseq sp, lr, r8, ror #6 │ │ │ │ + addeq r5, r7, r0, asr #19 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ - addseq sp, lr, r0, lsr #6 │ │ │ │ - addeq r2, r6, r8, lsl #27 │ │ │ │ - addeq r1, r9, r4, ror #27 │ │ │ │ + addseq sp, lr, r0, asr #6 │ │ │ │ + addeq r2, r6, r8, lsr #27 │ │ │ │ + addeq r1, r9, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #648] @ 351108 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #644] @ 35110c │ │ │ │ @@ -217182,50 +217182,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 351130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 350f24 │ │ │ │ bl 35058c │ │ │ │ bl 3505cc │ │ │ │ ldr r0, [pc, #72] @ 351134 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 350f24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq fp, r0, pc, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, asr pc │ │ │ │ - addseq sp, lr, r0, lsl #3 │ │ │ │ - addseq sp, lr, r8, ror #2 │ │ │ │ + addseq sp, lr, r0, lsr #3 │ │ │ │ + addseq sp, lr, r8, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r7, [fp, -r8] │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r0, lsr #23 │ │ │ │ - addeq r4, r7, ip, asr #23 │ │ │ │ + addeq r4, r7, r0, asr #23 │ │ │ │ + addeq r4, r7, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #324] @ 351294 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217239,15 +217239,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #272] @ 3512a8 │ │ │ │ ldr r3, [pc, #272] @ 3512ac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217290,42 +217290,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3512c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3511b0 │ │ │ │ ldr r0, [pc, #64] @ 3512c4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3511b0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq ip, lr, r8, lsr pc │ │ │ │ + addseq ip, lr, r8, asr pc │ │ │ │ smlatbeq fp, r0, ip, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, r7, r0, lsr sl │ │ │ │ - addeq r5, r7, r4, asr #12 │ │ │ │ + addeq r4, r7, r0, asr sl │ │ │ │ + addeq r5, r7, r4, ror #12 │ │ │ │ tsteq fp, ip, ror #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r4, r7, r0, sl │ │ │ │ - addeq r4, r7, r4, lsr #21 │ │ │ │ + @ instruction: 0x00874ab0 │ │ │ │ + addeq r4, r7, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #436] @ 351494 │ │ │ │ ldr r2, [pc, #436] @ 351498 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217355,15 +217355,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 351490 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2cc4 │ │ │ │ + b 8e2ce4 │ │ │ │ ldr r3, [pc, #320] @ 3514a8 │ │ │ │ ldr r7, [r0, #1316] @ 0x524 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3513ec │ │ │ │ ldr r3, [pc, #300] @ 3514ac │ │ │ │ @@ -217379,22 +217379,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3514b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351318 │ │ │ │ ldr r3, [pc, #196] @ 3514b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -217413,47 +217413,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3514bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 351318 │ │ │ │ ldr r0, [pc, #80] @ 3514c0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 351318 │ │ │ │ ldr r0, [pc, #64] @ 3514c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3513dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r7, [fp, -r8] │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r5, [r7], r0 │ │ │ │ + strdeq r5, [r7], r0 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r4, r7, r4, lsr #17 │ │ │ │ - @ instruction: 0x008748b8 │ │ │ │ - addeq r5, r7, ip, asr r1 │ │ │ │ + addeq r4, r7, r4, asr #17 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ + addeq r5, r7, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #964] @ 3518a4 │ │ │ │ ldr r2, [pc, #964] @ 3518a8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217556,19 +217556,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc r3, r3, r0 │ │ │ │ lsl r9, r3, #3 │ │ │ │ mov r0, #1 │ │ │ │ orr r9, r9, r2, lsr #29 │ │ │ │ lsl r8, r2, #3 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ adds r2, r0, r8 │ │ │ │ adc r3, r9, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351550 │ │ │ │ ldr r3, [pc, #532] @ 3518bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217588,23 +217588,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3518c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 351550 │ │ │ │ ldr r3, [pc, #412] @ 3518cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35151c │ │ │ │ ldr r3, [pc, #380] @ 3518c0 │ │ │ │ @@ -217621,23 +217621,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3518d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 35151c │ │ │ │ ldr r3, [pc, #284] @ 3518d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3515a4 │ │ │ │ @@ -217655,34 +217655,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3518d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3515a4 │ │ │ │ ldr r0, [pc, #164] @ 3518dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 35151c │ │ │ │ ldr r0, [pc, #140] @ 3518e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3515a4 │ │ │ │ ldr r2, [pc, #124] @ 3518e4 │ │ │ │ ldr r3, [pc, #60] @ 3518a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -217691,34 +217691,34 @@ │ │ │ │ bne 3518a0 │ │ │ │ ldr r0, [pc, #92] @ 3518e8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq fp, ip, r8, r7 │ │ │ │ tsteq fp, ip, lsr #16 │ │ │ │ andeq r3, r0, r8, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r7, r0, lsr r2 │ │ │ │ + addeq r5, r7, r0, asr r2 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq r5, r7, r0, asr #2 │ │ │ │ + addeq r5, r7, r0, ror #2 │ │ │ │ andeq r5, r0, r0, lsr #26 │ │ │ │ - @ instruction: 0x008751bc │ │ │ │ - addeq r5, r7, r0, ror #1 │ │ │ │ - addeq r5, r7, ip, asr #3 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + addeq r5, r7, r0, lsl #2 │ │ │ │ + addeq r5, r7, ip, ror #3 │ │ │ │ @ instruction: 0x010b759c │ │ │ │ - addeq r5, r7, r0, lsl r1 │ │ │ │ + addeq r5, r7, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldrb r3, [r0, #1288] @ 0x508 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1852] @ 352048 │ │ │ │ @@ -217846,15 +217846,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -217863,15 +217863,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1308] @ 352068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3519e0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne 351bd4 │ │ │ │ ldr r3, [pc, #1264] @ 352054 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -217947,27 +217947,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 352070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a90 │ │ │ │ subs r3, r8, #14 │ │ │ │ sbc r2, r2, r2 │ │ │ │ cmp r3, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 351d0c │ │ │ │ @@ -218016,23 +218016,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 352078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a90 │ │ │ │ ldr r3, [pc, #656] @ 352074 │ │ │ │ ldr r8, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218052,23 +218052,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 35207c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a90 │ │ │ │ ldrb r2, [r4, #820] @ 0x334 │ │ │ │ ldr r1, [r4, #808] @ 0x328 │ │ │ │ mov r3, r2 │ │ │ │ b 351aa8 │ │ │ │ ldr r3, [pc, #508] @ 352080 │ │ │ │ @@ -218091,24 +218091,24 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 352084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r6, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351be8 │ │ │ │ ldr r3, [pc, #364] @ 352088 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218127,93 +218127,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35208c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 351be8 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #240] @ 352090 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3519e0 │ │ │ │ ldr r0, [pc, #200] @ 352094 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a90 │ │ │ │ ldr r0, [pc, #176] @ 352098 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 351f04 │ │ │ │ ldr r0, [pc, #160] @ 35209c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a90 │ │ │ │ ldr r0, [pc, #132] @ 3520a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 351be8 │ │ │ │ ldr r0, [pc, #116] @ 3520a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351a90 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [fp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq fp, r4, r4, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, ip, lsl r4 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r8, asr #10 │ │ │ │ + addeq r4, r7, r8, ror #10 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r4, r7, ip, lsl #27 │ │ │ │ + addeq r4, r7, ip, lsr #27 │ │ │ │ andeq r6, r0, ip, lsr sl │ │ │ │ - strdeq r3, [r7], r8 │ │ │ │ - addeq r3, r7, r8, ror #30 │ │ │ │ + addeq r4, r7, r8, lsl r0 │ │ │ │ + addeq r3, r7, r8, lsl #31 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ - addeq r3, r7, r4, asr #28 │ │ │ │ + addeq r3, r7, r4, ror #28 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r3, r7, ip, ror sp │ │ │ │ - addeq r4, r7, ip, lsr r1 │ │ │ │ - addeq r3, r7, ip, lsr #28 │ │ │ │ - addeq r3, r7, r0, lsr #27 │ │ │ │ - addeq r4, r7, ip, lsl #21 │ │ │ │ - addeq r3, r7, ip, lsl #26 │ │ │ │ - addeq r3, r7, r8, asr #27 │ │ │ │ + umulleq r3, r7, ip, sp │ │ │ │ + addeq r4, r7, ip, asr r1 │ │ │ │ + addeq r3, r7, ip, asr #28 │ │ │ │ + addeq r3, r7, r0, asr #27 │ │ │ │ + addeq r4, r7, ip, lsr #21 │ │ │ │ + addeq r3, r7, ip, lsr #26 │ │ │ │ + addeq r3, r7, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #3860] @ 352fd4 │ │ │ │ ldr r1, [pc, #3860] @ 352fd8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -218330,26 +218330,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3372] @ 352ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r1, [r4, #812] @ 0x32c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3522f8 │ │ │ │ @@ -218401,23 +218401,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3108] @ 352ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldrb r3, [r4, #1288] @ 0x508 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352adc │ │ │ │ @@ -218465,27 +218465,27 @@ │ │ │ │ beq 353610 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2844] @ 353000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [r4, #812] @ 0x32c │ │ │ │ beq 3521b0 │ │ │ │ @@ -218507,22 +218507,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2700] @ 353004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3521b0 │ │ │ │ cmp r8, #16 │ │ │ │ beq 3521bc │ │ │ │ cmp r8, #48 @ 0x30 │ │ │ │ beq 35285c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218547,25 +218547,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 35300c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ cmp r8, #144 @ 0x90 │ │ │ │ beq 352c9c │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ @@ -218595,23 +218595,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2360] @ 353014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3524e8 │ │ │ │ cmp r8, #128 @ 0x80 │ │ │ │ beq 3521fc │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ beq 3521bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218636,25 +218636,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 353018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r1, [pc, #2168] @ 35301c │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -218676,28 +218676,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 353020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352118 │ │ │ │ cmp r0, #8 │ │ │ │ bne 3524e8 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #111 @ 0x6f │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ @@ -218751,23 +218751,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 35302c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ add r3, r4, #828 @ 0x33c │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ mov r1, #0 │ │ │ │ @@ -218798,24 +218798,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1576] @ 353034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218838,39 +218838,39 @@ │ │ │ │ beq 3536c0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 35303c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ mov r2, #7 │ │ │ │ mvn r3, #103 @ 0x67 │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ strb r3, [r4, #820] @ 0x334 │ │ │ │ b 3521bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ strb r1, [r4, #1288] @ 0x508 │ │ │ │ - bl 8e2cc4 │ │ │ │ + bl 8e2ce4 │ │ │ │ mov r2, #0 │ │ │ │ b 3523f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3521ac │ │ │ │ ldr r3, [pc, #1412] @ 353090 │ │ │ │ @@ -218894,21 +218894,21 @@ │ │ │ │ b 3521bc │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ add r5, r4, #1312 @ 0x520 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3524e8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ ldr r3, [r4, #1308] @ 0x51c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r3, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r2, #6 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ orr r3, r3, #8 │ │ │ │ @@ -218940,22 +218940,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 353044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b44 │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352cf4 │ │ │ │ mov r2, r5 │ │ │ │ @@ -219104,39 +219104,39 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #424] @ 35304c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352118 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3534a8 │ │ │ │ ldr r5, [r4, #816] @ 0x330 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3532d8 │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldrb ip, [r4, #868] @ 0x364 │ │ │ │ ldr lr, [pc, #352] @ 353050 │ │ │ │ sub r3, ip, #32 │ │ │ │ lsl r3, lr, r3 │ │ │ │ lsl r2, lr, ip │ │ │ │ rsb ip, ip, #32 │ │ │ │ orr r3, r3, lr, lsr ip │ │ │ │ mov r5, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ b 352ce8 │ │ │ │ ldr r3, [pc, #368] @ 353090 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352b34 │ │ │ │ @@ -219153,110 +219153,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #212] @ 353054 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 353058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353528 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b44 │ │ │ │ ldr r0, [pc, #148] @ 35305c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3521b0 │ │ │ │ tsteq fp, r4, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq fp, lr, r4, ror #29 │ │ │ │ + addseq fp, lr, r4, lsl #30 │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ andeq r3, r0, r4, lsl #22 │ │ │ │ - umulleq r4, r7, ip, r8 │ │ │ │ + @ instruction: 0x008748bc │ │ │ │ andeq r1, r0, r8, lsr #31 │ │ │ │ - addeq r4, r7, r4, lsr #23 │ │ │ │ + addeq r4, r7, r4, asr #23 │ │ │ │ andeq r6, r0, r0, lsr #17 │ │ │ │ - ldrdeq r4, [r7], r8 │ │ │ │ - addeq r3, r7, ip, lsl #15 │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ + addeq r3, r7, ip, lsr #15 │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - @ instruction: 0x008747b8 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - addeq r4, r7, ip, ror r6 │ │ │ │ - addeq r4, r7, r4, asr r6 │ │ │ │ + umulleq r4, r7, ip, r6 │ │ │ │ + addeq r4, r7, r4, ror r6 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r3, r7, ip, lsl #18 │ │ │ │ + addeq r3, r7, ip, lsr #18 │ │ │ │ smlabbeq fp, r0, r5, r6 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ - umulleq r4, r7, r8, r3 │ │ │ │ + @ instruction: 0x008743b8 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ - addeq r4, r7, ip, ror #8 │ │ │ │ + addeq r4, r7, ip, lsl #9 │ │ │ │ andeq r2, r0, r4, ror sl │ │ │ │ - addeq r4, r7, r4, asr #2 │ │ │ │ + addeq r4, r7, r4, ror #2 │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - addeq r4, r7, r8, lsr r0 │ │ │ │ - addseq fp, lr, r2, asr #6 │ │ │ │ - addeq r3, r7, ip, ror #5 │ │ │ │ + addeq r4, r7, r8, asr r0 │ │ │ │ + addseq fp, lr, r2, ror #6 │ │ │ │ + addeq r3, r7, ip, lsl #6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r4, r7, r4, lsl #1 │ │ │ │ - addeq r3, r7, ip, lsr r2 │ │ │ │ - addeq r2, r7, r0, ror #26 │ │ │ │ + addeq r4, r7, r4, lsr #1 │ │ │ │ + addeq r3, r7, ip, asr r2 │ │ │ │ + addeq r2, r7, r0, lsl #27 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r2, r7, ip, lsl #22 │ │ │ │ - addseq sl, lr, lr, ror #28 │ │ │ │ - addeq r3, r7, r4, lsl #17 │ │ │ │ - addeq r2, r7, r0, ror lr │ │ │ │ + addeq r2, r7, ip, lsr #22 │ │ │ │ + addseq sl, lr, lr, lsl #29 │ │ │ │ + addeq r3, r7, r4, lsr #17 │ │ │ │ + umulleq r2, r7, r0, lr │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0x008726b0 │ │ │ │ - addeq r3, r7, r0, asr #14 │ │ │ │ - addeq r3, r7, r8, ror fp │ │ │ │ - addeq r2, r7, r0, lsl #27 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ + addeq r3, r7, r0, ror #14 │ │ │ │ + umulleq r3, r7, r8, fp │ │ │ │ + addeq r2, r7, r0, lsr #27 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ - addeq r3, r7, ip, ror #19 │ │ │ │ + addeq r3, r7, ip, lsl #20 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x008735bc │ │ │ │ - addeq r2, r7, r0, asr #24 │ │ │ │ - addeq r3, r7, r8, lsr r6 │ │ │ │ - addeq r2, r7, r8, ror #24 │ │ │ │ - addeq r3, r7, r0, ror #16 │ │ │ │ - addeq r3, r7, r8, lsr r8 │ │ │ │ - addeq r3, r7, r8, ror #9 │ │ │ │ - addeq r3, r7, r4, asr r7 │ │ │ │ - @ instruction: 0x008736b4 │ │ │ │ - addeq r3, r7, r4, lsr #12 │ │ │ │ - addeq r3, r7, ip, lsl r9 │ │ │ │ - addeq r3, r7, ip, ror #10 │ │ │ │ - addeq r2, r7, r4, asr r4 │ │ │ │ - addeq r2, r7, r4, lsl r6 │ │ │ │ - addeq r3, r7, ip, lsl r4 │ │ │ │ - addeq r2, r7, r4, ror #21 │ │ │ │ - addeq r3, r7, r8, ror r7 │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ - andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r7, r0, ror r8 │ │ │ │ - addeq r2, r7, r8, lsl #20 │ │ │ │ - addeq r3, r7, r8, lsr r8 │ │ │ │ - addeq r2, r7, ip, lsl sl │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ + addeq r2, r7, r0, ror #24 │ │ │ │ + addeq r3, r7, r8, asr r6 │ │ │ │ + addeq r2, r7, r8, lsl #25 │ │ │ │ + addeq r3, r7, r0, lsl #17 │ │ │ │ + addeq r3, r7, r8, asr r8 │ │ │ │ + addeq r3, r7, r8, lsl #10 │ │ │ │ + addeq r3, r7, r4, ror r7 │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, r4, asr #12 │ │ │ │ + addeq r3, r7, ip, lsr r9 │ │ │ │ + addeq r3, r7, ip, lsl #11 │ │ │ │ + addeq r2, r7, r4, ror r4 │ │ │ │ + addeq r2, r7, r4, lsr r6 │ │ │ │ + addeq r3, r7, ip, lsr r4 │ │ │ │ + addeq r2, r7, r4, lsl #22 │ │ │ │ + umulleq r3, r7, r8, r7 │ │ │ │ + strdeq r3, [r7], r8 │ │ │ │ + andeq r4, r0, r0, rrx │ │ │ │ + umulleq r3, r7, r0, r8 │ │ │ │ + addeq r2, r7, r8, lsr #20 │ │ │ │ + addeq r3, r7, r8, asr r8 │ │ │ │ + addeq r2, r7, ip, lsr sl │ │ │ │ cmp r3, #0 │ │ │ │ bne 353380 │ │ │ │ ldr r0, [r4, #1296] @ 0x510 │ │ │ │ ldrb r1, [r4, #867] @ 0x363 │ │ │ │ asr r3, r0, #31 │ │ │ │ lsl r3, r3, r1 │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -219279,15 +219279,15 @@ │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ lsl r1, r1, #3 │ │ │ │ str r3, [r4, #1308] @ 0x51c │ │ │ │ str r1, [r4, #1304] @ 0x518 │ │ │ │ bic r3, r2, #8 │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3521b0 │ │ │ │ ldr r3, [pc, #-296] @ 353060 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219307,22 +219307,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-404] @ 353064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3521b0 │ │ │ │ ldr r2, [pc, #-416] @ 353068 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #7 │ │ │ │ bhi 353228 │ │ │ │ @@ -219400,33 +219400,33 @@ │ │ │ │ beq 35359c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #-752] @ 35306c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-760] @ 353070 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 352fb8 │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e23c │ │ │ │ + bl b8e25c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r2, r7, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -219452,44 +219452,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-984] @ 353078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 352d04 │ │ │ │ ldr r0, [pc, #-996] @ 35307c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r2, [pc, #-1032] @ 353080 │ │ │ │ ldr r0, [pc, #-1032] @ 353084 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r3, [pc, #-1064] @ 353088 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219509,22 +219509,22 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1172] @ 35308c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 352ec4 │ │ │ │ ldr r2, [pc, #-1184] @ 353090 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 352fb8 │ │ │ │ ldr r2, [pc, #-1200] @ 353094 │ │ │ │ @@ -219540,173 +219540,173 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #-1268] @ 353098 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1276] @ 35309c │ │ │ │ add r0, pc, r0 │ │ │ │ b 353368 │ │ │ │ ldr r2, [pc, #-1284] @ 3530a0 │ │ │ │ ldr r0, [pc, #-1284] @ 3530a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b44 │ │ │ │ ldr r0, [pc, #-1308] @ 3530a8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1344] @ 3530ac │ │ │ │ mov r1, fp │ │ │ │ mov r3, #6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1384] @ 3530b0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1424] @ 3530b4 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1456] @ 3530b8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1488] @ 3530bc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 352fb8 │ │ │ │ ldr r0, [pc, #-1508] @ 3530c0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1540] @ 3530c4 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1576] @ 3530c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 352d04 │ │ │ │ ldr r0, [pc, #-1608] @ 3530cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3521b0 │ │ │ │ ldr r2, [pc, #-1624] @ 3530d0 │ │ │ │ ldr r0, [pc, #-1624] @ 3530d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b44 │ │ │ │ ldr r0, [pc, #-1648] @ 3530d8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r0, [pc, #-1680] @ 3530dc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 352ec4 │ │ │ │ ldr r3, [pc, #-1696] @ 3530e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3537e4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [pc, #-1744] @ 3530e4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1768] @ 3530e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3524f4 │ │ │ │ ldr r2, [pc, #-1792] @ 3530ec │ │ │ │ ldr r0, [pc, #-1792] @ 3530f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3524e8 │ │ │ │ │ │ │ │ 00353800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -219729,163 +219729,163 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldm r6, {r6, r7, fp} │ │ │ │ ldrh r9, [sp, #112] @ 0x70 │ │ │ │ ldrh r8, [sp, #128] @ 0x80 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #488] @ 353a64 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ beq 353894 │ │ │ │ ldr r1, [pc, #472] @ 353a68 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37fe74 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 353a3c │ │ │ │ ldr r1, [pc, #440] @ 353a6c │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #424] @ 353a70 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #408] @ 353a74 │ │ │ │ and r2, fp, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr r1, [pc, #392] @ 353a78 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr r1, [pc, #376] @ 353a7c │ │ │ │ subs r2, sl, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr r1, [pc, #356] @ 353a80 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #340] @ 353a84 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #324] @ 353a88 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #308] @ 353a8c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #292] @ 353a90 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r1, [pc, #276] @ 353a94 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 353a98 │ │ │ │ - bl 927794 │ │ │ │ + bl 9277b4 │ │ │ │ ldr r8, [pc, #260] @ 353a9c │ │ │ │ ldr r1, [pc, #260] @ 353aa0 │ │ │ │ ldr r7, [pc, #260] @ 353aa4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9278e8 │ │ │ │ + bl 927908 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #204] @ 353aa8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 381820 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ bl 3810a0 │ │ │ │ ldr r2, [pc, #144] @ 353aac │ │ │ │ ldr r1, [pc, #144] @ 353ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 930364 │ │ │ │ + b 930384 │ │ │ │ ldr r3, [pc, #112] @ 353ab4 │ │ │ │ ldr r1, [pc, #112] @ 353ab8 │ │ │ │ ldr r0, [pc, #112] @ 353abc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 353ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addeq r2, r7, ip, ror pc │ │ │ │ + umulleq r2, r7, ip, pc @ │ │ │ │ smlabbeq fp, r8, r5, r5 │ │ │ │ - addseq r4, r5, ip, asr #4 │ │ │ │ - addeq r2, r7, ip, ror sp │ │ │ │ - addeq r2, r7, r0, ror sp │ │ │ │ - addeq r7, ip, r8, lsr #3 │ │ │ │ - addseq r1, sl, ip, ror lr │ │ │ │ - addeq r2, r7, r0, asr #26 │ │ │ │ - addeq lr, fp, r0, ror #18 │ │ │ │ - addeq lr, fp, r4, asr r9 │ │ │ │ - addeq r2, r7, r0, lsl sp │ │ │ │ - addeq r2, r7, r0, lsl #26 │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - addeq r3, r7, ip, asr #13 │ │ │ │ - addseq sl, lr, ip, ror #13 │ │ │ │ - addeq sp, r6, r0, ror #21 │ │ │ │ - ldrheq ip, [r3], r4 │ │ │ │ - strdeq sp, [r6], r4 │ │ │ │ + addseq r4, r5, ip, ror #4 │ │ │ │ + umulleq r2, r7, ip, sp │ │ │ │ + umulleq r2, r7, r0, sp │ │ │ │ + addeq r7, ip, r8, asr #3 │ │ │ │ + umullseq r1, sl, ip, lr │ │ │ │ + addeq r2, r7, r0, ror #26 │ │ │ │ + addeq lr, fp, r0, lsl #19 │ │ │ │ + addeq lr, fp, r4, ror r9 │ │ │ │ + addeq r2, r7, r0, lsr sp │ │ │ │ + addeq r2, r7, r0, lsr #26 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + addeq r3, r7, ip, ror #13 │ │ │ │ + addseq sl, lr, ip, lsl #14 │ │ │ │ + addeq sp, r6, r0, lsl #22 │ │ │ │ + ldrsbeq ip, [r3], r4 │ │ │ │ + addeq sp, r6, r4, lsl fp │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r2, r7, ip, lsl #3 │ │ │ │ - addeq r2, r7, r0, lsr #27 │ │ │ │ - addseq sl, lr, r0, asr #12 │ │ │ │ - addeq r2, r7, r0, lsr #25 │ │ │ │ - @ instruction: 0x00872bb8 │ │ │ │ + addeq r2, r7, ip, lsr #3 │ │ │ │ + addeq r2, r7, r0, asr #27 │ │ │ │ + addseq sl, lr, r0, ror #12 │ │ │ │ + addeq r2, r7, r0, asr #25 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ @@ -219920,15 +219920,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 353c14 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ ldr r4, [pc, #164] @ 353c18 │ │ │ │ ldr r9, [pc, #164] @ 353c1c │ │ │ │ ldr r8, [pc, #164] @ 353c20 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -219940,15 +219940,15 @@ │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ cmp r4, r7 │ │ │ │ bne 353b90 │ │ │ │ ldr r2, [pc, #88] @ 353c24 │ │ │ │ ldr r3, [pc, #64] @ 353c10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219965,75 +219965,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010b52bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ adceq r7, r9, r0, ror #20 │ │ │ │ tstpeq r6, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ - addeq r3, r7, r4, asr r5 │ │ │ │ + addeq r3, r7, r4, ror r5 │ │ │ │ muleq r0, r4, r5 │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353c5c │ │ │ │ mov r6, r1 │ │ │ │ - bl 9eda30 │ │ │ │ + bl 9eda50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353c78 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 27f3dc │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl b97224 │ │ │ │ + bl b97244 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl b972bc │ │ │ │ + bl b972dc │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 353cf4 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9ecd34 │ │ │ │ + bl 9ecd54 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b97958 │ │ │ │ + bl b97978 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -220083,15 +220083,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3540a0 │ │ │ │ ldr r0, [pc, #760] @ 3540e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 353e0c │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 353e14 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -220116,40 +220116,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353ee0 │ │ │ │ - bl 9eda30 │ │ │ │ + bl 9eda50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353ee0 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3540a4 │ │ │ │ mov r0, #20 │ │ │ │ bl 27f3dc │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl b97224 │ │ │ │ + bl b97244 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl b972bc │ │ │ │ + bl b972dc │ │ │ │ ldr r3, [pc, #548] @ 3540e8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9ecd34 │ │ │ │ + bl 9ecd54 │ │ │ │ ldr r2, [pc, #516] @ 3540ec │ │ │ │ ldr r3, [pc, #480] @ 3540cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220187,29 +220187,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3540f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 353e28 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 354000 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldr r3, [pc, #256] @ 3540d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -220234,15 +220234,15 @@ │ │ │ │ bne 3540a0 │ │ │ │ ldr r0, [pc, #192] @ 354100 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353dec │ │ │ │ ldr r0, [pc, #184] @ 354104 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 353da0 │ │ │ │ ldr r3, [pc, #144] @ 3540f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 353e28 │ │ │ │ ldr r3, [pc, #104] @ 3540dc │ │ │ │ @@ -220252,46 +220252,46 @@ │ │ │ │ beq 353e28 │ │ │ │ b 353f64 │ │ │ │ ldr r0, [pc, #124] @ 354108 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 353e28 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 35410c │ │ │ │ ldr r1, [pc, #96] @ 354110 │ │ │ │ ldr r0, [pc, #96] @ 354114 │ │ │ │ ldr r2, [pc, #96] @ 354118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ smlabteq fp, ip, r0, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strheq r5, [fp, -r8] │ │ │ │ - @ instruction: 0x009ea3b0 │ │ │ │ + @ instruction: 0x009ea3d0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq fp, ip, lsr r0 │ │ │ │ - addeq r3, r7, ip, asr #7 │ │ │ │ + addeq r3, r7, ip, ror #7 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ tsteq fp, ip, lsl pc │ │ │ │ andeq r5, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r7, r4, ror #2 │ │ │ │ + addeq r3, r7, r4, lsl #3 │ │ │ │ smlatteq fp, r8, sp, r4 │ │ │ │ - addeq r3, r7, r4, lsr #1 │ │ │ │ - addeq r3, r7, r8, lsr r1 │ │ │ │ addeq r3, r7, r4, asr #1 │ │ │ │ - addseq sl, lr, r8, ror r3 │ │ │ │ - addeq r3, r7, r0, lsr #2 │ │ │ │ - addeq r3, r7, r0, lsr r1 │ │ │ │ + addeq r3, r7, r8, asr r1 │ │ │ │ + addeq r3, r7, r4, ror #1 │ │ │ │ + umullseq sl, lr, r8, r3 │ │ │ │ + addeq r3, r7, r0, asr #2 │ │ │ │ + addeq r3, r7, r0, asr r1 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 354250 │ │ │ │ mov r8, r1 │ │ │ │ @@ -220301,35 +220301,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #244] @ 35425c │ │ │ │ ldr r1, [pc, #244] @ 354260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #212] @ 354264 │ │ │ │ ldr r1, [pc, #212] @ 354268 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 35426c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #184] @ 354270 │ │ │ │ ldr r1, [pc, #184] @ 354274 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 354278 │ │ │ │ ldr r2, [pc, #176] @ 35427c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220342,19 +220342,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #120] @ 354284 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 354288 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -220362,29 +220362,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009ea2f8 │ │ │ │ - addeq pc, r5, ip, lsr #19 │ │ │ │ - addeq lr, r8, r4, lsl #20 │ │ │ │ - addeq r3, r7, r0, lsr #1 │ │ │ │ - strheq r3, [r7], r4 │ │ │ │ - addeq r3, r7, ip, lsr r0 │ │ │ │ - addeq r2, r7, r0, lsr pc │ │ │ │ + addseq sl, lr, r8, lsl r3 │ │ │ │ + addeq pc, r5, ip, asr #19 │ │ │ │ + addeq lr, r8, r4, lsr #20 │ │ │ │ + addeq r3, r7, r0, asr #1 │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, ip, asr r0 │ │ │ │ + addeq r2, r7, r0, asr pc │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ adceq r7, r9, r0, ror #7 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ tsteq r6, ip, ror r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - addeq r3, r7, r0, lsl r0 │ │ │ │ + addeq r3, r7, r0, lsr r0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3542dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220420,15 +220420,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 354394 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #0 │ │ │ │ bne 354370 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -220440,19 +220440,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 354398 │ │ │ │ ldr r2, [pc, #32] @ 35439c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq sl, lr, ip, lsl r1 │ │ │ │ - @ instruction: 0x00872eb8 │ │ │ │ - addeq r2, r7, r0, lsr #27 │ │ │ │ + addseq sl, lr, ip, lsr r1 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + addeq r2, r7, r0, asr #27 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r2, r7, r8, asr #29 │ │ │ │ + addeq r2, r7, r8, ror #29 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 354700 │ │ │ │ ldr r3, [pc, #840] @ 354704 │ │ │ │ @@ -220470,72 +220470,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 354714 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 354718 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #756] @ 354714 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 3545a4 │ │ │ │ mov r0, ip │ │ │ │ - bl 9ed96c │ │ │ │ + bl 9ed98c │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ebcec │ │ │ │ + bl 9ebd0c │ │ │ │ cmp r0, #0 │ │ │ │ blt 354560 │ │ │ │ ldr r3, [pc, #640] @ 35471c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3545d4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 9ef0fc │ │ │ │ + bl 9ef11c │ │ │ │ ldr ip, [pc, #612] @ 354720 │ │ │ │ ldr r2, [pc, #612] @ 354724 │ │ │ │ ldr r1, [pc, #612] @ 354728 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -220549,15 +220549,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #496] @ 354738 │ │ │ │ ldr r1, [pc, #496] @ 35473c │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -220581,15 +220581,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 35471c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 354650 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9ef0fc │ │ │ │ + bl 9ef11c │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 27ea28 │ │ │ │ b 354514 │ │ │ │ ldr r3, [pc, #360] @ 354744 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -220609,22 +220609,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 354750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3544a8 │ │ │ │ ldr r3, [pc, #252] @ 354754 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3545b8 │ │ │ │ ldr r3, [pc, #220] @ 354748 │ │ │ │ @@ -220640,61 +220640,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 354758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 3545b8 │ │ │ │ ldr r0, [pc, #132] @ 35475c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3544a8 │ │ │ │ ldr r0, [pc, #116] @ 354760 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 3545b8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, lr, ip, asr r0 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ - addeq r2, r7, r8, ror #25 │ │ │ │ + addseq sl, lr, ip, ror r0 │ │ │ │ + addeq r2, r7, r8, lsl lr │ │ │ │ + addeq r2, r7, r8, lsl #26 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ strdeq r4, [fp, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r9, lr, ip, ror #30 │ │ │ │ - addeq pc, r5, ip, lsr #12 │ │ │ │ - addeq lr, r8, r4, lsl #13 │ │ │ │ - addseq r9, lr, ip, lsl #30 │ │ │ │ - ldrdeq pc, [r5], r0 │ │ │ │ - addeq lr, r8, ip, lsr #12 │ │ │ │ - addeq r2, r7, r4, ror #27 │ │ │ │ + addseq r9, lr, ip, lsl #31 │ │ │ │ + addeq pc, r5, ip, asr #12 │ │ │ │ + addeq lr, r8, r4, lsr #13 │ │ │ │ + addseq r9, lr, ip, lsr #30 │ │ │ │ + strdeq pc, [r5], r0 │ │ │ │ + addeq lr, r8, ip, asr #12 │ │ │ │ + addeq r2, r7, r4, lsl #28 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0x010b489c │ │ │ │ andeq r3, r0, r8, ror ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r4, lsl #24 │ │ │ │ + addeq r2, r7, r4, lsr #24 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - strdeq r2, [r7], r4 │ │ │ │ - addeq r2, r7, ip, lsr #23 │ │ │ │ - addeq r2, r7, ip, lsl #24 │ │ │ │ + addeq r2, r7, r4, lsl ip │ │ │ │ + addeq r2, r7, ip, asr #23 │ │ │ │ + addeq r2, r7, ip, lsr #24 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 3547a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220745,17 +220745,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r9, lr, ip, ip │ │ │ │ - addeq r2, r7, r0, asr #20 │ │ │ │ - umulleq r2, r7, r8, fp │ │ │ │ + @ instruction: 0x009e9cbc │ │ │ │ + addeq r2, r7, r0, ror #20 │ │ │ │ + @ instruction: 0x00872bb8 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -220860,22 +220860,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 354a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3548f8 │ │ │ │ ldr r2, [pc, #92] @ 354aa0 │ │ │ │ ldr r3, [pc, #56] @ 354a80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -220883,53 +220883,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 354a78 │ │ │ │ ldr r0, [pc, #60] @ 354aa4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, asr #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r4, lsl #10 │ │ │ │ andeq r3, r0, r8, lsl #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r0, lsr #18 │ │ │ │ + addeq r2, r7, r0, asr #18 │ │ │ │ smlabteq fp, r0, r3, r4 │ │ │ │ - addeq r2, r7, ip, lsl r9 │ │ │ │ + addeq r2, r7, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 354b04 │ │ │ │ ldr r2, [pc, #68] @ 354b08 │ │ │ │ ldr r1, [pc, #68] @ 354b0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 354b10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35485c │ │ │ │ - addseq r9, lr, r8, ror #18 │ │ │ │ - addeq r2, r7, r4, lsl #14 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ + addseq r9, lr, r8, lsl #19 │ │ │ │ + addeq r2, r7, r4, lsr #14 │ │ │ │ + addeq r2, r7, r8, lsl r6 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -221211,15 +221211,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3551b0 │ │ │ │ ldr r0, [pc, #592] @ 3551dc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 354e68 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -221263,27 +221263,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3551e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354db4 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 354e58 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 354e58 │ │ │ │ @@ -221326,15 +221326,15 @@ │ │ │ │ b 354e58 │ │ │ │ ldr r0, [pc, #164] @ 3551f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354db4 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -221352,26 +221352,26 @@ │ │ │ │ b 354e68 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, ip, lsl r1 │ │ │ │ stmdacs r8, {r0} │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r9, lr, r9, ror r3 │ │ │ │ + umullseq r9, lr, r9, r3 │ │ │ │ @ instruction: 0x010b3f94 │ │ │ │ tsteq fp, r0, lsl pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010b3e9c │ │ │ │ - addeq r2, r7, ip, ror #9 │ │ │ │ + addeq r2, r7, ip, lsl #10 │ │ │ │ andeq r1, r0, ip, lsr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r8, lsl r3 │ │ │ │ + addeq r2, r7, r8, lsr r3 │ │ │ │ tsteq fp, r4, lsl sp │ │ │ │ - addeq r2, r7, r0, asr #6 │ │ │ │ - @ instruction: 0x008722b0 │ │ │ │ + addeq r2, r7, r0, ror #6 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 3553c0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221386,15 +221386,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 3553d0 │ │ │ │ ldr r3, [pc, #392] @ 3553d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #380] @ 3553d8 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 355310 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -221461,47 +221461,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3553f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3552cc │ │ │ │ ldr r0, [pc, #80] @ 3553fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3552cc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, lr, ip, lsl r2 │ │ │ │ + addseq r9, lr, ip, lsr r2 │ │ │ │ ldrdeq r3, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r1, r7, r0, pc @ │ │ │ │ - addeq r1, r7, r4, lsl #29 │ │ │ │ + @ instruction: 0x00871fb0 │ │ │ │ + addeq r1, r7, r4, lsr #29 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ smlatbeq fp, r8, fp, r3 │ │ │ │ - addeq lr, r7, r4, lsl #24 │ │ │ │ + addeq lr, r7, r4, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ - addseq r8, r3, r8, lsl pc │ │ │ │ + addseq r8, r3, r8, lsr pc │ │ │ │ andeq r5, r0, r0, lsr r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, ip, lsl r1 │ │ │ │ - addeq r2, r7, r4, lsr r1 │ │ │ │ + addeq r2, r7, ip, lsr r1 │ │ │ │ + addeq r2, r7, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 3563e0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221516,15 +221516,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 3563f0 │ │ │ │ ldr r3, [pc, #4000] @ 3563f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #3988] @ 3563f8 │ │ │ │ ldr r2, [pc, #3988] @ 3563fc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -221580,15 +221580,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554d8 │ │ │ │ ldr r0, [pc, #3760] @ 356408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554d8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355cb4 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -221616,30 +221616,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 35573c │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 355894 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 35573c │ │ │ │ ldr r3, [pc, #3748] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3557bc │ │ │ │ ldr r0, [pc, #3560] @ 35640c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3557bc │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -221667,29 +221667,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 356414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 356418 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 355d9c │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -221716,15 +221716,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -221767,15 +221767,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3557bc │ │ │ │ ldr r0, [pc, #3036] @ 356420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3557bc │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -221796,15 +221796,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3557bc │ │ │ │ ldr r0, [pc, #2924] @ 356424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3557bc │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -221827,24 +221827,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 35642c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 3555a0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 356430 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -221864,24 +221864,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 356434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 35563c │ │ │ │ ldr r3, [pc, #2616] @ 356438 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355868 │ │ │ │ @@ -221898,23 +221898,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 35643c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355868 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221942,24 +221942,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 356444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 355754 │ │ │ │ mov r0, r4 │ │ │ │ bl 353c28 │ │ │ │ @@ -221982,77 +221982,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 35644c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 35558c │ │ │ │ ldr r0, [pc, #2172] @ 356450 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3556f0 │ │ │ │ ldr r0, [pc, #2140] @ 356454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554d8 │ │ │ │ ldr r0, [pc, #2128] @ 356458 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 3555a0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 35645c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 35558c │ │ │ │ ldr r0, [pc, #2072] @ 356460 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 35563c │ │ │ │ ldr r0, [pc, #2044] @ 356464 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 355868 │ │ │ │ ldr r0, [pc, #2016] @ 356468 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 355754 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 35646c │ │ │ │ @@ -222083,22 +222083,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 356480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 355db0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -222138,15 +222138,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355d74 │ │ │ │ ldr r0, [pc, #1656] @ 356488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 355d74 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3554e8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 3554e8 │ │ │ │ @@ -222206,15 +222206,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #1392] @ 35648c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -222373,15 +222373,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #728] @ 356490 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 356c60 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -222422,15 +222422,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #532] @ 356494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 3554e8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356264 │ │ │ │ @@ -222469,15 +222469,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #348] @ 356498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 356364 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -222501,92 +222501,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3564a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 356350 │ │ │ │ - addseq r9, lr, r4, lsl r0 │ │ │ │ + addseq r9, lr, r4, lsr r0 │ │ │ │ ldrdeq r3, [fp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r7, r8, lsl #27 │ │ │ │ - addeq r1, r7, ip, ror ip │ │ │ │ + addeq r1, r7, r8, lsr #27 │ │ │ │ + umulleq r1, r7, ip, ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ smlatbeq fp, r0, r9, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r8, lr, r1, lsl #27 │ │ │ │ + addseq r8, lr, r1, lsr #27 │ │ │ │ tsteq fp, r0, lsl r9 │ │ │ │ - addeq r2, r7, ip, lsr #5 │ │ │ │ - addeq r2, r7, r0, lsr r0 │ │ │ │ + addeq r2, r7, ip, asr #5 │ │ │ │ + addeq r2, r7, r0, asr r0 │ │ │ │ andeq r3, r0, ip, lsl #25 │ │ │ │ - addeq r1, r7, r8, lsl lr │ │ │ │ - addseq r8, lr, ip, lsr #22 │ │ │ │ - addseq r8, lr, r4, lsl fp │ │ │ │ - addeq r1, r7, r0, lsl lr │ │ │ │ - umulleq r1, r7, ip, sp │ │ │ │ + addeq r1, r7, r8, lsr lr │ │ │ │ + addseq r8, lr, ip, asr #22 │ │ │ │ + addseq r8, lr, r4, lsr fp │ │ │ │ + addeq r1, r7, r0, lsr lr │ │ │ │ + @ instruction: 0x00871dbc │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ - addeq r1, r7, r0, ror ip │ │ │ │ + umulleq r1, r7, r0, ip │ │ │ │ andeq r5, r0, r8, ror #30 │ │ │ │ - addeq r1, r7, r8, asr #26 │ │ │ │ + addeq r1, r7, r8, ror #26 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ - addeq r1, r7, r0, lsl #28 │ │ │ │ + addeq r1, r7, r0, lsr #28 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ - addeq r1, r7, r4, asr fp │ │ │ │ + addeq r1, r7, r4, ror fp │ │ │ │ andeq r5, r0, r4, asr r3 │ │ │ │ - addeq r1, r7, r8, lsr #26 │ │ │ │ - umulleq r1, r7, r4, r9 │ │ │ │ - addeq r1, r7, r0, lsr #23 │ │ │ │ - addeq r1, r7, r8, lsl #20 │ │ │ │ - addeq r1, r7, ip, ror #25 │ │ │ │ - addeq r1, r7, r8, lsl fp │ │ │ │ - addeq r1, r7, r4, lsr ip │ │ │ │ - addeq r1, r7, ip, asr #20 │ │ │ │ - addseq r8, lr, ip, ror #14 │ │ │ │ - addeq r1, r7, r0, lsl r5 │ │ │ │ - addeq r1, r7, r4, lsl #24 │ │ │ │ + addeq r1, r7, r8, asr #26 │ │ │ │ + @ instruction: 0x008719b4 │ │ │ │ + addeq r1, r7, r0, asr #23 │ │ │ │ + addeq r1, r7, r8, lsr #20 │ │ │ │ + addeq r1, r7, ip, lsl #26 │ │ │ │ + addeq r1, r7, r8, lsr fp │ │ │ │ + addeq r1, r7, r4, asr ip │ │ │ │ + addeq r1, r7, ip, ror #20 │ │ │ │ + addseq r8, lr, ip, lsl #15 │ │ │ │ + addeq r1, r7, r0, lsr r5 │ │ │ │ + addeq r1, r7, r4, lsr #24 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ - strdeq r1, [r7], ip │ │ │ │ - addseq r8, lr, r8, asr #9 │ │ │ │ - addeq r1, r7, r8, lsr #23 │ │ │ │ - addeq r1, r7, r0, lsl #22 │ │ │ │ - addeq r1, r7, r4, ror #20 │ │ │ │ - addeq r1, r7, r4, lsr #16 │ │ │ │ - umulleq r1, r7, r8, r8 │ │ │ │ + addeq r1, r7, ip, lsl ip │ │ │ │ + addseq r8, lr, r8, ror #9 │ │ │ │ + addeq r1, r7, r8, asr #23 │ │ │ │ + addeq r1, r7, r0, lsr #22 │ │ │ │ + addeq r1, r7, r4, lsl #21 │ │ │ │ + addeq r1, r7, r4, asr #16 │ │ │ │ + @ instruction: 0x008718b8 │ │ │ │ @ instruction: 0x00006bb0 │ │ │ │ - addeq r1, r7, r8, lsr #15 │ │ │ │ - addeq r1, r7, ip, lsr #8 │ │ │ │ - addeq r1, r7, r8, lsr #11 │ │ │ │ - addeq r1, r7, ip, lsr #7 │ │ │ │ - addeq r1, r7, r0, asr #4 │ │ │ │ + addeq r1, r7, r8, asr #15 │ │ │ │ + addeq r1, r7, ip, asr #8 │ │ │ │ + addeq r1, r7, r8, asr #11 │ │ │ │ + addeq r1, r7, ip, asr #7 │ │ │ │ + addeq r1, r7, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x008712b0 │ │ │ │ + ldrdeq r1, [r7], r0 │ │ │ │ andeq r5, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r1, r7, r4, r1 │ │ │ │ - @ instruction: 0x008711bc │ │ │ │ - strheq r1, [r7], r4 │ │ │ │ - addeq r1, r7, r8, rrx │ │ │ │ + @ instruction: 0x008711b4 │ │ │ │ + ldrdeq r1, [r7], ip │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + addeq r1, r7, r8, lsl #1 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - addeq r0, r7, r0, lsl #30 │ │ │ │ - addeq r0, r7, r0, asr pc │ │ │ │ - strheq r1, [r7], r4 │ │ │ │ - addeq r0, r7, r8, asr #27 │ │ │ │ - addeq r0, r7, r4, lsl #27 │ │ │ │ + addeq r0, r7, r0, lsr #30 │ │ │ │ + addeq r0, r7, r0, ror pc │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + addeq r0, r7, r8, ror #27 │ │ │ │ + addeq r0, r7, r4, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r0, r7, r0, lsl #31 │ │ │ │ + addeq r0, r7, r0, lsr #31 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 356b30 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 35671c │ │ │ │ @@ -222643,20 +222643,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-332] @ 3564a4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldr r0, [pc, #-348] @ 3564a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 356350 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 35666c │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -222686,15 +222686,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-496] @ 3564ac │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 35662c │ │ │ │ mov r3, #2 │ │ │ │ b 35654c │ │ │ │ @@ -222766,15 +222766,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-812] @ 3564b0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 35686c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222812,15 +222812,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 3564b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-992] @ 3564b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -222847,28 +222847,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 3564c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 356804 │ │ │ │ ldr r0, [pc, #-1164] @ 3564c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 356804 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35605c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 35605c │ │ │ │ @@ -222876,15 +222876,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-1224] @ 3564cc │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 3565bc │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -222895,15 +222895,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-1296] @ 3564d0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 35607c │ │ │ │ bhi 356a30 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 356a48 │ │ │ │ @@ -222961,30 +222961,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-1552] @ 3564d8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 356b74 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 356b74 │ │ │ │ ldr r3, [pc, #-1576] @ 3564ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-1612] @ 3564dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 3564ec │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -222993,15 +222993,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-1672] @ 3564e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356b0c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -223026,21 +223026,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 3564ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355dbc │ │ │ │ ldr r0, [pc, #-1804] @ 3564e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 355dbc │ │ │ │ ldr r0, [pc, #-1816] @ 3564e8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 355d54 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 356ba8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 3554e8 │ │ │ │ @@ -223061,15 +223061,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 3564ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3554e8 │ │ │ │ ldr r0, [pc, #-1932] @ 3564f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3554e8 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 356238 │ │ │ │ bhi 356cc0 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 356238 │ │ │ │ @@ -223098,141 +223098,141 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 356d38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, lr, r0, asr #14 │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ + addseq r7, lr, r0, ror #14 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 00356d3c : │ │ │ │ ldr r3, [pc, #16] @ 356d54 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e77b0 │ │ │ │ + @ instruction: 0x009e77d0 │ │ │ │ │ │ │ │ 00356d58 : │ │ │ │ ldr r3, [pc, #20] @ 356d74 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r7, lr, r4, r7 │ │ │ │ + @ instruction: 0x009e77b4 │ │ │ │ │ │ │ │ 00356d78 : │ │ │ │ ldr r3, [pc, #20] @ 356d94 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, ror r7 │ │ │ │ + umullseq r7, lr, r4, r7 │ │ │ │ │ │ │ │ 00356d98 : │ │ │ │ ldr r3, [pc, #20] @ 356db4 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, asr r7 │ │ │ │ + addseq r7, lr, r4, ror r7 │ │ │ │ │ │ │ │ 00356db8 : │ │ │ │ ldr r3, [pc, #24] @ 356dd8 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r0, lsr r7 │ │ │ │ + addseq r7, lr, r0, asr r7 │ │ │ │ │ │ │ │ 00356ddc : │ │ │ │ ldr r3, [pc, #24] @ 356dfc │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, lsl #14 │ │ │ │ + addseq r7, lr, ip, lsr #14 │ │ │ │ │ │ │ │ 00356e00 : │ │ │ │ ldr r3, [pc, #20] @ 356e1c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, ror #13 │ │ │ │ + addseq r7, lr, ip, lsl #14 │ │ │ │ │ │ │ │ 00356e20 : │ │ │ │ ldr r3, [pc, #20] @ 356e3c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, asr #13 │ │ │ │ + addseq r7, lr, ip, ror #13 │ │ │ │ │ │ │ │ 00356e40 : │ │ │ │ ldr r3, [pc, #20] @ 356e5c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, lsr #13 │ │ │ │ + addseq r7, lr, ip, asr #13 │ │ │ │ │ │ │ │ 00356e60 : │ │ │ │ ldr r3, [pc, #20] @ 356e7c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, lsl #13 │ │ │ │ + addseq r7, lr, ip, lsr #13 │ │ │ │ │ │ │ │ 00356e80 : │ │ │ │ ldr r3, [pc, #20] @ 356e9c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, ror #12 │ │ │ │ + addseq r7, lr, ip, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 356eac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r4, r9, r0, ror #16 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -223260,15 +223260,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -223289,23 +223289,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 356fb0 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldr r3, [pc, #460] @ 3571a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3570ec │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -223334,26 +223334,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3570d4 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r2, [pc, #272] @ 3571a8 │ │ │ │ ldr r3, [pc, #256] @ 35719c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -223391,28 +223391,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3571bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 356fe8 │ │ │ │ ldr r0, [pc, #76] @ 3571c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 356fe8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea09994 <__bss_end__@@Base+0xfd4ebac4> │ │ │ │ blcc fea09998 <__bss_end__@@Base+0xfd4ebac8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -223421,40 +223421,40 @@ │ │ │ │ tsteq fp, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, ip, ror #26 │ │ │ │ blcc fea099b4 <__bss_end__@@Base+0xfd4ebae4> │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r7, r8, asr #5 │ │ │ │ - addeq r1, r7, r0, ror #5 │ │ │ │ + addeq r1, r7, r8, ror #5 │ │ │ │ + addeq r1, r7, r0, lsl #6 │ │ │ │ b 356f3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 92cf3c │ │ │ │ + bl 92cf5c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl a88534 │ │ │ │ + bl a88554 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3572bc │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 357254 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223462,26 +223462,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87d74 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3572e0 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 357298 │ │ │ │ ldr r2, [pc, #136] @ 357308 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3572bc │ │ │ │ mov r0, r4 │ │ │ │ bl 356eb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -223519,27 +223519,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #128] @ 3573d0 │ │ │ │ ldr r1, [pc, #128] @ 3573d4 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 3573d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #92] @ 3573dc │ │ │ │ ldr lr, [pc, #92] @ 3573e0 │ │ │ │ ldr r1, [pc, #92] @ 3573e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -223550,20 +223550,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 3573e8 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r7, lr, r4, asr lr │ │ │ │ - addeq ip, r5, r4, asr #15 │ │ │ │ - addeq fp, r8, r0, lsr #16 │ │ │ │ - @ instruction: 0x0085c7bc │ │ │ │ - ldrdeq ip, [r5], r4 │ │ │ │ + b 927f30 │ │ │ │ + addseq r7, lr, r4, ror lr │ │ │ │ + addeq ip, r5, r4, ror #15 │ │ │ │ + addeq fp, r8, r0, asr #16 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + strdeq ip, [r5], r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ adceq r4, r9, r0, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ qaddeq sp, r8, r6 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223643,21 +223643,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 357200 │ │ │ │ ldr r0, [pc, #28] @ 35754c │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 3574e4 │ │ │ │ tsteq fp, r4, asr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r0, r7, r8, asr #30 │ │ │ │ + addeq r0, r7, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -223683,15 +223683,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 35749c │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 35757c │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 35768c │ │ │ │ @@ -223717,15 +223717,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, r4 │ │ │ │ bl 356eb0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -223747,15 +223747,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 357738 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -223769,17 +223769,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, lr, r8, asr #21 │ │ │ │ - ldrdeq r0, [r7], r0 @ │ │ │ │ + addseq r7, lr, r8, ror #21 │ │ │ │ strdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, r0, lsl lr │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3577b0 │ │ │ │ ldr r2, [pc, #92] @ 3577b4 │ │ │ │ @@ -223787,85 +223787,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 356eb0 │ │ │ │ - addseq r7, lr, r8, lsr #20 │ │ │ │ - addeq r0, r7, r4, lsr sp │ │ │ │ + addseq r7, lr, r8, asr #20 │ │ │ │ addeq r0, r7, r4, asr sp │ │ │ │ + addeq r0, r7, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 357884 │ │ │ │ ldr r2, [pc, #176] @ 357888 │ │ │ │ ldr r1, [pc, #176] @ 35788c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr ip, [pc, #128] @ 357890 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 357894 │ │ │ │ ldr r2, [pc, #92] @ 357898 │ │ │ │ ldr r1, [pc, #92] @ 35789c │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, lr, r8, lsr #19 │ │ │ │ - @ instruction: 0x00870cb0 │ │ │ │ + addseq r7, lr, r8, asr #19 │ │ │ │ ldrdeq r0, [r7], r0 @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -223877,94 +223877,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 3579f4 │ │ │ │ ldr r1, [pc, #296] @ 3579f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #276] @ 3579fc │ │ │ │ ldr r1, [pc, #276] @ 357a00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #236] @ 357a04 │ │ │ │ ldr r3, [pc, #236] @ 357a08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #160] @ 357a0c │ │ │ │ ldr r1, [pc, #160] @ 357a10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #136] @ 357a14 │ │ │ │ ldr r1, [pc, #136] @ 357a18 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 92d8c0 │ │ │ │ + bl 92d8e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 92cf3c │ │ │ │ + bl 92cf5c │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq r7, lr, r8, asr #17 │ │ │ │ - addeq r9, r6, r0, asr #23 │ │ │ │ - ldrdeq r9, [r6], r0 │ │ │ │ - @ instruction: 0x00870bb0 │ │ │ │ + addseq r7, lr, r8, ror #17 │ │ │ │ + addeq r9, r6, r0, ror #23 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ ldrdeq r0, [r7], r0 @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ adceq r3, r9, ip, ror #27 │ │ │ │ - addeq r0, r7, r8, lsr #23 │ │ │ │ - addeq ip, r5, ip, lsl #3 │ │ │ │ - addeq fp, r8, r8, ror #3 │ │ │ │ + addeq r0, r7, r8, asr #23 │ │ │ │ + addeq ip, r5, ip, lsr #3 │ │ │ │ + addeq fp, r8, r8, lsl #4 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - addeq r0, r7, ip, lsr fp │ │ │ │ + addeq r0, r7, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 357b30 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -223991,16 +223991,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 357b40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 9295ec │ │ │ │ + bl 930384 │ │ │ │ + bl 92960c │ │ │ │ cmp r0, #0 │ │ │ │ bne 357a4c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -224024,23 +224024,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 357b44 │ │ │ │ ldr r0, [pc, #40] @ 357b48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 357a60 │ │ │ │ smlabteq fp, r0, r3, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009e76fc │ │ │ │ - addeq ip, r5, r4, rrx │ │ │ │ - strheq fp, [r8], ip │ │ │ │ - addseq r7, lr, r4, ror #12 │ │ │ │ - @ instruction: 0x008709b4 │ │ │ │ + addseq r7, lr, ip, lsl r7 │ │ │ │ + addeq ip, r5, r4, lsl #1 │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + addseq r7, lr, r4, lsl #13 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -224069,16 +224069,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 9295ec │ │ │ │ + bl 930384 │ │ │ │ + bl 92960c │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 357b84 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -224100,15 +224100,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 357cd4 │ │ │ │ ldr r0, [pc, #136] @ 357cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 357b98 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 357c1c │ │ │ │ @@ -224124,23 +224124,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ b 357c88 │ │ │ │ smlabbeq fp, ip, r2, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, r0, asr #11 │ │ │ │ - addeq fp, r5, r0, lsr pc │ │ │ │ - addeq sl, r8, ip, lsl #31 │ │ │ │ - addseq r7, lr, r4, lsr r5 │ │ │ │ - addeq r0, r7, r4, lsl #17 │ │ │ │ + addseq r7, lr, r0, ror #11 │ │ │ │ + addeq fp, r5, r0, asr pc │ │ │ │ + addeq sl, r8, ip, lsr #31 │ │ │ │ + addseq r7, lr, r4, asr r5 │ │ │ │ + addeq r0, r7, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 357e34 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -224168,26 +224168,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 357e44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 9295ec │ │ │ │ + bl 930384 │ │ │ │ + bl 92960c │ │ │ │ cmp r0, #0 │ │ │ │ bne 357d0c │ │ │ │ cmp r6, #0 │ │ │ │ beq 357d90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 356eb0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 357d80 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 357e24 │ │ │ │ @@ -224203,37 +224203,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, r4 │ │ │ │ bl 356eb0 │ │ │ │ b 357d80 │ │ │ │ ldr r1, [pc, #60] @ 357e48 │ │ │ │ ldr r0, [pc, #60] @ 357e4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 357df8 │ │ │ │ mrseq r1, (UNDEF: 27) │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, r8, lsr r4 │ │ │ │ - addeq fp, r5, r4, lsr #27 │ │ │ │ - addeq sl, r8, r0, lsl #28 │ │ │ │ - addseq r7, lr, r4, ror r3 │ │ │ │ - addeq r0, r7, r4, asr #13 │ │ │ │ + addseq r7, lr, r8, asr r4 │ │ │ │ + addeq fp, r5, r4, asr #27 │ │ │ │ + addeq sl, r8, r0, lsr #28 │ │ │ │ + umullseq r7, lr, r4, r3 │ │ │ │ + addeq r0, r7, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 35817c │ │ │ │ mov r6, r3 │ │ │ │ @@ -224278,16 +224278,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 9295ec │ │ │ │ + bl 930384 │ │ │ │ + bl 92960c │ │ │ │ cmp r0, #0 │ │ │ │ bne 357ea4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -224320,15 +224320,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 357ebc │ │ │ │ ldr r1, [pc, #484] @ 3581a0 │ │ │ │ ldr r0, [pc, #484] @ 3581a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 357eb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -224336,15 +224336,15 @@ │ │ │ │ b 357fa4 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 358144 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 357fa4 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 357fa4 │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 358168 │ │ │ │ @@ -224361,15 +224361,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, r5 │ │ │ │ bl 356eb0 │ │ │ │ b 357fa4 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -224404,23 +224404,23 @@ │ │ │ │ bne 357fa4 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ b 357fa4 │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 3580ec │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 357fa4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -224434,23 +224434,23 @@ │ │ │ │ b 358070 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010b0f94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq fp, r0, asr #30 │ │ │ │ - addseq r7, lr, ip, ror r2 │ │ │ │ - addeq fp, r5, ip, ror #23 │ │ │ │ - addeq sl, r8, r8, asr #24 │ │ │ │ - addseq r7, lr, r0, lsl r2 │ │ │ │ - addseq r7, lr, r4, asr #3 │ │ │ │ - addeq r0, r7, r4, lsl r5 │ │ │ │ + umullseq r7, lr, ip, r2 │ │ │ │ + addeq fp, r5, ip, lsl #24 │ │ │ │ + addeq sl, r8, r8, ror #24 │ │ │ │ + addseq r7, lr, r0, lsr r2 │ │ │ │ + addseq r7, lr, r4, ror #3 │ │ │ │ + addeq r0, r7, r4, lsr r5 │ │ │ │ ldr r0, [pc, #4] @ 3581b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ strdeq r3, [r9], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ @@ -224459,36 +224459,36 @@ │ │ │ │ bic r2, r2, #12 │ │ │ │ and r3, r3, #12 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, r2 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #988] @ 0x3dc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #956] @ 0x3bc │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #964] @ 0x3c4 │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #348] @ 3583c0 │ │ │ │ ldr r3, [pc, #348] @ 3583c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -224524,21 +224524,21 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #8 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r3, [pc, #180] @ 3583d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3582a0 │ │ │ │ ldr r3, [pc, #164] @ 3583d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -224559,74 +224559,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3583e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3582a0 │ │ │ │ ldr r0, [pc, #52] @ 3583e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3582a0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq fp, r0, fp, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq fp, r8, fp, r0 │ │ │ │ tsteq fp, ip, asr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r0, r7, r0, r1 │ │ │ │ - addeq r0, r7, ip, asr #3 │ │ │ │ + @ instruction: 0x008701b0 │ │ │ │ + addeq r0, r7, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 358468 │ │ │ │ ldr r2, [pc, #104] @ 35846c │ │ │ │ ldr r1, [pc, #104] @ 358470 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #76] @ 358474 │ │ │ │ ldr r2, [pc, #76] @ 358478 │ │ │ │ ldr r1, [pc, #76] @ 35847c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #44] @ 358480 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r6, lr, r0, lsr #28 │ │ │ │ - addeq fp, r5, r8, ror #13 │ │ │ │ - addeq sl, r8, r4, asr #14 │ │ │ │ + b 927f30 │ │ │ │ + addseq r6, lr, r0, asr #28 │ │ │ │ + addeq fp, r5, r8, lsl #14 │ │ │ │ + addeq sl, r8, r4, ror #14 │ │ │ │ adceq r3, r9, r0, ror r3 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ smlabteq r6, r4, r1, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -224637,47 +224637,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #980] @ 0x3d4 │ │ │ │ moveq r0, r3 │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, lr, r8, lsl #27 │ │ │ │ - addeq r0, r7, r0, lsl r1 │ │ │ │ + addseq r6, lr, r8, lsr #27 │ │ │ │ addeq r0, r7, r0, lsr r1 │ │ │ │ + addeq r0, r7, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 358598 │ │ │ │ ldr r2, [pc, #124] @ 35859c │ │ │ │ ldr r1, [pc, #124] @ 3585a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 358578 │ │ │ │ mov r0, r4 │ │ │ │ bl 35824c │ │ │ │ mov r0, #0 │ │ │ │ @@ -224689,20 +224689,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #36] @ 3585a4 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ b 358550 │ │ │ │ - addseq r6, lr, r8, lsl #26 │ │ │ │ - addeq r0, r7, ip, lsl #1 │ │ │ │ + addseq r6, lr, r8, lsr #26 │ │ │ │ addeq r0, r7, ip, lsr #1 │ │ │ │ + addeq r0, r7, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #192] @ 358680 │ │ │ │ ldr r2, [pc, #192] @ 358684 │ │ │ │ @@ -224711,28 +224711,28 @@ │ │ │ │ ldr r1, [pc, #184] @ 358688 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r5, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35863c │ │ │ │ ldr r2, [pc, #144] @ 35868c │ │ │ │ ldr r1, [pc, #144] @ 358690 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -224741,30 +224741,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 358698 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, lr, r8, ror #24 │ │ │ │ - addeq pc, r6, r4, ror #31 │ │ │ │ + addseq r6, lr, r8, lsl #25 │ │ │ │ addeq r0, r7, r4 │ │ │ │ + addeq r0, r7, r4, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ + addeq pc, r6, r8, ror #31 │ │ │ │ addeq pc, r6, r8, asr #31 │ │ │ │ - addeq pc, r6, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #220] @ 358790 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -224772,40 +224772,40 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 358794 │ │ │ │ ldr r1, [pc, #204] @ 358798 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #184] @ 35879c │ │ │ │ ldr r1, [pc, #184] @ 3587a0 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #144] @ 3587a4 │ │ │ │ ldr r3, [pc, #144] @ 3587a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381268 │ │ │ │ add r1, r4, #956 @ 0x3bc │ │ │ │ @@ -224818,21 +224818,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 381268 │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381268 │ │ │ │ - addseq r6, lr, r4, ror fp │ │ │ │ - addeq r8, r6, r4, asr #27 │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ - ldrdeq pc, [r6], r0 │ │ │ │ + umullseq r6, lr, r4, fp │ │ │ │ + addeq r8, r6, r4, ror #27 │ │ │ │ + strdeq r8, [r6], r4 │ │ │ │ strdeq pc, [r6], r0 │ │ │ │ + addeq pc, r6, r0, lsl pc @ │ │ │ │ adceq r3, r9, r8, lsl #1 │ │ │ │ - addeq pc, r6, ip, lsr #27 │ │ │ │ + addeq pc, r6, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 358928 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224846,15 +224846,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #304] @ 35893c │ │ │ │ ldr r3, [pc, #304] @ 358940 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224907,40 +224907,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 358954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358824 │ │ │ │ ldr r0, [pc, #60] @ 358958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358824 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, r4, ror #20 │ │ │ │ + addseq r6, lr, r4, lsl #21 │ │ │ │ tsteq fp, ip, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq pc, [r6], r0 │ │ │ │ strdeq pc, [r6], r0 │ │ │ │ + addeq pc, r6, r0, lsl lr @ │ │ │ │ strdeq r0, [fp, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010b05b0 │ │ │ │ andeq r5, r0, r8, lsr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r4, lsr sp @ │ │ │ │ - addeq pc, r6, r0, ror #26 │ │ │ │ + addeq pc, r6, r4, asr sp @ │ │ │ │ + addeq pc, r6, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #428] @ 358b20 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224955,15 +224955,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #372] @ 358b34 │ │ │ │ ldr r3, [pc, #372] @ 358b38 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225031,43 +225031,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 358b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3589d8 │ │ │ │ ldr r0, [pc, #68] @ 358b54 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3589d8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e68b4 │ │ │ │ + @ instruction: 0x009e68d4 │ │ │ │ tsteq fp, ip, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r6, ip, lsl ip @ │ │ │ │ addeq pc, r6, ip, lsr ip @ │ │ │ │ + addeq pc, r6, ip, asr ip @ │ │ │ │ tsteq fp, r4, asr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq fp, ip, r3, r0 │ │ │ │ @ instruction: 0x010b03b4 │ │ │ │ andeq r3, r0, r0, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r8, lsr #23 │ │ │ │ - addeq pc, r6, ip, ror #23 │ │ │ │ + addeq pc, r6, r8, asr #23 │ │ │ │ + addeq pc, r6, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #572] @ 358dac │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -225083,15 +225083,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #532] @ 358dbc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #512] @ 358dc0 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 358bf8 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -225158,15 +225158,15 @@ │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrb r8, [r0, #997] @ 0x3e5 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r0, #980] @ 0x3d4 │ │ │ │ bl 3581b8 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ mov r9, #0 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ b 358c1c │ │ │ │ ldr r3, [pc, #228] @ 358dd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358c30 │ │ │ │ ldr r3, [pc, #192] @ 358dc4 │ │ │ │ @@ -225182,56 +225182,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r8, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 358ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358c30 │ │ │ │ ldr r0, [pc, #104] @ 358de0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358bec │ │ │ │ ldr r0, [pc, #88] @ 358de4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358c30 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e66b8 │ │ │ │ + @ instruction: 0x009e66d8 │ │ │ │ tsteq fp, ip, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r6, r0, lsr sl @ │ │ │ │ - addeq pc, r6, r4, lsl sl @ │ │ │ │ + addeq pc, r6, r0, asr sl @ │ │ │ │ + addeq pc, r6, r4, lsr sl @ │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq fp, ip, r1, r0 │ │ │ │ - addseq r6, lr, r8, lsl #11 │ │ │ │ + addseq r6, lr, r8, lsr #11 │ │ │ │ andeq r5, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r4, lsl #20 │ │ │ │ - addeq pc, r6, ip, asr #19 │ │ │ │ - addeq pc, r6, r8, lsr sl @ │ │ │ │ + addeq pc, r6, r4, lsr #20 │ │ │ │ + addeq pc, r6, ip, ror #19 │ │ │ │ + addeq pc, r6, r8, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #612] @ 359064 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -225246,15 +225246,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #556] @ 359078 │ │ │ │ mov r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ str r5, [r0, #972] @ 0x3cc │ │ │ │ tst r3, #1 │ │ │ │ beq 358e70 │ │ │ │ @@ -225278,15 +225278,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #920 @ 0x398 │ │ │ │ add r1, r0, #996 @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87d74 │ │ │ │ cmp r0, r5 │ │ │ │ ble 358f0c │ │ │ │ ldr r3, [pc, #428] @ 359080 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 358fbc │ │ │ │ @@ -225302,15 +225302,15 @@ │ │ │ │ bl 3581b8 │ │ │ │ b 358e70 │ │ │ │ ldr r2, [pc, #368] @ 359084 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ cmp r0, r5 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ beq 358ecc │ │ │ │ ldr r3, [pc, #328] @ 359080 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -225333,21 +225333,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 359094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358e70 │ │ │ │ ldr r3, [pc, #212] @ 359098 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358ee0 │ │ │ │ ldr r3, [pc, #180] @ 35908c │ │ │ │ @@ -225364,50 +225364,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35909c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358ee0 │ │ │ │ ldr r0, [pc, #92] @ 3590a0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358ee0 │ │ │ │ ldr r0, [pc, #76] @ 3590a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 358e70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, r8, lsr #8 │ │ │ │ + addseq r6, lr, r8, asr #8 │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ + ldrdeq pc, [r6], r0 │ │ │ │ @ instruction: 0x0086f7b0 │ │ │ │ - umulleq pc, r6, r0, r7 @ │ │ │ │ @ instruction: 0x010affb8 │ │ │ │ smlabbeq sl, ip, pc, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r6, r0, r4, asr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r0, ror #16 │ │ │ │ + addeq pc, r6, r0, lsl #17 │ │ │ │ andeq r2, r0, r8, asr #15 │ │ │ │ - addeq pc, r6, ip, lsl #17 │ │ │ │ - addeq pc, r6, r8, asr #17 │ │ │ │ - addeq pc, r6, r8, lsl r8 @ │ │ │ │ + addeq pc, r6, ip, lsr #17 │ │ │ │ + addeq pc, r6, r8, ror #17 │ │ │ │ + addeq pc, r6, r8, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1016] @ 3594bc │ │ │ │ mov r4, r3 │ │ │ │ @@ -225425,15 +225425,15 @@ │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #952] @ 3594d0 │ │ │ │ ldr r3, [pc, #952] @ 3594d4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -225486,15 +225486,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3592fc │ │ │ │ ldr r0, [pc, #752] @ 3594e4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #732] @ 3594e8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #16 │ │ │ │ bhi 359148 │ │ │ │ ldrsb r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -225557,15 +225557,15 @@ │ │ │ │ ldr r3, [pc, #464] @ 3594d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3592d8 │ │ │ │ ldr r0, [pc, #476] @ 3594f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3592d8 │ │ │ │ ldr r3, [r5, #980] @ 0x3d4 │ │ │ │ and r8, r8, #12 │ │ │ │ bic r3, r3, r8 │ │ │ │ ldr r2, [pc, #452] @ 3594fc │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #384] @ 3594c0 │ │ │ │ @@ -225614,25 +225614,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 35950c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359130 │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [pc, #212] @ 359510 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #124] @ 3594c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -225659,44 +225659,44 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 3591f4 │ │ │ │ ldr r0, [pc, #116] @ 35951c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359130 │ │ │ │ tstpeq sl, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, lr, r0, asr #2 │ │ │ │ - addeq pc, r6, r0, ror #9 │ │ │ │ - addeq pc, r6, r4, asr #9 │ │ │ │ + addseq r6, lr, r0, ror #2 │ │ │ │ + addeq pc, r6, r0, lsl #10 │ │ │ │ + addeq pc, r6, r4, ror #9 │ │ │ │ smlatteq sl, ip, ip, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq sl, r0, ip, pc @ │ │ │ │ tstpeq sl, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ - addeq pc, r6, r0, asr #16 │ │ │ │ - addseq r6, lr, sp │ │ │ │ + addeq pc, r6, r0, ror #16 │ │ │ │ + addseq r6, lr, sp, lsr #32 │ │ │ │ ldrdeq pc, [sl, -r8] │ │ │ │ smlabbeq sl, r0, fp, pc @ │ │ │ │ tstpeq sl, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - addeq pc, r6, r4, ror #13 │ │ │ │ + addeq pc, r6, r4, lsl #14 │ │ │ │ smlabteq sl, r8, sl, pc @ │ │ │ │ tstpeq sl, ip, ror sl @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, ip, lsr #10 │ │ │ │ + addeq pc, r6, ip, asr #10 │ │ │ │ smlabteq sl, r4, r9, pc @ │ │ │ │ smlabbeq sl, ip, r9, pc @ │ │ │ │ - addeq pc, r6, r8, asr #11 │ │ │ │ - addeq pc, r6, r4, lsl #10 │ │ │ │ + addeq pc, r6, r8, ror #11 │ │ │ │ + addeq pc, r6, r4, lsr #10 │ │ │ │ ldr r0, [pc, #4] @ 35952c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r2, r9, r0, lsl r3 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr lr, [r0, #968] @ 0x3c8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ands ip, r3, #8 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -225711,60 +225711,60 @@ │ │ │ │ orr r3, r3, r1 │ │ │ │ andne ip, lr, #256 @ 0x100 │ │ │ │ orrs r3, r3, ip │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 359620 │ │ │ │ ldr r2, [pc, #128] @ 359624 │ │ │ │ ldr r1, [pc, #128] @ 359628 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #100] @ 35962c │ │ │ │ ldr r2, [pc, #100] @ 359630 │ │ │ │ ldr r1, [pc, #100] @ 359634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r0, [pc, #68] @ 359638 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ 35963c │ │ │ │ add r0, pc, r0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r5, lr, r4, asr #26 │ │ │ │ - addeq sl, r5, r8, asr #10 │ │ │ │ - addeq r9, r8, r4, lsr #11 │ │ │ │ + b 927f30 │ │ │ │ + addseq r5, lr, r4, ror #26 │ │ │ │ + addeq sl, r5, r8, ror #10 │ │ │ │ + addeq r9, r8, r4, asr #11 │ │ │ │ adceq r2, r9, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ - @ instruction: 0x0086f4b8 │ │ │ │ + ldrdeq pc, [r6], r8 │ │ │ │ strdeq fp, [r6, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ 359700 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -225773,52 +225773,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 359704 │ │ │ │ ldr r1, [pc, #152] @ 359708 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #132] @ 35970c │ │ │ │ ldr r2, [pc, #132] @ 359710 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #96] @ 359714 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #1012 @ 0x3f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381268 │ │ │ │ - umullseq r5, lr, r4, ip │ │ │ │ - addeq r7, r6, r0, lsr #28 │ │ │ │ - addeq r7, r6, r0, lsr lr │ │ │ │ - addeq pc, r6, ip, asr r4 @ │ │ │ │ - addeq pc, r6, ip, lsr #8 │ │ │ │ + @ instruction: 0x009e5cb4 │ │ │ │ + addeq r7, r6, r0, asr #28 │ │ │ │ + addeq r7, r6, r0, asr lr │ │ │ │ + addeq pc, r6, ip, ror r4 @ │ │ │ │ + addeq pc, r6, ip, asr #8 │ │ │ │ adceq r2, r9, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #972] @ 359b00 │ │ │ │ @@ -225831,15 +225831,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ - bl a884d0 │ │ │ │ + bl a884f0 │ │ │ │ ldr r8, [pc, #920] @ 359b08 │ │ │ │ mov r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ strb r3, [sp, #31] │ │ │ │ cmp r0, #0 │ │ │ │ beq 35982c │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ @@ -225898,15 +225898,15 @@ │ │ │ │ ldr r0, [pc, #716] @ 359b28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3597cc │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #992] @ 0x3e0 │ │ │ │ b 3597cc │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ @@ -225946,15 +225946,15 @@ │ │ │ │ beq 359a78 │ │ │ │ tst r6, #2 │ │ │ │ beq 359934 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ tst r3, #2 │ │ │ │ bne 359934 │ │ │ │ mov r0, r9 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #980] @ 0x3d4 │ │ │ │ b 3597cc │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -225964,15 +225964,15 @@ │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ strb r6, [sp, #31] │ │ │ │ tst r3, #4 │ │ │ │ beq 3597cc │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ ldr r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ bic r2, r2, #8192 @ 0x2000 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -226004,37 +226004,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 359b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359798 │ │ │ │ ldr r2, [pc, #236] @ 359b40 │ │ │ │ ldr r1, [pc, #236] @ 359b44 │ │ │ │ ldr r0, [pc, #236] @ 359b48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3597cc │ │ │ │ ldr r2, [pc, #204] @ 359b4c │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r2, [pc, #200] @ 359b50 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, #192] @ 359b54 │ │ │ │ @@ -226045,66 +226045,66 @@ │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, r4, #992 @ 0x3e0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r2, [r4, #1000] @ 0x3e8 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ - bl b72c1c │ │ │ │ + bl b72c3c │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 359530 │ │ │ │ orr r6, r6, #1 │ │ │ │ b 359918 │ │ │ │ ldr r0, [pc, #120] @ 359b58 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359798 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq sl, ip, r6, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010af694 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tstpeq sl, r0, lsr r6 @ p-variant is OBSOLETE │ │ │ │ - addseq r5, lr, ip, lsl #21 │ │ │ │ - addeq r2, sp, ip, lsl r6 │ │ │ │ - umullseq r5, lr, r4, sl │ │ │ │ - addeq pc, r6, r8, lsl #5 │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ + addseq r5, lr, ip, lsr #21 │ │ │ │ + addeq r2, sp, ip, lsr r6 │ │ │ │ + @ instruction: 0x009e5ab4 │ │ │ │ + addeq pc, r6, r8, lsr #5 │ │ │ │ + addeq pc, r6, r8, lsl r3 @ │ │ │ │ ldrdeq fp, [r0], -r6 │ │ │ │ @ instruction: 0x00009db0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strheq pc, [r6], r0 @ │ │ │ │ - umullseq r5, lr, r4, r8 │ │ │ │ - addeq pc, r6, r8, lsl #1 │ │ │ │ - addeq pc, r6, ip, lsl r1 @ │ │ │ │ + ldrdeq pc, [r6], r0 │ │ │ │ + @ instruction: 0x009e58b4 │ │ │ │ + addeq pc, r6, r8, lsr #1 │ │ │ │ + addeq pc, r6, ip, lsr r1 @ │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ - addeq pc, r6, ip, asr #32 │ │ │ │ + addeq pc, r6, ip, rrx │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r2, r0 │ │ │ │ ands r0, r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r2, #952 @ 0x3b8 │ │ │ │ - bl b731c4 │ │ │ │ + bl b731e4 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -226117,23 +226117,23 @@ │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 359bd4 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 359be0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #16] @ 359c00 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d2a0 │ │ │ │ + b b8d2c0 │ │ │ │ andeq r7, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #472] @ 359df4 │ │ │ │ ldr r3, [pc, #472] @ 359df8 │ │ │ │ @@ -226142,37 +226142,37 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl a884d0 │ │ │ │ + bl a884f0 │ │ │ │ ldr r5, [pc, #432] @ 359dfc │ │ │ │ ldr r9, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc, r5 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq 359d4c │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #408] @ 359e00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 359d58 │ │ │ │ add r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b731c4 │ │ │ │ + bl b731e4 │ │ │ │ cmp r0, #3 │ │ │ │ bhi 359d10 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl b731d8 │ │ │ │ + bl b731f8 │ │ │ │ ldr r2, [r4, #972] @ 0x3cc │ │ │ │ orr r1, r2, #1 │ │ │ │ str r1, [r4, #972] @ 0x3cc │ │ │ │ add r0, r0, #3 │ │ │ │ cmp r9, r0, lsr #2 │ │ │ │ ldrls r3, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -226195,24 +226195,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 359df0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 359530 │ │ │ │ mov r0, r5 │ │ │ │ - bl b731d8 │ │ │ │ + bl b731f8 │ │ │ │ mov r7, #4 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ orreq r8, r6, #24576 @ 0x6000 │ │ │ │ movne r8, r6 │ │ │ │ and r1, r8, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl b72c84 │ │ │ │ + bl b72ca4 │ │ │ │ subs r7, r7, #1 │ │ │ │ lsr r8, r8, #8 │ │ │ │ bne 359d30 │ │ │ │ b 359c94 │ │ │ │ ldr r7, [pc, #180] @ 359e08 │ │ │ │ add r7, pc, r7 │ │ │ │ b 359c60 │ │ │ │ @@ -226234,42 +226234,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 359e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359c74 │ │ │ │ ldr r0, [pc, #60] @ 359e1c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359c74 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq sl, r8, r1, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010af1b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq sl, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - strdeq r2, [sp], ip │ │ │ │ + addeq r2, sp, ip, lsl r1 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq lr, [r6], r8 │ │ │ │ - addeq lr, r6, ip, ror #27 │ │ │ │ + strdeq lr, [r6], r8 │ │ │ │ + addeq lr, r6, ip, lsl #28 │ │ │ │ ldr r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #972] @ 0x3cc │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ @@ -226305,15 +226305,15 @@ │ │ │ │ add r9, r0, #1016 @ 0x3f8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl a884d0 │ │ │ │ + bl a884f0 │ │ │ │ lsr r3, r7, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ ldr r8, [pc, #740] @ 35a1c4 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsr r2, r5, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -226386,15 +226386,15 @@ │ │ │ │ b 359f14 │ │ │ │ ldr sl, [r4, #976] @ 0x3d0 │ │ │ │ mov r9, #0 │ │ │ │ b 359f14 │ │ │ │ add r3, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b73198 │ │ │ │ + bl b731b8 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne fp, #0 │ │ │ │ beq 35a0dc │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 35a104 │ │ │ │ mov sl, fp │ │ │ │ @@ -226424,39 +226424,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 35a1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359f34 │ │ │ │ mov fp, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b72e00 │ │ │ │ + bl b72e20 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orr fp, fp, r0, lsl r3 │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r3, #32 │ │ │ │ bne 35a0e0 │ │ │ │ b 35a020 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b731d8 │ │ │ │ + bl b731f8 │ │ │ │ and sl, sl, #63 @ 0x3f │ │ │ │ orr fp, fp, #32768 @ 0x8000 │ │ │ │ add r0, r0, #3 │ │ │ │ cmp sl, r0, lsr #2 │ │ │ │ ldrhi r1, [r4, #968] @ 0x3c8 │ │ │ │ lsr r3, r0, #2 │ │ │ │ bichi r1, r1, #512 @ 0x200 │ │ │ │ @@ -226470,52 +226470,52 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 359530 │ │ │ │ mov r0, r4 │ │ │ │ bl 359ba8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ b 35a02c │ │ │ │ ldr r2, [pc, #120] @ 35a1e8 │ │ │ │ ldr r1, [pc, #120] @ 35a1ec │ │ │ │ ldr r0, [pc, #120] @ 35a1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359f0c │ │ │ │ ldr r0, [pc, #88] @ 35a1f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 359f34 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, lsl pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, r8, lr, lr │ │ │ │ - addseq r5, lr, r2, asr #6 │ │ │ │ - addeq r1, sp, r4, lsr #29 │ │ │ │ + addseq r5, lr, r2, ror #6 │ │ │ │ + addeq r1, sp, r4, asr #29 │ │ │ │ strheq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r6, r0, lsr #22 │ │ │ │ - addseq r5, lr, r8, ror r1 │ │ │ │ - addeq lr, r6, r8, ror #18 │ │ │ │ - strdeq lr, [r6], ip │ │ │ │ - addeq lr, r6, r4, lsl #21 │ │ │ │ + addeq lr, r6, r0, asr #22 │ │ │ │ + umullseq r5, lr, r8, r1 │ │ │ │ + addeq lr, r6, r8, lsl #19 │ │ │ │ + addeq lr, r6, ip, lsl sl │ │ │ │ + addeq lr, r6, r4, lsr #21 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov r1, #22528 @ 0x5800 │ │ │ │ b 359c04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -226528,15 +226528,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #140] @ 35a2e0 │ │ │ │ ldr r1, [pc, #140] @ 35a2e4 │ │ │ │ ldr r7, [pc, #140] @ 35a2e8 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ @@ -226548,32 +226548,32 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #976] @ 0x3d0 │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str r1, [r4, #1000] @ 0x3e8 │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ - bl b72c1c │ │ │ │ + bl b72c3c │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ add r4, r4, #976 @ 0x3d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq r5, lr, r0, asr #1 │ │ │ │ - addeq lr, r6, r8, lsl #17 │ │ │ │ - addeq lr, r6, r4, lsr #17 │ │ │ │ + addseq r5, lr, r0, ror #1 │ │ │ │ + addeq lr, r6, r8, lsr #17 │ │ │ │ + addeq lr, r6, r4, asr #17 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226583,52 +226583,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl b72c34 │ │ │ │ + bl b72c54 │ │ │ │ ldr r0, [pc, #120] @ 35a3bc │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ str r5, [sp] │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r3, [pc, #88] @ 35a3c0 │ │ │ │ ldr r2, [pc, #88] @ 35a3c4 │ │ │ │ ldr r1, [pc, #88] @ 35a3c8 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r4, ror #31 │ │ │ │ - addeq lr, r6, ip, lsr #15 │ │ │ │ - addeq lr, r6, r4, asr #15 │ │ │ │ + addseq r5, lr, r4 │ │ │ │ + addeq lr, r6, ip, asr #15 │ │ │ │ + addeq lr, r6, r4, ror #15 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ ldr r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -226647,29 +226647,29 @@ │ │ │ │ and r1, r1, #8704 @ 0x2200 │ │ │ │ orr r3, r3, r0 │ │ │ │ orrs r3, r3, r1 │ │ │ │ ldr r0, [r2, #1012] @ 0x3f4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r2, #968] @ 0x3c8 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 35a44c │ │ │ │ ldr r3, [pc, #32] @ 35a45c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r4, lr, r8, lsr pc │ │ │ │ + addseq r4, lr, r8, asr pc │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -226677,15 +226677,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 35a4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r1, r9, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 35a530 │ │ │ │ mov r4, r1 │ │ │ │ @@ -226695,15 +226695,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -226713,18 +226713,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 35a524 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c134 │ │ │ │ - addseq r4, lr, ip, lsr #29 │ │ │ │ - strdeq lr, [r6], r4 │ │ │ │ - addeq lr, r6, ip, lsl #16 │ │ │ │ + b 92c154 │ │ │ │ + addseq r4, lr, ip, asr #29 │ │ │ │ + addeq lr, r6, r4, lsl r8 │ │ │ │ + addeq lr, r6, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 35a7a8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 35a7ac │ │ │ │ @@ -226732,15 +226732,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 35a7b4 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -226782,15 +226782,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 35a770 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a674 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -226863,27 +226863,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 35a660 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a674 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 35a660 │ │ │ │ - addseq r4, lr, r4, lsl lr │ │ │ │ - addeq lr, r6, r0, lsl #15 │ │ │ │ + addseq r4, lr, r4, lsr lr │ │ │ │ addeq lr, r6, r0, lsr #15 │ │ │ │ - addseq r4, lr, ip, lsr #27 │ │ │ │ + addeq lr, r6, r0, asr #15 │ │ │ │ + addseq r4, lr, ip, asr #27 │ │ │ │ bge fee0526c <__bss_end__@@Base+0xfd8e739c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -226953,17 +226953,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 35a8f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bge fee0539c <__bss_end__@@Base+0xfd8e74cc> │ │ │ │ - addseq r4, lr, r0, lsr #21 │ │ │ │ - addeq lr, r6, r8, lsl r4 │ │ │ │ + addseq r4, lr, r0, asr #21 │ │ │ │ addeq lr, r6, r8, lsr r4 │ │ │ │ + addeq lr, r6, r8, asr r4 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 35aa48 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -226972,25 +226972,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 35aa4c │ │ │ │ ldr r1, [pc, #292] @ 35aa50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #272] @ 35aa54 │ │ │ │ ldr r1, [pc, #272] @ 35aa58 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #240] @ 35aa5c │ │ │ │ ldr r1, [pc, #240] @ 35aa60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 35aa64 │ │ │ │ @@ -227027,44 +227027,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #112] @ 35aa90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, lr, ip, asr sl │ │ │ │ - ldrdeq r9, [r5], r0 │ │ │ │ - addeq r8, r8, r8, lsr #4 │ │ │ │ - addeq lr, r6, ip, ror r3 │ │ │ │ - umulleq lr, r6, r4, r3 │ │ │ │ + addseq r4, lr, ip, ror sl │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + addeq r8, r8, r8, asr #4 │ │ │ │ + umulleq lr, r6, ip, r3 │ │ │ │ + @ instruction: 0x0086e3b4 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq lr, r6, r0, asr #6 │ │ │ │ + addeq lr, r6, r0, ror #6 │ │ │ │ mrseq sl, (UNDEF: 22) │ │ │ │ @ instruction: 0x00a90eb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 35abb4 │ │ │ │ @@ -227150,28 +227150,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, ip, lsl #15 │ │ │ │ - addeq lr, r6, r0, lsl r1 │ │ │ │ - strdeq lr, [r6], ip │ │ │ │ + addseq r4, lr, ip, lsr #15 │ │ │ │ + addeq lr, r6, r0, lsr r1 │ │ │ │ + addeq lr, r6, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 35aca4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -227180,28 +227180,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r4, lsl r7 │ │ │ │ - umulleq lr, r6, r8, r0 │ │ │ │ - addeq lr, r6, r4, lsl #1 │ │ │ │ + addseq r4, lr, r4, lsr r7 │ │ │ │ + strheq lr, [r6], r8 │ │ │ │ + addeq lr, r6, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 35ad44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 35ad48 │ │ │ │ @@ -227209,15 +227209,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 35ad18 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227231,32 +227231,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r0, lsr #13 │ │ │ │ - addeq lr, r6, r4, lsl r0 │ │ │ │ - addeq lr, r6, r8, lsr #32 │ │ │ │ + addseq r4, lr, r0, asr #13 │ │ │ │ + addeq lr, r6, r4, lsr r0 │ │ │ │ + addeq lr, r6, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 35ae2c │ │ │ │ ldr r2, [pc, #196] @ 35ae30 │ │ │ │ ldr r1, [pc, #196] @ 35ae34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r9, [pc, #164] @ 35ae38 │ │ │ │ ldr r8, [pc, #164] @ 35ae3c │ │ │ │ ldr r7, [pc, #164] @ 35ae40 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -227264,42 +227264,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 35adc0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 35ae0c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl a88534 │ │ │ │ + bl a88554 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35adb4 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ cmp r4, r6 │ │ │ │ bne 35adc0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r4, lr, r4, lsl #12 │ │ │ │ - addeq sp, r6, r8, ror pc │ │ │ │ - addeq sp, r6, ip, lsl #31 │ │ │ │ + addseq r4, lr, r4, lsr #12 │ │ │ │ + umulleq sp, r6, r8, pc @ │ │ │ │ + addeq sp, r6, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -227318,15 +227318,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 35b170 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 35b174 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -227347,15 +227347,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 35b010 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 35b064 │ │ │ │ mov r5, r1 │ │ │ │ b 35b05c │ │ │ │ tst r5, #1 │ │ │ │ @@ -227494,26 +227494,26 @@ │ │ │ │ b 35b0ac │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 35b0ac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, lr, r0, lsl r5 │ │ │ │ + addseq r4, lr, r0, lsr r5 │ │ │ │ @ instruction: 0x010adf94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, ip, ror #28 │ │ │ │ - addeq sp, r6, r8, asr lr │ │ │ │ - umullseq r4, lr, pc, r4 @ │ │ │ │ - addseq r4, lr, lr, lsl #7 │ │ │ │ + addeq sp, r6, ip, lsl #29 │ │ │ │ + addeq sp, r6, r8, ror lr │ │ │ │ + @ instruction: 0x009e44bf │ │ │ │ + addseq r4, lr, lr, lsr #7 │ │ │ │ smlatteq sl, ip, sp, sp │ │ │ │ @ instruction: 0x010add98 │ │ │ │ ldr r0, [pc, #4] @ 35b190 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r0, r9, r4, lsl r8 │ │ │ │ ldr r1, [r0, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r0, #1260] @ 0x4ec │ │ │ │ cmp r1, #0 │ │ │ │ ldrbne r1, [r0, #1744] @ 0x6d0 │ │ │ │ lsrne r1, r1, #2 │ │ │ │ andne r1, r1, #1 │ │ │ │ @@ -227527,56 +227527,56 @@ │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ ldr r3, [r0, #1300] @ 0x514 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #1746] @ 0x6d2 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 35b280 │ │ │ │ ldr r2, [pc, #128] @ 35b284 │ │ │ │ ldr r1, [pc, #128] @ 35b288 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #100] @ 35b28c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #88] @ 35b290 │ │ │ │ ldr r1, [pc, #88] @ 35b294 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #64] @ 35b298 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009e41fc │ │ │ │ - addeq r8, r5, r8, ror #17 │ │ │ │ - addeq r7, r8, r0, asr #18 │ │ │ │ + addseq r4, lr, ip, lsl r2 │ │ │ │ + addeq r8, r5, r8, lsl #18 │ │ │ │ + addeq r7, r8, r0, ror #18 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ smlabteq r6, r8, sp, r9 │ │ │ │ adceq r0, r9, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -227587,31 +227587,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2432] @ 0x980 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #972] @ 0x3cc │ │ │ │ moveq r0, r3 │ │ │ │ rsbne r0, r0, #6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, lr, ip, asr #2 │ │ │ │ - addeq sp, r6, r0, ror #22 │ │ │ │ - addeq sp, r6, ip, ror fp │ │ │ │ + addseq r4, lr, ip, ror #2 │ │ │ │ + addeq sp, r6, r0, lsl #23 │ │ │ │ + umulleq sp, r6, ip, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35b3a0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 35b3a4 │ │ │ │ @@ -227619,15 +227619,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #0 │ │ │ │ beq 35b380 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227638,56 +227638,56 @@ │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #3 │ │ │ │ str r2, [r0, #2128] @ 0x850 │ │ │ │ str r1, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 35b194 │ │ │ │ - addseq r4, lr, ip, asr #1 │ │ │ │ - addeq sp, r6, r0, ror #21 │ │ │ │ - strdeq sp, [r6], ip │ │ │ │ + addseq r4, lr, ip, ror #1 │ │ │ │ + addeq sp, r6, r0, lsl #22 │ │ │ │ + addeq sp, r6, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35b43c │ │ │ │ ldr r2, [pc, #120] @ 35b440 │ │ │ │ ldr r1, [pc, #120] @ 35b444 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #88] @ 35b448 │ │ │ │ ldr r2, [pc, #88] @ 35b44c │ │ │ │ ldr r1, [pc, #88] @ 35b450 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, lr, ip, lsr r0 │ │ │ │ - addeq sp, r6, ip, asr #20 │ │ │ │ - addeq sp, r6, r8, ror #20 │ │ │ │ + addseq r4, lr, ip, asr r0 │ │ │ │ + addeq sp, r6, ip, ror #20 │ │ │ │ + addeq sp, r6, r8, lsl #21 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227697,15 +227697,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2434] @ 0x982 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35b4c0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227716,27 +227716,27 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #68] @ 35b50c │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r3, lr, r4, pc @ │ │ │ │ - addeq sp, r6, r4, lsr #19 │ │ │ │ - addeq sp, r6, r0, asr #19 │ │ │ │ + @ instruction: 0x009e3fb4 │ │ │ │ + addeq sp, r6, r4, asr #19 │ │ │ │ + addeq sp, r6, r0, ror #19 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 35b5d0 │ │ │ │ ldr r7, [pc, #168] @ 35b5d4 │ │ │ │ @@ -227746,51 +227746,51 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #128] @ 35b5dc │ │ │ │ ldr r1, [pc, #128] @ 35b5e0 │ │ │ │ add r4, r4, #28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #88] @ 35b5e4 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 381368 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381268 │ │ │ │ - @ instruction: 0x009e3edc │ │ │ │ - addeq sp, r6, r0, lsl r9 │ │ │ │ - addeq sp, r6, r0, ror #17 │ │ │ │ - addeq r5, r6, r8, lsr #30 │ │ │ │ - addeq r5, r6, r8, lsr pc │ │ │ │ + @ instruction: 0x009e3efc │ │ │ │ + addeq sp, r6, r0, lsr r9 │ │ │ │ + addeq sp, r6, r0, lsl #18 │ │ │ │ + addeq r5, r6, r8, asr #30 │ │ │ │ + addeq r5, r6, r8, asr pc │ │ │ │ adceq r0, r9, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35b6f4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -227806,25 +227806,25 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #920 @ 0x398 │ │ │ │ ldr r3, [r0, #2284] @ 0x8ec │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [sp, #11] │ │ │ │ - bl a87d54 │ │ │ │ + bl a87d74 │ │ │ │ cmp r0, #0 │ │ │ │ ble 35b6c8 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #1260] @ 0x4ec │ │ │ │ strb r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -227845,25 +227845,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 35b70c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ beq 35b674 │ │ │ │ b 35b688 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r3, lr, r4, lsl #28 │ │ │ │ + addseq r3, lr, r4, lsr #28 │ │ │ │ strdeq sp, [sl, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, r8, lsl r8 │ │ │ │ - strdeq sp, [r6], ip │ │ │ │ + addeq sp, r6, r8, lsr r8 │ │ │ │ + addeq sp, r6, ip, lsl r8 │ │ │ │ tsteq sl, r4, ror r7 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -227884,15 +227884,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #848] @ 35bad4 │ │ │ │ ldr r3, [pc, #848] @ 35bad8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -228009,23 +228009,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 35baf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35b79c │ │ │ │ ldr r1, [pc, #344] @ 35baf4 │ │ │ │ mov r2, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 35b83c │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -228091,33 +228091,33 @@ │ │ │ │ strbeq r2, [r3, #2432] @ 0x980 │ │ │ │ b 35b83c │ │ │ │ ldr r0, [pc, #84] @ 35bafc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35b79c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009e3cb4 │ │ │ │ - ldrdeq sp, [r6], ip │ │ │ │ - addeq sp, r6, r4, asr #13 │ │ │ │ + @ instruction: 0x009e3cd4 │ │ │ │ + strdeq sp, [r6], ip │ │ │ │ + addeq sp, r6, r4, ror #13 │ │ │ │ smlabbeq sl, r0, r6, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r4, asr #12 │ │ │ │ smlabteq sl, r0, r5, sp │ │ │ │ andeq r3, r0, r0, ror #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r6, ip, asr #9 │ │ │ │ + addeq sp, r6, ip, ror #9 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - @ instruction: 0x009e39b0 │ │ │ │ - addeq sp, r6, ip, ror #7 │ │ │ │ + @ instruction: 0x009e39d0 │ │ │ │ + addeq sp, r6, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #196] @ 35bbdc │ │ │ │ mov r4, r2 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -228126,15 +228126,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 35bbe4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add lr, lr, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #0 │ │ │ │ beq 35bbc0 │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi 35bbc0 │ │ │ │ cmp r4, #0 │ │ │ │ ble 35bbac │ │ │ │ @@ -228165,17 +228165,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, lr, ip, ror #17 │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ - addeq sp, r6, ip, lsl #6 │ │ │ │ + addseq r3, lr, ip, lsl #18 │ │ │ │ + addeq sp, r6, r0, lsl r3 │ │ │ │ + addeq sp, r6, ip, lsr #6 │ │ │ │ bge fee0669c <__bss_end__@@Base+0xfd8e87cc> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 35bcb4 │ │ │ │ ldr r2, [pc, #176] @ 35bcb8 │ │ │ │ @@ -228183,15 +228183,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, #0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ strb r6, [r5, #2434] @ 0x982 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ cmp r0, r6 │ │ │ │ bne 35bca8 │ │ │ │ @@ -228219,17 +228219,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d210 │ │ │ │ str r6, [r4, #956] @ 0x3bc │ │ │ │ b 35bc44 │ │ │ │ - @ instruction: 0x009e37fc │ │ │ │ - addeq sp, r6, r0, lsl r2 │ │ │ │ - addeq sp, r6, ip, lsr #4 │ │ │ │ + addseq r3, lr, ip, lsl r8 │ │ │ │ + addeq sp, r6, r0, lsr r2 │ │ │ │ + addeq sp, r6, ip, asr #4 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 35bf20 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -228246,15 +228246,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #540] @ 35bf2c │ │ │ │ ldr r1, [pc, #540] @ 35bf30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #520] @ 35bf34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, r0, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r1, #2435] @ 0x983 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r7, r2 │ │ │ │ beq 35bd8c │ │ │ │ @@ -228316,15 +228316,15 @@ │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ lsr r3, r3, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ sub r3, r2, r3, lsl #1 │ │ │ │ str r3, [r0, #968] @ 0x3c8 │ │ │ │ bne 35bee8 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ b 35bd78 │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r6, lsl #30 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ ldr r7, [r5, r3, lsl #2] │ │ │ │ mov r9, #0 │ │ │ │ b 35bd78 │ │ │ │ @@ -228346,58 +228346,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 35bf58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35bd8c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #1240] @ 0x4d8 │ │ │ │ bl 35b194 │ │ │ │ b 35be34 │ │ │ │ ldr r0, [pc, #92] @ 35bf5c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35bd8c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r3, lr, r8, lsr #14 │ │ │ │ + addseq r3, lr, r8, asr #14 │ │ │ │ tsteq sl, r4, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, r4, lsl r1 │ │ │ │ - addeq sp, r6, r0, lsr r1 │ │ │ │ + addeq sp, r6, r4, lsr r1 │ │ │ │ + addeq sp, r6, r0, asr r1 │ │ │ │ ldrdeq sp, [sl, -ip] │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ bge fee069fc <__bss_end__@@Base+0xfd8e8b2c> │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, ip, ror #31 │ │ │ │ - addeq sp, r6, r8 │ │ │ │ + addeq sp, r6, ip │ │ │ │ + addeq sp, r6, r8, lsr #32 │ │ │ │ ldr r2, [r0, #1028] @ 0x404 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 35bfcc │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 35bfcc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228429,18 +228429,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35c00c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq pc, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #304] @ 35c158 │ │ │ │ ldr r3, [pc, #304] @ 35c15c │ │ │ │ @@ -228497,43 +228497,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6, r7} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 35c178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c074 │ │ │ │ ldr r0, [pc, #64] @ 35c17c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c074 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010acdbc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r8, sp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r4, asr lr │ │ │ │ - umulleq ip, r6, r8, lr │ │ │ │ + addeq ip, r6, r4, ror lr │ │ │ │ + @ instruction: 0x0086ceb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [r0, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #420] @ 35c340 │ │ │ │ ldrd r4, [r3, #24] │ │ │ │ @@ -228574,25 +228574,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #248 @ 0xf8 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r9, r7, lsl #6 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ lsl r8, r0, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #208 @ 0xd0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ b 35c1dc │ │ │ │ orrs r3, r4, r5 │ │ │ │ mov r8, r7 │ │ │ │ beq 35c1dc │ │ │ │ b 35c258 │ │ │ │ @@ -228614,48 +228614,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 35c360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c1f0 │ │ │ │ ldr r0, [pc, #76] @ 35c364 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c1f0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea0eb44 <__bss_end__@@Base+0xfd4f0c74> │ │ │ │ tsteq sl, r4, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, asr #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, ip, lsl #24 │ │ │ │ andeq r2, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, ip, lsl sp │ │ │ │ - addeq ip, r6, r8, asr sp │ │ │ │ + addeq ip, r6, ip, lsr sp │ │ │ │ + addeq ip, r6, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 35c4dc │ │ │ │ ldr r1, [pc, #348] @ 35c4e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -228682,15 +228682,15 @@ │ │ │ │ add r4, r4, #12 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r6], #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ tst r3, r7 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c3dc │ │ │ │ ldr r2, [pc, #236] @ 35c4f0 │ │ │ │ ldr r3, [pc, #216] @ 35c4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -228726,40 +228726,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 35c500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c3c4 │ │ │ │ ldr r0, [pc, #56] @ 35c504 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c3c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r4, sl, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, ror #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r3, lr, r8, lsl #1 │ │ │ │ + addseq r3, lr, r8, lsr #1 │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ andeq r5, r0, r0, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, ip, lsl #24 │ │ │ │ - addeq ip, r6, r4, lsr #24 │ │ │ │ + addeq ip, r6, ip, lsr #24 │ │ │ │ + addeq ip, r6, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [r0, #924] @ 0x39c │ │ │ │ ldr r5, [r0, #1032] @ 0x408 │ │ │ │ ldr r3, [r0, #1028] @ 0x404 │ │ │ │ @@ -228813,15 +228813,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #444] @ 35c7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r3, [r4, #1036] @ 0x40c │ │ │ │ cmp r3, r5 │ │ │ │ bne 35c5b4 │ │ │ │ @@ -228860,24 +228860,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 35c7cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c5a8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4, #920] @ 0x398 │ │ │ │ beq 35c608 │ │ │ │ @@ -228899,84 +228899,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35c7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ b 35c608 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c5a8 │ │ │ │ b 35c6fc │ │ │ │ ldr r0, [pc, #72] @ 35c7d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35c6e0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, ip, r8, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ac890 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, asr #16 │ │ │ │ - addeq ip, r6, r4, ror #23 │ │ │ │ + addeq ip, r6, r4, lsl #24 │ │ │ │ ldrdeq ip, [sl, -r4] │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r8, lsr sl │ │ │ │ + addeq ip, r6, r8, asr sl │ │ │ │ andeq r5, r0, r8, asr pc │ │ │ │ - addeq ip, r6, r8, lsr sl │ │ │ │ - ldrdeq ip, [r6], r0 │ │ │ │ + addeq ip, r6, r8, asr sl │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 35c860 │ │ │ │ ldr r2, [pc, #108] @ 35c864 │ │ │ │ ldr r1, [pc, #108] @ 35c868 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #76] @ 35c86c │ │ │ │ ldr r1, [pc, #76] @ 35c870 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #56] @ 35c874 │ │ │ │ ldr r1, [pc, #56] @ 35c878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r2, lr, r0, ror #24 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - addeq r6, r8, ip, asr #6 │ │ │ │ + b 927f30 │ │ │ │ + addseq r2, lr, r0, lsl #25 │ │ │ │ + addeq r7, r5, r4, lsl r3 │ │ │ │ + addeq r6, r8, ip, ror #6 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ strdeq pc, [r8], r8 @ │ │ │ │ smlatteq r6, ip, r9, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -228988,39 +228988,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 35c9c8 │ │ │ │ ldr r1, [pc, #288] @ 35c9cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #268] @ 35c9d0 │ │ │ │ ldr r2, [pc, #268] @ 35c9d4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #224] @ 35c9d8 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 381368 │ │ │ │ add r7, r5, #1088 @ 0x440 │ │ │ │ add r4, r5, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -229035,45 +229035,45 @@ │ │ │ │ ldr r1, [pc, #132] @ 35c9e4 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #104] @ 35c9e8 │ │ │ │ ldr r1, [pc, #104] @ 35c9ec │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 92d8c0 │ │ │ │ + bl 92d8e0 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str r4, [r5, #1104] @ 0x450 │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - addseq r2, lr, r4, asr #23 │ │ │ │ - addeq r4, r6, r4, ror #23 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ - addeq ip, r6, r4, ror #18 │ │ │ │ - addeq ip, r6, ip, lsr r9 │ │ │ │ + addseq r2, lr, r4, ror #23 │ │ │ │ + addeq r4, r6, r4, lsl #24 │ │ │ │ + addeq r4, r6, r4, lsl ip │ │ │ │ + addeq ip, r6, r4, lsl #19 │ │ │ │ + addeq ip, r6, ip, asr r9 │ │ │ │ adceq pc, r8, ip, lsr r1 @ │ │ │ │ - addseq r2, lr, r4, lsl #22 │ │ │ │ - umulleq r7, r5, r4, r1 │ │ │ │ - addeq r6, r8, r8, ror #3 │ │ │ │ + addseq r2, lr, r4, lsr #22 │ │ │ │ + @ instruction: 0x008571b4 │ │ │ │ + addeq r6, r8, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - addeq ip, r6, r4, asr #22 │ │ │ │ + addeq ip, r6, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ orr r4, r4, r3, lsl #30 │ │ │ │ ldr r1, [pc, #1292] @ 35cf1c │ │ │ │ @@ -229173,15 +229173,15 @@ │ │ │ │ bne 35ce6c │ │ │ │ lsr r3, r8, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r7, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #932] @ 35cf3c │ │ │ │ bl 35c368 │ │ │ │ add r0, r7, #1040 @ 0x410 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ add sl, pc, sl │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r8 │ │ │ │ b 35cab4 │ │ │ │ ldr r8, [r0, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #900] @ 35cf40 │ │ │ │ ldr r3, [pc, #880] @ 35cf30 │ │ │ │ @@ -229314,23 +229314,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r8, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 35cf80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35cac0 │ │ │ │ ldr sl, [pc, #388] @ 35cf84 │ │ │ │ add sl, pc, sl │ │ │ │ b 35cab4 │ │ │ │ subs r2, r4, #1016 @ 0x3f8 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ @@ -229346,20 +229346,20 @@ │ │ │ │ mov r8, r4 │ │ │ │ b 35cab4 │ │ │ │ ldr r0, [pc, #328] @ 35cf8c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35cac0 │ │ │ │ ldr r0, [pc, #304] @ 35cf90 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35ca84 │ │ │ │ ldr r3, [pc, #288] @ 35cf94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35cb84 │ │ │ │ ldr r3, [pc, #164] @ 35cf2c │ │ │ │ @@ -229375,69 +229375,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 35cf98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35cb84 │ │ │ │ ldr r0, [pc, #172] @ 35cf9c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35cb84 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ 35cf30 │ │ │ │ mov r4, #0 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ mov r7, r4 │ │ │ │ mov r8, r4 │ │ │ │ b 35cab4 │ │ │ │ smlatteq sl, r4, r3, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq ip, [sl, -r4] │ │ │ │ - @ instruction: 0x009e29d8 │ │ │ │ + @ instruction: 0x009e29f8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r6, r0, lsl #15 │ │ │ │ + addeq ip, r6, r0, lsr #15 │ │ │ │ tsteq sl, ip, lsr r3 │ │ │ │ - addeq r9, r8, r4, lsl #28 │ │ │ │ - @ instruction: 0x0086c6b8 │ │ │ │ - addeq ip, r6, r8, ror #12 │ │ │ │ - addeq ip, r6, r0, asr r6 │ │ │ │ - addeq sp, r8, r8, lsl #3 │ │ │ │ - addeq ip, r6, r8, lsl r6 │ │ │ │ - addeq ip, r6, r0, lsl #12 │ │ │ │ - addeq ip, r6, r8, ror #11 │ │ │ │ - addeq ip, r6, r0, asr #11 │ │ │ │ - addeq ip, r6, r8, lsr #11 │ │ │ │ - addeq ip, r6, r0, asr r5 │ │ │ │ - addeq ip, r6, r8, lsr r5 │ │ │ │ - addeq ip, r6, ip, lsl #10 │ │ │ │ + addeq r9, r8, r4, lsr #28 │ │ │ │ + ldrdeq ip, [r6], r8 │ │ │ │ + addeq ip, r6, r8, lsl #13 │ │ │ │ + addeq ip, r6, r0, ror r6 │ │ │ │ + addeq sp, r8, r8, lsr #3 │ │ │ │ + addeq ip, r6, r8, lsr r6 │ │ │ │ + addeq ip, r6, r0, lsr #12 │ │ │ │ + addeq ip, r6, r8, lsl #12 │ │ │ │ + addeq ip, r6, r0, ror #11 │ │ │ │ + addeq ip, r6, r8, asr #11 │ │ │ │ + addeq ip, r6, r0, ror r5 │ │ │ │ + addeq ip, r6, r8, asr r5 │ │ │ │ + addeq ip, r6, ip, lsr #10 │ │ │ │ strdeq lr, [r8], r8 @ │ │ │ │ - addeq ip, r6, r0, asr #9 │ │ │ │ + addeq ip, r6, r0, ror #9 │ │ │ │ andeq r4, r0, r8, asr #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r8, lsl r5 │ │ │ │ - addseq r3, r3, ip, ror r0 │ │ │ │ - addseq r3, r3, r8, asr #32 │ │ │ │ - strdeq ip, [r6], r4 │ │ │ │ - addeq ip, r6, r4, lsl #9 │ │ │ │ + addeq ip, r6, r8, lsr r5 │ │ │ │ + umullseq r3, r3, ip, r0 @ │ │ │ │ + addseq r3, r3, r8, rrx │ │ │ │ + addeq ip, r6, r4, lsl r5 │ │ │ │ + addeq ip, r6, r4, lsr #9 │ │ │ │ andeq r1, r0, r0, asr #7 │ │ │ │ - addeq ip, r6, r4, lsr #7 │ │ │ │ addeq ip, r6, r4, asr #7 │ │ │ │ + addeq ip, r6, r4, ror #7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -229515,39 +229515,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 35d150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35d02c │ │ │ │ ldr r0, [pc, #52] @ 35d154 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35d02c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [sl, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sl, r0, sp, fp │ │ │ │ andeq r2, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r0, ror #4 │ │ │ │ - addeq ip, r6, r8, ror r2 │ │ │ │ + addeq ip, r6, r0, lsl #5 │ │ │ │ + umulleq ip, r6, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1360] @ 35d6c0 │ │ │ │ lsr r5, r2, #2 │ │ │ │ mov r7, r2 │ │ │ │ @@ -229650,15 +229650,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 35d430 │ │ │ │ ldr r0, [pc, #1000] @ 35d6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #980] @ 35d6f4 │ │ │ │ bic r3, r3, r9 │ │ │ │ str r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #920] @ 35d6c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229781,15 +229781,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 35d6b0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d538 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 35c508 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -229801,15 +229801,15 @@ │ │ │ │ ldr r3, [pc, #384] @ 35d6d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35d510 │ │ │ │ ldr r0, [pc, #412] @ 35d708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ b 35d4f4 │ │ │ │ ldr r2, [r6, #920] @ 0x398 │ │ │ │ str r1, [r6, #1032] @ 0x408 │ │ │ │ bic r2, r2, #96 @ 0x60 │ │ │ │ orr r2, r2, #144 @ 0x90 │ │ │ │ str r1, [r6, #1028] @ 0x404 │ │ │ │ @@ -229835,22 +229835,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35d714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35d1dc │ │ │ │ ldr r2, [pc, #248] @ 35d718 │ │ │ │ ldr r3, [pc, #160] @ 35d6c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -229858,21 +229858,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 35d430 │ │ │ │ ldr r0, [pc, #216] @ 35d71c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ and r3, r9, #1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35d450 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d450 │ │ │ │ mov r1, #1024 @ 0x400 │ │ │ │ @@ -229880,160 +229880,160 @@ │ │ │ │ bl 35c508 │ │ │ │ b 35d450 │ │ │ │ ldr r0, [pc, #132] @ 35d720 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35d1dc │ │ │ │ ldr r0, [pc, #108] @ 35d724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35d510 │ │ │ │ smlabbeq sl, ip, ip, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ adceq lr, r8, r4, ror r8 │ │ │ │ - addseq r2, lr, r7, asr r2 │ │ │ │ + addseq r2, lr, r7, ror r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq fp, [sl, -r0] │ │ │ │ - addseq r2, r3, r0, lsl #24 │ │ │ │ - addeq fp, r6, r8, lsr #31 │ │ │ │ + addseq r2, r3, r0, lsr #24 │ │ │ │ + addeq fp, r6, r8, asr #31 │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ - addeq ip, r6, r0, ror r1 │ │ │ │ + umulleq ip, r6, r0, r1 │ │ │ │ ldrdeq fp, [sl, -ip] │ │ │ │ smlatbeq sl, r8, sl, fp │ │ │ │ strdeq fp, [sl, -r0] │ │ │ │ @ instruction: 0x010ab99c │ │ │ │ tsteq sl, ip, asr r9 │ │ │ │ - @ instruction: 0x0086bebc │ │ │ │ - umulleq fp, r6, r8, ip │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + @ instruction: 0x0086bcb8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r6, ip, lsr #27 │ │ │ │ + addeq fp, r6, ip, asr #27 │ │ │ │ smlatteq sl, r4, r7, fp │ │ │ │ - addeq fp, r6, ip, asr #28 │ │ │ │ - addeq fp, r6, r8, asr sp │ │ │ │ - umulleq fp, r6, r8, sp │ │ │ │ + addeq fp, r6, ip, ror #28 │ │ │ │ + addeq fp, r6, r8, ror sp │ │ │ │ + @ instruction: 0x0086bdb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 35d78c │ │ │ │ ldr r2, [pc, #76] @ 35d790 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #72] @ 35d794 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ str r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, lr, r8, lsl sp │ │ │ │ - @ instruction: 0x0086babc │ │ │ │ - ldrdeq fp, [r6], r4 │ │ │ │ + addseq r1, lr, r8, lsr sp │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + strdeq fp, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 35d7f4 │ │ │ │ ldr r2, [pc, #68] @ 35d7f8 │ │ │ │ ldr r1, [pc, #68] @ 35d7fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, lr, r4, lsr #25 │ │ │ │ - addeq fp, r6, ip, asr #20 │ │ │ │ - addeq fp, r6, r4, ror #20 │ │ │ │ + addseq r1, lr, r4, asr #25 │ │ │ │ + addeq fp, r6, ip, ror #20 │ │ │ │ + addeq fp, r6, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 35d848 │ │ │ │ ldr r2, [pc, #48] @ 35d84c │ │ │ │ ldr r1, [pc, #48] @ 35d850 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35c180 │ │ │ │ - addseq r1, lr, ip, lsr ip │ │ │ │ - addeq fp, r6, r4, ror #19 │ │ │ │ - strdeq fp, [r6], ip │ │ │ │ + addseq r1, lr, ip, asr ip │ │ │ │ + addeq fp, r6, r4, lsl #20 │ │ │ │ + addeq fp, r6, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35d8e4 │ │ │ │ ldr r2, [pc, #120] @ 35d8e8 │ │ │ │ ldr r1, [pc, #120] @ 35d8ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #88] @ 35d8f0 │ │ │ │ ldr r2, [pc, #88] @ 35d8f4 │ │ │ │ ldr r1, [pc, #88] @ 35d8f8 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, lr, r8, ror #23 │ │ │ │ - addeq fp, r6, ip, lsl #19 │ │ │ │ - addeq fp, r6, r4, lsr #19 │ │ │ │ + addseq r1, lr, r8, lsl #24 │ │ │ │ + addeq fp, r6, ip, lsr #19 │ │ │ │ + addeq fp, r6, r4, asr #19 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230043,15 +230043,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #1 │ │ │ │ mov r1, #768 @ 0x300 │ │ │ │ add r2, r0, #944 @ 0x3b0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ @@ -230073,44 +230073,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, lr, r0, asr #22 │ │ │ │ - addeq fp, r6, r4, ror #17 │ │ │ │ - strdeq fp, [r6], ip │ │ │ │ + addseq r1, lr, r0, ror #22 │ │ │ │ + addeq fp, r6, r4, lsl #18 │ │ │ │ + addeq fp, r6, ip, lsl r9 │ │ │ │ │ │ │ │ 0035d9b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #188] @ 35da90 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r3, [pc, #164] @ 35da94 │ │ │ │ ldr r2, [pc, #164] @ 35da98 │ │ │ │ ldr r1, [pc, #164] @ 35da9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #140] @ 35daa0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #128] @ 35daa4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37ff14 │ │ │ │ ldr r3, [pc, #108] @ 35daa8 │ │ │ │ @@ -230132,20 +230132,20 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq fp, r6, r4, asr r8 │ │ │ │ - addseq r1, lr, r4, ror #20 │ │ │ │ - addeq r3, r6, ip, lsl #21 │ │ │ │ - umulleq r3, r6, ip, sl │ │ │ │ + addeq fp, r6, r4, ror r8 │ │ │ │ + addseq r1, lr, r4, lsl #21 │ │ │ │ + addeq r3, r6, ip, lsr #21 │ │ │ │ + @ instruction: 0x00863abc │ │ │ │ strdeq fp, [sl, -r4] │ │ │ │ - addseq r1, r3, r8, lsl #9 │ │ │ │ + addseq r1, r3, r8, lsr #9 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 35daec │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -230184,32 +230184,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b b8d640 │ │ │ │ + b b8d660 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl b73198 │ │ │ │ + bl b731b8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl b73198 │ │ │ │ + bl b731b8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -230220,60 +230220,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 35dbf4 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ tst r1, #1 │ │ │ │ bne 35dc24 │ │ │ │ tst r1, #2 │ │ │ │ beq 35dc80 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35dc80 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35dc44 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 35dbfc │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 35dc6c │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 35dbfc │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ tst r1, #8 │ │ │ │ beq 35dc94 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 35dbe4 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 35dd7c │ │ │ │ @@ -230285,30 +230285,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r2, [pc, #72] @ 35dd84 │ │ │ │ ldr r3, [pc, #64] @ 35dd80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -230357,47 +230357,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 35def0 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl bb2098 │ │ │ │ + bl bb20b8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb20a0 │ │ │ │ + bl bb20c0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb22e4 │ │ │ │ + bl bb2304 │ │ │ │ mov sl, r0 │ │ │ │ - bl bb2578 │ │ │ │ + bl bb2598 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 35dfcc │ │ │ │ - bl bb22e4 │ │ │ │ + bl bb2304 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb28c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl bb20a0 │ │ │ │ + bl bb20c0 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb214c │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb216c │ │ │ │ + bl bb28c4 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r3, [pc, #304] @ 35dfd0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35df08 │ │ │ │ ldr r2, [pc, #288] @ 35dfd4 │ │ │ │ ldr r3, [pc, #268] @ 35dfc4 │ │ │ │ @@ -230440,51 +230440,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35dfec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35deac │ │ │ │ ldr r0, [pc, #80] @ 35dff0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35deac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, asr #32 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, asr pc │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0086b5b8 │ │ │ │ - strdeq fp, [r6], r4 │ │ │ │ + ldrdeq fp, [r6], r8 │ │ │ │ + addeq fp, r6, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 35e13c │ │ │ │ ldr r2, [pc, #304] @ 35e140 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -230493,19 +230493,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 35e0c4 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -230551,29 +230551,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 35e0ac │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #32] @ 35e148 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ b 35e0c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, lsr sp │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 35e158 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq sp, r8, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -230591,29 +230591,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b72c1c │ │ │ │ + bl b72c3c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b72c1c │ │ │ │ + bl b72c3c │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, r4 │ │ │ │ bl 35dff4 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230647,21 +230647,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 35dd88 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 35dff4 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -230683,15 +230683,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d210 │ │ │ │ ldr r2, [pc, #80] @ 35e370 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230714,32 +230714,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 35e3ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr lr, [pc, #60] @ 35e3f0 │ │ │ │ ldr ip, [pc, #60] @ 35e3f4 │ │ │ │ ldr r1, [pc, #60] @ 35e3f8 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - addseq r1, lr, ip, lsr #2 │ │ │ │ - addeq r5, r5, ip, asr r7 │ │ │ │ - @ instruction: 0x008847b8 │ │ │ │ + b 927f30 │ │ │ │ + addseq r1, lr, ip, asr #2 │ │ │ │ + addeq r5, r5, ip, ror r7 │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ strdeq r7, [r6, -r4] │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 35e434 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -230774,26 +230774,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl b731a8 │ │ │ │ + bl b731c8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 35e4c0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35dbbc │ │ │ │ mov r0, r5 │ │ │ │ - bl b72c84 │ │ │ │ + bl b72ca4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 35e4ac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35e5dc │ │ │ │ @@ -230802,40 +230802,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr ip, [pc, #196] @ 35e5e8 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr r1, [pc, #152] @ 35e5ec │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r0, [pc, #120] @ 35e5f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 38036c │ │ │ │ ldr r0, [pc, #104] @ 35e5f4 │ │ │ │ ldr r3, [pc, #104] @ 35e5f8 │ │ │ │ @@ -230844,28 +230844,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b72c34 │ │ │ │ + bl b72c54 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b72c34 │ │ │ │ + bl b72c54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35e15c │ │ │ │ - @ instruction: 0x009e0fd4 │ │ │ │ - addeq fp, r6, r4, lsl r1 │ │ │ │ - addeq ip, lr, r0, lsr r0 │ │ │ │ + @ instruction: 0x009e0ff4 │ │ │ │ + addeq fp, r6, r4, lsr r1 │ │ │ │ + addeq ip, lr, r0, asr r0 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -230879,46 +230879,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl a88ae0 │ │ │ │ + bl a88b00 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e66c │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e688 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b72c7c │ │ │ │ + bl b72c9c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b72c7c │ │ │ │ + bl b72c9c │ │ │ │ ldr r0, [pc, #28] @ 35e6bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 38052c │ │ │ │ - addseq r0, lr, r0, lsr #29 │ │ │ │ - addeq sl, r6, r4, ror #31 │ │ │ │ - addeq fp, lr, r0, lsl #30 │ │ │ │ + addseq r0, lr, r0, asr #29 │ │ │ │ + addeq fp, r6, r4 │ │ │ │ + addeq fp, lr, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -230936,41 +230936,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 35e76c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 35dbbc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 35e70c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl b731a8 │ │ │ │ + bl b731c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e758 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72c84 │ │ │ │ + bl b72ca4 │ │ │ │ b 35e764 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -231021,15 +231021,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35e804 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35e898 │ │ │ │ cmn r0, #1 │ │ │ │ bne 35e814 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -231041,15 +231041,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35e9b0 │ │ │ │ ldr r2, [pc, #356] @ 35ea1c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 35e814 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -231057,19 +231057,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73198 │ │ │ │ + bl b731b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e98c │ │ │ │ mov r0, r5 │ │ │ │ - bl b72e00 │ │ │ │ + bl b72e20 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 35e848 │ │ │ │ tst r3, #32 │ │ │ │ @@ -231079,15 +231079,15 @@ │ │ │ │ bne 35e858 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 35dbbc │ │ │ │ b 35e858 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -231128,26 +231128,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addseq r0, lr, r8, lsr #22 │ │ │ │ - umulleq sl, r6, r0, ip │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - addseq r0, lr, r4, lsl #22 │ │ │ │ - addeq sl, r6, ip, ror #24 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ - addseq r0, lr, r0, ror #21 │ │ │ │ - addeq sl, r6, r8, asr #24 │ │ │ │ - addeq sl, r6, r4, ror ip │ │ │ │ - @ instruction: 0x009e0abc │ │ │ │ - addeq sl, r6, r4, lsr #24 │ │ │ │ - addeq sl, r6, r4, lsr ip │ │ │ │ + addseq r0, lr, r8, asr #22 │ │ │ │ + @ instruction: 0x0086acb0 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + addseq r0, lr, r4, lsr #22 │ │ │ │ + addeq sl, r6, ip, lsl #25 │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ + addseq r0, lr, r0, lsl #22 │ │ │ │ + addeq sl, r6, r8, ror #24 │ │ │ │ + umulleq sl, r6, r4, ip │ │ │ │ + @ instruction: 0x009e0adc │ │ │ │ + addeq sl, r6, r4, asr #24 │ │ │ │ + addeq sl, r6, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -231188,15 +231188,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ebfc │ │ │ │ ldr r2, [pc, #284] @ 35ec20 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -231225,29 +231225,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 35eb18 │ │ │ │ ldr r0, [pc, #128] @ 35ec24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 35ebe0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35eb70 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 35eb70 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35eb70 │ │ │ │ ldr r0, [pc, #76] @ 35ec28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231257,19 +231257,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35ec38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - addeq sl, r6, ip, asr #22 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ - @ instruction: 0x009e08b8 │ │ │ │ - addeq sl, r6, ip, lsl sl │ │ │ │ - addeq sl, r6, r4, lsl #21 │ │ │ │ + addeq sl, r6, ip, ror #22 │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ + @ instruction: 0x009e08d8 │ │ │ │ + addeq sl, r6, ip, lsr sl │ │ │ │ + addeq sl, r6, r4, lsr #21 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -231420,15 +231420,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 35ecf8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ b 35ecf8 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 35ecf8 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -231438,15 +231438,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35ecf8 │ │ │ │ mov r0, r6 │ │ │ │ bl 35dca8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #756] @ 35f1f8 │ │ │ │ ldr r3, [pc, #724] @ 35f1dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231455,24 +231455,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl b72c1c │ │ │ │ + bl b72c3c │ │ │ │ b 35edec │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 35f0c4 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -231518,22 +231518,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 35f20c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35ecc4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 35ed90 │ │ │ │ tst r3, #15 │ │ │ │ beq 35ecf8 │ │ │ │ b 35eda0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -231551,15 +231551,15 @@ │ │ │ │ b 35ee40 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl b72c1c │ │ │ │ + bl b72c3c │ │ │ │ b 35edf4 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 35f210 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -231588,68 +231588,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 35f0fc │ │ │ │ b 35edc4 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b731a8 │ │ │ │ + bl b731c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f1a8 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl b72c84 │ │ │ │ + bl b72ca4 │ │ │ │ b 35ef84 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 35eda0 │ │ │ │ b 35ed8c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 35ee40 │ │ │ │ ldr r0, [pc, #128] @ 35f218 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35ecc4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b72e00 │ │ │ │ + bl b72e20 │ │ │ │ b 35f15c │ │ │ │ ldr r3, [pc, #96] @ 35f21c │ │ │ │ ldr r1, [pc, #96] @ 35f220 │ │ │ │ ldr r0, [pc, #96] @ 35f224 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 35f228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq sl, r0, r1, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009e07d4 │ │ │ │ + @ instruction: 0x009e07f4 │ │ │ │ tsteq sl, r4, lsl #2 │ │ │ │ qaddeq sl, ip, sl │ │ │ │ @ instruction: 0x010a9fbc │ │ │ │ tsteq sl, r0, lsl #30 │ │ │ │ tsteq sl, r0, asr lr │ │ │ │ andeq r2, r0, r4, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ + addeq sl, r6, r4, lsl r7 │ │ │ │ tsteq sl, r4, lsr #26 │ │ │ │ ldrdeq r9, [sl, -ip] │ │ │ │ - addeq sl, r6, r4, ror #11 │ │ │ │ - addseq r0, lr, r0, lsl #6 │ │ │ │ - addeq sl, r6, r4, ror #8 │ │ │ │ - addeq sl, r6, r0, ror #10 │ │ │ │ + addeq sl, r6, r4, lsl #12 │ │ │ │ + addseq r0, lr, r0, lsr #6 │ │ │ │ + addeq sl, r6, r4, lsl #9 │ │ │ │ + addeq sl, r6, r0, lsl #11 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -231766,15 +231766,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 35dbbc │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35f2cc │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ b 35f2cc │ │ │ │ ldr r3, [pc, #412] @ 35f5c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35f2e0 │ │ │ │ ldr r3, [pc, #396] @ 35f5c8 │ │ │ │ @@ -231790,22 +231790,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 35f5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35f2e0 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35f4cc │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -231819,15 +231819,15 @@ │ │ │ │ bl 35dff4 │ │ │ │ b 35f4a8 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 35f2cc │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73198 │ │ │ │ + bl b731b8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 35f570 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35f53c │ │ │ │ @@ -231837,31 +231837,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 35f400 │ │ │ │ ldr r0, [pc, #168] @ 35f5d4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 35f2e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ b 35f518 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72e00 │ │ │ │ + bl b72e20 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 35f500 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 35f5d8 │ │ │ │ ldr r1, [pc, #72] @ 35f5dc │ │ │ │ ldr r0, [pc, #72] @ 35f5e0 │ │ │ │ @@ -231870,50 +231870,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010a9bb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, ror fp │ │ │ │ - addseq r0, lr, fp, lsl #4 │ │ │ │ + addseq r0, lr, fp, lsr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, ip, lsl fp │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r6, r8, lsl r3 │ │ │ │ - @ instruction: 0x0086a2b4 │ │ │ │ - addseq pc, sp, ip, lsr #30 │ │ │ │ - umulleq sl, r6, r0, r0 │ │ │ │ - addeq sl, r6, ip, lsl #3 │ │ │ │ + addeq sl, r6, r8, lsr r3 │ │ │ │ + ldrdeq sl, [r6], r4 │ │ │ │ + addseq pc, sp, ip, asr #30 │ │ │ │ + strheq sl, [r6], r0 │ │ │ │ + addeq sl, r6, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 35f5f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ @ instruction: 0x00a8c7bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35f684 │ │ │ │ ldr r2, [pc, #112] @ 35f688 │ │ │ │ ldr r1, [pc, #112] @ 35f68c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #84] @ 35f690 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #68] @ 35f694 │ │ │ │ ldr r2, [pc, #68] @ 35f698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -231921,17 +231921,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, sp, ip, lsl pc @ │ │ │ │ - ldrdeq r4, [r5], r0 │ │ │ │ - addeq r3, r8, ip, lsr #10 │ │ │ │ + addseq pc, sp, ip, lsr pc @ │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ + addeq r3, r8, ip, asr #10 │ │ │ │ tsteq r6, ip, lsr #14 │ │ │ │ adceq ip, r8, ip, asr r7 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231943,15 +231943,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 35f72c │ │ │ │ ldr r1, [pc, #96] @ 35f730 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #76] @ 35f734 │ │ │ │ ldr r2, [pc, #76] @ 35f738 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -231962,17 +231962,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addseq pc, sp, r4, lsl #29 │ │ │ │ - addeq sl, r6, r0, ror r2 │ │ │ │ - addeq sl, r6, r8, lsl #5 │ │ │ │ + addseq pc, sp, r4, lsr #29 │ │ │ │ + umulleq sl, r6, r0, r2 │ │ │ │ + addeq sl, r6, r8, lsr #5 │ │ │ │ tsteq sl, ip, lsl r7 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 35f7dc │ │ │ │ @@ -231984,15 +231984,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 35f7e0 │ │ │ │ ldr r1, [pc, #116] @ 35f7e4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #92] @ 35f7e8 │ │ │ │ ldr r2, [pc, #92] @ 35f7ec │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -232007,17 +232007,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addseq pc, sp, r4, ror #27 │ │ │ │ - ldrdeq sl, [r6], r0 │ │ │ │ - addeq sl, r6, ip, ror #3 │ │ │ │ + addseq pc, sp, r4, lsl #28 │ │ │ │ + strdeq sl, [r6], r0 │ │ │ │ + addeq sl, r6, ip, lsl #4 │ │ │ │ tsteq sl, r8, ror r6 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 35f884 │ │ │ │ @@ -232027,42 +232027,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 35f888 │ │ │ │ ldr r1, [pc, #108] @ 35f88c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #88] @ 35f890 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r2, [pc, #56] @ 35f894 │ │ │ │ ldr r1, [pc, #56] @ 35f898 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928154 │ │ │ │ - addseq pc, sp, r0, lsr sp @ │ │ │ │ - addeq sl, r6, r4, lsr #2 │ │ │ │ - addeq sl, r6, ip, lsr r1 │ │ │ │ - strdeq sl, [lr], r8 │ │ │ │ - umulleq r4, r5, ip, r2 │ │ │ │ - strdeq r3, [r8], r8 │ │ │ │ + b 928174 │ │ │ │ + addseq pc, sp, r0, asr sp @ │ │ │ │ + addeq sl, r6, r4, asr #2 │ │ │ │ + addeq sl, r6, ip, asr r1 │ │ │ │ + addeq sl, lr, r8, lsl sp │ │ │ │ + @ instruction: 0x008542bc │ │ │ │ + addeq r3, r8, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 35f9e8 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232071,28 +232071,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #268] @ 35f9f4 │ │ │ │ ldr r1, [pc, #268] @ 35f9f8 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9295f0 │ │ │ │ + bl 929610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f93c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -232119,42 +232119,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r6 │ │ │ │ bl 381368 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381268 │ │ │ │ - addseq pc, sp, r4, lsl #25 │ │ │ │ - addeq sl, r6, r8, ror r0 │ │ │ │ - umulleq sl, r6, r4, r0 │ │ │ │ - addeq r4, r5, ip, lsl #4 │ │ │ │ - addeq r3, r8, r8, ror #4 │ │ │ │ + addseq pc, sp, r4, lsr #25 │ │ │ │ + umulleq sl, r6, r8, r0 │ │ │ │ + strheq sl, [r6], r4 │ │ │ │ + addeq r4, r5, ip, lsr #4 │ │ │ │ + addeq r3, r8, r8, lsl #5 │ │ │ │ adceq ip, r8, r8, ror #8 │ │ │ │ - @ instruction: 0x008eabb0 │ │ │ │ - addeq r1, r6, r4, lsl #22 │ │ │ │ - addeq r1, r6, r8, lsl fp │ │ │ │ + ldrdeq sl, [lr], r0 │ │ │ │ + addeq r1, r6, r4, lsr #22 │ │ │ │ + addeq r1, r6, r8, lsr fp │ │ │ │ │ │ │ │ 0035fa0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 35fc04 │ │ │ │ @@ -232162,143 +232162,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 35fc08 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r2, [pc, #448] @ 35fc0c │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #424] @ 35fc10 │ │ │ │ ldr r6, [pc, #424] @ 35fc14 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 35fc18 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 35fc1c │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #340] @ 35fc20 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #304] @ 35fc24 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37ff14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 929578 │ │ │ │ + bl 929598 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #232] @ 35fc28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 35fc2c │ │ │ │ ldr r6, [pc, #228] @ 35fc30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #184] @ 35fc34 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381820 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 380fa8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ bl 3813ec │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r9, r6, ip, lsr pc │ │ │ │ - @ instruction: 0x009dfafc │ │ │ │ - addeq r9, r6, ip, ror #29 │ │ │ │ - addeq r4, r5, ip, lsl #1 │ │ │ │ - addeq r3, r8, r8, ror #1 │ │ │ │ + addeq r9, r6, ip, asr pc │ │ │ │ + addseq pc, sp, ip, lsl fp @ │ │ │ │ + addeq r9, r6, ip, lsl #30 │ │ │ │ + addeq r4, r5, ip, lsr #1 │ │ │ │ + addeq r3, r8, r8, lsl #2 │ │ │ │ tsteq sl, r8, ror r3 │ │ │ │ - addeq r9, r6, r8, asr #29 │ │ │ │ - addeq r9, r6, r0, asr #26 │ │ │ │ - @ instruction: 0x0092f3b8 │ │ │ │ - addeq r1, r6, r4, asr #18 │ │ │ │ - addeq ip, r6, r8, lsl #14 │ │ │ │ - addeq r1, r6, r8, asr r9 │ │ │ │ + addeq r9, r6, r8, ror #29 │ │ │ │ + addeq r9, r6, r0, ror #26 │ │ │ │ + @ instruction: 0x0092f3d8 │ │ │ │ + addeq r1, r6, r4, ror #18 │ │ │ │ + addeq ip, r6, r8, lsr #14 │ │ │ │ + addeq r1, r6, r8, ror r9 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ ldr r0, [pc, #4] @ 35fc44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq ip, r8, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 35fd44 │ │ │ │ @@ -232309,18 +232309,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9295f0 │ │ │ │ + bl 929610 │ │ │ │ ldr r7, [pc, #172] @ 35fd50 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fccc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232347,27 +232347,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 519014 │ │ │ │ - @ instruction: 0x009df8fc │ │ │ │ - addeq r3, r5, r0, lsl #29 │ │ │ │ - ldrdeq r2, [r8], r8 │ │ │ │ + addseq pc, sp, ip, lsl r9 @ │ │ │ │ + addeq r3, r5, r0, lsr #29 │ │ │ │ + strdeq r2, [r8], r8 │ │ │ │ tsteq sl, r4, ror #2 │ │ │ │ - addeq sl, lr, ip, lsr r8 │ │ │ │ + addeq sl, lr, ip, asr r8 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 35fe40 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -232376,25 +232376,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 35fe44 │ │ │ │ ldr r1, [pc, #188] @ 35fe48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #168] @ 35fe4c │ │ │ │ ldr r1, [pc, #168] @ 35fe50 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #136] @ 35fe54 │ │ │ │ ldr r3, [pc, #136] @ 35fe58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -232406,31 +232406,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 35fe64 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009df7f8 │ │ │ │ - addeq r3, r5, r0, ror sp │ │ │ │ - addeq r2, r8, r8, asr #27 │ │ │ │ - addeq r1, r6, r0, ror #30 │ │ │ │ - addeq r9, r5, r4, lsl #19 │ │ │ │ + addseq pc, sp, r8, lsl r8 @ │ │ │ │ + umulleq r3, r5, r0, sp │ │ │ │ + addeq r2, r8, r8, ror #27 │ │ │ │ + addeq r1, r6, r0, lsl #31 │ │ │ │ + addeq r9, r5, r4, lsr #19 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ ldrdeq ip, [r8], r4 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -232443,23 +232443,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 930364 │ │ │ │ - bl 929754 │ │ │ │ + bl 930384 │ │ │ │ + bl 929774 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c43c │ │ │ │ - addseq pc, sp, r4, ror #13 │ │ │ │ - addeq r3, r5, r8, ror #24 │ │ │ │ - addeq r2, r8, r4, asr #25 │ │ │ │ + b 92c45c │ │ │ │ + addseq pc, sp, r4, lsl #14 │ │ │ │ + addeq r3, r5, r8, lsl #25 │ │ │ │ + addeq r2, r8, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 35ff58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232467,52 +232467,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 35ff5c │ │ │ │ ldr r1, [pc, #104] @ 35ff60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #84] @ 35ff64 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r2, [pc, #56] @ 35ff68 │ │ │ │ ldr r1, [pc, #56] @ 35ff6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928154 │ │ │ │ - addseq pc, sp, ip, lsl #13 │ │ │ │ - addeq r9, r6, r4, lsl #21 │ │ │ │ - umulleq r9, r6, r4, sl │ │ │ │ - addeq sl, lr, r0, lsr #12 │ │ │ │ - addeq r3, r5, r8, asr #23 │ │ │ │ - addeq r2, r8, r4, lsr #24 │ │ │ │ + b 928174 │ │ │ │ + addseq pc, sp, ip, lsr #13 │ │ │ │ + addeq r9, r6, r4, lsr #21 │ │ │ │ + @ instruction: 0x00869ab4 │ │ │ │ + addeq sl, lr, r0, asr #12 │ │ │ │ + addeq r3, r5, r8, ror #23 │ │ │ │ + addeq r2, r8, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35ff9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq fp, r8, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 360084 │ │ │ │ ldr r2, [pc, #204] @ 360088 │ │ │ │ @@ -232520,25 +232520,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #172] @ 360090 │ │ │ │ ldr r1, [pc, #172] @ 360094 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #140] @ 360098 │ │ │ │ ldr r2, [pc, #140] @ 36009c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3600a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -232551,31 +232551,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, sp, r4, ror #11 │ │ │ │ - addeq r3, r5, r0, lsr fp │ │ │ │ - addeq r2, r8, ip, lsl #23 │ │ │ │ - addeq r1, r6, r0, lsr #26 │ │ │ │ - addeq r9, r5, r4, asr #14 │ │ │ │ + addseq pc, sp, r4, lsl #12 │ │ │ │ + addeq r3, r5, r0, asr fp │ │ │ │ + addeq r2, r8, ip, lsr #23 │ │ │ │ + addeq r1, r6, r0, asr #26 │ │ │ │ + addeq r9, r5, r4, ror #14 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strdeq fp, [r8], r4 @ │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ smlabteq r6, ip, lr, r5 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -232602,16 +232602,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq pc, sp, r0, lsr #9 │ │ │ │ - umulleq r9, r6, r8, r8 │ │ │ │ + addseq pc, sp, r0, asr #9 │ │ │ │ + @ instruction: 0x008698b8 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -232634,19 +232634,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ - bl 929754 │ │ │ │ + bl 930384 │ │ │ │ + bl 929774 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 36018c │ │ │ │ @@ -232654,35 +232654,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, sp, r0, asr #8 │ │ │ │ - addeq r3, r5, r8, lsl #19 │ │ │ │ - addeq r2, r8, r4, ror #19 │ │ │ │ + addseq pc, sp, r0, ror #8 │ │ │ │ + addeq r3, r5, r8, lsr #19 │ │ │ │ + addeq r2, r8, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #500] @ 360418 │ │ │ │ ldr r2, [pc, #500] @ 36041c │ │ │ │ ldr r1, [pc, #500] @ 360420 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr fp, [pc, #472] @ 360424 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3603f0 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -232699,15 +232699,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 519014 │ │ │ │ ldr r3, [pc, #360] @ 36042c │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -232730,18 +232730,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9295f0 │ │ │ │ + bl 929610 │ │ │ │ cmp r0, #0 │ │ │ │ beq 360404 │ │ │ │ ldr r0, [pc, #248] @ 360438 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232758,21 +232758,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -232792,23 +232792,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 36026c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 360128 │ │ │ │ bl 3600e8 │ │ │ │ - addseq pc, sp, ip, ror r3 @ │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ - strdeq r9, [r5], r8 │ │ │ │ + umullseq pc, sp, ip, r3 @ │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ + addeq r9, r5, r8, lsl r5 │ │ │ │ @ instruction: 0x010a8bbc │ │ │ │ - addeq r9, r6, ip, lsr #14 │ │ │ │ - addseq pc, sp, r0, ror #5 │ │ │ │ - addeq r3, r5, r0, lsr #16 │ │ │ │ - addeq r2, r8, r0, ror r8 │ │ │ │ - addeq r9, r6, r4, lsl #13 │ │ │ │ + addeq r9, r6, ip, asr #14 │ │ │ │ + addseq pc, sp, r0, lsl #6 │ │ │ │ + addeq r3, r5, r0, asr #16 │ │ │ │ + umulleq r2, r8, r0, r8 │ │ │ │ + addeq r9, r6, r4, lsr #13 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 360528 │ │ │ │ ldr r2, [pc, #208] @ 36052c │ │ │ │ @@ -232816,25 +232816,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #176] @ 360534 │ │ │ │ ldr r1, [pc, #176] @ 360538 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #144] @ 36053c │ │ │ │ ldr r3, [pc, #144] @ 360540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 360544 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232848,31 +232848,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, sp, r4, asr #2 │ │ │ │ - umulleq r3, r5, r0, r6 │ │ │ │ - addeq r2, r8, ip, ror #13 │ │ │ │ - addeq r1, r6, r0, lsl #17 │ │ │ │ - addeq r9, r5, r4, lsr #5 │ │ │ │ + addseq pc, sp, r4, ror #2 │ │ │ │ + @ instruction: 0x008536b0 │ │ │ │ + addeq r2, r8, ip, lsl #14 │ │ │ │ + addeq r1, r6, r0, lsr #17 │ │ │ │ + addeq r9, r5, r4, asr #5 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ adceq fp, r8, r8, asr sl │ │ │ │ tsteq r6, r4, asr sl │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -232887,23 +232887,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 360650 │ │ │ │ cmp r8, #4 │ │ │ │ bne 360658 │ │ │ │ ldr fp, [pc, #148] @ 360668 │ │ │ │ ldr sl, [pc, #148] @ 36066c │ │ │ │ @@ -232914,22 +232914,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 92c15c │ │ │ │ + bl 92c17c │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3605f0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232937,31 +232937,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 3605cc │ │ │ │ bl 3600e8 │ │ │ │ - addseq pc, sp, r8, lsr r0 @ │ │ │ │ - umulleq r1, r6, r0, r7 │ │ │ │ - @ instruction: 0x008591b4 │ │ │ │ + addseq pc, sp, r8, asr r0 @ │ │ │ │ + @ instruction: 0x008617b0 │ │ │ │ + ldrdeq r9, [r5], r4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - addeq r9, lr, r8, asr #30 │ │ │ │ + addeq r9, r6, r4, lsl r4 │ │ │ │ + addeq r9, lr, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3606a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq fp, r8, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 360770 │ │ │ │ ldr r2, [pc, #180] @ 360774 │ │ │ │ @@ -232969,25 +232969,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #148] @ 36077c │ │ │ │ ldr r1, [pc, #148] @ 360780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #116] @ 360784 │ │ │ │ ldr r1, [pc, #116] @ 360788 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 36078c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -233005,20 +233005,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq lr, sp, ip, asr #30 │ │ │ │ - addeq r3, r5, ip, lsr #8 │ │ │ │ - addeq r2, r8, r8, lsl #9 │ │ │ │ - addeq r9, r6, ip, lsr #6 │ │ │ │ + b 927f30 │ │ │ │ + addseq lr, sp, ip, ror #30 │ │ │ │ + addeq r3, r5, ip, asr #8 │ │ │ │ + addeq r2, r8, r8, lsr #9 │ │ │ │ addeq r9, r6, ip, asr #6 │ │ │ │ + addeq r9, r6, ip, ror #6 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ tsteq r6, ip, lsl sl │ │ │ │ @@ -233041,15 +233041,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #416] @ 3609a8 │ │ │ │ ldr r3, [pc, #416] @ 3609ac │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -233069,15 +233069,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360990 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ab58 │ │ │ │ + b 87ab78 │ │ │ │ ldr r2, [pc, #316] @ 3609b4 │ │ │ │ ldr r3, [pc, #288] @ 36099c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233098,15 +233098,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 360990 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87aaec │ │ │ │ + b 87ab0c │ │ │ │ bl 27d210 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 36083c │ │ │ │ ldr r3, [pc, #192] @ 3609bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -233126,46 +233126,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3609c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 360820 │ │ │ │ ldr r0, [pc, #76] @ 3609cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 360820 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, sp, r4, asr lr │ │ │ │ + addseq lr, sp, r4, ror lr │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r6, r4, lsr r2 │ │ │ │ addeq r9, r6, r4, asr r2 │ │ │ │ + addeq r9, r6, r4, ror r2 │ │ │ │ strdeq r8, [sl, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, r0, r5, r8 │ │ │ │ smlabbeq sl, ip, r5, r8 │ │ │ │ tsteq sl, ip, asr #10 │ │ │ │ andeq r6, r0, ip, asr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r6, r4, ror #1 │ │ │ │ - addeq r9, r6, r8, lsl #2 │ │ │ │ + addeq r9, r6, r4, lsl #2 │ │ │ │ + addeq r9, r6, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 360be8 │ │ │ │ ldr r3, [pc, #508] @ 360bec │ │ │ │ @@ -233182,21 +233182,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 360bf8 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #448] @ 360bfc │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a88534 │ │ │ │ + bl a88554 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360a98 │ │ │ │ ldr r2, [pc, #420] @ 360c00 │ │ │ │ ldr r3, [pc, #396] @ 360bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -233211,52 +233211,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87d74 │ │ │ │ ldr r3, [pc, #340] @ 360c04 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 360b44 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 360a54 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #300] @ 360c08 │ │ │ │ ldr r2, [pc, #300] @ 360c0c │ │ │ │ ldr r1, [pc, #300] @ 360c10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 360a54 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87aeac │ │ │ │ + bl 87aecc │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360a54 │ │ │ │ ldr r2, [pc, #232] @ 360c14 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 360a54 │ │ │ │ ldr r3, [pc, #204] @ 360c18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360ac0 │ │ │ │ @@ -233274,120 +233274,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 360c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 360ac0 │ │ │ │ ldr r0, [pc, #88] @ 360c28 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 360ac0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, sp, r4, lsl #24 │ │ │ │ - strheq r9, [r6], r4 │ │ │ │ - umulleq r9, r6, ip, r0 │ │ │ │ + addseq lr, sp, r4, lsr #24 │ │ │ │ + ldrdeq r9, [r6], r4 │ │ │ │ + strheq r9, [r6], ip │ │ │ │ smlabteq sl, ip, r3, r8 │ │ │ │ smlatbeq sl, r8, r3, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq lr, sp, r0, lsr fp │ │ │ │ - addeq r8, r6, ip, lsr #30 │ │ │ │ - addeq r8, r6, r8, asr #30 │ │ │ │ + addseq lr, sp, r0, asr fp │ │ │ │ + addeq r8, r6, ip, asr #30 │ │ │ │ + addeq r8, r6, r8, ror #30 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r6, r8, lsr #30 │ │ │ │ - addeq r8, r6, ip, asr pc │ │ │ │ + addeq r8, r6, r8, asr #30 │ │ │ │ + addeq r8, r6, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 360c90 │ │ │ │ ldr r2, [pc, #76] @ 360c94 │ │ │ │ ldr r1, [pc, #76] @ 360c98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, sp, r8, asr #19 │ │ │ │ - addeq r8, r6, r4, asr #27 │ │ │ │ + addseq lr, sp, r8, ror #19 │ │ │ │ addeq r8, r6, r4, ror #27 │ │ │ │ + addeq r8, r6, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 360ce8 │ │ │ │ ldr r2, [pc, #52] @ 360cec │ │ │ │ ldr r1, [pc, #52] @ 360cf0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b a882f8 │ │ │ │ - addseq lr, sp, r8, asr r9 │ │ │ │ - strdeq r8, [r6], r4 │ │ │ │ - addeq r8, r6, ip, lsl #28 │ │ │ │ + b a88318 │ │ │ │ + addseq lr, sp, r8, ror r9 │ │ │ │ + addeq r8, r6, r4, lsl lr │ │ │ │ + addeq r8, r6, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 360d3c │ │ │ │ ldr r2, [pc, #48] @ 360d40 │ │ │ │ ldr r1, [pc, #48] @ 360d44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 87ad58 │ │ │ │ - addseq lr, sp, r0, lsl #18 │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ + b 87ad78 │ │ │ │ + addseq lr, sp, r0, lsr #18 │ │ │ │ addeq r8, r6, ip, lsl sp │ │ │ │ + addeq r8, r6, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 360db8 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 360dbc │ │ │ │ @@ -233397,60 +233397,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87aeac │ │ │ │ + bl 87aecc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, sp, r8, lsr #17 │ │ │ │ - @ instruction: 0x00868cb8 │ │ │ │ - addeq r8, r6, r0, lsr #25 │ │ │ │ + addseq lr, sp, r8, asr #17 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + addeq r8, r6, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 360e38 │ │ │ │ ldr r2, [pc, #92] @ 360e3c │ │ │ │ ldr r1, [pc, #92] @ 360e40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360e2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d210 │ │ │ │ - addseq lr, sp, r0, lsr r8 │ │ │ │ - addeq r8, r6, ip, asr #25 │ │ │ │ - addeq r8, r6, r4, ror #25 │ │ │ │ + addseq lr, sp, r0, asr r8 │ │ │ │ + addeq r8, r6, ip, ror #25 │ │ │ │ + addeq r8, r6, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 360fa0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -233466,15 +233466,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #264] @ 360fb4 │ │ │ │ ldr r3, [pc, #264] @ 360fb8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -233489,15 +233489,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 360f9c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87ac1c │ │ │ │ + b 87ac3c │ │ │ │ ldr r3, [pc, #184] @ 360fc0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360ec4 │ │ │ │ ldr r3, [pc, #168] @ 360fc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -233513,44 +233513,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 360fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 360ec4 │ │ │ │ ldr r0, [pc, #68] @ 360fd0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 360ec4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009de7b4 │ │ │ │ + @ instruction: 0x009de7d4 │ │ │ │ @ instruction: 0x010a7f94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00868bb0 │ │ │ │ - addeq r8, r6, r8, lsl #23 │ │ │ │ + ldrdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, r8, lsr #23 │ │ │ │ tsteq sl, r8, asr pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ andeq r3, r0, r4, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ addeq r8, r6, r0, lsl ip │ │ │ │ + addeq r8, r6, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3610cc │ │ │ │ ldr r2, [pc, #224] @ 3610d0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -233559,67 +233559,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #184] @ 3610d8 │ │ │ │ ldr r1, [pc, #184] @ 3610dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #136] @ 3610e0 │ │ │ │ ldr r1, [pc, #136] @ 3610e4 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3610b8 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 361098 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b ad8690 │ │ │ │ + b ad86b0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl a88874 │ │ │ │ + bl a88894 │ │ │ │ b 361078 │ │ │ │ - addseq lr, sp, r4, lsr #12 │ │ │ │ - @ instruction: 0x00868ab8 │ │ │ │ - ldrdeq r8, [r6], r0 │ │ │ │ - ldrdeq r2, [r5], r8 │ │ │ │ - addeq r1, r8, r4, lsr fp │ │ │ │ - @ instruction: 0x008689bc │ │ │ │ + addseq lr, sp, r4, asr #12 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + strdeq r2, [r5], r8 │ │ │ │ + addeq r1, r8, r4, asr fp │ │ │ │ ldrdeq r8, [r6], ip │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 361244 │ │ │ │ ldr r7, [pc, #324] @ 361248 │ │ │ │ ldr r6, [pc, #324] @ 36124c │ │ │ │ @@ -233630,21 +233630,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 930364 │ │ │ │ - bl 930868 │ │ │ │ + bl 930384 │ │ │ │ + bl 930888 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3611bc │ │ │ │ ldr r1, [pc, #240] @ 361250 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -233653,15 +233653,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 361258 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 361204 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233679,37 +233679,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 361268 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36119c │ │ │ │ bl 27d210 │ │ │ │ ldr r2, [pc, #92] @ 36126c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, sp, ip, lsl #10 │ │ │ │ - addeq r8, r6, r8, lsl #18 │ │ │ │ + addseq lr, sp, ip, lsr #10 │ │ │ │ addeq r8, r6, r8, lsr #18 │ │ │ │ + addeq r8, r6, r8, asr #18 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -233728,45 +233728,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr fp, [pc, #368] @ 361434 │ │ │ │ ldr r1, [pc, #368] @ 361438 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 361328 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3613e8 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88534 │ │ │ │ + bl a88554 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3613c8 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 361390 │ │ │ │ ldr r1, [pc, #236] @ 36143c │ │ │ │ mov r2, #1 │ │ │ │ @@ -233777,33 +233777,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 361444 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 87aaec │ │ │ │ + b 87ab0c │ │ │ │ ldr ip, [pc, #176] @ 361448 │ │ │ │ ldr r3, [pc, #176] @ 36144c │ │ │ │ ldr r1, [pc, #176] @ 361450 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 361454 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233811,36 +233811,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 361458 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, sp, r4, lsl #7 │ │ │ │ - addeq r8, r6, r0, lsl #15 │ │ │ │ - addeq r8, r6, r8, lsr #15 │ │ │ │ - strdeq r8, [r6], r4 │ │ │ │ - addeq r8, r6, ip, lsl #16 │ │ │ │ + addseq lr, sp, r4, lsr #7 │ │ │ │ + addeq r8, r6, r0, lsr #15 │ │ │ │ + addeq r8, r6, r8, asr #15 │ │ │ │ + addeq r8, r6, r4, lsl r8 │ │ │ │ + addeq r8, r6, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 361598 │ │ │ │ ldr r2, [pc, #292] @ 36159c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -233849,33 +233849,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl a88534 │ │ │ │ + bl a88554 │ │ │ │ cmp r0, #0 │ │ │ │ beq 361534 │ │ │ │ cmp r4, #0 │ │ │ │ beq 361554 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #212] @ 3615a4 │ │ │ │ ldr r1, [pc, #212] @ 3615a8 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 361500 │ │ │ │ ldr r3, [pc, #172] @ 3615ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233886,15 +233886,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 3615b8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233903,41 +233903,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umullseq lr, sp, ip, r1 │ │ │ │ - addeq r8, r6, r0, lsr r6 │ │ │ │ - addeq r8, r6, r8, asr #12 │ │ │ │ - addeq r8, r6, r0, asr #10 │ │ │ │ + @ instruction: 0x009de1bc │ │ │ │ + addeq r8, r6, r0, asr r6 │ │ │ │ + addeq r8, r6, r8, ror #12 │ │ │ │ addeq r8, r6, r0, ror #10 │ │ │ │ + addeq r8, r6, r0, lsl #11 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3615e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq sl, r8, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -233955,17 +233955,17 @@ │ │ │ │ bne 361698 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3616b4 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -234010,15 +234010,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3617c4 │ │ │ │ ldr r3, [pc, #220] @ 361814 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -234029,28 +234029,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #160] @ 361818 │ │ │ │ ldr r2, [pc, #160] @ 36181c │ │ │ │ ldr r1, [pc, #160] @ 361820 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234059,64 +234059,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 361828 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r6, r0, ror #10 │ │ │ │ - umullseq sp, sp, r8, pc @ │ │ │ │ - addeq r8, r6, r4, lsr r5 │ │ │ │ + addeq r8, r6, r0, lsl #11 │ │ │ │ + @ instruction: 0x009ddfb8 │ │ │ │ + addeq r8, r6, r4, asr r5 │ │ │ │ ldrdeq sl, [r8], r8 @ │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ + addeq r8, r6, r4, ror #9 │ │ │ │ addeq r8, r6, r4, asr #9 │ │ │ │ - addeq r8, r6, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3618a0 │ │ │ │ ldr r2, [pc, #92] @ 3618a4 │ │ │ │ ldr r1, [pc, #92] @ 3618a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #60] @ 3618ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #48] @ 3618b0 │ │ │ │ ldr r1, [pc, #48] @ 3618b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq sp, sp, r4, asr lr │ │ │ │ - addeq r2, r5, r4, lsr #5 │ │ │ │ - strdeq r1, [r8], r8 │ │ │ │ + b 927f30 │ │ │ │ + addseq sp, sp, r4, ror lr │ │ │ │ + addeq r2, r5, r4, asr #5 │ │ │ │ + addeq r1, r8, r8, lsl r3 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ tsteq r6, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -234126,58 +234126,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #100] @ 361960 │ │ │ │ ldr r7, [pc, #100] @ 361964 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 381268 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381368 │ │ │ │ - addseq sp, sp, r4, asr #27 │ │ │ │ - addeq r8, r6, ip, asr r3 │ │ │ │ + addseq sp, sp, r4, ror #27 │ │ │ │ addeq r8, r6, ip, ror r3 │ │ │ │ - umulleq pc, r5, r0, fp @ │ │ │ │ - addeq pc, r5, r4, lsr #23 │ │ │ │ + umulleq r8, r6, ip, r3 │ │ │ │ + @ instruction: 0x0085fbb0 │ │ │ │ + addeq pc, r5, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3619ec │ │ │ │ ldr r2, [pc, #108] @ 3619f0 │ │ │ │ ldr r1, [pc, #108] @ 3619f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -234189,17 +234189,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, sp, r4, lsl sp │ │ │ │ - @ instruction: 0x008682b0 │ │ │ │ + addseq sp, sp, r4, lsr sp │ │ │ │ ldrdeq r8, [r6], r0 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 361bb0 │ │ │ │ ldr r1, [pc, #412] @ 361bb4 │ │ │ │ @@ -234238,15 +234238,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 361b24 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 361b2c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r2, [pc, #256] @ 361bbc │ │ │ │ ldr r3, [pc, #244] @ 361bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234284,39 +234284,39 @@ │ │ │ │ bne 361b90 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 361a80 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 361a80 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 361a80 │ │ │ │ ldr r1, [pc, #44] @ 361bc4 │ │ │ │ ldr r0, [pc, #44] @ 361bc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 361b50 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [sl, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq sl, r0, r3, r7 │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sp, sp, r4, lsl #22 │ │ │ │ - addeq r8, r6, r0, asr #2 │ │ │ │ + addseq sp, sp, r4, lsr #22 │ │ │ │ + addeq r8, r6, r0, ror #2 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 361c30 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -234333,63 +234333,63 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [pc, #4] @ 361c3c │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d3d8 │ │ │ │ - addeq r8, r6, r4, asr #1 │ │ │ │ + addeq r8, r6, r4, ror #1 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 361c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq sl, r8, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 361ce4 │ │ │ │ ldr r2, [pc, #104] @ 361ce8 │ │ │ │ ldr r1, [pc, #104] @ 361cec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #76] @ 361cf0 │ │ │ │ ldr r1, [pc, #76] @ 361cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #56] @ 361cf8 │ │ │ │ ldr r1, [pc, #56] @ 361cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq sp, sp, ip, ror #20 │ │ │ │ - addeq r1, r5, r0, ror lr │ │ │ │ - addeq r0, r8, r8, asr #29 │ │ │ │ + b 927f30 │ │ │ │ + addseq sp, sp, ip, lsl #21 │ │ │ │ + umulleq r1, r5, r0, lr │ │ │ │ + addeq r0, r8, r8, ror #29 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ adceq sl, r8, r4, ror #7 │ │ │ │ tsteq r6, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -234402,46 +234402,46 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #104] @ 361db4 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #28 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r2, [pc, #56] @ 361db8 │ │ │ │ ldr r1, [pc, #56] @ 361dbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381368 │ │ │ │ - @ instruction: 0x009dd9d8 │ │ │ │ - addeq r8, r6, r0, lsl r0 │ │ │ │ - addeq r7, r6, r0, ror #31 │ │ │ │ + @ instruction: 0x009dd9f8 │ │ │ │ + addeq r8, r6, r0, lsr r0 │ │ │ │ + addeq r8, r6, r0 │ │ │ │ adceq sl, r8, r4, asr r3 │ │ │ │ - addeq pc, r5, ip, lsl #14 │ │ │ │ - addeq pc, r5, r0, lsr #14 │ │ │ │ + addeq pc, r5, ip, lsr #14 │ │ │ │ + addeq pc, r5, r0, asr #14 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ tst r3, #1 │ │ │ │ bne 361df4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ ldrb r3, [r1] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ @@ -234460,17 +234460,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 361e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq sp, sp, r0, ror #17 │ │ │ │ - addeq r7, r6, ip, lsr #30 │ │ │ │ - addeq r7, r6, r0, asr #30 │ │ │ │ + addseq sp, sp, r0, lsl #18 │ │ │ │ + addeq r7, r6, ip, asr #30 │ │ │ │ + addeq r7, r6, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ strb ip, [sp, #3] │ │ │ │ @@ -234511,28 +234511,28 @@ │ │ │ │ ldr r1, [lr, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ beq 361e94 │ │ │ │ ldr r0, [pc, #56] @ 361f28 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 361e94 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ b 361e94 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r0, pc, r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq sl, r8, pc, r6 @ │ │ │ │ tsteq sl, r8, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r6, ip, ror lr │ │ │ │ + umulleq r7, r6, ip, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ ldr r4, [pc, #156] @ 361fe8 │ │ │ │ @@ -234570,95 +234570,95 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ 361ff0 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 361f80 │ │ │ │ @ instruction: 0x010a6eb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r6, r8, asr #27 │ │ │ │ + addeq r7, r6, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 362060 │ │ │ │ ldr r2, [pc, #84] @ 362064 │ │ │ │ ldr r1, [pc, #84] @ 362068 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, sp, r0, ror #13 │ │ │ │ - strdeq r7, [r6], r8 │ │ │ │ - addeq r7, r6, r4, lsl sp │ │ │ │ + addseq sp, sp, r0, lsl #14 │ │ │ │ + addeq r7, r6, r8, lsl sp │ │ │ │ + addeq r7, r6, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3620fc │ │ │ │ ldr r2, [pc, #120] @ 362100 │ │ │ │ ldr r1, [pc, #120] @ 362104 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #88] @ 362108 │ │ │ │ ldr r2, [pc, #88] @ 36210c │ │ │ │ ldr r1, [pc, #88] @ 362110 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, sp, r8, ror #12 │ │ │ │ - addeq r7, r6, ip, ror ip │ │ │ │ - umulleq r7, r6, r8, ip │ │ │ │ + addseq sp, sp, r8, lsl #13 │ │ │ │ + umulleq r7, r6, ip, ip │ │ │ │ + @ instruction: 0x00867cb8 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 362124 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq sl, r8, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #496] @ 362330 │ │ │ │ ldr r3, [pc, #496] @ 362334 │ │ │ │ @@ -234686,36 +234686,36 @@ │ │ │ │ moveq sl, #78 @ 0x4e │ │ │ │ mov r3, #0 │ │ │ │ tst r4, #4 │ │ │ │ add r1, pc, #384 @ 0x180 │ │ │ │ ldrd r0, [r1] │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ and r4, r4, #3 │ │ │ │ add r9, r4, #5 │ │ │ │ add r4, r4, #6 │ │ │ │ add r4, r4, r8 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #356] @ 362340 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, r0 │ │ │ │ smull r0, r1, r4, ip │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ add r4, r5, #1024 @ 0x400 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r3, [pc, #308] @ 362344 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36225c │ │ │ │ ldr r2, [pc, #292] @ 362348 │ │ │ │ ldr r3, [pc, #268] @ 362334 │ │ │ │ @@ -234755,53 +234755,53 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stmib sp, {r6, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 362358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36221c │ │ │ │ ldr r0, [pc, #88] @ 36235c │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36221c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlabteq sl, r4, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sl, ip, ip, r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ blcc fea14b48 <__bss_end__@@Base+0xfd4f6c78> │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sl, r0, fp, r6 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ - addeq r7, r6, r4, asr fp │ │ │ │ + addeq r7, r6, ip, lsl fp │ │ │ │ + addeq r7, r6, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #320] @ 3624b8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #316] @ 3624bc │ │ │ │ @@ -234866,39 +234866,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3624dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 362420 │ │ │ │ ldr r0, [pc, #52] @ 3624e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 362420 │ │ │ │ smlabbeq sl, r8, sl, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq sp, sp, r4, r3 @ │ │ │ │ + @ instruction: 0x009dd3b4 │ │ │ │ tsteq sl, r0, ror sl │ │ │ │ tsteq sl, r0, asr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r4, lsr sl │ │ │ │ - addeq r7, r6, r8, ror #20 │ │ │ │ + addeq r7, r6, r4, asr sl │ │ │ │ + addeq r7, r6, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ mov r5, r0 │ │ │ │ @@ -234924,15 +234924,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ beq 3625c4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #492] @ 362760 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362660 │ │ │ │ ldr r2, [pc, #476] @ 362764 │ │ │ │ ldr r3, [pc, #460] @ 362758 │ │ │ │ @@ -234948,15 +234948,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #396] @ 362760 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362580 │ │ │ │ ldr r3, [pc, #384] @ 362768 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -234977,22 +234977,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 362774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 362580 │ │ │ │ ldr r3, [pc, #272] @ 362778 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 362580 │ │ │ │ ldr r3, [pc, #240] @ 36276c │ │ │ │ @@ -235009,22 +235009,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 36277c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 362580 │ │ │ │ ldr r2, [pc, #152] @ 362780 │ │ │ │ ldr r3, [pc, #108] @ 362758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235032,15 +235032,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 362750 │ │ │ │ ldr r0, [pc, #120] @ 362784 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #100] @ 362788 │ │ │ │ ldr r3, [pc, #48] @ 362758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235055,62 +235055,62 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sl, ip, r8, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, ip, ror r8 │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, ip, ror r9 │ │ │ │ + umulleq r7, r6, ip, r9 │ │ │ │ andeq r5, r0, r0, lsl lr │ │ │ │ - addeq r7, r6, ip, ror r8 │ │ │ │ + umulleq r7, r6, ip, r8 │ │ │ │ tsteq sl, ip, lsl r7 │ │ │ │ - addeq r7, r6, ip, lsl #17 │ │ │ │ + addeq r7, r6, ip, lsr #17 │ │ │ │ smlatteq sl, r0, r6, r6 │ │ │ │ - addeq r7, r6, r0, asr #17 │ │ │ │ + addeq r7, r6, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 362828 │ │ │ │ ldr r2, [pc, #128] @ 36282c │ │ │ │ ldr r1, [pc, #128] @ 362830 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #100] @ 362834 │ │ │ │ ldr r1, [pc, #100] @ 362838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #80] @ 36283c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #64] @ 362840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq ip, sp, ip, pc @ │ │ │ │ - addeq r1, r5, r0, asr #6 │ │ │ │ - umulleq r0, r8, ip, r3 │ │ │ │ + @ instruction: 0x009dcfbc │ │ │ │ + addeq r1, r5, r0, ror #6 │ │ │ │ + @ instruction: 0x008803bc │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ smlatteq r6, ip, sl, r3 │ │ │ │ adceq r9, r8, r4, asr #18 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #1 │ │ │ │ beq 362878 │ │ │ │ @@ -235140,22 +235140,22 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #1016] @ 0x3f8 │ │ │ │ lsr r4, r3, #12 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r2, #1012] @ 0x3f4 │ │ │ │ mul r4, r1, r4 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 362128 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235189,15 +235189,15 @@ │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r0, [r4, #1056] @ 0x420 │ │ │ │ bic r5, r5, r3 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #968] @ 0x3c8 │ │ │ │ beq 3629e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #680] @ 362c40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362b2c │ │ │ │ ldr r2, [pc, #664] @ 362c44 │ │ │ │ ldr r3, [pc, #648] @ 362c38 │ │ │ │ @@ -235213,15 +235213,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #584] @ 362c40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3629a4 │ │ │ │ ldr r3, [pc, #572] @ 362c48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -235242,22 +235242,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 362c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3629a4 │ │ │ │ bl 3624e4 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ orr r5, r5, #1 │ │ │ │ str r5, [r4, #972] @ 0x3cc │ │ │ │ b 362970 │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -235282,15 +235282,15 @@ │ │ │ │ bne 362b08 │ │ │ │ mov r0, r4 │ │ │ │ bl 3624e4 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ b 36296c │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1064] @ 0x428 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #7 │ │ │ │ add r1, r1, #1 │ │ │ │ bl 362360 │ │ │ │ @@ -235317,23 +235317,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 362c5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3629a4 │ │ │ │ ldr r2, [pc, #164] @ 362c60 │ │ │ │ ldr r3, [pc, #120] @ 362c38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235342,46 +235342,46 @@ │ │ │ │ bne 362c30 │ │ │ │ ldr r0, [pc, #132] @ 362c64 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #108] @ 362c68 │ │ │ │ ldr r3, [pc, #56] @ 362c38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 362c30 │ │ │ │ ldr r0, [pc, #76] @ 362c6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010a64bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, asr r4 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, ip, lsr #12 │ │ │ │ + addeq r7, r6, ip, asr #12 │ │ │ │ andeq r6, r0, ip, ror #18 │ │ │ │ - addeq r7, r6, r8, lsl #9 │ │ │ │ + addeq r7, r6, r8, lsr #9 │ │ │ │ tsteq sl, r8, asr #4 │ │ │ │ - umulleq r7, r6, r0, r4 │ │ │ │ + @ instruction: 0x008674b0 │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ - addeq r7, r6, r0, asr #9 │ │ │ │ + addeq r7, r6, r0, ror #9 │ │ │ │ cmp r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -235390,15 +235390,15 @@ │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ldr r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr r0, [r0, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ pop {r4, lr} │ │ │ │ b 362918 │ │ │ │ @@ -235430,15 +235430,15 @@ │ │ │ │ ble 362d60 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldrb r2, [r5, #1]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r6, r5 │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ bne 362d38 │ │ │ │ mov r0, r4 │ │ │ │ bl 362890 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235531,97 +235531,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 362f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362de0 │ │ │ │ ldr r0, [pc, #68] @ 362f5c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362de0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, asr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sl, ip, pc, r5 @ │ │ │ │ @ instruction: 0x010a5fb8 │ │ │ │ andeq r4, r0, r4, lsr #21 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r0, lsl r2 │ │ │ │ - addeq r7, r6, r8, asr #4 │ │ │ │ + addeq r7, r6, r0, lsr r2 │ │ │ │ + addeq r7, r6, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #172] @ 363024 │ │ │ │ ldr r2, [pc, #172] @ 363028 │ │ │ │ ldr r1, [pc, #172] @ 36302c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr ip, [pc, #124] @ 363030 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r3, [pc, #92] @ 363034 │ │ │ │ ldr r2, [pc, #92] @ 363038 │ │ │ │ ldr r1, [pc, #92] @ 36303c │ │ │ │ mov r0, #1 │ │ │ │ str r6, [r4, #1012] @ 0x3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009dc7d0 │ │ │ │ - addeq r7, r6, r4, lsl r2 │ │ │ │ - addeq r7, r6, ip, lsr #4 │ │ │ │ + @ instruction: 0x009dc7f0 │ │ │ │ + addeq r7, r6, r4, lsr r2 │ │ │ │ + addeq r7, r6, ip, asr #4 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -235633,42 +235633,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 36312c │ │ │ │ ldr r1, [pc, #192] @ 363130 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #172] @ 363134 │ │ │ │ ldr r2, [pc, #172] @ 363138 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ add r9, pc, #120 @ 0x78 │ │ │ │ ldrd r8, [r9] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #132] @ 36313c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add ip, r0, #1024 @ 0x400 │ │ │ │ strd r8, [ip, #-8] │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ str r6, [sp] │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 381268 │ │ │ │ @@ -235676,19 +235676,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381268 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq lr, pc, r2, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x009dc6f4 │ │ │ │ - addeq lr, r5, r0, lsr #8 │ │ │ │ - addeq lr, r5, r0, lsr r4 │ │ │ │ - addeq r7, r6, r4, lsr r1 │ │ │ │ - addeq r7, r6, r8, lsl #2 │ │ │ │ + addseq ip, sp, r4, lsl r7 │ │ │ │ + addeq lr, r5, r0, asr #8 │ │ │ │ + addeq lr, r5, r0, asr r4 │ │ │ │ + addeq r7, r6, r4, asr r1 │ │ │ │ + addeq r7, r6, r8, lsr #2 │ │ │ │ adceq r9, r8, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #492] @ 363344 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -235703,15 +235703,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #440] @ 363358 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 36335c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r0, #152 @ 0x98 │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ @@ -235784,23 +235784,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 363374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363234 │ │ │ │ ldr r2, [pc, #112] @ 363378 │ │ │ │ ldr r3, [pc, #64] @ 36334c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235809,31 +235809,31 @@ │ │ │ │ bne 363340 │ │ │ │ ldr r0, [pc, #80] @ 36337c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009dc5f4 │ │ │ │ + addseq ip, sp, r4, lsl r6 │ │ │ │ @ instruction: 0x010a5c98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, r6, r4, lsr #32 │ │ │ │ - addeq r7, r6, ip, lsr r0 │ │ │ │ + addeq r7, r6, r4, asr #32 │ │ │ │ + addeq r7, r6, ip, asr r0 │ │ │ │ tsteq sl, r8, ror #24 │ │ │ │ umlaleq r8, r8, r8, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, r8, fp, r5 │ │ │ │ andeq r5, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r6, [r6], r8 │ │ │ │ + strdeq r6, [r6], r8 │ │ │ │ strdeq r5, [sl, -ip] │ │ │ │ - ldrdeq r6, [r6], ip │ │ │ │ + strdeq r6, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1784] @ 363a94 │ │ │ │ ldr r6, [pc, #1784] @ 363a98 │ │ │ │ @@ -235984,40 +235984,40 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 363ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36345c │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r7, #976] @ 0x3d0 │ │ │ │ bl 362918 │ │ │ │ b 36345c │ │ │ │ add r4, r7, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ - bl a88534 │ │ │ │ + bl a88554 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36345c │ │ │ │ ldr r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r2, sl │ │ │ │ bic r3, r3, #6 │ │ │ │ str r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #39 @ 0x27 │ │ │ │ strb r8, [sp, #39] @ 0x27 │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 363998 │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [r7, #972] @ 0x3cc │ │ │ │ orr r2, r2, #6 │ │ │ │ orr r3, r3, #4 │ │ │ │ @@ -236060,28 +236060,28 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #876] @ 363ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36341c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ cmp r5, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 363824 │ │ │ │ @@ -236112,24 +236112,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 363ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36345c │ │ │ │ ldr r2, [pc, #680] @ 363ad4 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r5, [r3, #152] @ 0x98 │ │ │ │ b 363790 │ │ │ │ @@ -236166,30 +236166,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 363adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363558 │ │ │ │ ldr r0, [pc, #484] @ 363ae0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36341c │ │ │ │ ldr r3, [pc, #456] @ 363ae4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36353c │ │ │ │ ldr r3, [pc, #392] @ 363ab8 │ │ │ │ @@ -236206,23 +236206,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36353c │ │ │ │ ldr r3, [pc, #332] @ 363aec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36366c │ │ │ │ ldr r3, [pc, #260] @ 363ab8 │ │ │ │ @@ -236240,82 +236240,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 363af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36366c │ │ │ │ ldr r0, [pc, #208] @ 363af4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36345c │ │ │ │ ldr r0, [pc, #184] @ 363af8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36353c │ │ │ │ ldr r0, [pc, #164] @ 363afc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36366c │ │ │ │ ldr r0, [pc, #144] @ 363b00 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36345c │ │ │ │ ldr r0, [pc, #128] @ 363b04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363558 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, ror #20 │ │ │ │ umlaleq r8, r8, r0, sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sl, r0, r9, r5 │ │ │ │ andeq r0, r1, r1, lsl r1 │ │ │ │ adceq r8, r8, ip, asr ip │ │ │ │ andeq r6, r0, r0, lsl sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r6, r0, lsl sp │ │ │ │ + addeq r6, r6, r0, lsr sp │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - addeq r6, r6, r0, ror #21 │ │ │ │ + addeq r6, r6, r0, lsl #22 │ │ │ │ muleq r0, r4, lr │ │ │ │ - addeq r6, r6, ip, asr #24 │ │ │ │ + addeq r6, r6, ip, ror #24 │ │ │ │ adceq r8, r8, r4, lsl r9 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r6, r6, r4, asr #19 │ │ │ │ - addeq r6, r6, ip, ror r9 │ │ │ │ + addeq r6, r6, r4, ror #19 │ │ │ │ + umulleq r6, r6, ip, r9 @ │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ - addeq r6, r6, ip, asr sl │ │ │ │ + addeq r6, r6, ip, ror sl │ │ │ │ andeq r2, r0, r4, rrx │ │ │ │ - addeq r6, r6, r4, lsl #19 │ │ │ │ - umulleq r6, r6, ip, sl @ │ │ │ │ - addeq r6, r6, ip, ror #19 │ │ │ │ - addeq r6, r6, ip, ror #18 │ │ │ │ - strdeq r6, [r6], r0 │ │ │ │ - addeq r6, r6, r8, ror #16 │ │ │ │ + addeq r6, r6, r4, lsr #19 │ │ │ │ + @ instruction: 0x00866abc │ │ │ │ + addeq r6, r6, ip, lsl #20 │ │ │ │ + addeq r6, r6, ip, lsl #19 │ │ │ │ + addeq r6, r6, r0, lsl r9 │ │ │ │ + addeq r6, r6, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs ip, r2, #20 │ │ │ │ sbc r1, r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -236376,26 +236376,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2200] @ 3644dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 363f7c │ │ │ │ ldr r1, [pc, #2184] @ 3644e0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp ip, #16 │ │ │ │ bhi 363b58 │ │ │ │ add ip, ip, ip │ │ │ │ @@ -236408,15 +236408,15 @@ │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [pc, #2116] @ 3644cc │ │ │ │ bic r2, r2, #1 │ │ │ │ str r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r4, [r7, #956] @ 0x3bc │ │ │ │ ldr r8, [r5, r3] │ │ │ │ add r0, r7, #1024 @ 0x400 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ mov r0, r7 │ │ │ │ bl 3624e4 │ │ │ │ ldr r2, [pc, #2104] @ 3644e4 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ @@ -236451,27 +236451,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1908] @ 3644e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363f7c │ │ │ │ ldr r4, [pc, #1896] @ 3644ec │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -236557,26 +236557,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp, #16] │ │ │ │ stmib sp, {r3, r8} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1500] @ 3644f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 363f7c │ │ │ │ ldr r2, [pc, #1484] @ 3644f8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ mov r1, r3 │ │ │ │ @@ -236626,15 +236626,15 @@ │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r9, [r8] │ │ │ │ beq 3640d0 │ │ │ │ ldr r3, [r7, #980] @ 0x3d4 │ │ │ │ ldr r1, [r7, #992] @ 0x3e0 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r9, #0 │ │ │ │ str r1, [r7, #988] @ 0x3dc │ │ │ │ bne 364170 │ │ │ │ cmp r6, r1 │ │ │ │ ldrcc r3, [r7, #992] @ 0x3e0 │ │ │ │ subcs r1, r6, r1 │ │ │ │ addcc r3, r6, r3 │ │ │ │ @@ -236709,22 +236709,22 @@ │ │ │ │ beq 364484 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 36451c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3640d8 │ │ │ │ ldr r3, [pc, #936] @ 364520 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 364010 │ │ │ │ ldr r3, [pc, #840] @ 3644d4 │ │ │ │ @@ -236740,23 +236740,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 364524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 364010 │ │ │ │ ldr r3, [pc, #720] @ 3644d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -236774,28 +236774,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #676] @ 364528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363e04 │ │ │ │ ldr r3, [pc, #572] @ 3644d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363f7c │ │ │ │ ldr r3, [pc, #556] @ 3644d4 │ │ │ │ @@ -236813,26 +236813,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 36452c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363f7c │ │ │ │ ldr r3, [pc, #520] @ 364530 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363dd0 │ │ │ │ ldr r3, [pc, #408] @ 3644d4 │ │ │ │ @@ -236848,181 +236848,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #32 │ │ │ │ stm sp, {r6, r9} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 364534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363dd0 │ │ │ │ ldr r0, [pc, #388] @ 364538 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 363f7c │ │ │ │ ldr r0, [pc, #352] @ 36453c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363f7c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #320] @ 364540 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 363f7c │ │ │ │ ldr r0, [pc, #292] @ 364544 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363f7c │ │ │ │ ldr r0, [pc, #264] @ 364548 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 363e04 │ │ │ │ ldr r0, [pc, #228] @ 36454c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #32 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363dd0 │ │ │ │ ldr r0, [pc, #196] @ 364550 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3640d8 │ │ │ │ ldr r0, [pc, #180] @ 364554 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 364010 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [sl, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq sl, r0, r2, r5 │ │ │ │ adceq r8, r8, r0, ror #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r6, ip, asr #17 │ │ │ │ - @ instruction: 0x009dbad6 │ │ │ │ + addeq r6, r6, ip, ror #17 │ │ │ │ + @ instruction: 0x009dbaf6 │ │ │ │ umlaleq r8, r8, r4, r4 @ │ │ │ │ - umulleq r6, r6, ip, r7 @ │ │ │ │ + @ instruction: 0x008667bc │ │ │ │ @ instruction: 0x00a883bc │ │ │ │ adceq r8, r8, ip, lsl #6 │ │ │ │ - strdeq r6, [r6], r8 │ │ │ │ + addeq r6, r6, r8, lsl r6 │ │ │ │ adceq r8, r8, r4, lsl r2 │ │ │ │ smlabbeq sl, r0, lr, r4 │ │ │ │ strdeq r8, [r8], r8 @ │ │ │ │ adceq r8, r8, r0, ror #1 │ │ │ │ adceq r8, r8, r8, asr #1 │ │ │ │ strheq r8, [r8], r0 @ │ │ │ │ umlaleq r8, r8, r8, r0 @ │ │ │ │ adceq r8, r8, r0, lsl #1 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - addeq r6, r6, ip, ror #8 │ │ │ │ + addeq r6, r6, ip, lsl #9 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - umulleq r6, r6, r8, r3 @ │ │ │ │ - addeq r6, r6, ip, lsl #5 │ │ │ │ - strdeq r6, [r6], r8 │ │ │ │ + @ instruction: 0x008663b8 │ │ │ │ + addeq r6, r6, ip, lsr #5 │ │ │ │ + addeq r6, r6, r8, lsl r2 │ │ │ │ andeq r4, r0, r8, ror pc │ │ │ │ - umulleq r6, r6, r4, r2 @ │ │ │ │ + @ instruction: 0x008662b4 │ │ │ │ + @ instruction: 0x008661b0 │ │ │ │ umulleq r6, r6, r0, r1 @ │ │ │ │ - addeq r6, r6, r0, ror r1 │ │ │ │ - addeq r6, r6, r4, asr #2 │ │ │ │ + addeq r6, r6, r4, ror #2 │ │ │ │ + addeq r6, r6, ip, asr #2 │ │ │ │ + addeq r6, r6, r8, lsr #2 │ │ │ │ + addeq r6, r6, ip, lsr r2 │ │ │ │ + umulleq r6, r6, r8, r1 @ │ │ │ │ addeq r6, r6, ip, lsr #2 │ │ │ │ - addeq r6, r6, r8, lsl #2 │ │ │ │ - addeq r6, r6, ip, lsl r2 │ │ │ │ - addeq r6, r6, r8, ror r1 │ │ │ │ - addeq r6, r6, ip, lsl #2 │ │ │ │ │ │ │ │ 00364558 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #256] @ 364674 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #232] @ 364678 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #224] @ 36467c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 37ff14 │ │ │ │ ldr r1, [pc, #212] @ 364680 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #196] @ 364684 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #180] @ 364688 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r0, [pc, #164] @ 36468c │ │ │ │ ldr r2, [pc, #164] @ 364690 │ │ │ │ ldr r1, [pc, #164] @ 364694 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #132] @ 364698 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 381820 │ │ │ │ cmn r7, #1 │ │ │ │ @@ -237041,23 +237041,23 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r5, r6, r8, asr #24 │ │ │ │ - addseq sl, r2, ip, lsl r9 │ │ │ │ + addeq r5, r6, r8, ror #24 │ │ │ │ + addseq sl, r2, ip, lsr r9 │ │ │ │ tsteq sl, ip, ror #16 │ │ │ │ - addeq r5, pc, r8, lsr ip @ │ │ │ │ - addeq r6, r6, r0, lsl r1 │ │ │ │ - addeq r6, r6, r4, lsl #2 │ │ │ │ - addseq fp, sp, r0, ror #2 │ │ │ │ - umulleq ip, r5, r8, lr │ │ │ │ - addeq ip, r5, ip, lsr #29 │ │ │ │ + addeq r5, pc, r8, asr ip @ │ │ │ │ + addeq r6, r6, r0, lsr r1 │ │ │ │ + addeq r6, r6, r4, lsr #2 │ │ │ │ + addseq fp, sp, r0, lsl #3 │ │ │ │ + @ instruction: 0x0085ceb8 │ │ │ │ + addeq ip, r5, ip, asr #29 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ │ │ │ │ 0036469c : │ │ │ │ ldr r2, [pc, #24] @ 3646bc │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #188] @ 0xbc │ │ │ │ strb r3, [r0, #192] @ 0xc0 │ │ │ │ @@ -237081,15 +237081,15 @@ │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ bl 27cba4 │ │ │ │ str r4, [r0, #180] @ 0xb4 │ │ │ │ str r8, [r0, #168] @ 0xa8 │ │ │ │ str r7, [r0, #172] @ 0xac │ │ │ │ str r6, [r0, #184] @ 0xb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 45c138 │ │ │ │ asr ip, r1, #31 │ │ │ │ and ip, ip, #15 │ │ │ │ adds r4, ip, r0 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -237117,24 +237117,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #20] @ 3647a0 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a94c9c │ │ │ │ + bl a94cbc │ │ │ │ mov sl, r0 │ │ │ │ b 364734 │ │ │ │ - addseq r9, r3, r8, lsr #30 │ │ │ │ + addseq r9, r3, r8, asr #30 │ │ │ │ ldrb r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3647bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r7, r8, r0, asr #23 │ │ │ │ ldrb r3, [r0, #966] @ 0x3c6 │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #1 │ │ │ │ strb r2, [r0, #967] @ 0x3c7 │ │ │ │ beq 3647e8 │ │ │ │ ldrb r2, [r0, #965] @ 0x3c5 │ │ │ │ @@ -237143,29 +237143,29 @@ │ │ │ │ moveq r1, r2 │ │ │ │ strbne r2, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #2 │ │ │ │ orrne r3, r1, #2 │ │ │ │ strbne r3, [r0, #967] @ 0x3c7 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 364878 │ │ │ │ ldr r2, [pc, #96] @ 36487c │ │ │ │ ldr r1, [pc, #96] @ 364880 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #68] @ 364884 │ │ │ │ ldr r2, [pc, #68] @ 364888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr ip, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -237173,18 +237173,18 @@ │ │ │ │ orr ip, ip, #16 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x009dafd8 │ │ │ │ - ldrdeq pc, [r4], r0 │ │ │ │ - addeq lr, r7, ip, lsr #6 │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x009daff8 │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ + addeq lr, r7, ip, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ adceq r7, r8, r0, lsr fp │ │ │ │ smlabteq r6, r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -237195,52 +237195,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 364954 │ │ │ │ ldr r1, [pc, #152] @ 364958 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #132] @ 36495c │ │ │ │ ldr r2, [pc, #132] @ 364960 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #88] @ 364964 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381268 │ │ │ │ - addseq sl, sp, r0, asr pc │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ - addeq ip, r5, r0, ror #23 │ │ │ │ - @ instruction: 0x00865ebc │ │ │ │ - addeq r5, r6, ip, lsl #29 │ │ │ │ + addseq sl, sp, r0, ror pc │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r0, lsl #24 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + addeq r5, r6, ip, lsr #29 │ │ │ │ adceq r7, r8, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #624] @ 364bf4 │ │ │ │ @@ -237307,78 +237307,78 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649fc │ │ │ │ ldr r1, [pc, #396] @ 364c0c │ │ │ │ ldr r0, [pc, #396] @ 364c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ ldr r3, [pc, #356] @ 364c00 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649fc │ │ │ │ ldr r1, [pc, #356] @ 364c14 │ │ │ │ ldr r0, [pc, #356] @ 364c18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ ldr r3, [pc, #308] @ 364c00 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649fc │ │ │ │ ldr r1, [pc, #316] @ 364c1c │ │ │ │ ldr r0, [pc, #316] @ 364c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ ldr r3, [pc, #260] @ 364c00 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649fc │ │ │ │ ldr r1, [pc, #276] @ 364c24 │ │ │ │ ldr r0, [pc, #276] @ 364c28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ ldr r3, [pc, #212] @ 364c00 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3649fc │ │ │ │ ldr r1, [pc, #236] @ 364c2c │ │ │ │ ldr r0, [pc, #236] @ 364c30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ tst lr, #2 │ │ │ │ mov r3, #0 │ │ │ │ strbne r3, [r4, #965] @ 0x3c5 │ │ │ │ b 3649fc │ │ │ │ and lr, lr, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 3647c0 │ │ │ │ b 3649fc │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ b 3649fc │ │ │ │ sub r3, lr, #1 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 3649fc │ │ │ │ ldr r3, [pc, #92] @ 364c00 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -237387,44 +237387,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 364c34 │ │ │ │ ldr r0, [pc, #124] @ 364c38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ ldr r1, [pc, #96] @ 364c3c │ │ │ │ ldr r0, [pc, #96] @ 364c40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3649fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r0, r4, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, asr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r4, [sl, -r8] │ │ │ │ - addseq sl, sp, r0, lsr sp │ │ │ │ - addseq sl, sp, r8, ror sp │ │ │ │ - addeq r5, r6, r0, ror #27 │ │ │ │ - addseq sl, sp, r8, asr #26 │ │ │ │ - addeq r5, r6, ip, lsl #27 │ │ │ │ - addseq sl, sp, r8, lsl sp │ │ │ │ - addeq r5, r6, ip, lsr sp │ │ │ │ - addseq sl, sp, r8, ror #25 │ │ │ │ - addeq r5, r6, ip, ror #25 │ │ │ │ - @ instruction: 0x009dacb8 │ │ │ │ - umulleq r5, r6, ip, ip │ │ │ │ - addseq sl, sp, r0, asr #24 │ │ │ │ - addeq r5, r6, r4, ror #23 │ │ │ │ - addseq sl, sp, ip, lsl ip │ │ │ │ - addeq r5, r6, r8, lsr #25 │ │ │ │ + addseq sl, sp, r0, asr sp │ │ │ │ + umullseq sl, sp, r8, sp │ │ │ │ + addeq r5, r6, r0, lsl #28 │ │ │ │ + addseq sl, sp, r8, ror #26 │ │ │ │ + addeq r5, r6, ip, lsr #27 │ │ │ │ + addseq sl, sp, r8, lsr sp │ │ │ │ + addeq r5, r6, ip, asr sp │ │ │ │ + addseq sl, sp, r8, lsl #26 │ │ │ │ + addeq r5, r6, ip, lsl #26 │ │ │ │ + @ instruction: 0x009dacd8 │ │ │ │ + @ instruction: 0x00865cbc │ │ │ │ + addseq sl, sp, r0, ror #24 │ │ │ │ + addeq r5, r6, r4, lsl #24 │ │ │ │ + addseq sl, sp, ip, lsr ip │ │ │ │ + addeq r5, r6, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #664] @ 364efc │ │ │ │ @@ -237464,15 +237464,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ca0 │ │ │ │ ldr r1, [pc, #532] @ 364f08 │ │ │ │ ldr r0, [pc, #532] @ 364f0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 364ca0 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 364ed0 │ │ │ │ cmp r3, #8 │ │ │ │ ldrls r0, [pc, #496] @ 364f10 │ │ │ │ orrls r0, r0, r3, lsl #16 │ │ │ │ @@ -237492,27 +237492,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ca0 │ │ │ │ ldr r1, [pc, #444] @ 364f20 │ │ │ │ ldr r0, [pc, #444] @ 364f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 364ca0 │ │ │ │ ldr r3, [pc, #384] @ 364f00 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ca0 │ │ │ │ ldr r1, [pc, #404] @ 364f28 │ │ │ │ ldr r0, [pc, #404] @ 364f2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 364ca0 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b 364ca4 │ │ │ │ ldr r3, [pc, #316] @ 364f00 │ │ │ │ @@ -237521,27 +237521,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ca0 │ │ │ │ ldr r1, [pc, #344] @ 364f30 │ │ │ │ ldr r0, [pc, #344] @ 364f34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 364ca0 │ │ │ │ ldr r3, [pc, #268] @ 364f00 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ca0 │ │ │ │ ldr r1, [pc, #304] @ 364f38 │ │ │ │ ldr r0, [pc, #304] @ 364f3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 364ca0 │ │ │ │ ldrb r3, [r5, #967] @ 0x3c7 │ │ │ │ tst r3, #1 │ │ │ │ beq 364ec0 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #196 @ 0xc4 │ │ │ │ @@ -237560,15 +237560,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #8 │ │ │ │ sub r2, r2, #1 │ │ │ │ moveq r3, #0 │ │ │ │ strb r2, [r5, #965] @ 0x3c5 │ │ │ │ strb r3, [r5, #964] @ 0x3c4 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ mov r0, r5 │ │ │ │ bl 3647c0 │ │ │ │ mov r0, r4 │ │ │ │ b 364ca4 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 364eb0 │ │ │ │ sub r0, r2, #4 │ │ │ │ @@ -237589,74 +237589,74 @@ │ │ │ │ mov r0, #3 │ │ │ │ b 364ca4 │ │ │ │ ldr r1, [pc, #92] @ 364f44 │ │ │ │ ldr r0, [pc, #92] @ 364f48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 364ca0 │ │ │ │ smlatbeq sl, r4, r1, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, sp, sl, ror #21 │ │ │ │ - addseq sl, sp, r4, lsl #22 │ │ │ │ - addeq r5, r6, ip, ror #22 │ │ │ │ - andeq r0, r0, pc, lsl #6 │ │ │ │ - addseq sl, sp, r8, asr #21 │ │ │ │ + addseq sl, sp, sl, lsl #22 │ │ │ │ + addseq sl, sp, r4, lsr #22 │ │ │ │ addeq r5, r6, ip, lsl #23 │ │ │ │ - addeq r5, r6, r0, lsr #23 │ │ │ │ - umullseq sl, sp, r4, sl │ │ │ │ - @ instruction: 0x00865ab8 │ │ │ │ - addseq sl, sp, r4, ror #20 │ │ │ │ - addeq r5, r6, r8, lsl #22 │ │ │ │ - addseq sl, sp, r0, lsr #20 │ │ │ │ - addeq r5, r6, r4, lsr #20 │ │ │ │ - @ instruction: 0x009da9f0 │ │ │ │ - ldrdeq r5, [r6], r4 │ │ │ │ + andeq r0, r0, pc, lsl #6 │ │ │ │ + addseq sl, sp, r8, ror #21 │ │ │ │ + addeq r5, r6, ip, lsr #23 │ │ │ │ + addeq r5, r6, r0, asr #23 │ │ │ │ + @ instruction: 0x009daab4 │ │ │ │ + ldrdeq r5, [r6], r8 │ │ │ │ + addseq sl, sp, r4, lsl #21 │ │ │ │ + addeq r5, r6, r8, lsr #22 │ │ │ │ + addseq sl, sp, r0, asr #20 │ │ │ │ + addeq r5, r6, r4, asr #20 │ │ │ │ + addseq sl, sp, r0, lsl sl │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ - addseq sl, sp, r0, lsl r9 │ │ │ │ - umulleq r5, r6, ip, r9 │ │ │ │ + addseq sl, sp, r0, lsr r9 │ │ │ │ + @ instruction: 0x008659bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 364fd8 │ │ │ │ ldr r2, [pc, #116] @ 364fdc │ │ │ │ ldr r1, [pc, #116] @ 364fe0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #84] @ 364fe4 │ │ │ │ ldr r1, [pc, #84] @ 364fe8 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq sl, sp, r0, r8 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ - addeq r5, r6, r8, lsl r8 │ │ │ │ + @ instruction: 0x009da8b0 │ │ │ │ + addeq r5, r6, ip, lsl r8 │ │ │ │ + addeq r5, r6, r8, lsr r8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -237689,15 +237689,15 @@ │ │ │ │ strbne r7, [r4, #967] @ 0x3c7 │ │ │ │ orr r2, r3, #2 │ │ │ │ tst r1, #2 │ │ │ │ strbne r2, [r4, #967] @ 0x3c7 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ moveq r1, r3 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r8, r5 │ │ │ │ bne 365020 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237706,53 +237706,53 @@ │ │ │ │ ldrb r0, [r0, #920] @ 0x398 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3650cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r7, r8, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 365158 │ │ │ │ ldr r2, [pc, #112] @ 36515c │ │ │ │ ldr r1, [pc, #112] @ 365160 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #84] @ 365164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #72] @ 365168 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #56] @ 36516c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, sp, r4, lsr #15 │ │ │ │ - strdeq lr, [r4], ip │ │ │ │ - addeq sp, r7, r8, asr sl │ │ │ │ + addseq sl, sp, r4, asr #15 │ │ │ │ + addeq lr, r4, ip, lsl sl │ │ │ │ + addeq sp, r7, r8, ror sl │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ smlabbeq r6, r0, r5, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -237764,56 +237764,56 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #148] @ 365250 │ │ │ │ ldr r7, [pc, #148] @ 365254 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r6, #980 @ 0x3d4 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #96] @ 365258 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381368 │ │ │ │ - addseq sl, sp, ip, lsl #14 │ │ │ │ - umulleq r5, r6, r4, r7 │ │ │ │ - addeq r5, r6, r0, ror #14 │ │ │ │ - ldrdeq ip, [r5], r0 │ │ │ │ - addeq ip, r5, r4, ror #5 │ │ │ │ + addseq sl, sp, ip, lsr #14 │ │ │ │ + @ instruction: 0x008657b4 │ │ │ │ + addeq r5, r6, r0, lsl #15 │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r4, lsl #6 │ │ │ │ adceq r7, r8, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3652e8 │ │ │ │ ldr r2, [pc, #116] @ 3652ec │ │ │ │ @@ -237821,38 +237821,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #84] @ 3652f4 │ │ │ │ ldr r1, [pc, #84] @ 3652f8 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #948 @ 0x3b4 │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, sp, ip, lsl r6 │ │ │ │ - addeq r5, r6, ip, ror r6 │ │ │ │ + addseq sl, sp, ip, lsr r6 │ │ │ │ umulleq r5, r6, ip, r6 │ │ │ │ + @ instruction: 0x008656bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 365378 │ │ │ │ @@ -237861,15 +237861,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r3, #944 @ 0x3b0 │ │ │ │ mov r0, #192 @ 0xc0 │ │ │ │ str r0, [r3, #920] @ 0x398 │ │ │ │ @@ -237877,18 +237877,18 @@ │ │ │ │ str r1, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [r3, #932] @ 0x3a4 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ str r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr r0, [r3, #980] @ 0x3d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c134 │ │ │ │ - addseq sl, sp, ip, ror r5 │ │ │ │ - addeq r5, r6, r0, ror #11 │ │ │ │ + b 92c154 │ │ │ │ + umullseq sl, sp, ip, r5 │ │ │ │ addeq r5, r6, r0, lsl #12 │ │ │ │ + addeq r5, r6, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #636] @ 365618 │ │ │ │ ldr lr, [pc, #636] @ 36561c │ │ │ │ ldr ip, [pc, #636] @ 365620 │ │ │ │ @@ -237904,15 +237904,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #576] @ 36562c │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ ldr r6, [pc, #572] @ 365630 │ │ │ │ bics r2, r2, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ beq 365454 │ │ │ │ @@ -237942,15 +237942,15 @@ │ │ │ │ orr r2, r2, #32 │ │ │ │ and r3, r3, r2 │ │ │ │ ands r1, r3, #224 @ 0xe0 │ │ │ │ ldrb r3, [r5] │ │ │ │ movne r1, #1 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ str r2, [r4, #920] @ 0x398 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #432] @ 365634 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365414 │ │ │ │ ldr r3, [pc, #420] @ 36563c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -237972,23 +237972,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 365648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365414 │ │ │ │ ldr r3, [pc, #300] @ 36564c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365414 │ │ │ │ ldr r3, [pc, #268] @ 365640 │ │ │ │ @@ -238005,22 +238005,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 365650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365414 │ │ │ │ ldr r2, [pc, #180] @ 365654 │ │ │ │ ldr r3, [pc, #124] @ 365620 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238028,15 +238028,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 365614 │ │ │ │ ldr r0, [pc, #148] @ 365658 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #128] @ 36565c │ │ │ │ ldr r3, [pc, #64] @ 365620 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238044,35 +238044,35 @@ │ │ │ │ bne 365614 │ │ │ │ ldr r0, [pc, #96] @ 365660 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009da4f4 │ │ │ │ + addseq sl, sp, r4, lsl r5 │ │ │ │ tsteq sl, ip, asr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r4, lsr r7 │ │ │ │ - addeq sp, r7, ip, lsl #15 │ │ │ │ + addeq lr, r4, r4, asr r7 │ │ │ │ + addeq sp, r7, ip, lsr #15 │ │ │ │ andeq r2, r0, r4 │ │ │ │ tsteq sl, r0, lsl sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sl, r8, r9, r3 │ │ │ │ andeq r6, r0, r0, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r5, r6, r8, r4 │ │ │ │ + @ instruction: 0x008654b8 │ │ │ │ andeq r4, r0, r8, lsr #25 │ │ │ │ - addeq r5, r6, ip, lsr #7 │ │ │ │ + addeq r5, r6, ip, asr #7 │ │ │ │ tsteq sl, r4, ror #16 │ │ │ │ - @ instruction: 0x008653b0 │ │ │ │ + ldrdeq r5, [r6], r0 │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ - addeq r5, r6, r0, ror #7 │ │ │ │ + addeq r5, r6, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #616] @ 3658e8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238090,15 +238090,15 @@ │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #564] @ 3658fc │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #25 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3656f8 │ │ │ │ ldr r3, [pc, #540] @ 365900 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -238151,31 +238151,31 @@ │ │ │ │ mov sl, #0 │ │ │ │ b 365720 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ bic r3, r3, #32 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ mov sl, #0 │ │ │ │ and r3, r3, r2 │ │ │ │ tst r3, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #980] @ 0x3d4 │ │ │ │ lsl r9, r9, #22 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, sl │ │ │ │ lsr r9, r9, #22 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 365720 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ ldr r9, [r4, #920] @ 0x398 │ │ │ │ mov sl, #0 │ │ │ │ - bl a882f8 │ │ │ │ + bl a88318 │ │ │ │ b 365720 │ │ │ │ ldr r3, [pc, #260] @ 365910 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365734 │ │ │ │ ldr r3, [pc, #224] @ 365900 │ │ │ │ @@ -238192,64 +238192,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 365918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365734 │ │ │ │ ldr r1, [pc, #120] @ 36591c │ │ │ │ ldr r0, [pc, #120] @ 365920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3656f0 │ │ │ │ ldr r0, [pc, #92] @ 365924 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365734 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, r0, r7, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009da1f0 │ │ │ │ - umulleq sp, r7, ip, r4 │ │ │ │ - addeq lr, r4, r4, asr #8 │ │ │ │ + addseq sl, sp, r0, lsl r2 │ │ │ │ + @ instruction: 0x0087d4bc │ │ │ │ + addeq lr, r4, r4, ror #8 │ │ │ │ tsteq sl, r0, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, sp, r0, ror #2 │ │ │ │ + addseq sl, sp, r0, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, r8, r6, r3 │ │ │ │ andeq r4, r0, r4, ror #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r6, ip, ror r1 │ │ │ │ - @ instruction: 0x009d9ff0 │ │ │ │ - addeq ip, r5, ip, ror #17 │ │ │ │ - addeq r5, r6, r8, lsl #3 │ │ │ │ + umulleq r5, r6, ip, r1 │ │ │ │ + addseq sl, sp, r0, lsl r0 │ │ │ │ + addeq ip, r5, ip, lsl #18 │ │ │ │ + addeq r5, r6, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #640] @ 365bc4 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238269,15 +238269,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #596] @ 365bd8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #572] @ 365bdc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #31] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -238323,25 +238323,25 @@ │ │ │ │ ldr r1, [r5, #920] @ 0x398 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ and r1, r1, r7 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ str r7, [r5, #932] @ 0x3a4 │ │ │ │ beq 365a6c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3659d8 │ │ │ │ str r7, [r5, #928] @ 0x3a0 │ │ │ │ b 3659d8 │ │ │ │ cmp r7, #61440 @ 0xf000 │ │ │ │ bcs 3659d8 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r5, #948 @ 0x3b4 │ │ │ │ strb r7, [sp, #31] │ │ │ │ - bl a87d70 │ │ │ │ + bl a87d90 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ ldr r1, [r5, #932] @ 0x3a4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ str r3, [r5, #920] @ 0x398 │ │ │ │ @@ -238376,101 +238376,101 @@ │ │ │ │ beq 365ba0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 365bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3659b8 │ │ │ │ ldr r1, [pc, #116] @ 365bf8 │ │ │ │ ldr r0, [pc, #116] @ 365bfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3659d8 │ │ │ │ ldr r0, [pc, #88] @ 365c00 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3659b8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a34bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r9, sp, ip, lsr #30 │ │ │ │ - addeq sp, r7, r4, ror #3 │ │ │ │ - addeq lr, r4, r4, ror r1 │ │ │ │ + addseq r9, sp, ip, asr #30 │ │ │ │ + addeq sp, r7, r4, lsl #4 │ │ │ │ + umulleq lr, r4, r4, r1 │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sl, r4, lsr #8 │ │ │ │ - addseq r9, sp, r9, asr lr │ │ │ │ + addseq r9, sp, r9, ror lr │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r0, lsr #30 │ │ │ │ - addseq r9, sp, r0, lsl sp │ │ │ │ - addeq ip, r5, ip, lsl #12 │ │ │ │ - addeq r4, r6, ip, lsr #30 │ │ │ │ + addeq r4, r6, r0, asr #30 │ │ │ │ + addseq r9, sp, r0, lsr sp │ │ │ │ + addeq ip, r5, ip, lsr #12 │ │ │ │ + addeq r4, r6, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r0, [r0, #944] @ 0x3b0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 365c2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ adceq r6, r8, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 365c90 │ │ │ │ ldr r2, [pc, #72] @ 365c94 │ │ │ │ ldr r1, [pc, #72] @ 365c98 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, sp, r0, lsl #26 │ │ │ │ - addeq r4, r6, r0, asr #29 │ │ │ │ + addseq r9, sp, r0, lsr #26 │ │ │ │ addeq r4, r6, r0, ror #29 │ │ │ │ + addeq r4, r6, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 365d60 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -238478,33 +238478,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 365d64 │ │ │ │ ldr r1, [pc, #156] @ 365d68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #136] @ 365d6c │ │ │ │ ldr r1, [pc, #136] @ 365d70 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #104] @ 365d74 │ │ │ │ ldr r1, [pc, #104] @ 365d78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #80] @ 365d7c │ │ │ │ ldr r2, [pc, #80] @ 365d80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -238512,19 +238512,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r9, sp, ip, ip │ │ │ │ - addeq sp, r4, r0, lsr lr │ │ │ │ - addeq ip, r7, r8, lsl #29 │ │ │ │ - addeq sp, r4, ip, lsr #28 │ │ │ │ - addeq sp, r4, r4, asr #28 │ │ │ │ + @ instruction: 0x009d9cbc │ │ │ │ + addeq sp, r4, r0, asr lr │ │ │ │ + addeq ip, r7, r8, lsr #29 │ │ │ │ + addeq sp, r4, ip, asr #28 │ │ │ │ + addeq sp, r4, r4, ror #28 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ smlabteq r6, r0, r9, r0 │ │ │ │ adceq r6, r8, r4, asr #14 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -238563,15 +238563,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 365e64 │ │ │ │ ldr r0, [pc, #536] @ 366040 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365e64 │ │ │ │ mov r4, #1 │ │ │ │ lsr r9, r2, #27 │ │ │ │ and r9, r9, #2 │ │ │ │ lsl r3, r2, #19 │ │ │ │ orr r9, r9, r3, lsr #31 │ │ │ │ cmp r9, #3 │ │ │ │ @@ -238612,30 +238612,30 @@ │ │ │ │ lsrne sl, sl, #1 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq sl, #0 │ │ │ │ beq 365f00 │ │ │ │ add r1, pc, #312 @ 0x138 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r1, sl │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #324] @ 36604c │ │ │ │ add r0, r5, #960 @ 0x3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r9, lsl #2 │ │ │ │ ldr r5, [r3, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl a87fb4 │ │ │ │ + bl a87fd4 │ │ │ │ ldr r3, [pc, #280] @ 366050 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365e64 │ │ │ │ ldr r3, [pc, #264] @ 366054 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -238655,66 +238655,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 36605c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365e64 │ │ │ │ ldr r3, [pc, #104] @ 36603c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 365e64 │ │ │ │ ldr r0, [pc, #120] @ 366060 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365e64 │ │ │ │ ldr r0, [pc, #104] @ 366064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365e64 │ │ │ │ ldr r0, [pc, #92] @ 366068 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 365e64 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea18834 <__bss_end__@@Base+0xfd4fa964> │ │ │ │ tsteq sl, r0, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r4, r6, r8, lsr #26 │ │ │ │ + addeq r4, r6, r8, asr #26 │ │ │ │ @ instruction: 0x010a2f98 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - addseq r9, sp, r8, asr #20 │ │ │ │ + addseq r9, sp, r8, ror #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r8, lsl ip │ │ │ │ - ldrdeq r4, [r6], r0 │ │ │ │ - umulleq r4, r6, r0, fp │ │ │ │ - addeq r4, r6, r4, lsr ip │ │ │ │ + addeq r4, r6, r8, lsr ip │ │ │ │ + strdeq r4, [r6], r0 │ │ │ │ + @ instruction: 0x00864bb0 │ │ │ │ + addeq r4, r6, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 365d84 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -238739,15 +238739,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 366148 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ tst r2, #4194304 @ 0x400000 │ │ │ │ beq 366148 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #768] @ 3663f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3662d8 │ │ │ │ ldr r2, [pc, #752] @ 3663fc │ │ │ │ ldr r3, [pc, #736] @ 3663f0 │ │ │ │ @@ -238818,15 +238818,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 366220 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ bne 3660e4 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #452] @ 3663f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366104 │ │ │ │ ldr r3, [pc, #440] @ 366400 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -238846,21 +238846,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 36640c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366104 │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #32 │ │ │ │ bne 3660e4 │ │ │ │ b 366164 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -238885,22 +238885,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 366414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366104 │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #16 │ │ │ │ bne 3660e4 │ │ │ │ b 3661ec │ │ │ │ tst r3, #2 │ │ │ │ beq 36620c │ │ │ │ @@ -238915,45 +238915,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3663b0 │ │ │ │ ldr r0, [pc, #124] @ 36641c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #100] @ 366420 │ │ │ │ ldr r3, [pc, #48] @ 3663f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3663b0 │ │ │ │ ldr r0, [pc, #68] @ 366424 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tsteq sl, ip, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, asr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r2, [sl, -r8] │ │ │ │ andeq r3, r0, ip, lsr r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, ip, ror #20 │ │ │ │ + addeq r4, r6, ip, lsl #21 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r4, r6, r0, asr r9 │ │ │ │ + addeq r4, r6, r0, ror r9 │ │ │ │ smlabbeq sl, r8, sl, r2 │ │ │ │ - addeq r4, r6, r0, asr #18 │ │ │ │ + addeq r4, r6, r0, ror #18 │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ - addeq r4, r6, ip, ror r9 │ │ │ │ + umulleq r4, r6, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ mov r4, r2 │ │ │ │ @@ -239059,55 +239059,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 366680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3664a4 │ │ │ │ ldr r1, [pc, #100] @ 366684 │ │ │ │ ldr r0, [pc, #100] @ 366688 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366488 │ │ │ │ ldr r0, [pc, #72] @ 36668c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3664a4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a29b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sl, r4, r9, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, asr r9 │ │ │ │ - addseq r9, sp, r4, lsl r4 │ │ │ │ + addseq r9, sp, r4, lsr r4 │ │ │ │ andeq r5, r0, r4, ror #28 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, ip, ror r7 │ │ │ │ - addseq r9, sp, r0, lsr r3 │ │ │ │ - addeq fp, r5, r8, ror #22 │ │ │ │ - addeq r4, r6, r4, lsl #15 │ │ │ │ + umulleq r4, r6, ip, r7 │ │ │ │ + addseq r9, sp, r0, asr r3 │ │ │ │ + addeq fp, r5, r8, lsl #23 │ │ │ │ + addeq r4, r6, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #600] @ 366900 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239122,15 +239122,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #544] @ 366914 │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ ldr r3, [r0, #952] @ 0x3b8 │ │ │ │ tst r1, #8 │ │ │ │ str r2, [r0, #996] @ 0x3e4 │ │ │ │ @@ -239156,15 +239156,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #960 @ 0x3c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl a87d54 │ │ │ │ + bl a87d74 │ │ │ │ cmp r0, #0 │ │ │ │ ble 3667a8 │ │ │ │ ldr r3, [pc, #408] @ 36691c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 366858 │ │ │ │ @@ -239175,15 +239175,15 @@ │ │ │ │ bl 366090 │ │ │ │ b 366720 │ │ │ │ ldr r2, [pc, #368] @ 366920 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88c1c │ │ │ │ + bl a88c3c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #996] @ 0x3e4 │ │ │ │ beq 36677c │ │ │ │ ldr r3, [pc, #328] @ 36691c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239206,21 +239206,21 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 366930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366720 │ │ │ │ ldr r3, [pc, #212] @ 366934 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366790 │ │ │ │ ldr r3, [pc, #180] @ 366928 │ │ │ │ @@ -239237,50 +239237,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 366938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366790 │ │ │ │ ldr r0, [pc, #92] @ 36693c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366790 │ │ │ │ ldr r0, [pc, #76] @ 366940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366720 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, sp, r8, lsr #5 │ │ │ │ + addseq r9, sp, r8, asr #5 │ │ │ │ tsteq sl, r8, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ + addeq r4, r6, r4, lsl #9 │ │ │ │ addeq r4, r6, r4, ror #8 │ │ │ │ - addeq r4, r6, r4, asr #8 │ │ │ │ tsteq sl, r0, lsl r7 │ │ │ │ ldrdeq r2, [sl, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008645b0 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r4, r6, ip, asr #11 │ │ │ │ - addeq r4, r6, r0, lsl #12 │ │ │ │ - addeq r4, r6, r0, ror #10 │ │ │ │ + addeq r4, r6, ip, ror #11 │ │ │ │ + addeq r4, r6, r0, lsr #12 │ │ │ │ + addeq r4, r6, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #984] @ 366d34 │ │ │ │ ldr r1, [pc, #984] @ 366d38 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239367,15 +239367,15 @@ │ │ │ │ ldr r1, [pc, #688] @ 366d58 │ │ │ │ ldr r0, [pc, #688] @ 366d5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #660] @ 366d60 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #608] @ 366d38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239492,22 +239492,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 366d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3669a0 │ │ │ │ ldr r2, [pc, #176] @ 366d8c │ │ │ │ ldr r3, [pc, #88] @ 366d38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239519,46 +239519,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #112] @ 366d98 │ │ │ │ str r8, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3669a0 │ │ │ │ smlatbeq sl, r8, r4, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq sl, r8, r4, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq sl, ip, lsr r4 │ │ │ │ - addseq r8, sp, r1, lsr #30 │ │ │ │ + addseq r8, sp, r1, asr #30 │ │ │ │ ldrdeq r2, [sl, -r4] │ │ │ │ smlabbeq sl, r0, r3, r2 │ │ │ │ - addseq r8, sp, r8, lsr #29 │ │ │ │ - addeq r4, r6, r4, lsl #10 │ │ │ │ + addseq r8, sp, r8, asr #29 │ │ │ │ + addeq r4, r6, r4, lsr #10 │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ smlatteq sl, r8, r2, r2 │ │ │ │ - addseq r8, sp, r0, lsl lr │ │ │ │ - addeq r4, r6, r4, asr r4 │ │ │ │ + addseq r8, sp, r0, lsr lr │ │ │ │ + addeq r4, r6, r4, ror r4 │ │ │ │ smlatbeq sl, r0, r2, r2 │ │ │ │ tsteq sl, r8, ror #4 │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ smlabteq sl, ip, r1, r2 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r4, asr r2 │ │ │ │ + addeq r4, r6, r4, ror r2 │ │ │ │ tsteq sl, r8, lsr #2 │ │ │ │ - addseq r8, sp, r0, asr ip │ │ │ │ - umulleq fp, r5, r0, r4 │ │ │ │ - addeq r4, r6, r8, lsr r2 │ │ │ │ + addseq r8, sp, r0, ror ip │ │ │ │ + @ instruction: 0x0085b4b0 │ │ │ │ + addeq r4, r6, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #760] @ 3670ac │ │ │ │ ldr ip, [pc, #760] @ 3670b0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239644,22 +239644,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3670d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366e24 │ │ │ │ ldr r3, [pc, #408] @ 3670d4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366e24 │ │ │ │ ldr r3, [pc, #376] @ 3670c8 │ │ │ │ @@ -239675,22 +239675,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3670d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366e24 │ │ │ │ ldr r3, [pc, #292] @ 3670dc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366e60 │ │ │ │ ldr r3, [pc, #252] @ 3670c8 │ │ │ │ @@ -239709,28 +239709,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3670e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366e60 │ │ │ │ ldr r0, [pc, #160] @ 3670e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366e24 │ │ │ │ ldr r2, [pc, #144] @ 3670e8 │ │ │ │ ldr r3, [pc, #84] @ 3670b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239739,109 +239739,109 @@ │ │ │ │ bne 3670a8 │ │ │ │ ldr r0, [pc, #112] @ 3670ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #88] @ 3670f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 366e24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ qaddeq r2, r0, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [sl, -r8] │ │ │ │ @ instruction: 0x010a1f9c │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r8, asr r1 │ │ │ │ + addeq r4, r6, r8, ror r1 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - umulleq r4, r6, r8, r1 │ │ │ │ + @ instruction: 0x008641b8 │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ - umulleq r3, r6, r8, pc @ │ │ │ │ - addeq r4, r6, r0, asr #2 │ │ │ │ + @ instruction: 0x00863fb8 │ │ │ │ + addeq r4, r6, r0, ror #2 │ │ │ │ smlatbeq sl, ip, sp, r1 │ │ │ │ - @ instruction: 0x00863fb0 │ │ │ │ - addeq r4, r6, ip, asr #32 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ + addeq r4, r6, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 367154 │ │ │ │ ldr r2, [pc, #72] @ 367158 │ │ │ │ ldr r1, [pc, #72] @ 36715c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, sp, ip, lsr r8 │ │ │ │ - strdeq r3, [r6], ip │ │ │ │ + addseq r8, sp, ip, asr r8 │ │ │ │ addeq r3, r6, ip, lsl sl │ │ │ │ + addeq r3, r6, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3671c0 │ │ │ │ ldr r2, [pc, #72] @ 3671c4 │ │ │ │ ldr r1, [pc, #72] @ 3671c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009d87d0 │ │ │ │ - umulleq r3, r6, r0, r9 │ │ │ │ + @ instruction: 0x009d87f0 │ │ │ │ @ instruction: 0x008639b0 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 367270 │ │ │ │ ldr r2, [pc, #140] @ 367274 │ │ │ │ ldr r1, [pc, #140] @ 367278 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r4, #944 @ 0x3b0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -239860,17 +239860,17 @@ │ │ │ │ b 366090 │ │ │ │ bl 27d210 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #996] @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 366090 │ │ │ │ - addseq r8, sp, r8, ror #14 │ │ │ │ - addeq r3, r6, r0, lsr #18 │ │ │ │ + addseq r8, sp, r8, lsl #15 │ │ │ │ addeq r3, r6, r0, asr #18 │ │ │ │ + addeq r3, r6, r0, ror #18 │ │ │ │ andeq r0, r0, #192 @ 0xc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #300] @ 3673c4 │ │ │ │ ldr ip, [pc, #300] @ 3673c8 │ │ │ │ @@ -239896,32 +239896,32 @@ │ │ │ │ ldr r1, [pc, #240] @ 3673dc │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36738c │ │ │ │ ldr r2, [pc, #196] @ 3673e0 │ │ │ │ ldr r1, [pc, #196] @ 3673e4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ str r3, [sp] │ │ │ │ - bl a88a80 │ │ │ │ + bl a88aa0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #152] @ 3673e8 │ │ │ │ ldr r3, [pc, #116] @ 3673c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239939,32 +239939,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3673f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #156 @ 0x9c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 367348 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, asr #22 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r8, sp, ip, ror r6 │ │ │ │ - addeq r3, r6, r4, lsr #16 │ │ │ │ - addeq r3, r6, r0, asr #16 │ │ │ │ + umullseq r8, sp, ip, r6 │ │ │ │ + addeq r3, r6, r4, asr #16 │ │ │ │ + addeq r3, r6, r0, ror #16 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ @ instruction: 0x010a1ab4 │ │ │ │ - addeq r3, r6, r8, asr #28 │ │ │ │ - addeq r3, r6, r4, lsr #28 │ │ │ │ + addeq r3, r6, r8, ror #28 │ │ │ │ + addeq r3, r6, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #284] @ 367528 │ │ │ │ ldr r9, [pc, #284] @ 36752c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -239973,87 +239973,87 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #244] @ 367534 │ │ │ │ ldr r7, [pc, #244] @ 367538 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #1024 @ 0x400 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #188 @ 0xbc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #992 @ 0x3e0 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #184] @ 36753c │ │ │ │ str r9, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r9 │ │ │ │ bl 381368 │ │ │ │ ldr r2, [pc, #112] @ 367540 │ │ │ │ ldr r1, [pc, #112] @ 367544 │ │ │ │ add r5, r5, #204 @ 0xcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #84] @ 367548 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp] │ │ │ │ - bl 92d8c0 │ │ │ │ + bl 92d8e0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, sp, r4, asr #10 │ │ │ │ - addeq r3, r6, r0, lsr #14 │ │ │ │ - addeq r3, r6, ip, ror #13 │ │ │ │ - addeq sl, r5, ip, asr #32 │ │ │ │ - addeq sl, r5, r0, rrx │ │ │ │ + addseq r8, sp, r4, ror #10 │ │ │ │ + addeq r3, r6, r0, asr #14 │ │ │ │ + addeq r3, r6, ip, lsl #14 │ │ │ │ + addeq sl, r5, ip, rrx │ │ │ │ + addeq sl, r5, r0, lsl #1 │ │ │ │ adceq r4, r8, ip, ror #31 │ │ │ │ - addeq ip, r4, r4, lsr #12 │ │ │ │ - addeq fp, r7, r0, lsl #13 │ │ │ │ - ldrdeq r1, [r6], r8 │ │ │ │ + addeq ip, r4, r4, asr #12 │ │ │ │ + addeq fp, r7, r0, lsr #13 │ │ │ │ + strdeq r1, [r6], r8 │ │ │ │ ldr r0, [pc, #4] @ 367558 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r5, r8, r4, asr r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 36756c │ │ │ │ add r0, pc, r0 │ │ │ │ b 38052c │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -240074,15 +240074,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #1044] @ 3679e8 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240174,15 +240174,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -240197,15 +240197,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ ldr r3, [pc, #588] @ 367a10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -240220,15 +240220,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -240257,28 +240257,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ ldr r3, [pc, #376] @ 367a2c │ │ │ │ ldr ip, [pc, #376] @ 367a30 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 367a34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367718 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240290,28 +240290,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 367a3c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ ldr r3, [pc, #264] @ 367a40 │ │ │ │ ldr ip, [pc, #264] @ 367a44 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 367a48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -240330,110 +240330,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 367a50 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3676c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - umullseq r8, sp, r0, r4 │ │ │ │ + @ instruction: 0x009d84b0 │ │ │ │ tsteq sl, r4, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq ip, [pc], r4 │ │ │ │ - addeq r3, r6, r4, lsr #25 │ │ │ │ + strdeq ip, [pc], r4 │ │ │ │ + addeq r3, r6, r4, asr #25 │ │ │ │ tsteq sl, r0, lsr r8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ - addseq r8, sp, r4, ror #5 │ │ │ │ - addeq r3, r6, r0, ror #22 │ │ │ │ - addeq r3, r6, ip, lsr fp │ │ │ │ - addseq r8, sp, r8, lsl #5 │ │ │ │ - addeq r3, r6, r4, asr #22 │ │ │ │ - addeq r3, r6, r0, ror #21 │ │ │ │ + addseq r8, sp, r4, lsl #6 │ │ │ │ + addeq r3, r6, r0, lsl #23 │ │ │ │ + addeq r3, r6, ip, asr fp │ │ │ │ + addseq r8, sp, r8, lsr #5 │ │ │ │ + addeq r3, r6, r4, ror #22 │ │ │ │ + addeq r3, r6, r0, lsl #22 │ │ │ │ muleq r0, ip, ip │ │ │ │ - addseq r8, sp, ip, lsr #4 │ │ │ │ - addeq r3, r6, ip, lsr #22 │ │ │ │ + addseq r8, sp, ip, asr #4 │ │ │ │ + addeq r3, r6, ip, asr #22 │ │ │ │ + addeq r3, r6, r4, lsr #21 │ │ │ │ + @ instruction: 0x009d81b8 │ │ │ │ + addeq r3, r6, r4, ror #21 │ │ │ │ + addeq r3, r6, r0, lsl sl │ │ │ │ + addseq r8, sp, r4, lsl #3 │ │ │ │ + addeq r3, r6, ip, asr fp │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ addeq r3, r6, r4, lsl #21 │ │ │ │ - umullseq r8, sp, r8, r1 │ │ │ │ - addeq r3, r6, r4, asr #21 │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ - addseq r8, sp, r4, ror #2 │ │ │ │ - addeq r3, r6, ip, lsr fp │ │ │ │ - @ instruction: 0x008639bc │ │ │ │ - addeq r3, r6, r4, ror #20 │ │ │ │ - addeq r3, r6, ip, ror #18 │ │ │ │ - addseq r8, sp, r0, ror #1 │ │ │ │ - umulleq r3, r6, r0, sl │ │ │ │ - addeq r3, r6, r8, lsr r9 │ │ │ │ - addeq r3, r6, r0, lsl #20 │ │ │ │ - addeq r3, r6, ip, asr #17 │ │ │ │ + addeq r3, r6, ip, lsl #19 │ │ │ │ + addseq r8, sp, r0, lsl #2 │ │ │ │ + @ instruction: 0x00863ab0 │ │ │ │ + addeq r3, r6, r8, asr r9 │ │ │ │ + addeq r3, r6, r0, lsr #20 │ │ │ │ + addeq r3, r6, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 367af4 │ │ │ │ ldr r2, [pc, #136] @ 367af8 │ │ │ │ ldr r1, [pc, #136] @ 367afc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [pc, #104] @ 367b00 │ │ │ │ ldr r3, [pc, #104] @ 367b04 │ │ │ │ ldr r1, [pc, #104] @ 367b08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 367b0c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009d7fb4 │ │ │ │ - addeq ip, r4, r8, ror r0 │ │ │ │ - ldrdeq fp, [r7], r4 │ │ │ │ + @ instruction: 0x009d7fd4 │ │ │ │ + umulleq ip, r4, r8, r0 │ │ │ │ + strdeq fp, [r7], r4 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ tsteq r5, ip, asr ip │ │ │ │ - addeq r3, r6, r0, asr r9 │ │ │ │ + addeq r3, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 367c44 │ │ │ │ ldr r2, [pc, #284] @ 367c48 │ │ │ │ ldr r1, [pc, #284] @ 367c4c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367c00 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 367be0 │ │ │ │ @@ -240450,28 +240450,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240489,23 +240489,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 367c58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d7ef4 │ │ │ │ - addeq r3, r6, r4, lsr #14 │ │ │ │ - addeq fp, pc, r4, asr pc @ │ │ │ │ - @ instruction: 0x009d7df8 │ │ │ │ - addeq r3, r6, r0, asr r6 │ │ │ │ - strdeq r3, [r6], r4 │ │ │ │ + addseq r7, sp, r4, lsl pc │ │ │ │ + addeq r3, r6, r4, asr #14 │ │ │ │ + addeq fp, pc, r4, ror pc @ │ │ │ │ + addseq r7, sp, r8, lsl lr │ │ │ │ + addeq r3, r6, r0, ror r6 │ │ │ │ + addeq r3, r6, r4, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 367c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r4, r8, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 3680a4 │ │ │ │ ldr lr, [pc, #1056] @ 3680a8 │ │ │ │ @@ -240520,15 +240520,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #1004] @ 3680b8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 367ec8 │ │ │ │ @@ -240546,24 +240546,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 36e8e4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 367f94 │ │ │ │ ldr r9, [pc, #916] @ 3680c0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 3680c4 │ │ │ │ ldr r1, [pc, #908] @ 3680c8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 3680cc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -240632,15 +240632,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 3680e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #604] @ 3680e8 │ │ │ │ ldr r3, [pc, #540] @ 3680ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240667,15 +240667,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 3680f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 367cf4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 367e54 │ │ │ │ @@ -240699,168 +240699,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e54 │ │ │ │ ldr r3, [pc, #360] @ 368104 │ │ │ │ ldr ip, [pc, #360] @ 368108 │ │ │ │ ldr r1, [pc, #360] @ 36810c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e84 │ │ │ │ ldr r3, [pc, #320] @ 368110 │ │ │ │ ldr ip, [pc, #320] @ 368114 │ │ │ │ ldr r1, [pc, #320] @ 368118 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e84 │ │ │ │ ldr ip, [pc, #284] @ 36811c │ │ │ │ ldr r1, [pc, #284] @ 368120 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e54 │ │ │ │ ldr ip, [pc, #252] @ 368124 │ │ │ │ ldr r1, [pc, #252] @ 368128 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e54 │ │ │ │ ldr ip, [pc, #216] @ 36812c │ │ │ │ ldr r1, [pc, #216] @ 368130 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e84 │ │ │ │ ldr ip, [pc, #184] @ 368134 │ │ │ │ ldr r1, [pc, #184] @ 368138 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 367e54 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, sp, r0, ror #27 │ │ │ │ + addseq r7, sp, r0, lsl #28 │ │ │ │ tsteq sl, r8, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, r6, r8, asr #15 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ + addeq r3, r6, r8, ror #15 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ tsteq sl, ip, lsr r1 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ - addseq r7, sp, r8, asr #26 │ │ │ │ - addeq fp, r4, r0, lsr #27 │ │ │ │ - strdeq pc, [pc], r0 │ │ │ │ - addeq r3, r6, r8, lsl #16 │ │ │ │ - addeq r9, r8, r4, lsl r6 │ │ │ │ + addseq r7, sp, r8, ror #26 │ │ │ │ + addeq fp, r4, r0, asr #27 │ │ │ │ + addeq pc, pc, r0, lsl lr @ │ │ │ │ + addeq r3, r6, r8, lsr #16 │ │ │ │ + addeq r9, r8, r4, lsr r6 │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ - addeq r3, r6, r8, lsr #15 │ │ │ │ - umulleq r3, r6, ip, r7 │ │ │ │ - addeq r3, r6, r8, asr #12 │ │ │ │ - addeq r3, r6, ip, lsr #12 │ │ │ │ + addeq r3, r6, r8, asr #15 │ │ │ │ + @ instruction: 0x008637bc │ │ │ │ + addeq r3, r6, r8, ror #12 │ │ │ │ + addeq r3, r6, ip, asr #12 │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ - addeq r3, r6, r8, asr #12 │ │ │ │ - umulleq r3, r6, r8, r5 │ │ │ │ + addeq r3, r6, r8, ror #12 │ │ │ │ + @ instruction: 0x008635b8 │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ - addeq r3, r6, ip, ror #12 │ │ │ │ - addeq r3, r6, r0, asr #12 │ │ │ │ - addeq r3, r6, r4, lsr #10 │ │ │ │ - @ instruction: 0x009d7ad0 │ │ │ │ - addeq r3, r6, r8, asr r4 │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ - umullseq r7, sp, ip, sl │ │ │ │ - addeq r3, r6, ip, lsr r5 │ │ │ │ - @ instruction: 0x008634bc │ │ │ │ - addeq r3, r6, ip, ror r5 │ │ │ │ - umulleq r3, r6, r4, r4 │ │ │ │ - addeq r3, r6, r8, lsl #11 │ │ │ │ - addeq r3, r6, ip, ror #8 │ │ │ │ - umulleq r3, r6, r0, r4 │ │ │ │ - addeq r3, r6, r0, asr #8 │ │ │ │ - addeq r3, r6, r0, asr r5 │ │ │ │ - addeq r3, r6, r8, lsl r4 │ │ │ │ + addeq r3, r6, ip, lsl #13 │ │ │ │ + addeq r3, r6, r0, ror #12 │ │ │ │ + addeq r3, r6, r4, asr #10 │ │ │ │ + @ instruction: 0x009d7af0 │ │ │ │ + addeq r3, r6, r8, ror r4 │ │ │ │ + addeq r3, r6, r0, lsl r5 │ │ │ │ + @ instruction: 0x009d7abc │ │ │ │ + addeq r3, r6, ip, asr r5 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + umulleq r3, r6, ip, r5 │ │ │ │ + @ instruction: 0x008634b4 │ │ │ │ + addeq r3, r6, r8, lsr #11 │ │ │ │ + addeq r3, r6, ip, lsl #9 │ │ │ │ + @ instruction: 0x008634b0 │ │ │ │ + addeq r3, r6, r0, ror #8 │ │ │ │ + addeq r3, r6, r0, ror r5 │ │ │ │ + addeq r3, r6, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3681d0 │ │ │ │ ldr r2, [pc, #124] @ 3681d4 │ │ │ │ ldr r1, [pc, #124] @ 3681d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #92] @ 3681dc │ │ │ │ ldr r1, [pc, #92] @ 3681e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 3681e4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, sp, ip, lsl r9 │ │ │ │ - umulleq fp, r4, r0, r9 │ │ │ │ - addeq sl, r7, ip, ror #19 │ │ │ │ + addseq r7, sp, ip, lsr r9 │ │ │ │ + @ instruction: 0x0084b9b0 │ │ │ │ + addeq sl, r7, ip, lsl #20 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ smlabteq r5, ip, r6, lr │ │ │ │ - addeq r3, r6, r4, asr #8 │ │ │ │ + addeq r3, r6, r4, ror #8 │ │ │ │ ldr r0, [pc, #4] @ 3681f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r4, r8, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 368280 │ │ │ │ mov r4, r1 │ │ │ │ @@ -240869,15 +240869,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 368288 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 368270 │ │ │ │ @@ -240887,42 +240887,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 368260 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c134 │ │ │ │ - @ instruction: 0x009d78b0 │ │ │ │ + b 92c154 │ │ │ │ + @ instruction: 0x009d78d0 │ │ │ │ + addeq r3, r6, r0, asr r4 │ │ │ │ addeq r3, r6, r0, lsr r4 │ │ │ │ - addeq r3, r6, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 368330 │ │ │ │ ldr r2, [pc, #140] @ 368334 │ │ │ │ ldr r1, [pc, #140] @ 368338 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #108] @ 36833c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #96] @ 368340 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #80] @ 368344 │ │ │ │ ldr r2, [pc, #80] @ 368348 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -240932,17 +240932,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, sp, r8, lsr #16 │ │ │ │ - addeq fp, r4, ip, lsr r8 │ │ │ │ - umulleq sl, r7, r8, r8 │ │ │ │ + addseq r7, sp, r8, asr #16 │ │ │ │ + addeq fp, r4, ip, asr r8 │ │ │ │ + @ instruction: 0x0087a8b8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ tsteq r5, r0, lsr r6 │ │ │ │ adceq r4, r8, r8, lsl r3 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -240952,67 +240952,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 3683b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, sp, r4, ror #14 │ │ │ │ - addeq r3, r6, ip, asr #5 │ │ │ │ - addeq r3, r6, r0, ror #5 │ │ │ │ + addseq r7, sp, r4, lsl #15 │ │ │ │ + addeq r3, r6, ip, ror #5 │ │ │ │ + addeq r3, r6, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 36840c │ │ │ │ ldr r2, [pc, #56] @ 368410 │ │ │ │ ldr r1, [pc, #56] @ 368414 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ea28 │ │ │ │ - @ instruction: 0x009d76f4 │ │ │ │ - addeq r3, r6, ip, asr r2 │ │ │ │ - addeq r3, r6, r0, ror r2 │ │ │ │ + addseq r7, sp, r4, lsl r7 │ │ │ │ + addeq r3, r6, ip, ror r2 │ │ │ │ + umulleq r3, r6, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 368494 │ │ │ │ ldr r2, [pc, #100] @ 368498 │ │ │ │ ldr r1, [pc, #100] @ 36849c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 368478 │ │ │ │ ldr r1, [pc, #56] @ 3684a0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241021,58 +241021,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 3684a4 │ │ │ │ ldr r0, [pc, #36] @ 3684a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r7, sp, r8, r6 │ │ │ │ - addeq r3, r6, r0, lsl #4 │ │ │ │ - addeq r3, r6, r4, lsl r2 │ │ │ │ + @ instruction: 0x009d76b8 │ │ │ │ + addeq r3, r6, r0, lsr #4 │ │ │ │ + addeq r3, r6, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ - addeq r3, r6, ip, ror #3 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ + addeq r3, r6, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 368524 │ │ │ │ ldr r2, [pc, #96] @ 368528 │ │ │ │ ldr r1, [pc, #96] @ 36852c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #64] @ 368530 │ │ │ │ ldr r1, [pc, #64] @ 368534 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c844 │ │ │ │ - addseq r7, sp, r4, lsl #12 │ │ │ │ - addeq r3, r6, r8, ror #2 │ │ │ │ - addeq r3, r6, ip, ror r1 │ │ │ │ - addeq fp, r4, r4, lsl #12 │ │ │ │ - addeq sl, r7, r0, ror #12 │ │ │ │ + addseq r7, sp, r4, lsr #12 │ │ │ │ + addeq r3, r6, r8, lsl #3 │ │ │ │ + umulleq r3, r6, ip, r1 │ │ │ │ + addeq fp, r4, r4, lsr #12 │ │ │ │ + addeq sl, r7, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 368544 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r4, r8, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241102,15 +241102,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3685dc │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3685b8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl b71bb8 │ │ │ │ + bl b71bd8 │ │ │ │ add r4, r4, #1 │ │ │ │ b 368564 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 368728 │ │ │ │ @@ -241119,36 +241119,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #268] @ 368734 │ │ │ │ ldr r1, [pc, #268] @ 368738 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #232] @ 36873c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 381368 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -241186,20 +241186,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ea28 │ │ │ │ b 3686f0 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3686e8 │ │ │ │ - @ instruction: 0x009d74fc │ │ │ │ - addeq r8, r5, r4, lsl #29 │ │ │ │ - umulleq r8, r5, r8, lr │ │ │ │ - addeq r3, r6, r0, lsl #1 │ │ │ │ - umulleq r3, r6, r8, r0 │ │ │ │ - addeq r3, r6, r8, lsl #1 │ │ │ │ + addseq r7, sp, ip, lsl r5 │ │ │ │ + addeq r8, r5, r4, lsr #29 │ │ │ │ + @ instruction: 0x00858eb8 │ │ │ │ + addeq r3, r6, r0, lsr #1 │ │ │ │ + strheq r3, [r6], r8 │ │ │ │ + addeq r3, r6, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3687a4 │ │ │ │ ldr r2, [pc, #72] @ 3687a8 │ │ │ │ @@ -241207,27 +241207,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #40] @ 3687b0 │ │ │ │ ldr r1, [pc, #40] @ 3687b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - addseq r7, sp, r0, lsr #7 │ │ │ │ - addeq fp, r4, ip, lsl #7 │ │ │ │ - addeq sl, r7, r8, ror #7 │ │ │ │ + b 927f30 │ │ │ │ + addseq r7, sp, r0, asr #7 │ │ │ │ + addeq fp, r4, ip, lsr #7 │ │ │ │ + addeq sl, r7, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x0105e294 │ │ │ │ │ │ │ │ 003687b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -241270,25 +241270,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 3813ec │ │ │ │ ldr r6, [pc, #120] @ 3688dc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8e3fc8 │ │ │ │ + bl 8e3fe8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3688a0 │ │ │ │ ldr r3, [pc, #100] @ 3688e0 │ │ │ │ ldr r1, [pc, #100] @ 3688e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3688c0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -241298,19 +241298,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3688e8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 93337c │ │ │ │ + b 93339c │ │ │ │ smlatbeq sl, r4, r5, r0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq sp, r8, r0, lsr #4 │ │ │ │ - addeq ip, r7, r0, ror #2 │ │ │ │ + addseq sp, r8, r0, asr #4 │ │ │ │ + addeq ip, r7, r0, lsl #3 │ │ │ │ │ │ │ │ 003688ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 368b34 │ │ │ │ @@ -241331,15 +241331,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 380ebc │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 368990 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl b72814 │ │ │ │ + bl b72834 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 368b1c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -241363,19 +241363,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ad8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 3813ec │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8e3fc8 │ │ │ │ + bl 8e3fe8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368aac │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368abc │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -241395,45 +241395,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 368a70 │ │ │ │ - bl 8dd4c0 │ │ │ │ + bl 8dd4e0 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 368abc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8e3ff4 │ │ │ │ + bl 8e4014 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368a54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3689ac │ │ │ │ ldr r0, [pc, #120] @ 368b3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r2, [pc, #96] @ 368b40 │ │ │ │ ldr r3, [pc, #84] @ 368b38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -241447,23 +241447,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 368b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r6, ip, asr #24 │ │ │ │ + addeq r2, r6, ip, ror #24 │ │ │ │ tsteq sl, r4, lsr #6 │ │ │ │ - addeq r2, r6, ip, asr #23 │ │ │ │ + addeq r2, r6, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -241548,15 +241548,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 368efc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 368ed4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241599,15 +241599,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 368bec │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 368c84 │ │ │ │ @@ -241671,15 +241671,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 368d40 │ │ │ │ ldr r0, [pc, #116] @ 368f10 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r1, [pc, #96] @ 368f10 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -241695,19 +241695,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c8f8 │ │ │ │ b 368cb4 │ │ │ │ smlabbeq sl, r4, r2, r0 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r6, r0, lsr r9 │ │ │ │ + addeq r2, r6, r0, asr r9 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r6, r0, r8, lsr #27 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - umulleq r2, r6, r4, r8 │ │ │ │ + @ instruction: 0x008628b4 │ │ │ │ │ │ │ │ 00368f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -241725,15 +241725,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -241783,15 +241783,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 369064 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 3691c8 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 36915c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -241823,15 +241823,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 3690f4 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368fb0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -241860,15 +241860,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ b 369100 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 36909c │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -241905,17 +241905,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r0, lsl r9 │ │ │ │ - addeq r2, r6, r8, ror r5 │ │ │ │ - umulleq r2, r6, ip, r5 │ │ │ │ + addseq r6, sp, r0, lsr r9 │ │ │ │ + umulleq r2, r6, r8, r5 │ │ │ │ + @ instruction: 0x008625bc │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0036924c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 369358 │ │ │ │ @@ -241981,18 +241981,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq r9, r8, fp, pc @ │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r6, ip, asr #8 │ │ │ │ - @ instruction: 0x009d67f4 │ │ │ │ - addeq r2, r6, ip, asr r4 │ │ │ │ - addeq r2, r6, r0, lsl #9 │ │ │ │ + addeq r2, r6, ip, ror #8 │ │ │ │ + addseq r6, sp, r4, lsl r8 │ │ │ │ + addeq r2, r6, ip, ror r4 │ │ │ │ + addeq r2, r6, r0, lsr #9 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00369378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242006,15 +242006,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 368f18 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -242026,17 +242026,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, ip, lsr r7 │ │ │ │ - addeq r2, r6, r8, lsr #7 │ │ │ │ - addeq r2, r6, ip, asr #7 │ │ │ │ + addseq r6, sp, ip, asr r7 │ │ │ │ + addeq r2, r6, r8, asr #7 │ │ │ │ + addeq r2, r6, ip, ror #7 │ │ │ │ │ │ │ │ 0036941c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -242067,17 +242067,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3694b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3694b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r0, lsr #13 │ │ │ │ - addeq r2, r6, r8, lsl #6 │ │ │ │ - addeq r2, r6, ip, lsr #6 │ │ │ │ + addseq r6, sp, r0, asr #13 │ │ │ │ + addeq r2, r6, r8, lsr #6 │ │ │ │ + addeq r2, r6, ip, asr #6 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 003694bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242113,17 +242113,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369564 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d65f0 │ │ │ │ - addeq r2, r6, ip, asr r2 │ │ │ │ - addeq r2, r6, r0, lsl #5 │ │ │ │ + addseq r6, sp, r0, lsl r6 │ │ │ │ + addeq r2, r6, ip, ror r2 │ │ │ │ + addeq r2, r6, r0, lsr #5 │ │ │ │ │ │ │ │ 00369568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242133,21 +242133,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 368f18 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242165,17 +242165,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea1be20 <__bss_end__@@Base+0xfd4fdf50> │ │ │ │ ... │ │ │ │ blcc fea1be2c <__bss_end__@@Base+0xfd4fdf5c> │ │ │ │ - addseq r6, sp, r8, lsr r5 │ │ │ │ - addeq r2, r6, r0, lsr #3 │ │ │ │ - addeq r2, r6, r4, asr #3 │ │ │ │ + addseq r6, sp, r8, asr r5 │ │ │ │ + addeq r2, r6, r0, asr #3 │ │ │ │ + addeq r2, r6, r4, ror #3 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00369638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242205,17 +242205,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3696c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, ip, lsl #9 │ │ │ │ - strdeq r2, [r6], r8 │ │ │ │ - addeq r2, r6, ip, lsl r1 │ │ │ │ + addseq r6, sp, ip, lsr #9 │ │ │ │ + addeq r2, r6, r8, lsl r1 │ │ │ │ + addeq r2, r6, ip, lsr r1 │ │ │ │ │ │ │ │ 003696cc : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003696d4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242245,15 +242245,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36977c │ │ │ │ mov r5, #0 │ │ │ │ b 369770 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 368b48 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -242275,17 +242275,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3697c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3697cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, ip, lsl #7 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ - addeq r2, r6, r8, lsl r0 │ │ │ │ + addseq r6, sp, ip, lsr #7 │ │ │ │ + addeq r2, r6, r4, lsl r0 │ │ │ │ + addeq r2, r6, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242353,15 +242353,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 369978 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 369954 │ │ │ │ @@ -242388,33 +242388,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x009d61f8 │ │ │ │ - addeq r1, r6, r0, ror #28 │ │ │ │ - umulleq r1, r6, r8, lr │ │ │ │ + addseq r6, sp, r8, lsl r2 │ │ │ │ + addeq r1, r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x00861eb8 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - @ instruction: 0x009d61d4 │ │ │ │ - addeq r1, r6, r0, asr #28 │ │ │ │ - addeq r1, r6, r4, lsl #29 │ │ │ │ + @ instruction: 0x009d61f4 │ │ │ │ + addeq r1, r6, r0, ror #28 │ │ │ │ + addeq r1, r6, r4, lsr #29 │ │ │ │ │ │ │ │ 00369998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3699c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -242423,15 +242423,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb r5, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, #184 @ 0xb8 │ │ │ │ bl 27cba4 │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -242446,23 +242446,23 @@ │ │ │ │ lsr r6, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r0, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ add sl, r3, r0, lsl #4 │ │ │ │ mov r0, sl │ │ │ │ - bl 9316e0 │ │ │ │ + bl 931700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sl, #104] @ 0x68 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str r6, [sl, #100] @ 0x64 │ │ │ │ str r3, [sl, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #172] @ 0xac │ │ │ │ str r9, [sl, #108] @ 0x6c │ │ │ │ @@ -242475,71 +242475,71 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r6, r0, asr lr │ │ │ │ + addeq r1, r6, r0, ror lr │ │ │ │ ldr r0, [pc, #4] @ 369b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r2, r8, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 369b68 │ │ │ │ ldr r2, [pc, #72] @ 369b6c │ │ │ │ ldr r1, [pc, #72] @ 369b70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r6, [sp], r4 │ │ │ │ - addeq r9, r4, ip, asr #31 │ │ │ │ - addeq r9, r7, r8, lsr #32 │ │ │ │ + addseq r6, sp, r4, lsl r1 │ │ │ │ + addeq r9, r4, ip, ror #31 │ │ │ │ + addeq r9, r7, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 369bac │ │ │ │ ldr r1, [pc, #32] @ 369bb0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq r6, sp, ip, lsl #1 │ │ │ │ - addeq r1, r6, ip, lsl #26 │ │ │ │ + addseq r6, sp, ip, lsr #1 │ │ │ │ + addeq r1, r6, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 369bf4 │ │ │ │ ldr ip, [pc, #40] @ 369bf8 │ │ │ │ ldr r1, [pc, #40] @ 369bfc │ │ │ │ @@ -242548,17 +242548,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #25 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq r6, sp, r8, asr #32 │ │ │ │ - addeq r1, r6, r0, ror #25 │ │ │ │ - addeq r1, r6, r8, asr #25 │ │ │ │ + addseq r6, sp, r8, rrx │ │ │ │ + addeq r1, r6, r0, lsl #26 │ │ │ │ + addeq r1, r6, r8, ror #25 │ │ │ │ │ │ │ │ 00369c00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -242679,15 +242679,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #328] @ 369f30 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 369d80 │ │ │ │ str r7, [r2] │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 369dc4 │ │ │ │ mov r2, r7 │ │ │ │ @@ -242723,57 +242723,57 @@ │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 369b74 │ │ │ │ ldr r0, [pc, #152] @ 369f3c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 369ccc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #124] @ 369f40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 369cf4 │ │ │ │ ldr r0, [pc, #100] @ 369f44 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 369bb4 │ │ │ │ ldr r3, [pc, #68] @ 369f48 │ │ │ │ ldr r1, [pc, #68] @ 369f4c │ │ │ │ ldr r0, [pc, #68] @ 369f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrdeq pc, [r9, -r4] │ │ │ │ - addseq r5, sp, r4, lsl #31 │ │ │ │ + addseq r5, sp, r4, lsr #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r5, sp, ip, ror #28 │ │ │ │ - addeq r1, r6, r0, lsl #23 │ │ │ │ - addseq r5, sp, r0, lsr #27 │ │ │ │ - addeq r1, r6, r0, lsr #20 │ │ │ │ - addeq r1, r6, r0, ror #20 │ │ │ │ - addeq r1, r6, r4, ror sl │ │ │ │ - addeq r1, r6, r4, ror #19 │ │ │ │ - addseq r5, sp, r4, lsl sp │ │ │ │ - umulleq r1, r6, r8, r9 │ │ │ │ - ldrdeq r7, [r8], r8 │ │ │ │ + addseq r5, sp, ip, lsl #29 │ │ │ │ + addeq r1, r6, r0, lsr #23 │ │ │ │ + addseq r5, sp, r0, asr #27 │ │ │ │ + addeq r1, r6, r0, asr #20 │ │ │ │ + addeq r1, r6, r0, lsl #21 │ │ │ │ + umulleq r1, r6, r4, sl │ │ │ │ + addeq r1, r6, r4, lsl #20 │ │ │ │ + addseq r5, sp, r4, lsr sp │ │ │ │ + @ instruction: 0x008619b8 │ │ │ │ + strdeq r7, [r8], r8 │ │ │ │ │ │ │ │ 00369f54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #440] @ 36a124 │ │ │ │ @@ -242839,15 +242839,15 @@ │ │ │ │ beq 369fe4 │ │ │ │ ldr r0, [pc, #208] @ 36a130 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242873,33 +242873,33 @@ │ │ │ │ strb r1, [ip] │ │ │ │ mov r1, #0 │ │ │ │ b 36a028 │ │ │ │ bl 369b74 │ │ │ │ ldr r0, [pc, #64] @ 36a134 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 369fdc │ │ │ │ ldr r3, [pc, #48] @ 36a138 │ │ │ │ ldr r1, [pc, #48] @ 36a13c │ │ │ │ ldr r0, [pc, #48] @ 36a140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109ee94 │ │ │ │ - addseq r5, sp, r0, ror #24 │ │ │ │ + addseq r5, sp, r0, lsl #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, r0, asr r9 │ │ │ │ - umulleq r1, r6, r8, r8 │ │ │ │ - addseq r5, sp, r0, lsl fp │ │ │ │ - umulleq r1, r6, r4, r7 │ │ │ │ - ldrdeq r7, [r8], r4 │ │ │ │ + addeq r1, r6, r0, ror r9 │ │ │ │ + @ instruction: 0x008618b8 │ │ │ │ + addseq r5, sp, r0, lsr fp │ │ │ │ + @ instruction: 0x008617b4 │ │ │ │ + strdeq r7, [r8], r4 │ │ │ │ │ │ │ │ 0036a144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -242961,20 +242961,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - umullseq r5, sp, r0, sl │ │ │ │ - addseq r5, sp, r0, lsl sl │ │ │ │ - umulleq r1, r6, r0, r6 │ │ │ │ - addseq r5, sp, r8, ror #19 │ │ │ │ - @ instruction: 0x008871b0 │ │ │ │ - addeq r1, r6, r8, ror #12 │ │ │ │ + @ instruction: 0x009d5ab0 │ │ │ │ + addseq r5, sp, r0, lsr sl │ │ │ │ + @ instruction: 0x008616b0 │ │ │ │ + addseq r5, sp, r8, lsl #20 │ │ │ │ + ldrdeq r7, [r8], r0 │ │ │ │ + addeq r1, r6, r8, lsl #13 │ │ │ │ │ │ │ │ 0036a268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #168] @ 0xa8 │ │ │ │ @@ -243034,18 +243034,18 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 36a328 │ │ │ │ ldr r0, [pc, #24] @ 36a378 │ │ │ │ ldr r1, [r7, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tsteq r9, ip, ror fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, r4, ror r6 │ │ │ │ + umulleq r1, r6, r4, r6 │ │ │ │ │ │ │ │ 0036a37c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0, #168] @ 0xa8 │ │ │ │ @@ -243116,31 +243116,31 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #56] @ 36a4e0 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36a484 │ │ │ │ ldr r3, [pc, #40] @ 36a4e4 │ │ │ │ ldr r1, [pc, #40] @ 36a4e8 │ │ │ │ ldr r0, [pc, #40] @ 36a4ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 36a4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r9, r4, ror #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, r4, ror #10 │ │ │ │ - addseq r5, sp, ip, asr r7 │ │ │ │ - addeq fp, r5, r4, lsr #10 │ │ │ │ - addeq r1, r6, r8, ror r5 │ │ │ │ + addeq r1, r6, r4, lsl #11 │ │ │ │ + addseq r5, sp, ip, ror r7 │ │ │ │ + addeq fp, r5, r4, asr #10 │ │ │ │ + umulleq r1, r6, r8, r5 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ │ │ │ │ 0036a4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243216,23 +243216,23 @@ │ │ │ │ │ │ │ │ 0036a608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92fedc │ │ │ │ + bl 92fefc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ bl 27cebc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r0, [pc, #4] @ 36a640 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r2, r8, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 36a6f8 │ │ │ │ ldr r2, [pc, #156] @ 36a6fc │ │ │ │ @@ -243241,15 +243241,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 36a6ac │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -243263,63 +243263,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, sp, r8, lsr #12 │ │ │ │ - addeq r1, r6, r8, lsl #8 │ │ │ │ + addseq r5, sp, r8, asr #12 │ │ │ │ + addeq r1, r6, r8, lsr #8 │ │ │ │ + addeq r1, r6, r4, asr #8 │ │ │ │ addeq r1, r6, r4, lsr #8 │ │ │ │ - addeq r1, r6, r4, lsl #8 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ + strdeq r1, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 36a790 │ │ │ │ ldr r2, [pc, #108] @ 36a794 │ │ │ │ ldr r1, [pc, #108] @ 36a798 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #76] @ 36a79c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #60] @ 36a7a0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, sp, r8, ror #10 │ │ │ │ - @ instruction: 0x008493bc │ │ │ │ - addeq r8, r7, r8, lsl r4 │ │ │ │ + addseq r5, sp, r8, lsl #11 │ │ │ │ + ldrdeq r9, [r4], ip │ │ │ │ + addeq r8, r7, r8, lsr r4 │ │ │ │ tsteq r5, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 36a7f8 │ │ │ │ @@ -243328,24 +243328,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #28] @ 36a804 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 36c694 │ │ │ │ - @ instruction: 0x009d54d0 │ │ │ │ - addeq r9, r4, ip, lsr #6 │ │ │ │ - addeq r8, r7, r8, lsl #7 │ │ │ │ + @ instruction: 0x009d54f0 │ │ │ │ + addeq r9, r4, ip, asr #6 │ │ │ │ + addeq r8, r7, r8, lsr #7 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 36a898 │ │ │ │ ldr r1, [pc, #120] @ 36a89c │ │ │ │ @@ -243353,96 +243353,96 @@ │ │ │ │ ldr r2, [pc, #116] @ 36a8a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a878 │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36a85c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, sp, r4, ror #8 │ │ │ │ - addeq r1, r6, r4, ror #4 │ │ │ │ - addeq r1, r6, r0, asr #4 │ │ │ │ + addseq r5, sp, r4, lsl #9 │ │ │ │ + addeq r1, r6, r4, lsl #5 │ │ │ │ + addeq r1, r6, r0, ror #4 │ │ │ │ ldr r0, [pc, #4] @ 36a8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrdeq r1, [r8], r8 @ │ │ │ │ │ │ │ │ 0036a8b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #64] @ 36a924 │ │ │ │ ldr r2, [pc, #64] @ 36a928 │ │ │ │ ldr r1, [pc, #64] @ 36a92c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addseq r5, sp, r0, ror #7 │ │ │ │ - addeq r1, r6, r0, lsl #4 │ │ │ │ - addeq r1, r6, r4, lsl r2 │ │ │ │ + addseq r5, sp, r0, lsl #8 │ │ │ │ + addeq r1, r6, r0, lsr #4 │ │ │ │ + addeq r1, r6, r4, lsr r2 │ │ │ │ │ │ │ │ 0036a930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #96] @ 36a9bc │ │ │ │ ldr r2, [pc, #96] @ 36a9c0 │ │ │ │ ldr r1, [pc, #96] @ 36a9c4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a99c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -243452,17 +243452,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, sp, r8, ror #6 │ │ │ │ - addeq r1, r6, r8, lsl #3 │ │ │ │ - umulleq r1, r6, ip, r1 │ │ │ │ + addseq r5, sp, r8, lsl #7 │ │ │ │ + addeq r1, r6, r8, lsr #3 │ │ │ │ + @ instruction: 0x008611bc │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 36ab04 │ │ │ │ @@ -243536,19 +243536,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ + addeq r1, r6, r4, lsl r1 │ │ │ │ + addeq r1, r6, ip, lsl #2 │ │ │ │ strdeq r1, [r6], r4 │ │ │ │ - addeq r1, r6, ip, ror #1 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ - addeq r0, r6, r0, ror #22 │ │ │ │ - addeq r6, r8, r8, ror #18 │ │ │ │ + addeq r0, r6, r0, lsl #23 │ │ │ │ + addeq r6, r8, r8, lsl #19 │ │ │ │ tsteq r9, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 36ac54 │ │ │ │ mov r3, r1 │ │ │ │ @@ -243620,18 +243620,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, r0, r2, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r6, ip, lsr #31 │ │ │ │ - umulleq r0, r6, ip, pc @ │ │ │ │ - addeq r0, r6, r8, lsl #20 │ │ │ │ - addeq r6, r8, r0, lsl #16 │ │ │ │ + addeq r0, r6, ip, asr #31 │ │ │ │ + @ instruction: 0x00860fbc │ │ │ │ + addeq r0, r6, r8, lsr #20 │ │ │ │ + addeq r6, r8, r0, lsr #16 │ │ │ │ strdeq lr, [r9, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 36adac │ │ │ │ @@ -243674,15 +243674,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ad34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 36ad98 │ │ │ │ - bl b735d0 │ │ │ │ + bl b735f0 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ada0 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 36acf8 │ │ │ │ @@ -243699,15 +243699,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b73e28 │ │ │ │ + bl b73e48 │ │ │ │ b 36ad38 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r9, r8, r0, lr │ │ │ │ @@ -243806,42 +243806,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 36afa8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 36afac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #60] @ 36afb0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ tsteq r9, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [r9, -r8] │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r0, r6, r0, asr r7 │ │ │ │ - addeq r0, r6, r4, asr #26 │ │ │ │ + addeq r0, r6, r0, ror r7 │ │ │ │ + addeq r0, r6, r4, ror #26 │ │ │ │ strheq pc, [sl, -ip] @ │ │ │ │ - addeq r0, r6, r8, lsr #26 │ │ │ │ + addeq r0, r6, r8, asr #26 │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ - addeq r0, r6, r4, lsr #24 │ │ │ │ - addeq r0, r6, r0, lsl #25 │ │ │ │ - addeq r0, r6, r8, lsr #24 │ │ │ │ + addeq r0, r6, r4, asr #24 │ │ │ │ + addeq r0, r6, r0, lsr #25 │ │ │ │ + addeq r0, r6, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 36b4f8 │ │ │ │ ldr r3, [pc, #1324] @ 36b4fc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243857,15 +243857,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 36b50c │ │ │ │ @@ -244021,15 +244021,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244132,87 +244132,87 @@ │ │ │ │ bl 27f5c8 │ │ │ │ ldr r1, [pc, #232] @ 36b534 │ │ │ │ ldr r0, [pc, #232] @ 36b538 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ mov r3, #0 │ │ │ │ b 36b2cc │ │ │ │ ldr r0, [pc, #196] @ 36b53c │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #168] @ 36b540 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 36b544 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r1, [pc, #124] @ 36b548 │ │ │ │ ldr r0, [pc, #124] @ 36b54c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ tsteq r9, r8, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009d4cf4 │ │ │ │ + addseq r4, sp, r4, lsl sp │ │ │ │ + addeq r0, r6, r0, asr ip │ │ │ │ addeq r0, r6, r0, lsr ip │ │ │ │ - addeq r0, r6, r0, lsl ip │ │ │ │ ldrdeq sp, [r9, -r4] │ │ │ │ - @ instruction: 0x008fa6b0 │ │ │ │ - addeq r0, r6, r8, asr #23 │ │ │ │ - andeq r4, r0, r4, ror #24 │ │ │ │ + ldrdeq sl, [pc], r0 │ │ │ │ addeq r0, r6, r8, ror #23 │ │ │ │ - addeq r0, r6, r4, ror #18 │ │ │ │ + andeq r4, r0, r4, ror #24 │ │ │ │ + addeq r0, r6, r8, lsl #24 │ │ │ │ + addeq r0, r6, r4, lsl #19 │ │ │ │ @ instruction: 0x010aed94 │ │ │ │ - addeq r6, r8, r4, lsl r1 │ │ │ │ - umullseq r0, r7, ip, pc @ │ │ │ │ + addeq r6, r8, r4, lsr r1 │ │ │ │ + @ instruction: 0x00970fbc │ │ │ │ tsteq r9, r0, lsl #20 │ │ │ │ - umullseq r4, sp, r4, r8 │ │ │ │ - strdeq r0, [r6], r8 │ │ │ │ - addeq r0, r6, r0, lsr #16 │ │ │ │ - addeq r0, r6, ip, asr r8 │ │ │ │ - addeq r0, r6, ip, lsl #16 │ │ │ │ - addseq r4, sp, r4, lsl r8 │ │ │ │ - umulleq r0, r6, ip, r7 │ │ │ │ + @ instruction: 0x009d48b4 │ │ │ │ + addeq r0, r6, r8, lsl r8 │ │ │ │ + addeq r0, r6, r0, asr #16 │ │ │ │ + addeq r0, r6, ip, ror r8 │ │ │ │ + addeq r0, r6, ip, lsr #16 │ │ │ │ + addseq r4, sp, r4, lsr r8 │ │ │ │ + @ instruction: 0x008607bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 36b670 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r1, [r4] │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36b5b0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b608 │ │ │ │ @@ -244231,20 +244231,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 37cecc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 36b680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r3, [pc, #116] @ 36b684 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -244266,22 +244266,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 36b694 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ adceq r1, r8, ip, asr #4 │ │ │ │ - addseq r4, sp, r4, lsl r7 │ │ │ │ - addeq r8, r4, r4, lsr #10 │ │ │ │ - addeq r7, r7, r0, lsl #11 │ │ │ │ - addeq r0, r6, r0, asr #14 │ │ │ │ + addseq r4, sp, r4, lsr r7 │ │ │ │ + addeq r8, r4, r4, asr #10 │ │ │ │ + addeq r7, r7, r0, lsr #11 │ │ │ │ + addeq r0, r6, r0, ror #14 │ │ │ │ adceq r1, r8, r4, lsr #3 │ │ │ │ - addseq r4, sp, r8, lsl #13 │ │ │ │ - addeq r0, r6, r0, asr #13 │ │ │ │ - addeq r1, r5, r8, ror ip │ │ │ │ + addseq r4, sp, r8, lsr #13 │ │ │ │ + addeq r0, r6, r0, ror #13 │ │ │ │ + umulleq r1, r5, r8, ip │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 36b75c │ │ │ │ ldr r2, [pc, #172] @ 36b760 │ │ │ │ @@ -244289,15 +244289,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 36b764 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36b73c │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 36b708 │ │ │ │ mov r0, r4 │ │ │ │ @@ -244324,17 +244324,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, sp, r4, lsr #12 │ │ │ │ - addeq r0, r6, ip, asr #10 │ │ │ │ + addseq r4, sp, r4, asr #12 │ │ │ │ addeq r0, r6, ip, ror #10 │ │ │ │ + addeq r0, r6, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 36b9c8 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -244346,15 +244346,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368834 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -244406,15 +244406,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244479,23 +244479,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r4, sp, ip, asr #10 │ │ │ │ - addeq r0, r6, r0, ror r4 │ │ │ │ - addeq r0, r6, ip, lsl #9 │ │ │ │ - addeq r0, r6, r0, asr #6 │ │ │ │ - addeq pc, r5, r8, lsr #27 │ │ │ │ - @ instruction: 0x009229f4 │ │ │ │ - addeq r0, r6, ip, lsr #10 │ │ │ │ - addeq r5, r8, r0, lsl fp │ │ │ │ - addseq r0, r7, r0, ror #19 │ │ │ │ + addseq r4, sp, ip, ror #10 │ │ │ │ + umulleq r0, r6, r0, r4 │ │ │ │ + addeq r0, r6, ip, lsr #9 │ │ │ │ + addeq r0, r6, r0, ror #6 │ │ │ │ + addeq pc, r5, r8, asr #27 │ │ │ │ + addseq r2, r2, r4, lsl sl │ │ │ │ + addeq r0, r6, ip, asr #10 │ │ │ │ + addeq r5, r8, r0, lsr fp │ │ │ │ + addseq r0, r7, r0, lsl #20 │ │ │ │ │ │ │ │ 0036b9ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244591,21 +244591,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 68596c │ │ │ │ bl 3818fc │ │ │ │ mov r1, r6 │ │ │ │ - bl 929944 │ │ │ │ + bl 929964 │ │ │ │ ldr r2, [pc, #204] @ 36bc58 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 36bc5c │ │ │ │ @@ -244636,28 +244636,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 36bc68 │ │ │ │ ldr r2, [pc, #72] @ 36bc6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq sp, [r9, -r0] │ │ │ │ - addseq r4, sp, r4, asr #5 │ │ │ │ + addseq r4, sp, r4, ror #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r6, r4, lsl r3 │ │ │ │ - addeq pc, r5, r0, lsr fp @ │ │ │ │ - ldrdeq r0, [r6], ip │ │ │ │ - addeq r0, r6, r4, asr #5 │ │ │ │ - addeq r6, ip, ip, ror #13 │ │ │ │ - addeq pc, r5, ip, asr fp @ │ │ │ │ - addeq r0, r6, r8, asr #4 │ │ │ │ - addeq pc, r5, r0, lsr #22 │ │ │ │ + addeq r0, r6, r4, lsr r3 │ │ │ │ + addeq pc, r5, r0, asr fp @ │ │ │ │ + strdeq r0, [r6], ip │ │ │ │ + addeq r0, r6, r4, ror #5 │ │ │ │ + addeq r6, ip, ip, lsl #14 │ │ │ │ + addeq pc, r5, ip, ror fp @ │ │ │ │ + addeq r0, r6, r8, ror #4 │ │ │ │ + addeq pc, r5, r0, asr #22 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ tsteq r9, r0, lsr r2 │ │ │ │ - addeq r0, r6, r0, lsl #2 │ │ │ │ - addeq r0, r6, r4, asr r1 │ │ │ │ + addeq r0, r6, r0, lsr #2 │ │ │ │ + addeq r0, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -244703,17 +244703,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 91287c │ │ │ │ + bl 91289c │ │ │ │ mov r0, r4 │ │ │ │ - bl 90b784 │ │ │ │ + bl 90b7a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r9, ip, lsl #2 │ │ │ │ @@ -244758,26 +244758,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 36be30 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r6, ip, asr #2 │ │ │ │ - addseq r3, sp, r0, lsl #31 │ │ │ │ - addeq r0, r6, r8, lsl r1 │ │ │ │ + addeq r0, r6, ip, ror #2 │ │ │ │ + addseq r3, sp, r0, lsr #31 │ │ │ │ + addeq r0, r6, r8, lsr r1 │ │ │ │ │ │ │ │ 0036be34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -244891,17 +244891,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36c008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r3, sp, r0, sp │ │ │ │ - addeq pc, r5, ip, lsr #30 │ │ │ │ - addeq pc, r5, r8, ror pc @ │ │ │ │ + @ instruction: 0x009d3db0 │ │ │ │ + addeq pc, r5, ip, asr #30 │ │ │ │ + umulleq pc, r5, r8, pc @ │ │ │ │ │ │ │ │ 0036c00c : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c024 │ │ │ │ @@ -244964,15 +244964,15 @@ │ │ │ │ 0036c0e4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c0fc │ │ │ │ bx r3 │ │ │ │ - b 8d68f4 │ │ │ │ + b 8d6914 │ │ │ │ │ │ │ │ 0036c100 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c118 │ │ │ │ @@ -244990,24 +244990,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 36c170 │ │ │ │ ldr r2, [pc, #48] @ 36c174 │ │ │ │ ldr r1, [pc, #48] @ 36c178 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r1, [pc, #28] @ 36c17c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 927f10 │ │ │ │ + b 927f30 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - addeq pc, r5, r0, asr #28 │ │ │ │ + addeq pc, r5, r0, ror #28 │ │ │ │ tsteq r5, r8, asr #22 │ │ │ │ │ │ │ │ 0036c180 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245026,28 +245026,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - @ instruction: 0x009d3bb8 │ │ │ │ - ldrdeq pc, [r5], r8 │ │ │ │ - addeq pc, r5, r0, asr sp @ │ │ │ │ + @ instruction: 0x009d3bd8 │ │ │ │ + strdeq pc, [r5], r8 │ │ │ │ + addeq pc, r5, r0, ror sp @ │ │ │ │ │ │ │ │ 0036c1e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930e9c │ │ │ │ + b 930ebc │ │ │ │ │ │ │ │ 0036c20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 36c2d4 │ │ │ │ @@ -245057,16 +245057,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 928e64 │ │ │ │ + bl 930384 │ │ │ │ + bl 928e84 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 36c2ac │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 36c28c │ │ │ │ @@ -245092,17 +245092,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 6c01dc │ │ │ │ b 36c258 │ │ │ │ - addseq r3, sp, r0, asr fp │ │ │ │ - addeq r7, r4, r0, asr #17 │ │ │ │ - addeq r6, r7, r4, lsr #18 │ │ │ │ + addseq r3, sp, r0, ror fp │ │ │ │ + addeq r7, r4, r0, ror #17 │ │ │ │ + addeq r6, r7, r4, asr #18 │ │ │ │ adceq r0, r8, r4, ror #10 │ │ │ │ │ │ │ │ 0036c2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245122,16 +245122,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ - bl 928e64 │ │ │ │ + bl 930384 │ │ │ │ + bl 928e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36c374 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -245140,93 +245140,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 36c398 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 6c04c8 │ │ │ │ - addseq r3, sp, r0, asr sl │ │ │ │ - addeq r7, r4, r8, asr #15 │ │ │ │ - addeq r6, r7, r4, lsr #16 │ │ │ │ + addseq r3, sp, r0, ror sl │ │ │ │ + addeq r7, r4, r8, ror #15 │ │ │ │ + addeq r6, r7, r4, asr #16 │ │ │ │ adceq r0, r8, r8, lsr #9 │ │ │ │ ldr r0, [pc, #4] @ 36c3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq r0, r8, ip, lsr #10 │ │ │ │ │ │ │ │ 0036c3ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #56] @ 36c410 │ │ │ │ ldr r2, [pc, #56] @ 36c414 │ │ │ │ ldr r1, [pc, #56] @ 36c418 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x009d39f0 │ │ │ │ - addeq pc, r5, r8, ror #24 │ │ │ │ - addeq pc, r5, r4, lsl #25 │ │ │ │ + addseq r3, sp, r0, lsl sl │ │ │ │ + addeq pc, r5, r8, lsl #25 │ │ │ │ + addeq pc, r5, r4, lsr #25 │ │ │ │ │ │ │ │ 0036c41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 36c4ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 36c490 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #84] @ 36c4b0 │ │ │ │ ldr r2, [pc, #84] @ 36c4b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq pc, r5, r4, lsr ip @ │ │ │ │ - addseq r3, sp, r0, ror r9 │ │ │ │ - addeq pc, r5, r0, ror #23 │ │ │ │ + addeq pc, r5, r4, asr ip @ │ │ │ │ + umullseq r3, sp, r0, r9 │ │ │ │ + addeq pc, r5, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -245287,15 +245287,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 36c65c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 92c23c │ │ │ │ + bl 92c25c │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 36c650 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 36c62c │ │ │ │ @@ -245307,15 +245307,15 @@ │ │ │ │ bl 27cc1c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 933eb4 │ │ │ │ + bl 933ed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36c5e8 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -245335,19 +245335,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 36c690 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ - addeq pc, r5, r8, asr sl @ │ │ │ │ - addseq r3, sp, r0, lsl #15 │ │ │ │ - addeq pc, r5, r0, lsl sl @ │ │ │ │ - addeq pc, r5, ip, asr #20 │ │ │ │ + addeq pc, r5, ip, lsl fp @ │ │ │ │ + addeq pc, r5, r8, ror sl @ │ │ │ │ + addseq r3, sp, r0, lsr #15 │ │ │ │ + addeq pc, r5, r0, lsr sl @ │ │ │ │ + addeq pc, r5, ip, ror #20 │ │ │ │ │ │ │ │ 0036c694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -245413,15 +245413,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 933ee0 │ │ │ │ + bl 933f00 │ │ │ │ mov r0, sl │ │ │ │ bl 27cebc │ │ │ │ cmp r7, r4 │ │ │ │ bne 36c770 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -245444,22 +245444,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq ip, [r9, -r8] │ │ │ │ - @ instruction: 0x0085f9bc │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addeq pc, r5, r4, lsl #19 │ │ │ │ - addeq lr, ip, r8, lsr #12 │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ - addseq r3, sp, r0, ror #11 │ │ │ │ - addeq pc, r5, r0, ror r8 @ │ │ │ │ - addeq pc, r5, ip, ror #17 │ │ │ │ + addeq pc, r5, r4, lsr #19 │ │ │ │ + addeq lr, ip, r8, asr #12 │ │ │ │ + addeq pc, r5, r4, lsl r9 @ │ │ │ │ + addseq r3, sp, r0, lsl #12 │ │ │ │ + umulleq pc, r5, r0, r8 @ │ │ │ │ + addeq pc, r5, ip, lsl #18 │ │ │ │ │ │ │ │ 0036c844 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 36c6dc │ │ │ │ │ │ │ │ 0036c850 : │ │ │ │ @@ -245529,36 +245529,36 @@ │ │ │ │ beq 36c978 │ │ │ │ ldr r3, [pc, #88] @ 36c9a0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r1, [pc, #48] @ 36c9a4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36c91c │ │ │ │ ldr r0, [pc, #40] @ 36c9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929de4 │ │ │ │ + bl 929e04 │ │ │ │ ldr r1, [pc, #32] @ 36c9ac │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933eb4 │ │ │ │ + bl 933ed4 │ │ │ │ b 36c940 │ │ │ │ strdeq ip, [r9, -r8] │ │ │ │ - strdeq pc, [r5], ip │ │ │ │ + addeq pc, r5, ip, lsl r8 @ │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq pc, r5, r8, ror r7 @ │ │ │ │ - addeq pc, r5, r8, lsr #15 │ │ │ │ - addeq pc, r5, r4, lsr #15 │ │ │ │ + umulleq pc, r5, r8, r7 @ │ │ │ │ + addeq pc, r5, r8, asr #15 │ │ │ │ + addeq pc, r5, r4, asr #15 │ │ │ │ │ │ │ │ 0036c9b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -245567,29 +245567,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 36ca1c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 36ca20 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36c9cc │ │ │ │ - addeq pc, r5, ip, asr #14 │ │ │ │ - ldrdeq pc, [r5], r4 │ │ │ │ + addeq pc, r5, ip, ror #14 │ │ │ │ + strdeq pc, [r5], r4 │ │ │ │ │ │ │ │ 0036ca24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -245602,22 +245602,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 36ca8c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 36c8f0 │ │ │ │ @@ -245627,16 +245627,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 36cad4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36ca4c │ │ │ │ - addeq pc, r5, r8, asr #13 │ │ │ │ - addeq pc, r5, r0, lsr #12 │ │ │ │ + addeq pc, r5, r8, ror #13 │ │ │ │ + addeq pc, r5, r0, asr #12 │ │ │ │ │ │ │ │ 0036cad8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 36c8f0 │ │ │ │ │ │ │ │ @@ -245666,15 +245666,15 @@ │ │ │ │ bl 27cc1c │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935c14 │ │ │ │ + bl 935c34 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cb2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245692,15 +245692,15 @@ │ │ │ │ bl 27cc1c │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935c14 │ │ │ │ + bl 935c34 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cb94 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245722,42 +245722,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq pc, r5, ip, lsl #11 │ │ │ │ - strdeq pc, [r5], r8 │ │ │ │ - addeq pc, r5, r0, ror #10 │ │ │ │ - umulleq pc, r5, r0, r5 @ │ │ │ │ + addeq pc, r5, ip, lsr #11 │ │ │ │ + addeq pc, r5, r8, lsl r6 @ │ │ │ │ + addeq pc, r5, r0, lsl #11 │ │ │ │ + @ instruction: 0x0085f5b0 │ │ │ │ ldr r0, [pc, #4] @ 36cc58 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ @ instruction: 0x00a7fcb0 │ │ │ │ │ │ │ │ 0036cc5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #96] @ 36cce8 │ │ │ │ ldr r2, [pc, #96] @ 36ccec │ │ │ │ ldr r1, [pc, #96] @ 36ccf0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ccc8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245767,37 +245767,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d31b4 │ │ │ │ - addeq r4, r5, r4, lsl r9 │ │ │ │ - addeq r4, r5, r8, lsr #18 │ │ │ │ + @ instruction: 0x009d31d4 │ │ │ │ + addeq r4, r5, r4, lsr r9 │ │ │ │ + addeq r4, r5, r8, asr #18 │ │ │ │ │ │ │ │ 0036ccf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #96] @ 36cd80 │ │ │ │ ldr r2, [pc, #96] @ 36cd84 │ │ │ │ ldr r1, [pc, #96] @ 36cd88 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cd60 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245807,37 +245807,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, sp, ip, lsl r1 │ │ │ │ - addeq r4, r5, ip, ror r8 │ │ │ │ - umulleq r4, r5, r0, r8 │ │ │ │ + addseq r3, sp, ip, lsr r1 │ │ │ │ + umulleq r4, r5, ip, r8 │ │ │ │ + @ instruction: 0x008548b0 │ │ │ │ │ │ │ │ 0036cd8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #96] @ 36ce18 │ │ │ │ ldr r2, [pc, #96] @ 36ce1c │ │ │ │ ldr r1, [pc, #96] @ 36ce20 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cdf8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245847,37 +245847,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, sp, r4, lsl #1 │ │ │ │ - addeq r4, r5, r4, ror #15 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ + addseq r3, sp, r4, lsr #1 │ │ │ │ + addeq r4, r5, r4, lsl #16 │ │ │ │ + addeq r4, r5, r8, lsl r8 │ │ │ │ │ │ │ │ 0036ce24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #96] @ 36ceb0 │ │ │ │ ldr r2, [pc, #96] @ 36ceb4 │ │ │ │ ldr r1, [pc, #96] @ 36ceb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ce90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245887,17 +245887,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, sp, ip, ror #31 │ │ │ │ - addeq r4, r5, ip, asr #14 │ │ │ │ - addeq r4, r5, r0, ror #14 │ │ │ │ + addseq r3, sp, ip │ │ │ │ + addeq r4, r5, ip, ror #14 │ │ │ │ + addeq r4, r5, r0, lsl #15 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 36cf54 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -245935,16 +245935,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36cf74 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009212fc │ │ │ │ - @ instruction: 0x009212d4 │ │ │ │ + addseq r1, r2, ip, lsl r3 │ │ │ │ + @ instruction: 0x009212f4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36cfa0 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246002,16 +246002,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d080 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009211f0 │ │ │ │ - addseq r1, r2, r8, asr #3 │ │ │ │ + addseq r1, r2, r0, lsl r2 │ │ │ │ + addseq r1, r2, r8, ror #3 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -246339,15 +246339,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a1ac │ │ │ │ tsteq r8, r0, ror #13 │ │ │ │ tsteq r9, r4, asr r9 │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ smlatbeq sl, r8, sl, ip │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addeq lr, r5, r0, lsr #23 │ │ │ │ + addeq lr, r5, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -246369,22 +246369,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 36d6c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 8dcb30 │ │ │ │ + bl 8dcb50 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e2bf4 │ │ │ │ + bl 8e2c14 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 6c704c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ mov r5, r0 │ │ │ │ bl 69cec4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d688 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246485,15 +246485,15 @@ │ │ │ │ bne 36d948 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36d7c4 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 36d9a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -246502,15 +246502,15 @@ │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36d97c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 8eff4c │ │ │ │ + bl 8eff6c │ │ │ │ ldr r3, [pc, #556] @ 36da84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d7c4 │ │ │ │ ldr r3, [pc, #540] @ 36da88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -246536,26 +246536,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 36da94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36d7c4 │ │ │ │ ldr r2, [pc, #392] @ 36da98 │ │ │ │ ldr r3, [pc, #360] @ 36da7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -246601,15 +246601,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 8efba0 │ │ │ │ + bl 8efbc0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -246621,15 +246621,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8ef7b0 │ │ │ │ + bl 8ef7d0 │ │ │ │ b 36d834 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 27cebc │ │ │ │ b 36d994 │ │ │ │ mov r0, ip │ │ │ │ bl 27cebc │ │ │ │ b 36d970 │ │ │ │ @@ -246637,28 +246637,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 36d7c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, ror r8 │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, asr r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r5, r0, ror r8 │ │ │ │ + umulleq lr, r5, r0, r8 │ │ │ │ strdeq fp, [r9, -r4] │ │ │ │ - addeq lr, r5, r0, asr r7 │ │ │ │ + addeq lr, r5, r0, ror r7 │ │ │ │ │ │ │ │ 0036daa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246753,22 +246753,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 36dc3c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r2, sp, r4, asr #5 │ │ │ │ - addeq lr, r5, ip, lsr #12 │ │ │ │ - addeq lr, r5, r8, lsr #12 │ │ │ │ - addeq lr, r5, ip, lsr #12 │ │ │ │ - addeq lr, r5, r4, lsl #13 │ │ │ │ - addeq lr, r5, r0, asr r6 │ │ │ │ - addeq lr, r5, r4, lsl r6 │ │ │ │ - addeq lr, r5, ip, ror r6 │ │ │ │ + addseq r2, sp, r4, ror #5 │ │ │ │ + addeq lr, r5, ip, asr #12 │ │ │ │ + addeq lr, r5, r8, asr #12 │ │ │ │ + addeq lr, r5, ip, asr #12 │ │ │ │ + addeq lr, r5, r4, lsr #13 │ │ │ │ + addeq lr, r5, r0, ror r6 │ │ │ │ + addeq lr, r5, r4, lsr r6 │ │ │ │ + umulleq lr, r5, ip, r6 │ │ │ │ │ │ │ │ 0036dc40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -246811,15 +246811,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 36dea4 │ │ │ │ ldr r2, [pc, #432] @ 36dea8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d900 │ │ │ │ ldr r2, [pc, #408] @ 36deac │ │ │ │ ldr r3, [pc, #384] @ 36de98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -246844,15 +246844,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ b 36dd04 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 36dcdc │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 36dcdc │ │ │ │ @@ -246889,57 +246889,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ b 36dd0c │ │ │ │ ldr r2, [pc, #128] @ 36dec8 │ │ │ │ ldr r3, [pc, #128] @ 36decc │ │ │ │ ldr r1, [pc, #128] @ 36ded0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36ded4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 36dd04 │ │ │ │ bl 27d4f8 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 36ded8 │ │ │ │ ldr r3, [pc, #96] @ 36dedc │ │ │ │ ldr r1, [pc, #96] @ 36dee0 │ │ │ │ ldr r2, [pc, #96] @ 36dee4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36dd70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r9, r4, r1, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r5, r0, lsl #12 │ │ │ │ - addseq r2, sp, r4, ror r1 │ │ │ │ - addeq lr, r5, r4, lsr #11 │ │ │ │ + addeq lr, r5, r0, lsr #12 │ │ │ │ + umullseq r2, sp, r4, r1 │ │ │ │ + addeq lr, r5, r4, asr #11 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ strdeq fp, [r9, -r0] │ │ │ │ - addeq lr, r5, ip, ror #10 │ │ │ │ - addseq r2, sp, r4, lsl #2 │ │ │ │ - addeq lr, r5, r8, lsr r5 │ │ │ │ - addeq lr, r5, r4, lsr #9 │ │ │ │ - addseq r2, sp, r8, asr #32 │ │ │ │ - addeq lr, r5, ip, ror r4 │ │ │ │ - addeq lr, r5, r8, lsr #9 │ │ │ │ - addseq r2, sp, r4, lsl r0 │ │ │ │ - addeq lr, r5, r0, asr #8 │ │ │ │ + addeq lr, r5, ip, lsl #11 │ │ │ │ + addseq r2, sp, r4, lsr #2 │ │ │ │ + addeq lr, r5, r8, asr r5 │ │ │ │ + addeq lr, r5, r4, asr #9 │ │ │ │ + addseq r2, sp, r8, rrx │ │ │ │ + umulleq lr, r5, ip, r4 │ │ │ │ + addeq lr, r5, r8, asr #9 │ │ │ │ + addseq r2, sp, r4, lsr r0 │ │ │ │ + addeq lr, r5, r0, ror #8 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - addeq lr, r5, ip, asr #8 │ │ │ │ - addseq r1, sp, r4, ror #31 │ │ │ │ - addeq lr, r5, r8, lsl r4 │ │ │ │ + addeq lr, r5, ip, ror #8 │ │ │ │ + addseq r2, sp, r4 │ │ │ │ + addeq lr, r5, r8, lsr r4 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0036dee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247076,21 +247076,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecbc <__printf_chk@plt> │ │ │ │ b 36e0bc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - addeq lr, r4, r8, lsl #4 │ │ │ │ + addeq lr, r4, r8, lsr #4 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ @ instruction: 0x0109adb8 │ │ │ │ - @ instruction: 0x0085e2b4 │ │ │ │ - addeq lr, r5, r0, asr #4 │ │ │ │ - addeq lr, r5, ip, ror #4 │ │ │ │ - addeq lr, r5, r8, lsr #4 │ │ │ │ + ldrdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r0, ror #4 │ │ │ │ + addeq lr, r5, ip, lsl #5 │ │ │ │ + addeq lr, r5, r8, asr #4 │ │ │ │ │ │ │ │ 0036e138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -247182,15 +247182,15 @@ │ │ │ │ b 36e210 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r9, ip, ip, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r8, ror #24 │ │ │ │ ldrdeq sl, [r9, -ip] │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq lr, r5, ip, lsl #2 │ │ │ │ + addeq lr, r5, ip, lsr #2 │ │ │ │ │ │ │ │ 0036e2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 36e4f0 │ │ │ │ @@ -247329,19 +247329,19 @@ │ │ │ │ bl 27cebc │ │ │ │ b 36e490 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r4, lsl fp │ │ │ │ smlatteq r9, r0, sl, sl │ │ │ │ - strdeq sp, [r5], ip │ │ │ │ + addeq lr, r5, ip, lsl r0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - umulleq sp, r5, ip, pc @ │ │ │ │ - addeq sp, r5, r8, lsr pc │ │ │ │ - addeq sp, r5, ip, ror #30 │ │ │ │ + @ instruction: 0x0085dfbc │ │ │ │ + addeq sp, r5, r8, asr pc │ │ │ │ + addeq sp, r5, ip, lsl #31 │ │ │ │ │ │ │ │ 0036e514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -247359,26 +247359,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 36e8a8 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d84 │ │ │ │ - bl 930868 │ │ │ │ + bl 929da4 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #812] @ 36e8ac │ │ │ │ ldr r2, [pc, #812] @ 36e8b0 │ │ │ │ ldr r1, [pc, #812] @ 36e8b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -247566,28 +247566,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36d704 │ │ │ │ b 36e858 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, r8, r8, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r9, r4, r8, sl │ │ │ │ - addseq r1, sp, r4, ror #17 │ │ │ │ - addeq r5, r4, r4, asr r5 │ │ │ │ - umulleq r9, pc, ip, r5 @ │ │ │ │ + addseq r1, sp, r4, lsl #18 │ │ │ │ + addeq r5, r4, r4, ror r5 │ │ │ │ + @ instruction: 0x008f95bc │ │ │ │ tsteq r8, r4, lsl r5 │ │ │ │ - addseq pc, r2, r4, ror #14 │ │ │ │ - strdeq sp, [r5], ip │ │ │ │ + addseq pc, r2, r4, lsl #15 │ │ │ │ + addeq sp, r5, ip, lsl lr │ │ │ │ tsteq r8, r8, ror #8 │ │ │ │ - umulleq sp, r5, r8, sp │ │ │ │ + @ instruction: 0x0085ddb8 │ │ │ │ tsteq r9, ip, ror r6 │ │ │ │ tsteq r8, r8, lsr #7 │ │ │ │ - ldrdeq sp, [r5], r0 │ │ │ │ + strdeq sp, [r5], r0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sp, r5, r8, lsr #24 │ │ │ │ - addeq sp, r5, r0, asr #24 │ │ │ │ + addeq sp, r5, r8, asr #24 │ │ │ │ + addeq sp, r5, r0, ror #24 │ │ │ │ │ │ │ │ 0036e8e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -247666,15 +247666,15 @@ │ │ │ │ bl 27f16c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d900 │ │ │ │ cmp r4, #0 │ │ │ │ blt 36ea74 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 36ea74 │ │ │ │ cmp r4, #0 │ │ │ │ bne 36eaa8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -247693,15 +247693,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8df910 │ │ │ │ + bl 8df930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e9ec │ │ │ │ b 36ea74 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -247796,25 +247796,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 929d84 │ │ │ │ - bl 930868 │ │ │ │ + bl 929da4 │ │ │ │ + bl 930888 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 36ee08 │ │ │ │ ldr r1, [pc, #464] @ 36ee0c │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f1b4 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -247916,25 +247916,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, sp, ip, lsr r2 │ │ │ │ - addeq r4, r4, r4, lsr #29 │ │ │ │ - addeq r8, pc, ip, ror #29 │ │ │ │ + addseq r1, sp, ip, asr r2 │ │ │ │ + addeq r4, r4, r4, asr #29 │ │ │ │ + addeq r8, pc, ip, lsl #30 │ │ │ │ @ instruction: 0x01186ebc │ │ │ │ - addeq sp, r5, r4, lsl r8 │ │ │ │ + addeq sp, r5, r4, lsr r8 │ │ │ │ tsteq r8, ip, lsr lr │ │ │ │ swpeq sl, ip, [r9] │ │ │ │ - addeq sp, r5, r0, lsr r7 │ │ │ │ + addeq sp, r5, r0, asr r7 │ │ │ │ tsteq r8, ip, asr #27 │ │ │ │ - addeq sp, r5, r4, lsl r7 │ │ │ │ - @ instruction: 0x0085d4bc │ │ │ │ + addeq sp, r5, r4, lsr r7 │ │ │ │ + ldrdeq sp, [r5], ip │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0036ee34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -247973,15 +247973,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r9, fp, r0, lsr #30 │ │ │ │ + addeq r9, fp, r0, asr #30 │ │ │ │ │ │ │ │ 0036eee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -248502,20 +248502,20 @@ │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r9, [r9, -r8] │ │ │ │ @ instruction: 0x01099ab8 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sp, r5, r8, lsr #1 │ │ │ │ - umulleq sp, r5, ip, r0 │ │ │ │ - addeq ip, r5, r8, lsr #31 │ │ │ │ - addeq ip, r5, r8, lsr #30 │ │ │ │ + addeq sp, r5, r8, asr #1 │ │ │ │ + strheq sp, [r5], ip │ │ │ │ + addeq ip, r5, r8, asr #31 │ │ │ │ + addeq ip, r5, r8, asr #30 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - addeq ip, r5, r8, asr #28 │ │ │ │ + addeq ip, r5, r8, ror #28 │ │ │ │ │ │ │ │ 0036f734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -249294,15 +249294,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 370764 │ │ │ │ cmp r7, fp │ │ │ │ bcc 370714 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -249513,20 +249513,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 3703c0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 37069c │ │ │ │ b 3703d4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -249553,15 +249553,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8ef7b0 │ │ │ │ + bl 8ef7d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370360 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 27f43c │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27cebc │ │ │ │ @@ -249660,29 +249660,29 @@ │ │ │ │ tsteq r9, r0, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r8, lsr r4 │ │ │ │ smlatbeq r9, r4, r3, r9 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r5, r0, r8, lsl r8 │ │ │ │ - addeq ip, r5, r0, asr r6 │ │ │ │ - strdeq ip, [r5], r8 │ │ │ │ - addseq pc, ip, r8, ror #20 │ │ │ │ - addeq ip, r5, r8, lsl r2 │ │ │ │ - addeq ip, r5, r4, asr r2 │ │ │ │ + addeq ip, r5, r0, ror r6 │ │ │ │ + addeq ip, r5, r8, lsl r6 │ │ │ │ + addseq pc, ip, r8, lsl #21 │ │ │ │ + addeq ip, r5, r8, lsr r2 │ │ │ │ + addeq ip, r5, r4, ror r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addeq fp, r5, ip, lsl r9 │ │ │ │ + addeq fp, r5, ip, lsr r9 │ │ │ │ bge fee1b3d4 <__bss_end__@@Base+0xfd8fd504> │ │ │ │ bge fee1b3dc <__bss_end__@@Base+0xfd8fd50c> │ │ │ │ - addseq lr, ip, r8, lsr #24 │ │ │ │ - ldrdeq fp, [r5], r8 │ │ │ │ - addeq fp, r5, r4, lsl r4 │ │ │ │ + addseq lr, ip, r8, asr #24 │ │ │ │ + strdeq fp, [r5], r8 │ │ │ │ + addeq fp, r5, r4, lsr r4 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq fp, r5, r0, lsl #4 │ │ │ │ + addeq fp, r5, r0, lsr #4 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 370ad4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 370944 │ │ │ │ @@ -250164,15 +250164,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3716cc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 37166c │ │ │ │ @@ -250489,23 +250489,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 371170 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -250539,15 +250539,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8ef7b0 │ │ │ │ + bl 8ef7d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 371104 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27f43c │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 27cebc │ │ │ │ @@ -250933,19 +250933,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 27e77c │ │ │ │ mvn fp, #0 │ │ │ │ b 36fa58 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r5, r0, r8, lsl r8 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addseq lr, ip, r8, lsl r2 │ │ │ │ - addeq sl, r5, r4, asr #19 │ │ │ │ + addseq lr, ip, r8, lsr r2 │ │ │ │ + addeq sl, r5, r4, ror #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0x009ce1b8 │ │ │ │ - addeq sl, r5, r0, ror #18 │ │ │ │ + @ instruction: 0x009ce1d8 │ │ │ │ + addeq sl, r5, r0, lsl #19 │ │ │ │ │ │ │ │ 00371cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -251036,15 +251036,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r5, ip, lsr r8 │ │ │ │ + addeq sl, r5, ip, asr r8 │ │ │ │ │ │ │ │ 00371e70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -251062,15 +251062,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r5, r4, ror #15 │ │ │ │ + addeq sl, r5, r4, lsl #16 │ │ │ │ │ │ │ │ 00371ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 372150 │ │ │ │ @@ -251103,29 +251103,29 @@ │ │ │ │ bne 371f38 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37201c │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8e3ff4 │ │ │ │ + bl 8e4014 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 371f9c │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 8dd4c0 │ │ │ │ + bl 8dd4e0 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 371f44 │ │ │ │ cmp r9, #0 │ │ │ │ bne 372144 │ │ │ │ ldr r0, [pc, #412] @ 37215c │ │ │ │ mov r1, #0 │ │ │ │ @@ -251154,15 +251154,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 372034 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 372044 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 371f5c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -251178,49 +251178,49 @@ │ │ │ │ beq 37212c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 372138 │ │ │ │ ldr r0, [pc, #216] @ 372168 │ │ │ │ ldr r9, [pc, #216] @ 37216c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 371f5c │ │ │ │ mov r9, #1 │ │ │ │ b 372034 │ │ │ │ ldr r0, [pc, #96] @ 372170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r0, [pc, #88] @ 372174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74000 │ │ │ │ + bl b74020 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37207c │ │ │ │ ldr r1, [pc, #68] @ 372178 │ │ │ │ add r1, pc, r1 │ │ │ │ b 372088 │ │ │ │ ldr r1, [pc, #60] @ 37217c │ │ │ │ @@ -251231,20 +251231,20 @@ │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, ip, r0, r8 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ @ instruction: 0x01183bb4 │ │ │ │ tsteq r9, r0, lsr #28 │ │ │ │ - addeq sl, r5, r8, asr r7 │ │ │ │ - addeq sl, r5, ip, ror r7 │ │ │ │ - addeq sl, r5, r8, lsl #11 │ │ │ │ - addeq sl, r5, r0, lsr #11 │ │ │ │ - addeq sl, r5, r8, asr r5 │ │ │ │ - addeq sl, r5, ip, asr #10 │ │ │ │ + addeq sl, r5, r8, ror r7 │ │ │ │ + umulleq sl, r5, ip, r7 │ │ │ │ + addeq sl, r5, r8, lsr #11 │ │ │ │ + addeq sl, r5, r0, asr #11 │ │ │ │ + addeq sl, r5, r8, ror r5 │ │ │ │ + addeq sl, r5, ip, ror #10 │ │ │ │ │ │ │ │ 00372180 : │ │ │ │ ldr r3, [pc, #16] @ 372198 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -251711,15 +251711,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3724a4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, asr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, lsl #24 │ │ │ │ tsteq r9, r4, lsl #20 │ │ │ │ - addseq sp, ip, lr, lsl sl │ │ │ │ + addseq sp, ip, lr, lsr sl │ │ │ │ andeq r6, r0, r0, lsr pc │ │ │ │ tsteq r9, r8, asr #18 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 003728d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -252147,17 +252147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 372f78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 372f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq ip, ip, r0, lsl pc │ │ │ │ - strdeq r9, [r5], r0 │ │ │ │ - addeq r9, r5, r4, lsl #18 │ │ │ │ + addseq ip, ip, r0, lsr pc │ │ │ │ + addeq r9, r5, r0, lsl r9 │ │ │ │ + addeq r9, r5, r4, lsr #18 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00372f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -252203,15 +252203,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 37313c │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -252228,55 +252228,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8eb214 │ │ │ │ + bl 8eb234 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 3730e0 │ │ │ │ ldr r1, [pc, #196] @ 37318c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8dbb10 │ │ │ │ + bl 8dbb30 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 373158 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 373004 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 373004 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 373190 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 373004 │ │ │ │ ldr r3, [pc, #80] @ 373194 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ b 373064 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 373198 │ │ │ │ ldr r1, [pc, #56] @ 37319c │ │ │ │ ldr r0, [pc, #56] @ 3731a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -252287,17 +252287,17 @@ │ │ │ │ tsteq r9, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsl #28 │ │ │ │ strdeq r5, [r9, -r8] │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ - addseq ip, ip, r4, lsl #26 │ │ │ │ - addeq sl, r4, r0, lsl #7 │ │ │ │ - umulleq sl, r4, r4, r3 │ │ │ │ + addseq ip, ip, r4, lsr #26 │ │ │ │ + addeq sl, r4, r0, lsr #7 │ │ │ │ + @ instruction: 0x0084a3b4 │ │ │ │ │ │ │ │ 003731a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 3732dc │ │ │ │ @@ -252313,15 +252313,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 3732e4 │ │ │ │ ldr r8, [pc, #256] @ 3732e8 │ │ │ │ ldr r6, [pc, #256] @ 3732ec │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 373224 │ │ │ │ - bl 8dd560 │ │ │ │ + bl 8dd580 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d648 │ │ │ │ @@ -252341,15 +252341,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 27d648 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 373224 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5a7f0 │ │ │ │ + bl b5a810 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 373284 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ca54 │ │ │ │ mov r0, r4 │ │ │ │ @@ -252370,21 +252370,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27d648 │ │ │ │ b 373218 │ │ │ │ - addseq fp, r1, r0, ror r0 │ │ │ │ + umullseq fp, r1, r0, r0 │ │ │ │ tsteq sl, ip, lsr lr │ │ │ │ - ldrdeq r9, [r5], r0 │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + addeq r9, r5, r0, asr #13 │ │ │ │ addeq r9, r5, r0, lsr #13 │ │ │ │ - addeq r9, r5, r0, lsl #13 │ │ │ │ - @ instruction: 0x008f1eb8 │ │ │ │ - addeq r6, r8, r4, lsr #6 │ │ │ │ + ldrdeq r1, [pc], r8 │ │ │ │ + addeq r6, r8, r4, asr #6 │ │ │ │ │ │ │ │ 003732f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -252454,40 +252454,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 373480 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 901ad8 │ │ │ │ + bl 901af8 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 373410 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b aebf40 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ - addeq r9, r5, r4, ror #9 │ │ │ │ + b aebf60 │ │ │ │ + strdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r4, lsl #10 │ │ │ │ │ │ │ │ 00373484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 373760 │ │ │ │ @@ -252525,15 +252525,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 37376c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ cmp r7, #0 │ │ │ │ beq 373750 │ │ │ │ ldr r9, [pc, #556] @ 373770 │ │ │ │ ldr r8, [pc, #556] @ 373774 │ │ │ │ ldr sl, [pc, #556] @ 373778 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -252567,129 +252567,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 373750 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 373610 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 37377c │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37355c │ │ │ │ ldr r1, [pc, #328] @ 373780 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373568 │ │ │ │ ldr r1, [pc, #300] @ 373784 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373574 │ │ │ │ ldr r1, [pc, #272] @ 373788 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373580 │ │ │ │ ldr r1, [pc, #244] @ 37378c │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37358c │ │ │ │ ldr r1, [pc, #216] @ 373790 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373598 │ │ │ │ ldr r1, [pc, #188] @ 373794 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735a4 │ │ │ │ ldr r1, [pc, #160] @ 373798 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735b0 │ │ │ │ ldr r1, [pc, #132] @ 37379c │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735bc │ │ │ │ ldr r1, [pc, #104] @ 3737a0 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3735c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl aec898 │ │ │ │ + bl aec8b8 │ │ │ │ b 3734e0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsl r9 │ │ │ │ - ldrdeq r9, [r5], r4 │ │ │ │ - addeq r9, r5, ip, asr #7 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ + strdeq r9, [r5], r4 │ │ │ │ addeq r9, r5, ip, ror #7 │ │ │ │ - addeq r9, r5, r8, lsr r3 │ │ │ │ - addeq r9, r5, r4, lsr r3 │ │ │ │ - addeq r9, r5, ip, lsr #6 │ │ │ │ - addeq r9, r5, r4, lsr #6 │ │ │ │ - addeq r9, r5, ip, lsl r3 │ │ │ │ - addeq r9, r5, r4, lsl r3 │ │ │ │ - addeq r9, r5, r8, lsl #6 │ │ │ │ - addeq r9, r5, r0, lsl #6 │ │ │ │ strdeq r9, [r5], r8 │ │ │ │ - strdeq r9, [r5], r0 │ │ │ │ + addeq r9, r5, ip, lsl #8 │ │ │ │ + addeq r9, r5, r8, asr r3 │ │ │ │ + addeq r9, r5, r4, asr r3 │ │ │ │ + addeq r9, r5, ip, asr #6 │ │ │ │ + addeq r9, r5, r4, asr #6 │ │ │ │ + addeq r9, r5, ip, lsr r3 │ │ │ │ + addeq r9, r5, r4, lsr r3 │ │ │ │ + addeq r9, r5, r8, lsr #6 │ │ │ │ + addeq r9, r5, r0, lsr #6 │ │ │ │ + addeq r9, r5, r8, lsl r3 │ │ │ │ + addeq r9, r5, r0, lsl r3 │ │ │ │ │ │ │ │ 003737a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 373a54 │ │ │ │ @@ -252723,101 +252723,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 373950 │ │ │ │ ldr r2, [pc, #572] @ 373a70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 373a74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739b8 │ │ │ │ ldr r2, [pc, #540] @ 373a78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 373a7c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739d0 │ │ │ │ ldr r2, [pc, #508] @ 373a80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 373a84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739c4 │ │ │ │ ldr r2, [pc, #476] @ 373a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 373a8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3738f4 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739dc │ │ │ │ ldr r2, [pc, #432] @ 373a90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 373a94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r1, [pc, #400] @ 373a98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52170 │ │ │ │ + bl b52190 │ │ │ │ ldr r1, [pc, #372] @ 373a9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27cebc │ │ │ │ mov r0, r6 │ │ │ │ - bl b52380 │ │ │ │ + bl b523a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3739e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl b5a6ac │ │ │ │ + bl b5a6cc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl a9ce78 │ │ │ │ + bl a9ce98 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37382c │ │ │ │ ldr r2, [pc, #236] @ 373aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373834 │ │ │ │ @@ -252832,17 +252832,17 @@ │ │ │ │ b 373884 │ │ │ │ ldr r2, [pc, #204] @ 373ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3738e0 │ │ │ │ ldr r1, [pc, #196] @ 373ab4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl aec784 │ │ │ │ + bl aec7a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #164] @ 373ab8 │ │ │ │ ldr r3, [pc, #64] @ 373a58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252860,99 +252860,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r4, lsl r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r9, r5, r0, lsr #4 │ │ │ │ - addeq r9, r5, r0, lsr r2 │ │ │ │ + addeq r9, r5, r0, asr #4 │ │ │ │ + addeq r9, r5, r0, asr r2 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - addseq sp, r3, r0, lsr pc │ │ │ │ - addeq r9, r5, r8, lsr #4 │ │ │ │ - addseq sp, r3, r8, lsl #30 │ │ │ │ - addeq r9, r5, r0, lsl r2 │ │ │ │ - addseq sp, r3, r0, ror #29 │ │ │ │ - strdeq r9, [r5], r4 │ │ │ │ - @ instruction: 0x0093deb8 │ │ │ │ - ldrdeq r9, [r5], ip │ │ │ │ - addseq sp, r3, r4, lsl #29 │ │ │ │ + addseq sp, r3, r0, asr pc │ │ │ │ + addeq r9, r5, r8, asr #4 │ │ │ │ + addseq sp, r3, r8, lsr #30 │ │ │ │ + addeq r9, r5, r0, lsr r2 │ │ │ │ + addseq sp, r3, r0, lsl #30 │ │ │ │ + addeq r9, r5, r4, lsl r2 │ │ │ │ + @ instruction: 0x0093ded8 │ │ │ │ + strdeq r9, [r5], ip │ │ │ │ + addseq sp, r3, r4, lsr #29 │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, ip, asr #3 │ │ │ │ @ instruction: 0x008591b8 │ │ │ │ - addeq r9, r5, ip, lsr #3 │ │ │ │ - umulleq r9, r5, r8, r1 │ │ │ │ - umulleq r5, r4, r4, r7 │ │ │ │ - addeq r5, r4, r8, lsl #15 │ │ │ │ - addeq r5, r4, ip, ror r7 │ │ │ │ - addeq r5, r4, r0, ror r7 │ │ │ │ - addeq r5, r4, r4, ror #14 │ │ │ │ - addseq lr, r7, r4, ror r5 │ │ │ │ + @ instruction: 0x008457b4 │ │ │ │ + addeq r5, r4, r8, lsr #15 │ │ │ │ + umulleq r5, r4, ip, r7 │ │ │ │ + umulleq r5, r4, r0, r7 │ │ │ │ + addeq r5, r4, r4, lsl #15 │ │ │ │ + umullseq lr, r7, r4, r5 │ │ │ │ strdeq r5, [r9, -r0] │ │ │ │ │ │ │ │ 00373abc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 375728 │ │ │ │ ldr r1, [pc, #112] @ 373b50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373b34 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373b28 │ │ │ │ ldr r2, [pc, #72] @ 373b54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 373b58 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec27c │ │ │ │ + b aec29c │ │ │ │ ldr r2, [pc, #44] @ 373b5c │ │ │ │ add r2, pc, r2 │ │ │ │ b 373b0c │ │ │ │ ldr r1, [pc, #36] @ 373b60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec27c │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - ldrdeq r7, [r4], r8 │ │ │ │ - addeq r4, ip, r4, asr ip │ │ │ │ - addseq r1, r5, ip, asr r8 │ │ │ │ - addeq r8, r5, r8, lsr #31 │ │ │ │ + b aec29c │ │ │ │ + addeq r9, r5, r8, lsl r0 │ │ │ │ + strdeq r7, [r4], r8 │ │ │ │ + addeq r4, ip, r4, ror ip │ │ │ │ + addseq r1, r5, ip, ror r8 │ │ │ │ + addeq r8, r5, r8, asr #31 │ │ │ │ │ │ │ │ 00373b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 375794 │ │ │ │ ldr r1, [pc, #28] @ 373ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec1c4 │ │ │ │ - addeq r4, ip, r4, ror #23 │ │ │ │ + b aec1e4 │ │ │ │ + addeq r4, ip, r4, lsl #24 │ │ │ │ │ │ │ │ 00373ba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 373c74 │ │ │ │ @@ -252977,17 +252977,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 373c7c │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ mov r0, r5 │ │ │ │ - bl aec8f4 │ │ │ │ + bl aec914 │ │ │ │ ldr r2, [pc, #76] @ 373c80 │ │ │ │ ldr r3, [pc, #64] @ 373c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253000,15 +253000,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ ldrdeq r5, [r9, -r0] │ │ │ │ │ │ │ │ 00373c84 : │ │ │ │ mov r0, #0 │ │ │ │ b 3757f4 │ │ │ │ │ │ │ │ 00373c8c : │ │ │ │ @@ -253029,31 +253029,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ ldr r1, [pc, #232] @ 373dcc │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #212] @ 373dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 901ad8 │ │ │ │ + bl 901af8 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 373da8 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -253084,24 +253084,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 373dd8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 373d64 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r1, r8, lsr #9 │ │ │ │ - strdeq r7, [sp], r4 │ │ │ │ - umulleq r1, r7, r4, r9 │ │ │ │ + addseq r6, r1, r8, asr #9 │ │ │ │ + addeq r7, sp, r4, lsl r9 │ │ │ │ + @ instruction: 0x008719b4 │ │ │ │ swpeq r5, r8, [r9] │ │ │ │ - addeq r8, r5, ip, asr sp │ │ │ │ + addeq r8, r5, ip, ror sp │ │ │ │ │ │ │ │ 00373ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 373ebc │ │ │ │ @@ -253113,25 +253113,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ ldr r1, [pc, #156] @ 373ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cb7c │ │ │ │ + bl b5cb9c │ │ │ │ ldr r1, [pc, #140] @ 373ecc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 66beb0 │ │ │ │ @@ -253154,17 +253154,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsl r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r1, r0, ror #6 │ │ │ │ - @ instruction: 0x008d77b0 │ │ │ │ - addeq r1, r7, r0, asr r8 │ │ │ │ + addseq r6, r1, r0, lsl #7 │ │ │ │ + ldrdeq r7, [sp], r0 │ │ │ │ + addeq r1, r7, r0, ror r8 │ │ │ │ smlabbeq r9, r8, pc, r4 @ │ │ │ │ │ │ │ │ 00373ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253263,15 +253263,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 3740d0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5c984 │ │ │ │ + bl b5c9a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 668ca0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8c80 │ │ │ │ @@ -253291,15 +253291,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, r4, sp, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r0, lsr r3 @ │ │ │ │ + addeq r0, pc, r0, asr r3 @ │ │ │ │ tsteq r9, ip, ror sp │ │ │ │ │ │ │ │ 003740d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -253337,71 +253337,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3745a8 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374548 │ │ │ │ ldr r1, [pc, #1040] @ 3745ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #1028] @ 3745b0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #1012] @ 3745b4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #996] @ 3745b8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #980] @ 3745bc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #964] @ 3745c0 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37450c │ │ │ │ ldr r2, [pc, #936] @ 3745c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 3745c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 374500 │ │ │ │ ldr r2, [pc, #908] @ 3745cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 3745d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 374148 │ │ │ │ mov r0, r8 │ │ │ │ - bl aecf10 │ │ │ │ + bl aecf30 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #860] @ 3745d4 │ │ │ │ ldr r3, [pc, #792] @ 374594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253420,166 +253420,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3745a8 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374530 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 374518 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 374250 │ │ │ │ ldr r1, [pc, #700] @ 3745d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 374250 │ │ │ │ ldr r2, [pc, #632] @ 3745a8 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 37453c │ │ │ │ ldr r1, [pc, #640] @ 3745dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #628] @ 3745e0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #612] @ 3745e4 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #596] @ 3745e8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #580] @ 3745ec │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #564] @ 3745f0 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #548] @ 3745f4 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #532] @ 3745f8 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 374250 │ │ │ │ ldr r2, [pc, #428] @ 3745a8 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374554 │ │ │ │ ldr r1, [pc, #468] @ 3745fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #456] @ 374600 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #440] @ 374604 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #424] @ 374608 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 374250 │ │ │ │ ldr r2, [pc, #304] @ 3745a8 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374560 │ │ │ │ ldr r1, [pc, #360] @ 37460c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #348] @ 374610 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #332] @ 374614 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #316] @ 374618 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [pc, #300] @ 37461c │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 374250 │ │ │ │ ldr r2, [pc, #280] @ 374620 │ │ │ │ add r2, pc, r2 │ │ │ │ b 374240 │ │ │ │ ldr r2, [pc, #272] @ 374624 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37421c │ │ │ │ ldr r1, [pc, #264] @ 374628 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 3742f8 │ │ │ │ ldr r3, [pc, #244] @ 37462c │ │ │ │ add r3, pc, r3 │ │ │ │ b 3742e0 │ │ │ │ ldr r3, [pc, #236] @ 374630 │ │ │ │ add r3, pc, r3 │ │ │ │ b 374354 │ │ │ │ @@ -253600,57 +253600,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r9, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r9, r4, ip, r4 │ │ │ │ - @ instruction: 0x009cbdb4 │ │ │ │ - addeq r8, r5, r4, ror #19 │ │ │ │ - umulleq r8, r5, ip, sl │ │ │ │ + @ instruction: 0x009cbdd4 │ │ │ │ + addeq r8, r5, r4, lsl #20 │ │ │ │ + @ instruction: 0x00858abc │ │ │ │ @ instruction: 0x00004ebc │ │ │ │ - addeq r8, r5, r4, lsl #19 │ │ │ │ - umulleq r8, r5, r0, r9 │ │ │ │ - addeq r8, r5, ip, lsl #19 │ │ │ │ + addeq r8, r5, r4, lsr #19 │ │ │ │ + @ instruction: 0x008589b0 │ │ │ │ + addeq r8, r5, ip, lsr #19 │ │ │ │ + addeq r8, r5, r8, lsr #19 │ │ │ │ + addeq r8, r5, r4, lsr #19 │ │ │ │ + addeq r8, r5, r0, lsr #19 │ │ │ │ + addseq sp, r3, r8, ror #10 │ │ │ │ addeq r8, r5, r8, lsl #19 │ │ │ │ - addeq r8, r5, r4, lsl #19 │ │ │ │ - addeq r8, r5, r0, lsl #19 │ │ │ │ - addseq sp, r3, r8, asr #10 │ │ │ │ - addeq r8, r5, r8, ror #18 │ │ │ │ - addseq sp, r3, r4, lsr #10 │ │ │ │ - addeq r8, r5, r8, asr r9 │ │ │ │ + addseq sp, r3, r4, asr #10 │ │ │ │ + addeq r8, r5, r8, ror r9 │ │ │ │ smlabbeq r9, ip, fp, r4 │ │ │ │ - addeq r8, r5, r0, ror #16 │ │ │ │ - addeq r8, r5, r4, asr #15 │ │ │ │ - addeq r8, r5, r8, asr #16 │ │ │ │ - ldrdeq r8, [r5], ip │ │ │ │ - addeq r8, r5, r4, lsr r8 │ │ │ │ - addeq r8, r5, r4, asr #15 │ │ │ │ - addeq r8, r5, r4, lsr #16 │ │ │ │ - addeq r8, r5, r4, lsr #16 │ │ │ │ - umulleq r8, r5, r8, r7 │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - addeq r8, r5, ip, ror r7 │ │ │ │ + addeq r8, r5, r0, lsl #17 │ │ │ │ + addeq r8, r5, r4, ror #15 │ │ │ │ + addeq r8, r5, r8, ror #16 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + addeq r8, r5, r4, asr r8 │ │ │ │ + addeq r8, r5, r4, ror #15 │ │ │ │ + addeq r8, r5, r4, asr #16 │ │ │ │ + addeq r8, r5, r4, asr #16 │ │ │ │ + @ instruction: 0x008587b8 │ │ │ │ + addeq r8, r5, r8, lsl r7 │ │ │ │ + umulleq r8, r5, ip, r7 │ │ │ │ + addeq r8, r5, r0, asr #14 │ │ │ │ + addeq r8, r5, ip, lsr r7 │ │ │ │ + umulleq r8, r5, ip, r6 │ │ │ │ addeq r8, r5, r0, lsr #14 │ │ │ │ - addeq r8, r5, ip, lsl r7 │ │ │ │ - addeq r8, r5, ip, ror r6 │ │ │ │ - addeq r8, r5, r0, lsl #14 │ │ │ │ + addeq r8, r5, r4, asr #13 │ │ │ │ + addeq r8, r5, r0, lsr #13 │ │ │ │ + addeq r8, r5, ip, lsr #13 │ │ │ │ + addeq r4, r4, r0, ror #24 │ │ │ │ + addeq r4, r4, r4, asr ip │ │ │ │ + @ instruction: 0x008586b4 │ │ │ │ + addseq r9, r1, r8, lsl sp │ │ │ │ + addseq r9, r1, ip, lsl #26 │ │ │ │ + addseq r9, r1, r0, lsl #26 │ │ │ │ + @ instruction: 0x00919cf4 │ │ │ │ + addseq r9, r1, r8, ror #25 │ │ │ │ + umullseq fp, ip, r4, r9 │ │ │ │ addeq r8, r5, r4, lsr #13 │ │ │ │ - addeq r8, r5, r0, lsl #13 │ │ │ │ - addeq r8, r5, ip, lsl #13 │ │ │ │ - addeq r4, r4, r0, asr #24 │ │ │ │ - addeq r4, r4, r4, lsr ip │ │ │ │ - umulleq r8, r5, r4, r6 │ │ │ │ - @ instruction: 0x00919cf8 │ │ │ │ - addseq r9, r1, ip, ror #25 │ │ │ │ - addseq r9, r1, r0, ror #25 │ │ │ │ - @ instruction: 0x00919cd4 │ │ │ │ - addseq r9, r1, r8, asr #25 │ │ │ │ - addseq fp, ip, r4, ror r9 │ │ │ │ - addeq r8, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0037464c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253669,20 +253669,20 @@ │ │ │ │ bl 375a64 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3746ac │ │ │ │ ldr r1, [pc, #112] @ 374710 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8c80 │ │ │ │ mov r0, r4 │ │ │ │ - bl aec220 │ │ │ │ + bl aec240 │ │ │ │ ldr r2, [pc, #76] @ 374714 │ │ │ │ ldr r3, [pc, #64] @ 37470c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253695,15 +253695,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r9, r0, r7, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, ip, r8, asr #1 │ │ │ │ + addeq r4, ip, r8, ror #1 │ │ │ │ tsteq r9, ip, lsr r7 │ │ │ │ │ │ │ │ 00374718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253722,20 +253722,20 @@ │ │ │ │ bl 375894 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37478c │ │ │ │ ldr r1, [pc, #148] @ 374800 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3747dc │ │ │ │ mov r0, r4 │ │ │ │ - bl aec9ac │ │ │ │ + bl aec9cc │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d8c80 │ │ │ │ ldr r2, [pc, #100] @ 374804 │ │ │ │ ldr r3, [pc, #88] @ 3747fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253752,22 +253752,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 374808 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ b 374784 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008584b8 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ tsteq r9, r4, ror #12 │ │ │ │ - addeq r8, r5, r4, asr r4 │ │ │ │ + addeq r8, r5, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 374a40 │ │ │ │ @@ -253778,94 +253778,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 374a48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ ldr r6, [pc, #492] @ 374a4c │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3749cc │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ bl 27f1b4 │ │ │ │ ldr r3, [pc, #456] @ 374a50 │ │ │ │ ldr r1, [pc, #456] @ 374a54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 374a58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ ldr r1, [pc, #412] @ 374a5c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ ldr r1, [pc, #392] @ 374a60 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ ldr r1, [pc, #372] @ 374a64 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ ldr r1, [pc, #352] @ 374a68 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 374938 │ │ │ │ mov r0, sp │ │ │ │ - bl b73e74 │ │ │ │ + bl b73e94 │ │ │ │ ldr r2, [pc, #300] @ 374a6c │ │ │ │ ldr r1, [pc, #300] @ 374a70 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9334f4 │ │ │ │ + bl 933514 │ │ │ │ ldr r1, [pc, #280] @ 374a74 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93708c │ │ │ │ + bl 9370ac │ │ │ │ mov r4, r0 │ │ │ │ - bl b57894 │ │ │ │ + bl b578b4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl a9ce78 │ │ │ │ + bl a9ce98 │ │ │ │ mov r0, r8 │ │ │ │ - bl b52380 │ │ │ │ + bl b523a0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3749b8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374a20 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253890,43 +253890,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5e82c │ │ │ │ + bl b5e84c │ │ │ │ b 3749b8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 374a7c │ │ │ │ ldr r1, [pc, #84] @ 374a80 │ │ │ │ ldr r0, [pc, #84] @ 374a84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrdeq r4, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r4, ip, asr r7 │ │ │ │ + addeq sp, r4, ip, ror r7 │ │ │ │ smlatbeq r9, r8, r5, r4 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r5, r1, r4, ror #17 │ │ │ │ - ldrdeq r8, [r5], r4 │ │ │ │ - addeq r8, lr, ip, ror #4 │ │ │ │ - addeq r5, sp, ip, lsl #14 │ │ │ │ - addeq r8, r5, r8, asr #15 │ │ │ │ - addeq r6, r9, r0, asr r0 │ │ │ │ - addeq r8, r5, ip, lsl #6 │ │ │ │ - addseq r2, r2, r4, lsr #22 │ │ │ │ - addeq r8, r5, r4, lsl #6 │ │ │ │ + addseq r5, r1, r4, lsl #18 │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + addeq r8, lr, ip, lsl #5 │ │ │ │ + addeq r5, sp, ip, lsr #14 │ │ │ │ + addeq r8, r5, r8, ror #15 │ │ │ │ + addeq r6, r9, r0, ror r0 │ │ │ │ + addeq r8, r5, ip, lsr #6 │ │ │ │ + addseq r2, r2, r4, asr #22 │ │ │ │ + addeq r8, r5, r4, lsr #6 │ │ │ │ tsteq r9, r0, lsr r4 │ │ │ │ - addseq fp, ip, r0, ror #9 │ │ │ │ - addeq r1, r4, r0, ror #3 │ │ │ │ - strdeq r1, [r4], r8 │ │ │ │ + addseq fp, ip, r0, lsl #10 │ │ │ │ + addeq r1, r4, r0, lsl #4 │ │ │ │ + addeq r1, r4, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 374c44 │ │ │ │ ldr r4, [pc, #420] @ 374c48 │ │ │ │ ldr r3, [pc, #420] @ 374c4c │ │ │ │ @@ -253936,37 +253936,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374b64 │ │ │ │ ldr r7, [pc, #368] @ 374c50 │ │ │ │ ldr r2, [pc, #368] @ 374c54 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 374c58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #324] @ 374c5c │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 374ba8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -253992,23 +253992,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r1, [pc, #172] @ 374c64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d648 │ │ │ │ b 374b64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r1, [pc, #144] @ 374c68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d648 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -254031,57 +254031,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 27d648 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 374bfc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ - addeq r8, r5, r0, asr #3 │ │ │ │ + addeq r8, r5, r0, ror #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, ip, lsr #8 │ │ │ │ - addeq r8, r5, r8, lsl #3 │ │ │ │ + addseq fp, ip, ip, asr #8 │ │ │ │ + addeq r8, r5, r8, lsr #3 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - addeq r8, r5, r4, ror r1 │ │ │ │ + umulleq r8, r5, r4, r1 │ │ │ │ @ instruction: 0x01094298 │ │ │ │ - addeq r8, r5, ip, lsl r1 │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ - ldrdeq r8, [r5], r0 │ │ │ │ + addeq r8, r5, ip, lsr r1 │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ + strdeq r8, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 374d4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374d0c │ │ │ │ ldr r5, [pc, #164] @ 374d50 │ │ │ │ ldr r2, [pc, #164] @ 374d54 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #116] @ 374d58 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374d2c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -254089,26 +254089,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r1, [pc, #32] @ 374d5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d648 │ │ │ │ b 374d0c │ │ │ │ - addeq r7, r5, r4, ror #31 │ │ │ │ - addseq fp, ip, r0, ror #4 │ │ │ │ - addeq r7, r5, r0, asr #31 │ │ │ │ - addeq r7, r5, ip, lsr #31 │ │ │ │ - addeq r7, r5, r0, asr #31 │ │ │ │ + addeq r8, r5, r4 │ │ │ │ + addseq fp, ip, r0, lsl #5 │ │ │ │ + addeq r7, r5, r0, ror #31 │ │ │ │ + addeq r7, r5, ip, asr #31 │ │ │ │ + addeq r7, r5, r0, ror #31 │ │ │ │ │ │ │ │ 00374d60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 374f48 │ │ │ │ @@ -254121,46 +254121,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 374f5c │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 8d68fc │ │ │ │ + bl 8d691c │ │ │ │ ldr ip, [pc, #348] @ 374f60 │ │ │ │ ldr r3, [pc, #348] @ 374f64 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b51a00 │ │ │ │ + bl b51a20 │ │ │ │ ldr r3, [pc, #312] @ 374f68 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 374f00 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -254169,15 +254169,15 @@ │ │ │ │ bl 27cba4 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254227,17 +254227,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, ip, r0, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, ip, ror r1 │ │ │ │ - addeq lr, r3, r0, asr #26 │ │ │ │ - addeq r2, pc, r8, lsl #27 │ │ │ │ + umullseq fp, ip, ip, r1 │ │ │ │ + addeq lr, r3, r0, ror #26 │ │ │ │ + addeq r2, pc, r8, lsr #27 │ │ │ │ tsteq r9, r8, lsr r0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r6, r0, ip, ror r2 │ │ │ │ muleq r0, ip, ip │ │ │ │ strdeq r3, [r9, -ip] │ │ │ │ │ │ │ │ 00374f70 : │ │ │ │ @@ -254246,15 +254246,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 375188 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 930cb4 │ │ │ │ + bl 930cd4 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 375180 │ │ │ │ ldr r9, [pc, #484] @ 37518c │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -254300,15 +254300,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 931a64 │ │ │ │ + bl 931a84 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 375090 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ @@ -254371,16 +254371,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 375158 │ │ │ │ - addeq r2, pc, r0, lsr #23 │ │ │ │ - addeq sl, r4, r4, ror #31 │ │ │ │ + addeq r2, pc, r0, asr #23 │ │ │ │ + addeq fp, r4, r4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00375194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254401,26 +254401,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 27cba4 │ │ │ │ ldr r5, [pc, #88] @ 375244 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8d68fc │ │ │ │ + bl 8d691c │ │ │ │ ldr ip, [pc, #76] @ 375248 │ │ │ │ ldr r3, [pc, #76] @ 37524c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51a00 │ │ │ │ + bl b51a20 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -254439,29 +254439,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 375320 │ │ │ │ ldr r4, [pc, #180] @ 375324 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3752d8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 378d04 │ │ │ │ @@ -254469,52 +254469,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 37532c │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umullseq sl, ip, ip, ip │ │ │ │ - addeq lr, r3, r8, ror #16 │ │ │ │ - @ instruction: 0x008f28b8 │ │ │ │ - addeq r7, r5, r0, asr sl │ │ │ │ - addeq r7, r5, ip, lsl #19 │ │ │ │ + @ instruction: 0x009cacbc │ │ │ │ + addeq lr, r3, r8, lsl #17 │ │ │ │ + ldrdeq r2, [pc], r8 │ │ │ │ + addeq r7, r5, r0, ror sl │ │ │ │ + addeq r7, r5, ip, lsr #19 │ │ │ │ │ │ │ │ 00375330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 92a670 │ │ │ │ + bl 92a690 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37539c │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr ip, [pc, #128] @ 3753e8 │ │ │ │ ldr r2, [pc, #128] @ 3753ec │ │ │ │ ldr r1, [pc, #128] @ 3753f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37bc38 │ │ │ │ ldr r3, [pc, #80] @ 3753f4 │ │ │ │ ldr ip, [pc, #80] @ 3753f8 │ │ │ │ @@ -254522,50 +254522,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, ip, r0, lsr #23 │ │ │ │ - addeq lr, r3, ip, ror #14 │ │ │ │ - @ instruction: 0x008f27b0 │ │ │ │ - addseq sl, ip, r0, ror #22 │ │ │ │ - @ instruction: 0x008579b4 │ │ │ │ - addeq r7, r5, r4, asr #17 │ │ │ │ + addseq sl, ip, r0, asr #23 │ │ │ │ + addeq lr, r3, ip, lsl #15 │ │ │ │ + ldrdeq r2, [pc], r0 │ │ │ │ + addseq sl, ip, r0, lsl #23 │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r4, ror #17 │ │ │ │ │ │ │ │ 00375400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 375494 │ │ │ │ ldr r3, [pc, #124] @ 375498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 934898 │ │ │ │ + bl 9348b8 │ │ │ │ ldr r1, [pc, #96] @ 37549c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 930c9c │ │ │ │ + bl 930cbc │ │ │ │ ldr r2, [pc, #76] @ 3754a0 │ │ │ │ ldr r3, [pc, #64] @ 375498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -254593,25 +254593,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3756f4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d360 │ │ │ │ ldr r4, [pc, #556] @ 3756f8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr ip, [pc, #544] @ 3756fc │ │ │ │ ldr r2, [pc, #544] @ 375700 │ │ │ │ ldr r1, [pc, #544] @ 375704 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3756e0 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 375708 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -254701,19 +254701,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 37559c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl aebf40 │ │ │ │ + bl aebf60 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ - bl b5a7f0 │ │ │ │ + bl b5a810 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3756ac │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ca54 │ │ │ │ mov r0, r4 │ │ │ │ @@ -254730,27 +254730,27 @@ │ │ │ │ bl 27d648 │ │ │ │ b 3755e8 │ │ │ │ ldr r1, [pc, #60] @ 375724 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d648 │ │ │ │ b 37568c │ │ │ │ - addseq r8, r1, r0, ror sp │ │ │ │ + umullseq r8, r1, r0, sp │ │ │ │ tsteq r9, ip, lsr r9 │ │ │ │ - addseq sl, ip, ip, lsr #20 │ │ │ │ - strdeq lr, [r3], r8 │ │ │ │ - addeq r2, pc, ip, lsr r6 @ │ │ │ │ - addeq r7, r5, r8, lsl #17 │ │ │ │ + addseq sl, ip, ip, asr #20 │ │ │ │ + addeq lr, r3, r8, lsl r6 │ │ │ │ + addeq r2, pc, ip, asr r6 @ │ │ │ │ + addeq r7, r5, r8, lsr #17 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r7, r5, r0, asr #16 │ │ │ │ - addeq r7, r5, r0, asr #16 │ │ │ │ - @ instruction: 0x0097c9d8 │ │ │ │ - addeq r7, r5, ip, lsr #15 │ │ │ │ - umulleq r7, r5, r0, r7 │ │ │ │ - @ instruction: 0x008576b8 │ │ │ │ + addeq r7, r5, r0, ror #16 │ │ │ │ + addeq r7, r5, r0, ror #16 │ │ │ │ + @ instruction: 0x0097c9f8 │ │ │ │ + addeq r7, r5, ip, asr #15 │ │ │ │ + @ instruction: 0x008577b0 │ │ │ │ + ldrdeq r7, [r5], r8 │ │ │ │ │ │ │ │ 00375728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -254760,26 +254760,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 375790 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 90736c │ │ │ │ + bl 90738c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x010936bc │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ - addeq r8, r6, r8, lsr r2 │ │ │ │ + addeq r8, r6, r8, asr r2 │ │ │ │ │ │ │ │ 00375794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -254788,15 +254788,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3757ec │ │ │ │ ldr r3, [pc, #52] @ 3757f0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b7a614 │ │ │ │ + bl b7a634 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -254831,50 +254831,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r4, asr #13 │ │ │ │ - @ instruction: 0x008575b4 │ │ │ │ - addeq r7, r5, r8, lsr #8 │ │ │ │ + addseq sl, ip, r4, ror #13 │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r8, asr #8 │ │ │ │ │ │ │ │ 00375890 : │ │ │ │ b 433b74 │ │ │ │ │ │ │ │ 00375894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr ip, [pc, #104] @ 375928 │ │ │ │ ldr r2, [pc, #104] @ 37592c │ │ │ │ ldr r1, [pc, #104] @ 375930 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 433cf4 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -254885,26 +254885,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r8, asr #12 │ │ │ │ - addeq lr, r3, r0, lsl r2 │ │ │ │ - addeq r2, pc, r8, asr r2 @ │ │ │ │ + addseq sl, ip, r8, ror #12 │ │ │ │ + addeq lr, r3, r0, lsr r2 │ │ │ │ + addeq r2, pc, r8, ror r2 @ │ │ │ │ │ │ │ │ 00375934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 8ec9dc │ │ │ │ + bl 8ec9fc │ │ │ │ mov r4, r0 │ │ │ │ - bl b5a7f0 │ │ │ │ + bl b5a810 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375968 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca54 │ │ │ │ mov r0, r5 │ │ │ │ @@ -254918,65 +254918,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 3759e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d360 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933804 │ │ │ │ + bl 933824 │ │ │ │ ldr r1, [pc, #68] @ 3759ec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930ca8 │ │ │ │ + bl 930cc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5a7f0 │ │ │ │ + bl b5a810 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3759d0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca54 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r8, r1, ip, r8 │ │ │ │ + @ instruction: 0x009188bc │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 003759f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375a5c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d360 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933804 │ │ │ │ + bl 933824 │ │ │ │ ldr r1, [pc, #68] @ 375a60 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930ca8 │ │ │ │ + bl 930cc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5a7f0 │ │ │ │ + bl b5a810 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375a44 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca54 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r1, r8, lsr #16 │ │ │ │ + addseq r8, r1, r8, asr #16 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00375a64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -254984,32 +254984,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 375b34 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 375b00 │ │ │ │ ldr ip, [pc, #144] @ 375b38 │ │ │ │ ldr r2, [pc, #144] @ 375b3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 27cba4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl b7a614 │ │ │ │ + bl b7a634 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -255021,28 +255021,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 375b48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 375b4c │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 375ae0 │ │ │ │ - addeq r7, r5, ip, lsr #7 │ │ │ │ - addseq r8, r1, r0, lsr #15 │ │ │ │ - addseq sl, ip, r4, ror #8 │ │ │ │ - addeq r7, r5, r8, lsr #7 │ │ │ │ - addeq r7, r5, ip, lsr #6 │ │ │ │ - @ instruction: 0x009ca3f8 │ │ │ │ - addeq r7, r5, r0, asr r1 │ │ │ │ + addeq r7, r5, ip, asr #7 │ │ │ │ + addseq r8, r1, r0, asr #15 │ │ │ │ + addseq sl, ip, r4, lsl #9 │ │ │ │ + addeq r7, r5, r8, asr #7 │ │ │ │ + addeq r7, r5, ip, asr #6 │ │ │ │ + addseq sl, ip, r8, lsl r4 │ │ │ │ + addeq r7, r5, r0, ror r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 375b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrdeq r6, [r7], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 37610c │ │ │ │ ldr r2, [pc, #1424] @ 376110 │ │ │ │ @@ -255050,15 +255050,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 376118 │ │ │ │ ldr r9, [pc, #1388] @ 37611c │ │ │ │ ldr r2, [pc, #1388] @ 376120 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -255076,517 +255076,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 376130 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #1316] @ 376134 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 376138 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1300] @ 37613c │ │ │ │ ldr r2, [pc, #1300] @ 376140 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #1276] @ 376144 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 376148 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1260] @ 37614c │ │ │ │ ldr r2, [pc, #1260] @ 376150 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #1236] @ 376154 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 376158 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1220] @ 37615c │ │ │ │ ldr r2, [pc, #1220] @ 376160 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #1196] @ 376164 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 376168 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1180] @ 37616c │ │ │ │ ldr r2, [pc, #1180] @ 376170 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #1156] @ 376174 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 376178 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1140] @ 37617c │ │ │ │ ldr r2, [pc, #1140] @ 376180 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #1116] @ 376184 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1100] @ 376188 │ │ │ │ ldr r2, [pc, #1100] @ 37618c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 376190 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #1060] @ 376194 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #1044] @ 376198 │ │ │ │ ldr r6, [pc, #1044] @ 37619c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 3761a0 │ │ │ │ ldr r3, [pc, #1036] @ 3761a4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #1004] @ 3761a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #988] @ 3761ac │ │ │ │ ldr r6, [pc, #988] @ 3761b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 3761b4 │ │ │ │ ldr r3, [pc, #980] @ 3761b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #948] @ 3761bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #932] @ 3761c0 │ │ │ │ ldr r6, [pc, #932] @ 3761c4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 3761c8 │ │ │ │ ldr r3, [pc, #924] @ 3761cc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #892] @ 3761d0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 3761d4 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #876] @ 3761d8 │ │ │ │ ldr r2, [pc, #876] @ 3761dc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #852] @ 3761e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 3761e4 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #836] @ 3761e8 │ │ │ │ ldr r2, [pc, #836] @ 3761ec │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r2, [pc, #812] @ 3761f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 3761f4 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #796] @ 3761f8 │ │ │ │ ldr r2, [pc, #796] @ 3761fc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r2, [pc, #772] @ 376200 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #756] @ 376204 │ │ │ │ ldr r2, [pc, #756] @ 376208 │ │ │ │ ldr r1, [pc, #756] @ 37620c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 376210 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r3, [pc, #736] @ 376214 │ │ │ │ ldr r2, [pc, #736] @ 376218 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r2, [pc, #712] @ 37621c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 376220 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #696] @ 376224 │ │ │ │ ldr r2, [pc, #696] @ 376228 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r2, [pc, #672] @ 37622c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 376230 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #656] @ 376234 │ │ │ │ ldr r2, [pc, #656] @ 376238 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #632] @ 37623c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 376240 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #616] @ 376244 │ │ │ │ ldr r2, [pc, #616] @ 376248 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935408 │ │ │ │ + bl 935428 │ │ │ │ ldr r2, [pc, #592] @ 37624c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r6, [pc, #576] @ 376250 │ │ │ │ ldr r3, [pc, #576] @ 376254 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 933ee4 │ │ │ │ + bl 933f04 │ │ │ │ ldr r2, [pc, #544] @ 376258 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 37625c │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r3, [pc, #528] @ 376260 │ │ │ │ ldr r2, [pc, #528] @ 376264 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #504] @ 376268 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r6, [pc, #488] @ 37626c │ │ │ │ ldr r0, [pc, #488] @ 376270 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 933ee4 │ │ │ │ + bl 933f04 │ │ │ │ ldr r2, [pc, #452] @ 376274 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935d74 │ │ │ │ + bl 935d94 │ │ │ │ ldr r6, [pc, #436] @ 376278 │ │ │ │ ldr r0, [pc, #436] @ 37627c │ │ │ │ ldr r3, [pc, #436] @ 376280 │ │ │ │ ldr r2, [pc, #436] @ 376284 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr r2, [pc, #400] @ 376288 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 935d74 │ │ │ │ - addseq sl, ip, r8, ror r4 │ │ │ │ - addeq sp, r3, r4, asr pc │ │ │ │ - umulleq r1, pc, ip, pc @ │ │ │ │ - ldrdeq r2, [lr], r0 │ │ │ │ + b 935d94 │ │ │ │ + umullseq sl, ip, r8, r4 │ │ │ │ + addeq sp, r3, r4, ror pc │ │ │ │ + @ instruction: 0x008f1fbc │ │ │ │ + strdeq r2, [lr], r0 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - addeq r7, r5, r0, ror r3 │ │ │ │ + umulleq r7, r5, r0, r3 │ │ │ │ tsteq r9, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - addeq r7, r5, r0, ror #4 │ │ │ │ - addeq r7, r5, r4, ror #4 │ │ │ │ + addeq r7, r5, r0, lsl #5 │ │ │ │ + addeq r7, r5, r4, lsl #5 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - addeq r7, r5, r8, asr #4 │ │ │ │ - ldrdeq r5, [r5], r4 │ │ │ │ + addeq r7, r5, r8, ror #4 │ │ │ │ + strdeq r5, [r5], r4 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - addeq r7, r5, r0, lsr #4 │ │ │ │ - addseq r1, r2, r4, asr #1 │ │ │ │ + addeq r7, r5, r0, asr #4 │ │ │ │ + addseq r1, r2, r4, ror #1 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq r7, r5, r4, lsl #4 │ │ │ │ - addeq r7, r5, r0, lsr r2 │ │ │ │ + addeq r7, r5, r4, lsr #4 │ │ │ │ + addeq r7, r5, r0, asr r2 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - addeq r7, r5, r8, ror #3 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r8, lsl #4 │ │ │ │ + addeq r7, r5, r4, lsl r2 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - ldrdeq r7, [r5], r8 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - ldrdeq r7, [r5], r4 │ │ │ │ + strdeq r7, [r5], r4 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldrdeq r7, [r5], r0 │ │ │ │ + strdeq r7, [r5], r0 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ ldrdeq r7, [r5], r8 │ │ │ │ - @ instruction: 0x008571b8 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - addeq sp, r3, r4, asr #30 │ │ │ │ + addeq sp, r3, r4, ror #30 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - addeq r7, r5, ip, lsr #3 │ │ │ │ - addeq r7, r5, r4, lsl #3 │ │ │ │ + addeq r7, r5, ip, asr #3 │ │ │ │ + addeq r7, r5, r4, lsr #3 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - addeq r7, r5, ip, lsl #3 │ │ │ │ + addeq r7, r5, ip, lsr #3 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - umulleq r7, r5, r4, r1 │ │ │ │ - addeq ip, r5, r4, lsr pc │ │ │ │ + @ instruction: 0x008571b4 │ │ │ │ + addeq ip, r5, r4, asr pc │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - addeq r7, r5, r8, ror r1 │ │ │ │ umulleq r7, r5, r8, r1 │ │ │ │ + @ instruction: 0x008571b8 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - addeq r7, r5, r4, lsl #3 │ │ │ │ - addeq r7, r5, r8, lsr #3 │ │ │ │ + addeq r7, r5, r4, lsr #3 │ │ │ │ + addeq r7, r5, r8, asr #3 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - umulleq r7, r5, r4, r1 │ │ │ │ - addeq r7, r5, r4, lsr #3 │ │ │ │ + @ instruction: 0x008571b4 │ │ │ │ + addeq r7, r5, r4, asr #3 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - addeq r7, r5, ip, lsl #3 │ │ │ │ + addeq r7, r5, ip, lsr #3 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - umulleq r7, r5, r4, r1 │ │ │ │ - addeq r3, pc, ip, ror #27 │ │ │ │ + @ instruction: 0x008571b4 │ │ │ │ + addeq r3, pc, ip, lsl #28 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - addeq r7, r5, r8, ror #2 │ │ │ │ - addeq r7, r5, r8, ror r1 │ │ │ │ + addeq r7, r5, r8, lsl #3 │ │ │ │ + umulleq r7, r5, r8, r1 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r7, r5, r0, ror #2 │ │ │ │ - addeq r7, r5, ip, ror r1 │ │ │ │ + addeq r7, r5, r0, lsl #3 │ │ │ │ + umulleq r7, r5, ip, r1 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - addeq r7, r5, r4, ror #2 │ │ │ │ - addeq r7, r5, r0, ror #2 │ │ │ │ + addeq r7, r5, r4, lsl #3 │ │ │ │ + addeq r7, r5, r0, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - addeq r7, r5, ip, asr #2 │ │ │ │ - addeq r7, r5, r8, ror #2 │ │ │ │ + addeq r7, r5, ip, ror #2 │ │ │ │ + addeq r7, r5, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - addeq r7, r5, r8, asr r1 │ │ │ │ - addeq r7, r5, r0, ror r1 │ │ │ │ + addeq r7, r5, r8, ror r1 │ │ │ │ + umulleq r7, r5, r0, r1 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r5, r0, ror #2 │ │ │ │ - addeq fp, r4, r8, lsl pc │ │ │ │ + addeq r7, r5, r0, lsl #3 │ │ │ │ + addeq fp, r4, r8, lsr pc │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addeq r7, r5, r4, asr #2 │ │ │ │ - addeq r2, r9, r8, lsl r6 │ │ │ │ + addeq r7, r5, r4, ror #2 │ │ │ │ + addeq r2, r9, r8, lsr r6 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - addeq r7, r5, r4, asr r1 │ │ │ │ - addeq r7, r5, r4, asr r1 │ │ │ │ + addeq r7, r5, r4, ror r1 │ │ │ │ + addeq r7, r5, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 934898 │ │ │ │ + bl 9348b8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 93454c │ │ │ │ + bl 93456c │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 3762dc │ │ │ │ ldr r1, [pc, #100] @ 37632c │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 934288 │ │ │ │ + b 9342a8 │ │ │ │ ldr r3, [pc, #76] @ 376330 │ │ │ │ ldr ip, [pc, #76] @ 376334 │ │ │ │ ldr r1, [pc, #76] @ 376338 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00856eb0 │ │ │ │ - addseq r9, ip, r0, lsl sp │ │ │ │ - umulleq r6, r5, r4, pc @ │ │ │ │ - addeq r6, r5, r8, ror pc │ │ │ │ + ldrdeq r6, [r5], r0 │ │ │ │ + addseq r9, ip, r0, lsr sp │ │ │ │ + @ instruction: 0x00856fb4 │ │ │ │ + umulleq r6, r5, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 376494 │ │ │ │ ldr r2, [pc, #320] @ 376498 │ │ │ │ ldr r1, [pc, #320] @ 37649c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930870 │ │ │ │ + bl 930890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3763d8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930880 │ │ │ │ + bl 9308a0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37644c │ │ │ │ bl 27e224 │ │ │ │ cmp r0, #7 │ │ │ │ bls 376470 │ │ │ │ ldr r1, [pc, #164] @ 3764a0 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -255624,41 +255624,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 3764b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3764b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r9, ip, r0, lsr #25 │ │ │ │ - addeq sp, r3, r0, lsl #15 │ │ │ │ - addeq r1, pc, r8, asr #15 │ │ │ │ - addeq lr, lr, r0, asr #29 │ │ │ │ - addeq lr, lr, ip, ror #28 │ │ │ │ - addseq r9, ip, r0, lsl #23 │ │ │ │ - addeq r6, r5, r4, ror #27 │ │ │ │ - addeq r6, r5, ip, lsl lr │ │ │ │ + addseq r9, ip, r0, asr #25 │ │ │ │ + addeq sp, r3, r0, lsr #15 │ │ │ │ + addeq r1, pc, r8, ror #15 │ │ │ │ + addeq lr, lr, r0, ror #29 │ │ │ │ + addeq lr, lr, ip, lsl #29 │ │ │ │ + addseq r9, ip, r0, lsr #23 │ │ │ │ + addeq r6, r5, r4, lsl #28 │ │ │ │ + addeq r6, r5, ip, lsr lr │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #184] @ 376598 │ │ │ │ ldr r2, [pc, #184] @ 37659c │ │ │ │ ldr r1, [pc, #184] @ 3765a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27cebc │ │ │ │ @@ -255689,17 +255689,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, ip, r8, lsl fp │ │ │ │ - strdeq sp, [r3], r4 │ │ │ │ - addeq r1, pc, r8, lsr r6 @ │ │ │ │ + addseq r9, ip, r8, lsr fp │ │ │ │ + addeq sp, r3, r4, lsl r6 │ │ │ │ + addeq r1, pc, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376608 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 37660c │ │ │ │ @@ -255707,27 +255707,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, lsr sl │ │ │ │ - addeq sp, r3, r0, lsl r5 │ │ │ │ - addeq r1, pc, r8, asr r5 @ │ │ │ │ + addseq r9, ip, r8, asr sl │ │ │ │ + addeq sp, r3, r0, lsr r5 │ │ │ │ + addeq r1, pc, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376678 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 37667c │ │ │ │ @@ -255735,53 +255735,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, asr #19 │ │ │ │ - addeq sp, r3, r0, lsr #9 │ │ │ │ - addeq r1, pc, r8, ror #9 │ │ │ │ + addseq r9, ip, r8, ror #19 │ │ │ │ + addeq sp, r3, r0, asr #9 │ │ │ │ + addeq r1, pc, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3766e0 │ │ │ │ ldr r2, [pc, #68] @ 3766e4 │ │ │ │ ldr r1, [pc, #68] @ 3766e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, asr r9 │ │ │ │ - addeq sp, r3, r4, lsr r4 │ │ │ │ - addeq r1, pc, ip, ror r4 @ │ │ │ │ + addseq r9, ip, ip, ror r9 │ │ │ │ + addeq sp, r3, r4, asr r4 │ │ │ │ + umulleq r1, pc, ip, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376750 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376754 │ │ │ │ @@ -255789,79 +255789,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009c98f0 │ │ │ │ - addeq sp, r3, r8, asr #7 │ │ │ │ - addeq r1, pc, r0, lsl r4 @ │ │ │ │ + addseq r9, ip, r0, lsl r9 │ │ │ │ + addeq sp, r3, r8, ror #7 │ │ │ │ + addeq r1, pc, r0, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3767b8 │ │ │ │ ldr r2, [pc, #68] @ 3767bc │ │ │ │ ldr r1, [pc, #68] @ 3767c0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, lsl #17 │ │ │ │ - addeq sp, r3, ip, asr r3 │ │ │ │ - addeq r1, pc, r4, lsr #7 │ │ │ │ + addseq r9, ip, r4, lsr #17 │ │ │ │ + addeq sp, r3, ip, ror r3 │ │ │ │ + addeq r1, pc, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376820 │ │ │ │ ldr r2, [pc, #68] @ 376824 │ │ │ │ ldr r1, [pc, #68] @ 376828 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, lsl r8 │ │ │ │ - strdeq sp, [r3], r4 │ │ │ │ - addeq r1, pc, ip, lsr r3 @ │ │ │ │ + addseq r9, ip, ip, lsr r8 │ │ │ │ + addeq sp, r3, r4, lsl r3 │ │ │ │ + addeq r1, pc, ip, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376890 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376894 │ │ │ │ @@ -255869,79 +255869,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009c97b0 │ │ │ │ - addeq sp, r3, r8, lsl #5 │ │ │ │ - ldrdeq r1, [pc], r0 │ │ │ │ + @ instruction: 0x009c97d0 │ │ │ │ + addeq sp, r3, r8, lsr #5 │ │ │ │ + strdeq r1, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3768f8 │ │ │ │ ldr r2, [pc, #68] @ 3768fc │ │ │ │ ldr r1, [pc, #68] @ 376900 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, asr #14 │ │ │ │ - addeq sp, r3, ip, lsl r2 │ │ │ │ - addeq r1, pc, r4, ror #4 │ │ │ │ + addseq r9, ip, r4, ror #14 │ │ │ │ + addeq sp, r3, ip, lsr r2 │ │ │ │ + addeq r1, pc, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376960 │ │ │ │ ldr r2, [pc, #68] @ 376964 │ │ │ │ ldr r1, [pc, #68] @ 376968 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c96dc │ │ │ │ - @ instruction: 0x0083d1b4 │ │ │ │ - strdeq r1, [pc], ip │ │ │ │ + @ instruction: 0x009c96fc │ │ │ │ + ldrdeq sp, [r3], r4 │ │ │ │ + addeq r1, pc, ip, lsl r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3769d0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3769d4 │ │ │ │ @@ -255949,160 +255949,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r0, ror r6 │ │ │ │ - addeq sp, r3, r8, asr #2 │ │ │ │ - umulleq r1, pc, r0, r1 @ │ │ │ │ + umullseq r9, ip, r0, r6 │ │ │ │ + addeq sp, r3, r8, ror #2 │ │ │ │ + @ instruction: 0x008f11b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376a38 │ │ │ │ ldr r2, [pc, #68] @ 376a3c │ │ │ │ ldr r1, [pc, #68] @ 376a40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, lsl #12 │ │ │ │ - ldrdeq sp, [r3], ip │ │ │ │ - addeq r1, pc, r4, lsr #2 │ │ │ │ + addseq r9, ip, r4, lsr #12 │ │ │ │ + strdeq sp, [r3], ip │ │ │ │ + addeq r1, pc, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #332] @ 376bbc │ │ │ │ ldr r2, [pc, #332] @ 376bc0 │ │ │ │ ldr r1, [pc, #332] @ 376bc4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 376b4c │ │ │ │ ldr r0, [pc, #292] @ 376bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r1, [pc, #284] @ 376bcc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9328f4 │ │ │ │ + bl 932914 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 376aec │ │ │ │ ldr r1, [pc, #256] @ 376bd0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 932ca4 │ │ │ │ + bl 932cc4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 376b14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93102c │ │ │ │ + bl 93104c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 934898 │ │ │ │ + bl 9348b8 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 933eb4 │ │ │ │ + bl 933ed4 │ │ │ │ ldr r1, [pc, #168] @ 376bd4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 932ab0 │ │ │ │ + bl 932ad0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376b60 │ │ │ │ mov r4, #0 │ │ │ │ b 376aec │ │ │ │ ldr r0, [pc, #132] @ 376bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ mov r5, r0 │ │ │ │ b 376ac8 │ │ │ │ ldr r2, [pc, #116] @ 376bdc │ │ │ │ ldr r1, [pc, #116] @ 376be0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 376be4 │ │ │ │ ldr r3, [pc, #104] @ 376be8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r6 │ │ │ │ - bl 935ed8 │ │ │ │ + bl 935ef8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 376b44 │ │ │ │ ldr r1, [pc, #72] @ 376bec │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ mov r4, r0 │ │ │ │ b 376aec │ │ │ │ - addseq r9, ip, r8, lsl #11 │ │ │ │ - addeq sp, r3, r4, rrx │ │ │ │ - addeq r1, pc, ip, lsr #1 │ │ │ │ - addeq r6, r5, r4, lsr r8 │ │ │ │ - addeq r6, r5, r8, lsr r8 │ │ │ │ - umullseq r3, r1, ip, r6 │ │ │ │ - ldrdeq r6, [r5], r8 │ │ │ │ - addeq r6, r5, r4, lsr #15 │ │ │ │ - umullseq r9, ip, r4, r4 │ │ │ │ - addeq pc, r3, r0, lsl r1 @ │ │ │ │ - addeq r6, r5, ip, ror #13 │ │ │ │ + addseq r9, ip, r8, lsr #11 │ │ │ │ + addeq sp, r3, r4, lsl #1 │ │ │ │ + addeq r1, pc, ip, asr #1 │ │ │ │ + addeq r6, r5, r4, asr r8 │ │ │ │ + addeq r6, r5, r8, asr r8 │ │ │ │ + @ instruction: 0x009136bc │ │ │ │ + strdeq r6, [r5], r8 │ │ │ │ + addeq r6, r5, r4, asr #15 │ │ │ │ + @ instruction: 0x009c94b4 │ │ │ │ + addeq pc, r3, r0, lsr r1 @ │ │ │ │ + addeq r6, r5, ip, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - strdeq fp, [r4], r8 │ │ │ │ + addeq fp, r4, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376c58 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376c5c │ │ │ │ @@ -256110,55 +256110,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, ip, ror #7 │ │ │ │ - addeq ip, r3, r4, asr #29 │ │ │ │ - addeq r0, pc, ip, lsl #30 │ │ │ │ + addseq r9, ip, ip, lsl #8 │ │ │ │ + addeq ip, r3, r4, ror #29 │ │ │ │ + addeq r0, pc, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376cc4 │ │ │ │ ldr r2, [pc, #72] @ 376cc8 │ │ │ │ ldr r1, [pc, #72] @ 376ccc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, ror r3 │ │ │ │ - addeq ip, r3, r4, asr lr │ │ │ │ - umulleq r0, pc, ip, lr @ │ │ │ │ + umullseq r9, ip, ip, r3 │ │ │ │ + addeq ip, r3, r4, ror lr │ │ │ │ + @ instruction: 0x008f0ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376d38 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376d3c │ │ │ │ @@ -256166,55 +256166,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, ip, lsl #6 │ │ │ │ - addeq ip, r3, r4, ror #27 │ │ │ │ - addeq r0, pc, ip, lsr #28 │ │ │ │ + addseq r9, ip, ip, lsr #6 │ │ │ │ + addeq ip, r3, r4, lsl #28 │ │ │ │ + addeq r0, pc, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376da4 │ │ │ │ ldr r2, [pc, #72] @ 376da8 │ │ │ │ ldr r1, [pc, #72] @ 376dac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r9, ip, ip, r2 │ │ │ │ - addeq ip, r3, r4, ror sp │ │ │ │ - @ instruction: 0x008f0dbc │ │ │ │ + @ instruction: 0x009c92bc │ │ │ │ + umulleq ip, r3, r4, sp │ │ │ │ + ldrdeq r0, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 376e1c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 376e20 │ │ │ │ @@ -256222,29 +256222,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, ip, lsr #4 │ │ │ │ - addeq ip, r3, r4, lsl #26 │ │ │ │ - addeq r0, pc, ip, asr #26 │ │ │ │ + addseq r9, ip, ip, asr #4 │ │ │ │ + addeq ip, r3, r4, lsr #26 │ │ │ │ + addeq r0, pc, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 376ef8 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256260,26 +256260,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #124] @ 376f0c │ │ │ │ ldr r3, [pc, #124] @ 376f10 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af3fcc │ │ │ │ + bl af3fec │ │ │ │ ldr r2, [pc, #88] @ 376f14 │ │ │ │ ldr r3, [pc, #64] @ 376f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256289,19 +256289,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c91bc │ │ │ │ + @ instruction: 0x009c91dc │ │ │ │ @ instruction: 0x01091fb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r0, asr #25 │ │ │ │ - addeq ip, r3, r0, ror ip │ │ │ │ + addeq r0, pc, r0, ror #25 │ │ │ │ + umulleq ip, r3, r0, ip │ │ │ │ tsteq r9, r4, ror pc │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -256321,24 +256321,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53af4 │ │ │ │ + bl b53b14 │ │ │ │ ldr r2, [pc, #80] @ 376ff8 │ │ │ │ ldr r3, [pc, #64] @ 376fec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256348,19 +256348,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, ip, asr #1 │ │ │ │ + addseq r9, ip, ip, ror #1 │ │ │ │ smlabteq r9, r0, lr, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [pc], r0 @ │ │ │ │ - addeq ip, r3, r0, lsl #23 │ │ │ │ + strdeq r0, [pc], r0 @ │ │ │ │ + addeq ip, r3, r0, lsr #23 │ │ │ │ tsteq r9, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 3770d4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -256378,24 +256378,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53af4 │ │ │ │ + bl b53b14 │ │ │ │ ldr r2, [pc, #92] @ 3770e8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 3770dc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -256408,19 +256408,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r8, ror #31 │ │ │ │ + addseq r9, ip, r8 │ │ │ │ ldrdeq r1, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, ror #21 │ │ │ │ - umulleq ip, r3, ip, sl │ │ │ │ + addeq r0, pc, ip, lsl #22 │ │ │ │ + @ instruction: 0x0083cabc │ │ │ │ tsteq r9, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 3771d4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -256438,31 +256438,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl aebc30 │ │ │ │ + bl aebc50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377190 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 28a2e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aeb6e8 │ │ │ │ + bl aeb708 │ │ │ │ ldr r2, [pc, #80] @ 3771e8 │ │ │ │ ldr r3, [pc, #64] @ 3771dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256472,19 +256472,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c8ef8 │ │ │ │ + addseq r8, ip, r8, lsl pc │ │ │ │ smlatteq r9, ip, ip, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r0, [pc], ip │ │ │ │ - addeq ip, r3, ip, lsr #19 │ │ │ │ + addeq r0, pc, ip, lsl sl @ │ │ │ │ + addeq ip, r3, ip, asr #19 │ │ │ │ tsteq r9, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377238 │ │ │ │ ldr r2, [pc, #52] @ 37723c │ │ │ │ @@ -256492,221 +256492,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - @ instruction: 0x009c8df4 │ │ │ │ - addeq ip, r3, ip, asr #17 │ │ │ │ - addeq r0, pc, r4, lsl r9 @ │ │ │ │ + addseq r8, ip, r4, lsl lr │ │ │ │ + addeq ip, r3, ip, ror #17 │ │ │ │ + addeq r0, pc, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377290 │ │ │ │ ldr r2, [pc, #52] @ 377294 │ │ │ │ ldr r1, [pc, #52] @ 377298 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - umullseq r8, ip, ip, sp │ │ │ │ - addeq ip, r3, r4, ror r8 │ │ │ │ - @ instruction: 0x008f08bc │ │ │ │ + @ instruction: 0x009c8dbc │ │ │ │ + umulleq ip, r3, r4, r8 │ │ │ │ + ldrdeq r0, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3772e8 │ │ │ │ ldr r2, [pc, #52] @ 3772ec │ │ │ │ ldr r1, [pc, #52] @ 3772f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - addseq r8, ip, r4, asr #26 │ │ │ │ - addeq ip, r3, ip, lsl r8 │ │ │ │ - addeq r0, pc, r4, ror #16 │ │ │ │ + addseq r8, ip, r4, ror #26 │ │ │ │ + addeq ip, r3, ip, lsr r8 │ │ │ │ + addeq r0, pc, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377340 │ │ │ │ ldr r2, [pc, #52] @ 377344 │ │ │ │ ldr r1, [pc, #52] @ 377348 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - addseq r8, ip, ip, ror #25 │ │ │ │ - addeq ip, r3, r4, asr #15 │ │ │ │ - addeq r0, pc, ip, lsl #16 │ │ │ │ + addseq r8, ip, ip, lsl #26 │ │ │ │ + addeq ip, r3, r4, ror #15 │ │ │ │ + addeq r0, pc, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377398 │ │ │ │ ldr r2, [pc, #52] @ 37739c │ │ │ │ ldr r1, [pc, #52] @ 3773a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - umullseq r8, ip, r4, ip │ │ │ │ - addeq ip, r3, ip, ror #14 │ │ │ │ - @ instruction: 0x008f07b4 │ │ │ │ + @ instruction: 0x009c8cb4 │ │ │ │ + addeq ip, r3, ip, lsl #15 │ │ │ │ + ldrdeq r0, [pc], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3773f0 │ │ │ │ ldr r2, [pc, #52] @ 3773f4 │ │ │ │ ldr r1, [pc, #52] @ 3773f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - addseq r8, ip, ip, lsr ip │ │ │ │ - addeq ip, r3, r4, lsl r7 │ │ │ │ - addeq r0, pc, ip, asr r7 @ │ │ │ │ + addseq r8, ip, ip, asr ip │ │ │ │ + addeq ip, r3, r4, lsr r7 │ │ │ │ + addeq r0, pc, ip, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377448 │ │ │ │ ldr r2, [pc, #52] @ 37744c │ │ │ │ ldr r1, [pc, #52] @ 377450 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - addseq r8, ip, r4, ror #23 │ │ │ │ - @ instruction: 0x0083c6bc │ │ │ │ - addeq r0, pc, r4, lsl #14 │ │ │ │ + addseq r8, ip, r4, lsl #24 │ │ │ │ + ldrdeq ip, [r3], ip @ │ │ │ │ + addeq r0, pc, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3774a0 │ │ │ │ ldr r2, [pc, #52] @ 3774a4 │ │ │ │ ldr r1, [pc, #52] @ 3774a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - addseq r8, ip, ip, lsl #23 │ │ │ │ - addeq ip, r3, r4, ror #12 │ │ │ │ - addeq r0, pc, ip, lsr #13 │ │ │ │ + addseq r8, ip, ip, lsr #23 │ │ │ │ + addeq ip, r3, r4, lsl #13 │ │ │ │ + addeq r0, pc, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3774f8 │ │ │ │ ldr r2, [pc, #52] @ 3774fc │ │ │ │ ldr r1, [pc, #52] @ 377500 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - addseq r8, ip, r4, lsr fp │ │ │ │ - addeq ip, r3, ip, lsl #12 │ │ │ │ - addeq r0, pc, r4, asr r6 @ │ │ │ │ + addseq r8, ip, r4, asr fp │ │ │ │ + addeq ip, r3, ip, lsr #12 │ │ │ │ + addeq r0, pc, r4, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 377554 │ │ │ │ ldr r2, [pc, #56] @ 377558 │ │ │ │ ldr r1, [pc, #56] @ 37755c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ - @ instruction: 0x009c8adc │ │ │ │ - @ instruction: 0x0083c5b4 │ │ │ │ - strdeq r0, [pc], ip │ │ │ │ + @ instruction: 0x009c8afc │ │ │ │ + ldrdeq ip, [r3], r4 │ │ │ │ + addeq r0, pc, ip, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 377664 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256723,30 +256723,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af43e0 │ │ │ │ + bl af4400 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 377640 │ │ │ │ cmp r1, #0 │ │ │ │ beq 377600 │ │ │ │ mov r0, r1 │ │ │ │ - bl aecfc8 │ │ │ │ + bl aecfe8 │ │ │ │ ldr r2, [pc, #112] @ 377678 │ │ │ │ ldr r3, [pc, #96] @ 37766c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256761,22 +256761,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 2899c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 377600 │ │ │ │ - bl aecfc8 │ │ │ │ + bl aecfe8 │ │ │ │ b 377600 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r4, lsl #21 │ │ │ │ + addseq r8, ip, r4, lsr #21 │ │ │ │ tsteq r9, r8, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r8, lsl #11 │ │ │ │ - addeq ip, r3, r8, lsr r5 │ │ │ │ + addeq r0, pc, r8, lsr #11 │ │ │ │ + addeq ip, r3, r8, asr r5 │ │ │ │ strdeq r1, [r9, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 3777e4 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -256793,15 +256793,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #276] @ 3777f8 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -256842,15 +256842,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af46ec │ │ │ │ + bl af470c │ │ │ │ ldr r2, [pc, #88] @ 377800 │ │ │ │ ldr r3, [pc, #64] @ 3777ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256860,19 +256860,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r8, ror #18 │ │ │ │ + addseq r8, ip, r8, lsl #19 │ │ │ │ tsteq r9, ip, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, ror #8 │ │ │ │ - addeq ip, r3, ip, lsl r4 │ │ │ │ + addeq r0, pc, ip, lsl #9 │ │ │ │ + addeq ip, r3, ip, lsr r4 │ │ │ │ tsteq r9, r0, lsr #14 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r9, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -256892,15 +256892,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -256918,17 +256918,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 377880 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl aebc30 │ │ │ │ + bl aebc50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aeb6e8 │ │ │ │ + bl aeb708 │ │ │ │ ldr r2, [pc, #84] @ 377934 │ │ │ │ ldr r3, [pc, #68] @ 377928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256939,19 +256939,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r0, ror #15 │ │ │ │ + addseq r8, ip, r0, lsl #16 │ │ │ │ ldrdeq r1, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r0, ror #5 │ │ │ │ - umulleq ip, r3, r0, r2 │ │ │ │ + addeq r0, pc, r0, lsl #6 │ │ │ │ + @ instruction: 0x0083c2b0 │ │ │ │ tsteq r9, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3779ac │ │ │ │ ldr r2, [pc, #92] @ 3779b0 │ │ │ │ @@ -256959,32 +256959,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377990 │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, ip, r8, lsr #13 │ │ │ │ - addeq ip, r3, r0, lsl #3 │ │ │ │ - addeq r0, pc, r8, asr #3 │ │ │ │ + addseq r8, ip, r8, asr #13 │ │ │ │ + addeq ip, r3, r0, lsr #3 │ │ │ │ + addeq r0, pc, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377a30 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377a34 │ │ │ │ @@ -256992,32 +256992,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r4, lsr #12 │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ - addeq r0, pc, r4, asr #2 │ │ │ │ + addseq r8, ip, r4, asr #12 │ │ │ │ + addeq ip, r3, ip, lsl r1 │ │ │ │ + addeq r0, pc, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377ab4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377ab8 │ │ │ │ @@ -257025,32 +257025,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r0, lsr #11 │ │ │ │ - addeq ip, r3, r8, ror r0 │ │ │ │ - addeq r0, pc, r0, asr #1 │ │ │ │ + addseq r8, ip, r0, asr #11 │ │ │ │ + umulleq ip, r3, r8, r0 │ │ │ │ + addeq r0, pc, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377b38 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377b3c │ │ │ │ @@ -257058,32 +257058,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, ip, lsl r5 │ │ │ │ - strdeq fp, [r3], r4 │ │ │ │ - addeq r0, pc, ip, lsr r0 @ │ │ │ │ + addseq r8, ip, ip, lsr r5 │ │ │ │ + addeq ip, r3, r4, lsl r0 │ │ │ │ + addeq r0, pc, ip, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377bbc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377bc0 │ │ │ │ @@ -257091,32 +257091,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r8, ip, r8, r4 │ │ │ │ - addeq fp, r3, r0, ror pc │ │ │ │ - @ instruction: 0x008effb8 │ │ │ │ + @ instruction: 0x009c84b8 │ │ │ │ + umulleq fp, r3, r0, pc @ │ │ │ │ + ldrdeq pc, [lr], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377c40 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377c44 │ │ │ │ @@ -257124,32 +257124,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r4, lsl r4 │ │ │ │ - addeq fp, r3, ip, ror #29 │ │ │ │ - addeq pc, lr, r4, lsr pc @ │ │ │ │ + addseq r8, ip, r4, lsr r4 │ │ │ │ + addeq fp, r3, ip, lsl #30 │ │ │ │ + addeq pc, lr, r4, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377cc4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377cc8 │ │ │ │ @@ -257157,32 +257157,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r8, ip, r0, r3 │ │ │ │ - addeq fp, r3, r8, ror #28 │ │ │ │ - @ instruction: 0x008efeb0 │ │ │ │ + @ instruction: 0x009c83b0 │ │ │ │ + addeq fp, r3, r8, lsl #29 │ │ │ │ + ldrdeq pc, [lr], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377d48 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377d4c │ │ │ │ @@ -257190,32 +257190,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, ip, lsl #6 │ │ │ │ - addeq fp, r3, r4, ror #27 │ │ │ │ - addeq pc, lr, ip, lsr #28 │ │ │ │ + addseq r8, ip, ip, lsr #6 │ │ │ │ + addeq fp, r3, r4, lsl #28 │ │ │ │ + addeq pc, lr, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377dcc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377dd0 │ │ │ │ @@ -257223,32 +257223,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 27cebc │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r8, lsl #5 │ │ │ │ - addeq fp, r3, r0, ror #26 │ │ │ │ - addeq pc, lr, r8, lsr #27 │ │ │ │ + addseq r8, ip, r8, lsr #5 │ │ │ │ + addeq fp, r3, r0, lsl #27 │ │ │ │ + addeq pc, lr, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 377e68 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -257257,15 +257257,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 657fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377e48 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -257277,32 +257277,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, ip, r0, lsl #4 │ │ │ │ - addeq pc, lr, ip, lsl sp @ │ │ │ │ - ldrdeq fp, [r3], r4 │ │ │ │ + addseq r8, ip, r0, lsr #4 │ │ │ │ + addeq pc, lr, ip, lsr sp @ │ │ │ │ + strdeq fp, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 377f2c │ │ │ │ ldr r2, [pc, #160] @ 377f30 │ │ │ │ ldr r1, [pc, #160] @ 377f34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27cebc │ │ │ │ @@ -257326,17 +257326,17 @@ │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ - addseq r8, ip, ip, ror #2 │ │ │ │ - addeq fp, r3, r4, asr #24 │ │ │ │ - addeq pc, lr, ip, lsl #25 │ │ │ │ + addseq r8, ip, ip, lsl #3 │ │ │ │ + addeq fp, r3, r4, ror #24 │ │ │ │ + addeq pc, lr, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 37803c │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -257345,15 +257345,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 378044 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #196] @ 378048 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377fec │ │ │ │ @@ -257385,30 +257385,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, ip, ip, lsr #1 │ │ │ │ - addeq pc, lr, r0, asr #23 │ │ │ │ - addeq fp, r3, r8, ror fp │ │ │ │ - addeq r0, pc, ip, lsr sl @ │ │ │ │ - addeq r5, r5, r8, lsr r4 │ │ │ │ - addeq r5, r5, r4, lsr r3 │ │ │ │ - addeq r5, r5, r8, ror #4 │ │ │ │ + addseq r8, ip, ip, asr #1 │ │ │ │ + addeq pc, lr, r0, ror #23 │ │ │ │ + umulleq fp, r3, r8, fp │ │ │ │ + addeq r0, pc, ip, asr sl @ │ │ │ │ + addeq r5, r5, r8, asr r4 │ │ │ │ + addeq r5, r5, r4, asr r3 │ │ │ │ + addeq r5, r5, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 3781d4 │ │ │ │ ldr ip, [pc, #356] @ 3781d8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257435,39 +257435,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl af3fcc │ │ │ │ + bl af3fec │ │ │ │ cmp r0, #0 │ │ │ │ beq 378180 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37814c │ │ │ │ mov r1, r4 │ │ │ │ bl 66907c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378148 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aecf6c │ │ │ │ + bl aecf8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 37818c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378170 │ │ │ │ mov r1, r4 │ │ │ │ bl 66907c │ │ │ │ @@ -257477,15 +257477,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 3764b8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27d8b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #92] @ 3781f0 │ │ │ │ ldr r3, [pc, #64] @ 3781d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257500,17 +257500,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01090d94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, ror #26 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq fp, r3, r4, lsl sl │ │ │ │ - addseq r7, ip, r8, lsr pc │ │ │ │ - addeq pc, lr, ip, asr sl @ │ │ │ │ + addeq fp, r3, r4, lsr sl │ │ │ │ + addseq r7, ip, r8, asr pc │ │ │ │ + addeq pc, lr, ip, ror sl @ │ │ │ │ tsteq r9, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 378488 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -257527,15 +257527,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -257651,15 +257651,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af43e0 │ │ │ │ + bl af4400 │ │ │ │ ldr r2, [pc, #88] @ 3784a4 │ │ │ │ ldr r3, [pc, #64] @ 378490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257669,19 +257669,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c7df0 │ │ │ │ + addseq r7, ip, r0, lsl lr │ │ │ │ smlatteq r9, r4, fp, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq pc, [lr], r4 │ │ │ │ - addeq fp, r3, r4, lsr #17 │ │ │ │ + addeq pc, lr, r4, lsl r9 @ │ │ │ │ + addeq fp, r3, r4, asr #17 │ │ │ │ tsteq r9, r0, ror #22 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ @ instruction: 0x010909b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -257701,24 +257701,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 378720 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f3dc │ │ │ │ @@ -257744,20 +257744,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 378730 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93533c │ │ │ │ + bl 93535c │ │ │ │ ldr r2, [pc, #372] @ 378734 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935ba0 │ │ │ │ + bl 935bc0 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -257808,56 +257808,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 378744 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 93533c │ │ │ │ + bl 93535c │ │ │ │ ldr r2, [pc, #136] @ 378748 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 37874c │ │ │ │ - bl 935ba0 │ │ │ │ + bl 935bc0 │ │ │ │ ldr r3, [pc, #120] @ 378750 │ │ │ │ ldr r2, [pc, #120] @ 378754 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9351c8 │ │ │ │ + bl 9351e8 │ │ │ │ ldr r2, [pc, #96] @ 378758 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935ba0 │ │ │ │ + bl 935bc0 │ │ │ │ b 378570 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, ip, ip, lsr fp │ │ │ │ + addseq r7, ip, ip, asr fp │ │ │ │ tsteq r9, r0, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq fp, [r3], ip │ │ │ │ - addeq pc, lr, r4, asr #12 │ │ │ │ + addeq fp, r3, ip, lsl r6 │ │ │ │ + addeq pc, lr, r4, ror #12 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - addeq r4, r5, r8, asr #28 │ │ │ │ + addeq r4, r5, r8, ror #28 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - addeq r4, r5, ip, lsr #28 │ │ │ │ + addeq r4, r5, ip, asr #28 │ │ │ │ @ instruction: 0x010907b8 │ │ │ │ - addeq r8, r4, r4, ror #15 │ │ │ │ + addeq r8, r4, r4, lsl #16 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - addeq r4, r5, r0, lsr #25 │ │ │ │ addeq r4, r5, r0, asr #25 │ │ │ │ + addeq r4, r5, r0, ror #25 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - @ instruction: 0x00854cb4 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 378b08 │ │ │ │ ldr ip, [pc, #916] @ 378b0c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257887,32 +257887,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl af46ec │ │ │ │ + bl af470c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3788fc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 378b24 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -257953,18 +257953,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 3788f4 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl aed024 │ │ │ │ + bl aed044 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #536] @ 378b28 │ │ │ │ ldr r3, [pc, #504] @ 378b0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -258016,15 +258016,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 378b38 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788f8 │ │ │ │ ldr r1, [pc, #308] @ 378b3c │ │ │ │ ldr r3, [pc, #308] @ 378b40 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 378b44 │ │ │ │ @@ -258034,28 +258034,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 378b48 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788f8 │ │ │ │ ldr r3, [pc, #252] @ 378b4c │ │ │ │ ldr ip, [pc, #252] @ 378b50 │ │ │ │ ldr r1, [pc, #252] @ 378b54 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 378b58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788f8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 378b5c │ │ │ │ ldr r1, [pc, #212] @ 378b60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258064,15 +258064,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 378b68 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788f8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 378b6c │ │ │ │ ldr r1, [pc, #160] @ 378b70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258081,46 +258081,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 378b78 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3788f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01090690 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r8, ror #12 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r7, ip, ip, lsr r8 │ │ │ │ - addeq fp, r3, r4, lsl r3 │ │ │ │ - addeq pc, lr, r8, asr r3 @ │ │ │ │ + addseq r7, ip, ip, asr r8 │ │ │ │ + addeq fp, r3, r4, lsr r3 │ │ │ │ + addeq pc, lr, r8, ror r3 @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq r0, [r9, -r4] │ │ │ │ - addeq r4, r5, r0, ror sl │ │ │ │ - addseq r7, ip, ip, lsr #12 │ │ │ │ - addeq r4, r5, r0, lsl #17 │ │ │ │ + umulleq r4, r5, r0, sl │ │ │ │ + addseq r7, ip, ip, asr #12 │ │ │ │ + addeq r4, r5, r0, lsr #17 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - addeq r4, r5, r4, lsr sl │ │ │ │ - addseq r7, ip, r8, ror #11 │ │ │ │ - addeq r4, r5, r8, lsr r8 │ │ │ │ + addeq r4, r5, r4, asr sl │ │ │ │ + addseq r7, ip, r8, lsl #12 │ │ │ │ + addeq r4, r5, r8, asr r8 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - addseq r7, ip, r4, lsr #11 │ │ │ │ - addeq r4, r5, r4, lsl #22 │ │ │ │ - addeq r4, r5, r4, lsl #16 │ │ │ │ + addseq r7, ip, r4, asr #11 │ │ │ │ + addeq r4, r5, r4, lsr #22 │ │ │ │ + addeq r4, r5, r4, lsr #16 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addeq r4, r5, r4, ror #19 │ │ │ │ - addeq r4, r5, r8, asr #15 │ │ │ │ - addseq r7, ip, r4, ror #10 │ │ │ │ + addeq r4, r5, r4, lsl #20 │ │ │ │ + addeq r4, r5, r8, ror #15 │ │ │ │ + addseq r7, ip, r4, lsl #11 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - addeq r4, r5, r8, lsl #20 │ │ │ │ - addeq r4, r5, r4, lsl #15 │ │ │ │ - addseq r7, ip, r0, lsr #10 │ │ │ │ + addeq r4, r5, r8, lsr #20 │ │ │ │ + addeq r4, r5, r4, lsr #15 │ │ │ │ + addseq r7, ip, r0, asr #10 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00378b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258148,27 +258148,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 378c78 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378c60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930854 │ │ │ │ - bl 930890 │ │ │ │ + bl 930874 │ │ │ │ + bl 9308b0 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 378c60 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930078 │ │ │ │ + bl 930098 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378c1c │ │ │ │ @@ -258181,31 +258181,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x008488b8 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ │ │ │ │ 00378c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 930890 │ │ │ │ + bl 9308b0 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378cec │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930078 │ │ │ │ + bl 930098 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378ca8 │ │ │ │ @@ -258226,25 +258226,25 @@ │ │ │ │ 00378d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #300] @ 378e54 │ │ │ │ ldr r2, [pc, #300] @ 378e58 │ │ │ │ ldr r1, [pc, #300] @ 378e5c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 378e30 │ │ │ │ @@ -258273,15 +258273,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 27f1e4 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378de0 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 27f3dc │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -258304,38 +258304,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009c72d0 │ │ │ │ - addeq sl, r3, ip, lsr #27 │ │ │ │ - strdeq lr, [lr], r4 │ │ │ │ + @ instruction: 0x009c72f0 │ │ │ │ + addeq sl, r3, ip, asr #27 │ │ │ │ + addeq lr, lr, r4, lsl lr │ │ │ │ │ │ │ │ 00378e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 3794c0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #1584] @ 3794c4 │ │ │ │ ldr r1, [pc, #1584] @ 3794c8 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 379440 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3794a4 │ │ │ │ @@ -258551,40 +258551,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 3794d8 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3791c8 │ │ │ │ ldr r3, [pc, #676] @ 3794dc │ │ │ │ ldr ip, [pc, #676] @ 3794e0 │ │ │ │ ldr r1, [pc, #676] @ 3794e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 3794e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3791c8 │ │ │ │ ldr r3, [pc, #644] @ 3794ec │ │ │ │ ldr ip, [pc, #644] @ 3794f0 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 3794f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258596,15 +258596,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 379504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258616,15 +258616,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 379514 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258636,15 +258636,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 379524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258656,15 +258656,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258676,15 +258676,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 379540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258693,80 +258693,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 379548 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 37954c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3791c8 │ │ │ │ ldr r3, [pc, #224] @ 379550 │ │ │ │ ldr r4, [pc, #224] @ 379554 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 379558 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 37955c │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3791c8 │ │ │ │ ldr r1, [pc, #180] @ 379560 │ │ │ │ ldr r0, [pc, #180] @ 379564 │ │ │ │ ldr r2, [pc, #180] @ 379568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r7, ip, r8, ror r1 │ │ │ │ - addeq sl, r3, r4, asr #24 │ │ │ │ - addeq lr, lr, r8, lsl #25 │ │ │ │ - @ instruction: 0x009c6df4 │ │ │ │ - umulleq r4, r5, r8, r4 │ │ │ │ - addeq r4, r5, ip, asr #32 │ │ │ │ + umullseq r7, ip, r8, r1 │ │ │ │ + addeq sl, r3, r4, ror #24 │ │ │ │ + addeq lr, lr, r8, lsr #25 │ │ │ │ + addseq r6, ip, r4, lsl lr │ │ │ │ + @ instruction: 0x008544b8 │ │ │ │ + addeq r4, r5, ip, rrx │ │ │ │ muleq r0, r2, r3 │ │ │ │ - @ instruction: 0x009c6dbc │ │ │ │ - addeq r4, r5, r0, lsl #7 │ │ │ │ - addeq r4, r5, r0, lsr #32 │ │ │ │ + @ instruction: 0x009c6ddc │ │ │ │ + addeq r4, r5, r0, lsr #7 │ │ │ │ + addeq r4, r5, r0, asr #32 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - addseq r6, ip, r8, lsl #27 │ │ │ │ - addeq r4, r5, ip, asr r3 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ - addseq r6, ip, r8, lsr sp │ │ │ │ - addeq r4, r5, r8, lsr #6 │ │ │ │ - umulleq r3, r5, ip, pc @ │ │ │ │ + addseq r6, ip, r8, lsr #27 │ │ │ │ + addeq r4, r5, ip, ror r3 │ │ │ │ + addeq r4, r5, r0, lsl r0 │ │ │ │ + addseq r6, ip, r8, asr sp │ │ │ │ + addeq r4, r5, r8, asr #6 │ │ │ │ + @ instruction: 0x00853fbc │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - addseq r6, ip, r8, ror #25 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - addeq r3, r5, ip, asr #30 │ │ │ │ + addseq r6, ip, r8, lsl #26 │ │ │ │ + addeq r4, r5, r4, lsl r3 │ │ │ │ + addeq r3, r5, ip, ror #30 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - umullseq r6, ip, r8, ip │ │ │ │ - addeq r4, r5, r0, asr #5 │ │ │ │ - strdeq r3, [r5], ip │ │ │ │ + @ instruction: 0x009c6cb8 │ │ │ │ + addeq r4, r5, r0, ror #5 │ │ │ │ + addeq r3, r5, ip, lsl pc │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - addseq r6, ip, r8, asr #24 │ │ │ │ - addeq r4, r5, ip, lsl #5 │ │ │ │ - @ instruction: 0x00853eb0 │ │ │ │ - @ instruction: 0x009c6bf8 │ │ │ │ - addeq r4, r5, r8, asr r2 │ │ │ │ - addeq r3, r5, ip, asr lr │ │ │ │ + addseq r6, ip, r8, ror #24 │ │ │ │ + addeq r4, r5, ip, lsr #5 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ + addseq r6, ip, r8, lsl ip │ │ │ │ + addeq r4, r5, r8, ror r2 │ │ │ │ + addeq r3, r5, ip, ror lr │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - addeq r4, r5, r0, lsr r1 │ │ │ │ - addeq r3, r5, r8, lsl lr │ │ │ │ + addeq r4, r5, r0, asr r1 │ │ │ │ + addeq r3, r5, r8, lsr lr │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - addseq r6, ip, r0, lsl #23 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addseq r6, ip, r0, lsr #23 │ │ │ │ + addeq r4, r5, r8, lsl r2 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - @ instruction: 0x00853db8 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ + addeq r4, r5, r4, lsl r1 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 0037956c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258774,25 +258774,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3795bc │ │ │ │ ldr r2, [pc, #52] @ 3795c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 935294 │ │ │ │ + bl 9352b4 │ │ │ │ ldr r2, [pc, #28] @ 3795c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 935d74 │ │ │ │ - addeq r2, r4, r8, asr #23 │ │ │ │ + b 935d94 │ │ │ │ + addeq r2, r4, r8, ror #23 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - addeq r4, r5, r0, lsr r1 │ │ │ │ + addeq r4, r5, r0, asr r1 │ │ │ │ │ │ │ │ 003795c8 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003795d0 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -258832,22 +258832,22 @@ │ │ │ │ bl 6c704c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 93401c │ │ │ │ + bl 93403c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 379670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ - addeq r4, r5, r8, lsr #1 │ │ │ │ + addeq r4, r5, r8, asr #1 │ │ │ │ │ │ │ │ 00379674 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37968c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -258886,23 +258886,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #2840] @ 37a240 │ │ │ │ ldr r1, [pc, #2840] @ 37a244 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 7015a4 │ │ │ │ ldr r3, [pc, #2804] @ 37a248 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258916,15 +258916,15 @@ │ │ │ │ beq 3799d8 │ │ │ │ ldr r3, [pc, #2764] @ 37a250 │ │ │ │ ldr r1, [pc, #2764] @ 37a254 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 379a84 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -258937,42 +258937,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 379a34 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3798c0 │ │ │ │ ldr r7, [pc, #2672] @ 37a258 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 37a25c │ │ │ │ ldr r1, [pc, #2660] @ 37a260 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 930890 │ │ │ │ + bl 9308b0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 379870 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 379850 │ │ │ │ b 37a1f4 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 379fcc │ │ │ │ mov r0, r9 │ │ │ │ - bl 930078 │ │ │ │ + bl 930098 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379840 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379fcc │ │ │ │ ldr r5, [pc, #2540] @ 37a264 │ │ │ │ @@ -258981,77 +258981,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a210 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3798c0 │ │ │ │ ldr r0, [pc, #2488] @ 37a270 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379940 │ │ │ │ ldr r0, [pc, #2464] @ 37a274 │ │ │ │ ldr r2, [pc, #2464] @ 37a278 │ │ │ │ ldr r1, [pc, #2464] @ 37a27c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 37a280 │ │ │ │ ldr r1, [pc, #2428] @ 37a284 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 37a288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fd4c │ │ │ │ + bl 92fd6c │ │ │ │ ldr r1, [pc, #2400] @ 37a28c │ │ │ │ ldr r0, [pc, #2400] @ 37a290 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92fd4c │ │ │ │ + bl 92fd6c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #2372] @ 37a294 │ │ │ │ ldr r2, [pc, #2372] @ 37a298 │ │ │ │ ldr r1, [pc, #2372] @ 37a29c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 37a2a0 │ │ │ │ - bl 9305c0 │ │ │ │ - bl 90746c │ │ │ │ + bl 9305e0 │ │ │ │ + bl 90748c │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 92a694 │ │ │ │ + bl 92a6b4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #2312] @ 37a2a4 │ │ │ │ ldr r3, [pc, #2192] @ 37a230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259070,17 +259070,17 @@ │ │ │ │ beq 3797a4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797a4 │ │ │ │ bl 37aeec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3797a4 │ │ │ │ - bl 934898 │ │ │ │ + bl 9348b8 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 931c44 │ │ │ │ + bl 931c64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a0b8 │ │ │ │ ldr r3, [pc, #2192] @ 37a2a8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -259099,46 +259099,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 37a2b0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 37a2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 379994 │ │ │ │ ldr r3, [pc, #2092] @ 37a2b8 │ │ │ │ ldr ip, [pc, #2092] @ 37a2bc │ │ │ │ ldr r1, [pc, #2092] @ 37a2c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 37a2c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 379a74 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d360 │ │ │ │ ldr r7, [pc, #2052] @ 37a2c8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #2036] @ 37a2cc │ │ │ │ ldr r1, [pc, #2036] @ 37a2d0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -259301,25 +259301,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ca54 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #1364] @ 37a2f8 │ │ │ │ ldr r2, [pc, #1364] @ 37a2fc │ │ │ │ ldr r1, [pc, #1364] @ 37a300 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 37a2f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -259384,18 +259384,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d648 │ │ │ │ b 379c38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 37a308 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r0, [pc, #1052] @ 37a30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ b 379d7c │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 379d58 │ │ │ │ mov r1, #0 │ │ │ │ b 379f2c │ │ │ │ @@ -259414,15 +259414,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 379f10 │ │ │ │ ldr r0, [pc, #952] @ 37a310 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r1, [pc, #932] @ 37a314 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d648 │ │ │ │ b 379d00 │ │ │ │ @@ -259443,69 +259443,69 @@ │ │ │ │ b 379c7c │ │ │ │ ldr r1, [pc, #868] @ 37a324 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d648 │ │ │ │ b 379c50 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 8d6388 │ │ │ │ + bl 8d63a8 │ │ │ │ ldr r3, [pc, #844] @ 37a328 │ │ │ │ ldr ip, [pc, #844] @ 37a32c │ │ │ │ ldr r1, [pc, #844] @ 37a330 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 37a334 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37a104 │ │ │ │ ldr r1, [pc, #792] @ 37a338 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a09c │ │ │ │ ldr sl, [pc, #764] @ 37a33c │ │ │ │ ldr r9, [pc, #764] @ 37a340 │ │ │ │ ldr r7, [pc, #764] @ 37a344 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8d6388 │ │ │ │ + bl 8d63a8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a054 │ │ │ │ ldr r1, [pc, #676] @ 37a348 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ mov r0, fp │ │ │ │ bl 27cebc │ │ │ │ b 379a74 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 37a34c │ │ │ │ ldr r2, [pc, #648] @ 37a350 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -259513,29 +259513,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 37a358 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [pc, #616] @ 37a35c │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ b 379a74 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d6388 │ │ │ │ + bl 8d63a8 │ │ │ │ ldr r1, [pc, #588] @ 37a360 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ b 37a0ac │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -259563,22 +259563,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 379e94 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 37a368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r1, [pc, #396] @ 37a36c │ │ │ │ ldr r0, [pc, #396] @ 37a370 │ │ │ │ ldr r2, [pc, #396] @ 37a374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -259598,113 +259598,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tstpeq r8, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r8, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r6, ip, r4, ror #17 │ │ │ │ - @ instruction: 0x0083a3b4 │ │ │ │ - strdeq lr, [lr], ip │ │ │ │ + addseq r6, ip, r4, lsl #18 │ │ │ │ + ldrdeq sl, [r3], r4 │ │ │ │ + addeq lr, lr, ip, lsl r4 │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r0, r1, r4, ror #19 │ │ │ │ - addseq r6, ip, r0, lsl r8 │ │ │ │ - addeq sl, r3, r4, ror #5 │ │ │ │ - addeq lr, lr, ip, lsr #6 │ │ │ │ - addseq r6, ip, r0, lsl #15 │ │ │ │ - addeq sl, r3, ip, lsr #5 │ │ │ │ - addeq pc, lr, r8, lsr #2 │ │ │ │ - addeq r4, r5, r4, asr #5 │ │ │ │ - addseq r6, ip, r4, lsr #14 │ │ │ │ - addeq sl, r3, r0, lsl #4 │ │ │ │ - addeq lr, lr, r8, asr #4 │ │ │ │ - @ instruction: 0x0090c4f0 │ │ │ │ - umulleq r4, r5, r4, r2 │ │ │ │ - addeq fp, r4, ip, ror #19 │ │ │ │ - addeq r4, r5, ip, ror r2 │ │ │ │ - addeq fp, r4, r0 │ │ │ │ - addseq r6, ip, r8, lsr #13 │ │ │ │ - addeq r3, r5, r8, lsl #18 │ │ │ │ - addseq r6, r1, r8, lsl sl │ │ │ │ + addseq r0, r1, r4, lsl #20 │ │ │ │ + addseq r6, ip, r0, lsr r8 │ │ │ │ + addeq sl, r3, r4, lsl #6 │ │ │ │ + addeq lr, lr, ip, asr #6 │ │ │ │ + addseq r6, ip, r0, lsr #15 │ │ │ │ + addeq sl, r3, ip, asr #5 │ │ │ │ + addeq pc, lr, r8, asr #2 │ │ │ │ + addeq r4, r5, r4, ror #5 │ │ │ │ + addseq r6, ip, r4, asr #14 │ │ │ │ + addeq sl, r3, r0, lsr #4 │ │ │ │ + addeq lr, lr, r8, ror #4 │ │ │ │ + addseq ip, r0, r0, lsl r5 │ │ │ │ + @ instruction: 0x008542b4 │ │ │ │ + addeq fp, r4, ip, lsl #20 │ │ │ │ + umulleq r4, r5, ip, r2 │ │ │ │ + addeq fp, r4, r0, lsr #32 │ │ │ │ + addseq r6, ip, r8, asr #13 │ │ │ │ + addeq r3, r5, r8, lsr #18 │ │ │ │ + addseq r6, r1, r8, lsr sl │ │ │ │ muleq r0, r1, r6 │ │ │ │ tstpeq r8, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r4, ror r1 │ │ │ │ - addeq r3, r5, r0, ror #25 │ │ │ │ - addeq r3, r5, r8, lsl #16 │ │ │ │ + addeq r3, r5, r0, lsl #26 │ │ │ │ + addeq r3, r5, r8, lsr #16 │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - addseq r6, ip, r8, ror #10 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ - addeq r3, r5, ip, asr #15 │ │ │ │ + addseq r6, ip, r8, lsl #11 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + addeq r3, r5, ip, ror #15 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - addseq r6, ip, ip, lsr r5 │ │ │ │ - addeq sl, r3, r4 │ │ │ │ - addeq lr, lr, ip, asr #32 │ │ │ │ - addeq r3, r5, ip, asr #27 │ │ │ │ - addseq r4, r1, r4, asr #13 │ │ │ │ - addeq r4, r4, ip, lsl #8 │ │ │ │ - addeq r3, r5, r8, ror ip │ │ │ │ - addeq r3, r5, ip, asr ip │ │ │ │ - addeq r3, r5, r4, asr #24 │ │ │ │ - addeq r3, r5, r8, lsr #24 │ │ │ │ - addeq r3, r5, ip, lsl #24 │ │ │ │ + addseq r6, ip, ip, asr r5 │ │ │ │ + addeq sl, r3, r4, lsr #32 │ │ │ │ + addeq lr, lr, ip, rrx │ │ │ │ + addeq r3, r5, ip, ror #27 │ │ │ │ + addseq r4, r1, r4, ror #13 │ │ │ │ + addeq r4, r4, ip, lsr #8 │ │ │ │ + umulleq r3, r5, r8, ip │ │ │ │ + addeq r3, r5, ip, ror ip │ │ │ │ + addeq r3, r5, r4, ror #24 │ │ │ │ + addeq r3, r5, r8, asr #24 │ │ │ │ + addeq r3, r5, ip, lsr #24 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addseq r6, ip, r4, asr r2 │ │ │ │ - addeq r9, r3, r0, lsr sp │ │ │ │ - addeq sp, lr, r8, ror sp │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - addeq r3, r5, r8, asr #21 │ │ │ │ + addseq r6, ip, r4, ror r2 │ │ │ │ + addeq r9, r3, r0, asr sp │ │ │ │ + umulleq sp, lr, r8, sp │ │ │ │ + addeq r3, r5, r8, lsl sl │ │ │ │ addeq r3, r5, r8, ror #21 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addeq r4, r4, r4, lsr #32 │ │ │ │ - addeq r4, r4, r0, lsl r0 │ │ │ │ - strdeq r3, [r4], ip │ │ │ │ - addeq r3, r4, r8, ror #31 │ │ │ │ - ldrdeq r3, [r4], r4 │ │ │ │ - addseq r6, ip, r8, lsl r0 │ │ │ │ - addeq r3, r5, r4, asr #22 │ │ │ │ - addeq r3, r5, r8, ror r2 │ │ │ │ + addeq r3, r5, r8, lsl #22 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addeq r4, r4, r4, asr #32 │ │ │ │ + addeq r4, r4, r0, lsr r0 │ │ │ │ + addeq r4, r4, ip, lsl r0 │ │ │ │ + addeq r4, r4, r8 │ │ │ │ + strdeq r3, [r4], r4 │ │ │ │ + addseq r6, ip, r8, lsr r0 │ │ │ │ + addeq r3, r5, r4, ror #22 │ │ │ │ + umulleq r3, r5, r8, r2 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r3, r5, r8, lsr fp │ │ │ │ - addseq r4, r1, r4, ror #3 │ │ │ │ - addeq r3, r4, r8, asr #30 │ │ │ │ - addeq r7, lr, r8, lsr #7 │ │ │ │ - addseq r7, r7, r0, asr #29 │ │ │ │ - addseq r5, ip, ip, lsr #30 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - addeq r3, r5, r4, lsl #3 │ │ │ │ + addeq r3, r5, r8, asr fp │ │ │ │ + addseq r4, r1, r4, lsl #4 │ │ │ │ + addeq r3, r4, r8, ror #30 │ │ │ │ + addeq r7, lr, r8, asr #7 │ │ │ │ + addseq r7, r7, r0, ror #29 │ │ │ │ + addseq r5, ip, ip, asr #30 │ │ │ │ + strdeq r3, [r5], r8 │ │ │ │ + addeq r3, r5, r4, lsr #3 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - addeq r3, r5, r4, lsl r7 │ │ │ │ - addeq r3, r5, ip, lsr #20 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ - @ instruction: 0x008537b4 │ │ │ │ - addeq r3, r5, r4, lsl #1 │ │ │ │ - @ instruction: 0x008536b8 │ │ │ │ + addeq r3, r5, r4, lsr r7 │ │ │ │ + addeq r3, r5, ip, asr #20 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + ldrdeq r3, [r5], r4 │ │ │ │ + addeq r3, r5, r4, lsr #1 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - addeq r3, r5, r8, rrx │ │ │ │ - addeq r3, r5, r0, lsl #18 │ │ │ │ + addeq r3, r5, r8, lsl #1 │ │ │ │ + addeq r3, r5, r0, lsr #18 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - addeq r3, r5, ip, asr #32 │ │ │ │ - addeq r3, r5, r0, asr r9 │ │ │ │ + addeq r3, r5, ip, rrx │ │ │ │ + addeq r3, r5, r0, ror r9 │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 0037a390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 37a3f0 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl b75f40 │ │ │ │ + bl b75f60 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a670 │ │ │ │ + bl 92a690 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -259712,15 +259712,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ tsteq r7, r4, ror #15 │ │ │ │ │ │ │ │ 0037a3f4 : │ │ │ │ - b b75f70 │ │ │ │ + b b75f90 │ │ │ │ │ │ │ │ 0037a3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 37a4f0 │ │ │ │ @@ -259745,22 +259745,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 38036c │ │ │ │ ldr r4, [pc, #144] @ 37a500 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92a694 │ │ │ │ + bl 92a6b4 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 92978c │ │ │ │ + bl 9297ac │ │ │ │ bl 3818fc │ │ │ │ bl 380724 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl b75fac │ │ │ │ + bl b75fcc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a4bc │ │ │ │ ldr r3, [pc, #80] @ 37a4f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -259792,58 +259792,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 37a5c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 37a584 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #128] @ 37a5c4 │ │ │ │ ldr r2, [pc, #128] @ 37a5c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a5b8 │ │ │ │ ldr r1, [pc, #64] @ 37a5cc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930cbc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 37a59c │ │ │ │ - addeq r3, r6, r0, lsr r1 │ │ │ │ - addseq r5, ip, r4, lsl #25 │ │ │ │ - addeq r4, r5, r4, lsl #2 │ │ │ │ + addeq r3, r6, r0, asr r1 │ │ │ │ + addseq r5, ip, r4, lsr #25 │ │ │ │ + addeq r4, r5, r4, lsr #2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 37a5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ umlaleq r2, r7, r4, r3 │ │ │ │ │ │ │ │ 0037a5e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259856,25 +259856,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 933804 │ │ │ │ + bl 933824 │ │ │ │ ldr r1, [pc, #160] @ 37a6d0 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930cbc │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a694 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #124] @ 37a6d4 │ │ │ │ ldr r3, [pc, #112] @ 37a6cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259894,42 +259894,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37a650 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ smlatbeq r8, ip, r7, lr │ │ │ │ - addseq r5, ip, r4, lsr #22 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ - @ instruction: 0x00853fbc │ │ │ │ + addseq r5, ip, r4, asr #22 │ │ │ │ + strdeq r3, [r5], r4 │ │ │ │ + ldrdeq r3, [r5], ip │ │ │ │ ldr r0, [pc, #4] @ 37a6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ @ instruction: 0x00a722b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37a78c │ │ │ │ ldr r2, [pc, #128] @ 37a790 │ │ │ │ ldr r1, [pc, #128] @ 37a794 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #100] @ 37a798 │ │ │ │ ldr r1, [pc, #100] @ 37a79c │ │ │ │ ldr ip, [pc, #100] @ 37a7a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -259946,20 +259946,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c5ad8 │ │ │ │ - addeq r9, r3, r4, asr #7 │ │ │ │ - addeq sp, lr, ip, lsl #8 │ │ │ │ + @ instruction: 0x009c5af8 │ │ │ │ + addeq r9, r3, r4, ror #7 │ │ │ │ + addeq sp, lr, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - addeq r3, r5, r8, asr pc │ │ │ │ - addeq sl, lr, r8, lsr #20 │ │ │ │ + addeq r3, r5, r8, ror pc │ │ │ │ + addeq sl, lr, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259967,42 +259967,42 @@ │ │ │ │ beq 37a7d4 │ │ │ │ bl 2892f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a834 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a7f8 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a820 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 37a848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #16] @ 37a84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ - umulleq r3, r5, ip, lr │ │ │ │ - addeq r3, r5, ip, ror #28 │ │ │ │ + @ instruction: 0x00853ebc │ │ │ │ + addeq r3, r5, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 37ad78 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -260016,24 +260016,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #1236] @ 37ad84 │ │ │ │ ldr r2, [pc, #1236] @ 37ad88 │ │ │ │ ldr r1, [pc, #1236] @ 37ad8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -260101,15 +260101,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37aa5c │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37acb4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -260125,15 +260125,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #836] @ 37ada8 │ │ │ │ ldr r3, [pc, #792] @ 37ad80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260172,38 +260172,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ab7c │ │ │ │ ldr r7, [pc, #680] @ 37adb4 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37acf8 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 930e9c │ │ │ │ + bl 930ebc │ │ │ │ ldr r1, [pc, #644] @ 37adb8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93337c │ │ │ │ + bl 93339c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 37adbc │ │ │ │ ldr r2, [pc, #616] @ 37adc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 37adc4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -260214,28 +260214,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 37aa5c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 37aa5c │ │ │ │ ldr r3, [pc, #508] @ 37adc8 │ │ │ │ ldr ip, [pc, #508] @ 37adcc │ │ │ │ ldr r1, [pc, #508] @ 37add0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37aa5c │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 37ac50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -260247,15 +260247,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37aa5c │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 37ac18 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -260273,118 +260273,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 37aaf0 │ │ │ │ ldr r0, [pc, #320] @ 37ade4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 37aaf0 │ │ │ │ ldr r3, [pc, #300] @ 37ade8 │ │ │ │ ldr ip, [pc, #300] @ 37adec │ │ │ │ ldr r1, [pc, #300] @ 37adf0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37aa5c │ │ │ │ ldr r0, [pc, #264] @ 37adf4 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 37aa5c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 37adf8 │ │ │ │ ldr ip, [pc, #244] @ 37adfc │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 37ae00 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37aa5c │ │ │ │ ldr r3, [pc, #204] @ 37ae04 │ │ │ │ ldr r0, [pc, #204] @ 37ae08 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 37ae0c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r1, [pc, #168] @ 37ae10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73404 │ │ │ │ + bl b73424 │ │ │ │ b 37aa5c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108e598 │ │ │ │ smlabbeq r8, r8, r5, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, ip, r4, asr r9 │ │ │ │ - addeq r9, r3, r8, lsr #4 │ │ │ │ - addeq sp, lr, ip, ror #4 │ │ │ │ - addseq r5, ip, ip, lsr #16 │ │ │ │ - addeq r3, r5, r0, ror #28 │ │ │ │ - addeq r3, r5, r8, lsr sp │ │ │ │ - @ instruction: 0x009c57d0 │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - addeq r3, r5, r0, ror #25 │ │ │ │ + addseq r5, ip, r4, ror r9 │ │ │ │ + addeq r9, r3, r8, asr #4 │ │ │ │ + addeq sp, lr, ip, lsl #5 │ │ │ │ + addseq r5, ip, ip, asr #16 │ │ │ │ + addeq r3, r5, r0, lsl #29 │ │ │ │ + addeq r3, r5, r8, asr sp │ │ │ │ + @ instruction: 0x009c57f0 │ │ │ │ + addeq r3, r5, r8, lsl sp │ │ │ │ + addeq r3, r5, r0, lsl #26 │ │ │ │ smlatbeq r8, r0, r3, lr │ │ │ │ ldrsheq fp, [r7, -r0] │ │ │ │ tsteq r7, r4, asr #1 │ │ │ │ - umulleq r7, r4, r0, r4 │ │ │ │ - addseq pc, r0, r8, lsr r6 @ │ │ │ │ - @ instruction: 0x009c56b4 │ │ │ │ - addeq r3, r5, r0, lsl lr │ │ │ │ + @ instruction: 0x008474b0 │ │ │ │ + addseq pc, r0, r8, asr r6 @ │ │ │ │ + @ instruction: 0x009c56d4 │ │ │ │ + addeq r3, r5, r0, lsr lr │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ - addseq r5, ip, r4, lsr r6 │ │ │ │ - addeq r3, r5, ip, lsl #23 │ │ │ │ - addeq r3, r5, r8, asr #22 │ │ │ │ - addseq r5, ip, r0, ror #11 │ │ │ │ - addeq r3, r5, r8, asr #24 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - andeq r5, r0, r8, lsr #2 │ │ │ │ - addeq r3, r5, r8, ror ip │ │ │ │ - addseq r5, ip, r4, asr #10 │ │ │ │ - @ instruction: 0x00853ab8 │ │ │ │ - addeq r3, r5, r8, asr sl │ │ │ │ + addseq r5, ip, r4, asr r6 │ │ │ │ + addeq r3, r5, ip, lsr #23 │ │ │ │ + addeq r3, r5, r8, ror #22 │ │ │ │ + addseq r5, ip, r0, lsl #12 │ │ │ │ + addeq r3, r5, r8, ror #24 │ │ │ │ addeq r3, r5, r4, lsl fp │ │ │ │ - @ instruction: 0x009c54f8 │ │ │ │ - addeq r3, r5, r8, asr ip │ │ │ │ - addeq r3, r5, ip, lsl #20 │ │ │ │ - addseq r5, ip, r4, asr #9 │ │ │ │ - addeq r3, r5, ip, ror fp │ │ │ │ + andeq r5, r0, r8, lsr #2 │ │ │ │ + umulleq r3, r5, r8, ip │ │ │ │ + addseq r5, ip, r4, ror #10 │ │ │ │ ldrdeq r3, [r5], r8 │ │ │ │ - umulleq r3, r5, r4, fp │ │ │ │ + addeq r3, r5, r8, ror sl │ │ │ │ + addeq r3, r5, r4, lsr fp │ │ │ │ + addseq r5, ip, r8, lsl r5 │ │ │ │ + addeq r3, r5, r8, ror ip │ │ │ │ + addeq r3, r5, ip, lsr #20 │ │ │ │ + addseq r5, ip, r4, ror #9 │ │ │ │ + umulleq r3, r5, ip, fp │ │ │ │ + strdeq r3, [r5], r8 │ │ │ │ + @ instruction: 0x00853bb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ecd8c │ │ │ │ + bl 8ecdac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ecd84 │ │ │ │ + bl 8ecda4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ecd74 │ │ │ │ + bl 8ecd94 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37ae64 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260397,21 +260397,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ecd8c │ │ │ │ + bl 8ecdac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ecd84 │ │ │ │ + bl 8ecda4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ecd74 │ │ │ │ + bl 8ecd94 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37aed0 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260531,15 +260531,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 37b760 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b5c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -260576,29 +260576,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [pc, #1548] @ 37b770 │ │ │ │ ldr lr, [pc, #1548] @ 37b774 │ │ │ │ ldr r1, [pc, #1548] @ 37b778 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #1508] @ 37b77c │ │ │ │ ldr r3, [pc, #1460] @ 37b750 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260617,42 +260617,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [pc, #1412] @ 37b78c │ │ │ │ ldr lr, [pc, #1412] @ 37b790 │ │ │ │ ldr r1, [pc, #1412] @ 37b794 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [pc, #1372] @ 37b798 │ │ │ │ ldr ip, [pc, #1372] @ 37b79c │ │ │ │ ldr r1, [pc, #1372] @ 37b7a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -260734,15 +260734,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 37b7b4 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -260786,15 +260786,15 @@ │ │ │ │ beq 37b438 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2710 │ │ │ │ + bl bb2730 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 37b7b8 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -260858,54 +260858,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [pc, #508] @ 37b7c8 │ │ │ │ ldr ip, [pc, #508] @ 37b7cc │ │ │ │ ldr r1, [pc, #508] @ 37b7d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 37b7d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 37b3a8 │ │ │ │ ldr r3, [pc, #464] @ 37b7d8 │ │ │ │ ldr ip, [pc, #464] @ 37b7dc │ │ │ │ ldr r1, [pc, #464] @ 37b7e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [pc, #428] @ 37b7e4 │ │ │ │ ldr ip, [pc, #428] @ 37b7e8 │ │ │ │ ldr r1, [pc, #428] @ 37b7ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 37b7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r3, [pc, #396] @ 37b7f4 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 37b7f8 │ │ │ │ ldr r1, [pc, #384] @ 37b7fc │ │ │ │ @@ -260913,15 +260913,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r2, [pc, #268] @ 37b7b4 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 37b800 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -260934,15 +260934,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 37b80c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 37b810 │ │ │ │ @@ -260955,69 +260955,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 37b81c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b190 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r8, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, ip, r4, lsl #3 │ │ │ │ - addeq r3, r5, r0, asr #20 │ │ │ │ - addeq r3, r5, ip, lsl #13 │ │ │ │ + addseq r5, ip, r4, lsr #3 │ │ │ │ + addeq r3, r5, r0, ror #20 │ │ │ │ + addeq r3, r5, ip, lsr #13 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrsbeq r5, [ip], r0 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addseq r5, ip, r0, lsr #1 │ │ │ │ - addeq r3, r5, ip, lsr #16 │ │ │ │ - addeq r3, r5, r8, lsr #11 │ │ │ │ + ldrsheq r5, [ip], r0 │ │ │ │ + addeq r3, r5, r0, lsl fp │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addseq r5, ip, r0, asr #1 │ │ │ │ + addeq r3, r5, ip, asr #16 │ │ │ │ + addeq r3, r5, r8, asr #11 │ │ │ │ tsteq r8, ip, ror #24 │ │ │ │ - addseq r5, ip, r8, lsr #32 │ │ │ │ - addeq r3, r5, ip, asr r8 │ │ │ │ - addeq r3, r5, r0, asr #10 │ │ │ │ - @ instruction: 0x009c4ff8 │ │ │ │ - addeq r3, r5, ip, ror #15 │ │ │ │ - addeq r3, r5, r0, lsl r5 │ │ │ │ - addseq r4, ip, r4, asr #31 │ │ │ │ - addeq r3, r5, r8, lsl #15 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ + addseq r5, ip, r8, asr #32 │ │ │ │ + addeq r3, r5, ip, ror r8 │ │ │ │ + addeq r3, r5, r0, ror #10 │ │ │ │ + addseq r5, ip, r8, lsl r0 │ │ │ │ + addeq r3, r5, ip, lsl #16 │ │ │ │ + addeq r3, r5, r0, lsr r5 │ │ │ │ + addseq r4, ip, r4, ror #31 │ │ │ │ + addeq r3, r5, r8, lsr #15 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq r4, ip, r4, ror #24 │ │ │ │ - addeq r3, r5, r8, asr #9 │ │ │ │ - addeq r3, r5, ip, ror r1 │ │ │ │ - addseq r4, ip, r4, lsr ip │ │ │ │ - @ instruction: 0x008535b4 │ │ │ │ - addeq r3, r5, r8, asr #2 │ │ │ │ + addseq r4, ip, r4, lsl #25 │ │ │ │ + addeq r3, r5, r8, ror #9 │ │ │ │ + umulleq r3, r5, ip, r1 │ │ │ │ + addseq r4, ip, r4, asr ip │ │ │ │ + ldrdeq r3, [r5], r4 │ │ │ │ + addeq r3, r5, r8, ror #2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - @ instruction: 0x009c4bf8 │ │ │ │ - addeq r3, r5, r8, ror r4 │ │ │ │ - addeq r3, r5, r0, lsl r1 │ │ │ │ - addseq r4, ip, r8, asr #23 │ │ │ │ - addeq r3, r5, r4, ror #10 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addseq r4, ip, r8, lsl ip │ │ │ │ + umulleq r3, r5, r8, r4 │ │ │ │ + addeq r3, r5, r0, lsr r1 │ │ │ │ + addseq r4, ip, r8, ror #23 │ │ │ │ + addeq r3, r5, r4, lsl #11 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - addeq r3, r5, r4, ror r5 │ │ │ │ - umullseq r4, ip, r0, fp │ │ │ │ - addeq r3, r5, r0, lsr #1 │ │ │ │ - addseq r4, ip, ip, lsr fp │ │ │ │ - addeq r3, r5, r4, lsr #11 │ │ │ │ - addeq r3, r5, r4, asr #32 │ │ │ │ + umulleq r3, r5, r4, r5 │ │ │ │ + @ instruction: 0x009c4bb0 │ │ │ │ + addeq r3, r5, r0, asr #1 │ │ │ │ + addseq r4, ip, ip, asr fp │ │ │ │ + addeq r3, r5, r4, asr #11 │ │ │ │ + addeq r3, r5, r4, rrx │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - strdeq r3, [r5], r8 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ - addseq r4, ip, r8, ror #21 │ │ │ │ + addeq r3, r5, r8, lsl r4 │ │ │ │ + addeq r3, r5, r4, lsl r0 │ │ │ │ + addseq r4, ip, r8, lsl #22 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0037b820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -261113,15 +261113,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 37bbb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 37bbbc │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -261131,15 +261131,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 37bbc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 37bbcc │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261150,15 +261150,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 37bbdc │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261169,15 +261169,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 37bbe8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 37bbec │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261193,15 +261193,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 37bbfc │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b9b4 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 37bc00 │ │ │ │ ldr r3, [pc, #248] @ 37bc04 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 37bc08 │ │ │ │ @@ -261210,26 +261210,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b9b4 │ │ │ │ ldr r1, [pc, #200] @ 37bc0c │ │ │ │ ldr r3, [pc, #200] @ 37bc10 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 37bc14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 37bc18 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37b9b4 │ │ │ │ ldr r3, [pc, #172] @ 37bc1c │ │ │ │ ldr r1, [pc, #172] @ 37bc20 │ │ │ │ ldr r0, [pc, #172] @ 37bc24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 37bc28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -261241,48 +261241,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 37bc34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r4, ip, r0, ror r8 │ │ │ │ - addeq r3, r5, r4, ror r3 │ │ │ │ - addeq r2, r5, ip, ror sp │ │ │ │ + umullseq r4, ip, r0, r8 │ │ │ │ + umulleq r3, r5, r4, r3 │ │ │ │ + umulleq r2, r5, ip, sp │ │ │ │ muleq r0, r3, r1 │ │ │ │ - addseq r4, ip, r4, lsr #16 │ │ │ │ - addeq r3, r5, r0, lsl #6 │ │ │ │ - addeq r2, r5, r4, lsr sp │ │ │ │ + addseq r4, ip, r4, asr #16 │ │ │ │ + addeq r3, r5, r0, lsr #6 │ │ │ │ + addeq r2, r5, r4, asr sp │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - @ instruction: 0x009c47dc │ │ │ │ - addeq r3, r5, r4, asr r3 │ │ │ │ - addeq r2, r5, r8, ror #25 │ │ │ │ + @ instruction: 0x009c47fc │ │ │ │ + addeq r3, r5, r4, ror r3 │ │ │ │ + addeq r2, r5, r8, lsl #26 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - addseq r4, ip, ip, lsl #15 │ │ │ │ - @ instruction: 0x008533b0 │ │ │ │ - umulleq r2, r5, ip, ip │ │ │ │ + addseq r4, ip, ip, lsr #15 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ + @ instruction: 0x00852cbc │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addseq r4, ip, ip, lsr r7 │ │ │ │ - addeq r2, r5, r0, asr ip │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addseq r4, ip, ip, asr r7 │ │ │ │ + addeq r2, r5, r0, ror ip │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - addeq r3, r5, r4, ror #7 │ │ │ │ - @ instruction: 0x009c46f4 │ │ │ │ - addeq r2, r5, r8, lsl #24 │ │ │ │ - addeq r3, r5, ip, lsr #6 │ │ │ │ - @ instruction: 0x009c46b8 │ │ │ │ - addeq r2, r5, r8, asr #23 │ │ │ │ + addeq r3, r5, r4, lsl #8 │ │ │ │ + addseq r4, ip, r4, lsl r7 │ │ │ │ + addeq r2, r5, r8, lsr #24 │ │ │ │ + addeq r3, r5, ip, asr #6 │ │ │ │ + @ instruction: 0x009c46d8 │ │ │ │ + addeq r2, r5, r8, ror #23 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - umullseq r4, ip, r4, r6 │ │ │ │ - addeq r2, r5, r8, lsr #23 │ │ │ │ - addeq r3, r5, ip, ror r2 │ │ │ │ + @ instruction: 0x009c46b4 │ │ │ │ + addeq r2, r5, r8, asr #23 │ │ │ │ + umulleq r3, r5, ip, r2 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - addseq r4, ip, r0, ror r6 │ │ │ │ - addeq r2, r5, r8, lsl #23 │ │ │ │ - addeq r3, r5, r8, lsr #4 │ │ │ │ + umullseq r4, ip, r0, r6 │ │ │ │ + addeq r2, r5, r8, lsr #23 │ │ │ │ + addeq r3, r5, r8, asr #4 │ │ │ │ │ │ │ │ 0037bc38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -261376,15 +261376,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 37bfbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -261394,27 +261394,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ ldr r3, [pc, #432] @ 37bfcc │ │ │ │ ldr ip, [pc, #432] @ 37bfd0 │ │ │ │ ldr r1, [pc, #432] @ 37bfd4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 37bfd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 37bec0 │ │ │ │ ldr r4, [pc, #392] @ 37bfdc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 37bfe0 │ │ │ │ ldr ip, [pc, #388] @ 37bfe4 │ │ │ │ @@ -261425,27 +261425,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ ldr r3, [pc, #340] @ 37bfec │ │ │ │ ldr ip, [pc, #340] @ 37bff0 │ │ │ │ ldr r1, [pc, #340] @ 37bff4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ ldr r4, [pc, #304] @ 37bff8 │ │ │ │ add r4, pc, r4 │ │ │ │ b 37be54 │ │ │ │ ldr r3, [pc, #296] @ 37bffc │ │ │ │ ldr r4, [pc, #296] @ 37c000 │ │ │ │ ldr r1, [pc, #296] @ 37c004 │ │ │ │ @@ -261454,92 +261454,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ ldr r3, [pc, #252] @ 37c008 │ │ │ │ ldr ip, [pc, #252] @ 37c00c │ │ │ │ ldr r1, [pc, #252] @ 37c010 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 37c014 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ ldr r3, [pc, #212] @ 37c018 │ │ │ │ ldr ip, [pc, #212] @ 37c01c │ │ │ │ ldr r1, [pc, #212] @ 37c020 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 37c024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ ldr r3, [pc, #180] @ 37c028 │ │ │ │ ldr ip, [pc, #180] @ 37c02c │ │ │ │ ldr r1, [pc, #180] @ 37c030 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37bdc8 │ │ │ │ bl 27ee24 │ │ │ │ - umullseq r4, ip, r8, r5 │ │ │ │ - addseq r4, ip, r0, ror #8 │ │ │ │ - addeq r3, r5, r0, lsr #3 │ │ │ │ - addeq r2, r5, r0, ror r9 │ │ │ │ + @ instruction: 0x009c45b8 │ │ │ │ + addseq r4, ip, r0, lsl #9 │ │ │ │ + addeq r3, r5, r0, asr #3 │ │ │ │ + umulleq r2, r5, r0, r9 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - addseq r4, ip, r4, lsl r4 │ │ │ │ - addeq r2, r5, r8, lsl #19 │ │ │ │ - addeq r2, r5, ip, lsr #18 │ │ │ │ - addseq r4, ip, r4, ror #7 │ │ │ │ - addeq r2, r5, r8, asr r9 │ │ │ │ - strdeq r2, [r5], r8 │ │ │ │ + addseq r4, ip, r4, lsr r4 │ │ │ │ + addeq r2, r5, r8, lsr #19 │ │ │ │ + addeq r2, r5, ip, asr #18 │ │ │ │ + addseq r4, ip, r4, lsl #8 │ │ │ │ + addeq r2, r5, r8, ror r9 │ │ │ │ + addeq r2, r5, r8, lsl r9 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq ip, r1, r8, lsr #32 │ │ │ │ - addseq r4, ip, r0, lsr #7 │ │ │ │ - addeq r3, r5, r8, lsl r1 │ │ │ │ - addeq r2, r5, ip, lsr #17 │ │ │ │ - addseq r4, ip, r8, ror #6 │ │ │ │ - addeq r3, r5, r0, lsl r1 │ │ │ │ - addeq r2, r5, r0, lsl #17 │ │ │ │ - addseq fp, r1, r0, asr #31 │ │ │ │ - addseq r4, ip, r8, lsr #6 │ │ │ │ - addeq r3, r5, r4, lsr r1 │ │ │ │ - addeq r2, r5, r4, lsr r8 │ │ │ │ - @ instruction: 0x009c42f4 │ │ │ │ - addeq r3, r5, r8, lsl #3 │ │ │ │ - strdeq r2, [r5], ip │ │ │ │ + addseq ip, r1, r8, asr #32 │ │ │ │ + addseq r4, ip, r0, asr #7 │ │ │ │ + addeq r3, r5, r8, lsr r1 │ │ │ │ + addeq r2, r5, ip, asr #17 │ │ │ │ + addseq r4, ip, r8, lsl #7 │ │ │ │ + addeq r3, r5, r0, lsr r1 │ │ │ │ + addeq r2, r5, r0, lsr #17 │ │ │ │ + addseq fp, r1, r0, ror #31 │ │ │ │ + addseq r4, ip, r8, asr #6 │ │ │ │ + addeq r3, r5, r4, asr r1 │ │ │ │ + addeq r2, r5, r4, asr r8 │ │ │ │ + addseq r4, ip, r4, lsl r3 │ │ │ │ + addeq r3, r5, r8, lsr #3 │ │ │ │ + addeq r2, r5, ip, lsl r8 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - @ instruction: 0x009c42bc │ │ │ │ - addeq r3, r5, ip, lsr #2 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ + @ instruction: 0x009c42dc │ │ │ │ + addeq r3, r5, ip, asr #2 │ │ │ │ + strdeq r2, [r5], r0 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - addseq r4, ip, r8, lsl #5 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ - umulleq r2, r5, r4, r7 │ │ │ │ + addseq r4, ip, r8, lsr #5 │ │ │ │ + strdeq r3, [r5], r4 │ │ │ │ + @ instruction: 0x008527b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 37c1e8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -261557,36 +261557,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b50000 │ │ │ │ + bl b50020 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl af0b9c │ │ │ │ + bl af0bbc │ │ │ │ mov r0, r6 │ │ │ │ - bl b52380 │ │ │ │ + bl b523a0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 37c1dc │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 37c13c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c184 │ │ │ │ - bl aec2d8 │ │ │ │ + bl aec2f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 37c1d0 │ │ │ │ ldr r2, [pc, #248] @ 37c1fc │ │ │ │ ldr r3, [pc, #232] @ 37c1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261604,20 +261604,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 37c0e0 │ │ │ │ ldr r1, [pc, #176] @ 37c200 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77518 │ │ │ │ + bl b77538 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl b6540c │ │ │ │ + bl b6542c │ │ │ │ cmp r0, #0 │ │ │ │ blt 37c19c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c0ec │ │ │ │ mov r1, r0 │ │ │ │ @@ -261633,31 +261633,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73a4c │ │ │ │ + bl b73a6c │ │ │ │ b 37c174 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ mvn r0, #0 │ │ │ │ b 37c0fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c41bc │ │ │ │ + @ instruction: 0x009c41dc │ │ │ │ smlatbeq r8, r0, sp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, lr, r0, lsr #21 │ │ │ │ - addeq r7, r3, r8, asr sl │ │ │ │ + addeq fp, lr, r0, asr #21 │ │ │ │ + addeq r7, r3, r8, ror sl │ │ │ │ tsteq r8, r0, lsl #26 │ │ │ │ - addeq ip, r7, r0, lsl #19 │ │ │ │ - addeq r2, r5, r8, ror #30 │ │ │ │ - addeq r2, r5, r0, ror r5 │ │ │ │ + addeq ip, r7, r0, lsr #19 │ │ │ │ + addeq r2, r5, r8, lsl #31 │ │ │ │ + umulleq r2, r5, r0, r5 │ │ │ │ │ │ │ │ 0037c20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 37c6dc │ │ │ │ @@ -261665,24 +261665,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #1176] @ 37c6e4 │ │ │ │ ldr r2, [pc, #1176] @ 37c6e8 │ │ │ │ ldr r1, [pc, #1176] @ 37c6ec │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 37c6f0 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 37c2d8 │ │ │ │ @@ -261762,15 +261762,15 @@ │ │ │ │ bl 27f3dc │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 37c5a8 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -261784,15 +261784,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 3795f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -261917,37 +261917,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c5a8 │ │ │ │ b 37c458 │ │ │ │ ldr r0, [pc, #216] @ 37c704 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #196] @ 37c708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #180] @ 37c70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 37c710 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r0, [pc, #140] @ 37c714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efe0 │ │ │ │ ldr r3, [pc, #124] @ 37c718 │ │ │ │ ldr r1, [pc, #124] @ 37c71c │ │ │ │ ldr r0, [pc, #124] @ 37c720 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 37c724 │ │ │ │ @@ -261962,58 +261962,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 37c734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatteq r8, r0, fp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c3fb8 │ │ │ │ - addeq r7, r3, r8, lsl #17 │ │ │ │ - ldrdeq fp, [lr], r0 │ │ │ │ + @ instruction: 0x009c3fd8 │ │ │ │ + addeq r7, r3, r8, lsr #17 │ │ │ │ + strdeq fp, [lr], r0 │ │ │ │ @ instruction: 0x0108cb90 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ @ instruction: 0x011798b8 │ │ │ │ tsteq r7, r8, lsl r8 │ │ │ │ tsteq r8, r4, asr r8 │ │ │ │ - addeq r2, r5, r8, lsl #24 │ │ │ │ - addeq r2, r5, r4, lsl fp │ │ │ │ - addeq r2, r5, r4, asr ip │ │ │ │ - addeq r2, r5, r0, lsr fp │ │ │ │ - addeq r2, r5, r0, ror #22 │ │ │ │ - addseq r3, ip, r8, ror #22 │ │ │ │ - addeq r2, r5, ip, ror r0 │ │ │ │ - addeq r2, r5, r8, lsl #21 │ │ │ │ + addeq r2, r5, r8, lsr #24 │ │ │ │ + addeq r2, r5, r4, lsr fp │ │ │ │ + addeq r2, r5, r4, ror ip │ │ │ │ + addeq r2, r5, r0, asr fp │ │ │ │ + addeq r2, r5, r0, lsl #23 │ │ │ │ + addseq r3, ip, r8, lsl #23 │ │ │ │ + umulleq r2, r5, ip, r0 │ │ │ │ + addeq r2, r5, r8, lsr #21 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addseq r3, ip, r4, asr #22 │ │ │ │ - addeq r2, r5, r8, asr r0 │ │ │ │ - addeq r2, r5, r0, lsr #21 │ │ │ │ + addseq r3, ip, r4, ror #22 │ │ │ │ + addeq r2, r5, r8, ror r0 │ │ │ │ + addeq r2, r5, r0, asr #21 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0037c738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 37c788 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75660 │ │ │ │ + bl b75680 │ │ │ │ ldr r4, [pc, #40] @ 37c78c │ │ │ │ ldr r3, [pc, #40] @ 37c790 │ │ │ │ ldr r1, [pc, #40] @ 37c794 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b78ec8 │ │ │ │ - addseq ip, r1, r0, asr #1 │ │ │ │ + b b78ee8 │ │ │ │ + addseq ip, r1, r0, ror #1 │ │ │ │ @ instruction: 0x0108c69c │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0037c798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -262029,15 +262029,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 932d54 │ │ │ │ + bl 932d74 │ │ │ │ cmn r0, #1 │ │ │ │ beq 37c878 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -262058,15 +262058,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 37c8d0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262074,29 +262074,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c804 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 932ca4 │ │ │ │ + bl 932cc4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r4, asr r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r2, r5, r4, ror #22 │ │ │ │ - @ instruction: 0x009c39d0 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ - ldrdeq r1, [r5], r8 │ │ │ │ + addeq r2, r5, r4, lsl #23 │ │ │ │ + @ instruction: 0x009c39f0 │ │ │ │ + addeq r2, r5, r4, lsl fp │ │ │ │ + strdeq r1, [r5], r8 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0037c8d4 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -262151,15 +262151,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c93c │ │ │ │ - bl aecf10 │ │ │ │ + bl aecf30 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 37ca1c │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -262239,17 +262239,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 37cb2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - @ instruction: 0x009c38d1 │ │ │ │ - addseq r3, ip, r4, lsl #14 │ │ │ │ - addeq r1, r5, r4, lsl ip │ │ │ │ + @ instruction: 0x009c38f1 │ │ │ │ + addseq r3, ip, r4, lsr #14 │ │ │ │ + addeq r1, r5, r4, lsr ip │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0037cb30 : │ │ │ │ ldr r2, [pc, #80] @ 37cb88 │ │ │ │ ldr r3, [pc, #80] @ 37cb8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262266,15 +262266,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37cb90 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f51e0 │ │ │ │ + b 8f5200 │ │ │ │ smlabteq r8, ip, r2, ip │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0037cb94 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -262292,15 +262292,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 37cbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f51e0 │ │ │ │ + b 8f5200 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0037cbec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -262460,74 +262460,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 37ce28 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #68] @ 37cebc │ │ │ │ ldr r2, [pc, #68] @ 37cec0 │ │ │ │ ldr r1, [pc, #68] @ 37cec4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 37cec8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ce3c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 37cdf0 │ │ │ │ b 37ce3c │ │ │ │ - strdeq r6, [lr], r8 │ │ │ │ - addseq r8, r3, r0, ror #22 │ │ │ │ - addseq r3, ip, ip, lsl #9 │ │ │ │ - addeq r6, r3, r4, ror ip │ │ │ │ - addeq sp, r8, r4, lsl #30 │ │ │ │ + addeq r6, lr, r8, lsl fp │ │ │ │ + addseq r8, r3, r0, lsl #23 │ │ │ │ + addseq r3, ip, ip, lsr #9 │ │ │ │ + umulleq r6, r3, r4, ip │ │ │ │ + addeq sp, r8, r4, lsr #30 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0037cecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #88] @ 37cf48 │ │ │ │ ldr r2, [pc, #88] @ 37cf4c │ │ │ │ ldr r1, [pc, #88] @ 37cf50 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37cf38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930854 │ │ │ │ - addseq r3, ip, r4, lsl r4 │ │ │ │ - strdeq r6, [r3], ip │ │ │ │ - addeq r5, r6, r8, asr ip │ │ │ │ + b 930874 │ │ │ │ + addseq r3, ip, r4, lsr r4 │ │ │ │ + addeq r6, r3, ip, lsl ip │ │ │ │ + addeq r5, r6, r8, ror ip │ │ │ │ │ │ │ │ 0037cf54 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 36c41c │ │ │ │ │ │ │ │ @@ -262582,40 +262582,40 @@ │ │ │ │ 0037d01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r7, [pc, #156] @ 37d0dc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d0bc │ │ │ │ ldr r4, [pc, #132] @ 37d0e0 │ │ │ │ ldr r2, [pc, #132] @ 37d0e4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d0bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -262624,54 +262624,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq sl, [lr], r0 │ │ │ │ - @ instruction: 0x009c32d0 │ │ │ │ - addeq r6, r3, r0, lsl #21 │ │ │ │ + addeq sl, lr, r0, lsl fp │ │ │ │ + @ instruction: 0x009c32f0 │ │ │ │ + addeq r6, r3, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 37d254 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #316] @ 37d258 │ │ │ │ ldr r1, [pc, #316] @ 37d25c │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d220 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37d1ec │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 37d19c │ │ │ │ mov r0, r8 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #252] @ 37d260 │ │ │ │ ldr r1, [pc, #252] @ 37d264 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d1d0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -262683,72 +262683,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 37d01c │ │ │ │ cmp r0, #0 │ │ │ │ bne 37d1d0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr ip, [pc, #104] @ 37d274 │ │ │ │ ldr r1, [pc, #104] @ 37d278 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 37d240 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr ip, [pc, #76] @ 37d27c │ │ │ │ ldr r1, [pc, #76] @ 37d280 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37d1cc │ │ │ │ - addseq r3, ip, r0, lsr #4 │ │ │ │ - ldrdeq r6, [r3], r4 │ │ │ │ - addeq r5, r6, r0, lsr sl │ │ │ │ - addeq r4, r4, ip, lsr r4 │ │ │ │ - addeq r4, r4, r0, asr r4 │ │ │ │ - addseq r3, ip, r0, lsl #3 │ │ │ │ - ldrdeq r2, [r5], ip │ │ │ │ - umulleq r2, r5, r4, r1 │ │ │ │ - addeq r2, r5, r8, lsr #3 │ │ │ │ - addeq r2, r5, r8, lsr r1 │ │ │ │ - addeq r2, r5, r0, lsr r1 │ │ │ │ - addeq r2, r5, r4, lsl r1 │ │ │ │ + addseq r3, ip, r0, asr #4 │ │ │ │ + strdeq r6, [r3], r4 │ │ │ │ + addeq r5, r6, r0, asr sl │ │ │ │ + addeq r4, r4, ip, asr r4 │ │ │ │ + addeq r4, r4, r0, ror r4 │ │ │ │ + addseq r3, ip, r0, lsr #3 │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ + @ instruction: 0x008521b4 │ │ │ │ + addeq r2, r5, r8, asr #3 │ │ │ │ + addeq r2, r5, r8, asr r1 │ │ │ │ + addeq r2, r5, r0, asr r1 │ │ │ │ + addeq r2, r5, r4, lsr r1 │ │ │ │ │ │ │ │ 0037d284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37d0e8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 37d2e4 │ │ │ │ @@ -262760,56 +262760,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 37d36c │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d2c4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 37d370 │ │ │ │ ldr r5, [pc, #100] @ 37d374 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d2c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addeq sl, lr, r0, asr #16 │ │ │ │ - addseq r3, ip, r0, lsr #32 │ │ │ │ - ldrdeq r6, [r3], r0 │ │ │ │ + addeq sl, lr, r0, ror #16 │ │ │ │ + addseq r3, ip, r0, asr #32 │ │ │ │ + strdeq r6, [r3], r0 │ │ │ │ │ │ │ │ 0037d378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929c68 │ │ │ │ + bl 929c88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d3b4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262842,25 +262842,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0037d418 : │ │ │ │ mov r0, r1 │ │ │ │ - b 929754 │ │ │ │ + b 929774 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 927b5c │ │ │ │ + bl 927b7c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 37d4b0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -262878,15 +262878,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 37d528 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262898,29 +262898,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r1, r5, r4, pc @ │ │ │ │ - addseq r2, ip, r4, lsr pc │ │ │ │ - addeq r1, r5, r0, asr #30 │ │ │ │ - addeq r1, r5, r8, asr pc │ │ │ │ - addseq r2, ip, ip, ror #29 │ │ │ │ - strdeq r1, [r5], ip │ │ │ │ + @ instruction: 0x00851fb4 │ │ │ │ + addseq r2, ip, r4, asr pc │ │ │ │ + addeq r1, r5, r0, ror #30 │ │ │ │ + addeq r1, r5, r8, ror pc │ │ │ │ + addseq r2, ip, ip, lsl #30 │ │ │ │ + addeq r1, r5, ip, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 37d88c │ │ │ │ mov r7, r3 │ │ │ │ @@ -262941,27 +262941,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, sl │ │ │ │ bne 37d628 │ │ │ │ ldr r2, [pc, #692] @ 37d8a0 │ │ │ │ ldr r3, [pc, #672] @ 37d890 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -262987,94 +262987,94 @@ │ │ │ │ bl 37d420 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37d5e4 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 37d6b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef114 │ │ │ │ + bl 9ef134 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9c0d54 │ │ │ │ + bl 9c0d74 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37d5e4 │ │ │ │ - bl 9c2aa4 │ │ │ │ + bl 9c2ac4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 37d6fc │ │ │ │ ldr ip, [pc, #528] @ 37d8a4 │ │ │ │ ldr r1, [pc, #528] @ 37d8a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37d5e4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 37d6f0 │ │ │ │ - bl 9eb3e4 │ │ │ │ + bl 9eb404 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d710 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9ebdf0 │ │ │ │ + bl 9ebe10 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 37d7f0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 27cebc │ │ │ │ b 37d5e4 │ │ │ │ bl 27cebc │ │ │ │ str sl, [r7] │ │ │ │ b 37d5e4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebc80 │ │ │ │ + bl 9ebca0 │ │ │ │ b 37d5e4 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 9c0d54 │ │ │ │ + bl 9c0d74 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d794 │ │ │ │ - bl 9c2aa4 │ │ │ │ + bl 9c2ac4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d84c │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9eaff0 │ │ │ │ + bl 9eb010 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ebae4 │ │ │ │ + bl 9ebb04 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37d788 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d798 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebdf0 │ │ │ │ + bl 9ebe10 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 37d7f4 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0070 │ │ │ │ + bl 9f0090 │ │ │ │ b 37d6e4 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #260] @ 37d8ac │ │ │ │ ldr r2, [pc, #260] @ 37d8b0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -263083,21 +263083,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 37d8b4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ cmp r6, #0 │ │ │ │ bne 37d788 │ │ │ │ b 37d6e4 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9eb890 │ │ │ │ + bl 9eb8b0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d814 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d854 │ │ │ │ ldr r3, [pc, #156] @ 37d8b8 │ │ │ │ @@ -263107,50 +263107,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r5, sl │ │ │ │ b 37d7e4 │ │ │ │ - bl b88c60 │ │ │ │ + bl b88c80 │ │ │ │ b 37d734 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 37d8c4 │ │ │ │ ldr r2, [pc, #100] @ 37d8c8 │ │ │ │ ldr r1, [pc, #100] @ 37d8cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37d844 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, ip, r8, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, ip, r4, ror #28 │ │ │ │ - addeq r5, r6, r8, asr #11 │ │ │ │ - addeq r6, r3, ip, ror #10 │ │ │ │ + addseq r2, ip, r4, lsl #29 │ │ │ │ + addeq r5, r6, r8, ror #11 │ │ │ │ + addeq r6, r3, ip, lsl #11 │ │ │ │ tsteq r8, r8, lsl r8 │ │ │ │ - ldrdeq r1, [r5], r4 │ │ │ │ - addeq r1, r5, r0, asr sp │ │ │ │ - addseq r2, ip, r0, lsr #24 │ │ │ │ - strdeq r1, [r5], r0 │ │ │ │ - addeq r1, r5, ip, lsl #24 │ │ │ │ - addseq r2, ip, r8, lsr #23 │ │ │ │ - addeq r1, r5, ip, lsr #26 │ │ │ │ - addeq r1, r5, ip, lsr #23 │ │ │ │ - addseq r2, ip, r8, ror #22 │ │ │ │ - addeq r1, r5, r0, ror #24 │ │ │ │ - addeq r1, r5, ip, ror #22 │ │ │ │ + strdeq r1, [r5], r4 │ │ │ │ + addeq r1, r5, r0, ror sp │ │ │ │ + addseq r2, ip, r0, asr #24 │ │ │ │ + addeq r1, r5, r0, lsl sp │ │ │ │ + addeq r1, r5, ip, lsr #24 │ │ │ │ + addseq r2, ip, r8, asr #23 │ │ │ │ + addeq r1, r5, ip, asr #26 │ │ │ │ + addeq r1, r5, ip, asr #23 │ │ │ │ + addseq r2, ip, r8, lsl #23 │ │ │ │ + addeq r1, r5, r0, lsl #25 │ │ │ │ + addeq r1, r5, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -263195,35 +263195,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 37da40 │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb3e8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da4c │ │ │ │ mov r0, r7 │ │ │ │ bl 27f1b4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #112] @ 37da74 │ │ │ │ ldr r3, [pc, #104] @ 37da70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263239,25 +263239,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 37da78 │ │ │ │ add r7, pc, r7 │ │ │ │ b 37d9d0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9eb724 │ │ │ │ + bl 9eb744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d9d0 │ │ │ │ - bl 9c1058 │ │ │ │ + bl 9c1078 │ │ │ │ mov r7, r0 │ │ │ │ b 37d9d0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, r0, r4, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r0, lsl #8 │ │ │ │ - addseq r0, r1, r8, ror #15 │ │ │ │ + addseq r0, r1, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 37db68 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263266,15 +263266,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37db58 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -263282,15 +263282,15 @@ │ │ │ │ bl 27f1b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #96] @ 37db70 │ │ │ │ ldr r3, [pc, #88] @ 37db6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263312,16 +263312,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 37db78 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dae0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [r8, -r4] │ │ │ │ - @ instruction: 0x009106dc │ │ │ │ - @ instruction: 0x009106d0 │ │ │ │ + @ instruction: 0x009106fc │ │ │ │ + @ instruction: 0x009106f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37dc4c │ │ │ │ mov r4, r1 │ │ │ │ @@ -263330,27 +263330,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc3c │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 27f1b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #84] @ 37dc54 │ │ │ │ ldr r3, [pc, #76] @ 37dc50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263369,24 +263369,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 37dc58 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dbd0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r4, lsl #4 │ │ │ │ - addseq r0, r1, ip, ror #11 │ │ │ │ + addseq r0, r1, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b a88ae0 │ │ │ │ + b a88b00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 37de54 │ │ │ │ ldr ip, [pc, #444] @ 37de58 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -263408,27 +263408,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, r8 │ │ │ │ bne 37dd6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r2, [pc, #308] @ 37de64 │ │ │ │ ldr r3, [pc, #292] @ 37de58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263451,69 +263451,69 @@ │ │ │ │ bl 37d420 │ │ │ │ cmp r0, r8 │ │ │ │ beq 37dd1c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 37de18 │ │ │ │ - bl a9456c │ │ │ │ + bl a9458c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37ddd8 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl a88560 │ │ │ │ + bl a88580 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37de24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27cebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 37dd28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #128] @ 37de68 │ │ │ │ ldr ip, [pc, #128] @ 37de6c │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 37de70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37de74 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37ddc0 │ │ │ │ bl 27cebc │ │ │ │ str r7, [r9] │ │ │ │ b 37dd1c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r1, [pc, #68] @ 37de78 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73368 │ │ │ │ + bl b73388 │ │ │ │ b 37ddc0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsr r1 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ ldrdeq fp, [r8, -r4] │ │ │ │ - @ instruction: 0x009c25dc │ │ │ │ - addeq r1, r5, ip, lsr #13 │ │ │ │ - addeq r1, r5, r8, ror #11 │ │ │ │ + @ instruction: 0x009c25fc │ │ │ │ + addeq r1, r5, ip, asr #13 │ │ │ │ + addeq r1, r5, r8, lsl #12 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - addeq r1, r5, ip, asr #14 │ │ │ │ + addeq r1, r5, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 37e014 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263523,24 +263523,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 37df98 │ │ │ │ bl 27ce08 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -263565,15 +263565,15 @@ │ │ │ │ beq 37dfdc │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 37dfe4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl b643e4 │ │ │ │ + bl b64404 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37e008 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 37e008 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -263601,15 +263601,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37df5c │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275f8 │ │ │ │ + bl 927618 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27cebc │ │ │ │ b 37df98 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 37dfe4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror #30 │ │ │ │ @@ -263627,15 +263627,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 37e130 │ │ │ │ @@ -263659,15 +263659,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 27e998 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r2, [pc, #72] @ 37e134 │ │ │ │ ldr r3, [pc, #60] @ 37e12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263679,15 +263679,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, r0, sp, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r5, r8, lsr #10 │ │ │ │ + addeq r1, r5, r8, asr #10 │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -263706,29 +263706,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 27ea28 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, r5 │ │ │ │ bne 37e230 │ │ │ │ ldr r2, [pc, #388] @ 37e36c │ │ │ │ ldr r3, [pc, #380] @ 37e368 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -263793,15 +263793,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275f8 │ │ │ │ + bl 927618 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 27cebc │ │ │ │ b 37e1e0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -263817,23 +263817,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 37e37c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37e314 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108ac9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsl ip │ │ │ │ - umulleq r1, r5, ip, r2 │ │ │ │ - umulleq r1, r5, r8, r0 │ │ │ │ - umullseq r2, ip, r0, r0 │ │ │ │ + @ instruction: 0x008512bc │ │ │ │ + strheq r1, [r5], r8 │ │ │ │ + ldrheq r2, [ip], r0 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37e450 │ │ │ │ @@ -263843,23 +263843,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 37e404 │ │ │ │ mov r1, r7 │ │ │ │ bl 657fd8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -263898,24 +263898,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ bl 6580ec │ │ │ │ bl 27f1b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #72] @ 37e51c │ │ │ │ ldr r3, [pc, #64] @ 37e518 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263947,15 +263947,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ ldr r3, [pc, #256] @ 37e66c │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -263984,15 +263984,15 @@ │ │ │ │ bl 27e998 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 37e640 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r2, [pc, #116] @ 37e674 │ │ │ │ ldr r3, [pc, #100] @ 37e668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264014,20 +264014,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlabteq r8, r0, r8, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r5, r8, asr #1 │ │ │ │ - addeq r1, r5, r0, asr r0 │ │ │ │ + addeq r1, r5, r8, ror #1 │ │ │ │ + addeq r1, r5, r0, ror r0 │ │ │ │ tsteq r8, r4, lsl #16 │ │ │ │ - addseq r1, ip, r4, lsl #27 │ │ │ │ - umulleq r0, r5, r8, sp │ │ │ │ - addeq r0, r5, r4, asr #31 │ │ │ │ + addseq r1, ip, r4, lsr #27 │ │ │ │ + @ instruction: 0x00850db8 │ │ │ │ + addeq r0, r5, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 37e7c0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -264037,25 +264037,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b554f8 │ │ │ │ + bl b55518 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e70c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37e750 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 37e7c8 │ │ │ │ @@ -264072,50 +264072,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 37e7cc │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 37e7d0 │ │ │ │ ldr r1, [pc, #108] @ 37e7d4 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #84] @ 37e7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 37e708 │ │ │ │ ldr ip, [pc, #64] @ 37e7dc │ │ │ │ ldr r1, [pc, #64] @ 37e7e0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 37e7e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37e70c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sl, [r8, -r0] │ │ │ │ - addseq r1, ip, r8, ror ip │ │ │ │ - addeq r5, r3, r8, ror r3 │ │ │ │ - addeq r9, lr, r0, asr #7 │ │ │ │ - addeq r0, r5, r4, asr #29 │ │ │ │ - @ instruction: 0x00850eb4 │ │ │ │ - addeq r0, r5, r4, asr #24 │ │ │ │ + umullseq r1, ip, r8, ip │ │ │ │ + umulleq r5, r3, r8, r3 │ │ │ │ + addeq r9, lr, r0, ror #7 │ │ │ │ + addeq r0, r5, r4, ror #29 │ │ │ │ + ldrdeq r0, [r5], r4 │ │ │ │ + addeq r0, r5, r4, ror #24 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 37e8bc │ │ │ │ @@ -264125,30 +264125,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b54a30 │ │ │ │ + bl b54a50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e874 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b9825c │ │ │ │ + bl b9827c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 37e8c4 │ │ │ │ ldr r3, [pc, #64] @ 37e8c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264181,28 +264181,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37e98c │ │ │ │ ldr r2, [pc, #536] @ 37eb68 │ │ │ │ ldr r3, [pc, #528] @ 37eb64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264219,15 +264219,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b647c0 │ │ │ │ + bl b647e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37ea84 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 37e9f4 │ │ │ │ ldr r3, [pc, #424] @ 37eb6c │ │ │ │ @@ -264236,23 +264236,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 37eb78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 27cebc │ │ │ │ b 37e948 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b647c0 │ │ │ │ + bl b647e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37eab4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 37e9bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -264286,82 +264286,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 37eb90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 37eb94 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37e9e8 │ │ │ │ ldr r3, [pc, #220] @ 37eb98 │ │ │ │ ldr ip, [pc, #220] @ 37eb9c │ │ │ │ ldr r1, [pc, #220] @ 37eba0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37e9e8 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl b64210 │ │ │ │ + bl b64230 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e9e8 │ │ │ │ ldr r3, [pc, #152] @ 37eba4 │ │ │ │ ldr ip, [pc, #152] @ 37eba8 │ │ │ │ ldr r1, [pc, #152] @ 37ebac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37e9e8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 37ebb0 │ │ │ │ ldr r1, [pc, #108] @ 37ebb4 │ │ │ │ ldr r0, [pc, #108] @ 37ebb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r8, r8, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0108a4b4 │ │ │ │ - addseq r1, ip, r8, lsl #20 │ │ │ │ - addeq r0, r5, r4, asr #27 │ │ │ │ - addeq r0, r5, r4, lsl sl │ │ │ │ + addseq r1, ip, r8, lsr #20 │ │ │ │ + addeq r0, r5, r4, ror #27 │ │ │ │ + addeq r0, r5, r4, lsr sl │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - addseq r1, ip, r4, ror #18 │ │ │ │ - addeq r0, r5, r0, lsl #25 │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ - strdeq r0, [r5], ip │ │ │ │ - addseq r1, ip, r8, lsr r9 │ │ │ │ - addeq r0, r5, r0, asr #18 │ │ │ │ + addseq r1, ip, r4, lsl #19 │ │ │ │ + addeq r0, r5, r0, lsr #25 │ │ │ │ + strdeq r0, [r5], r0 @ │ │ │ │ + addeq r0, r5, ip, lsl ip │ │ │ │ + addseq r1, ip, r8, asr r9 │ │ │ │ + addeq r0, r5, r0, ror #18 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r1, ip, ip, lsl #18 │ │ │ │ - strdeq r0, [r5], ip │ │ │ │ - addeq r0, r5, r0, lsr #18 │ │ │ │ - @ instruction: 0x009c18bc │ │ │ │ - addeq r0, r5, ip, asr #24 │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ - addseq r1, ip, r8, lsl #17 │ │ │ │ - addeq r0, r5, r4, lsr #23 │ │ │ │ - @ instruction: 0x00850bb8 │ │ │ │ + addseq r1, ip, ip, lsr #18 │ │ │ │ + addeq r0, r5, ip, lsl ip │ │ │ │ + addeq r0, r5, r0, asr #18 │ │ │ │ + @ instruction: 0x009c18dc │ │ │ │ + addeq r0, r5, ip, ror #24 │ │ │ │ + strdeq r0, [r5], r0 @ │ │ │ │ + addseq r1, ip, r8, lsr #17 │ │ │ │ + addeq r0, r5, r4, asr #23 │ │ │ │ + ldrdeq r0, [r5], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 37ee50 │ │ │ │ mov r6, r1 │ │ │ │ @@ -264374,27 +264374,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53168 │ │ │ │ + bl b53188 │ │ │ │ cmp r0, r4 │ │ │ │ beq 37eca4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37edb4 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -264408,18 +264408,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl b53418 │ │ │ │ + bl b53438 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #424] @ 37ee64 │ │ │ │ ldr r3, [pc, #404] @ 37ee54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264437,15 +264437,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ec98 │ │ │ │ ldr r1, [pc, #332] @ 37ee68 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -264478,21 +264478,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 37ec98 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 9275f8 │ │ │ │ + bl 927618 │ │ │ │ b 37ec98 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b546d4 │ │ │ │ + bl b546f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ec98 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 37ec98 │ │ │ │ @@ -264508,39 +264508,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37ec98 │ │ │ │ ldr r5, [pc, #76] @ 37ee80 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37ec68 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 37ed98 │ │ │ │ ldr r5, [pc, #60] @ 37ee84 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37edec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, lsr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, r8, asr r7 │ │ │ │ - addeq r0, r5, ip, ror fp │ │ │ │ - addeq r0, r5, ip, asr r7 │ │ │ │ + addseq r1, ip, r8, ror r7 │ │ │ │ + umulleq r0, r5, ip, fp │ │ │ │ + addeq r0, r5, ip, ror r7 │ │ │ │ tsteq r8, r8, asr #2 │ │ │ │ - addeq r0, r5, r0, lsr #21 │ │ │ │ - addeq r0, r5, ip, ror sl │ │ │ │ - addeq r0, r5, r0, ror #19 │ │ │ │ - addseq r1, ip, r8, asr #11 │ │ │ │ - addeq sl, r3, r0, asr r7 │ │ │ │ - addeq r0, r5, ip, asr #11 │ │ │ │ - addseq pc, r1, r8, lsl #17 │ │ │ │ - addseq pc, r1, r4, ror r8 @ │ │ │ │ + addeq r0, r5, r0, asr #21 │ │ │ │ + umulleq r0, r5, ip, sl │ │ │ │ + addeq r0, r5, r0, lsl #20 │ │ │ │ + addseq r1, ip, r8, ror #11 │ │ │ │ + addeq sl, r3, r0, ror r7 │ │ │ │ + addeq r0, r5, ip, ror #11 │ │ │ │ + addseq pc, r1, r8, lsr #17 │ │ │ │ + umullseq pc, r1, r4, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 37f080 │ │ │ │ mov r5, r1 │ │ │ │ @@ -264550,24 +264550,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, r7 │ │ │ │ bne 37ef40 │ │ │ │ ldr r2, [pc, #388] @ 37f088 │ │ │ │ ldr r3, [pc, #380] @ 37f084 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264598,15 +264598,15 @@ │ │ │ │ beq 37ef9c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275f8 │ │ │ │ + bl 927618 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 27cebc │ │ │ │ b 37eefc │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -264679,25 +264679,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b554f8 │ │ │ │ + bl b55518 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f12c │ │ │ │ ldr r2, [pc, #176] @ 37f1bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 37f1b0 │ │ │ │ @@ -264738,15 +264738,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 37f12c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ tsteq r8, r8, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq r1, ip, r0, r2 │ │ │ │ + @ instruction: 0x009c12b0 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 37f2d0 │ │ │ │ @@ -264757,15 +264757,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 37f2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -264777,15 +264777,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b554f8 │ │ │ │ + bl b55518 │ │ │ │ ldr r2, [pc, #120] @ 37f2dc │ │ │ │ ldr r3, [pc, #108] @ 37f2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264809,15 +264809,15 @@ │ │ │ │ b 37f23c │ │ │ │ mov ip, #4 │ │ │ │ b 37f23c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ tsteq r8, r0, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, sl, lsl #3 │ │ │ │ + addseq r1, ip, sl, lsr #3 │ │ │ │ smlatbeq r8, r0, fp, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 37f414 │ │ │ │ @@ -264828,25 +264828,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b554f8 │ │ │ │ + bl b55518 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f380 │ │ │ │ ldr r2, [pc, #188] @ 37f41c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 37f410 │ │ │ │ @@ -264890,15 +264890,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 37f380 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ tsteq r8, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, r8, asr #32 │ │ │ │ + addseq r1, ip, r8, rrx │ │ │ │ tsteq r8, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 37f538 │ │ │ │ @@ -264909,15 +264909,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 37f540 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -264929,15 +264929,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b554f8 │ │ │ │ + bl b55518 │ │ │ │ ldr r2, [pc, #128] @ 37f544 │ │ │ │ ldr r3, [pc, #116] @ 37f53c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264963,15 +264963,15 @@ │ │ │ │ b 37f49c │ │ │ │ mov ip, #1 │ │ │ │ b 37f49c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ smlabteq r8, r0, r9, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r0, ip, r7, lsr pc │ │ │ │ + addseq r0, ip, r7, asr pc │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 37f664 │ │ │ │ @@ -264982,35 +264982,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f5f0 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 37f66c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f634 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a6c8 │ │ │ │ + bl b7a6e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37f640 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #120] @ 37f670 │ │ │ │ ldr r3, [pc, #108] @ 37f668 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -265025,28 +265025,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b7a3dc │ │ │ │ + bl b7a3fc │ │ │ │ b 37f5e8 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9275f8 │ │ │ │ + bl 927618 │ │ │ │ b 37f5e8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01089898 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r5, r4, ror #4 │ │ │ │ + addeq r0, r5, r4, lsl #5 │ │ │ │ tsteq r8, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 37f73c │ │ │ │ @@ -265056,30 +265056,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea28 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7a53c │ │ │ │ + bl b7a55c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r2, [pc, #72] @ 37f744 │ │ │ │ ldr r3, [pc, #64] @ 37f740 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265095,25 +265095,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r8, lsl #14 │ │ │ │ ldr r1, [pc, #4] @ 37f754 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 932f98 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ + b 932fb8 │ │ │ │ + strdeq r0, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl b2e140 │ │ │ │ + bl b2e160 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -265131,27 +265131,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b305c0 │ │ │ │ + bl b305e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f81c │ │ │ │ ldr r0, [r6] │ │ │ │ - bl b2e140 │ │ │ │ + bl b2e160 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 37f86c │ │ │ │ ldr r3, [pc, #64] @ 37f868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -265175,29 +265175,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b305c0 │ │ │ │ + b b305e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 37f920 │ │ │ │ ldr r2, [pc, #92] @ 37f93c │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -265218,16 +265218,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 37f940 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27e6ec │ │ │ │ - addeq pc, r4, r8, asr pc @ │ │ │ │ - addeq pc, r4, r8, lsl #30 │ │ │ │ + addeq pc, r4, r8, ror pc @ │ │ │ │ + addeq pc, r4, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 37f9e0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 37f9e4 │ │ │ │ @@ -265236,40 +265236,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f9c0 │ │ │ │ - bl 9b0d30 │ │ │ │ + bl 9b0d50 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9f0964 │ │ │ │ + b 9f0984 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, ip, ip, ror #20 │ │ │ │ - addeq r3, r6, r4, ror #3 │ │ │ │ - addeq r4, r3, r8, lsl #3 │ │ │ │ + addseq r0, ip, ip, lsl #21 │ │ │ │ + addeq r3, r6, r4, lsl #4 │ │ │ │ + addeq r4, r3, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 37fb58 │ │ │ │ mov r5, r1 │ │ │ │ @@ -265278,15 +265278,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 9275e4 │ │ │ │ + bl 927604 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ea28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -265325,15 +265325,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 27e998 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r2, [pc, #124] @ 37fb70 │ │ │ │ ldr r3, [pc, #100] @ 37fb5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265355,22 +265355,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strdeq r9, [r8, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r0, ip, r8, asr #18 │ │ │ │ - addeq pc, r4, r4, ror #24 │ │ │ │ - @ instruction: 0x0084fcb4 │ │ │ │ - addeq pc, r4, r8, lsr #27 │ │ │ │ + addseq r0, ip, r8, ror #18 │ │ │ │ + addeq pc, r4, r4, lsl #25 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r8, asr #27 │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ - umullseq r0, ip, r0, r8 │ │ │ │ - addeq pc, r4, ip, lsr #23 │ │ │ │ - addeq pc, r4, r0, asr #23 │ │ │ │ + @ instruction: 0x009c08b0 │ │ │ │ + addeq pc, r4, ip, asr #23 │ │ │ │ + addeq pc, r4, r0, ror #23 │ │ │ │ │ │ │ │ 0037fb80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -265419,15 +265419,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -265437,22 +265437,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 37fc5c │ │ │ │ - umullseq r0, ip, ip, r7 │ │ │ │ - addeq pc, r4, r4, ror #24 │ │ │ │ - addeq pc, r4, ip, lsr #15 │ │ │ │ - addseq r0, ip, r8, asr #14 │ │ │ │ - addeq pc, r4, r8, ror #23 │ │ │ │ - addeq pc, r4, ip, asr r7 @ │ │ │ │ + @ instruction: 0x009c07bc │ │ │ │ + addeq pc, r4, r4, lsl #25 │ │ │ │ + addeq pc, r4, ip, asr #15 │ │ │ │ + addseq r0, ip, r8, ror #14 │ │ │ │ + addeq pc, r4, r8, lsl #24 │ │ │ │ + addeq pc, r4, ip, ror r7 @ │ │ │ │ │ │ │ │ 0037fcc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -265496,15 +265496,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 37fde0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9328f4 │ │ │ │ + bl 932914 │ │ │ │ ldr r2, [pc, #84] @ 37fde4 │ │ │ │ ldr r3, [pc, #64] @ 37fdd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265517,15 +265517,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r4, r4, ror #16 │ │ │ │ + addeq pc, r4, r4, lsl #17 │ │ │ │ swpeq r9, r8, [r8] @ │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r8, r4, ror r0 │ │ │ │ │ │ │ │ 0037fde8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -265534,80 +265534,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 37fe40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb3e8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fe4c │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9328f4 │ │ │ │ + b 932914 │ │ │ │ ldr r2, [pc, #40] @ 37fe70 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37fe28 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb724 │ │ │ │ + bl 9eb744 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fe28 │ │ │ │ - bl 9c1058 │ │ │ │ + bl 9c1078 │ │ │ │ mov r2, r0 │ │ │ │ b 37fe28 │ │ │ │ - addseq lr, r0, r8, ror #7 │ │ │ │ + addseq lr, r0, r8, lsl #8 │ │ │ │ │ │ │ │ 0037fe74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 37ff08 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 37fed8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb3e8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fee4 │ │ │ │ ldr r3, [pc, #76] @ 37ff0c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9328f4 │ │ │ │ + b 932914 │ │ │ │ ldr r2, [pc, #48] @ 37ff10 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37feb8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb724 │ │ │ │ + bl 9eb744 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37feb8 │ │ │ │ - bl 9c1058 │ │ │ │ + bl 9c1078 │ │ │ │ mov r2, r0 │ │ │ │ b 37feb8 │ │ │ │ tsteq r8, r4, ror pc │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r0, r0, asr r3 │ │ │ │ + addseq lr, r0, r0, ror r3 │ │ │ │ │ │ │ │ 0037ff14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37ff8c │ │ │ │ @@ -265619,33 +265619,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 37ff68 │ │ │ │ ldr r3, [pc, #68] @ 37ff90 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9328f4 │ │ │ │ + b 932914 │ │ │ │ ldr r2, [pc, #48] @ 37ff94 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37ff44 │ │ │ │ ldr r3, [pc, #40] @ 37ff98 │ │ │ │ ldr r1, [pc, #40] @ 37ff9c │ │ │ │ ldr r0, [pc, #40] @ 37ffa0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 37ffa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r8, -r4] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r0, ip, asr #5 │ │ │ │ - addseq r0, ip, ip, asr r4 │ │ │ │ - addeq pc, r4, ip, ror #8 │ │ │ │ - addeq pc, r4, r4, asr r9 @ │ │ │ │ + addseq lr, r0, ip, ror #5 │ │ │ │ + addseq r0, ip, ip, ror r4 │ │ │ │ + addeq pc, r4, ip, lsl #9 │ │ │ │ + addeq pc, r4, r4, ror r9 @ │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0037ffa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265658,22 +265658,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 37fffc │ │ │ │ ldr r3, [pc, #36] @ 380004 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9328f4 │ │ │ │ + b 932914 │ │ │ │ ldr r2, [pc, #16] @ 380008 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37ffd8 │ │ │ │ bl 27fa18 │ │ │ │ tsteq r8, r0, asr #28 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r0, r8, lsr r2 │ │ │ │ + addseq lr, r0, r8, asr r2 │ │ │ │ │ │ │ │ 0038000c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -265693,15 +265693,15 @@ │ │ │ │ beq 3800fc │ │ │ │ ldr r3, [pc, #168] @ 380108 │ │ │ │ ldr r1, [pc, #168] @ 38010c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9328f4 │ │ │ │ + bl 932914 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3800a8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -265711,94 +265711,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 380110 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 931c44 │ │ │ │ + bl 931c64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380080 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27fa18 │ │ │ │ - ldrdeq sl, [r7], r8 │ │ │ │ + strdeq sl, [r7], r8 │ │ │ │ smlabteq r8, r0, sp, r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq pc, r4, r8, lsl #17 │ │ │ │ - addeq fp, pc, r8, asr #4 │ │ │ │ + addeq pc, r4, r8, lsr #17 │ │ │ │ + addeq fp, pc, r8, ror #4 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 380124 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq ip, r6, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 380198 │ │ │ │ ldr r2, [pc, #88] @ 38019c │ │ │ │ ldr r1, [pc, #88] @ 3801a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #60] @ 3801a4 │ │ │ │ ldr r3, [pc, #60] @ 3801a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c03b8 │ │ │ │ - addeq r3, r3, r8, asr #19 │ │ │ │ - addeq r3, r3, r0, ror #19 │ │ │ │ + @ instruction: 0x009c03d8 │ │ │ │ + addeq r3, r3, r8, ror #19 │ │ │ │ + addeq r3, r3, r0, lsl #20 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 380260 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ ldr ip, [pc, #136] @ 380264 │ │ │ │ ldr r2, [pc, #136] @ 380268 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380210 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 380230 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -265817,17 +265817,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0084fcb8 │ │ │ │ - addseq r0, ip, r4, lsr #6 │ │ │ │ - addeq pc, r4, r8, lsr #25 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ + addseq r0, ip, r4, asr #6 │ │ │ │ + addeq pc, r4, r8, asr #25 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3802cc │ │ │ │ ldr r2, [pc, #68] @ 3802d0 │ │ │ │ @@ -265835,26 +265835,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, r4, ror r2 │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - addeq pc, r4, r0, ror #23 │ │ │ │ + umullseq r0, ip, r4, r2 │ │ │ │ + addeq pc, r4, r4, lsl ip @ │ │ │ │ + addeq pc, r4, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 380360 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 380364 │ │ │ │ @@ -265862,15 +265862,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #1 │ │ │ │ beq 380334 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -265881,133 +265881,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, ip, r8, lsl #4 │ │ │ │ - addeq pc, r4, r8, lsl #23 │ │ │ │ - addeq pc, r4, r4, ror fp @ │ │ │ │ + addseq r0, ip, r8, lsr #4 │ │ │ │ + addeq pc, r4, r8, lsr #23 │ │ │ │ + umulleq pc, r4, r4, fp @ │ │ │ │ │ │ │ │ 0038036c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 380430 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r8, [pc, #148] @ 380434 │ │ │ │ ldr r2, [pc, #148] @ 380438 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 38043c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3803f0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a964 │ │ │ │ + b 92a984 │ │ │ │ ldr r6, [pc, #72] @ 380440 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r2, [pc, #56] @ 380444 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a964 │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ - addseq r0, ip, r0, ror #2 │ │ │ │ - ldrdeq pc, [r4], ip │ │ │ │ + b 92a984 │ │ │ │ + addeq pc, r4, r8, lsl fp @ │ │ │ │ + addseq r0, ip, r0, lsl #3 │ │ │ │ + strdeq pc, [r4], ip │ │ │ │ tsteq r7, r4, ror #15 │ │ │ │ - addeq pc, r4, r4, lsr #21 │ │ │ │ - addeq pc, r4, r8, lsr #21 │ │ │ │ + addeq pc, r4, r4, asr #21 │ │ │ │ + addeq pc, r4, r8, asr #21 │ │ │ │ │ │ │ │ 00380448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 380514 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r8, [pc, #156] @ 380518 │ │ │ │ ldr r2, [pc, #156] @ 38051c │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 380520 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3804d4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a964 │ │ │ │ + b 92a984 │ │ │ │ ldr r6, [pc, #72] @ 380524 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r2, [pc, #56] @ 380528 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92a964 │ │ │ │ - addeq pc, r4, ip, lsl sl @ │ │ │ │ - addseq r0, ip, r4, lsl #1 │ │ │ │ - addeq pc, r4, r8, lsl #20 │ │ │ │ + b 92a984 │ │ │ │ + addeq pc, r4, ip, lsr sl @ │ │ │ │ + addseq r0, ip, r4, lsr #1 │ │ │ │ + addeq pc, r4, r8, lsr #20 │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ - addeq pc, r4, r0, asr #19 │ │ │ │ - addeq pc, r4, r4, asr #19 │ │ │ │ + addeq pc, r4, r0, ror #19 │ │ │ │ + addeq pc, r4, r4, ror #19 │ │ │ │ │ │ │ │ 0038052c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 3806e8 │ │ │ │ @@ -266023,24 +266023,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3806a4 │ │ │ │ ldr r7, [pc, #372] @ 3806f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 3806f8 │ │ │ │ ldr r1, [pc, #360] @ 3806fc │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #336] @ 380700 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -266052,28 +266052,28 @@ │ │ │ │ beq 38062c │ │ │ │ ldr r5, [pc, #288] @ 380704 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 380670 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92a9cc │ │ │ │ + bl 92a9ec │ │ │ │ ldr r2, [pc, #264] @ 380708 │ │ │ │ ldr r3, [pc, #236] @ 3806f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3806e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 93102c │ │ │ │ + b 93104c │ │ │ │ ldr r2, [pc, #216] @ 38070c │ │ │ │ ldr r3, [pc, #184] @ 3806f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -266087,55 +266087,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 380710 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r2, [pc, #136] @ 380714 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r0, [r5] │ │ │ │ b 3805f0 │ │ │ │ ldr r4, [pc, #108] @ 380718 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr r3, [pc, #96] @ 38071c │ │ │ │ ldr r2, [pc, #96] @ 380720 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 380578 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, asr r6 │ │ │ │ @ instruction: 0x010888b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq pc, fp, ip, ror pc @ │ │ │ │ - addeq r3, r3, r0, lsl #11 │ │ │ │ - umulleq r3, r3, r8, r5 @ │ │ │ │ + umullseq pc, fp, ip, pc @ │ │ │ │ + addeq r3, r3, r0, lsr #11 │ │ │ │ + @ instruction: 0x008335b8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ tsteq r7, r0, asr #11 │ │ │ │ tsteq r8, r4, lsl #16 │ │ │ │ ldrdeq r8, [r8, -r0] │ │ │ │ - addeq pc, r4, r4, lsr #16 │ │ │ │ - addeq pc, r4, r8, lsr #16 │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - addseq pc, fp, r4, asr #28 │ │ │ │ - addeq pc, r4, r8, ror #15 │ │ │ │ + addeq pc, r4, r4, asr #16 │ │ │ │ + addeq pc, r4, r8, asr #16 │ │ │ │ + addeq pc, r4, r4, lsl r8 @ │ │ │ │ + addseq pc, fp, r4, ror #28 │ │ │ │ + addeq pc, r4, r8, lsl #16 │ │ │ │ │ │ │ │ 00380724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3807a8 │ │ │ │ @@ -266144,37 +266144,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380760 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a964 │ │ │ │ + b 92a984 │ │ │ │ ldr r6, [pc, #68] @ 3807ac │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr ip, [pc, #56] @ 3807b0 │ │ │ │ ldr r2, [pc, #56] @ 3807b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a964 │ │ │ │ + b 92a984 │ │ │ │ tsteq r7, r4, ror #8 │ │ │ │ - addeq pc, r4, r8, lsr r7 @ │ │ │ │ - addseq pc, fp, r8, lsl #27 │ │ │ │ - addeq pc, r4, r0, lsr r7 @ │ │ │ │ + addeq pc, r4, r8, asr r7 @ │ │ │ │ + addseq pc, fp, r8, lsr #27 │ │ │ │ + addeq pc, r4, r0, asr r7 @ │ │ │ │ │ │ │ │ 003807b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 38083c │ │ │ │ @@ -266183,37 +266183,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3807f4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a9cc │ │ │ │ + b 92a9ec │ │ │ │ ldr r6, [pc, #68] @ 380840 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr ip, [pc, #56] @ 380844 │ │ │ │ ldr r2, [pc, #56] @ 380848 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a9cc │ │ │ │ + b 92a9ec │ │ │ │ @ instruction: 0x011753d0 │ │ │ │ - addeq pc, r4, r4, lsr #13 │ │ │ │ - @ instruction: 0x009bfcf4 │ │ │ │ - umulleq pc, r4, ip, r6 @ │ │ │ │ + addeq pc, r4, r4, asr #13 │ │ │ │ + addseq pc, fp, r4, lsl sp @ │ │ │ │ + @ instruction: 0x0084f6bc │ │ │ │ │ │ │ │ 0038084c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3808d0 │ │ │ │ @@ -266222,52 +266222,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380888 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92bbbc │ │ │ │ + b 92bbdc │ │ │ │ ldr r6, [pc, #68] @ 3808d4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931894 │ │ │ │ + bl 9318b4 │ │ │ │ ldr ip, [pc, #56] @ 3808d8 │ │ │ │ ldr r2, [pc, #56] @ 3808dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92bbbc │ │ │ │ + b 92bbdc │ │ │ │ tsteq r7, ip, lsr r3 │ │ │ │ - addeq pc, r4, r0, lsl r6 @ │ │ │ │ - addseq pc, fp, r0, ror #24 │ │ │ │ - addeq pc, r4, r8, lsl #12 │ │ │ │ + addeq pc, r4, r0, lsr r6 @ │ │ │ │ + addseq pc, fp, r0, lsl #25 │ │ │ │ + addeq pc, r4, r8, lsr #12 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 38095c │ │ │ │ ldr r2, [pc, #96] @ 380960 │ │ │ │ ldr r1, [pc, #96] @ 380964 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #68] @ 380968 │ │ │ │ ldr r3, [pc, #68] @ 38096c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -266276,58 +266276,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r0, asr ip @ │ │ │ │ - strdeq r3, [r3], r0 │ │ │ │ - addeq r2, r6, ip, asr #4 │ │ │ │ + addseq pc, fp, r0, ror ip @ │ │ │ │ + addeq r3, r3, r0, lsl r2 │ │ │ │ + addeq r2, r6, ip, ror #4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x0084f5b0 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3809e4 │ │ │ │ ldr r2, [pc, #92] @ 3809e8 │ │ │ │ ldr r1, [pc, #92] @ 3809ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 3809f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #64] @ 3809f4 │ │ │ │ ldr r3, [pc, #64] @ 3809f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r8, asr #23 │ │ │ │ - addeq r3, r3, ip, asr r1 │ │ │ │ - addeq sl, r8, ip, ror #7 │ │ │ │ + addseq pc, fp, r8, ror #23 │ │ │ │ + addeq r3, r3, ip, ror r1 │ │ │ │ + addeq sl, r8, ip, lsl #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 380a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ umlaleq ip, r6, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 380b4c │ │ │ │ ldr r6, [pc, #292] @ 380b50 │ │ │ │ @@ -266338,23 +266338,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 380a94 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 380ac0 │ │ │ │ @@ -266400,29 +266400,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 380b60 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cc1c │ │ │ │ - addseq pc, fp, r8, lsr #22 │ │ │ │ - addeq r0, r4, r4, asr sl │ │ │ │ - addeq r0, r4, r8, ror #20 │ │ │ │ - addeq fp, r4, ip, ror #2 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ - addeq pc, r4, r4, lsr #7 │ │ │ │ + addseq pc, fp, r8, asr #22 │ │ │ │ + addeq r0, r4, r4, ror sl │ │ │ │ + addeq r0, r4, r8, lsl #21 │ │ │ │ + addeq fp, r4, ip, lsl #3 │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 380bcc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380bb4 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -266431,44 +266431,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 380bd0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 930c9c │ │ │ │ - addeq r0, r4, r4, lsr #18 │ │ │ │ + b 930cbc │ │ │ │ + addeq r0, r4, r4, asr #18 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 380c34 │ │ │ │ ldr r2, [pc, #72] @ 380c38 │ │ │ │ ldr r1, [pc, #72] @ 380c3c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r0, ror #18 │ │ │ │ - addeq r2, r3, r0, lsl #30 │ │ │ │ - addeq r1, r6, ip, asr pc │ │ │ │ + addseq pc, fp, r0, lsl #19 │ │ │ │ + addeq r2, r3, r0, lsr #30 │ │ │ │ + addeq r1, r6, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 380d10 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266478,54 +266478,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 380d18 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 380cf0 │ │ │ │ ldr r3, [pc, #128] @ 380d1c │ │ │ │ ldr r9, [pc, #128] @ 380d20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a98e4c │ │ │ │ + bl a98e6c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 380cb4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009bf8fc │ │ │ │ - addeq r0, r4, r8, lsr #16 │ │ │ │ - addeq r0, r4, r4, lsl r8 │ │ │ │ - umullseq sp, r0, r0, r5 │ │ │ │ - addeq pc, r4, ip, asr #4 │ │ │ │ + addseq pc, fp, ip, lsl r9 @ │ │ │ │ + addeq r0, r4, r8, asr #16 │ │ │ │ + addeq r0, r4, r4, lsr r8 │ │ │ │ + @ instruction: 0x0090d5b0 │ │ │ │ + addeq pc, r4, ip, ror #4 │ │ │ │ │ │ │ │ 00380d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 380e2c │ │ │ │ @@ -266536,30 +266536,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 929de4 │ │ │ │ + bl 929e04 │ │ │ │ ldr r1, [pc, #200] @ 380e38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380df8 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 380e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929de4 │ │ │ │ + bl 929e04 │ │ │ │ ldr r1, [pc, #164] @ 380e40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380e10 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 380e44 │ │ │ │ ldr r3, [pc, #112] @ 380e30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -266577,29 +266577,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 380e48 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930cbc │ │ │ │ b 380d88 │ │ │ │ ldr r1, [pc, #52] @ 380e4c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c9c │ │ │ │ + bl 930cbc │ │ │ │ b 380db4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, r4, r0, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r6, [r4], r4 │ │ │ │ - addeq r0, r4, r8, lsr r7 │ │ │ │ - addeq pc, r4, r8, lsl #3 │ │ │ │ - addeq r0, r4, ip, lsl #14 │ │ │ │ + strdeq r6, [r4], r4 │ │ │ │ + addeq r0, r4, r8, asr r7 │ │ │ │ + addeq pc, r4, r8, lsr #3 │ │ │ │ + addeq r0, r4, ip, lsr #14 │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00380e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -266611,27 +266611,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 380eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931c44 │ │ │ │ + bl 931c64 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq pc, [r4], r4 @ │ │ │ │ - addeq fp, r4, r8, lsr #5 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ + addeq fp, r4, r8, asr #5 │ │ │ │ │ │ │ │ 00380ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 380f30 │ │ │ │ @@ -266641,32 +266641,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #56] @ 380f3c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c9b0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, fp, r8, ror r6 @ │ │ │ │ - addeq r2, r3, r8, lsl #24 │ │ │ │ - addeq r1, r6, r4, ror #24 │ │ │ │ - addeq pc, r4, r0, lsr #32 │ │ │ │ + umullseq pc, fp, r8, r6 @ │ │ │ │ + addeq r2, r3, r8, lsr #24 │ │ │ │ + addeq r1, r6, r4, lsl #25 │ │ │ │ + addeq pc, r4, r0, asr #32 │ │ │ │ │ │ │ │ 00380f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 380f98 │ │ │ │ @@ -266676,56 +266676,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #28] @ 380fa4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c9b0 │ │ │ │ - @ instruction: 0x009bf5f4 │ │ │ │ - addeq r2, r3, ip, lsl #23 │ │ │ │ - addeq r1, r6, r8, ror #23 │ │ │ │ - umulleq lr, r4, ip, pc @ │ │ │ │ + addseq pc, fp, r4, lsl r6 @ │ │ │ │ + addeq r2, r3, ip, lsr #23 │ │ │ │ + addeq r1, r6, r8, lsl #24 │ │ │ │ + @ instruction: 0x0084efbc │ │ │ │ │ │ │ │ 00380fa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 381070 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #152] @ 381074 │ │ │ │ ldr r1, [pc, #152] @ 381078 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #128] @ 38107c │ │ │ │ ldr r1, [pc, #128] @ 381080 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #96] @ 381084 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c8f0 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266739,20 +266739,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq pc, fp, r8, lsl #11 │ │ │ │ - addeq r0, r4, ip, lsr #9 │ │ │ │ - addeq r0, r4, r0, asr #9 │ │ │ │ - strdeq r2, [r3], r8 │ │ │ │ - addeq r1, r6, r4, asr fp │ │ │ │ - strdeq lr, [r4], ip │ │ │ │ + addseq pc, fp, r8, lsr #11 │ │ │ │ + addeq r0, r4, ip, asr #9 │ │ │ │ + addeq r0, r4, r0, ror #9 │ │ │ │ + addeq r2, r3, r8, lsl fp │ │ │ │ + addeq r1, r6, r4, ror fp │ │ │ │ + addeq lr, r4, ip, lsl pc │ │ │ │ │ │ │ │ 00381088 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -266781,44 +266781,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 38113c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ b 3810fc │ │ │ │ ldr r3, [pc, #28] @ 381174 │ │ │ │ ldr r1, [pc, #28] @ 381178 │ │ │ │ ldr r0, [pc, #28] @ 38117c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009bf3f8 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ - addeq lr, r4, r0, ror #27 │ │ │ │ + addseq pc, fp, r8, lsl r4 @ │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r0, lsl #28 │ │ │ │ │ │ │ │ 00381180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -266839,46 +266839,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381224 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ b 3811dc │ │ │ │ ldr r3, [pc, #28] @ 38125c │ │ │ │ ldr r1, [pc, #28] @ 381260 │ │ │ │ ldr r0, [pc, #28] @ 381264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r0, lsl r3 @ │ │ │ │ - addeq lr, r4, r8, ror #25 │ │ │ │ - strdeq lr, [r4], r8 │ │ │ │ + addseq pc, fp, r0, lsr r3 @ │ │ │ │ + addeq lr, r4, r8, lsl #26 │ │ │ │ + addeq lr, r4, r8, lsl sp │ │ │ │ │ │ │ │ 00381268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3812c4 │ │ │ │ @@ -266888,26 +266888,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #32] @ 3812d0 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c6dc │ │ │ │ - addseq pc, fp, ip, asr #5 │ │ │ │ - addeq r2, r3, r4, ror #16 │ │ │ │ - addeq r1, r6, r0, asr #17 │ │ │ │ - addeq lr, r4, r4, ror ip │ │ │ │ + addseq pc, fp, ip, ror #5 │ │ │ │ + addeq r2, r3, r4, lsl #17 │ │ │ │ + addeq r1, r6, r0, ror #17 │ │ │ │ + umulleq lr, r4, r4, ip │ │ │ │ │ │ │ │ 003812d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 381358 │ │ │ │ @@ -266920,33 +266920,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #32] @ 381364 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36cae8 │ │ │ │ - addseq pc, fp, r4, ror #4 │ │ │ │ - addeq r2, r3, r0, lsl #16 │ │ │ │ - addeq r1, r6, ip, asr r8 │ │ │ │ - addeq lr, r4, r4, ror #23 │ │ │ │ + addseq pc, fp, r4, lsl #5 │ │ │ │ + addeq r2, r3, r0, lsr #16 │ │ │ │ + addeq r1, r6, ip, ror r8 │ │ │ │ + addeq lr, r4, r4, lsl #24 │ │ │ │ │ │ │ │ 00381368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -266971,17 +266971,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3813e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, ip, lsl #3 │ │ │ │ - addeq lr, r4, r4, ror #22 │ │ │ │ - umulleq lr, r4, r0, fp │ │ │ │ + addseq pc, fp, ip, lsr #3 │ │ │ │ + addeq lr, r4, r4, lsl #23 │ │ │ │ + @ instruction: 0x0084ebb0 │ │ │ │ │ │ │ │ 003813ec : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 381410 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -266998,17 +266998,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 38144c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r8, lsr #2 │ │ │ │ - addeq lr, r4, r0, lsl #22 │ │ │ │ - addeq lr, r4, ip, asr #22 │ │ │ │ + addseq pc, fp, r8, asr #2 │ │ │ │ + addeq lr, r4, r0, lsr #22 │ │ │ │ + addeq lr, r4, ip, ror #22 │ │ │ │ │ │ │ │ 00381450 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267034,17 +267034,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3814d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r0, lsr #1 │ │ │ │ - addeq lr, r4, r8, ror sl │ │ │ │ - addeq lr, r4, r0, ror #21 │ │ │ │ + addseq pc, fp, r0, asr #1 │ │ │ │ + umulleq lr, r4, r8, sl │ │ │ │ + addeq lr, r4, r0, lsl #22 │ │ │ │ │ │ │ │ 003814d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -267056,15 +267056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r4, [pc, #480] @ 381708 │ │ │ │ ldr r2, [pc, #480] @ 38170c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 381710 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -267072,33 +267072,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 381714 │ │ │ │ ldr r9, [pc, #452] @ 381718 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #436] @ 38171c │ │ │ │ ldr r1, [pc, #436] @ 381720 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 381690 │ │ │ │ ldr r3, [pc, #396] @ 381724 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 929718 │ │ │ │ + bl 929738 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 381634 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -267138,38 +267138,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3815b4 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 381680 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ b 3815b4 │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ b 38165c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cba4 │ │ │ │ ldr r2, [pc, #136] @ 38172c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 381730 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r3, [pc, #104] @ 381734 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 381590 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 381738 │ │ │ │ @@ -267179,29 +267179,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r8, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq pc, fp, ip, lsr #32 │ │ │ │ - addeq pc, r3, r8, asr pc @ │ │ │ │ - addeq pc, r3, ip, ror #30 │ │ │ │ + addseq pc, fp, ip, asr #32 │ │ │ │ + addeq pc, r3, r8, ror pc @ │ │ │ │ + addeq pc, r3, ip, lsl #31 │ │ │ │ tsteq r7, r4, asr r6 │ │ │ │ @ instruction: 0x010878b0 │ │ │ │ - addeq r2, r3, r8, lsl #11 │ │ │ │ - addeq r1, r6, ip, ror #11 │ │ │ │ + addeq r2, r3, r8, lsr #11 │ │ │ │ + addeq r1, r6, ip, lsl #12 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ tsteq r8, r0, lsl r8 │ │ │ │ - addeq lr, r4, r4, lsl r9 │ │ │ │ - addeq lr, r4, ip, lsl r8 │ │ │ │ + addeq lr, r4, r4, lsr r9 │ │ │ │ + addeq lr, r4, ip, lsr r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addseq lr, fp, ip, ror #28 │ │ │ │ - addeq lr, r4, r4, asr #16 │ │ │ │ - addeq lr, r4, r4, asr r8 │ │ │ │ + addseq lr, fp, ip, lsl #29 │ │ │ │ + addeq lr, r4, r4, ror #16 │ │ │ │ + addeq lr, r4, r4, ror r8 │ │ │ │ │ │ │ │ 00381744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 381800 │ │ │ │ @@ -267211,53 +267211,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 381808 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #128] @ 38180c │ │ │ │ ldr r7, [pc, #128] @ 381810 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3817b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9295f0 │ │ │ │ + b 929610 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cba4 │ │ │ │ ldr r2, [pc, #72] @ 381814 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381818 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r3, [pc, #40] @ 38181c │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3817a4 │ │ │ │ - @ instruction: 0x009bedf8 │ │ │ │ - addeq r2, r3, r4, lsl #7 │ │ │ │ - addeq r1, r6, r8, ror #7 │ │ │ │ + addseq lr, fp, r8, lsl lr │ │ │ │ + addeq r2, r3, r4, lsr #7 │ │ │ │ + addeq r1, r6, r8, lsl #8 │ │ │ │ tsteq r7, r8, lsl r4 │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ - addeq lr, r4, ip, ror #15 │ │ │ │ - strdeq lr, [r4], r4 │ │ │ │ + addeq lr, r4, ip, lsl #16 │ │ │ │ + addeq lr, r4, r4, lsl r7 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 00381820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -267268,53 +267268,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3818e4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #128] @ 3818e8 │ │ │ │ ldr r7, [pc, #128] @ 3818ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 381894 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929718 │ │ │ │ + b 929738 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cba4 │ │ │ │ ldr r2, [pc, #72] @ 3818f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3818f4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r3, [pc, #40] @ 3818f8 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 381880 │ │ │ │ - addseq lr, fp, ip, lsl sp │ │ │ │ - addeq r2, r3, r8, lsr #5 │ │ │ │ - addeq r1, r6, ip, lsl #6 │ │ │ │ + addseq lr, fp, ip, lsr sp │ │ │ │ + addeq r2, r3, r8, asr #5 │ │ │ │ + addeq r1, r6, ip, lsr #6 │ │ │ │ tsteq r7, ip, lsr r3 │ │ │ │ @ instruction: 0x01087594 │ │ │ │ - addeq lr, r4, r0, lsl r7 │ │ │ │ - addeq lr, r4, r8, lsl r6 │ │ │ │ + addeq lr, r4, r0, lsr r7 │ │ │ │ + addeq lr, r4, r8, lsr r6 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 003818fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267339,31 +267339,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3819b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3819b4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01174290 │ │ │ │ smlatteq r8, r8, r4, r7 │ │ │ │ - addeq lr, r4, r0, ror #12 │ │ │ │ - addeq lr, r4, r8, ror r5 │ │ │ │ + addeq lr, r4, r0, lsl #13 │ │ │ │ + umulleq lr, r4, r8, r5 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 003819b8 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 3819f0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -267414,15 +267414,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ adceq fp, r6, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 381bac │ │ │ │ mov r4, r1 │ │ │ │ @@ -267439,24 +267439,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 381bbc │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b53af4 │ │ │ │ + bl b53b14 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381b34 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 381b78 │ │ │ │ @@ -267483,25 +267483,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 381b34 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, ip, lsr fp │ │ │ │ + addseq lr, fp, ip, asr fp │ │ │ │ tsteq r8, r8, asr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r0, lsr #10 │ │ │ │ - addeq lr, r4, ip, lsl #10 │ │ │ │ + addeq lr, r4, r0, asr #10 │ │ │ │ + addeq lr, r4, ip, lsr #10 │ │ │ │ smlabteq r8, r8, r2, r7 │ │ │ │ + addeq lr, r4, r0, asr #9 │ │ │ │ addeq lr, r4, r0, lsr #9 │ │ │ │ - addeq lr, r4, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 381ca0 │ │ │ │ ldr r2, [pc, #188] @ 381ca4 │ │ │ │ ldr r1, [pc, #188] @ 381ca8 │ │ │ │ @@ -267509,15 +267509,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r6, [pc, #152] @ 381cac │ │ │ │ ldr r1, [pc, #152] @ 381cb0 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -267526,59 +267526,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 381cb4 │ │ │ │ ldr r3, [pc, #124] @ 381cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ ldr ip, [pc, #100] @ 381cbc │ │ │ │ ldr r3, [pc, #100] @ 381cc0 │ │ │ │ ldr r1, [pc, #100] @ 381cc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931aec │ │ │ │ + bl 931b0c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, fp, r4, lsl sl │ │ │ │ - addeq r1, r3, r0, lsl #30 │ │ │ │ - addeq r0, r6, ip, asr pc │ │ │ │ - addeq r1, r5, r4, asr r1 │ │ │ │ - addeq lr, r4, ip, lsl r4 │ │ │ │ + addseq lr, fp, r4, lsr sl │ │ │ │ + addeq r1, r3, r0, lsr #30 │ │ │ │ + addeq r0, r6, ip, ror pc │ │ │ │ + addeq r1, r5, r4, ror r1 │ │ │ │ + addeq lr, r4, ip, lsr r4 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addeq lr, r4, r0, ror #7 │ │ │ │ + addeq lr, r4, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 381d40 │ │ │ │ ldr r2, [pc, #96] @ 381d44 │ │ │ │ ldr r1, [pc, #96] @ 381d48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #68] @ 381d4c │ │ │ │ ldr r3, [pc, #68] @ 381d50 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -267587,17 +267587,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, fp, r4, lsl r9 │ │ │ │ - addeq lr, r4, r4, lsl #6 │ │ │ │ - addeq lr, r4, r8, lsl r3 │ │ │ │ + addseq lr, fp, r4, lsr r9 │ │ │ │ + addeq lr, r4, r4, lsr #6 │ │ │ │ + addeq lr, r4, r8, lsr r3 │ │ │ │ strdeq r7, [r8, -ip] │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 381e1c │ │ │ │ @@ -267615,24 +267615,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53af4 │ │ │ │ + bl b53b14 │ │ │ │ ldr r2, [pc, #80] @ 381e30 │ │ │ │ ldr r3, [pc, #64] @ 381e24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267642,19 +267642,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - umullseq lr, fp, r0, r8 │ │ │ │ + @ instruction: 0x009be8b0 │ │ │ │ smlabbeq r8, r8, r0, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r4, ror r2 │ │ │ │ - addeq lr, r4, r8, asr r2 │ │ │ │ + umulleq lr, r4, r4, r2 │ │ │ │ + addeq lr, r4, r8, ror r2 │ │ │ │ tsteq r8, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 381efc │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -267671,24 +267671,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53af4 │ │ │ │ + bl b53b14 │ │ │ │ ldr r2, [pc, #80] @ 381f10 │ │ │ │ ldr r3, [pc, #64] @ 381f04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267698,19 +267698,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009be7b0 │ │ │ │ + @ instruction: 0x009be7d0 │ │ │ │ smlatbeq r8, r8, pc, r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq lr, r4, r4, r1 │ │ │ │ - addeq lr, r4, r8, ror r1 │ │ │ │ + @ instruction: 0x0084e1b4 │ │ │ │ + umulleq lr, r4, r8, r1 │ │ │ │ tsteq r8, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 381fe8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -267727,24 +267727,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53af4 │ │ │ │ + bl b53b14 │ │ │ │ ldr r2, [pc, #92] @ 381ffc │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 381ff0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267757,82 +267757,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009be6d0 │ │ │ │ + @ instruction: 0x009be6f0 │ │ │ │ smlabteq r8, r8, lr, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq lr, [r4], r4 │ │ │ │ - umulleq lr, r4, r8, r0 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ + strheq lr, [r4], r8 │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ ldr r0, [pc, #4] @ 38200c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrdeq sl, [r6], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 382068 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382050 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r6, lr, r4, r9 │ │ │ │ + @ instruction: 0x008e69b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3820ec │ │ │ │ ldr r2, [pc, #104] @ 3820f0 │ │ │ │ ldr r1, [pc, #104] @ 3820f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #76] @ 3820f8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #60] @ 3820fc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, fp, r4, lsr #11 │ │ │ │ - addeq r1, r3, r0, ror #20 │ │ │ │ - @ instruction: 0x00860abc │ │ │ │ + addseq lr, fp, r4, asr #11 │ │ │ │ + addeq r1, r3, r0, lsl #21 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ tsteq r4, ip, asr #2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 382224 │ │ │ │ @@ -267850,26 +267850,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 382234 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 3821d8 │ │ │ │ ldr r1, [pc, #184] @ 382238 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930ca8 │ │ │ │ + bl 930cc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 382208 │ │ │ │ ldr r2, [pc, #156] @ 38223c │ │ │ │ ldr r3, [pc, #136] @ 38222c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267890,66 +267890,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 382198 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 382248 │ │ │ │ ldr r0, [pc, #56] @ 38224c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq lr, fp, r0, lsl r5 │ │ │ │ + addseq lr, fp, r0, lsr r5 │ │ │ │ ldrdeq r6, [r8, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r4, r8, lsl pc │ │ │ │ - addeq sp, r4, r0, lsl #30 │ │ │ │ + addeq sp, r4, r8, lsr pc │ │ │ │ + addeq sp, r4, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ tsteq r8, r4, ror #24 │ │ │ │ - addeq sp, r4, ip, lsr #29 │ │ │ │ - umulleq sp, r4, r0, lr │ │ │ │ - addeq sp, r4, r8, ror #28 │ │ │ │ - umulleq sp, r4, r8, lr │ │ │ │ + addeq sp, r4, ip, asr #29 │ │ │ │ + @ instruction: 0x0084deb0 │ │ │ │ + addeq sp, r4, r8, lsl #29 │ │ │ │ + @ instruction: 0x0084deb8 │ │ │ │ ldr r0, [pc, #8] @ 382260 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ @ instruction: 0x00a6aab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3822c0 │ │ │ │ ldr r2, [pc, #68] @ 3822c4 │ │ │ │ ldr r1, [pc, #68] @ 3822c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #40] @ 3822cc │ │ │ │ ldr r1, [pc, #40] @ 3822d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x009be3f0 │ │ │ │ - addeq r1, r3, r0, ror r8 │ │ │ │ - addeq r0, r6, ip, asr #17 │ │ │ │ + b 927f30 │ │ │ │ + addseq lr, fp, r0, lsl r4 │ │ │ │ + umulleq r1, r3, r0, r8 │ │ │ │ + addeq r0, r6, ip, ror #17 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ smlabbeq r4, r0, pc, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 382338 │ │ │ │ @@ -267962,24 +267962,24 @@ │ │ │ │ add ip, ip, #16 │ │ │ │ add r0, r0, #1856 @ 0x740 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ bl 36c8a0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c134 │ │ │ │ - addseq lr, fp, ip, ror r3 │ │ │ │ - addeq r0, r6, r4, asr #16 │ │ │ │ - addeq r1, r3, ip, ror #15 │ │ │ │ + b 92c154 │ │ │ │ + umullseq lr, fp, ip, r3 │ │ │ │ + addeq r0, r6, r4, ror #16 │ │ │ │ + addeq r1, r3, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ 3824cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -267987,114 +267987,114 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #352] @ 3824d0 │ │ │ │ ldr r1, [pc, #352] @ 3824d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #332] @ 3824d8 │ │ │ │ ldr r1, [pc, #332] @ 3824dc │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #292] @ 3824e0 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #16 │ │ │ │ add sl, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381368 │ │ │ │ ldr r2, [pc, #248] @ 3824e4 │ │ │ │ ldr r1, [pc, #248] @ 3824e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #928 @ 0x3a0 │ │ │ │ add r2, r4, #936 @ 0x3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r2, [pc, #220] @ 3824ec │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ ldr r1, [pc, #216] @ 3824f0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ 3824f4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r2, [pc, #188] @ 3824f8 │ │ │ │ ldr r1, [pc, #188] @ 3824fc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #164] @ 382500 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 382504 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #152] @ 382508 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r4, #18176 @ 0x4700 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #224 @ 0xe0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r1, [pc, #120] @ 38250c │ │ │ │ add r2, r4, #19968 @ 0x4e00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq lr, fp, r8, lsl r3 │ │ │ │ - addeq pc, r3, ip, lsl r1 @ │ │ │ │ - addeq pc, r3, ip, lsr #2 │ │ │ │ - addeq sp, r4, r0, asr #26 │ │ │ │ - addeq sp, r4, ip, asr sp │ │ │ │ - addeq sp, r4, r8, asr #26 │ │ │ │ + addseq lr, fp, r8, lsr r3 │ │ │ │ + addeq pc, r3, ip, lsr r1 @ │ │ │ │ + addeq pc, r3, ip, asr #2 │ │ │ │ + addeq sp, r4, r0, ror #26 │ │ │ │ + addeq sp, r4, ip, ror sp │ │ │ │ + addeq sp, r4, r8, ror #26 │ │ │ │ + addeq sp, r4, r4, asr sp │ │ │ │ + addeq sp, r4, ip, lsr sp │ │ │ │ addeq sp, r4, r4, lsr sp │ │ │ │ - addeq sp, r4, ip, lsl sp │ │ │ │ - addeq sp, r4, r4, lsl sp │ │ │ │ - addeq sl, r5, r8, asr #28 │ │ │ │ + addeq sl, r5, r8, ror #28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x008316b4 │ │ │ │ - addeq r0, r6, r0, lsl r7 │ │ │ │ - @ instruction: 0x009511d4 │ │ │ │ - addeq sp, r4, r8, asr #25 │ │ │ │ - @ instruction: 0x0084dcbc │ │ │ │ - addeq sp, r4, ip, lsr #25 │ │ │ │ + ldrdeq r1, [r3], r4 │ │ │ │ + addeq r0, r6, r0, lsr r7 │ │ │ │ + @ instruction: 0x009511f4 │ │ │ │ + addeq sp, r4, r8, ror #25 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + addeq sp, r4, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #1132] @ 382994 │ │ │ │ ldr ip, [pc, #1132] @ 382998 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -268106,220 +268106,220 @@ │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #1080] @ 3829a0 │ │ │ │ ldr r1, [pc, #1080] @ 3829a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #1064] @ 3829a8 │ │ │ │ ldr r6, [pc, #1064] @ 3829ac │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r3, r0, #936 @ 0x3a8 │ │ │ │ mov lr, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, r4, #1856 @ 0x740 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add sl, r4, #18176 @ 0x4700 │ │ │ │ add sl, sl, #224 @ 0xe0 │ │ │ │ add fp, r4, #19968 @ 0x4e00 │ │ │ │ add fp, fp, #96 @ 0x60 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #884] @ 3829b0 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382698 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #772] @ 3829b4 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #756] @ 3829b8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38267c │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 3812d4 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #660] @ 3829bc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #32 │ │ │ │ bl 36c694 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38267c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, fp │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38267c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 3813ec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmn r3, #1 │ │ │ │ ldrne r7, [sp, #12] │ │ │ │ movne r8, #0 │ │ │ │ beq 382910 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3813ec │ │ │ │ lsl r2, r8, #8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 382870 │ │ │ │ cmn r3, #1 │ │ │ │ beq 382910 │ │ │ │ mov r7, #0 │ │ │ │ @@ -268329,36 +268329,36 @@ │ │ │ │ lsl r8, r7, #8 │ │ │ │ add r8, r8, #1536 @ 0x600 │ │ │ │ asr fp, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 3813ec │ │ │ │ adds r2, r8, #32 │ │ │ │ adc r3, fp, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 3828b0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3813ec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ beq 38267c │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r8, r8, r7, lsl #5 │ │ │ │ @@ -268376,58 +268376,58 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 380fa8 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 382940 │ │ │ │ b 38267c │ │ │ │ - addseq lr, fp, ip, asr #2 │ │ │ │ + addseq lr, fp, ip, ror #2 │ │ │ │ + umulleq lr, r3, r0, pc @ │ │ │ │ addeq lr, r3, r0, ror pc │ │ │ │ - addeq lr, r3, r0, asr pc │ │ │ │ - addeq sp, r4, r8, ror #22 │ │ │ │ - addeq sp, r4, r4, lsl #23 │ │ │ │ - addeq r1, r3, r8, ror r5 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ - addeq sp, r4, ip, lsl #22 │ │ │ │ - umulleq sp, r4, ip, sl │ │ │ │ - umulleq sp, r4, r4, sl │ │ │ │ + addeq sp, r4, r8, lsl #23 │ │ │ │ + addeq sp, r4, r4, lsr #23 │ │ │ │ + umulleq r1, r3, r8, r5 │ │ │ │ + strdeq r0, [r6], r4 │ │ │ │ + addeq sp, r4, ip, lsr #22 │ │ │ │ + @ instruction: 0x0084dabc │ │ │ │ + @ instruction: 0x0084dab4 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ ldr r0, [pc, #8] @ 3829d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ adceq sl, r6, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 382a38 │ │ │ │ ldr r2, [pc, #76] @ 382a3c │ │ │ │ ldr r1, [pc, #76] @ 382a40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #48] @ 382a44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009bdcbc │ │ │ │ - addeq r1, r3, r0, lsl #2 │ │ │ │ - addeq r0, r6, ip, asr r1 │ │ │ │ + @ instruction: 0x009bdcdc │ │ │ │ + addeq r1, r3, r0, lsr #2 │ │ │ │ + addeq r0, r6, ip, ror r1 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsl r9, r1, #2 │ │ │ │ add r6, r9, #1024 @ 0x400 │ │ │ │ @@ -268435,15 +268435,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ add r4, r0, r1, lsl #2 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #256 @ 0x100 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r4, r6 │ │ │ │ bne 382a74 │ │ │ │ cmp r7, #31 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268461,16 +268461,16 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ poplt {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 92c134 │ │ │ │ - addseq sp, fp, r0, lsl #24 │ │ │ │ + b 92c154 │ │ │ │ + addseq sp, fp, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 382c3c │ │ │ │ ldr r8, [pc, #308] @ 382c40 │ │ │ │ ldr r7, [pc, #308] @ 382c44 │ │ │ │ @@ -268480,49 +268480,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r4, #144 @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #264] @ 382c48 │ │ │ │ ldr r1, [pc, #264] @ 382c4c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #232] @ 382c50 │ │ │ │ ldr r1, [pc, #232] @ 382c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #220] @ 382c58 │ │ │ │ add r4, r0, #1904 @ 0x770 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r3, [pc, #196] @ 382c5c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935c14 │ │ │ │ + bl 935c34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ bl 3813ec │ │ │ │ ldr r8, [pc, #144] @ 382c60 │ │ │ │ ldr r7, [pc, #144] @ 382c64 │ │ │ │ add r4, r5, #23552 @ 0x5c00 │ │ │ │ add r5, r5, #93184 @ 0x16c00 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -268535,36 +268535,36 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r4, r4, #17408 @ 0x4400 │ │ │ │ ldr r3, [pc, #100] @ 382c68 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ cmp r4, r5 │ │ │ │ bne 382bf4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq sp, fp, r4, lsr #23 │ │ │ │ - addeq lr, r3, r8, ror r9 │ │ │ │ - addeq lr, r3, ip, lsl #19 │ │ │ │ - addeq sp, r4, r8, lsr #12 │ │ │ │ - addeq sp, r4, r0, asr #12 │ │ │ │ - addeq sp, r4, r8, lsl #11 │ │ │ │ - addeq sp, r4, ip, lsr #12 │ │ │ │ + addseq sp, fp, r4, asr #23 │ │ │ │ + umulleq lr, r3, r8, r9 │ │ │ │ + addeq lr, r3, ip, lsr #19 │ │ │ │ + addeq sp, r4, r8, asr #12 │ │ │ │ + addeq sp, r4, r0, ror #12 │ │ │ │ + addeq sp, r4, r8, lsr #11 │ │ │ │ + addeq sp, r4, ip, asr #12 │ │ │ │ andeq r5, r0, r0, ror #9 │ │ │ │ - @ instruction: 0x0084d5b0 │ │ │ │ - addeq sp, r4, r8, asr #11 │ │ │ │ - addeq sp, r4, ip, asr #11 │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ + addeq sp, r4, r8, ror #11 │ │ │ │ + addeq sp, r4, ip, ror #11 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #616] @ 382eec │ │ │ │ ldr r9, [pc, #616] @ 382ef0 │ │ │ │ @@ -268578,44 +268578,44 @@ │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #560] @ 382ef8 │ │ │ │ ldr r1, [pc, #560] @ 382efc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #528] @ 382f00 │ │ │ │ ldr r1, [pc, #528] @ 382f04 │ │ │ │ add r4, r4, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r6, r0, #1904 @ 0x770 │ │ │ │ add r6, r6, #8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382d64 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -268625,15 +268625,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3812d4 │ │ │ │ add r7, fp, #748 @ 0x2ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -268660,37 +268660,37 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382d44 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [pc, #244] @ 382f18 │ │ │ │ ldr r1, [pc, #244] @ 382f1c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 3810a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -268718,60 +268718,60 @@ │ │ │ │ ldr r1, [pc, #76] @ 382f24 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c694 │ │ │ │ - addseq sp, fp, r8, lsr #20 │ │ │ │ - strdeq lr, [r3], r8 │ │ │ │ - addeq lr, r3, ip, lsl #16 │ │ │ │ - addeq sp, r4, r4, lsr #9 │ │ │ │ - @ instruction: 0x0084d4bc │ │ │ │ - addeq r0, r3, r4, lsl #28 │ │ │ │ - addeq pc, r5, r0, ror #28 │ │ │ │ - @ instruction: 0x009bd8f4 │ │ │ │ - addeq lr, r3, r4, asr #13 │ │ │ │ + addseq sp, fp, r8, asr #20 │ │ │ │ + addeq lr, r3, r8, lsl r8 │ │ │ │ + addeq lr, r3, ip, lsr #16 │ │ │ │ + addeq sp, r4, r4, asr #9 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + addeq r0, r3, r4, lsr #28 │ │ │ │ + addeq pc, r5, r0, lsl #29 │ │ │ │ + addseq sp, fp, r4, lsl r9 │ │ │ │ + addeq lr, r3, r4, ror #13 │ │ │ │ andne r0, r4, r0 │ │ │ │ - @ instruction: 0x0083e6b8 │ │ │ │ - ldrdeq r0, [r3], r0 @ │ │ │ │ - addeq pc, r5, ip, lsr #26 │ │ │ │ + ldrdeq lr, [r3], r8 │ │ │ │ + strdeq r0, [r3], r0 @ │ │ │ │ + addeq pc, r5, ip, asr #26 │ │ │ │ andne r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ ldr r0, [pc, #8] @ 382f38 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ adceq r9, r6, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 382f98 │ │ │ │ ldr r2, [pc, #68] @ 382f9c │ │ │ │ ldr r1, [pc, #68] @ 382fa0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #40] @ 382fa4 │ │ │ │ ldr r1, [pc, #40] @ 382fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - addseq sp, fp, r4, lsl r8 │ │ │ │ - umulleq r0, r3, r8, fp │ │ │ │ - strdeq pc, [r5], r4 │ │ │ │ + b 927f30 │ │ │ │ + addseq sp, fp, r4, lsr r8 │ │ │ │ + @ instruction: 0x00830bb8 │ │ │ │ + addeq pc, r5, r4, lsl ip @ │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ tsteq r4, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38300c │ │ │ │ @@ -268783,24 +268783,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1872 @ 0x750 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ bl 36c8a0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c134 │ │ │ │ - addseq sp, fp, r0, lsr #15 │ │ │ │ - addeq pc, r5, r0, ror fp @ │ │ │ │ - addeq r0, r3, r8, lsl fp │ │ │ │ + b 92c154 │ │ │ │ + addseq sp, fp, r0, asr #15 │ │ │ │ + umulleq pc, r5, r0, fp @ │ │ │ │ + addeq r0, r3, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 383184 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -268808,106 +268808,106 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #324] @ 383188 │ │ │ │ ldr r1, [pc, #324] @ 38318c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #292] @ 383190 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r2, [pc, #264] @ 383194 │ │ │ │ ldr r1, [pc, #264] @ 383198 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r6, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r7 │ │ │ │ bl 381368 │ │ │ │ ldr r2, [pc, #232] @ 38319c │ │ │ │ ldr r1, [pc, #232] @ 3831a0 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r5, r3 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r0, [pc, #204] @ 3831a4 │ │ │ │ ldr r1, [pc, #204] @ 3831a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #1872 @ 0x750 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #192] @ 3831ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r2, [pc, #180] @ 3831b0 │ │ │ │ ldr r1, [pc, #180] @ 3831b4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r5, #18176 @ 0x4700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [pc, #152] @ 3831b8 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r1, [pc, #148] @ 3831bc │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #19968 @ 0x4e00 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #200 @ 0xc8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r1, [pc, #116] @ 3831c0 │ │ │ │ add r2, r5, #21760 @ 0x5500 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sp, fp, r0, asr #14 │ │ │ │ - addeq sp, r4, r4, ror r1 │ │ │ │ - addeq sp, r4, r8, lsl #3 │ │ │ │ - addeq sp, r4, r8, ror r1 │ │ │ │ - addeq lr, r3, r0, lsl #8 │ │ │ │ - addeq lr, r3, ip, lsl #8 │ │ │ │ - addeq sp, r4, r0, asr #2 │ │ │ │ - addeq sp, r4, r8, asr r0 │ │ │ │ - addeq sp, r4, r4, asr r0 │ │ │ │ - addeq sl, r5, r8, lsl #3 │ │ │ │ + addseq sp, fp, r0, ror #14 │ │ │ │ + umulleq sp, r4, r4, r1 │ │ │ │ + addeq sp, r4, r8, lsr #3 │ │ │ │ + umulleq sp, r4, r8, r1 │ │ │ │ + addeq lr, r3, r0, lsr #8 │ │ │ │ + addeq lr, r3, ip, lsr #8 │ │ │ │ + addeq sp, r4, r0, ror #2 │ │ │ │ + addeq sp, r4, r8, ror r0 │ │ │ │ + addeq sp, r4, r4, ror r0 │ │ │ │ + addeq sl, r5, r8, lsr #3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addeq sp, r4, ip, lsl #2 │ │ │ │ - strdeq sp, [r4], r4 │ │ │ │ - addeq sp, r4, r0, lsl r0 │ │ │ │ - addeq sp, r4, r4 │ │ │ │ - ldrdeq sp, [r4], r8 │ │ │ │ + addeq sp, r4, ip, lsr #2 │ │ │ │ + addeq sp, r4, r4, lsl r1 │ │ │ │ + addeq sp, r4, r0, lsr r0 │ │ │ │ + addeq sp, r4, r4, lsr #32 │ │ │ │ + strdeq sp, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1460] @ 383790 │ │ │ │ ldr r7, [pc, #1460] @ 383794 │ │ │ │ ldr r6, [pc, #1460] @ 383798 │ │ │ │ @@ -268918,36 +268918,36 @@ │ │ │ │ add r8, r9, #40 @ 0x28 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #1412] @ 38379c │ │ │ │ ldr r1, [pc, #1412] @ 3837a0 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [pc, #1400] @ 3837a4 │ │ │ │ add fp, pc, fp │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r9, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi 383744 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 28aca4 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r1, [pc, #1340] @ 3837a8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bne 383700 │ │ │ │ ldr r2, [pc, #1320] @ 3837ac │ │ │ │ @@ -268958,104 +268958,104 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr ip, [pc, #1276] @ 3837b4 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383724 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r6, r4, #1872 @ 0x750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #1168] @ 3837b8 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #1136] @ 3837bc │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [pc, #1120] @ 3837c0 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r9, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 931c44 │ │ │ │ + bl 931c64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383788 │ │ │ │ ldr r3, [pc, #1080] @ 3837c4 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 932b5c │ │ │ │ + bl 932b7c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1052] @ 3837c8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #1044] @ 3837cc │ │ │ │ - bl 927714 │ │ │ │ + bl 927734 │ │ │ │ ldr r9, [pc, #1040] @ 3837d0 │ │ │ │ ldr r3, [pc, #1040] @ 3837d4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, r8, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383724 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #956] @ 3837d8 │ │ │ │ add r8, r8, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3812d4 │ │ │ │ @@ -269070,147 +269070,147 @@ │ │ │ │ add r5, r5, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr ip, [pc, #876] @ 3837e4 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383724 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r4, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #200 @ 0xc8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383724 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r4, #21760 @ 0x5500 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383724 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3813ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813ec │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3813ec │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr sl, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3813ec │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813ec │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813ec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383724 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r7 │ │ │ │ add r8, r8, r6, lsl #5 │ │ │ │ @@ -269243,15 +269243,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 3837ec │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -269260,51 +269260,51 @@ │ │ │ │ ldr r1, [pc, #164] @ 3837f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b 3833a4 │ │ │ │ - umullseq sp, fp, r0, r5 │ │ │ │ - addeq lr, r3, r4, lsr #5 │ │ │ │ - @ instruction: 0x0083e2b8 │ │ │ │ - umulleq ip, r4, ip, pc @ │ │ │ │ - @ instruction: 0x0084cfb4 │ │ │ │ + @ instruction: 0x009bd5b0 │ │ │ │ + addeq lr, r3, r4, asr #5 │ │ │ │ + ldrdeq lr, [r3], r8 │ │ │ │ + @ instruction: 0x0084cfbc │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ ldrdeq r5, [r8, -ip] │ │ │ │ - addeq sp, r4, r4 │ │ │ │ - addeq r0, r3, ip, ror #16 │ │ │ │ - addeq pc, r5, r8, asr #17 │ │ │ │ - umulleq ip, r4, r0, lr │ │ │ │ - umulleq ip, r4, r4, pc @ │ │ │ │ - addeq ip, r4, r4, lsl #28 │ │ │ │ - strdeq ip, [r4], r8 │ │ │ │ + addeq sp, r4, r4, lsr #32 │ │ │ │ + addeq r0, r3, ip, lsl #17 │ │ │ │ + addeq pc, r5, r8, ror #17 │ │ │ │ + @ instruction: 0x0084ceb0 │ │ │ │ + @ instruction: 0x0084cfb4 │ │ │ │ + addeq ip, r4, r4, lsr #28 │ │ │ │ + addeq ip, r4, r8, lsl lr │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq ip, r4, r4, lsl pc │ │ │ │ - @ instruction: 0x009bd3b0 │ │ │ │ - addeq lr, r3, r4, asr #1 │ │ │ │ - addeq lr, r3, r0, ror #1 │ │ │ │ - addeq pc, r5, ip, lsr r7 @ │ │ │ │ + addeq ip, r4, r4, lsr pc │ │ │ │ + @ instruction: 0x009bd3d0 │ │ │ │ + addeq lr, r3, r4, ror #1 │ │ │ │ + addeq lr, r3, r0, lsl #2 │ │ │ │ + addeq pc, r5, ip, asr r7 @ │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - addeq r0, r3, r4, lsr #13 │ │ │ │ - ldrdeq ip, [r4], r0 │ │ │ │ - addeq ip, r4, r8, ror fp │ │ │ │ - addeq ip, r4, ip, lsl fp │ │ │ │ + addeq r0, r3, r4, asr #13 │ │ │ │ strdeq ip, [r4], r0 │ │ │ │ - ldrdeq ip, [r4], r8 │ │ │ │ + umulleq ip, r4, r8, fp │ │ │ │ + addeq ip, r4, ip, lsr fp │ │ │ │ + addeq ip, r4, r0, lsl fp │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r4, [pc, #212] @ 3838ec │ │ │ │ @@ -269356,21 +269356,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ ldr r0, [pc, #24] @ 3838fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 38383c │ │ │ │ smlatteq r8, ip, r5, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq ip, fp, r0, lsr #30 │ │ │ │ - addeq ip, r4, ip, lsr sl │ │ │ │ - strdeq ip, [r4], r8 │ │ │ │ + addseq ip, fp, r0, asr #30 │ │ │ │ + addeq ip, r4, ip, asr sl │ │ │ │ + addeq ip, r4, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #508] @ 383b14 │ │ │ │ ldr lr, [pc, #508] @ 383b18 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -269494,55 +269494,55 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 383b10 │ │ │ │ ldr r0, [pc, #52] @ 383b38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, ip, r4, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r8, r8, r4, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x01085498 │ │ │ │ tsteq r8, r8, lsl #8 │ │ │ │ - addseq ip, fp, ip, lsr #26 │ │ │ │ - addeq ip, r4, r4, asr #16 │ │ │ │ + addseq ip, fp, ip, asr #26 │ │ │ │ + addeq ip, r4, r4, ror #16 │ │ │ │ tsteq r8, r4, lsr #6 │ │ │ │ - ldrdeq ip, [r4], r8 │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ │ │ │ │ 00383b3c : │ │ │ │ sub r0, r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi 383b60 │ │ │ │ ldr r3, [pc, #28] @ 383b6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq ip, fp, ip, ip │ │ │ │ + @ instruction: 0x009bccbc │ │ │ │ │ │ │ │ 00383b70 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi 383b90 │ │ │ │ ldr r3, [pc, #28] @ 383b9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, ip, ror #24 │ │ │ │ + addseq ip, fp, ip, lsl #25 │ │ │ │ │ │ │ │ 00383ba0 : │ │ │ │ mov r3, #1 │ │ │ │ sub r2, r0, #24 │ │ │ │ lsl r2, r3, r2 │ │ │ │ add ip, r0, #8 │ │ │ │ rsb r1, r0, #24 │ │ │ │ @@ -269562,60 +269562,60 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r1, [pc, #164] @ 383cac │ │ │ │ add r8, r4, #4224 @ 0x1080 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #116] @ 383cb0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #112] @ 383cb4 │ │ │ │ add r5, r4, #12608 @ 0x3140 │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq ip, r4, r0, lsl r7 │ │ │ │ - addeq ip, r4, r4, ror #13 │ │ │ │ + addeq ip, r4, r0, lsr r7 │ │ │ │ + addeq ip, r4, r4, lsl #14 │ │ │ │ adceq r9, r6, r0, asr r1 │ │ │ │ │ │ │ │ 00383cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269817,15 +269817,15 @@ │ │ │ │ cmp r7, #3 │ │ │ │ beq 383df8 │ │ │ │ b 383d54 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ tsteq r8, ip, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009bcad4 │ │ │ │ + @ instruction: 0x009bcaf4 │ │ │ │ tsteq r1, #1 │ │ │ │ stceq 0, cr0, [r2, #16] │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ smlatbeq r8, r4, pc, r4 @ │ │ │ │ andseq r0, r1, #1 │ │ │ │ @@ -270053,26 +270053,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlabteq r8, r4, sp, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, fp, fp, lsr #13 │ │ │ │ + addseq ip, fp, fp, asr #13 │ │ │ │ tsteq r8, r4, asr #24 │ │ │ │ - @ instruction: 0x009bc4b8 │ │ │ │ - ldrdeq fp, [r4], r4 │ │ │ │ - addeq ip, r4, r0, asr r0 │ │ │ │ - umullseq ip, fp, r4, r4 │ │ │ │ - addeq fp, r4, ip, lsr #31 │ │ │ │ - ldrdeq fp, [r4], r8 │ │ │ │ + @ instruction: 0x009bc4d8 │ │ │ │ + strdeq fp, [r4], r4 │ │ │ │ + addeq ip, r4, r0, ror r0 │ │ │ │ + @ instruction: 0x009bc4b4 │ │ │ │ + addeq fp, r4, ip, asr #31 │ │ │ │ + strdeq fp, [r4], r8 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - addseq ip, fp, r0, ror r4 │ │ │ │ - addeq fp, r4, r4, ror r3 │ │ │ │ - addeq fp, r4, r8, lsl #7 │ │ │ │ + umullseq ip, fp, r0, r4 │ │ │ │ + umulleq fp, r4, r4, r3 │ │ │ │ + addeq fp, r4, r8, lsr #7 │ │ │ │ │ │ │ │ 003843c8 : │ │ │ │ ldr r3, [pc, #316] @ 38450c │ │ │ │ sub r2, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 3843e8 │ │ │ │ @@ -270092,15 +270092,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 38451c │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270148,18 +270148,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bc3fb │ │ │ │ - @ instruction: 0x009bc3d4 │ │ │ │ - addeq fp, r4, ip, lsl #31 │ │ │ │ - addeq fp, r4, r8, ror #29 │ │ │ │ + addseq ip, fp, fp, lsl r4 │ │ │ │ + @ instruction: 0x009bc3f4 │ │ │ │ + addeq fp, r4, ip, lsr #31 │ │ │ │ + addeq fp, r4, r8, lsl #30 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00384520 : │ │ │ │ ldr r3, [pc, #312] @ 384660 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #10 │ │ │ │ bhi 38453c │ │ │ │ @@ -270179,15 +270179,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 384670 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270235,18 +270235,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bc2b7 │ │ │ │ - addseq ip, fp, r0, lsl #5 │ │ │ │ - addeq fp, r4, ip, asr lr │ │ │ │ - umulleq fp, r4, r4, sp │ │ │ │ + @ instruction: 0x009bc2d7 │ │ │ │ + addseq ip, fp, r0, lsr #5 │ │ │ │ + addeq fp, r4, ip, ror lr │ │ │ │ + @ instruction: 0x0084bdb4 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ │ │ │ │ 00384674 : │ │ │ │ sub r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 384754 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -270296,25 +270296,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ ldr r2, [pc, #52] @ 384778 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3846d0 │ │ │ │ mov r0, #3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrheq ip, [fp], r8 │ │ │ │ - addeq fp, r4, r0, asr #25 │ │ │ │ - addeq fp, r4, r8, asr #23 │ │ │ │ + ldrsbeq ip, [fp], r8 │ │ │ │ + addeq fp, r4, r0, ror #25 │ │ │ │ + addeq fp, r4, r8, ror #23 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ add r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -270333,28 +270333,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ ldr r9, [pc, #768] @ 384aec │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ beq 384900 │ │ │ │ ldr r3, [pc, #752] @ 384af0 │ │ │ │ ldr r2, [pc, #752] @ 384af4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ add r4, r4, #32 │ │ │ │ bcs 384954 │ │ │ │ cmp sl, #4 │ │ │ │ beq 3848bc │ │ │ │ @@ -270403,32 +270403,32 @@ │ │ │ │ ldr r1, [pc, #540] @ 384b00 │ │ │ │ ldr r0, [pc, #540] @ 384b04 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 38486c │ │ │ │ ldr r8, [pc, #512] @ 384b08 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 384878 │ │ │ │ ldr r3, [pc, #492] @ 384b0c │ │ │ │ ldr r2, [pc, #492] @ 384b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #468] @ 384b14 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15232 @ 0x3b80 │ │ │ │ add r4, r4, #32 │ │ │ │ bcc 38482c │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ mov r2, sl │ │ │ │ @@ -270513,44 +270513,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 384b18 │ │ │ │ ldr r0, [pc, #124] @ 384b1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 38486c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 384b20 │ │ │ │ ldr r1, [pc, #92] @ 384b24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ tsteq r8, r4, asr r6 │ │ │ │ - addeq fp, r4, r8, asr ip │ │ │ │ + addeq fp, r4, r8, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsl r6 │ │ │ │ - addseq ip, fp, r4, asr r1 │ │ │ │ - addeq fp, r4, r0, lsl ip │ │ │ │ + addseq ip, fp, r4, ror r1 │ │ │ │ + addeq fp, r4, r0, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq r8, r4, r5, r4 │ │ │ │ - addseq ip, fp, r0, ror r0 │ │ │ │ - addeq fp, r4, r4, ror #22 │ │ │ │ - addeq fp, r4, ip, lsr fp │ │ │ │ - addseq ip, fp, r4, lsr r0 │ │ │ │ - addeq fp, r4, ip, ror #21 │ │ │ │ + umullseq ip, fp, r0, r0 │ │ │ │ + addeq fp, r4, r4, lsl #23 │ │ │ │ + addeq fp, r4, ip, asr fp │ │ │ │ + addseq ip, fp, r4, asr r0 │ │ │ │ + addeq fp, r4, ip, lsl #22 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - @ instruction: 0x009bbeb8 │ │ │ │ - ldrdeq fp, [r4], r8 │ │ │ │ - umullseq fp, fp, r0, lr @ │ │ │ │ - addeq fp, r4, r4, ror #19 │ │ │ │ + @ instruction: 0x009bbed8 │ │ │ │ + strdeq fp, [r4], r8 │ │ │ │ + @ instruction: 0x009bbeb0 │ │ │ │ + addeq fp, r4, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #212] @ 384c1c │ │ │ │ @@ -270604,17 +270604,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - @ instruction: 0x009bbdfc │ │ │ │ - addseq fp, fp, r4, asr sp │ │ │ │ - addeq fp, r4, r8, lsr #17 │ │ │ │ + addseq fp, fp, ip, lsl lr │ │ │ │ + addseq fp, fp, r4, ror sp │ │ │ │ + addeq fp, r4, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -270647,40 +270647,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq fp, fp, r8, lsr #25 │ │ │ │ - strdeq fp, [r4], ip │ │ │ │ + addseq fp, fp, r8, asr #25 │ │ │ │ + addeq fp, r4, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #480] @ 384ec8 │ │ │ │ add r5, r0, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ beq 384e30 │ │ │ │ ldr r3, [pc, #436] @ 384ecc │ │ │ │ ldr r2, [pc, #436] @ 384ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, r0, #15424 @ 0x3c40 │ │ │ │ add r2, r2, #32 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub r1, r3, #1 │ │ │ │ ldr r3, [pc, #396] @ 384ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #7 │ │ │ │ @@ -270740,27 +270740,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #160] @ 384ed8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 384e9c │ │ │ │ ldr r3, [pc, #140] @ 384edc │ │ │ │ ldr r2, [pc, #140] @ 384ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #124] @ 384ee4 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, r0, #15232 @ 0x3b80 │ │ │ │ add r2, r2, #32 │ │ │ │ b 384d38 │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -270775,24 +270775,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addeq fp, r4, ip, lsr #14 │ │ │ │ - addseq fp, fp, ip, lsr ip │ │ │ │ - addeq fp, r4, r4, lsl #14 │ │ │ │ - addseq fp, fp, r8, lsl #24 │ │ │ │ - addeq fp, r4, ip, lsl #12 │ │ │ │ - addseq fp, fp, r4, lsl #22 │ │ │ │ - addeq fp, r4, r4, asr #11 │ │ │ │ + addeq fp, r4, ip, asr #14 │ │ │ │ + addseq fp, fp, ip, asr ip │ │ │ │ + addeq fp, r4, r4, lsr #14 │ │ │ │ + addseq fp, fp, r8, lsr #24 │ │ │ │ + addeq fp, r4, ip, lsr #12 │ │ │ │ + addseq fp, fp, r4, lsr #22 │ │ │ │ + addeq fp, r4, r4, ror #11 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq fp, fp, r8, lsr #21 │ │ │ │ - strdeq fp, [r4], ip │ │ │ │ + addseq fp, fp, r8, asr #21 │ │ │ │ + addeq fp, r4, ip, lsl r6 │ │ │ │ │ │ │ │ 00384ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -270802,99 +270802,99 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r6, [pc, #308] @ 38506c │ │ │ │ ldr r3, [pc, #308] @ 385070 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #260] @ 385074 │ │ │ │ add sl, r4, #168 @ 0xa8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #216] @ 385078 │ │ │ │ mov r8, #2080 @ 0x820 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r7, r4, #768 @ 0x300 │ │ │ │ add r2, r6, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [pc, #160] @ 38507c │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #352 @ 0x160 │ │ │ │ add r2, r6, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r2, [pc, #68] @ 385080 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r4, ip, lsr #11 │ │ │ │ + addeq fp, r4, ip, asr #11 │ │ │ │ umlaleq r7, r6, ip, lr │ │ │ │ - addeq fp, r4, r0, lsr #11 │ │ │ │ + addeq fp, r4, r0, asr #11 │ │ │ │ + umulleq fp, r4, ip, r5 │ │ │ │ addeq fp, r4, ip, ror r5 │ │ │ │ - addeq fp, r4, ip, asr r5 │ │ │ │ - addeq fp, r4, r8, lsr #10 │ │ │ │ + addeq fp, r4, r8, asr #10 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ │ │ │ │ 00385084 : │ │ │ │ mov r3, #1 │ │ │ │ add ip, r0, #352 @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ lsl r1, r3, r1 │ │ │ │ @@ -271004,28 +271004,28 @@ │ │ │ │ strd r2, [ip] │ │ │ │ ldr r1, [pc, #64] @ 385274 │ │ │ │ ldr r2, [pc, #64] @ 385278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #18688 @ 0x4900 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38acd0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xff8007eb │ │ │ │ - addseq fp, fp, r0, ror r7 │ │ │ │ + umullseq fp, fp, r0, r7 @ │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - addeq sp, r5, r4, lsr #18 │ │ │ │ - addeq lr, r2, r0, asr #17 │ │ │ │ + addeq sp, r5, r4, asr #18 │ │ │ │ + addeq lr, r2, r0, ror #17 │ │ │ │ │ │ │ │ 0038527c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add lr, r0, #15936 @ 0x3e40 │ │ │ │ ldr r3, [lr, #20] │ │ │ │ ldr ip, [lr, #16] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -271123,15 +271123,15 @@ │ │ │ │ bne 38540c │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr ip, [r4, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r4, #3048] @ 0xbe8 │ │ │ │ ldr r2, [r4, #3052] @ 0xbec │ │ │ │ subs r3, r3, ip │ │ │ │ ldr ip, [r4, #3044] @ 0xbe4 │ │ │ │ sbc r2, r2, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -271250,15 +271250,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, fp, r0, asr r4 │ │ │ │ + addseq fp, fp, r0, ror r4 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [r3] │ │ │ │ str r1, [r2] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -271358,15 +271358,15 @@ │ │ │ │ bls 385928 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d4bc <__time64@plt> │ │ │ │ ldrd r2, [r6, #64] @ 0x40 │ │ │ │ bl 27d654 <__difftime64@plt> │ │ │ │ ldr r3, [pc, #444] @ 385978 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb1d60 │ │ │ │ + bl bb1d80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 385894 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ ldrb r1, [r4] │ │ │ │ cmp r3, r7 │ │ │ │ beq 385968 │ │ │ │ sub r2, r1, #2 │ │ │ │ @@ -271470,15 +271470,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bne 3857d8 │ │ │ │ b 38581c │ │ │ │ eorsmi r0, lr, r0 │ │ │ │ - @ instruction: 0x009bb1d0 │ │ │ │ + @ instruction: 0x009bb1f0 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, r1 │ │ │ │ @@ -271487,15 +271487,15 @@ │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 385a24 │ │ │ │ ldr r1, [pc, #160] @ 385a58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385a3c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r5, #0 │ │ │ │ adds ip, ip, r2 │ │ │ │ adc r3, r5, r5 │ │ │ │ @@ -271525,28 +271525,28 @@ │ │ │ │ mov r0, #23 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, fp, ip, lsr r0 │ │ │ │ + addseq fp, fp, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #512] @ 385c80 │ │ │ │ add r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385c60 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #7 │ │ │ │ bls 385bfc │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -271663,46 +271663,46 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq sl, r4, r0, r9 │ │ │ │ + @ instruction: 0x0084a9b0 │ │ │ │ bge fee30738 <__bss_end__@@Base+0xfd912868> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq sl, fp, ip, lsl #30 │ │ │ │ - @ instruction: 0x009baef8 │ │ │ │ + addseq sl, fp, ip, lsr #30 │ │ │ │ + addseq sl, fp, r8, lsl pc │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #128] @ 385d3c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385d1c │ │ │ │ ldr ip, [pc, #100] @ 385d40 │ │ │ │ ldr r2, [pc, #100] @ 385d44 │ │ │ │ ldr r1, [pc, #100] @ 385d48 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ mov r0, #1 │ │ │ │ ldrb r2, [r5, r3, lsr #3] │ │ │ │ and r1, r3, #7 │ │ │ │ orr r2, r2, r0, lsl r1 │ │ │ │ strb r2, [r5, r3, lsr #3] │ │ │ │ @@ -271710,18 +271710,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r4, ip, asr r8 │ │ │ │ - addseq sl, fp, r4, lsl sp │ │ │ │ - addeq sl, r4, r0, asr #16 │ │ │ │ - addeq sl, r4, ip, asr r8 │ │ │ │ + addeq sl, r4, ip, ror r8 │ │ │ │ + addseq sl, fp, r4, lsr sp │ │ │ │ + addeq sl, r4, r0, ror #16 │ │ │ │ + addeq sl, r4, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #352] @ 385ec4 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ @@ -271734,25 +271734,25 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r3 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #30 │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #296] @ 385ed0 │ │ │ │ ldr r1, [pc, #296] @ 385ed4 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 510f9c │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271771,23 +271771,23 @@ │ │ │ │ strb r3, [r4, #72] @ 0x48 │ │ │ │ strb r8, [r4, #68] @ 0x44 │ │ │ │ strb r8, [r4, #70] @ 0x46 │ │ │ │ strb r6, [r4, #69] @ 0x45 │ │ │ │ strb r6, [r4, #71] @ 0x47 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 385e5c │ │ │ │ mov r3, #30 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #116] @ 385ed8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r2], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -271808,19 +271808,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sl, fp, r4, lsl #25 │ │ │ │ - addeq sl, r4, r8, lsr #15 │ │ │ │ - ldrdeq sl, [r4], r0 │ │ │ │ - @ instruction: 0x0083b6bc │ │ │ │ - addeq r8, r4, r4, asr r6 │ │ │ │ + addseq sl, fp, r4, lsr #25 │ │ │ │ + addeq sl, r4, r8, asr #15 │ │ │ │ + strdeq sl, [r4], r0 │ │ │ │ + ldrdeq fp, [r3], ip │ │ │ │ + addeq r8, r4, r4, ror r6 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #748] @ 3861e0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -271834,25 +271834,25 @@ │ │ │ │ mov fp, r3 │ │ │ │ add r3, r4, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #692] @ 3861ec │ │ │ │ ldr r1, [pc, #692] @ 3861f0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, #22 │ │ │ │ beq 386170 │ │ │ │ ldrb r1, [sl] │ │ │ │ mov r2, r0 │ │ │ │ lsl r3, r1, #4 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -271883,25 +271883,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ b 386104 │ │ │ │ ldr r1, [pc, #540] @ 386204 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 51d16c │ │ │ │ ldr r1, [pc, #520] @ 386208 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strb r2, [r4, #5] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 386028 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ mov r2, #3 │ │ │ │ strb r2, [r4, #19] │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldrb r3, [r9] │ │ │ │ @@ -271971,15 +271971,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp lr, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #10 │ │ │ │ bne 38616c │ │ │ │ ldr ip, [sp, #28] │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r4, #5] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ b 386034 │ │ │ │ mov r0, #2 │ │ │ │ @@ -272007,26 +272007,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #4 │ │ │ │ b 3861b0 │ │ │ │ - @ instruction: 0x009baafc │ │ │ │ - addeq fp, r3, ip, asr #10 │ │ │ │ - addeq r8, r4, r4, ror #9 │ │ │ │ - addeq sl, r4, r8, ror #11 │ │ │ │ - addeq sl, r4, r4, lsl #12 │ │ │ │ - addseq sl, fp, r8, asr sl │ │ │ │ - addseq sl, fp, r4, asr #20 │ │ │ │ - addeq fp, r3, r4, asr #26 │ │ │ │ - addeq r3, r3, ip, asr r7 │ │ │ │ - addeq r8, r4, ip, lsl r4 │ │ │ │ - addeq sl, r4, r4, lsl r4 │ │ │ │ - addeq fp, r3, r0, asr r3 │ │ │ │ + addseq sl, fp, ip, lsl fp │ │ │ │ + addeq fp, r3, ip, ror #10 │ │ │ │ + addeq r8, r4, r4, lsl #10 │ │ │ │ + addeq sl, r4, r8, lsl #12 │ │ │ │ + addeq sl, r4, r4, lsr #12 │ │ │ │ + addseq sl, fp, r8, ror sl │ │ │ │ + addseq sl, fp, r4, ror #20 │ │ │ │ + addeq fp, r3, r4, ror #26 │ │ │ │ + addeq r3, r3, ip, ror r7 │ │ │ │ + addeq r8, r4, ip, lsr r4 │ │ │ │ + addeq sl, r4, r4, lsr r4 │ │ │ │ + addeq fp, r3, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r1] │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272087,15 +272087,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ bl 3853d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -272117,19 +272117,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, fp, r0, lsr #14 │ │ │ │ + addseq sl, fp, r0, asr #14 │ │ │ │ tsteq r8, r4, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r4, r0, lsr #2 │ │ │ │ - addeq sl, r4, ip, lsl #2 │ │ │ │ + addeq sl, r4, r0, asr #2 │ │ │ │ + addeq sl, r4, ip, lsr #2 │ │ │ │ smlatbeq r8, ip, sl, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #140] @ 386454 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272141,21 +272141,21 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r2, #2104] @ 0x838 │ │ │ │ add r4, r3, #12288 @ 0x3000 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r3] │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r0, #0 │ │ │ │ strd r4, [r3, #8] │ │ │ │ @@ -272164,17 +272164,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, fp, ip, lsl r6 │ │ │ │ - addeq sl, r4, r8, lsr r0 │ │ │ │ - addeq sl, r4, r4, lsr #32 │ │ │ │ + addseq sl, fp, ip, lsr r6 │ │ │ │ + addeq sl, r4, r8, asr r0 │ │ │ │ + addeq sl, r4, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #148] @ 38650c │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -272187,15 +272187,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #5 │ │ │ │ bls 3864ec │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcc 3864ec │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -272210,17 +272210,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, fp, r4, ror r5 │ │ │ │ - addeq r9, r4, r0, lsl #31 │ │ │ │ - addeq r9, r4, r8, ror pc │ │ │ │ + umullseq sl, fp, r4, r5 │ │ │ │ + addeq r9, r4, r0, lsr #31 │ │ │ │ + umulleq r9, r4, r8, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #172] @ 3865dc │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -272234,15 +272234,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3865e4 │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3865bc │ │ │ │ mov r2, r0 │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ ldrh ip, [r2, #8] │ │ │ │ ldr r3, [pc, #88] @ 3865e8 │ │ │ │ @@ -272262,17 +272262,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, fp, r0, asr #9 │ │ │ │ - @ instruction: 0x00849eb0 │ │ │ │ - addeq r9, r4, r4, asr #29 │ │ │ │ + addseq sl, fp, r0, ror #9 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ + addeq r9, r4, r4, ror #29 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #244] @ 3866f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272285,15 +272285,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #3 │ │ │ │ movls r0, #22 │ │ │ │ bls 3866dc │ │ │ │ ldrb r3, [r4] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -272333,17 +272333,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, fp, r8, ror #7 │ │ │ │ - strdeq r9, [r4], r8 │ │ │ │ - addeq r9, r4, r4, ror #27 │ │ │ │ + addseq sl, fp, r8, lsl #8 │ │ │ │ + addeq r9, r4, r8, lsl lr │ │ │ │ + addeq r9, r4, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 38688c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272363,15 +272363,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #316] @ 38689c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #8 │ │ │ │ add r8, sp, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -272391,29 +272391,29 @@ │ │ │ │ lsl r0, r0, #6 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc r9, r1, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ldr r3, [r2, #3092] @ 0xc14 │ │ │ │ sbcs r3, r3, r9 │ │ │ │ bcc 386880 │ │ │ │ - bl bb1764 │ │ │ │ + bl bb1784 │ │ │ │ ldr r2, [pc, #180] @ 3868a0 │ │ │ │ ldr r3, [pc, #180] @ 3868a4 │ │ │ │ - bl bb17d8 │ │ │ │ + bl bb17f8 │ │ │ │ ldr r3, [pc, #176] @ 3868a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb1d24 │ │ │ │ + bl bb1d44 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [pc, #152] @ 3868a8 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb1e08 │ │ │ │ + bl bb1e28 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 27d9b4 │ │ │ │ @@ -272434,19 +272434,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #15 │ │ │ │ b 386840 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009ba2d4 │ │ │ │ + @ instruction: 0x009ba2f4 │ │ │ │ smlabteq r8, r4, r6, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, r4, asr #25 │ │ │ │ - @ instruction: 0x00849cb4 │ │ │ │ + addeq r9, r4, r4, ror #25 │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x010825bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -272461,15 +272461,15 @@ │ │ │ │ add r0, r0, #1310720 @ 0x140000 │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb r3, [r0, #2184] @ 0x888 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r0, #2188] @ 0x88c │ │ │ │ lslne r3, r3, #4 │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -272502,17 +272502,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, fp, r0, lsr #2 │ │ │ │ - addeq r9, r4, r8, lsr fp │ │ │ │ - addeq r9, r4, r8, lsr #22 │ │ │ │ + addseq sl, fp, r0, asr #2 │ │ │ │ + addeq r9, r4, r8, asr fp │ │ │ │ + addeq r9, r4, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #300] @ 386af4 │ │ │ │ @@ -272526,24 +272526,24 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r5, [r4] │ │ │ │ ldrb r1, [r4, #5] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ @@ -272588,17 +272588,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sl, fp, r4, lsr #32 │ │ │ │ - addeq r9, r4, r8, asr #20 │ │ │ │ - addeq r9, r4, r8, lsr sl │ │ │ │ + addseq sl, fp, r4, asr #32 │ │ │ │ + addeq r9, r4, r8, ror #20 │ │ │ │ + addeq r9, r4, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #284] @ 386c34 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -272612,23 +272612,23 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #0 │ │ │ │ cmp r7, #7 │ │ │ │ movls r0, #22 │ │ │ │ str r6, [r3] │ │ │ │ bls 386c18 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -272668,17 +272668,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x009b9ed0 │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ - addeq r9, r4, ip, ror #17 │ │ │ │ + @ instruction: 0x009b9ef0 │ │ │ │ + addeq r9, r4, r4, lsl r9 │ │ │ │ + addeq r9, r4, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #304] @ 386d88 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -272689,15 +272689,15 @@ │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r3, #3104] @ 0xc20 │ │ │ │ bics r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386d30 │ │ │ │ ldr r3, [r3, #3096] @ 0xc18 │ │ │ │ bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ orrs r2, r3, r2 │ │ │ │ @@ -272743,29 +272743,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 386d94 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, r1 │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ ldrb r3, [r4, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq 386d04 │ │ │ │ ldr r2, [pc, #32] @ 386d98 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ b 386d04 │ │ │ │ - umullseq r9, fp, r0, sp │ │ │ │ + @ instruction: 0x009b9db0 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ @ instruction: 0x008497b0 │ │ │ │ - umulleq r9, r4, r0, r7 │ │ │ │ - strdeq r9, [r4], ip │ │ │ │ - addeq r9, r4, ip, ror #15 │ │ │ │ + addeq r9, r4, ip, lsl r8 │ │ │ │ + addeq r9, r4, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #360] @ 386f1c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272784,15 +272784,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r4, #3104] @ 0xc20 │ │ │ │ ldr r1, [r4, #3108] @ 0xc24 │ │ │ │ bics ip, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386ed8 │ │ │ │ ldr r3, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ @@ -272854,19 +272854,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, ip, lsr ip │ │ │ │ + addseq r9, fp, ip, asr ip │ │ │ │ tsteq r8, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, ip, lsr r6 │ │ │ │ - addeq r9, r4, ip, lsr #12 │ │ │ │ + addeq r9, r4, ip, asr r6 │ │ │ │ + addeq r9, r4, ip, asr #12 │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #448] @ 38710c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -272877,15 +272877,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, #18432 @ 0x4800 │ │ │ │ add r1, r3, #96 @ 0x60 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsr r3, r2, #20 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -272978,17 +272978,17 @@ │ │ │ │ b 386fd0 │ │ │ │ ldr r6, [pc, #64] @ 38713c │ │ │ │ mov r7, #0 │ │ │ │ b 386fd0 │ │ │ │ ldr r6, [pc, #56] @ 387140 │ │ │ │ mov r7, #0 │ │ │ │ b 386fd0 │ │ │ │ - umullseq r9, fp, ip, sl │ │ │ │ - @ instruction: 0x008494b4 │ │ │ │ - @ instruction: 0x008494b0 │ │ │ │ + @ instruction: 0x009b9abc │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ rsbeq sp, sp, r0, lsl #26 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r7, r0, r0, lsr r5 │ │ │ │ andeq lr, r0, r0, ror #20 │ │ │ │ andeq sp, r1, r0, asr #9 │ │ │ │ andeq sl, r3, r0, lsl #19 │ │ │ │ andeq r5, r7, r0, lsl #6 │ │ │ │ @@ -273018,15 +273018,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r9, r5, #3948544 @ 0x3c4000 │ │ │ │ add r0, sp, r2 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r3, [r9, #2852] @ 0xb24 │ │ │ │ @@ -273098,19 +273098,19 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - umullseq r9, fp, r8, r8 │ │ │ │ + @ instruction: 0x009b98b8 │ │ │ │ @ instruction: 0x01081c94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r9, r4, r0, r2 │ │ │ │ - addeq r9, r4, r0, lsl #5 │ │ │ │ + @ instruction: 0x008492b0 │ │ │ │ + addeq r9, r4, r0, lsr #5 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -273134,15 +273134,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #500] @ 387564 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ orr r6, r6, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ orr r6, r6, r2, lsl #24 │ │ │ │ @@ -273252,19 +273252,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, ip, asr #13 │ │ │ │ + addseq r9, fp, ip, ror #13 │ │ │ │ @ instruction: 0x01081ab4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r9, [r4], r4 │ │ │ │ - addeq r9, r4, r0, lsr #1 │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ + addeq r9, r4, r0, asr #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ smlatteq r8, ip, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #656] @ 387818 │ │ │ │ @@ -273286,15 +273286,15 @@ │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r3, [r8, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38779c │ │ │ │ ldr r1, [r8, #2876] @ 0xb3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 3877a4 │ │ │ │ @@ -273429,70 +273429,70 @@ │ │ │ │ ldr r0, [pc, #52] @ 387838 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 38783c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r9, fp, r8, ror #8 │ │ │ │ + addseq r9, fp, r8, lsl #9 │ │ │ │ tsteq r8, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, ip, asr lr │ │ │ │ - addeq r8, r4, ip, asr #28 │ │ │ │ + addeq r8, r4, ip, ror lr │ │ │ │ + addeq r8, r4, ip, ror #28 │ │ │ │ @ instruction: 0x0108169c │ │ │ │ - @ instruction: 0x009b91f4 │ │ │ │ - addeq r8, r4, ip, ror #26 │ │ │ │ - addeq r8, r4, r4, lsl #27 │ │ │ │ + addseq r9, fp, r4, lsl r2 │ │ │ │ + addeq r8, r4, ip, lsl #27 │ │ │ │ + addeq r8, r4, r4, lsr #27 │ │ │ │ andeq r0, r0, r2, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #396] @ 3879ec │ │ │ │ add r5, r5, #1310720 @ 0x140000 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387968 │ │ │ │ ldr r7, [pc, #360] @ 3879f0 │ │ │ │ ldr r2, [pc, #360] @ 3879f4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #328] @ 3879f8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #27 │ │ │ │ bne 38794c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387968 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 387988 │ │ │ │ add r1, r7, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3879a8 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 387988 │ │ │ │ rsb r2, r3, #4 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ @@ -273531,32 +273531,32 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, r7, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387968 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi 387988 │ │ │ │ rsb r2, r3, #13 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r1 │ │ │ │ movge r4, r1 │ │ │ │ movlt r4, r2 │ │ │ │ ldr r1, [pc, #20] @ 387a00 │ │ │ │ b 38792c │ │ │ │ - @ instruction: 0x00848bb4 │ │ │ │ - addseq r9, fp, ip, ror #2 │ │ │ │ - addeq r8, r4, r8, lsl #23 │ │ │ │ + ldrdeq r8, [r4], r4 │ │ │ │ + addseq r9, fp, ip, lsl #3 │ │ │ │ + addeq r8, r4, r8, lsr #23 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ eorseq r4, ip, ip, asr fp │ │ │ │ eorseq r4, ip, r2, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -273580,24 +273580,24 @@ │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r6, #15424 @ 0x3c40 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r4, #3104] @ 0xc20 │ │ │ │ bics r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ bne 387bf4 │ │ │ │ ldr r2, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ bic r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ orrs r3, r2, r3 │ │ │ │ @@ -273696,18 +273696,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r8, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009b8fb0 │ │ │ │ - addeq r8, r4, ip, asr #19 │ │ │ │ - @ instruction: 0x008489b8 │ │ │ │ - addeq r8, r4, r4, ror #21 │ │ │ │ + @ instruction: 0x009b8fd0 │ │ │ │ + addeq r8, r4, ip, ror #19 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r4, lsl #22 │ │ │ │ tsteq r8, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -273729,15 +273729,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #564] @ 387ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r3, #3064] @ 0xbf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r1, r3 │ │ │ │ bls 387eb0 │ │ │ │ ldrb r2, [r7] │ │ │ │ @@ -273863,22 +273863,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 387ef8 │ │ │ │ ldr r0, [pc, #44] @ 387efc │ │ │ │ ldr r2, [pc, #44] @ 387f00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #168 @ 0xa8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r8, fp, r8, ror #26 │ │ │ │ + addseq r8, fp, r8, lsl #27 │ │ │ │ tsteq r8, r0, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, ip, asr r7 │ │ │ │ - addeq r8, r4, r0, ror #14 │ │ │ │ + addeq r8, r4, ip, ror r7 │ │ │ │ + addeq r8, r4, r0, lsl #15 │ │ │ │ smlabbeq r8, ip, pc, r0 @ │ │ │ │ - addeq r8, r4, r4, lsr #13 │ │ │ │ - @ instruction: 0x008486bc │ │ │ │ + addeq r8, r4, r4, asr #13 │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ andeq r0, r0, r3, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r0, [pc, #940] @ 3882c8 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -273901,15 +273901,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #880] @ 3882d8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d9b4 │ │ │ │ @@ -274113,24 +274113,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 3882ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3882f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009b8ad8 │ │ │ │ + @ instruction: 0x009b8af8 │ │ │ │ smlabteq r8, r4, lr, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008484b8 │ │ │ │ - addeq r8, r4, r8, lsr #9 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r8, asr #9 │ │ │ │ strdeq r0, [r8, -r4] │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - addseq r8, fp, r4, asr #14 │ │ │ │ - @ instruction: 0x008482bc │ │ │ │ - ldrdeq r8, [r4], r4 │ │ │ │ + addseq r8, fp, r4, ror #14 │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ + strdeq r8, [r4], r4 │ │ │ │ muleq r0, lr, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #832] @ 38864c │ │ │ │ ldr r3, [pc, #832] @ 388650 │ │ │ │ @@ -274152,23 +274152,23 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r6, r5, #3948544 @ 0x3c4000 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27d9b4 │ │ │ │ add r1, r5, #15424 @ 0x3c40 │ │ │ │ @@ -274340,17 +274340,17 @@ │ │ │ │ str r3, [r6, #2856] @ 0xb28 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ b 388514 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r8, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, fp, ip, asr #13 │ │ │ │ - strdeq r8, [r4], r4 │ │ │ │ - addeq r8, r4, r4, ror #1 │ │ │ │ + addseq r8, fp, ip, ror #13 │ │ │ │ + addeq r8, r4, r4, lsl r1 │ │ │ │ + addeq r8, r4, r4, lsl #2 │ │ │ │ smlabbeq r8, r0, r9, r0 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -274374,15 +274374,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ ldr fp, [pc, #960] @ 388ab4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -274441,31 +274441,31 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 3888ac │ │ │ │ mov r7, r3 │ │ │ │ b 3887ac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl bb1764 │ │ │ │ + bl bb1784 │ │ │ │ ldr r2, [pc, #712] @ 388abc │ │ │ │ ldr r3, [pc, #712] @ 388ac0 │ │ │ │ - bl bb17d8 │ │ │ │ + bl bb17f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #696] @ 388ac4 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb1d24 │ │ │ │ + bl bb1d44 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ ldrne r1, [pc, #668] @ 388ac4 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb2900 │ │ │ │ + bl bb2920 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r6, #24] │ │ │ │ str r3, [r2] │ │ │ │ @@ -274612,30 +274612,30 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr r3, [r9, #2856] @ 0xb28 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #2856] @ 0xb28 │ │ │ │ b 388978 │ │ │ │ ldr r0, [pc, #60] @ 388ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 38878c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, fp, r0, ror r3 │ │ │ │ + umullseq r8, fp, r0, r3 │ │ │ │ tsteq r8, ip, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, r4, r0, ror #26 │ │ │ │ - addeq r7, r4, r0, asr sp │ │ │ │ + addeq r7, r4, r0, lsl #27 │ │ │ │ + addeq r7, r4, r0, ror sp │ │ │ │ tsteq r8, r4, lsl r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x010805b4 │ │ │ │ eorseq r4, ip, ip, lsr fp │ │ │ │ - addeq r7, r4, r0, asr #22 │ │ │ │ + addeq r7, r4, r0, ror #22 │ │ │ │ cmp r2, #31 │ │ │ │ bls 388ca0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -274643,32 +274643,32 @@ │ │ │ │ ldr r7, [pc, #756] @ 388df0 │ │ │ │ add r6, r3, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c34 │ │ │ │ ldr r3, [pc, #720] @ 388df4 │ │ │ │ ldr r2, [pc, #720] @ 388df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #688] @ 388dfc │ │ │ │ add r8, r0, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b7a4c8 │ │ │ │ + bl b7a4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388cb8 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ add r6, r7, #3948544 @ 0x3c4000 │ │ │ │ lsr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r6, #2901] @ 0xb55 │ │ │ │ @@ -274691,15 +274691,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ strh r2, [r3, #22] │ │ │ │ beq 388c84 │ │ │ │ ldr sl, [pc, #568] @ 388e00 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, sl, #16 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c54 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388c34 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274726,15 +274726,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r1, sl, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c34 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388c34 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274751,15 +274751,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388b60 │ │ │ │ mov r0, #27 │ │ │ │ b 388c38 │ │ │ │ ldr r1, [r6, #2908] @ 0xb5c │ │ │ │ ldrb r3, [r6, #2911] @ 0xb5f │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -274778,20 +274778,20 @@ │ │ │ │ ldr r8, [pc, #236] @ 388e04 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 27ea28 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 388d5c │ │ │ │ add r1, r8, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a508 │ │ │ │ + bl b7a528 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388dd8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #2900] @ 0xb54 │ │ │ │ str r3, [r6, #2904] @ 0xb58 │ │ │ │ b 388c2c │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ @@ -274827,20 +274827,20 @@ │ │ │ │ b 388d0c │ │ │ │ ldr r0, [pc, #40] @ 388e08 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 27ea28 │ │ │ │ b 388d4c │ │ │ │ - addeq r7, r4, r8, lsl r9 │ │ │ │ - @ instruction: 0x009b7ed0 │ │ │ │ - addeq r7, r4, ip, ror #17 │ │ │ │ + addeq r7, r4, r8, lsr r9 │ │ │ │ + @ instruction: 0x009b7ef0 │ │ │ │ + addeq r7, r4, ip, lsl #18 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ - addseq r7, fp, ip, lsr #28 │ │ │ │ - @ instruction: 0x009b7cd8 │ │ │ │ + addseq r7, fp, ip, asr #28 │ │ │ │ + @ instruction: 0x009b7cf8 │ │ │ │ eorseq r4, ip, pc, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #604] @ 389080 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -274856,46 +274856,46 @@ │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #224 @ 0xe0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr fp, [pc, #520] @ 389094 │ │ │ │ mov sl, #0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ ldrh r3, [r0, #108] @ 0x6c │ │ │ │ strb r3, [r4] │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r2, [r4, #1] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r4, #2] │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #3] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, sl │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ beq 388f90 │ │ │ │ ldr r2, [pc, #456] @ 389098 │ │ │ │ add r6, r6, #248 @ 0xf8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr r2, [r0, #1744] @ 0x6d0 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ @@ -274934,33 +274934,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr sl, [pc, #264] @ 3890a0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388f3c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #216] @ 3890a4 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #1760] @ 0x6e0 │ │ │ │ ldr r3, [r0, #1764] @ 0x6e4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ @@ -274993,33 +274993,33 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b 388f3c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r7, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, fp, r8, lsr #23 │ │ │ │ - addeq r8, r3, r8, lsr #29 │ │ │ │ - addeq r0, r3, r8, asr #17 │ │ │ │ - addeq r7, r4, ip, ror #14 │ │ │ │ - addeq r7, r4, r4, lsr r7 │ │ │ │ + addseq r7, fp, r8, asr #23 │ │ │ │ + addeq r8, r3, r8, asr #29 │ │ │ │ + addeq r0, r3, r8, ror #17 │ │ │ │ + addeq r7, r4, ip, lsl #15 │ │ │ │ + addeq r7, r4, r4, asr r7 │ │ │ │ @ instruction: 0x0107feb0 │ │ │ │ - addeq r7, r4, r0, lsl #9 │ │ │ │ - addeq r7, r4, r4, asr r4 │ │ │ │ + addeq r7, r4, r0, lsr #9 │ │ │ │ + addeq r7, r4, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #896] @ 389450 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ add r4, r7, #1310720 @ 0x140000 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ ldr lr, [r4, #20] │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ adds r8, r1, r2 │ │ │ │ adc ip, lr, r3 │ │ │ │ @@ -275056,25 +275056,25 @@ │ │ │ │ ldr r1, [pc, #752] @ 389460 │ │ │ │ add r0, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #724] @ 389464 │ │ │ │ ldr r1, [pc, #724] @ 389468 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 5131d0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275091,15 +275091,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r3, [r6, #2876] @ 0xb3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38941c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r1, r1, #1 │ │ │ │ @@ -275125,20 +275125,20 @@ │ │ │ │ lsl r7, r1, #5 │ │ │ │ lsl r8, ip, #5 │ │ │ │ orr r7, r7, ip, lsr #27 │ │ │ │ adds ip, ip, r8 │ │ │ │ adc r1, r1, r7 │ │ │ │ adds r0, ip, r0 │ │ │ │ adc r1, lr, r1 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ adds r2, r6, #1000 @ 0x3e8 │ │ │ │ adc r3, r5, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq 38915c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -275151,54 +275151,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389340 │ │ │ │ bl 68ac30 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 389340 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r6, #1752] @ 0x6d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389378 │ │ │ │ bl 68ac30 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 389378 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r6, #1756] @ 0x6dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3893b0 │ │ │ │ bl 68ac30 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3893b0 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ea28 │ │ │ │ add r0, r6, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ add r6, r6, #15424 @ 0x3c40 │ │ │ │ @@ -275237,39 +275237,39 @@ │ │ │ │ ldr r2, [pc, #76] @ 389490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - umullseq r7, fp, r0, r8 │ │ │ │ - @ instruction: 0x008472b0 │ │ │ │ - addeq r7, r4, r0, lsr #5 │ │ │ │ - addeq r8, r3, r0, ror fp │ │ │ │ - umulleq r0, r3, r4, r5 │ │ │ │ - addseq r7, fp, r0, lsl #16 │ │ │ │ - addeq r7, r4, ip, lsl r2 │ │ │ │ - addeq r7, r4, r8, lsl #4 │ │ │ │ - addseq r7, fp, r0, lsl r7 │ │ │ │ - addeq r7, r4, r0, lsr r1 │ │ │ │ - addeq r7, r4, ip, lsl r1 │ │ │ │ - @ instruction: 0x009b75bc │ │ │ │ - addeq r7, r4, r4, lsr r1 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ + @ instruction: 0x009b78b0 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + addeq r7, r4, r0, asr #5 │ │ │ │ + umulleq r8, r3, r0, fp │ │ │ │ + @ instruction: 0x008305b4 │ │ │ │ + addseq r7, fp, r0, lsr #16 │ │ │ │ + addeq r7, r4, ip, lsr r2 │ │ │ │ + addeq r7, r4, r8, lsr #4 │ │ │ │ + addseq r7, fp, r0, lsr r7 │ │ │ │ + addeq r7, r4, r0, asr r1 │ │ │ │ + addeq r7, r4, ip, lsr r1 │ │ │ │ + @ instruction: 0x009b75dc │ │ │ │ + addeq r7, r4, r4, asr r1 │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ │ │ │ │ 00389494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b726d8 │ │ │ │ + bl b726f8 │ │ │ │ cmp r4, r0 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -275372,15 +275372,15 @@ │ │ │ │ ldr ip, [ip, #3092] @ 0xc14 │ │ │ │ str r3, [sp, #8] │ │ │ │ adc r1, r1, ip │ │ │ │ ldr ip, [r8, #3072] @ 0xc00 │ │ │ │ subs r0, r0, ip │ │ │ │ ldr ip, [r8, #3076] @ 0xc04 │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bl 27cd54 │ │ │ │ ldrb r1, [sl] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ @@ -275399,48 +275399,48 @@ │ │ │ │ ldr r3, [r8, #3072] @ 0xc00 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [r8, #3076] @ 0xc04 │ │ │ │ mov r0, r4 │ │ │ │ sbc r7, r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389820 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389820 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r2, r4 │ │ │ │ add r6, r0, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b726d8 │ │ │ │ + bl b726f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ bhi 389820 │ │ │ │ - bl b71bb8 │ │ │ │ + bl b71bd8 │ │ │ │ ldrb r3, [sl] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ ldrb r1, [sl, #2] │ │ │ │ ldrb r2, [sl, #3] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ add fp, fp, #1 │ │ │ │ @@ -275527,15 +275527,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1524] @ 389eb4 │ │ │ │ ldr r1, [pc, #1524] @ 389eb8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [fp, #4] │ │ │ │ bls 389970 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r3, [r5] │ │ │ │ @@ -275901,19 +275901,19 @@ │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ bl 27cebc │ │ │ │ b 389930 │ │ │ │ mov sl, #15 │ │ │ │ b 389e24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27fa5c │ │ │ │ - addseq r7, fp, r4, ror r1 │ │ │ │ + umullseq r7, fp, r4, r1 │ │ │ │ tstpeq r7, r4, ror #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r4, ip, asr fp │ │ │ │ - addeq r6, r4, ip, asr #22 │ │ │ │ + addeq r6, r4, ip, ror fp │ │ │ │ + addeq r6, r4, ip, ror #22 │ │ │ │ smlabteq r7, ip, r4, pc @ │ │ │ │ │ │ │ │ 00389ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276090,15 +276090,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #7 │ │ │ │ bls 38a1fc │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r7, r0 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #2] │ │ │ │ @@ -276340,17 +276340,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27fa5c │ │ │ │ - addseq r6, fp, ip, lsr #17 │ │ │ │ - @ instruction: 0x008462bc │ │ │ │ - addeq r6, r4, r8, lsr #5 │ │ │ │ + addseq r6, fp, ip, asr #17 │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + addeq r6, r4, r8, asr #5 │ │ │ │ eorseq r4, ip, r8, ror #23 │ │ │ │ │ │ │ │ 0038a56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276383,27 +276383,27 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r4, #6 │ │ │ │ bne 38a694 │ │ │ │ ldr fp, [pc, #520] @ 38a800 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38a648 │ │ │ │ ldr r3, [pc, #496] @ 38a804 │ │ │ │ ldr r2, [pc, #496] @ 38a808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq 38a70c │ │ │ │ mov r2, r7 │ │ │ │ add r7, r5, r6 │ │ │ │ @@ -276433,23 +276433,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ orr r5, r5, r6 │ │ │ │ strh r3, [sl, #10] │ │ │ │ strh r3, [sl, #12] │ │ │ │ strh r5, [sl, #8] │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #312] @ 38a80c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, [sl, #16] │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -276508,34 +276508,34 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38a7e8 │ │ │ │ mov r4, #3 │ │ │ │ b 38a694 │ │ │ │ ldr r0, [pc, #80] @ 38a840 │ │ │ │ orr r1, r5, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 38a7e0 │ │ │ │ tsteq r7, r4, asr r8 │ │ │ │ - addeq r5, r4, ip, lsl lr │ │ │ │ - addseq r6, fp, r0, ror #7 │ │ │ │ - strdeq r5, [r4], r4 │ │ │ │ + addeq r5, r4, ip, lsr lr │ │ │ │ + addseq r6, fp, r0, lsl #8 │ │ │ │ + addeq r5, r4, r4, lsl lr │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffffc680 │ │ │ │ @ instruction: 0xffffbdf8 │ │ │ │ @ instruction: 0xffffc3c8 │ │ │ │ @ instruction: 0xffffc260 │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffc9cc │ │ │ │ @ instruction: 0xffffdb6c │ │ │ │ @ instruction: 0xffffc79c │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ @ instruction: 0xffffad00 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r5, r4, r4, asr #28 │ │ │ │ + addeq r5, r4, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #752] @ 38ab50 │ │ │ │ mov r5, r3 │ │ │ │ @@ -276573,27 +276573,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 38aa30 │ │ │ │ ldr r8, [pc, #624] @ 38ab5c │ │ │ │ add r7, r0, #1310720 @ 0x140000 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ beq 38aa5c │ │ │ │ ldr r3, [pc, #592] @ 38ab60 │ │ │ │ ldr r2, [pc, #592] @ 38ab64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ bne 38aa44 │ │ │ │ ldr r0, [pc, #548] @ 38ab68 │ │ │ │ add r0, r3, r0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ @@ -276660,20 +276660,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38aa4c │ │ │ │ mov r0, #2 │ │ │ │ b 38a9f4 │ │ │ │ ldr r0, [pc, #288] @ 38ab74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 38aa44 │ │ │ │ ldr r8, [pc, #276] @ 38ab78 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa44 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #252] @ 38ab7c │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #244] @ 38ab80 │ │ │ │ @@ -276682,73 +276682,73 @@ │ │ │ │ add r3, r7, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #76 @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r1, [r4] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 510e0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa44 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 51d16c │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ cmp r7, #0 │ │ │ │ beq 38aa44 │ │ │ │ ldr r8, [pc, #136] @ 38ab8c │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa44 │ │ │ │ ldr r3, [pc, #112] @ 38ab90 │ │ │ │ ldr r2, [pc, #112] @ 38ab94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ add r0, r0, #2608 @ 0xa30 │ │ │ │ b 38a944 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r7, r0, r5, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ + addeq r5, r4, r8, asr #22 │ │ │ │ + addseq r6, fp, r4, lsl #2 │ │ │ │ addeq r5, r4, r8, lsr #22 │ │ │ │ - addseq r6, fp, r4, ror #1 │ │ │ │ - addeq r5, r4, r8, lsl #22 │ │ │ │ eoreq r4, r8, r8, lsl #21 │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r5, r4, r4, lsl #24 │ │ │ │ - umulleq r5, r4, r8, fp │ │ │ │ - addseq r5, fp, r4, ror pc │ │ │ │ - addeq r5, r4, r4, ror fp │ │ │ │ - addeq r6, r3, ip, asr #19 │ │ │ │ - addeq r3, r4, r0, ror #18 │ │ │ │ - addeq r5, r4, r0, lsl r9 │ │ │ │ - @ instruction: 0x009b5ed4 │ │ │ │ - addeq r5, r4, ip, ror #17 │ │ │ │ + addeq r5, r4, r4, lsr #24 │ │ │ │ + @ instruction: 0x00845bb8 │ │ │ │ + umullseq r5, fp, r4, pc @ │ │ │ │ + umulleq r5, r4, r4, fp │ │ │ │ + addeq r6, r3, ip, ror #19 │ │ │ │ + addeq r3, r4, r0, lsl #19 │ │ │ │ + addeq r5, r4, r0, lsr r9 │ │ │ │ + @ instruction: 0x009b5ef4 │ │ │ │ + addeq r5, r4, ip, lsl #18 │ │ │ │ │ │ │ │ 0038ab98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -276769,15 +276769,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #80] @ 38ac48 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ mov r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #41 @ 0x29 │ │ │ │ str r7, [r4, #32] │ │ │ │ bl 27ea28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #40] @ 0x28 │ │ │ │ @@ -276845,15 +276845,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #92] @ 38ad80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r6, r6, #3948544 @ 0x3c4000 │ │ │ │ mov r0, r4 │ │ │ │ bl 3856c8 │ │ │ │ ldrb r3, [r6, #3064] @ 0xbf8 │ │ │ │ @@ -276868,17 +276868,17 @@ │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38ab98 │ │ │ │ ldr r1, [pc, #28] @ 38ad84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3856c8 │ │ │ │ b 38ad40 │ │ │ │ - addseq r5, fp, ip, lsl #26 │ │ │ │ - addeq r5, r4, r8, lsl #14 │ │ │ │ - addeq r5, r4, r8, lsl r7 │ │ │ │ + addseq r5, fp, ip, lsr #26 │ │ │ │ + addeq r5, r4, r8, lsr #14 │ │ │ │ + addeq r5, r4, r8, lsr r7 │ │ │ │ rsceq r2, r6, r4, ror r1 │ │ │ │ sbcseq r2, r6, ip, lsr #2 │ │ │ │ │ │ │ │ 0038ad88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -276919,15 +276919,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38ab98 │ │ │ │ adceq r2, r6, r4, lsr #1 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r3, #184 @ 0xb8 │ │ │ │ ldr r3, [sp] │ │ │ │ - b aeef54 │ │ │ │ + b aeef74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -276940,15 +276940,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl aeef54 │ │ │ │ + bl aeef74 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r4, [pc, #476] @ 38b070 │ │ │ │ cmp r5, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 38af48 │ │ │ │ ldr r3, [pc, #464] @ 38b074 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -276982,15 +276982,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r4, #77] @ 0x4d │ │ │ │ beq 38af8c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 38aeb8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r2, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #296] @ 38b078 │ │ │ │ @@ -277058,25 +277058,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #52] @ 38b084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 38af1c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r7, r8, pc, sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0x0107deb4 │ │ │ │ + addeq r5, r4, r0, lsl #20 │ │ │ │ addeq r5, r4, r0, ror #19 │ │ │ │ - addeq r5, r4, r0, asr #19 │ │ │ │ - @ instruction: 0x009b5ab0 │ │ │ │ + @ instruction: 0x009b5ad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38b128 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277088,15 +277088,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r3 │ │ │ │ mov lr, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, sp, #3 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl b54c00 │ │ │ │ + bl b54c20 │ │ │ │ ldr r2, [pc, #80] @ 38b130 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [sp, #3] │ │ │ │ strbne r3, [r4] │ │ │ │ ldr r3, [pc, #56] @ 38b12c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277130,15 +277130,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #3 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #4] │ │ │ │ mov lr, #0 │ │ │ │ strb ip, [sp, #3] │ │ │ │ - bl b54c00 │ │ │ │ + bl b54c20 │ │ │ │ ldr r2, [pc, #68] @ 38b1cc │ │ │ │ ldr r3, [pc, #60] @ 38b1c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277253,19 +277253,19 @@ │ │ │ │ bl 383ba0 │ │ │ │ lsr r4, r4, #4 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r4 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ cmp r2, #3 │ │ │ │ mov r4, r2 │ │ │ │ bhi 38b3b8 │ │ │ │ add r8, r8, #4 │ │ │ │ add r1, fp, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ @@ -277318,29 +277318,29 @@ │ │ │ │ ldr r7, [pc, #604] @ 38b6b4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ mov r3, r9 │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, r2, lsl #2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #1756] @ 0x6dc │ │ │ │ ldr r3, [pc, #544] @ 38b6b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38b610 │ │ │ │ ldr r3, [r4, #1264] @ 0x4f0 │ │ │ │ cmp r3, r9 │ │ │ │ beq 38b610 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ tst r3, #4 │ │ │ │ @@ -277359,41 +277359,41 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r7, #60 @ 0x3c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 51d16c │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b610 │ │ │ │ ldr fp, [pc, #412] @ 38b6c8 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b614 │ │ │ │ ldr r1, [pc, #388] @ 38b6cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b610 │ │ │ │ ldr r2, [pc, #364] @ 38b6d0 │ │ │ │ add r7, r7, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 52f724 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b610 │ │ │ │ add r1, sp, #19 │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -277403,32 +277403,32 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b610 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r1, [sp, #19] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 510e0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b610 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 51d16c │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b610 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b614 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #184] @ 38b6d4 │ │ │ │ ldr r3, [pc, #140] @ 38b6ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277463,23 +277463,23 @@ │ │ │ │ bl 510e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b4e4 │ │ │ │ b 38b610 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r7, r4, r9, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r3, ip, ror #10 │ │ │ │ - addeq r6, r3, r8, asr r5 │ │ │ │ - addseq r5, fp, ip, ror #12 │ │ │ │ - addseq r5, fp, r0, lsl r6 │ │ │ │ - addeq r5, r3, r4, ror pc │ │ │ │ - addeq r2, r4, ip, lsl #30 │ │ │ │ - addeq r4, r4, r8, ror #29 │ │ │ │ - strheq r5, [r4], r0 │ │ │ │ - addeq r5, r4, r0, lsr #1 │ │ │ │ + addeq r6, r3, ip, lsl #11 │ │ │ │ + addeq r6, r3, r8, ror r5 │ │ │ │ + addseq r5, fp, ip, lsl #13 │ │ │ │ + addseq r5, fp, r0, lsr r6 │ │ │ │ + umulleq r5, r3, r4, pc @ │ │ │ │ + addeq r2, r4, ip, lsr #30 │ │ │ │ + addeq r4, r4, r8, lsl #30 │ │ │ │ + ldrdeq r5, [r4], r0 │ │ │ │ + addeq r5, r4, r0, asr #1 │ │ │ │ smlatteq r7, r8, r7, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ @@ -277567,26 +277567,26 @@ │ │ │ │ add r9, sp, #19 │ │ │ │ b 38b860 │ │ │ │ ldr r2, [pc, #224] @ 38b91c │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #1 │ │ │ │ str r0, [r8, #4]! │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r4 │ │ │ │ ble 38b8f8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r7 │ │ │ │ strb sl, [sp, #19] │ │ │ │ - bl 934964 │ │ │ │ + bl 934984 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b834 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #148] @ 38b920 │ │ │ │ ldr ip, [pc, #148] @ 38b924 │ │ │ │ ldr lr, [r2, r4, lsl #2] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ @@ -277594,15 +277594,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r2, [pc, #108] @ 38b92c │ │ │ │ ldr r3, [pc, #76] @ 38b910 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277618,20 +277618,20 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 38b808 │ │ │ │ b 38b8b8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, fp, r8, lsl #6 │ │ │ │ - addeq r5, r3, r0, asr #24 │ │ │ │ - addeq r5, r3, ip, lsr #24 │ │ │ │ - addseq r5, fp, r8, ror #4 │ │ │ │ - addeq r5, r4, r4, asr #3 │ │ │ │ - addeq r5, r4, ip, ror #2 │ │ │ │ + addseq r5, fp, r8, lsr #6 │ │ │ │ + addeq r5, r3, r0, ror #24 │ │ │ │ + addeq r5, r3, ip, asr #24 │ │ │ │ + addseq r5, fp, r8, lsl #5 │ │ │ │ + addeq r5, r4, r4, ror #3 │ │ │ │ + addeq r5, r4, ip, lsl #3 │ │ │ │ tsteq r7, r4, asr #10 │ │ │ │ │ │ │ │ 0038b930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277647,50 +277647,50 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ ldr r2, [pc, #108] @ 38b9f8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935ba0 │ │ │ │ + bl 935bc0 │ │ │ │ ldr r5, [pc, #92] @ 38b9fc │ │ │ │ ldr r0, [pc, #92] @ 38ba00 │ │ │ │ ldr r3, [pc, #92] @ 38ba04 │ │ │ │ ldr r2, [pc, #92] @ 38ba08 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ ldr r2, [pc, #56] @ 38ba0c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 935ba0 │ │ │ │ + b 935bc0 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - addeq ip, r7, r0, lsr #28 │ │ │ │ - addeq r5, r4, r4, lsl r1 │ │ │ │ + addeq ip, r7, r0, asr #28 │ │ │ │ + addeq r5, r4, r4, lsr r1 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - strdeq r5, [r4], ip │ │ │ │ - addeq r5, r4, ip, lsr #2 │ │ │ │ + addeq r5, r4, ip, lsl r1 │ │ │ │ + addeq r5, r4, ip, asr #2 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - addeq r5, r4, r0, lsl #2 │ │ │ │ - addeq r5, r4, r8, lsl #2 │ │ │ │ + addeq r5, r4, r0, lsr #2 │ │ │ │ + addeq r5, r4, r8, lsr #2 │ │ │ │ │ │ │ │ 0038ba10 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -277731,26 +277731,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 38baf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, fp, r0, asr r0 │ │ │ │ - addeq r5, r4, r4, asr r0 │ │ │ │ - addeq r4, r4, r4, asr pc │ │ │ │ + addseq r5, fp, r0, ror r0 │ │ │ │ + addeq r5, r4, r4, ror r0 │ │ │ │ + addeq r4, r4, r4, ror pc │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -277870,47 +277870,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r7, r4 │ │ │ │ b 38bc8c │ │ │ │ ldr r3, [pc, #88] @ 38bd60 │ │ │ │ ldr r2, [pc, #88] @ 38bd64 │ │ │ │ ldr r1, [pc, #88] @ 38bd68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r7, r5 │ │ │ │ b 38bc8c │ │ │ │ ldr r3, [pc, #48] @ 38bd6c │ │ │ │ ldr r1, [pc, #48] @ 38bd70 │ │ │ │ ldr r0, [pc, #48] @ 38bd74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009b4ebc │ │ │ │ - addeq r4, r4, ip, ror lr │ │ │ │ - addeq r4, r4, r8, asr #28 │ │ │ │ - addseq r4, fp, r8, lsl #29 │ │ │ │ + @ instruction: 0x009b4edc │ │ │ │ + umulleq r4, r4, ip, lr @ │ │ │ │ addeq r4, r4, r8, ror #28 │ │ │ │ + addseq r4, fp, r8, lsr #29 │ │ │ │ + addeq r4, r4, r8, lsl #29 │ │ │ │ + addeq r4, r4, r4, lsr #28 │ │ │ │ + addseq r4, fp, r8, ror lr │ │ │ │ addeq r4, r4, r4, lsl #28 │ │ │ │ - addseq r4, fp, r8, asr lr │ │ │ │ - addeq r4, r4, r4, ror #27 │ │ │ │ - strdeq r4, [r4], r4 @ │ │ │ │ + addeq r4, r4, r4, lsl lr │ │ │ │ │ │ │ │ 0038bd78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1300] @ 38c2a4 │ │ │ │ @@ -278105,15 +278105,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ bl 27cebc │ │ │ │ mov r0, #0 │ │ │ │ bl 27cebc │ │ │ │ ldr r2, [pc, #580] @ 38c2fc │ │ │ │ ldr r3, [pc, #492] @ 38c2a8 │ │ │ │ @@ -278138,15 +278138,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c0a4 │ │ │ │ ldr r3, [pc, #472] @ 38c30c │ │ │ │ ldr ip, [pc, #472] @ 38c310 │ │ │ │ ldr r1, [pc, #472] @ 38c314 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278164,38 +278164,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d4e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c0a4 │ │ │ │ ldr r0, [pc, #388] @ 38c324 │ │ │ │ ldr r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 38bf3c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #360] @ 38c328 │ │ │ │ ldr r3, [pc, #360] @ 38c32c │ │ │ │ ldr r1, [pc, #360] @ 38c330 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ b 38be68 │ │ │ │ ldr r3, [pc, #316] @ 38c334 │ │ │ │ ldr r1, [pc, #316] @ 38c338 │ │ │ │ ldr r0, [pc, #316] @ 38c33c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278238,63 +278238,63 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, fp, r4, lsl #27 │ │ │ │ - addseq r4, fp, r8, lsr #24 │ │ │ │ - @ instruction: 0x00844bb4 │ │ │ │ - addeq r4, r4, r8, lsl sp │ │ │ │ - @ instruction: 0x009b4bfc │ │ │ │ - addeq r4, r4, r8, lsl #23 │ │ │ │ - addeq r4, r4, ip, asr #25 │ │ │ │ - @ instruction: 0x009b4bd0 │ │ │ │ - addeq r4, r4, ip, asr fp │ │ │ │ - addeq r4, r4, ip, ror ip │ │ │ │ - addseq r4, fp, r4, lsr #23 │ │ │ │ - addeq r4, r4, r0, lsr fp │ │ │ │ - addeq r4, r4, ip, lsr #24 │ │ │ │ - addseq r4, fp, r8, ror fp │ │ │ │ - addeq r4, r4, r4, lsl #22 │ │ │ │ - ldrdeq r4, [r4], ip │ │ │ │ + addseq r4, fp, r4, lsr #27 │ │ │ │ + addseq r4, fp, r8, asr #24 │ │ │ │ + ldrdeq r4, [r4], r4 @ │ │ │ │ + addeq r4, r4, r8, lsr sp │ │ │ │ + addseq r4, fp, ip, lsl ip │ │ │ │ + addeq r4, r4, r8, lsr #23 │ │ │ │ + addeq r4, r4, ip, ror #25 │ │ │ │ + @ instruction: 0x009b4bf0 │ │ │ │ + addeq r4, r4, ip, ror fp │ │ │ │ + umulleq r4, r4, ip, ip @ │ │ │ │ + addseq r4, fp, r4, asr #23 │ │ │ │ + addeq r4, r4, r0, asr fp │ │ │ │ + addeq r4, r4, ip, asr #24 │ │ │ │ + umullseq r4, fp, r8, fp │ │ │ │ + addeq r4, r4, r4, lsr #22 │ │ │ │ + strdeq r4, [r4], ip │ │ │ │ smlabteq r7, r4, sp, ip │ │ │ │ - addseq r4, fp, r8, lsl fp │ │ │ │ - addeq r4, r4, r8, lsr fp │ │ │ │ - addeq r4, r4, r0, lsr #21 │ │ │ │ + addseq r4, fp, r8, lsr fp │ │ │ │ + addeq r4, r4, r8, asr fp │ │ │ │ + addeq r4, r4, r0, asr #21 │ │ │ │ tsteq r7, ip, asr #26 │ │ │ │ - umullseq r4, fp, r8, sl │ │ │ │ - addeq r4, r4, r8, asr #21 │ │ │ │ - addeq r4, r4, r0, lsr #20 │ │ │ │ - addseq r4, fp, r0, ror #20 │ │ │ │ - umulleq r4, r4, r0, sl @ │ │ │ │ - addeq r4, r4, r8, ror #19 │ │ │ │ - addseq r4, fp, ip, lsr #20 │ │ │ │ - addeq r4, r4, r0, lsr sl │ │ │ │ - @ instruction: 0x008449b0 │ │ │ │ - addeq r4, r4, r4, lsr #23 │ │ │ │ - addeq r4, r4, ip, asr fp │ │ │ │ - @ instruction: 0x009b49d0 │ │ │ │ - addeq r4, r4, r0, asr r9 │ │ │ │ - umullseq r4, fp, ip, r9 │ │ │ │ - addeq r4, r4, r8, lsr #18 │ │ │ │ - addeq r4, r4, ip, ror #19 │ │ │ │ - addseq r4, fp, r8, ror r9 │ │ │ │ - addeq r4, r4, r4, lsl #18 │ │ │ │ - addeq r4, r4, ip, lsl #22 │ │ │ │ - addseq r4, fp, r4, asr r9 │ │ │ │ - addeq r4, r4, r0, ror #17 │ │ │ │ - addeq r4, r4, r8, ror #20 │ │ │ │ - addseq r4, fp, r0, lsr r9 │ │ │ │ - @ instruction: 0x008448bc │ │ │ │ - addeq r4, r4, ip, ror #20 │ │ │ │ - addseq r4, fp, ip, lsl #18 │ │ │ │ - umulleq r4, r4, r8, r8 @ │ │ │ │ - addeq r4, r4, r0, asr r9 │ │ │ │ + @ instruction: 0x009b4ab8 │ │ │ │ + addeq r4, r4, r8, ror #21 │ │ │ │ + addeq r4, r4, r0, asr #20 │ │ │ │ + addseq r4, fp, r0, lsl #21 │ │ │ │ + @ instruction: 0x00844ab0 │ │ │ │ + addeq r4, r4, r8, lsl #20 │ │ │ │ + addseq r4, fp, ip, asr #20 │ │ │ │ + addeq r4, r4, r0, asr sl │ │ │ │ + ldrdeq r4, [r4], r0 │ │ │ │ + addeq r4, r4, r4, asr #23 │ │ │ │ + addeq r4, r4, ip, ror fp │ │ │ │ + @ instruction: 0x009b49f0 │ │ │ │ + addeq r4, r4, r0, ror r9 │ │ │ │ + @ instruction: 0x009b49bc │ │ │ │ + addeq r4, r4, r8, asr #18 │ │ │ │ + addeq r4, r4, ip, lsl #20 │ │ │ │ + umullseq r4, fp, r8, r9 │ │ │ │ + addeq r4, r4, r4, lsr #18 │ │ │ │ + addeq r4, r4, ip, lsr #22 │ │ │ │ + addseq r4, fp, r4, ror r9 │ │ │ │ + addeq r4, r4, r0, lsl #18 │ │ │ │ + addeq r4, r4, r8, lsl #21 │ │ │ │ + addseq r4, fp, r0, asr r9 │ │ │ │ + ldrdeq r4, [r4], ip │ │ │ │ + addeq r4, r4, ip, lsl #21 │ │ │ │ + addseq r4, fp, ip, lsr #18 │ │ │ │ + @ instruction: 0x008448b8 │ │ │ │ + addeq r4, r4, r0, ror r9 │ │ │ │ │ │ │ │ 0038c370 : │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #1200] @ 0x4b0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -278320,28 +278320,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #1212] @ 0x4bc │ │ │ │ pop {r4, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r1, [pc, #8] @ 38c3e8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6ba74 │ │ │ │ - addeq r7, r2, r8, lsl #26 │ │ │ │ + b b6ba94 │ │ │ │ + addeq r7, r2, r8, lsr #26 │ │ │ │ ldr r3, [pc, #28] @ 38c410 │ │ │ │ ldr r2, [pc, #28] @ 38c414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 38c418 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r7, r2, r0, ror #25 │ │ │ │ + addeq r7, r2, r0, lsl #26 │ │ │ │ │ │ │ │ 0038c41c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, #1 │ │ │ │ @@ -278355,15 +278355,15 @@ │ │ │ │ str r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #-32] @ 0xffffffe0 │ │ │ │ strd r6, [r4, #-24] @ 0xffffffe8 │ │ │ │ strd r6, [r4, #-16] │ │ │ │ strb fp, [r4, #-8] │ │ │ │ add r5, r5, #1 │ │ │ │ - bl b6b580 │ │ │ │ + bl b6b5a0 │ │ │ │ mov r3, r4 │ │ │ │ cmp r5, sl │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str fp, [r3, #28]! │ │ │ │ str r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ bne 38c44c │ │ │ │ ldr r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -278768,15 +278768,15 @@ │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 51202c │ │ │ │ b 38ca68 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38cab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r6, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 38cb88 │ │ │ │ ldr r2, [pc, #180] @ 38cb8c │ │ │ │ @@ -278784,25 +278784,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #148] @ 38cb94 │ │ │ │ ldr r1, [pc, #148] @ 38cb98 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #116] @ 38cb9c │ │ │ │ ldr r2, [pc, #116] @ 38cba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 38cba4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -278813,31 +278813,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 38cbb0 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #64] @ 38cbb4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r4, fp, ip, lsl r1 │ │ │ │ - addeq r7, r2, r4, lsl r0 │ │ │ │ - addeq r6, r5, r0, ror r0 │ │ │ │ - addeq r5, r3, r4, lsl #4 │ │ │ │ - addeq ip, r2, r8, lsr #24 │ │ │ │ + b 927f30 │ │ │ │ + addseq r4, fp, ip, lsr r1 │ │ │ │ + addeq r7, r2, r4, lsr r0 │ │ │ │ + umulleq r6, r5, r0, r0 │ │ │ │ + addeq r5, r3, r4, lsr #4 │ │ │ │ + addeq ip, r2, r8, asr #24 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, fp, lsl #24 │ │ │ │ - addeq r4, r4, ip, lsl r2 │ │ │ │ + addeq r4, r4, ip, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xa12319e5 │ │ │ │ tsteq r3, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278847,22 +278847,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #40] @ 38cc10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38527c │ │ │ │ - addseq r4, fp, r4, lsr #32 │ │ │ │ - addeq r3, r4, ip, lsr r8 │ │ │ │ - addeq r3, r4, r8, asr r8 │ │ │ │ + addseq r4, fp, r4, asr #32 │ │ │ │ + addeq r3, r4, ip, asr r8 │ │ │ │ + addeq r3, r4, r8, ror r8 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r7, [pc, #488] @ 38ce14 │ │ │ │ mov r5, r1 │ │ │ │ @@ -278879,28 +278879,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #448] @ 38ce24 │ │ │ │ ldr r3, [pc, #448] @ 38ce28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cde8 │ │ │ │ ldr r2, [pc, #412] @ 38ce2c │ │ │ │ ldr r1, [pc, #412] @ 38ce30 │ │ │ │ add r3, r7, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r9, r4, #15232 @ 0x3b80 │ │ │ │ add r9, r9, #32 │ │ │ │ add sl, r4, #16384 @ 0x4000 │ │ │ │ add r7, r7, #84 @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278943,22 +278943,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [sl, #2328] @ 0x918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38ac84 │ │ │ │ ldr r2, [pc, #144] @ 38ce3c │ │ │ │ ldr r3, [pc, #108] @ 38ce1c │ │ │ │ @@ -278981,33 +278981,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38ce44 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 38cda4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r3, fp, r4, asr #31 │ │ │ │ + addseq r3, fp, r4, ror #31 │ │ │ │ smlabteq r7, r8, r1, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r3, [r4], r8 │ │ │ │ - @ instruction: 0x008437bc │ │ │ │ + strdeq r3, [r4], r8 │ │ │ │ + ldrdeq r3, [r4], ip │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addeq r3, r4, r4, ror r9 │ │ │ │ - addeq r3, r4, r0, ror #18 │ │ │ │ - addeq r5, r5, r0, lsr #28 │ │ │ │ - addeq r6, r2, r4, lsr #27 │ │ │ │ + umulleq r3, r4, r4, r9 │ │ │ │ + addeq r3, r4, r0, lsl #19 │ │ │ │ + addeq r5, r5, r0, asr #28 │ │ │ │ + addeq r6, r2, r4, asr #27 │ │ │ │ qaddeq ip, r8, r7 │ │ │ │ + addeq r3, r4, ip, asr #31 │ │ │ │ addeq r3, r4, ip, lsr #31 │ │ │ │ - addeq r3, r4, ip, lsl #31 │ │ │ │ ldr r0, [pc, #4] @ 38ce54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r6, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38ced4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279015,15 +279015,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 38cedc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -279032,17 +279032,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009b3dd8 │ │ │ │ - addeq r3, r4, r0, asr #30 │ │ │ │ - addeq r3, r4, ip, asr pc │ │ │ │ + @ instruction: 0x009b3df8 │ │ │ │ + addeq r3, r4, r0, ror #30 │ │ │ │ + addeq r3, r4, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 38cfc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279050,39 +279050,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 38cfc8 │ │ │ │ ldr r1, [pc, #188] @ 38cfcc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #168] @ 38cfd0 │ │ │ │ ldr r1, [pc, #168] @ 38cfd4 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #136] @ 38cfd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #120] @ 38cfdc │ │ │ │ ldr r1, [pc, #120] @ 38cfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #92] @ 38cfe4 │ │ │ │ ldr r2, [pc, #92] @ 38cfe8 │ │ │ │ ldr r3, [pc, #92] @ 38cfec │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -279092,19 +279092,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, fp, ip, asr sp │ │ │ │ - addeq r6, r2, ip, ror #23 │ │ │ │ - addeq r5, r5, r4, asr #24 │ │ │ │ - addeq r7, r3, r4, asr #10 │ │ │ │ - addeq r7, r3, r0, asr r5 │ │ │ │ + addseq r3, fp, ip, ror sp │ │ │ │ + addeq r6, r2, ip, lsl #24 │ │ │ │ + addeq r5, r5, r4, ror #24 │ │ │ │ + addeq r7, r3, r4, ror #10 │ │ │ │ + addeq r7, r3, r0, ror r5 │ │ │ │ muleq r0, ip, r0 │ │ │ │ smlalseq pc, r5, r4, pc @ │ │ │ │ smlatbeq r3, r8, r3, sl │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -279116,110 +279116,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 38d058 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, fp, r4, asr #24 │ │ │ │ - addeq r3, r4, ip, lsr #27 │ │ │ │ - addeq r3, r4, r8, asr #27 │ │ │ │ + addseq r3, fp, r4, ror #24 │ │ │ │ + addeq r3, r4, ip, asr #27 │ │ │ │ + addeq r3, r4, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 38d0c0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 38d0c4 │ │ │ │ ldr r1, [pc, #72] @ 38d0c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009b3bd4 │ │ │ │ - addeq r3, r4, ip, lsr sp │ │ │ │ - addeq r3, r4, r8, asr sp │ │ │ │ + @ instruction: 0x009b3bf4 │ │ │ │ + addeq r3, r4, ip, asr sp │ │ │ │ + addeq r3, r4, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 38d11c │ │ │ │ ldr r2, [pc, #56] @ 38d120 │ │ │ │ ldr r1, [pc, #56] @ 38d124 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38d280 │ │ │ │ - addseq r3, fp, r8, ror #22 │ │ │ │ - ldrdeq r3, [r4], r0 │ │ │ │ - addeq r3, r4, ip, ror #25 │ │ │ │ + addseq r3, fp, r8, lsl #23 │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ + addeq r3, r4, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 38d198 │ │ │ │ ldr r2, [pc, #88] @ 38d19c │ │ │ │ ldr r1, [pc, #88] @ 38d1a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, fp, ip, lsl #22 │ │ │ │ - addeq r3, r4, r4, ror ip │ │ │ │ - umulleq r3, r4, r0, ip │ │ │ │ + addseq r3, fp, ip, lsr #22 │ │ │ │ + umulleq r3, r4, r4, ip │ │ │ │ + @ instruction: 0x00843cb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -279261,15 +279261,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 38d27c │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -279354,15 +279354,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ ldr r3, [pc, #964] @ 38d79c │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -279595,24 +279595,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 38d6fc │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ tsteq r7, r4, asr #22 │ │ │ │ - addeq r3, r4, r4, lsr fp │ │ │ │ + addeq r3, r4, r4, asr fp │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - @ instruction: 0x009b35bc │ │ │ │ + @ instruction: 0x009b35dc │ │ │ │ tsteq r7, ip, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, r4, r8, lsr r0 │ │ │ │ + addeq r3, r4, r8, asr r0 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 38d808 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 38d7b8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -280073,23 +280073,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 38df1c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umulleq r0, r4, r0, r0 │ │ │ │ + strheq r0, [r4], r0 @ │ │ │ │ rscseq pc, r5, r4, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -280158,15 +280158,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 8f0f38 │ │ │ │ + bl 8f0f58 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 38e0ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -280202,15 +280202,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0fd0 │ │ │ │ b 38e0a8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r7, r0, lr, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ tsteq r7, r4, asr sp │ │ │ │ @@ -280247,15 +280247,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0fd0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -280332,33 +280332,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38e330 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r2, r4, r0, lsl #24 │ │ │ │ + addeq r2, r4, r0, lsr #24 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - addeq r2, r4, ip, ror #23 │ │ │ │ + addeq r2, r4, ip, lsl #24 │ │ │ │ + umulleq r2, r4, r0, fp │ │ │ │ + addseq r2, fp, r8, asr #23 │ │ │ │ addeq r2, r4, r0, ror fp │ │ │ │ - addseq r2, fp, r8, lsr #23 │ │ │ │ - addeq r2, r4, r0, asr fp │ │ │ │ ldr r0, [pc, #4] @ 38e340 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq lr, r5, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 38e3d4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -280367,15 +280367,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #84] @ 38e3e0 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -280388,17 +280388,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, fp, r0, lsr fp │ │ │ │ - addeq r2, r4, r4, lsr #22 │ │ │ │ - addeq r2, r4, r4, lsl fp │ │ │ │ + addseq r2, fp, r0, asr fp │ │ │ │ + addeq r2, r4, r4, asr #22 │ │ │ │ + addeq r2, r4, r4, lsr fp │ │ │ │ rscseq lr, r5, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38e46c │ │ │ │ ldr r2, [pc, #112] @ 38e470 │ │ │ │ @@ -280406,15 +280406,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #80] @ 38e478 │ │ │ │ ldr lr, [pc, #80] @ 38e47c │ │ │ │ ldr ip, [pc, #80] @ 38e480 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280425,69 +280425,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 38e484 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - umullseq r2, fp, r8, sl │ │ │ │ - addeq r5, r2, r8, ror #13 │ │ │ │ - addeq r4, r5, r4, asr #14 │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x009b2ab8 │ │ │ │ + addeq r5, r2, r8, lsl #14 │ │ │ │ + addeq r4, r5, r4, ror #14 │ │ │ │ smlalseq lr, r5, r8, fp │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - addeq r2, r4, ip, ror sl │ │ │ │ + umulleq r2, r4, ip, sl │ │ │ │ smlabteq r3, ip, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 38e4e0 │ │ │ │ ldr r2, [pc, #64] @ 38e4e4 │ │ │ │ ldr r1, [pc, #64] @ 38e4e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009b29f0 │ │ │ │ - addeq r2, r4, r8, ror #19 │ │ │ │ - ldrdeq r2, [r4], ip │ │ │ │ + addseq r2, fp, r0, lsl sl │ │ │ │ + addeq r2, r4, r8, lsl #20 │ │ │ │ + strdeq r2, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38e538 │ │ │ │ ldr r2, [pc, #52] @ 38e53c │ │ │ │ ldr r1, [pc, #52] @ 38e540 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38e1d0 │ │ │ │ - addseq r2, fp, ip, lsl #19 │ │ │ │ - addeq r2, r4, r4, lsl #19 │ │ │ │ - addeq r2, r4, r8, ror r9 │ │ │ │ + addseq r2, fp, ip, lsr #19 │ │ │ │ + addeq r2, r4, r4, lsr #19 │ │ │ │ + umulleq r2, r4, r8, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -288992,23 +288992,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 396a68 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e3e98 │ │ │ │ + b 8e3eb8 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 396a40 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 396a3c │ │ │ │ @@ -289018,15 +289018,15 @@ │ │ │ │ b 396a40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 8dc884 │ │ │ │ + bl 8dc8a4 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 396ad4 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -289034,21 +289034,21 @@ │ │ │ │ beq 396b08 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 396b6c │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0c24 │ │ │ │ + b 8e0c44 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 396ad4 │ │ │ │ tst r1, #2 │ │ │ │ bne 396ad4 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -289065,40 +289065,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 3969fc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3969fc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0c24 │ │ │ │ + b 8e0c44 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 396ae0 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ b 396ae0 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 396b48 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ b 396b48 │ │ │ │ ldr r3, [pc, #100] @ 396c40 │ │ │ │ ldr r2, [pc, #100] @ 396c44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -289111,25 +289111,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 396c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq sl, r3, r8, asr #5 │ │ │ │ + addeq sl, r3, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -289143,15 +289143,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 396cb0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 396d1c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -289162,23 +289162,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 396c90 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 396cb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -289213,15 +289213,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396d74 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289260,26 +289260,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396e20 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 396ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r6, r5, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 396f98 │ │ │ │ ldr r2, [pc, #216] @ 396f9c │ │ │ │ @@ -289287,25 +289287,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #184] @ 396fa4 │ │ │ │ ldr r1, [pc, #184] @ 396fa8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #152] @ 396fac │ │ │ │ ldr r2, [pc, #152] @ 396fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 396fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 396fb8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289322,34 +289322,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, sl, ip, ror #5 │ │ │ │ - addeq ip, r1, r8, lsr #24 │ │ │ │ - addeq fp, r4, r4, lsl #25 │ │ │ │ - addeq sl, r2, r8, lsl lr │ │ │ │ - addeq r2, r2, ip, lsr r8 │ │ │ │ - strdeq r9, [r3], ip │ │ │ │ + addseq sl, sl, ip, lsl #6 │ │ │ │ + addeq ip, r1, r8, asr #24 │ │ │ │ + addeq fp, r4, r4, lsr #25 │ │ │ │ + addeq sl, r2, r8, lsr lr │ │ │ │ + addeq r2, r2, ip, asr r8 │ │ │ │ + addeq sl, r3, ip, lsl r0 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - addeq sl, r3, r0 │ │ │ │ + addeq sl, r3, r0, lsr #32 │ │ │ │ rscseq r6, r5, r8, lsl #2 │ │ │ │ tsteq r3, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -289429,22 +289429,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3974f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 397038 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397024 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -289543,15 +289543,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 3974ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397018 │ │ │ │ ldr r0, [pc, #548] @ 397504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 397018 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -289615,15 +289615,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 3974ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397018 │ │ │ │ ldr r0, [pc, #264] @ 397508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 397018 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 397440 │ │ │ │ bhi 3972b0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 397440 │ │ │ │ bhi 3974c0 │ │ │ │ @@ -289643,55 +289643,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397024 │ │ │ │ ldr r0, [pc, #164] @ 39750c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 397038 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397024 │ │ │ │ ldr r3, [pc, #88] @ 3974ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397018 │ │ │ │ ldr r0, [pc, #104] @ 397510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 397018 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 397024 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 397430 │ │ │ │ b 3972c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r1, [r7, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r7, r4, sp, r1 │ │ │ │ - addseq r9, sl, ip, lsl #28 │ │ │ │ + addseq r9, sl, ip, lsr #28 │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r3, ip, ror #28 │ │ │ │ + addeq r9, r3, ip, lsl #29 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - addseq r9, sl, r6, ror #25 │ │ │ │ - addseq r9, sl, pc, ror #24 │ │ │ │ - addeq r9, r3, r0, ror #24 │ │ │ │ - addeq r9, r3, r0, ror #22 │ │ │ │ - addeq r9, r3, ip, ror #22 │ │ │ │ - ldrdeq r9, [r3], r8 │ │ │ │ + addseq r9, sl, r6, lsl #26 │ │ │ │ + addseq r9, sl, pc, lsl #25 │ │ │ │ + addeq r9, r3, r0, lsl #25 │ │ │ │ + addeq r9, r3, r0, lsl #23 │ │ │ │ + addeq r9, r3, ip, lsl #23 │ │ │ │ + strdeq r9, [r3], r8 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -290597,20 +290597,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 39836c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r8, sl, r8, lr │ │ │ │ - ldrdeq r8, [r3], ip │ │ │ │ - strdeq r8, [r3], r0 │ │ │ │ - addseq r8, sl, r4, ror lr │ │ │ │ - @ instruction: 0x00838cb8 │ │ │ │ - addeq r8, r3, r4, ror #25 │ │ │ │ + @ instruction: 0x009a8eb8 │ │ │ │ + strdeq r8, [r3], ip │ │ │ │ + addeq r8, r3, r0, lsl sp │ │ │ │ + umullseq r8, sl, r4, lr │ │ │ │ + ldrdeq r8, [r3], r8 @ │ │ │ │ + addeq r8, r3, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -294346,18 +294346,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 39be5c │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 39be84 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -294382,15 +294382,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bde0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ b 39bde0 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -296869,15 +296869,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 39e5e8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e55c │ │ │ │ ldr r0, [pc, #148] @ 39e5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -296889,33 +296889,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 39e5e8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e55c │ │ │ │ ldr r0, [pc, #72] @ 39e5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 39e55c │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r6, r4, asr r9 │ │ │ │ - @ instruction: 0x009a2ab9 │ │ │ │ + @ instruction: 0x009a2ad9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - strdeq r2, [r3], r4 │ │ │ │ - addeq r2, r3, r4, lsr #21 │ │ │ │ + addeq r2, r3, r4, lsl fp │ │ │ │ + addeq r2, r3, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 39e764 │ │ │ │ mov r8, r3 │ │ │ │ @@ -319506,47 +319506,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b4784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b44f8 │ │ │ │ ldr r0, [pc, #80] @ 3b4788 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b44f8 │ │ │ │ ldr r0, [pc, #60] @ 3b478c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b44dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r8, r0, ror #21 │ │ │ │ + addseq ip, r8, r0, lsl #22 │ │ │ │ tsteq r5, r0, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r5, r4, lsl #18 │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r1, r4, ror r9 │ │ │ │ - umulleq ip, r1, ip, r9 │ │ │ │ - addeq ip, r1, r4, lsr #18 │ │ │ │ + umulleq ip, r1, r4, r9 │ │ │ │ + @ instruction: 0x0081c9bc │ │ │ │ + addeq ip, r1, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -319661,22 +319661,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3b4990 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3b4928 │ │ │ │ ldr r0, [pc, #28] @ 3b4994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b4928 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3b4470 │ │ │ │ b 3b492c │ │ │ │ @ instruction: 0x01054590 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, r1, ip, lsl #15 │ │ │ │ + addeq ip, r1, ip, lsr #15 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3b4bd8 │ │ │ │ mov lr, ip │ │ │ │ @@ -320568,22 +320568,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 3b5824 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -320628,15 +320628,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3b57a0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ b 3b57c4 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3b58ec │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -320867,15 +320867,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 3b6874 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5a70 │ │ │ │ ldr r0, [pc, #3112] @ 3b6878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b5a70 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3b5a94 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 3b687c │ │ │ │ @@ -320936,15 +320936,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -320970,15 +320970,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 3b6874 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5a70 │ │ │ │ ldr r0, [pc, #2720] @ 3b688c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b5a70 │ │ │ │ mov r7, #3 │ │ │ │ b 3b5ba8 │ │ │ │ tst r8, #8 │ │ │ │ bne 3b6064 │ │ │ │ ldr r3, [pc, #2692] @ 3b6890 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -321036,41 +321036,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3b5f8c │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -321126,15 +321126,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 3b6874 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5a70 │ │ │ │ ldr r0, [pc, #2120] @ 3b68a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b5a70 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 3b647c │ │ │ │ ldr r3, [pc, #2100] @ 3b68a8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -321305,15 +321305,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -321326,15 +321326,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b68c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5b8c │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 3b6660 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -321397,15 +321397,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 3b6874 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5a70 │ │ │ │ ldr r0, [pc, #1088] @ 3b68d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b5a70 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 3b68dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -321542,22 +321542,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5b8c │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3b5fa0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -321579,15 +321579,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3b5fc8 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2d6cf8 │ │ │ │ @@ -321645,45 +321645,45 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r5, ip, r3, r3 │ │ │ │ tsteq r5, r8, asr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0113ffb0 │ │ │ │ rscseq r7, r3, r4, lsr r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq fp, r1, r4, asr #13 │ │ │ │ + addeq fp, r1, r4, ror #13 │ │ │ │ @ instruction: 0x01053190 │ │ │ │ tstpeq r3, r4, lsr #29 @ p-variant is OBSOLETE │ │ │ │ rscseq r7, r3, r4, lsr r3 │ │ │ │ tsteq r5, r8, rrx │ │ │ │ - addeq fp, r1, r8, asr r4 │ │ │ │ + addeq fp, r1, r8, ror r4 │ │ │ │ @ instruction: 0x0113fd9c │ │ │ │ rscseq r7, r3, r0, lsr #4 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ smlatteq r5, r4, sp, r2 │ │ │ │ - addeq fp, r1, r4, lsl r2 │ │ │ │ + addeq fp, r1, r4, lsr r2 │ │ │ │ tstpeq r3, r4, lsr fp @ p-variant is OBSOLETE │ │ │ │ ldrheq r6, [r3], #240 @ 0xf0 @ │ │ │ │ tstpeq r3, r4, ror #20 @ p-variant is OBSOLETE │ │ │ │ ldrsheq r6, [r3], #228 @ 0xe4 @ │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ rscseq r6, r3, r4, ror #27 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r1, r8, lsr #27 │ │ │ │ + addeq sl, r1, r8, asr #27 │ │ │ │ @ instruction: 0x0113f7b4 │ │ │ │ rscseq r6, r3, r4, asr #24 │ │ │ │ rscseq r6, r3, r0, lsr #24 │ │ │ │ - addeq sl, r1, ip, lsl #28 │ │ │ │ + addeq sl, r1, ip, lsr #28 │ │ │ │ rscseq r6, r3, r0, lsr #23 │ │ │ │ ldrsbeq r6, [r3], #168 @ 0xa8 @ │ │ │ │ - addeq sl, r1, ip, ror #21 │ │ │ │ - addseq sl, r8, r4, ror r9 │ │ │ │ - @ instruction: 0x0081a7b4 │ │ │ │ - umulleq sl, r1, r8, sl │ │ │ │ + addeq sl, r1, ip, lsl #22 │ │ │ │ + umullseq sl, r8, r4, r9 │ │ │ │ + ldrdeq sl, [r1], r4 │ │ │ │ + @ instruction: 0x0081aab8 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 3b6d2c │ │ │ │ ldr r3, [pc, #1052] @ 3b6d30 │ │ │ │ @@ -321764,15 +321764,15 @@ │ │ │ │ bne 3b6c8c │ │ │ │ ldr r0, [pc, #780] @ 3b6d50 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #756] @ 3b6d54 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 3b6d58 │ │ │ │ @@ -321870,22 +321870,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b6d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b6954 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3b6c90 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3b6c90 │ │ │ │ @@ -321931,15 +321931,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3b6a70 │ │ │ │ ldr r0, [pc, #144] @ 3b6d7c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b6954 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 3b6c58 │ │ │ │ b 3b6a70 │ │ │ │ ldr r3, [pc, #64] @ 3b6d54 │ │ │ │ @@ -321950,31 +321950,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3b6a70 │ │ │ │ strdeq r2, [r5, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r2, [r5, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq sl, r8, sp, asr r6 │ │ │ │ + addseq sl, r8, sp, ror r6 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatteq r5, r4, r3, r2 │ │ │ │ - addeq sl, r1, r0, ror r9 │ │ │ │ + umulleq sl, r1, r0, r9 │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ smlabbeq r5, ip, r3, r2 │ │ │ │ tsteq r5, ip, lsr #6 │ │ │ │ smlatteq r5, ip, r2, r2 │ │ │ │ smlabbeq r5, r0, r2, r2 │ │ │ │ andeq r4, r0, r8, lsl #21 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r1, r0, lsr r7 │ │ │ │ + addeq sl, r1, r0, asr r7 │ │ │ │ @ instruction: 0x01052194 │ │ │ │ tsteq r5, ip, asr r1 │ │ │ │ - umulleq sl, r1, r8, r6 │ │ │ │ + @ instruction: 0x0081a6b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 3b74f4 │ │ │ │ ldr r3, [pc, #1884] @ 3b74f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322035,22 +322035,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b7518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b6dd8 │ │ │ │ ldr r3, [pc, #1620] @ 3b7510 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b6df8 │ │ │ │ ldr r2, [pc, #1612] @ 3b751c │ │ │ │ @@ -322064,15 +322064,15 @@ │ │ │ │ bne 3b6f70 │ │ │ │ ldr r0, [pc, #1580] @ 3b7520 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #1556] @ 3b7524 │ │ │ │ ldr r3, [pc, #1508] @ 3b74f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322442,28 +322442,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 3b6f34 │ │ │ │ b 3b6f70 │ │ │ │ ldr r0, [pc, #180] @ 3b75a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b6dd8 │ │ │ │ tsteq r5, ip, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0098a1f0 │ │ │ │ + addseq sl, r8, r0, lsl r2 │ │ │ │ tsteq r5, r4 │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sl, [r1], r0 │ │ │ │ + addeq sl, r1, r0, lsl r2 │ │ │ │ tsteq r5, r4, lsr pc │ │ │ │ - strdeq sl, [r1], r4 │ │ │ │ + addeq sl, r1, r4, lsl r5 │ │ │ │ strdeq r1, [r5, -r4] │ │ │ │ @ instruction: 0x01051eb8 │ │ │ │ smlabbeq r5, r8, lr, r1 │ │ │ │ tsteq r5, r8, asr lr │ │ │ │ tsteq r5, r8, lsr #28 │ │ │ │ strdeq r1, [r5, -r8] │ │ │ │ smlabteq r5, r8, sp, r1 │ │ │ │ @@ -322487,15 +322487,15 @@ │ │ │ │ tsteq r5, r8, ror #20 │ │ │ │ tsteq r5, r8, lsr sl │ │ │ │ tsteq r5, r8, lsl #20 │ │ │ │ ldrdeq r1, [r5, -r8] │ │ │ │ smlatbeq r5, r8, r9, r1 │ │ │ │ tsteq r5, r8, ror r9 │ │ │ │ tsteq r5, r8, asr #18 │ │ │ │ - addeq r9, r1, ip, ror #23 │ │ │ │ + addeq r9, r1, ip, lsl #24 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -322552,15 +322552,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 8e24d8 │ │ │ │ + b 8e24f8 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 3b7680 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 396ddc │ │ │ │ @@ -322630,15 +322630,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3b78a4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -322668,27 +322668,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e24d8 │ │ │ │ + b 8e24f8 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 3b7854 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396ddc │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396d38 │ │ │ │ tsteq r5, r0, lsr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r9, r1, r8, asr #24 │ │ │ │ + addeq r9, r1, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3b7e9c │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -322911,15 +322911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7bac │ │ │ │ ldr r0, [pc, #676] @ 3b7ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ mov r0, r5 │ │ │ │ bl 396a94 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 3b7900 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -323032,28 +323032,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b7ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b7958 │ │ │ │ ldr r0, [pc, #172] @ 3b7efc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3b7958 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 27d9b4 │ │ │ │ @@ -323067,34 +323067,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 3b7900 │ │ │ │ tsteq r5, ip, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r0, lsl r5 │ │ │ │ strdeq r1, [r5, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009896de │ │ │ │ - @ instruction: 0x009896f4 │ │ │ │ + @ instruction: 0x009896fe │ │ │ │ + addseq r9, r8, r4, lsl r7 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ tsteq r5, r0, lsl #8 │ │ │ │ - umullseq r9, r8, r4, r6 │ │ │ │ + @ instruction: 0x009896b4 │ │ │ │ tsteq r5, ip, ror #6 │ │ │ │ tsteq r5, ip, ror r2 │ │ │ │ - addseq r9, r8, r1, asr #10 │ │ │ │ + addseq r9, r8, r1, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r1, [r5, -r4] │ │ │ │ - addeq r9, r1, r4, lsl #17 │ │ │ │ + addeq r9, r1, r4, lsr #17 │ │ │ │ smlabbeq r5, r0, r1, r1 │ │ │ │ - addeq r9, r1, r4, asr #16 │ │ │ │ + addeq r9, r1, r4, ror #16 │ │ │ │ andeq r6, r0, r8, lsl #3 │ │ │ │ mrseq r1, (UNDEF: 21) │ │ │ │ tsteq r5, r4, ror r0 │ │ │ │ andeq r5, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r1, r4, lsl r6 │ │ │ │ - addeq r9, r1, r8, lsr r6 │ │ │ │ + addeq r9, r1, r4, lsr r6 │ │ │ │ + addeq r9, r1, r8, asr r6 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 3b7f20 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -323177,153 +323177,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e35b4 │ │ │ │ + bl 8e35d4 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 3b833c │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r3, [pc, #656] @ 3b8340 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 3b8344 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8dd170 │ │ │ │ + bl 8dd190 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3b8348 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dd170 │ │ │ │ + bl 8dd190 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3cb8 │ │ │ │ + bl 8e3cd8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 8e345c │ │ │ │ + bl 8e347c │ │ │ │ ldr r3, [pc, #372] @ 3b834c │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e35b4 │ │ │ │ + bl 8e35d4 │ │ │ │ ldr r3, [pc, #308] @ 3b8350 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e35b4 │ │ │ │ + bl 8e35d4 │ │ │ │ ldr r3, [pc, #252] @ 3b8354 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, sl │ │ │ │ - bl 8e35b4 │ │ │ │ + bl 8e35d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3b830c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -323359,22 +323359,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ tsteq r3, r4, ror #24 │ │ │ │ rscseq r5, r3, r0, lsr #32 │ │ │ │ - addeq r9, r1, ip, ror #9 │ │ │ │ - addeq r9, r1, ip, lsl #9 │ │ │ │ - umulleq r9, r1, r0, r4 │ │ │ │ - addeq r9, r1, r0, asr #8 │ │ │ │ - addeq r9, r1, r8, ror #7 │ │ │ │ - umulleq r9, r1, r4, r3 │ │ │ │ - addeq r9, r1, r4, ror #6 │ │ │ │ - addeq r9, r1, ip, lsr r3 │ │ │ │ + addeq r9, r1, ip, lsl #10 │ │ │ │ + addeq r9, r1, ip, lsr #9 │ │ │ │ + @ instruction: 0x008194b0 │ │ │ │ + addeq r9, r1, r0, ror #8 │ │ │ │ + addeq r9, r1, r8, lsl #8 │ │ │ │ + @ instruction: 0x008193b4 │ │ │ │ + addeq r9, r1, r4, lsl #7 │ │ │ │ + addeq r9, r1, ip, asr r3 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -323390,27 +323390,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #456] @ 3b8598 │ │ │ │ ldr r1, [pc, #456] @ 3b859c │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -323450,41 +323450,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 3b85a0 │ │ │ │ ldr r1, [pc, #272] @ 3b85a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2d6e98 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 3b85a8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 519014 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 3b8424 │ │ │ │ @@ -323499,32 +323499,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 3b85b0 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, r8, ip, lsr #28 │ │ │ │ - addeq r8, r1, r0, ror #24 │ │ │ │ - addeq r5, r1, r0, lsl #20 │ │ │ │ - addeq r9, r0, r4, lsr r9 │ │ │ │ - addeq r1, r0, r4, asr r3 │ │ │ │ - rsbseq fp, pc, r8, ror #12 │ │ │ │ - addeq sl, r2, r4, asr #13 │ │ │ │ - strdeq r9, [r1], r8 │ │ │ │ - addeq r9, r1, r0, asr r0 │ │ │ │ + addseq r8, r8, ip, asr #28 │ │ │ │ + addeq r8, r1, r0, lsl #25 │ │ │ │ + addeq r5, r1, r0, lsr #20 │ │ │ │ + addeq r9, r0, r4, asr r9 │ │ │ │ + addeq r1, r0, r4, ror r3 │ │ │ │ + rsbseq fp, pc, r8, lsl #13 │ │ │ │ + addeq sl, r2, r4, ror #13 │ │ │ │ + addeq r9, r1, r8, lsl r1 │ │ │ │ + addeq r9, r1, r0, ror r0 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ cmp r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -324755,20 +324755,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b9920 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r4, r3, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #644] @ 3b9bc0 │ │ │ │ ldr r3, [pc, #644] @ 3b9bc4 │ │ │ │ @@ -324933,15 +324933,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 3b9a04 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r4, r8, r4, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r3, r3, r0, lsr #31 │ │ │ │ - addseq r7, r8, r4, lsl #17 │ │ │ │ + addseq r7, r8, r4, lsr #17 │ │ │ │ rscseq r3, r3, r0, ror #30 │ │ │ │ tstpeq r4, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ rscseq r3, r3, r4, ror #28 │ │ │ │ rscseq r3, r3, ip, asr #28 │ │ │ │ rscseq r3, r3, r8, asr #27 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -325216,15 +325216,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3ba088 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #68] @ 3ba08c │ │ │ │ ldr ip, [pc, #68] @ 3ba090 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #348 @ 0x15c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ @@ -325232,18 +325232,18 @@ │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 3ba094 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - addseq r7, r8, r0, ror #4 │ │ │ │ - rsbseq r9, pc, r8, asr #21 │ │ │ │ - addeq r8, r2, r4, lsr #22 │ │ │ │ + b 927f30 │ │ │ │ + addseq r7, r8, r0, lsl #5 │ │ │ │ + rsbseq r9, pc, r8, ror #21 │ │ │ │ + addeq r8, r2, r4, asr #22 │ │ │ │ rscseq r3, r3, ip, lsl #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ smlatbeq r0, ip, ip, sp │ │ │ │ ldr r3, [pc, #48] @ 3ba0d0 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ @@ -325342,21 +325342,21 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ba228 │ │ │ │ mov r0, #0 │ │ │ │ b 3ba154 │ │ │ │ ldr r0, [pc, #28] @ 3ba24c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ba220 │ │ │ │ tsteq r4, ip, lsl #26 │ │ │ │ - addseq r7, r8, r4, lsr #2 │ │ │ │ + addseq r7, r8, r4, asr #2 │ │ │ │ rscseq r3, r3, r4, ror #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r1, r4, asr r5 │ │ │ │ + addeq r7, r1, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #376] @ 3ba3e0 │ │ │ │ ldr sl, [pc, #376] @ 3ba3e4 │ │ │ │ ldr r9, [pc, #376] @ 3ba3e8 │ │ │ │ @@ -325367,25 +325367,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #328] @ 3ba3ec │ │ │ │ ldr r1, [pc, #328] @ 3ba3f0 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba3a0 │ │ │ │ ldr r7, [pc, #284] @ 3ba3f4 │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [sp] │ │ │ │ @@ -325393,15 +325393,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r7, #412 @ 0x19c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #2560 @ 0xa00 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r6 │ │ │ │ bl 381268 │ │ │ │ @@ -325412,15 +325412,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldr r1, [pc, #164] @ 3ba3fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r8, [r4, #972] @ 0x3cc │ │ │ │ bl 36c694 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325440,32 +325440,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3ba400 │ │ │ │ ldr r2, [pc, #88] @ 3ba404 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, r8, ip, lsl r0 │ │ │ │ - addeq r7, r1, r8, lsr #10 │ │ │ │ - addeq r7, r1, r8, lsr r5 │ │ │ │ - addeq r7, r0, r4, ror #3 │ │ │ │ - strdeq r7, [r0], r8 │ │ │ │ + addseq r7, r8, ip, lsr r0 │ │ │ │ + addeq r7, r1, r8, asr #10 │ │ │ │ + addeq r7, r1, r8, asr r5 │ │ │ │ + addeq r7, r0, r4, lsl #4 │ │ │ │ + addeq r7, r0, r8, lsl r2 │ │ │ │ rscseq r3, r3, ip, ror r6 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - addeq r7, r1, r4, lsl r4 │ │ │ │ + addeq r7, r1, r4, lsr r4 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ bxle lr │ │ │ │ sub r2, r2, #4 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ subs r3, r3, #1 │ │ │ │ @@ -325487,84 +325487,84 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, ip, lsr #28 │ │ │ │ - addeq r7, r1, r8, lsr r3 │ │ │ │ - addeq r7, r1, r8, asr #6 │ │ │ │ + addseq r6, r8, ip, asr #28 │ │ │ │ + addeq r7, r1, r8, asr r3 │ │ │ │ + addeq r7, r1, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba514 │ │ │ │ ldr r2, [pc, #76] @ 3ba518 │ │ │ │ ldr r1, [pc, #76] @ 3ba51c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00986dbc │ │ │ │ - addeq r7, r1, r8, asr #5 │ │ │ │ - ldrdeq r7, [r1], r8 │ │ │ │ + @ instruction: 0x00986ddc │ │ │ │ + addeq r7, r1, r8, ror #5 │ │ │ │ + strdeq r7, [r1], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba584 │ │ │ │ ldr r2, [pc, #76] @ 3ba588 │ │ │ │ ldr r1, [pc, #76] @ 3ba58c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, ip, asr #26 │ │ │ │ - addeq r7, r1, r8, asr r2 │ │ │ │ - addeq r7, r1, r8, ror #4 │ │ │ │ + addseq r6, r8, ip, ror #26 │ │ │ │ + addeq r7, r1, r8, ror r2 │ │ │ │ + addeq r7, r1, r8, lsl #5 │ │ │ │ ldr r3, [pc, #100] @ 3ba5fc │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ str r2, [r0, #1028] @ 0x404 │ │ │ │ beq 3ba5c0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -325617,30 +325617,30 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, #12 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #52] @ 3ba6c0 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ ldr r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r4, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 3ba6b8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -325732,26 +325732,26 @@ │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ beq 3ba844 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [pc, #444] @ 3baa14 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ba808 │ │ │ │ ldr r0, [pc, #428] @ 3baa18 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [r4, #1016] @ 0x3f8 │ │ │ │ and r3, ip, #252 @ 0xfc │ │ │ │ adds r3, r3, #4 │ │ │ │ cmp r2, r3, lsl #2 │ │ │ │ ldr r5, [r4, #1020] @ 0x3fc │ │ │ │ lsl r6, r3, #2 │ │ │ │ str ip, [r4, #980] @ 0x3d4 │ │ │ │ @@ -325804,15 +325804,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ str ip, [r4, #996] @ 0x3e4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ beq 3ba9d0 │ │ │ │ ldr r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ ldr r3, [sp] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ orr r6, r6, r7, lsl #8 │ │ │ │ str r6, [fp] │ │ │ │ b 3ba7f8 │ │ │ │ and r1, r9, #224 @ 0xe0 │ │ │ │ orr r1, r1, r6, lsr #6 │ │ │ │ @@ -325835,58 +325835,58 @@ │ │ │ │ b 3ba8ac │ │ │ │ ldr r2, [r4, #1020] @ 0x3fc │ │ │ │ ldr r1, [r4, #1016] @ 0x3f8 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2d74e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #44] @ 3baa20 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ tsteq r4, ip, lsl #14 │ │ │ │ - addseq r6, r8, r1, asr #22 │ │ │ │ - addseq r6, r8, r8, lsl fp │ │ │ │ + addseq r6, r8, r1, ror #22 │ │ │ │ + addseq r6, r8, r8, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r6, r1, ip, ror pc │ │ │ │ + umulleq r6, r1, ip, pc @ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 3baa30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r3, r3, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 9297d8 │ │ │ │ + bl 9297f8 │ │ │ │ ldr ip, [pc, #52] @ 3baa88 │ │ │ │ ldr r2, [pc, #52] @ 3baa8c │ │ │ │ ldr r1, [pc, #52] @ 3baa90 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #28] @ 3baa94 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e93d0 │ │ │ │ - addseq r6, r8, r8, ror r8 │ │ │ │ - addeq r9, r0, r4, lsl sl │ │ │ │ - addeq r6, r1, r4, lsl lr │ │ │ │ - addeq r6, r1, r8, ror #6 │ │ │ │ + umullseq r6, r8, r8, r8 │ │ │ │ + addeq r9, r0, r4, lsr sl │ │ │ │ + addeq r6, r1, r4, lsr lr │ │ │ │ + addeq r6, r1, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ 3bab70 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -325894,38 +325894,38 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3bab74 │ │ │ │ ldr r1, [pc, #176] @ 3bab78 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #156] @ 3bab7c │ │ │ │ ldr r1, [pc, #156] @ 3bab80 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #124] @ 3bab84 │ │ │ │ ldr r2, [pc, #124] @ 3bab88 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #120] @ 3bab8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #108] @ 3bab90 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #88] @ 3bab94 │ │ │ │ ldr r2, [pc, #88] @ 3bab98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325933,19 +325933,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r8, r0, lsr #16 │ │ │ │ - rsbseq r9, pc, r4, lsr r0 @ │ │ │ │ - addeq r8, r2, ip, lsl #1 │ │ │ │ - addeq r9, r0, ip, lsl #19 │ │ │ │ - addeq r9, r0, r0, lsr #19 │ │ │ │ + addseq r6, r8, r0, asr #16 │ │ │ │ + rsbseq r9, pc, r4, asr r0 @ │ │ │ │ + addeq r8, r2, ip, lsr #1 │ │ │ │ + addeq r9, r0, ip, lsr #19 │ │ │ │ + addeq r9, r0, r0, asr #19 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rscseq r3, r3, r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -325958,29 +325958,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ strb r3, [r0, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, r8, lsl r7 │ │ │ │ - @ instruction: 0x00816cb8 │ │ │ │ - addeq r6, r1, ip, asr #25 │ │ │ │ + addseq r6, r8, r8, lsr r7 │ │ │ │ + ldrdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3bacac │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #128] @ 3bacb0 │ │ │ │ @@ -325988,15 +325988,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #1 │ │ │ │ beq 3bac88 │ │ │ │ bls 3bac8c │ │ │ │ sub r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #0 │ │ │ │ @@ -326012,17 +326012,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r8, r0, lsr #13 │ │ │ │ - addeq r6, r1, r0, asr #24 │ │ │ │ - addeq r6, r1, r4, asr ip │ │ │ │ + addseq r6, r8, r0, asr #13 │ │ │ │ + addeq r6, r1, r0, ror #24 │ │ │ │ + addeq r6, r1, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #384] @ 3bae50 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326036,15 +326036,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #332] @ 3bae64 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r4, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #27 │ │ │ │ moveq r7, #176 @ 0xb0 │ │ │ │ beq 3bad54 │ │ │ │ @@ -326099,45 +326099,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bae7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3bad68 │ │ │ │ ldr r0, [pc, #72] @ 3bae80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3bad68 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r8, r0, lsl #12 │ │ │ │ + addseq r6, r8, r0, lsr #12 │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r1, r8, lsl #23 │ │ │ │ - umulleq r6, r1, ip, fp │ │ │ │ + addeq r6, r1, r8, lsr #23 │ │ │ │ + @ instruction: 0x00816bbc │ │ │ │ strdeq lr, [r4, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ swpeq lr, r4, [r4] @ │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r1, ip, ror sl │ │ │ │ umulleq r6, r1, ip, sl │ │ │ │ + @ instruction: 0x00816abc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #780] @ 3bb1a8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326152,15 +326152,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #724] @ 3bb1bc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r6, [r4, #104] @ 0x68 │ │ │ │ @@ -326222,24 +326222,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #468] @ 3bb1d4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3bb1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf1c │ │ │ │ cmp ip, #0 │ │ │ │ strb r1, [r4, #106] @ 0x6a │ │ │ │ strb r1, [r4, #108] @ 0x6c │ │ │ │ beq 3baf28 │ │ │ │ @@ -326260,24 +326260,24 @@ │ │ │ │ beq 3bb164 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #324] @ 3bb1dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3bb1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf1c │ │ │ │ ldr r3, [pc, #284] @ 3bb1e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -326295,80 +326295,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3bb1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3baf28 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf28 │ │ │ │ ldr r0, [pc, #156] @ 3bb1ec │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3baf28 │ │ │ │ ldr r1, [pc, #132] @ 3bb1f0 │ │ │ │ ldr r0, [pc, #132] @ 3bb1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf1c │ │ │ │ ldr r1, [pc, #108] @ 3bb1f8 │ │ │ │ ldr r0, [pc, #108] @ 3bb1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf1c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r8, r4, lsr r4 │ │ │ │ + addseq r6, r8, r4, asr r4 │ │ │ │ tsteq r4, r4, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008169b4 │ │ │ │ - addeq r6, r1, r8, asr #19 │ │ │ │ + ldrdeq r6, [r1], r4 │ │ │ │ + addeq r6, r1, r8, ror #19 │ │ │ │ tsteq r4, r0, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r4, ip, lr, sp │ │ │ │ andeq r6, r0, r4, lsr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r1, ip, lsr #18 │ │ │ │ - addeq r6, r1, ip, ror #17 │ │ │ │ - @ instruction: 0x008168b8 │ │ │ │ - addeq r6, r1, r4, asr r8 │ │ │ │ + addeq r6, r1, ip, asr #18 │ │ │ │ + addeq r6, r1, ip, lsl #18 │ │ │ │ + ldrdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, r4, ror r8 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - addeq r6, r1, r8, lsr #16 │ │ │ │ - addeq r6, r1, r0, asr #16 │ │ │ │ - addeq r6, r1, r4, ror #15 │ │ │ │ + addeq r6, r1, r8, asr #16 │ │ │ │ + addeq r6, r1, r0, ror #16 │ │ │ │ + addeq r6, r1, r4, lsl #16 │ │ │ │ + addeq r6, r1, r0, ror #15 │ │ │ │ + addeq r6, r1, r0, asr #15 │ │ │ │ addeq r6, r1, r0, asr #15 │ │ │ │ - addeq r6, r1, r0, lsr #15 │ │ │ │ - addeq r6, r1, r0, lsr #15 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bb220 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r2, r3, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #532] @ 3bb450 │ │ │ │ ldr r2, [pc, #532] @ 3bb454 │ │ │ │ @@ -326376,15 +326376,15 @@ │ │ │ │ ldr r1, [pc, #528] @ 3bb458 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #500] @ 3bb45c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ cmp r2, #1 │ │ │ │ beq 3bb32c │ │ │ │ cmp r2, #2 │ │ │ │ beq 3bb2e4 │ │ │ │ @@ -326501,22 +326501,22 @@ │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ lsl r2, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b 3bb2c4 │ │ │ │ - addseq r6, r8, r0, lsl #3 │ │ │ │ - umulleq r6, r1, r4, r7 │ │ │ │ - addeq r6, r1, r8, lsr #15 │ │ │ │ + addseq r6, r8, r0, lsr #3 │ │ │ │ + @ instruction: 0x008167b4 │ │ │ │ + addeq r6, r1, r8, asr #15 │ │ │ │ smlatbeq r4, r0, fp, sp │ │ │ │ - addeq r6, r1, r4, asr r7 │ │ │ │ + addeq r6, r1, r4, ror r7 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r5, r8, ip, ror #31 │ │ │ │ - umulleq r6, r1, ip, r6 │ │ │ │ + addseq r6, r8, ip │ │ │ │ + @ instruction: 0x008166bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #60] @ 3bb4c4 │ │ │ │ ldr r3, [pc, #60] @ 3bb4c8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326532,15 +326532,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r4, ip, ror r9 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x008165b0 │ │ │ │ + ldrdeq r6, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bb594 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326548,25 +326548,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bb598 │ │ │ │ ldr r1, [pc, #156] @ 3bb59c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #136] @ 3bb5a0 │ │ │ │ ldr r1, [pc, #136] @ 3bb5a4 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #104] @ 3bb5a8 │ │ │ │ ldr lr, [pc, #104] @ 3bb5ac │ │ │ │ ldr ip, [pc, #104] @ 3bb5b0 │ │ │ │ ldr r1, [pc, #104] @ 3bb5b4 │ │ │ │ ldr r2, [pc, #104] @ 3bb5b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -326582,19 +326582,19 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r8, r0, ror #29 │ │ │ │ - ldrsheq r8, [pc], #-92 @ │ │ │ │ - addeq r7, r2, r4, asr r6 │ │ │ │ - addeq r8, r0, r4, asr pc │ │ │ │ - addeq r8, r0, r8, ror #30 │ │ │ │ + addseq r5, r8, r0, lsl #30 │ │ │ │ + rsbseq r8, pc, ip, lsl r6 @ │ │ │ │ + addeq r7, r2, r4, ror r6 │ │ │ │ + addeq r8, r0, r4, ror pc │ │ │ │ + addeq r8, r0, r8, lsl #31 │ │ │ │ rscseq r2, r3, r8, asr r6 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -326768,17 +326768,17 @@ │ │ │ │ mov r5, #16 │ │ │ │ b 3bb6e0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [r4, -r4] │ │ │ │ ldrdeq sp, [r4, -r0] │ │ │ │ - addseq r5, r8, r8, lsl sp │ │ │ │ + addseq r5, r8, r8, lsr sp │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x008163b0 │ │ │ │ + ldrdeq r6, [r1], r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -326788,15 +326788,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3bb95c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #3 │ │ │ │ beq 3bb928 │ │ │ │ bls 3bb900 │ │ │ │ subs r0, r4, #4 │ │ │ │ mvnne r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326822,49 +326822,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r8, r0, lsl fp │ │ │ │ - addeq r6, r1, r4, lsr #2 │ │ │ │ - addeq r6, r1, r8, lsr r1 │ │ │ │ + addseq r5, r8, r0, lsr fp │ │ │ │ + addeq r6, r1, r4, asr #2 │ │ │ │ + addeq r6, r1, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3bb9d4 │ │ │ │ ldr r2, [pc, #92] @ 3bb9d8 │ │ │ │ ldr r1, [pc, #92] @ 3bb9dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #60] @ 3bb9e0 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6e98 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #384 @ 0x180 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d74e0 │ │ │ │ - addseq r5, r8, r8, asr #20 │ │ │ │ - addeq r6, r1, r8, asr r0 │ │ │ │ - addeq r6, r1, ip, rrx │ │ │ │ + addseq r5, r8, r8, ror #20 │ │ │ │ + addeq r6, r1, r8, ror r0 │ │ │ │ + addeq r6, r1, ip, lsl #1 │ │ │ │ rscseq r2, r3, r0, lsl #4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ subs r2, r2, #0 │ │ │ │ @@ -326901,15 +326901,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bba94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ smlalseq r2, r3, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #672] @ 3bbd50 │ │ │ │ ldr r2, [pc, #672] @ 3bbd54 │ │ │ │ @@ -326917,15 +326917,15 @@ │ │ │ │ ldr r1, [pc, #668] @ 3bbd58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #640] @ 3bbd5c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb68 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327077,22 +327077,22 @@ │ │ │ │ and r1, r1, #63 @ 0x3f │ │ │ │ and r2, r2, #63 @ 0x3f │ │ │ │ rsbpl r2, r1, #0 │ │ │ │ str r3, [r0, #160] @ 0xa0 │ │ │ │ str r3, [r0, #164] @ 0xa4 │ │ │ │ str r2, [r0, #168] @ 0xa8 │ │ │ │ b 3bbc4c │ │ │ │ - addseq r5, r8, r0, lsr #21 │ │ │ │ - addeq r6, r1, r4, lsl r0 │ │ │ │ - addeq r6, r1, r8, lsr #32 │ │ │ │ + addseq r5, r8, r0, asr #21 │ │ │ │ + addeq r6, r1, r4, lsr r0 │ │ │ │ + addeq r6, r1, r8, asr #32 │ │ │ │ tsteq r4, ip, lsr #6 │ │ │ │ - addseq r5, r8, r8, asr r8 │ │ │ │ - umullseq r5, r8, pc, r8 @ │ │ │ │ + addseq r5, r8, r8, ror r8 │ │ │ │ + @ instruction: 0x009858bf │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r1, ip, ror #28 │ │ │ │ + addeq r5, r1, ip, lsl #29 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bbe38 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327101,25 +327101,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bbe3c │ │ │ │ ldr r1, [pc, #156] @ 3bbe40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #136] @ 3bbe44 │ │ │ │ ldr r1, [pc, #136] @ 3bbe48 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #104] @ 3bbe4c │ │ │ │ ldr r3, [pc, #104] @ 3bbe50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #88] @ 3bbe54 │ │ │ │ @@ -327135,19 +327135,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009857d0 │ │ │ │ - rsbseq r7, pc, r8, asr sp @ │ │ │ │ - @ instruction: 0x00826db0 │ │ │ │ - addeq fp, r0, r8, asr #8 │ │ │ │ - addeq fp, r0, ip, asr r4 │ │ │ │ + @ instruction: 0x009857f0 │ │ │ │ + rsbseq r7, pc, r8, ror sp @ │ │ │ │ + ldrdeq r6, [r2], r0 │ │ │ │ + addeq fp, r0, r8, ror #8 │ │ │ │ + addeq fp, r0, ip, ror r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ rscseq r1, r3, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327158,24 +327158,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3bbf1c │ │ │ │ ldr r1, [pc, #152] @ 3bbf20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #132] @ 3bbf24 │ │ │ │ ldr r1, [pc, #132] @ 3bbf28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #104] @ 3bbf2c │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ @@ -327191,19 +327191,19 @@ │ │ │ │ ldr r1, [pc, #44] @ 3bbf30 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c694 │ │ │ │ - addseq r5, r8, ip, ror #13 │ │ │ │ - rsbseq r7, pc, r4, ror ip @ │ │ │ │ - addeq r6, r2, ip, asr #25 │ │ │ │ - addeq r5, r1, r4, lsr ip │ │ │ │ - addeq r5, r1, r8, asr #24 │ │ │ │ + addseq r5, r8, ip, lsl #14 │ │ │ │ + @ instruction: 0x007f7c94 │ │ │ │ + addeq r6, r2, ip, ror #25 │ │ │ │ + addeq r5, r1, r4, asr ip │ │ │ │ + addeq r5, r1, r8, ror #24 │ │ │ │ rscseq r1, r3, r0, ror #26 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3704] @ 0xe78 │ │ │ │ ldr r2, [pc, #908] @ 3bc2d8 │ │ │ │ @@ -327435,21 +327435,21 @@ │ │ │ │ mov r4, #4 │ │ │ │ b 3bc088 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0104ceb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r4, r0, lr, ip │ │ │ │ tsteq r4, ip, asr #28 │ │ │ │ - @ instruction: 0x009854f6 │ │ │ │ + addseq r5, r8, r6, lsl r5 │ │ │ │ smlabteq r4, r4, sp, ip │ │ │ │ - @ instruction: 0x00815abc │ │ │ │ + ldrdeq r5, [r1], ip │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x009854b8 │ │ │ │ + @ instruction: 0x009854d8 │ │ │ │ tsteq r4, ip, lsl sp │ │ │ │ - addeq r5, r1, r0, lsl sl │ │ │ │ + addeq r5, r1, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3bc350 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 3bc330 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327515,20 +327515,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3bc440 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r1, r3, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 3bc528 │ │ │ │ ldr r2, [pc, #204] @ 3bc52c │ │ │ │ @@ -327536,37 +327536,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #172] @ 3bc534 │ │ │ │ ldr r1, [pc, #172] @ 3bc538 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 3bc53c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #136] @ 3bc540 │ │ │ │ ldr r1, [pc, #136] @ 3bc544 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #104] @ 3bc548 │ │ │ │ ldr r1, [pc, #104] @ 3bc54c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -327579,35 +327579,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r5, r8, r0, lsr r1 │ │ │ │ - rsbseq r7, pc, r8, lsl #13 │ │ │ │ - addeq r6, r2, r4, ror #13 │ │ │ │ - addeq r5, r0, r0, lsl #17 │ │ │ │ - rsbseq sp, pc, r4, lsr #5 │ │ │ │ + addseq r5, r8, r0, asr r1 │ │ │ │ + rsbseq r7, pc, r8, lsr #13 │ │ │ │ + addeq r6, r2, r4, lsl #14 │ │ │ │ + addeq r5, r0, r0, lsr #17 │ │ │ │ + rsbseq sp, pc, r4, asr #5 │ │ │ │ tsteq r4, ip, ror #18 │ │ │ │ - addeq r3, r0, ip, lsr #2 │ │ │ │ - addeq r3, r0, r0, lsl r1 │ │ │ │ + addeq r3, r0, ip, asr #2 │ │ │ │ + addeq r3, r0, r0, lsr r1 │ │ │ │ rscseq r1, r3, ip, asr #15 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r0, lsr #7 │ │ │ │ ldr r3, [pc, #20] @ 3bc570 │ │ │ │ ldr r2, [pc, #20] @ 3bc574 │ │ │ │ ldr r1, [pc, #20] @ 3bc578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 93533c │ │ │ │ + b 93535c │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - addeq r5, r1, r4, lsr #12 │ │ │ │ + addeq r5, r1, r4, asr #12 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bc5f0 │ │ │ │ @@ -327706,49 +327706,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #120] @ 3bc7a8 │ │ │ │ ldr r1, [pc, #120] @ 3bc7ac │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #88] @ 3bc7b0 │ │ │ │ ldr r3, [pc, #88] @ 3bc7b4 │ │ │ │ ldr r1, [pc, #88] @ 3bc7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #48] @ 3bc7bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929cb4 │ │ │ │ - addseq r4, r8, r8, lsl #29 │ │ │ │ - rsbseq r7, pc, r4, ror #7 │ │ │ │ - addeq r6, r2, r0, asr #8 │ │ │ │ - ldrdeq r5, [r0], r4 │ │ │ │ - ldrsheq ip, [pc], #-248 @ │ │ │ │ + b 929cd4 │ │ │ │ + addseq r4, r8, r8, lsr #29 │ │ │ │ + rsbseq r7, pc, r4, lsl #8 │ │ │ │ + addeq r6, r2, r0, ror #8 │ │ │ │ + strdeq r5, [r0], r4 │ │ │ │ + rsbseq sp, pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ ldrdeq ip, [r0, -r0] │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327759,62 +327759,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #148] @ 3bc898 │ │ │ │ ldr r1, [pc, #148] @ 3bc89c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #116] @ 3bc8a0 │ │ │ │ ldr r1, [pc, #116] @ 3bc8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 3bc8a8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #72] @ 3bc8ac │ │ │ │ ldr r2, [pc, #72] @ 3bc8b0 │ │ │ │ ldr r1, [pc, #72] @ 3bc8b4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 935408 │ │ │ │ - @ instruction: 0x00984db4 │ │ │ │ - rsbseq r7, pc, r0, lsl r3 @ │ │ │ │ - addeq r6, r2, ip, ror #6 │ │ │ │ - addeq r5, r0, r0, lsl #10 │ │ │ │ - rsbseq ip, pc, r4, lsr #30 │ │ │ │ + b 935428 │ │ │ │ + @ instruction: 0x00984dd4 │ │ │ │ + rsbseq r7, pc, r0, lsr r3 @ │ │ │ │ + addeq r6, r2, ip, lsl #7 │ │ │ │ + addeq r5, r0, r0, lsr #10 │ │ │ │ + rsbseq ip, pc, r4, asr #30 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ tsteq r0, r8 │ │ │ │ - addeq r5, r1, r0, ror #6 │ │ │ │ + addeq r5, r1, r0, lsl #7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r5, r1, r8, lsl r3 │ │ │ │ + addeq r5, r1, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3bc940 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327822,135 +327822,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 3bc948 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #76] @ 3bc94c │ │ │ │ ldr r1, [pc, #76] @ 3bc950 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, r8, r4, asr #25 │ │ │ │ - addeq r5, r0, r0, lsr #8 │ │ │ │ - rsbseq ip, pc, r0, asr #28 │ │ │ │ - @ instruction: 0x008152b4 │ │ │ │ - addeq r5, r1, r8, asr #5 │ │ │ │ + addseq r4, r8, r4, ror #25 │ │ │ │ + addeq r5, r0, r0, asr #8 │ │ │ │ + rsbseq ip, pc, r0, ror #28 │ │ │ │ + ldrdeq r5, [r1], r4 │ │ │ │ + addeq r5, r1, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3bc9d4 │ │ │ │ ldr r2, [pc, #104] @ 3bc9d8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3bc9dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #72] @ 3bc9e0 │ │ │ │ ldr r1, [pc, #72] @ 3bc9e4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r8, r8, lsr #24 │ │ │ │ - addeq r5, r0, r8, lsl #7 │ │ │ │ - rsbseq ip, pc, ip, lsr #27 │ │ │ │ - addeq r5, r1, ip, lsl r2 │ │ │ │ - addeq r5, r1, r0, lsr r2 │ │ │ │ + addseq r4, r8, r8, asr #24 │ │ │ │ + addeq r5, r0, r8, lsr #7 │ │ │ │ + rsbseq ip, pc, ip, asr #27 │ │ │ │ + addeq r5, r1, ip, lsr r2 │ │ │ │ + addeq r5, r1, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 3bca54 │ │ │ │ ldr r2, [pc, #84] @ 3bca58 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 3bca5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #52] @ 3bca60 │ │ │ │ ldr r1, [pc, #52] @ 3bca64 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3c8a58 │ │ │ │ - umullseq r4, r8, r4, fp │ │ │ │ - strdeq r5, [r0], r4 │ │ │ │ - rsbseq ip, pc, r8, lsl sp @ │ │ │ │ - addeq r5, r1, r8, lsl #3 │ │ │ │ - umulleq r5, r1, ip, r1 │ │ │ │ + @ instruction: 0x00984bb4 │ │ │ │ + addeq r5, r0, r4, lsl r3 │ │ │ │ + rsbseq ip, pc, r8, lsr sp @ │ │ │ │ + addeq r5, r1, r8, lsr #3 │ │ │ │ + @ instruction: 0x008151bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3bcb38 │ │ │ │ ldr r2, [pc, #184] @ 3bcb3c │ │ │ │ ldr r1, [pc, #184] @ 3bcb40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2d7244 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bcb0c │ │ │ │ tst r3, #8 │ │ │ │ bne 3bcb24 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327958,26 +327958,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3bcaec │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e3a58 │ │ │ │ - addseq r4, r8, r0, lsl fp │ │ │ │ - addeq r5, r1, r4, lsr #2 │ │ │ │ - addeq r5, r1, r4, lsr r1 │ │ │ │ + b 8e3a78 │ │ │ │ + addseq r4, r8, r0, lsr fp │ │ │ │ + addeq r5, r1, r4, asr #2 │ │ │ │ + addeq r5, r1, r4, asr r1 │ │ │ │ │ │ │ │ 003bcb44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3bccd4 │ │ │ │ @@ -327995,38 +327995,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [pc, #284] @ 3bccdc │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ cmp fp, #0 │ │ │ │ bne 3bcc34 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bcc84 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -328043,20 +328043,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcc14 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -328071,19 +328071,19 @@ │ │ │ │ bl 38debc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e3a3c │ │ │ │ + b 8e3a5c │ │ │ │ rscseq r1, r3, r8, asr #2 │ │ │ │ - addeq r5, r1, r0, ror r0 │ │ │ │ - addeq r5, r1, r0, lsr r0 │ │ │ │ - addeq r4, r1, ip, asr #31 │ │ │ │ + umulleq r5, r1, r0, r0 │ │ │ │ + addeq r5, r1, r0, asr r0 │ │ │ │ + addeq r4, r1, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 3bce64 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 3bce68 │ │ │ │ @@ -328092,15 +328092,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 3bce70 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328119,15 +328119,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 3bce78 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d6e98 │ │ │ │ ldr r3, [pc, #204] @ 3bce7c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -328141,15 +328141,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 3bce80 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -328172,22 +328172,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 519014 │ │ │ │ - umullseq r4, r8, r0, r8 │ │ │ │ - addeq r4, r1, r8, lsr #29 │ │ │ │ - @ instruction: 0x00814ebc │ │ │ │ + @ instruction: 0x009848b0 │ │ │ │ + addeq r4, r1, r8, asr #29 │ │ │ │ + ldrdeq r4, [r1], ip │ │ │ │ ldrdeq ip, [r4, -r0] │ │ │ │ - rsbseq r6, pc, r8, ror sp @ │ │ │ │ - ldrdeq r5, [r2], r4 │ │ │ │ + @ instruction: 0x007f6d98 │ │ │ │ + strdeq r5, [r2], r4 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r8, asr #28 │ │ │ │ + addeq r4, r1, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 3bd040 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 3bd044 │ │ │ │ @@ -328196,15 +328196,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 3bd04c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328236,15 +328236,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 3bd050 │ │ │ │ ldr r1, [pc, #256] @ 3bd054 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d6e98 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -328266,15 +328266,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -328291,22 +328291,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 519014 │ │ │ │ - @ instruction: 0x009846f0 │ │ │ │ - addeq r4, r1, r8, lsl #26 │ │ │ │ - addeq r4, r1, ip, lsl sp │ │ │ │ + addseq r4, r8, r0, lsl r7 │ │ │ │ + addeq r4, r1, r8, lsr #26 │ │ │ │ + addeq r4, r1, ip, lsr sp │ │ │ │ tsteq r4, r0, lsr pc │ │ │ │ - rsbseq r6, pc, r8, lsr #23 │ │ │ │ - addeq r5, r2, r4, lsl #24 │ │ │ │ + rsbseq r6, pc, r8, asr #23 │ │ │ │ + addeq r5, r2, r4, lsr #24 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r0, ror #24 │ │ │ │ + addeq r4, r1, r0, lsl #25 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 3bd0bc │ │ │ │ cmp r1, #10 │ │ │ │ beq 3bd09c │ │ │ │ cmp r1, #9 │ │ │ │ bhi 3bd0cc │ │ │ │ @@ -328379,15 +328379,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3bd1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r3, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 3bd4c4 │ │ │ │ ldr r2, [pc, #772] @ 3bd4c8 │ │ │ │ @@ -328467,28 +328467,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 8e2aa0 │ │ │ │ + bl 8e2ac0 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e2b84 │ │ │ │ + bl 8e2ba4 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 3bd37c │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -328542,15 +328542,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2d44cc │ │ │ │ @@ -328602,25 +328602,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #176] @ 3bd5d8 │ │ │ │ ldr r1, [pc, #176] @ 3bd5dc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #144] @ 3bd5e0 │ │ │ │ ldr r1, [pc, #144] @ 3bd5e4 │ │ │ │ ldr r3, [pc, #144] @ 3bd5e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -328634,35 +328634,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, r8, r8, ror #1 │ │ │ │ - rsbseq r6, pc, ip, ror #11 │ │ │ │ - addeq r5, r2, r8, asr #12 │ │ │ │ - ldrdeq r4, [r0], ip │ │ │ │ - rsbseq ip, pc, r0, lsl #4 │ │ │ │ + addseq r4, r8, r8, lsl #2 │ │ │ │ + rsbseq r6, pc, ip, lsl #12 │ │ │ │ + addeq r5, r2, r8, ror #12 │ │ │ │ + strdeq r4, [r0], ip │ │ │ │ + rsbseq ip, pc, r0, lsr #4 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrheq r0, [r3], #132 @ 0x84 @ │ │ │ │ - addeq r4, r1, ip, asr #13 │ │ │ │ + addeq r4, r1, ip, ror #13 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0100b6b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3bd688 │ │ │ │ @@ -328672,41 +328672,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #84] @ 3bd694 │ │ │ │ ldr r2, [pc, #84] @ 3bd698 │ │ │ │ ldr r1, [pc, #84] @ 3bd69c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93533c │ │ │ │ + bl 93535c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00983fd8 │ │ │ │ - addeq r4, r0, r4, ror #13 │ │ │ │ - rsbseq ip, pc, r8, lsl #2 │ │ │ │ + @ instruction: 0x00983ff8 │ │ │ │ + addeq r4, r0, r4, lsl #14 │ │ │ │ + rsbseq ip, pc, r8, lsr #2 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - addeq r4, r1, r0, asr #10 │ │ │ │ + addeq r4, r1, r0, ror #10 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bd714 │ │ │ │ @@ -328747,15 +328747,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr fp, [pc, #832] @ 3bdaac │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3bda18 │ │ │ │ @@ -328787,15 +328787,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2d6e98 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3bdac0 │ │ │ │ ldr r2, [pc, #672] @ 3bdac4 │ │ │ │ @@ -328804,67 +328804,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e55a0 │ │ │ │ + bl 8e55c0 │ │ │ │ ldr r3, [pc, #632] @ 3bdac8 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #580] @ 3bdacc │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #536] @ 3bdad0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3bdad4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -328883,44 +328883,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3bdae0 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ - bl 9297d8 │ │ │ │ + bl 930384 │ │ │ │ + bl 9297f8 │ │ │ │ ldr r2, [pc, #340] @ 3bdae4 │ │ │ │ ldr r1, [pc, #340] @ 3bdae8 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 516a4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bda28 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e23f8 │ │ │ │ + b 8e2418 │ │ │ │ ldr ip, [pc, #268] @ 3bdaec │ │ │ │ ldr r2, [pc, #268] @ 3bdaf0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -328953,41 +328953,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 38debc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ b 3bd958 │ │ │ │ - @ instruction: 0x00983eb8 │ │ │ │ - addeq r4, r1, r0, lsl r5 │ │ │ │ - addeq r0, r1, r8, lsr r8 │ │ │ │ + @ instruction: 0x00983ed8 │ │ │ │ + addeq r4, r1, r0, lsr r5 │ │ │ │ + addeq r0, r1, r8, asr r8 │ │ │ │ @ instruction: 0x0104b69c │ │ │ │ - addseq r3, r8, ip, lsl #28 │ │ │ │ - addeq r5, r2, r4, ror #6 │ │ │ │ - rsbseq r6, pc, r8, lsl #6 │ │ │ │ + addseq r3, r8, ip, lsr #28 │ │ │ │ + addeq r5, r2, r4, lsl #7 │ │ │ │ + rsbseq r6, pc, r8, lsr #6 │ │ │ │ rscseq r0, r3, r4, lsr #12 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - umulleq r4, r1, ip, r4 │ │ │ │ + @ instruction: 0x008144bc │ │ │ │ + addeq r4, r1, r0, asr #7 │ │ │ │ addeq r4, r1, r0, lsr #7 │ │ │ │ - addeq r4, r1, r0, lsl #7 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r8, lsl #8 │ │ │ │ - addseq r3, r8, ip, lsl #25 │ │ │ │ - rsbseq r6, pc, ip, lsl #3 │ │ │ │ - addeq r5, r2, r8, ror #3 │ │ │ │ - rsbseq fp, pc, r8, ror sp @ │ │ │ │ - addeq r0, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x008142bc │ │ │ │ + addeq r4, r1, r8, lsr #8 │ │ │ │ + addseq r3, r8, ip, lsr #25 │ │ │ │ + rsbseq r6, pc, ip, lsr #3 │ │ │ │ + addeq r5, r2, r8, lsl #4 │ │ │ │ + @ instruction: 0x007fbd98 │ │ │ │ + addeq r0, r4, r4, asr #23 │ │ │ │ + ldrdeq r4, [r1], ip │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - addeq r4, r1, r4, asr r2 │ │ │ │ + addeq r4, r1, r4, ror r2 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addeq r4, r1, r0, lsl r2 │ │ │ │ - umulleq r4, r1, ip, r2 │ │ │ │ + addeq r4, r1, r0, lsr r2 │ │ │ │ + @ instruction: 0x008142bc │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3bdb6c │ │ │ │ mov r4, r1 │ │ │ │ @@ -328996,75 +328996,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r8, r4, asr #21 │ │ │ │ - addeq r4, r1, r4, lsr #2 │ │ │ │ - addeq r0, r1, ip, asr #8 │ │ │ │ + addseq r3, r8, r4, ror #21 │ │ │ │ + addeq r4, r1, r4, asr #2 │ │ │ │ + addeq r0, r1, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3bdbd4 │ │ │ │ ldr r2, [pc, #68] @ 3bdbd8 │ │ │ │ ldr r1, [pc, #68] @ 3bdbdc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r8, r8, asr sl │ │ │ │ - strheq r4, [r1], r8 │ │ │ │ - addeq r0, r1, r0, ror #7 │ │ │ │ + addseq r3, r8, r8, ror sl │ │ │ │ + ldrdeq r4, [r1], r8 │ │ │ │ + addeq r0, r1, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3bdc2c │ │ │ │ ldr r2, [pc, #52] @ 3bdc30 │ │ │ │ ldr r1, [pc, #52] @ 3bdc34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2d7244 │ │ │ │ - @ instruction: 0x009839f0 │ │ │ │ - addeq r4, r1, r0, asr r0 │ │ │ │ - addeq r0, r1, r8, ror r3 │ │ │ │ + addseq r3, r8, r0, lsl sl │ │ │ │ + addeq r4, r1, r0, ror r0 │ │ │ │ + umulleq r0, r1, r8, r3 │ │ │ │ and r2, r0, #15 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ orr ip, r2, ip, lsl #4 │ │ │ │ lsr r3, r0, #8 │ │ │ │ and r2, r0, #4080 @ 0xff0 │ │ │ │ strb ip, [r1, #2] │ │ │ │ lsl ip, r0, #24 │ │ │ │ @@ -329329,15 +329329,15 @@ │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r8, ip, lsr r9 │ │ │ │ + addseq r3, r8, ip, asr r9 │ │ │ │ lsr r3, r0, #15 │ │ │ │ lsl ip, r0, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ lsr r2, r0, #3 │ │ │ │ and ip, ip, #62 @ 0x3e │ │ │ │ orr ip, r3, ip │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -329563,15 +329563,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #3004] @ 0xbbc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3be424 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrsbeq pc, [r2], #164 @ 0xa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -329666,15 +329666,15 @@ │ │ │ │ lsr r0, r0, #12 │ │ │ │ and r0, r0, #6 │ │ │ │ orr r0, r0, r2, lsr #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r3, r8, r8, asr r1 │ │ │ │ + addseq r3, r8, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, r1, lsl #3 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ @@ -330312,15 +330312,15 @@ │ │ │ │ b 3becec │ │ │ │ cmp r4, #0 │ │ │ │ bne 3befdc │ │ │ │ ldr r0, [r0, #2244] @ 0x8c4 │ │ │ │ b 3becec │ │ │ │ ldr r0, [pc, #152] @ 3bf06c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3be8f4 │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ ldr r1, [r3, #2248] @ 0x8c8 │ │ │ │ ldr r2, [r3, #2252] @ 0x8cc │ │ │ │ @@ -330337,28 +330337,28 @@ │ │ │ │ and r1, r1, #240 @ 0xf0 │ │ │ │ orr r0, r0, r1 │ │ │ │ lsl r2, r2, #24 │ │ │ │ orr r0, r0, r2, lsr #28 │ │ │ │ orr r0, r0, r3, lsl #12 │ │ │ │ b 3becec │ │ │ │ @ instruction: 0x0104a6bc │ │ │ │ - addseq r2, r8, r0, ror #29 │ │ │ │ - addseq r2, r8, r6, lsr #30 │ │ │ │ + addseq r2, r8, r0, lsl #30 │ │ │ │ + addseq r2, r8, r6, asr #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ blt fef2db10 <__bss_end__@@Base+0xfda0fc40> │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorseq pc, pc, r0, lsl #16 │ │ │ │ - addeq r2, r1, r4, asr #26 │ │ │ │ + addeq r2, r1, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ ands r5, r3, #1 │ │ │ │ @@ -330366,51 +330366,51 @@ │ │ │ │ beq 3bf0fc │ │ │ │ tst r3, #2 │ │ │ │ beq 3bf0a8 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #1 │ │ │ │ bne 3bf12c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3bf0cc │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #2 │ │ │ │ bne 3bf138 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ tst r3, #131072 @ 0x20000 │ │ │ │ beq 3bf0f0 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bf120 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3bf0b0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3bf0d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3bf1c8 │ │ │ │ ldr r2, [pc, #108] @ 3bf1cc │ │ │ │ @@ -330418,36 +330418,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #76] @ 3bf1d4 │ │ │ │ ldr r1, [pc, #76] @ 3bf1d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #52] @ 3bf1dc │ │ │ │ ldr r1, [pc, #52] @ 3bf1e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r2, r8, r0, lsl #16 │ │ │ │ - rsbseq r4, pc, ip, lsl #19 │ │ │ │ - addeq r3, r2, r4, ror #19 │ │ │ │ + b 927f30 │ │ │ │ + addseq r2, r8, r0, lsr #16 │ │ │ │ + rsbseq r4, pc, ip, lsr #19 │ │ │ │ + addeq r3, r2, r4, lsl #20 │ │ │ │ rscseq lr, r2, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ smlabteq r0, r4, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -330662,15 +330662,15 @@ │ │ │ │ str r2, [r3, #2228] @ 0x8b4 │ │ │ │ bl 3be50c │ │ │ │ ldr r3, [pc, #148] @ 3bf5d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ b 3bf260 │ │ │ │ - @ instruction: 0x009825b8 │ │ │ │ + @ instruction: 0x009825d8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ muleq r0, r0, lr │ │ │ │ rscseq lr, r2, r0, asr #24 │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ rscseq lr, r2, ip, lsl #24 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @@ -330714,15 +330714,15 @@ │ │ │ │ add r3, r8, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bf6bc │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf670 │ │ │ │ ldr r2, [pc, #140] @ 3bf6c0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -330742,29 +330742,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3bf6c4 │ │ │ │ ldr r2, [pc, #76] @ 3bf6c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, r8, r0, ror r3 │ │ │ │ - addeq r2, r1, r0, lsr r7 │ │ │ │ - addeq r2, r1, r8, asr #14 │ │ │ │ + umullseq r2, r8, r0, r3 │ │ │ │ + addeq r2, r1, r0, asr r7 │ │ │ │ + addeq r2, r1, r8, ror #14 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ ldrheq lr, [r2], #140 @ 0x8c @ │ │ │ │ - addeq r2, r1, r4, asr #2 │ │ │ │ + addeq r2, r1, r4, ror #2 │ │ │ │ andeq r0, r0, r2, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #200] @ 3bf7ac │ │ │ │ ldr r7, [pc, #200] @ 3bf7b0 │ │ │ │ @@ -330774,27 +330774,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #172] @ 3bf7b8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #164] @ 3bf7bc │ │ │ │ ldr r1, [pc, #164] @ 3bf7c0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #144] @ 3bf7c4 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #3000] @ 0xbb8 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ bl 381268 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -330808,26 +330808,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #164 @ 0xa4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381368 │ │ │ │ - addseq r2, r8, ip, ror r2 │ │ │ │ - addeq r2, r1, r4, ror #12 │ │ │ │ - addeq r2, r1, r4, lsr r6 │ │ │ │ + umullseq r2, r8, ip, r2 │ │ │ │ + addeq r2, r1, r4, lsl #13 │ │ │ │ + addeq r2, r1, r4, asr r6 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - addeq r1, r0, ip, ror #26 │ │ │ │ - addeq r1, r0, ip, ror sp │ │ │ │ + addeq r1, r0, ip, lsl #27 │ │ │ │ + umulleq r1, r0, ip, sp │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ rscseq lr, r2, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ subs r7, r0, #0 │ │ │ │ @@ -330929,15 +330929,15 @@ │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8e2aa0 │ │ │ │ + bl 8e2ac0 │ │ │ │ cmp fp, #0 │ │ │ │ mov ip, r0 │ │ │ │ ble 3bfa40 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ mov r6, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -330945,15 +330945,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8e2b84 │ │ │ │ + bl 8e2ba4 │ │ │ │ ldrb r3, [r8, #3004] @ 0xbbc │ │ │ │ orr r0, r0, r3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bfa1c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -331089,16 +331089,16 @@ │ │ │ │ b 3bfaac │ │ │ │ ldr r3, [pc, #40] @ 3bfc10 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfaac │ │ │ │ ldr r3, [pc, #32] @ 3bfc14 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfaac │ │ │ │ - addseq r1, r8, fp, ror #26 │ │ │ │ - addeq r2, r1, r8, asr #5 │ │ │ │ + addseq r1, r8, fp, lsl #27 │ │ │ │ + addeq r2, r1, r8, ror #5 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ @ instruction: 0x011361f4 │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ @ instruction: 0xffffe748 │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ @ instruction: 0xffffe6a4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -331141,15 +331141,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ ldr r3, [pc, #252] @ 3bfdbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #228] @ 3bfdc0 │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #940 @ 0x3ac │ │ │ │ @@ -331199,17 +331199,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00981cb4 │ │ │ │ - addeq r2, r1, r8, ror r0 │ │ │ │ - umulleq r2, r1, r4, r0 │ │ │ │ + @ instruction: 0x00981cd4 │ │ │ │ + umulleq r2, r1, r8, r0 │ │ │ │ + strheq r2, [r1], r4 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ ldclvc 13, cr7, [r1, #-324] @ 0xfffffebc │ │ │ │ andne r0, r4, r0, lsl #2 │ │ │ │ orreq r0, r0, r0, lsl #1 │ │ │ │ @@ -331474,18 +331474,18 @@ │ │ │ │ b 3bfe84 │ │ │ │ ldr r0, [pc, #28] @ 3c0208 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a1ac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r8, r0, asr #18 │ │ │ │ + addseq r1, r8, r0, ror #18 │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ smlabbeq r4, r8, sp, r8 │ │ │ │ - addeq r1, r1, r4, lsr #23 │ │ │ │ + addeq r1, r1, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #668] @ 3c04c8 │ │ │ │ @@ -332851,15 +332851,15 @@ │ │ │ │ beq 3c1794 │ │ │ │ add r3, r6, #2320 @ 0x910 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, [r3] │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0fd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #2312] @ 0x908 │ │ │ │ strd r8, [r3] │ │ │ │ add lr, r7, r4 │ │ │ │ add lr, r4, lr, lsl #2 │ │ │ │ add lr, r4, lr, lsl #2 │ │ │ │ @@ -332909,27 +332909,27 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r9, #2320] @ 0x910 │ │ │ │ str r2, [r9, #2324] @ 0x914 │ │ │ │ beq 3c187c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e23f8 │ │ │ │ + bl 8e2418 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ - bl 8dd4c0 │ │ │ │ + bl 8dd4e0 │ │ │ │ ldr r3, [r9, #2320] @ 0x910 │ │ │ │ ldr r2, [r9, #2324] @ 0x914 │ │ │ │ add r9, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3ff4 │ │ │ │ + bl 8e4014 │ │ │ │ mov ip, r9 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, r6, #1120 @ 0x460 │ │ │ │ add lr, lr, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r6, r7, r4 │ │ │ │ @@ -332961,15 +332961,15 @@ │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1a20 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8f0f38 │ │ │ │ + bl 8f0f58 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #2312] @ 0x908 │ │ │ │ beq 3c1a64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ ldr ip, [r6, #2320] @ 0x910 │ │ │ │ ldr r1, [r6, #2324] @ 0x914 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -332981,25 +332981,25 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c1a90 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8f0fb0 │ │ │ │ + bl 8f0fd0 │ │ │ │ add r3, r7, r4 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ add r7, r7, r4 │ │ │ │ add r7, r4, r7, lsl #2 │ │ │ │ add r4, r4, r7, lsl #2 │ │ │ │ add r5, r5, r4, lsl #3 │ │ │ │ - bl 8dd4c0 │ │ │ │ + bl 8dd4e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #2272 @ 0x8e0 │ │ │ │ add ip, r5, #2256 @ 0x8d0 │ │ │ │ str r1, [r5, #2280] @ 0x8e8 │ │ │ │ strd r2, [ip, #8] │ │ │ │ @@ -333027,45 +333027,45 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3c19a0 │ │ │ │ ldr r0, [pc, #268] @ 3c1b48 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c198c │ │ │ │ ldr r0, [r6, #2280] @ 0x8e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8e23f8 │ │ │ │ + bl 8e2418 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #3004] @ 0xbbc │ │ │ │ b 3c19e0 │ │ │ │ ldr r3, [pc, #212] @ 3c1b40 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3c1aac │ │ │ │ ldr r0, [r6, #2280] @ 0x8e8 │ │ │ │ b 3c19a0 │ │ │ │ ldr r0, [pc, #196] @ 3c1b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c17ec │ │ │ │ ldr r0, [pc, #184] @ 3c1b50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r6, #2312] @ 0x908 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ b 3c1974 │ │ │ │ ldr r0, [pc, #160] @ 3c1b54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c1a78 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #140] @ 3c1b58 │ │ │ │ ldr r1, [pc, #140] @ 3c1b5c │ │ │ │ ldr r0, [pc, #140] @ 3c1b60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 3c1b64 │ │ │ │ @@ -333093,29 +333093,29 @@ │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r4, r0, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r4, -r0] │ │ │ │ eorhi r0, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r4, ip, lsl r4 │ │ │ │ - strdeq r0, [r1], r8 │ │ │ │ - addeq r0, r1, ip, lsr r3 │ │ │ │ - strdeq r0, [r1], ip │ │ │ │ - @ instruction: 0x008103b4 │ │ │ │ - umullseq pc, r7, r0, lr @ │ │ │ │ - addeq sl, r0, r8, ror sp │ │ │ │ - addeq sl, r0, ip, lsl #27 │ │ │ │ + addeq r0, r1, r8, lsl r4 │ │ │ │ + addeq r0, r1, ip, asr r3 │ │ │ │ + addeq r0, r1, ip, lsl r4 │ │ │ │ + ldrdeq r0, [r1], r4 │ │ │ │ + @ instruction: 0x0097feb0 │ │ │ │ + umulleq sl, r0, r8, sp │ │ │ │ + addeq sl, r0, ip, lsr #27 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addseq pc, r7, ip, ror #28 │ │ │ │ - addeq r0, r1, r8, lsr r2 │ │ │ │ - addeq r0, r1, r4, ror #5 │ │ │ │ + addseq pc, r7, ip, lsl #29 │ │ │ │ + addeq r0, r1, r8, asr r2 │ │ │ │ + addeq r0, r1, r4, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl #9 │ │ │ │ - addseq pc, r7, r8, asr #28 │ │ │ │ - addeq r0, r1, r4, lsl r2 │ │ │ │ - ldrdeq r0, [r1], r4 │ │ │ │ + addseq pc, r7, r8, ror #28 │ │ │ │ + addeq r0, r1, r4, lsr r2 │ │ │ │ + strdeq r0, [r1], r4 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ cmp r1, #1 │ │ │ │ bne 3c1c70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -333379,15 +333379,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #2976] @ 3c2b5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ sub r1, r2, #368 @ 0x170 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3c288c │ │ │ │ rsbs r1, r2, #368 @ 0x170 │ │ │ │ rscs r1, r3, #0 │ │ │ │ bcs 3c240c │ │ │ │ subs ip, r2, #384 @ 0x180 │ │ │ │ @@ -334115,39 +334115,39 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b 3c237c │ │ │ │ tsteq r4, ip, asr r1 │ │ │ │ - addseq pc, r7, r6, lsl #22 │ │ │ │ - addseq pc, r7, ip, asr #22 │ │ │ │ + addseq pc, r7, r6, lsr #22 │ │ │ │ + addseq pc, r7, ip, ror #22 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ eorhi r0, r0, r0 │ │ │ │ - addeq pc, r0, r0, asr #30 │ │ │ │ + addeq pc, r0, r0, ror #30 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorhi r0, r0, #0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffdee8 │ │ │ │ ldrbeq lr, [pc, r0]! │ │ │ │ ldrsheq pc, [r0], #0 @ │ │ │ │ @ instruction: 0xffffda68 │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ @ instruction: 0xffffd848 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq pc, r0, ip, ror #3 │ │ │ │ + addeq pc, r0, ip, lsl #4 │ │ │ │ + addeq pc, r0, r8, ror #1 │ │ │ │ + ldrdeq pc, [r0], r8 │ │ │ │ addeq pc, r0, r8, asr #1 │ │ │ │ strheq pc, [r0], r8 @ │ │ │ │ - addeq pc, r0, r8, lsr #1 │ │ │ │ - umulleq pc, r0, r8, r0 @ │ │ │ │ add r7, r0, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r7, #3005] @ 0xbbd │ │ │ │ cmp r5, #0 │ │ │ │ bne 3c2bd4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, #3005] @ 0xbbd │ │ │ │ mov r1, r5 │ │ │ │ @@ -334223,30 +334223,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #-348] @ 3c2b90 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #-360] @ 3c2b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c2280 │ │ │ │ ldr r0, [pc, #-372] @ 3c2b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c2994 │ │ │ │ ldr r0, [pc, #-384] @ 3c2b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c21b0 │ │ │ │ ldr r0, [pc, #-396] @ 3c2ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c1f68 │ │ │ │ │ │ │ │ 003c2d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -334266,27 +334266,27 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ umull r8, r7, ip, r3 │ │ │ │ mov r4, r1 │ │ │ │ beq 3c2da8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e23f8 │ │ │ │ + bl 8e2418 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 8dd4c0 │ │ │ │ + bl 8dd4e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e3ff4 │ │ │ │ + bl 8e4014 │ │ │ │ mov ip, r4 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ @@ -334302,15 +334302,15 @@ │ │ │ │ bne 3c2eac │ │ │ │ cmp r2, r8 │ │ │ │ sbcs r3, r3, r7 │ │ │ │ bcc 3c2e24 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c2e70 │ │ │ │ - bl 8dd4c0 │ │ │ │ + bl 8dd4e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [pc, #156] @ 3c2ed4 │ │ │ │ ldr r3, [pc, #148] @ 3c2ed0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -334334,31 +334334,31 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2ea8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8e23f8 │ │ │ │ + b 8e2418 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3c2edc │ │ │ │ ldr r1, [pc, #40] @ 3c2ee0 │ │ │ │ ldr r0, [pc, #40] @ 3c2ee4 │ │ │ │ ldr r2, [pc, #40] @ 3c2ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ strheq r6, [r4, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r4, ip, pc, r5 @ │ │ │ │ smlabbeq r4, ip, pc, r5 @ │ │ │ │ - addseq lr, r7, r4, lsr #22 │ │ │ │ - umulleq r9, r0, r0, r9 │ │ │ │ - addeq r9, r0, r4, lsr #19 │ │ │ │ + addseq lr, r7, r4, asr #22 │ │ │ │ + @ instruction: 0x008099b0 │ │ │ │ + addeq r9, r0, r4, asr #19 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 003c2eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -334384,15 +334384,15 @@ │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ beq 3c3088 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r1, #24] │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ mla r4, r7, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27ccc4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -334410,15 +334410,15 @@ │ │ │ │ mla r6, r8, r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8e2aa0 │ │ │ │ + bl 8e2ac0 │ │ │ │ cmp r5, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ bge 3c30a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub r3, sl, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -334426,15 +334426,15 @@ │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ stm sp, {r7, sl} │ │ │ │ - bl 8e2b84 │ │ │ │ + bl 8e2ba4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3c3050 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -334469,15 +334469,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r0, [pc, #4] @ 3c30bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq sl, r2, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #512] @ 3c32d8 │ │ │ │ ldr r3, [pc, #512] @ 3c32dc │ │ │ │ @@ -334607,59 +334607,59 @@ │ │ │ │ b 3c31b8 │ │ │ │ ldr r0, [pc, #28] @ 3c32ec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a1ac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r7, r0, ror r8 │ │ │ │ + umullseq lr, r7, r0, r8 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ smlabteq r4, r8, fp, r5 │ │ │ │ - addeq lr, r0, r0, lsl lr │ │ │ │ + addeq lr, r0, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3c3388 │ │ │ │ ldr r2, [pc, #128] @ 3c338c │ │ │ │ ldr r1, [pc, #128] @ 3c3390 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #100] @ 3c3394 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #84] @ 3c3398 │ │ │ │ ldr r1, [pc, #84] @ 3c339c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #64] @ 3c33a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r7, r4, lsr r7 │ │ │ │ - ldrsbeq r0, [pc], #-124 @ │ │ │ │ - addeq pc, r1, r8, lsr r8 @ │ │ │ │ + addseq lr, r7, r4, asr r7 │ │ │ │ + ldrsheq r0, [pc], #-124 @ │ │ │ │ + addeq pc, r1, r8, asr r8 @ │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ smlalseq sl, r2, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -334688,76 +334688,76 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [lr, #1076] @ 0x434 │ │ │ │ strb r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3c3468 │ │ │ │ ldr r0, [pc, #28] @ 3c346c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c33e8 │ │ │ │ tsteq r4, r4, asr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0097e5f8 │ │ │ │ - addeq r7, r0, r8, lsr r4 │ │ │ │ + addseq lr, r7, r8, lsl r6 │ │ │ │ + addeq r7, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3c34d4 │ │ │ │ ldr r2, [pc, #76] @ 3c34d8 │ │ │ │ ldr r1, [pc, #76] @ 3c34dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0097e5b8 │ │ │ │ - addeq lr, r0, r4, ror #24 │ │ │ │ + @ instruction: 0x0097e5d8 │ │ │ │ addeq lr, r0, r4, lsl #25 │ │ │ │ + addeq lr, r0, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3c3570 │ │ │ │ ldr r2, [pc, #120] @ 3c3574 │ │ │ │ ldr r1, [pc, #120] @ 3c3578 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #256 @ 0x100 │ │ │ │ add ip, r0, #1120 @ 0x460 │ │ │ │ add ip, ip, #4 │ │ │ │ strb r3, [r0, #1082] @ 0x43a │ │ │ │ add r4, r0, #1072 @ 0x430 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ @@ -334771,17 +334771,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r7, r8, asr #10 │ │ │ │ - strdeq lr, [r0], r0 │ │ │ │ + addseq lr, r7, r8, ror #10 │ │ │ │ addeq lr, r0, r0, lsl ip │ │ │ │ + addeq lr, r0, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #328] @ 3c36dc │ │ │ │ ldr r2, [pc, #328] @ 3c36e0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -334790,29 +334790,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #288] @ 3c36e8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3694 │ │ │ │ ldr r3, [pc, #272] @ 3c36ec │ │ │ │ ldr r1, [pc, #272] @ 3c36f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ ldr ip, [r4, #1128] @ 0x468 │ │ │ │ str ip, [r4, #1136] @ 0x470 │ │ │ │ ldr ip, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #232] @ 3c36f4 │ │ │ │ add ip, ip, #1048576 @ 0x100000 │ │ │ │ ldr r1, [pc, #228] @ 3c36f8 │ │ │ │ mov r7, #0 │ │ │ │ @@ -334822,21 +334822,21 @@ │ │ │ │ str ip, [r4, #1132] @ 0x46c │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r7, [r4, #1140] @ 0x474 │ │ │ │ str r7, [r4, #1144] @ 0x478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #180] @ 3c36fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ add r0, r4, #764 @ 0x2fc │ │ │ │ - bl 8e5018 │ │ │ │ + bl 8e5038 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c34e0 │ │ │ │ ldr r2, [pc, #152] @ 3c3700 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -334853,35 +334853,35 @@ │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #96] @ 3c370c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0097e4b0 │ │ │ │ - addeq lr, r0, r0, asr fp │ │ │ │ - addeq lr, r0, ip, ror #22 │ │ │ │ + @ instruction: 0x0097e4d0 │ │ │ │ + addeq lr, r0, r0, ror fp │ │ │ │ + addeq lr, r0, ip, lsl #23 │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq lr, r0, r8, lsl #23 │ │ │ │ - addeq lr, r0, r8, asr #22 │ │ │ │ - addeq r8, r0, r4, lsl #20 │ │ │ │ - addeq lr, r0, ip, asr #22 │ │ │ │ + addeq lr, r0, r8, lsr #23 │ │ │ │ + addeq lr, r0, r8, ror #22 │ │ │ │ + addeq r8, r0, r4, lsr #20 │ │ │ │ + addeq lr, r0, ip, ror #22 │ │ │ │ smlalseq sl, r2, r0, r9 │ │ │ │ + addeq lr, r0, r4, asr #21 │ │ │ │ addeq lr, r0, r4, lsr #21 │ │ │ │ - addeq lr, r0, r4, lsl #21 │ │ │ │ muleq r0, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #192] @ 3c37e8 │ │ │ │ ldr r6, [pc, #192] @ 3c37ec │ │ │ │ @@ -334891,15 +334891,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r2, [pc, #136] @ 3c37f4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #132] @ 3c37f8 │ │ │ │ @@ -334909,40 +334909,40 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, r2, #132 @ 0x84 │ │ │ │ add r8, r0, #856 @ 0x358 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ bl 381368 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 381268 │ │ │ │ - addseq lr, r7, ip, lsl r3 │ │ │ │ - addeq lr, r0, ip, ror #19 │ │ │ │ - @ instruction: 0x0080e9b8 │ │ │ │ + addseq lr, r7, ip, lsr r3 │ │ │ │ + addeq lr, r0, ip, lsl #20 │ │ │ │ + ldrdeq lr, [r0], r8 │ │ │ │ rscseq sl, r2, r4, lsl #17 │ │ │ │ - rsbseq sp, pc, r4, lsl sp @ │ │ │ │ - rsbseq sp, pc, r8, lsr #26 │ │ │ │ + rsbseq sp, pc, r4, lsr sp @ │ │ │ │ + rsbseq sp, pc, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #600] @ 3c3a74 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335055,15 +335055,15 @@ │ │ │ │ strb r2, [sp, #24] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrb ip, [r8], #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ add r0, r7, #764 @ 0x2fc │ │ │ │ add r2, r2, ip, lsl #2 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ lsr lr, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ and lr, lr, #255 @ 0xff │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c38b4 │ │ │ │ orr ip, ip, lr, lsl #8 │ │ │ │ @@ -335094,16 +335094,16 @@ │ │ │ │ lsr lr, lr, #5 │ │ │ │ orr r3, r3, lr, lsl #2 │ │ │ │ strb r3, [r6], #1 │ │ │ │ b 3c38e8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r4, r5, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r7, sp, lsl #3 │ │ │ │ - addseq lr, r7, r2, lsr #3 │ │ │ │ + addseq lr, r7, sp, lsr #3 │ │ │ │ + addseq lr, r7, r2, asr #3 │ │ │ │ tsteq r4, ip, lsl #10 │ │ │ │ │ │ │ │ 003c3a88 : │ │ │ │ push {r4, lr} │ │ │ │ ldr lr, [r0, #8] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ cmp lr, #3840 @ 0xf00 │ │ │ │ @@ -335210,81 +335210,81 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, r4, #764 @ 0x2fc │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ mov r0, ip │ │ │ │ mov r3, r7 │ │ │ │ mov sl, ip │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #4 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #12 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #20 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #24 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #28 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r4, #1116] @ 0x45c │ │ │ │ @@ -335328,41 +335328,41 @@ │ │ │ │ mul r0, ip, r2 │ │ │ │ add r2, fp, #16 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f19bc │ │ │ │ + bl 8f19dc │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #32 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp] │ │ │ │ - bl 8f19bc │ │ │ │ + bl 8f19dc │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f19bc │ │ │ │ + bl 8f19dc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r2, [r4, #1096] @ 0x448 │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ @@ -335394,15 +335394,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c3fc0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [pc, #204] @ 3c3ffc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c3f7c │ │ │ │ ldr r2, [pc, #188] @ 3c4000 │ │ │ │ ldr r3, [pc, #164] @ 3c3fec │ │ │ │ @@ -335432,15 +335432,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3c4008 │ │ │ │ ldr r0, [pc, #96] @ 3c400c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c4010 │ │ │ │ ldr r1, [pc, #68] @ 3c4014 │ │ │ │ ldr r0, [pc, #68] @ 3c4018 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3c401c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335451,19 +335451,19 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsl r2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ tsteq r4, r0, lsl pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq r4, r0, lr, r4 │ │ │ │ smlabbeq r4, r0, lr, r4 │ │ │ │ - umullseq sp, r7, ip, sl │ │ │ │ - ldrdeq r6, [r0], ip │ │ │ │ - addseq sp, r7, r4, ror sl │ │ │ │ - addeq lr, r0, r4, asr r1 │ │ │ │ - addeq lr, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0097dabc │ │ │ │ + strdeq r6, [r0], ip │ │ │ │ + umullseq sp, r7, r4, sl │ │ │ │ + addeq lr, r0, r4, ror r1 │ │ │ │ + addeq lr, r0, r8, ror #3 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 003c4020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335555,15 +335555,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 3c4218 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldr r2, [pc, #168] @ 3c4254 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 3c424c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -335587,27 +335587,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ b 3c41a4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ blcc fea76a48 <__bss_end__@@Base+0xfd558b78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r0, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq sp, r7, r4, sl │ │ │ │ + @ instruction: 0x0097dab4 │ │ │ │ tsteq r4, ip, asr #24 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -336176,22 +336176,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3c4ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c4aa4 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -336252,28 +336252,28 @@ │ │ │ │ b 3c4a90 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 3c4a90 │ │ │ │ ldr r0, [pc, #60] @ 3c4ca8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c4aa4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r4, r3, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r4, r8, r3, r4 │ │ │ │ - addseq sp, r7, r4, rrx │ │ │ │ + addseq sp, r7, r4, lsl #1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r0, r0, lsl r7 │ │ │ │ - addeq sp, r0, r4, lsr r6 │ │ │ │ + addeq sp, r0, r0, lsr r7 │ │ │ │ + addeq sp, r0, r4, asr r6 │ │ │ │ │ │ │ │ 003c4cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 3c4e34 │ │ │ │ @@ -336350,41 +336350,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c4d48 │ │ │ │ ldr r0, [pc, #60] @ 3c4e5c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c4d48 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, lsr #2 │ │ │ │ - addseq ip, r7, r4, asr lr │ │ │ │ + addseq ip, r7, r4, ror lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strheq r4, [r4, -r4] │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0080d4bc │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ + strdeq sp, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -336412,17 +336412,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 3c4eb0 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 3c4f10 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8e3a58 │ │ │ │ + bl 8e3a78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92fedc │ │ │ │ + bl 92fefc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 3c4e90 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -336447,30 +336447,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 3c5058 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dd498 │ │ │ │ + bl 8dd4b8 │ │ │ │ ldr r2, [pc, #248] @ 3c507c │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dd170 │ │ │ │ + bl 8dd190 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -336512,18 +336512,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 3c5088 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addeq sp, r0, r8, asr #7 │ │ │ │ - addseq ip, r7, r8, lsl #22 │ │ │ │ - @ instruction: 0x0080d2b4 │ │ │ │ - addeq sp, r0, r4, asr #5 │ │ │ │ + addeq sp, r0, r8, ror #7 │ │ │ │ + addseq ip, r7, r8, lsr #22 │ │ │ │ + ldrdeq sp, [r0], r4 │ │ │ │ + addeq sp, r0, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -336534,22 +336534,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 3c5128 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 3c5128 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -336877,15 +336877,15 @@ │ │ │ │ bgt 3c5490 │ │ │ │ b 3c55c4 │ │ │ │ mov r0, #0 │ │ │ │ b 3c55c8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r4, r0, r9, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r7, r0, lsl #14 │ │ │ │ + addseq ip, r7, r0, lsr #14 │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336921,15 +336921,15 @@ │ │ │ │ bls 3c57b4 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 3c5708 │ │ │ │ ldr r2, [pc, #244] @ 3c57f4 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -337233,44 +337233,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c5c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c59e0 │ │ │ │ ldr r0, [pc, #68] @ 3c5c2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c59e0 │ │ │ │ @ instruction: 0x010434b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r4, r8, r4, r3 │ │ │ │ tsteq r4, r8, ror r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r7, pc, lsl #2 │ │ │ │ + addseq ip, r7, pc, lsr #2 │ │ │ │ ldrdeq r3, [r4, -ip] │ │ │ │ smlabbeq r4, r0, r3, r3 │ │ │ │ smlabteq r4, ip, r2, r3 │ │ │ │ andeq r5, r0, r4, lsl #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r0, ip, lsl #15 │ │ │ │ - addeq ip, r0, r8, lsr #15 │ │ │ │ + addeq ip, r0, ip, lsr #15 │ │ │ │ + addeq ip, r0, r8, asr #15 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 3c5c80 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -337339,15 +337339,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27ea28 │ │ │ │ - bl 8ec974 │ │ │ │ + bl 8ec994 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 3c5eb8 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3c5f24 │ │ │ │ @@ -337491,15 +337491,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 3c601c │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c5e78 │ │ │ │ ldr r3, [pc, #828] @ 3c6320 │ │ │ │ @@ -337669,32 +337669,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3c623c │ │ │ │ cmp r5, r0 │ │ │ │ blt 3c5e78 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d5b04 │ │ │ │ b 3c5e78 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d5a5c │ │ │ │ b 3c6100 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3c6034 │ │ │ │ @@ -337703,19 +337703,19 @@ │ │ │ │ bne 3c6034 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c6084 │ │ │ │ b 3c6078 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [r4, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r0, r0, asr r6 │ │ │ │ + addeq ip, r0, r0, ror r6 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ smlabbeq r4, r4, pc, r2 @ │ │ │ │ - ldrdeq ip, [r0], r0 │ │ │ │ - ldrdeq ip, [r0], r0 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003c6328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337952,22 +337952,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3c67cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c6398 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3c6428 │ │ │ │ bne 3c63c4 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -337990,35 +337990,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3c57f8 │ │ │ │ ldr r0, [pc, #88] @ 3c67d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c6398 │ │ │ │ @ instruction: 0x01042ab8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r4, r4, sl, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq fp, r7, sp, asr r7 │ │ │ │ + addseq fp, r7, sp, ror r7 │ │ │ │ tsteq r4, r8, lsr sl │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ @ instruction: 0x0104299c │ │ │ │ - @ instruction: 0x0097b6bc │ │ │ │ + @ instruction: 0x0097b6dc │ │ │ │ tsteq r4, ip, lsl r9 │ │ │ │ - @ instruction: 0x0097b5f0 │ │ │ │ + addseq fp, r7, r0, lsl r6 │ │ │ │ smlatbeq r4, r8, r8, r2 │ │ │ │ - addseq fp, r7, r8, ror #11 │ │ │ │ + addseq fp, r7, r8, lsl #12 │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r0, ip, ror #25 │ │ │ │ + addeq fp, r0, ip, lsl #26 │ │ │ │ @ instruction: 0x010426bc │ │ │ │ - addeq fp, r0, r4, lsr #25 │ │ │ │ + addeq fp, r0, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 3c68bc │ │ │ │ mov r5, r2 │ │ │ │ @@ -338259,15 +338259,15 @@ │ │ │ │ bgt 3c6a30 │ │ │ │ b 3c6b4c │ │ │ │ mov r0, #0 │ │ │ │ b 3c6b50 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r7, r0, ror #2 │ │ │ │ + addseq fp, r7, r0, lsl #3 │ │ │ │ tstpeq r2, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ smlatbeq r4, ip, r2, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338386,15 +338386,15 @@ │ │ │ │ bgt 3c6c34 │ │ │ │ b 3c6d48 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6d4c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r7, ip, asr pc │ │ │ │ + addseq sl, r7, ip, ror pc │ │ │ │ tstpeq r2, ip, rrx @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ strheq r2, [r4, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338523,15 +338523,15 @@ │ │ │ │ bgt 3c6e30 │ │ │ │ b 3c6f6c │ │ │ │ mov r0, #0 │ │ │ │ b 3c6f70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r7, r0, ror #26 │ │ │ │ + addseq sl, r7, r0, lsl #27 │ │ │ │ tsteq r2, r8, ror lr │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ smlabbeq r4, ip, lr, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 3c7140 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -338630,15 +338630,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2d75e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ec974 │ │ │ │ + bl 8ec994 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d174 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d174 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -338725,15 +338725,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 3c78d8 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d75e4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -338797,15 +338797,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb11d8 │ │ │ │ + bl bb11f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 3c7290 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 3c7290 │ │ │ │ @@ -338884,15 +338884,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3c8128 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -339025,31 +339025,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 3c71fc │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3c7624 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #2412] @ 3c8128 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 3c78d8 │ │ │ │ mov sl, #1 │ │ │ │ b 3c72ec │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #2360] @ 3c8128 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d75e4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -339534,23 +339534,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 8e2b84 │ │ │ │ + bl 8e2ba4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e2b84 │ │ │ │ + bl 8e2ba4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 3c7ff8 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -339625,34 +339625,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2aa0 │ │ │ │ + bl 8e2ac0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 3c7df4 │ │ │ │ smlatbeq r4, r8, ip, r1 │ │ │ │ tsteq r4, r4, lsr ip │ │ │ │ tsteq r4, ip, ror #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r4, r8, asr r5 │ │ │ │ - addseq sl, r7, sl, lsr #3 │ │ │ │ - addseq sl, r7, r4, asr r0 │ │ │ │ + addseq sl, r7, sl, asr #3 │ │ │ │ + addseq sl, r7, r4, ror r0 │ │ │ │ rscseq r6, r2, r8, lsl r3 │ │ │ │ ldrsheq r5, [r2], #252 @ 0xfc @ │ │ │ │ tsteq r4, r8, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - addseq r9, r7, r8, lsr #17 │ │ │ │ - addseq r9, r7, r8, asr #14 │ │ │ │ - @ instruction: 0x009796f8 │ │ │ │ - addeq r9, r0, r4, lsr #29 │ │ │ │ - ldrdeq r9, [r0], r0 │ │ │ │ + addseq r9, r7, r8, asr #17 │ │ │ │ + addseq r9, r7, r8, ror #14 │ │ │ │ + addseq r9, r7, r8, lsl r7 │ │ │ │ + addeq r9, r0, r4, asr #29 │ │ │ │ + strdeq r9, [r0], r0 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27ccc4 │ │ │ │ mov r7, #1 │ │ │ │ @@ -339664,15 +339664,15 @@ │ │ │ │ b 3c7df4 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2b84 │ │ │ │ + bl 8e2ba4 │ │ │ │ mov r1, r0 │ │ │ │ b 3c7fd4 │ │ │ │ cmp r8, #0 │ │ │ │ blt 3c81dc │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -339981,15 +339981,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, r7, r0, lsr #10 │ │ │ │ + addseq r9, r7, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3c84b4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -340106,15 +340106,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -340174,29 +340174,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ b 3c8880 │ │ │ │ ldr lr, [pc, #40] @ 3c89c4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3c8804 │ │ │ │ - umullseq r9, r7, ip, r3 │ │ │ │ - addseq r9, r7, ip, lsl r3 │ │ │ │ - addseq r9, r7, r4, lsr r2 │ │ │ │ - @ instruction: 0x009791d0 │ │ │ │ + @ instruction: 0x009793bc │ │ │ │ + addseq r9, r7, ip, lsr r3 │ │ │ │ + addseq r9, r7, r4, asr r2 │ │ │ │ + @ instruction: 0x009791f0 │ │ │ │ b 3c86c0 │ │ │ │ │ │ │ │ 003c89cc : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -340224,21 +340224,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003c8a38 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e23f8 │ │ │ │ + b 8e2418 │ │ │ │ │ │ │ │ 003c8a48 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e23f8 │ │ │ │ + b 8e2418 │ │ │ │ │ │ │ │ 003c8a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -340456,41 +340456,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8ddc │ │ │ │ ldr r0, [pc, #504] @ 3c8fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8ee8e0 │ │ │ │ + bl 8ee900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c8f7c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3c8fc8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8dcae4 │ │ │ │ + bl 8dcb04 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3c8f00 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f48 │ │ │ │ mov r0, r8 │ │ │ │ bl 6c6fb0 │ │ │ │ mov r0, r8 │ │ │ │ - bl ba4c34 │ │ │ │ + bl ba4c54 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e2eb4 │ │ │ │ + bl 8e2ed4 │ │ │ │ ldr r3, [pc, #396] @ 3c8fcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 3c8fd0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -340504,23 +340504,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f2c │ │ │ │ cmp r3, #1 │ │ │ │ beq 3c8f10 │ │ │ │ - bl 8d68f4 │ │ │ │ + bl 8d6914 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 8e23f8 │ │ │ │ + bl 8e2418 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 3c8fe0 │ │ │ │ ldr r3, [pc, #248] @ 3c8fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -340534,15 +340534,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 3c8d90 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ mov r0, #0 │ │ │ │ b 3c8eb4 │ │ │ │ ldr r2, [pc, #204] @ 3c8fe4 │ │ │ │ ldr r3, [pc, #204] @ 3c8fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -340561,79 +340561,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r0 │ │ │ │ b 3c8e20 │ │ │ │ ldr r3, [pc, #124] @ 3c9000 │ │ │ │ ldr ip, [pc, #124] @ 3c9004 │ │ │ │ ldr r1, [pc, #124] @ 3c9008 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c900c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3c8f08 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, asr r0 │ │ │ │ smlatbeq r4, ip, r1, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, ror r1 │ │ │ │ @ instruction: 0x0112cfb8 │ │ │ │ - umulleq r9, r0, r4, r6 │ │ │ │ - addeq r9, r0, r4, ror #12 │ │ │ │ + @ instruction: 0x008096b4 │ │ │ │ + addeq r9, r0, r4, lsl #13 │ │ │ │ rscseq r5, r2, r0, ror r2 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ tstpeq r3, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - addseq r8, r7, r8, lsl ip │ │ │ │ - @ instruction: 0x007eab90 │ │ │ │ - strdeq r9, [r1], ip │ │ │ │ - addseq r8, r7, r0, ror #23 │ │ │ │ - addeq r9, r0, r0, ror #9 │ │ │ │ - addeq r9, r0, r8, lsl #7 │ │ │ │ + addseq r8, r7, r8, lsr ip │ │ │ │ + ldrheq sl, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + addeq r9, r1, ip, lsl ip │ │ │ │ + addseq r8, r7, r0, lsl #24 │ │ │ │ + addeq r9, r0, r0, lsl #10 │ │ │ │ + addeq r9, r0, r8, lsr #7 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 003c9010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 929d84 │ │ │ │ + bl 929da4 │ │ │ │ ldr r3, [pc, #192] @ 3c9100 │ │ │ │ ldr r2, [pc, #192] @ 3c9104 │ │ │ │ ldr r1, [pc, #192] @ 3c9108 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #164] @ 3c910c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c90f0 │ │ │ │ ldr r3, [pc, #148] @ 3c9110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 3c9114 │ │ │ │ @@ -340648,36 +340648,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e35b4 │ │ │ │ + bl 8e35d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3c911c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 3c9080 │ │ │ │ - addseq r8, r7, r8, lsr #22 │ │ │ │ - @ instruction: 0x007eaa94 │ │ │ │ - ldrdeq lr, [r9], ip │ │ │ │ - addeq r6, r0, r0, ror #11 │ │ │ │ + addseq r8, r7, r8, asr #22 │ │ │ │ + ldrheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq lr, [r9], ip │ │ │ │ + addeq r6, r0, r0, lsl #12 │ │ │ │ rscseq r5, r2, r4, lsr r0 │ │ │ │ rscseq r5, r2, r0, lsr #32 │ │ │ │ - strdeq r9, [r0], r8 │ │ │ │ + addeq r9, r0, r8, lsl r4 │ │ │ │ ldrheq r4, [r2], #248 @ 0xf8 @ │ │ │ │ │ │ │ │ 003c9120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -340709,45 +340709,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e3a4c │ │ │ │ + bl 8e3a6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e345c │ │ │ │ + bl 8e347c │ │ │ │ cmp r9, #0 │ │ │ │ bne 3c9270 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c922c │ │ │ │ ldr r0, [pc, #236] @ 3c92c4 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d7e40 │ │ │ │ + bl 8d7e60 │ │ │ │ ldr r2, [pc, #208] @ 3c92c8 │ │ │ │ ldr r3, [pc, #192] @ 3c92bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c92b4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 3c92cc │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8d7f40 │ │ │ │ + b 8d7f60 │ │ │ │ ldr r2, [pc, #156] @ 3c92d0 │ │ │ │ ldr r3, [pc, #132] @ 3c92bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340766,31 +340766,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8d7e40 │ │ │ │ + bl 8d7e60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d7ed4 │ │ │ │ + bl 8d7ef4 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8d7f40 │ │ │ │ + bl 8d7f60 │ │ │ │ b 3c91c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r3, r0, ip, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - ldrdeq r9, [r0], r0 │ │ │ │ + strdeq r9, [r0], r0 │ │ │ │ tstpeq r3, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ ldrdeq pc, [r3, -r0] │ │ │ │ - addeq r0, r8, ip, asr r1 │ │ │ │ + addeq r0, r8, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3c93ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -340843,15 +340843,15 @@ │ │ │ │ @ instruction: 0x0112cfd0 │ │ │ │ strdeq pc, [r3, -r4] │ │ │ │ @ instruction: 0x0112cf90 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ tsteq r2, ip, lsr #30 │ │ │ │ - b b7a508 │ │ │ │ + b b7a528 │ │ │ │ │ │ │ │ 003c93cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -340979,17 +340979,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c95d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0112cd9c │ │ │ │ - addseq r8, r7, r0, lsl #14 │ │ │ │ - addeq r8, r0, r0, asr pc │ │ │ │ - addeq r8, r0, r8, ror #30 │ │ │ │ + addseq r8, r7, r0, lsr #14 │ │ │ │ + addeq r8, r0, r0, ror pc │ │ │ │ + addeq r8, r0, r8, lsl #31 │ │ │ │ │ │ │ │ 003c95d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3c9690 │ │ │ │ @@ -341032,17 +341032,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0112ccd4 │ │ │ │ - addseq r8, r7, r8, lsr r6 │ │ │ │ - addeq r8, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x00808ebc │ │ │ │ + addseq r8, r7, r8, asr r6 │ │ │ │ + addeq r8, r0, r8, lsr #29 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ │ │ │ │ 003c96a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3c971c │ │ │ │ @@ -341090,15 +341090,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ pop {r4, lr} │ │ │ │ b 27ccb8 │ │ │ │ tsteq r2, ip, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 3c9770 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ rscseq r4, r2, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c98c4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341151,22 +341151,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c98e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c97c8 │ │ │ │ ldr r2, [pc, #92] @ 3c98e8 │ │ │ │ ldr r3, [pc, #56] @ 3c98c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341174,27 +341174,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c98c0 │ │ │ │ ldr r0, [pc, #60] @ 3c98ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, r4, ror r6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r3, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r3, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, ip, asr sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r0, ror #25 │ │ │ │ + addeq r8, r0, r0, lsl #26 │ │ │ │ tstpeq r3, r8, ror r5 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r8, [r0], r0 │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9a40 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #308] @ 3c9a44 │ │ │ │ @@ -341246,22 +341246,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c9944 │ │ │ │ ldr r2, [pc, #92] @ 3c9a64 │ │ │ │ ldr r3, [pc, #56] @ 3c9a44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341269,27 +341269,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9a3c │ │ │ │ ldr r0, [pc, #60] @ 3c9a68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r3, r4, r4, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0103f4b8 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r4, lsr #23 │ │ │ │ + addeq r8, r0, r4, asr #23 │ │ │ │ strdeq pc, [r3, -ip] │ │ │ │ - umulleq r8, r0, r0, fp │ │ │ │ + @ instruction: 0x00808bb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #568] @ 3c9cbc │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341365,23 +341365,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3c9cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9ad8 │ │ │ │ ldr r3, [pc, #244] @ 3c9ce0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341399,22 +341399,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3c9ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c9ae4 │ │ │ │ ldr r2, [pc, #124] @ 3c9ce8 │ │ │ │ ldr r3, [pc, #80] @ 3c9cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -341422,51 +341422,51 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9cb8 │ │ │ │ ldr r0, [pc, #92] @ 3c9cec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #72] @ 3c9cf0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9ad8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, r4, ror r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r3, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r3, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r8, [r0], ip │ │ │ │ + addeq r8, r0, ip, lsl sl │ │ │ │ andeq r4, r0, ip, ror #27 │ │ │ │ - @ instruction: 0x008089b4 │ │ │ │ + ldrdeq r8, [r0], r4 │ │ │ │ @ instruction: 0x0103f198 │ │ │ │ - @ instruction: 0x008089b8 │ │ │ │ - addeq r8, r0, ip, asr #18 │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ + addeq r8, r0, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3c9e0c │ │ │ │ ldr r2, [pc, #256] @ 3c9e10 │ │ │ │ ldr r1, [pc, #256] @ 3c9e14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #224] @ 3c9e18 │ │ │ │ mov r2, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c694 │ │ │ │ ldr r1, [pc, #204] @ 3c9e1c │ │ │ │ @@ -341514,25 +341514,25 @@ │ │ │ │ bl 2d6e98 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [r5, #252] @ 0xfc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d74e0 │ │ │ │ - @ instruction: 0x00977fd0 │ │ │ │ - addeq r8, r0, r4, asr r9 │ │ │ │ - addeq r8, r0, r0, ror r9 │ │ │ │ + @ instruction: 0x00977ff0 │ │ │ │ + addeq r8, r0, r4, ror r9 │ │ │ │ + umulleq r8, r0, r0, r9 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r1, r0, r8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - ldrdeq r8, [r0], r0 │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ rscseq r4, r2, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ subs r7, r2, #0 │ │ │ │ ldr r2, [pc, #460] @ 3ca024 │ │ │ │ @@ -341577,15 +341577,15 @@ │ │ │ │ ldrne r1, [r0, #140] @ 0x8c │ │ │ │ ldrbeq r1, [r0, #113] @ 0x71 │ │ │ │ addne r5, r0, #120 @ 0x78 │ │ │ │ addeq r5, r0, #96 @ 0x60 │ │ │ │ lsrne r1, r1, #31 │ │ │ │ lsreq r1, r1, #7 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r2, r2, r2 │ │ │ │ adc r1, r1, r1 │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -341623,22 +341623,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3c9ea4 │ │ │ │ ldr r2, [pc, #92] @ 3ca048 │ │ │ │ ldr r3, [pc, #56] @ 3ca028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341646,27 +341646,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca020 │ │ │ │ ldr r0, [pc, #60] @ 3ca04c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, ip, pc, lr @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0103ef9c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, asr pc │ │ │ │ andeq r1, r0, ip, asr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, ip, asr #13 │ │ │ │ + addeq r8, r0, ip, ror #13 │ │ │ │ tsteq r3, r8, lsl lr │ │ │ │ - @ instruction: 0x008086b8 │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 3ca118 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -341674,25 +341674,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3ca11c │ │ │ │ ldr r1, [pc, #160] @ 3ca120 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #140] @ 3ca124 │ │ │ │ ldr r1, [pc, #140] @ 3ca128 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #108] @ 3ca12c │ │ │ │ ldr ip, [pc, #108] @ 3ca130 │ │ │ │ ldr r1, [pc, #108] @ 3ca134 │ │ │ │ ldr r2, [pc, #108] @ 3ca138 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -341709,21 +341709,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r7, ip, ror ip │ │ │ │ - rsbseq r9, lr, ip, ror sl │ │ │ │ - ldrdeq r8, [r1], r4 │ │ │ │ - rsbseq r9, lr, r8, ror sl │ │ │ │ - @ instruction: 0x007e9a90 │ │ │ │ + umullseq r7, r7, ip, ip @ │ │ │ │ + @ instruction: 0x007e9a9c │ │ │ │ + strdeq r8, [r1], r4 │ │ │ │ + @ instruction: 0x007e9a98 │ │ │ │ + ldrheq r9, [lr], #-160 @ 0xffffff60 @ │ │ │ │ ldrsbeq r4, [r2], #28 @ │ │ │ │ - addeq r8, r0, r0, lsl r6 │ │ │ │ + addeq r8, r0, r0, lsr r6 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #316] @ 3ca290 │ │ │ │ @@ -341777,23 +341777,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov ip, #255 @ 0xff │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca190 │ │ │ │ ldr r2, [pc, #92] @ 3ca2b4 │ │ │ │ ldr r3, [pc, #56] @ 3ca294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341801,27 +341801,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca28c │ │ │ │ ldr r0, [pc, #60] @ 3ca2b8 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0103ecb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0103ec9c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, ror #24 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, ip, lsl #7 │ │ │ │ + addeq r8, r0, ip, lsr #7 │ │ │ │ smlatbeq r3, ip, fp, lr │ │ │ │ - addeq r8, r0, r8, ror r3 │ │ │ │ + umulleq r8, r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #692] @ 3ca588 │ │ │ │ ldr r3, [pc, #692] @ 3ca58c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -341912,23 +341912,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ca5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca328 │ │ │ │ orr r3, r3, r9, lsl r7 │ │ │ │ ldr r2, [pc, #292] @ 3ca59c │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ strb fp, [r8, #-8] │ │ │ │ strb r3, [r5, #256] @ 0x100 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -341953,23 +341953,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3ca5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca354 │ │ │ │ ldr r2, [pc, #152] @ 3ca5b4 │ │ │ │ ldr r3, [pc, #108] @ 3ca58c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -341984,37 +341984,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ 3ca5b8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca328 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #68] @ 3ca5bc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca354 │ │ │ │ tsteq r3, r0, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl #22 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r0, ror r1 │ │ │ │ - addeq r8, r0, ip, asr #1 │ │ │ │ + umulleq r8, r0, r0, r1 │ │ │ │ + addeq r8, r0, ip, ror #1 │ │ │ │ smlatteq r3, r8, r8, lr │ │ │ │ - umulleq r8, r0, r4, r0 │ │ │ │ - addeq r8, r0, ip, ror r0 │ │ │ │ + strheq r8, [r0], r4 │ │ │ │ + umulleq r8, r0, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #400] @ 3ca768 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342027,15 +342027,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ ldr r6, [pc, #344] @ 3ca77c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342099,41 +342099,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ca794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca65c │ │ │ │ ldr r0, [pc, #60] @ 3ca798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca65c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r7, ip, lsl #14 │ │ │ │ + addseq r7, r7, ip, lsr #14 │ │ │ │ tsteq r3, ip, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r0, ip, ror r0 │ │ │ │ - umulleq r8, r0, r8, r0 │ │ │ │ + umulleq r8, r0, ip, r0 │ │ │ │ + strheq r8, [r0], r8 @ │ │ │ │ ldrdeq lr, [r3, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, ror #14 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r8, lsl #29 │ │ │ │ - umulleq r7, r0, ip, lr │ │ │ │ + addeq r7, r0, r8, lsr #29 │ │ │ │ + @ instruction: 0x00807ebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r1, [r0, #246] @ 0xf6 │ │ │ │ ldrb r2, [r0, #548] @ 0x224 │ │ │ │ mov sl, r0 │ │ │ │ @@ -342236,22 +342236,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3cabf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca8b4 │ │ │ │ ldr r2, [pc, #628] @ 3cabf4 │ │ │ │ ldr r3, [pc, #600] @ 3cabdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -342287,15 +342287,15 @@ │ │ │ │ add r3, fp, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cab44 │ │ │ │ ldr r0, [pc, #484] @ 3cabfc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, fp, #1 │ │ │ │ beq 3ca864 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342312,23 +342312,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3cac00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca864 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca864 │ │ │ │ @@ -342345,82 +342345,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3cac04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca864 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, sl, #144 @ 0x90 │ │ │ │ add r0, sl, #192 @ 0xc0 │ │ │ │ bl 27d9b4 │ │ │ │ b 3ca814 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cac08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3caa24 │ │ │ │ ldr r0, [pc, #120] @ 3cac0c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca864 │ │ │ │ ldr r0, [pc, #100] @ 3cac10 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3caaa8 │ │ │ │ ldr r0, [pc, #80] @ 3cac14 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ca8b4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr r6 │ │ │ │ tsteq r3, r4, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r4, ror #24 │ │ │ │ + addeq r7, r0, r4, lsl #25 │ │ │ │ smlabbeq r3, r4, r4, lr │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ - addeq r7, r0, r4, lsr #26 │ │ │ │ - addeq r7, r0, ip, ror #24 │ │ │ │ - addeq r7, r0, r8, ror #23 │ │ │ │ - addeq r7, r0, ip, lsl #23 │ │ │ │ - addeq r7, r0, r8, lsr #23 │ │ │ │ - umulleq r7, r0, r0, fp │ │ │ │ - addeq r7, r0, r0, lsr sl │ │ │ │ + addeq r7, r0, r4, asr #26 │ │ │ │ + addeq r7, r0, ip, lsl #25 │ │ │ │ + addeq r7, r0, r8, lsl #24 │ │ │ │ + addeq r7, r0, ip, lsr #23 │ │ │ │ + addeq r7, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x00807bb0 │ │ │ │ + addeq r7, r0, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #249] @ 0xf9 │ │ │ │ @@ -342474,22 +342474,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cad90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3cac70 │ │ │ │ ldr r2, [pc, #92] @ 3cad94 │ │ │ │ ldr r3, [pc, #56] @ 3cad74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342497,27 +342497,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cad6c │ │ │ │ ldr r0, [pc, #60] @ 3cad98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r3, r8, r1, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r8, r1, lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r3, ip, r1, lr │ │ │ │ andeq r1, r0, r8, lsl r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, ip, lsr sl │ │ │ │ + addeq r7, r0, ip, asr sl │ │ │ │ smlabteq r3, ip, r0, lr │ │ │ │ - addeq r7, r0, r8, lsr #20 │ │ │ │ + addeq r7, r0, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #247] @ 0xf7 │ │ │ │ mov r4, r2 │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -342668,22 +342668,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3cb09c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3cae10 │ │ │ │ ldr r2, [pc, #96] @ 3cb0a0 │ │ │ │ ldr r3, [pc, #60] @ 3cb080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342691,28 +342691,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb074 │ │ │ │ ldr r0, [pc, #64] @ 3cb0a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27fb68 │ │ │ │ tsteq r3, r4, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r3, ip, pc, sp @ │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r0, ror r7 │ │ │ │ + umulleq r7, r0, r0, r7 │ │ │ │ smlabteq r3, r4, sp, sp │ │ │ │ - addeq r7, r0, r0, ror #14 │ │ │ │ + addeq r7, r0, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #246] @ 0xf6 │ │ │ │ @@ -342766,22 +342766,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cb220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3cb100 │ │ │ │ ldr r2, [pc, #92] @ 3cb224 │ │ │ │ ldr r3, [pc, #56] @ 3cb204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342789,38 +342789,38 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb1fc │ │ │ │ ldr r0, [pc, #60] @ 3cb228 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, lsl sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [r3, -ip] │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r8, lsr #12 │ │ │ │ + addeq r7, r0, r8, asr #12 │ │ │ │ tsteq r3, ip, lsr ip │ │ │ │ - addeq r7, r0, r8, lsl r6 │ │ │ │ + addeq r7, r0, r8, lsr r6 │ │ │ │ │ │ │ │ 003cb22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3cb320 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930314 │ │ │ │ + bl 930334 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3cb324 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -342865,18 +342865,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31df30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31df30 │ │ │ │ - addeq r2, r0, r8, asr ip │ │ │ │ - addeq r7, r0, ip, ror #12 │ │ │ │ - addeq r7, r0, r0, lsr r6 │ │ │ │ - strdeq r7, [r0], r8 │ │ │ │ + addeq r2, r0, r8, ror ip │ │ │ │ + addeq r7, r0, ip, lsl #13 │ │ │ │ + addeq r7, r0, r0, asr r6 │ │ │ │ + addeq r7, r0, r8, lsl r6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -342950,15 +342950,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3cb478 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrheq r2, [r2], #232 @ 0xe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -343045,15 +343045,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c593c │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3cb6e0 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c4270 │ │ │ │ @@ -343092,15 +343092,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3cb620 │ │ │ │ ldr r0, [pc, #120] @ 3cb71c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb540 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb540 │ │ │ │ mov fp, #16 │ │ │ │ @@ -343111,24 +343111,24 @@ │ │ │ │ b 3cb540 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 3c4270 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl bb0fcc │ │ │ │ + bl bb0fec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c593c │ │ │ │ b 3cb600 │ │ │ │ tsteq r3, r0, ror #18 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r0, r8, asr #4 │ │ │ │ + addeq r7, r0, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 3cb888 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -343300,35 +343300,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #188] @ 3cbab4 │ │ │ │ ldr r1, [pc, #188] @ 3cbab8 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #156] @ 3cbabc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #140] @ 3cbac0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 3cbac4 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -343347,58 +343347,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r7, r4, ror r9 │ │ │ │ - rsbseq r8, lr, ip, lsl r1 │ │ │ │ - addeq r7, r1, r8, ror r1 │ │ │ │ - rsbseq r6, pc, r8, lsl #6 │ │ │ │ - rsbseq sp, lr, r8, lsr #26 │ │ │ │ + umullseq r6, r7, r4, r9 │ │ │ │ + rsbseq r8, lr, ip, lsr r1 │ │ │ │ + umulleq r7, r1, r8, r1 │ │ │ │ + rsbseq r6, pc, r8, lsr #6 │ │ │ │ + rsbseq sp, lr, r8, asr #26 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ ldrsbeq lr, [pc], #180 @ │ │ │ │ - umulleq r6, r0, r4, lr │ │ │ │ + @ instruction: 0x00806eb4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 3cbae8 │ │ │ │ ldr r1, [pc, #12] @ 3cbaec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 935ba0 │ │ │ │ - addeq r6, r0, r4, lsr lr │ │ │ │ + b 935bc0 │ │ │ │ addeq r6, r0, r4, asr lr │ │ │ │ + addeq r6, r0, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3cbb4c │ │ │ │ ldr r2, [pc, #68] @ 3cbb50 │ │ │ │ ldr r1, [pc, #68] @ 3cbb54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d7244 │ │ │ │ - addseq r6, r7, ip, lsr r8 │ │ │ │ - addeq r6, r0, r8, lsr #28 │ │ │ │ - addeq r6, r0, ip, lsr lr │ │ │ │ + addseq r6, r7, ip, asr r8 │ │ │ │ + addeq r6, r0, r8, asr #28 │ │ │ │ + addeq r6, r0, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3cbfa8 │ │ │ │ ldr lr, [pc, #1080] @ 3cbfac │ │ │ │ ldr ip, [pc, #1080] @ 3cbfb0 │ │ │ │ @@ -343414,15 +343414,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #1020] @ 3cbfbc │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3cbf70 │ │ │ │ @@ -343437,15 +343437,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e884 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3cbfc8 │ │ │ │ beq 3cbf98 │ │ │ │ ldr r0, [pc, #956] @ 3cbfcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3cbfd0 │ │ │ │ ldr r1, [pc, #932] @ 3cbfc8 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -343505,15 +343505,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2d6e98 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343532,87 +343532,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #608] @ 3cbff8 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e81e4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 3ef460 │ │ │ │ ldr r0, [pc, #580] @ 3cbffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r2, [pc, #572] @ 3cc000 │ │ │ │ ldr r1, [pc, #572] @ 3cc004 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3e82a0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #508] @ 3cc008 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3cc00c │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #472] @ 3cc010 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 929718 │ │ │ │ + bl 929738 │ │ │ │ ldr r2, [pc, #444] @ 3cc014 │ │ │ │ ldr r3, [pc, #444] @ 3cc018 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r2, [pc, #408] @ 3cc01c │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd170 │ │ │ │ + bl 8dd190 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 519014 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -343630,36 +343630,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ b 3cbc84 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3cbc68 │ │ │ │ ldr r0, [pc, #244] @ 3cc024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b746b0 │ │ │ │ + bl b746d0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 3cbc68 │ │ │ │ ldr r3, [pc, #224] @ 3cc028 │ │ │ │ ldr ip, [pc, #224] @ 3cc02c │ │ │ │ ldr r1, [pc, #224] @ 3cc030 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3cbc84 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3cbfc8 │ │ │ │ ldr r3, [pc, #76] @ 3cbfd0 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -343667,68 +343667,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3cbc34 │ │ │ │ ldr r2, [pc, #52] @ 3cbfd0 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3cbc3c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009767d4 │ │ │ │ + @ instruction: 0x009767f4 │ │ │ │ smlabbeq r3, r8, r2, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r0, r8, lsr #27 │ │ │ │ - @ instruction: 0x00806dbc │ │ │ │ + addeq r6, r0, r8, asr #27 │ │ │ │ + ldrdeq r6, [r0], ip │ │ │ │ tsteq r3, r8, asr #4 │ │ │ │ - addeq r6, r0, r4, lsl #27 │ │ │ │ - addeq r6, r0, r8, ror sp │ │ │ │ + addeq r6, r0, r4, lsr #27 │ │ │ │ + umulleq r6, r0, r8, sp │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - addeq r6, r0, r8, ror #26 │ │ │ │ + addeq r6, r0, r8, lsl #27 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ - addseq r6, r7, r4, asr #12 │ │ │ │ - rsbseq r7, lr, ip, ror #27 │ │ │ │ - addeq r6, r1, r8, asr #28 │ │ │ │ + addseq r6, r7, r4, ror #12 │ │ │ │ + rsbseq r7, lr, ip, lsl #28 │ │ │ │ + addeq r6, r1, r8, ror #28 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - addseq r6, r7, r4, ror #11 │ │ │ │ - rsbseq r7, lr, ip, lsl #27 │ │ │ │ - ldrdeq r6, [r1], ip │ │ │ │ - addeq r6, r0, ip, lsl #25 │ │ │ │ - addeq r5, r0, ip, lsr #32 │ │ │ │ - rsbseq r8, pc, r4, lsr #13 │ │ │ │ - ldrheq r8, [pc], #-100 @ │ │ │ │ - addeq lr, r3, r8, ror pc │ │ │ │ + addseq r6, r7, r4, lsl #12 │ │ │ │ + rsbseq r7, lr, ip, lsr #27 │ │ │ │ + strdeq r6, [r1], ip │ │ │ │ + addeq r6, r0, ip, lsr #25 │ │ │ │ + addeq r5, r0, ip, asr #32 │ │ │ │ + rsbseq r8, pc, r4, asr #13 │ │ │ │ + ldrsbeq r8, [pc], #-100 @ │ │ │ │ + umulleq lr, r3, r8, pc @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ ldrsbeq r2, [r2], #64 @ 0x40 @ │ │ │ │ - ldrdeq r6, [r0], r4 │ │ │ │ - umulleq r6, r0, r8, fp │ │ │ │ + strdeq r6, [r0], r4 │ │ │ │ + @ instruction: 0x00806bb8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r6, [r0], r0 │ │ │ │ - @ instruction: 0x009763f8 │ │ │ │ - addeq r6, r0, r0, ror sl │ │ │ │ - addeq r6, r0, r4, asr sl │ │ │ │ + strdeq r6, [r0], r0 │ │ │ │ + addseq r6, r7, r8, lsl r4 │ │ │ │ + umulleq r6, r0, r0, sl │ │ │ │ + addeq r6, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3cc0d4 │ │ │ │ ldr r2, [pc, #136] @ 3cc0d8 │ │ │ │ ldr r1, [pc, #136] @ 3cc0dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -343742,30 +343742,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009762f8 │ │ │ │ - ldrdeq r6, [r0], ip │ │ │ │ + addseq r6, r7, r8, lsl r3 │ │ │ │ strdeq r6, [r0], ip │ │ │ │ + addeq r6, r0, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #60] @ 3cc140 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -343855,28 +343855,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3ccdc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3cc340 │ │ │ │ ldr r3, [pc, #2800] @ 3ccdcc │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 3ccb44 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -344078,15 +344078,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 3ccdc0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3cc218 │ │ │ │ ldr r0, [pc, #2028] @ 3cce00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3cc218 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3cc578 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -344297,15 +344297,15 @@ │ │ │ │ b 3cc220 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3cc220 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 8dd4e0 │ │ │ │ + bl 8dd500 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3cc220 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -344525,15 +344525,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3cce24 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3cc340 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -344566,46 +344566,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0103cc98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r3, r8, ip, ip │ │ │ │ - addseq r5, r7, ip, asr #22 │ │ │ │ + addseq r5, r7, ip, ror #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, r4, lsl #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r0, r4, lsr #15 │ │ │ │ + addeq r6, r0, r4, asr #15 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0x0103cabc │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - @ instruction: 0x009759da │ │ │ │ - @ instruction: 0x009759dc │ │ │ │ + @ instruction: 0x009759fa │ │ │ │ + @ instruction: 0x009759fc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - @ instruction: 0x009759fc │ │ │ │ + addseq r5, r7, ip, lsl sl │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq r6, r0, r4, lsr r4 │ │ │ │ + addeq r6, r0, r4, asr r4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - addseq r5, r7, r8, asr #10 │ │ │ │ + addseq r5, r7, r8, ror #10 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - addseq r5, r7, sl, lsl #8 │ │ │ │ - addseq r5, r7, r8, asr #14 │ │ │ │ - rsbseq r8, pc, r8, lsl #31 │ │ │ │ - umulleq r5, r0, ip, sp │ │ │ │ - @ instruction: 0x009755b8 │ │ │ │ - rsbseq r8, pc, r4, asr ip @ │ │ │ │ - rsbseq r8, pc, r8, ror #24 │ │ │ │ + addseq r5, r7, sl, lsr #8 │ │ │ │ + addseq r5, r7, r8, ror #14 │ │ │ │ + rsbseq r8, pc, r8, lsr #31 │ │ │ │ + @ instruction: 0x00805dbc │ │ │ │ + @ instruction: 0x009755d8 │ │ │ │ + rsbseq r8, pc, r4, ror ip @ │ │ │ │ + rsbseq r8, pc, r8, lsl #25 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3cde1c │ │ │ │ @@ -345542,27 +345542,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3cdecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ccf0c │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3cceb0 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -345603,15 +345603,15 @@ │ │ │ │ beq 3cd0c4 │ │ │ │ b 3cd51c │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3cceb0 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ ldr r2, [pc, #228] @ 3cded8 │ │ │ │ ldr r3, [pc, #40] @ 3cde20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -345624,22 +345624,22 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r3, r0, pc, fp @ │ │ │ │ tsteq r3, ip, asr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - addseq r5, r7, lr, ror r0 │ │ │ │ + umullseq r5, r7, lr, r0 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r5, r7, r8, lsl #1 │ │ │ │ - addseq r5, r7, sl, lsr #2 │ │ │ │ - addseq r5, r7, lr, asr #3 │ │ │ │ + addseq r5, r7, r8, lsr #1 │ │ │ │ + addseq r5, r7, sl, asr #2 │ │ │ │ + addseq r5, r7, lr, ror #3 │ │ │ │ tsteq r3, r8, ror #26 │ │ │ │ - addseq r5, r7, r4, lsl #3 │ │ │ │ + addseq r5, r7, r4, lsr #3 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ smlatbeq r3, ip, fp, fp │ │ │ │ tsteq r3, ip, ror r9 │ │ │ │ tsteq r3, r8, lsl #18 │ │ │ │ @ instruction: 0x0103b8b4 │ │ │ │ @@ -345660,33 +345660,33 @@ │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ tsteq r3, ip, asr #6 │ │ │ │ tsteq r3, r4, lsr #4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r0, r4, lsr #27 │ │ │ │ + addeq r4, r0, r4, asr #27 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ qaddeq fp, ip, r3 │ │ │ │ tsteq r3, r0, lsl r0 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ tsteq r3, ip, asr ip │ │ │ │ - umulleq r4, r0, r4, r8 │ │ │ │ + @ instruction: 0x008048b4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ tsteq r3, r4, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq r3, r8, r9, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, r0, r4, asr #13 │ │ │ │ - @ instruction: 0x00973eb4 │ │ │ │ - addseq r3, r7, r8, lsr lr │ │ │ │ - rsbseq r7, pc, r8, ror r6 @ │ │ │ │ - addseq r3, r7, r0, lsl lr │ │ │ │ - rsbseq r7, pc, ip, lsr #9 │ │ │ │ - rsbseq r7, pc, r0, asr #9 │ │ │ │ + addeq r4, r0, r4, ror #13 │ │ │ │ + @ instruction: 0x00973ed4 │ │ │ │ + addseq r3, r7, r8, asr lr │ │ │ │ + @ instruction: 0x007f7698 │ │ │ │ + addseq r3, r7, r0, lsr lr │ │ │ │ + rsbseq r7, pc, ip, asr #9 │ │ │ │ + rsbseq r7, pc, r0, ror #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3cdedc │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -345895,15 +345895,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3cdee4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ccf0c │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3cdee8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3c6328 │ │ │ │ @@ -346019,15 +346019,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cd51c │ │ │ │ ldr r0, [pc, #-1380] @ 3cdefc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3cceb0 │ │ │ │ ldr r3, [pc, #-1416] @ 3cdf00 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -346167,15 +346167,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cef00 │ │ │ │ ldr r0, [pc, #2204] @ 3cef44 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #2176] @ 3cef3c │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ce768 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ceba4 │ │ │ │ @@ -346215,15 +346215,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cef00 │ │ │ │ ldr r0, [pc, #2028] @ 3cef50 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce6a8 │ │ │ │ ldr r0, [pc, #2020] @ 3cef54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ce6c8 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -346256,15 +346256,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3cef5c │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #1820] @ 3cef3c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ce6c8 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3ce7c0 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -346631,15 +346631,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ b 3ce954 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 27ca84 │ │ │ │ mov r9, r0 │ │ │ │ @@ -346649,15 +346649,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e24d8 │ │ │ │ + bl 8e24f8 │ │ │ │ b 3ceb7c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -346712,38 +346712,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cbbc │ │ │ │ @ instruction: 0x0103a89c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr r8 │ │ │ │ - addseq r3, r7, ip, ror #27 │ │ │ │ + addseq r3, r7, ip, lsl #28 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq r3, r0, r7, sl │ │ │ │ - addeq r4, r0, r0, lsl #10 │ │ │ │ + addeq r4, r0, r0, lsr #10 │ │ │ │ tsteq r3, ip, lsr #14 │ │ │ │ smlabteq r3, r4, r6, sl │ │ │ │ - addeq r4, r0, r0, lsr r4 │ │ │ │ - strdeq r4, [r0], r8 │ │ │ │ + addeq r4, r0, r0, asr r4 │ │ │ │ + addeq r4, r0, r8, lsl r4 │ │ │ │ tsteq r3, r8, lsr #12 │ │ │ │ - ldrdeq r4, [r0], r8 │ │ │ │ + strdeq r4, [r0], r8 │ │ │ │ tsteq r3, r8, asr r2 │ │ │ │ - @ instruction: 0x00803fb4 │ │ │ │ + ldrdeq r3, [r0], r4 │ │ │ │ smlatteq r3, r0, r1, sl │ │ │ │ - addeq r3, r0, r4, lsl #31 │ │ │ │ - addseq r3, r7, r0, asr #9 │ │ │ │ - rsbseq r6, pc, ip, ror ip @ │ │ │ │ + addeq r3, r0, r4, lsr #31 │ │ │ │ + addseq r3, r7, r0, ror #9 │ │ │ │ + @ instruction: 0x007f6c9c │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003cef7c : │ │ │ │ ldr r0, [pc, #4] @ 3cef88 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - addeq pc, fp, ip, lsr #5 │ │ │ │ + addeq pc, fp, ip, asr #5 │ │ │ │ add r1, r1, #16 │ │ │ │ sub r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ sub r3, r3, #4 │ │ │ │ and lr, ip, #3 │ │ │ │ lsl lr, lr, #1 │ │ │ │ @@ -346981,20 +346981,20 @@ │ │ │ │ bne 3cf370 │ │ │ │ ldr r2, [r3, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf364 │ │ │ │ ldr r1, [r3, #808] @ 0x328 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3cf370 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ tst r2, #2 │ │ │ │ beq 3cf354 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #808] @ 3cf6c0 │ │ │ │ @@ -347159,15 +347159,15 @@ │ │ │ │ add r2, r2, r1, lsl #3 │ │ │ │ ldrd r0, [r2, #104] @ 0x68 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, r4, #284 @ 0x11c │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #796] @ 0x31c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cf328 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -347181,36 +347181,36 @@ │ │ │ │ b 3cf638 │ │ │ │ ldr r1, [pc, #96] @ 3cf6d0 │ │ │ │ ldr r0, [pc, #96] @ 3cf6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #2 │ │ │ │ bne 3cf6b0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #244] @ 0xf4 │ │ │ │ b 3cf3bc │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3cf6a4 │ │ │ │ tsteq r3, r4, ror #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r3, r7, ip │ │ │ │ + addseq r3, r7, ip, lsr #32 │ │ │ │ biceq pc, pc, r0, lsl #6 │ │ │ │ - @ instruction: 0x00972db0 │ │ │ │ - addeq r3, r0, r8, lsl #11 │ │ │ │ + @ instruction: 0x00972dd0 │ │ │ │ + addeq r3, r0, r8, lsr #11 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #396] @ 3cf874 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3cf718 │ │ │ │ ldr r0, [pc, #388] @ 3cf878 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -347298,28 +347298,28 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #60] @ 3cf884 │ │ │ │ ldr r0, [pc, #60] @ 3cf888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r0, lsr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r7, r5, ror #25 │ │ │ │ + addseq r2, r7, r5, lsl #26 │ │ │ │ mcr2 12, 0, r0, cr0, cr4, {1} │ │ │ │ - @ instruction: 0x00972bd8 │ │ │ │ - @ instruction: 0x008033b0 │ │ │ │ + @ instruction: 0x00972bf8 │ │ │ │ + ldrdeq r3, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #964] @ 3cfc68 │ │ │ │ ldr r3, [pc, #964] @ 3cfc6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347389,15 +347389,15 @@ │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ mov fp, #0 │ │ │ │ ldrd r0, [r3, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldrh r3, [r8] │ │ │ │ lsr r3, r3, #12 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r2, r3, #3 │ │ │ │ cmp r2, #4 │ │ │ │ movhi r5, #32 │ │ │ │ movls r5, #512 @ 0x200 │ │ │ │ @@ -347533,15 +347533,15 @@ │ │ │ │ ldr sl, [r4, #252] @ 0xfc │ │ │ │ bl 27f640 │ │ │ │ cmp r0, sl │ │ │ │ bne 3cfa10 │ │ │ │ b 3cfa34 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ b 3cfaa8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #808] @ 0x328 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf328 │ │ │ │ mov r3, #0 │ │ │ │ @@ -347562,15 +347562,15 @@ │ │ │ │ ldr fp, [pc, #44] @ 3cfc8c │ │ │ │ add fp, pc, fp │ │ │ │ b 3cf9fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl r5 │ │ │ │ - umullseq r2, r7, r6, sl │ │ │ │ + @ instruction: 0x00972ab6 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ │ │ │ │ @@ -347653,84 +347653,84 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [r4, #248] @ 0xf8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6e98 │ │ │ │ str r0, [r4, #228] @ 0xe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq r2, [r0], r8 │ │ │ │ + strdeq r2, [r0], r8 │ │ │ │ rscseq lr, r1, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3cfe58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ smlalseq lr, r1, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3cfedc │ │ │ │ ldr r2, [pc, #104] @ 3cfee0 │ │ │ │ ldr r1, [pc, #104] @ 3cfee4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #76] @ 3cfee8 │ │ │ │ ldr ip, [pc, #76] @ 3cfeec │ │ │ │ ldr r1, [pc, #76] @ 3cfef0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #40] @ 3cfef4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 929cb4 │ │ │ │ - addseq r2, r7, r8, ror #11 │ │ │ │ - rsbseq r3, lr, r4, ror ip │ │ │ │ - ldrdeq r2, [r1], r0 │ │ │ │ + b 929cd4 │ │ │ │ + addseq r2, r7, r8, lsl #12 │ │ │ │ + @ instruction: 0x007e3c94 │ │ │ │ + strdeq r2, [r1], r0 │ │ │ │ rscseq lr, r1, r8, lsr r5 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ rscseq sl, pc, ip, asr #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -347742,39 +347742,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3cfff8 │ │ │ │ ldr r1, [pc, #212] @ 3cfffc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #192] @ 3d0000 │ │ │ │ ldr r2, [pc, #192] @ 3d0004 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #148] @ 3d0008 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ add r6, r4, #1104 @ 0x450 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 381268 │ │ │ │ @@ -347790,19 +347790,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r2, r7, r4, asr r5 │ │ │ │ - rsbseq r1, pc, r8, ror #10 │ │ │ │ - rsbseq r1, pc, r8, ror r5 @ │ │ │ │ - addeq r2, r0, r0, lsl #26 │ │ │ │ - ldrdeq r2, [r0], r4 │ │ │ │ + addseq r2, r7, r4, ror r5 │ │ │ │ + rsbseq r1, pc, r8, lsl #11 │ │ │ │ + @ instruction: 0x007f1598 │ │ │ │ + addeq r2, r0, r0, lsr #26 │ │ │ │ + strdeq r2, [r0], r4 │ │ │ │ rscseq lr, r1, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ mov lr, r0 │ │ │ │ @@ -347907,15 +347907,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [fp, #940] @ 0x3ac │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef3ac │ │ │ │ + bl 8ef3cc │ │ │ │ ldr r3, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r5 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ ldrne r3, [fp, #940] @ 0x3ac │ │ │ │ add r9, r9, r5 │ │ │ │ addne r3, r3, r5 │ │ │ │ strne r3, [fp, #940] @ 0x3ac │ │ │ │ @@ -347941,15 +347941,15 @@ │ │ │ │ ldr r2, [fp, #944] @ 0x3b0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r2, r8, r2 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ ldr r2, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r6 │ │ │ │ tst r2, #134217728 @ 0x8000000 │ │ │ │ ldrne r3, [fp, #944] @ 0x3b0 │ │ │ │ ldrne r1, [sp, #44] @ 0x2c │ │ │ │ addne r3, r3, r1 │ │ │ │ strne r3, [fp, #944] @ 0x3b0 │ │ │ │ @@ -348033,53 +348033,53 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ strb r6, [sp, #68] @ 0x44 │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [fp, #940] @ 0x3ac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r5, [r7, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #76] @ 0x4c │ │ │ │ add r2, r2, #12 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [fp, #944] @ 0x3b0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r0 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [fp, #952] @ 0x3b8 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ ldr r3, [fp, #956] @ 0x3bc │ │ │ │ str r0, [fp, #948] @ 0x3b4 │ │ │ │ b 3d036c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [lr, #1104] @ 0x450 │ │ │ │ b 3d02e8 │ │ │ │ ldr r0, [pc, #28] @ 3d0498 │ │ │ │ @@ -348087,15 +348087,15 @@ │ │ │ │ bl 66a1ac │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r3, r4, lsl fp │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ + strdeq r2, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r2, #256 @ 0x100 │ │ │ │ sbc r1, r3, #0 │ │ │ │ ldr lr, [pc, #620] @ 3d0728 │ │ │ │ @@ -348120,25 +348120,25 @@ │ │ │ │ ldrb r2, [r4, #923] @ 0x39b │ │ │ │ ldrb r0, [r4, #921] @ 0x399 │ │ │ │ ands r6, r3, r2 │ │ │ │ and r5, r5, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ subs r1, r5, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ orrs r5, r5, r6 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ subs r1, r1, #2 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r1, #12 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -348171,15 +348171,15 @@ │ │ │ │ ldr r3, [pc, #344] @ 3d072c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d04f8 │ │ │ │ ldr r0, [pc, #336] @ 3d0738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d0500 │ │ │ │ ldrb r3, [r0, #922] @ 0x39a │ │ │ │ ldrb r5, [r0, #920] @ 0x398 │ │ │ │ bic r3, r3, ip │ │ │ │ strb r3, [r0, #922] @ 0x39a │ │ │ │ @@ -348199,15 +348199,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 3d072c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d065c │ │ │ │ ldr r0, [pc, #228] @ 3d073c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d000c │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d0500 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ @@ -348249,23 +348249,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #36] @ 3d0740 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d04f8 │ │ │ │ tsteq r3, r4, asr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00971ed4 │ │ │ │ - @ instruction: 0x00971eb0 │ │ │ │ - umulleq r2, r0, r8, r6 │ │ │ │ - addeq r2, r0, r0, asr r6 │ │ │ │ - @ instruction: 0x008025b8 │ │ │ │ + @ instruction: 0x00971ef4 │ │ │ │ + @ instruction: 0x00971ed0 │ │ │ │ + @ instruction: 0x008026b8 │ │ │ │ + addeq r2, r0, r0, ror r6 │ │ │ │ + ldrdeq r2, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -348395,51 +348395,51 @@ │ │ │ │ and r0, r3, ip │ │ │ │ and r3, r2, r1 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 3d0794 │ │ │ │ ldr r0, [pc, #36] @ 3d0988 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0868 │ │ │ │ @ instruction: 0x0103869c │ │ │ │ - @ instruction: 0x00971cdc │ │ │ │ - addseq r1, r7, r9, ror ip │ │ │ │ - addseq r1, r7, r7, asr #24 │ │ │ │ - addseq r1, r7, r0, lsr ip │ │ │ │ + @ instruction: 0x00971cfc │ │ │ │ + umullseq r1, r7, r9, ip │ │ │ │ + addseq r1, r7, r7, ror #24 │ │ │ │ + addseq r1, r7, r0, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r2, r0, ip, lsl #7 │ │ │ │ + addeq r2, r0, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d09f0 │ │ │ │ ldr r2, [pc, #76] @ 3d09f4 │ │ │ │ ldr r1, [pc, #76] @ 3d09f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00971abc │ │ │ │ - addeq r2, r0, r0, ror r2 │ │ │ │ - addeq r2, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0x00971adc │ │ │ │ + umulleq r2, r0, r0, r2 │ │ │ │ + addeq r2, r0, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #148] @ 3d0aa8 │ │ │ │ ldr r2, [pc, #148] @ 3d0aac │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -348447,48 +348447,48 @@ │ │ │ │ ldr r1, [pc, #140] @ 3d0ab0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #1120] @ 0x460 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d0a64 │ │ │ │ ldr r2, [pc, #100] @ 3d0ab4 │ │ │ │ add r0, r0, #1120 @ 0x460 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8e5018 │ │ │ │ + b 8e5038 │ │ │ │ ldr ip, [pc, #76] @ 3d0ab8 │ │ │ │ ldr r1, [pc, #76] @ 3d0abc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #72] @ 3d0ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r7, r0, asr sl │ │ │ │ - strdeq r2, [r0], r8 │ │ │ │ + addseq r1, r7, r0, ror sl │ │ │ │ addeq r2, r0, r8, lsl r2 │ │ │ │ - addeq r2, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x008022b0 │ │ │ │ - umulleq r2, r0, r8, r2 │ │ │ │ + addeq r2, r0, r8, lsr r2 │ │ │ │ + addeq r2, r0, ip, lsl #6 │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ + @ instruction: 0x008022b8 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 3d0b70 │ │ │ │ ldr r2, [pc, #148] @ 3d0b74 │ │ │ │ @@ -348496,15 +348496,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #1100] @ 0x44c │ │ │ │ str r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -348525,17 +348525,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, r7, r4, lsl #19 │ │ │ │ - addeq r2, r0, r8, lsr r1 │ │ │ │ - addeq r2, r0, ip, asr #2 │ │ │ │ + addseq r1, r7, r4, lsr #19 │ │ │ │ + addeq r2, r0, r8, asr r1 │ │ │ │ + addeq r2, r0, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ldr r8, [r0, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -348552,20 +348552,20 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ add r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -348671,15 +348671,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #4] @ 3d0dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq sp, r1, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ subs r2, r2, #4064 @ 0xfe0 │ │ │ │ @@ -348719,15 +348719,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d0fdc │ │ │ │ ldr r0, [pc, #1180] @ 3d1310 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0fdc │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r1, lsl #30 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [r0, r2, lsl #2] │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r6 │ │ │ │ @@ -348801,15 +348801,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d0fdc │ │ │ │ ldr r0, [pc, #868] @ 3d1320 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0fdc │ │ │ │ ldr r3, [pc, #828] @ 3d130c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3d11f0 │ │ │ │ mov r7, #0 │ │ │ │ @@ -348834,22 +348834,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #716] @ 3d132c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0eac │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3d10d8 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcc 3d1204 │ │ │ │ @@ -348857,15 +348857,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3d0fdc │ │ │ │ ldr r0, [pc, #660] @ 3d1330 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0fdc │ │ │ │ ldr r3, [r0, #1020] @ 0x3fc │ │ │ │ add r2, r1, r1, lsl #1 │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ mov r8, #0 │ │ │ │ @@ -348933,26 +348933,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d0fdc │ │ │ │ ldr r0, [pc, #364] @ 3d1338 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0fdc │ │ │ │ ldr r0, [pc, #348] @ 3d133c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0eac │ │ │ │ ldr r0, [pc, #328] @ 3d1340 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d0fdc │ │ │ │ ldr r2, [pc, #312] @ 3d1344 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ bhi 3d1080 │ │ │ │ add r2, r2, r4 │ │ │ │ ldrsh r2, [r2, r4] │ │ │ │ @@ -349013,70 +349013,70 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3d0e98 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsl r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r0, r8, lsr pc │ │ │ │ + addeq r1, r0, r8, asr pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr pc │ │ │ │ - addseq r1, r7, ip, ror #12 │ │ │ │ - strdeq r1, [r0], r0 │ │ │ │ + addseq r1, r7, ip, lsl #13 │ │ │ │ + addeq r1, r0, r0, lsl lr │ │ │ │ andeq r4, r0, r0, lsl #17 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r0, ror sp │ │ │ │ - addeq r1, r0, r0, lsl sp │ │ │ │ - @ instruction: 0x009713b4 │ │ │ │ - addeq r1, r0, r0, ror #23 │ │ │ │ - addeq r1, r0, r8, lsr #24 │ │ │ │ - @ instruction: 0x00801bb4 │ │ │ │ - addseq r1, r7, r6, asr #5 │ │ │ │ + umulleq r1, r0, r0, sp │ │ │ │ + addeq r1, r0, r0, lsr sp │ │ │ │ + @ instruction: 0x009713d4 │ │ │ │ + addeq r1, r0, r0, lsl #24 │ │ │ │ + addeq r1, r0, r8, asr #24 │ │ │ │ + ldrdeq r1, [r0], r4 │ │ │ │ + addseq r1, r7, r6, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3d13e4 │ │ │ │ ldr r2, [pc, #132] @ 3d13e8 │ │ │ │ ldr r1, [pc, #132] @ 3d13ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #100] @ 3d13f0 │ │ │ │ ldr r1, [pc, #100] @ 3d13f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #80] @ 3d13f8 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #64] @ 3d13fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009711fc │ │ │ │ - rsbseq r2, lr, r4, lsl #15 │ │ │ │ - addeq r1, r1, r0, ror #15 │ │ │ │ + addseq r1, r7, ip, lsl r2 │ │ │ │ + rsbseq r2, lr, r4, lsr #15 │ │ │ │ + addeq r1, r1, r0, lsl #16 │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ rscseq r9, pc, r0, ror #15 │ │ │ │ rscseq sp, r1, r0, lsr #2 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r0, [r1, #1102] @ 0x44e │ │ │ │ @@ -349087,20 +349087,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #1 │ │ │ │ strb r2, [r1, #1102] @ 0x44e │ │ │ │ ldr r4, [r3, #1076] @ 0x434 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #552] @ 3d1690 │ │ │ │ ldr r2, [pc, #552] @ 3d1694 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349162,15 +349162,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3d168c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [pc, #312] @ 3d16a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d14a4 │ │ │ │ ldr r3, [pc, #296] @ 3d16ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -349185,22 +349185,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3d16b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d14a4 │ │ │ │ ldr r2, [pc, #204] @ 3d16b8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d1530 │ │ │ │ ldr r2, [pc, #172] @ 3d16ac │ │ │ │ @@ -349216,49 +349216,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d16bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1530 │ │ │ │ ldr r0, [pc, #88] @ 3d16c0 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d14a4 │ │ │ │ ldr r0, [pc, #68] @ 3d16c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1530 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0103799c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, ror r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ smlabteq r3, ip, r8, r7 │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, ip, asr r8 │ │ │ │ + addeq r1, r0, ip, ror r8 │ │ │ │ andeq r6, r0, r4, ror r6 │ │ │ │ - addeq r1, r0, r8, lsr r8 │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ - addeq r1, r0, r4, asr #16 │ │ │ │ + addeq r1, r0, r8, asr r8 │ │ │ │ + addeq r1, r0, ip, lsl r8 │ │ │ │ + addeq r1, r0, r4, ror #16 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d17d0 │ │ │ │ push {r4, lr} │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ lsr r4, r2, #3 │ │ │ │ @@ -349411,22 +349411,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3d1a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d1970 │ │ │ │ strb r2, [r3, #41] @ 0x29 │ │ │ │ ldr r2, [pc, #248] @ 3d1a70 │ │ │ │ ldr r3, [pc, #216] @ 3d1a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -349476,28 +349476,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1a10 │ │ │ │ ldr r0, [pc, #64] @ 3d1a80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tsteq r3, r0, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r3, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, ip, lsl #11 │ │ │ │ + addeq r1, r0, ip, lsr #11 │ │ │ │ smlabbeq r3, ip, r4, r7 │ │ │ │ tsteq r3, ip, asr #8 │ │ │ │ tsteq r3, r4, lsl r4 │ │ │ │ smlatteq r3, r8, r3, r7 │ │ │ │ - ldrdeq r1, [r0], ip │ │ │ │ + strdeq r1, [r0], ip │ │ │ │ ldrb r3, [r2] │ │ │ │ lsrs r1, r3, #3 │ │ │ │ bne 3d1ad8 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ and r1, r3, #7 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -349637,21 +349637,21 @@ │ │ │ │ beq 3d1e78 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3d1ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d1bfc │ │ │ │ ldr r2, [pc, #480] @ 3d1ed8 │ │ │ │ ldr r3, [pc, #444] @ 3d1eb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -349686,27 +349686,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d1ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d1ba0 │ │ │ │ ldr r3, [pc, #272] @ 3d1ee4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1be4 │ │ │ │ ldr r3, [pc, #228] @ 3d1ecc │ │ │ │ @@ -349722,68 +349722,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d1ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d1be4 │ │ │ │ ldr r0, [pc, #160] @ 3d1eec │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d1ba0 │ │ │ │ ldr r0, [pc, #128] @ 3d1ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d1be4 │ │ │ │ ldr r2, [pc, #116] @ 3d1ef4 │ │ │ │ ldr r3, [pc, #52] @ 3d1eb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1eb0 │ │ │ │ ldr r0, [pc, #84] @ 3d1ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010372b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r0, r2, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ mrseq r7, R11_usr │ │ │ │ @ instruction: 0x000056bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r8, asr #6 │ │ │ │ + addeq r1, r0, r8, ror #6 │ │ │ │ tsteq r3, ip, lsl #2 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - addeq r1, r0, r0, lsl #3 │ │ │ │ - andeq r6, r0, ip, asr #7 │ │ │ │ addeq r1, r0, r0, lsr #3 │ │ │ │ - addeq r1, r0, r4, asr #2 │ │ │ │ - umulleq r1, r0, ip, r1 │ │ │ │ + andeq r6, r0, ip, asr #7 │ │ │ │ + addeq r1, r0, r0, asr #3 │ │ │ │ + addeq r1, r0, r4, ror #2 │ │ │ │ + @ instruction: 0x008011bc │ │ │ │ smlabbeq r3, r4, pc, r6 @ │ │ │ │ - addeq r1, r0, r4, asr #3 │ │ │ │ + addeq r1, r0, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #636] @ 3d2190 │ │ │ │ ldr r3, [pc, #636] @ 3d2194 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349904,25 +349904,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3d21b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ cmp r9, #0 │ │ │ │ ldr sl, [r4] │ │ │ │ bne 3d2014 │ │ │ │ b 3d2064 │ │ │ │ ldr r3, [pc, #104] @ 3d21a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -349938,28 +349938,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3d21b8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2128 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r6, [r3, -r8] │ │ │ │ tsteq r3, r8, asr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01036d90 │ │ │ │ andeq r5, r0, r0, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r0, ror pc │ │ │ │ - addeq r0, r0, r4, ror #30 │ │ │ │ + umulleq r0, r0, r0, pc @ │ │ │ │ + addeq r0, r0, r4, lsl #31 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb lr, [r2] │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #7 │ │ │ │ bne 3d220c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsr r6, lr, #3 │ │ │ │ @@ -350099,50 +350099,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d248c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2280 │ │ │ │ ldr r2, [pc, #96] @ 3d2490 │ │ │ │ ldr r3, [pc, #52] @ 3d2468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 3d2374 │ │ │ │ b 3d23ac │ │ │ │ ldr r0, [pc, #56] @ 3d2494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2280 │ │ │ │ smlabteq r3, r4, fp, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r4, fp, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r3, -r0] │ │ │ │ @ instruction: 0x01036ab0 │ │ │ │ tsteq r3, r8, ror sl │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ + addeq r0, r0, r8, lsl sp │ │ │ │ ldrdeq r6, [r3, -r4] │ │ │ │ - addeq r0, r0, r0, ror #25 │ │ │ │ + addeq r0, r0, r0, lsl #26 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d2514 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ lsr lr, r2, #3 │ │ │ │ @@ -350251,15 +350251,15 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2718 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ ldr r3, [r3, #924] @ 0x39c │ │ │ │ ldr r0, [r3, r7, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d25ac │ │ │ │ ldr r2, [pc, #348] @ 3d27d4 │ │ │ │ ldr r3, [pc, #324] @ 3d27c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -350286,22 +350286,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3d27e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d25b8 │ │ │ │ ldr r3, [pc, #200] @ 3d27e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2658 │ │ │ │ ldr r3, [pc, #168] @ 3d27dc │ │ │ │ @@ -350317,48 +350317,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3d27ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2658 │ │ │ │ ldr r0, [pc, #84] @ 3d27f0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d25b8 │ │ │ │ ldr r0, [pc, #68] @ 3d27f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2658 │ │ │ │ smlabteq r3, ip, r8, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010368b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, lsr r8 │ │ │ │ strdeq r6, [r3, -r4] │ │ │ │ smlabbeq r3, ip, r7, r6 │ │ │ │ andeq r6, r0, r8, lsr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x00800ab0 │ │ │ │ + ldrdeq r0, [r0], r0 @ │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - addeq r0, r0, r8, asr #19 │ │ │ │ - addeq r0, r0, r4, asr sl │ │ │ │ - ldrdeq r0, [r0], ip │ │ │ │ + addeq r0, r0, r8, ror #19 │ │ │ │ + addeq r0, r0, r4, ror sl │ │ │ │ + strdeq r0, [r0], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r2, [pc, #508] @ 3d2a10 │ │ │ │ lsr r7, r3, #15 │ │ │ │ @@ -350448,25 +350448,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r9, sl} │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #4] │ │ │ │ bne 3d28b4 │ │ │ │ b 3d2914 │ │ │ │ ldr r3, [pc, #100] @ 3d2a24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -350482,27 +350482,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3d2a34 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d29a8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r3, r4, r5, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r3, r0, r5, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, lsr r5 │ │ │ │ andeq r3, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r4, ror r8 │ │ │ │ - addeq r0, r0, r8, ror #16 │ │ │ │ + umulleq r0, r0, r4, r8 @ │ │ │ │ + addeq r0, r0, r8, lsl #17 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ beq 3d2aa0 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3d2a7c │ │ │ │ cmp r1, #3 │ │ │ │ @@ -350585,15 +350585,15 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ mov r3, #1 │ │ │ │ strb r8, [r2] │ │ │ │ add r1, r9, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl b95624 │ │ │ │ + bl b95644 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2bf4 │ │ │ │ add r5, r5, r4 │ │ │ │ cmp r7, r5 │ │ │ │ bhi 3d2b74 │ │ │ │ ldr r2, [pc, #308] @ 3d2cf8 │ │ │ │ @@ -350631,24 +350631,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2bb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d2bbc │ │ │ │ ldr r2, [pc, #120] @ 3d2d0c │ │ │ │ ldr r3, [pc, #88] @ 3d2cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350664,43 +350664,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #56] @ 3d2d10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d2bb0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r3, -r8] │ │ │ │ ldrdeq r6, [r3, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr #4 │ │ │ │ andeq r5, r0, r4, asr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r0, lsr #12 │ │ │ │ + addeq r0, r0, r0, asr #12 │ │ │ │ tsteq r3, r0, ror r1 │ │ │ │ - addeq r0, r0, r8, ror #11 │ │ │ │ + addeq r0, r0, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #300] @ 3d2e58 │ │ │ │ ldr r2, [pc, #300] @ 3d2e5c │ │ │ │ ldr r1, [pc, #300] @ 3d2e60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #288] @ 3d2e64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #1080] @ 0x438 │ │ │ │ str r3, [r0, #1084] @ 0x43c │ │ │ │ str r3, [r0, #1088]! @ 0x440 │ │ │ │ strh r3, [r0, #12] │ │ │ │ ldrb r2, [r4, #958] @ 0x3be │ │ │ │ @@ -350758,18 +350758,18 @@ │ │ │ │ beq 3d2e48 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #14 │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d1d8 │ │ │ │ - addseq pc, r6, r0, lsr r8 @ │ │ │ │ - umulleq r0, r0, ip, r5 @ │ │ │ │ - addeq r0, r0, r8, lsr #11 │ │ │ │ + b b8d1f8 │ │ │ │ + addseq pc, r6, r0, asr r8 @ │ │ │ │ + @ instruction: 0x008005bc │ │ │ │ + addeq r0, r0, r8, asr #11 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ ldrb ip, [r2] │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ lsr r1, r1, #1 │ │ │ │ orr ip, ip, r2, lsl #8 │ │ │ │ ldrb r2, [r0, #42] @ 0x2a │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -350877,15 +350877,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 3d30dc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d303c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d2f14 │ │ │ │ ldr r3, [pc, #156] @ 3d30e0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3028 │ │ │ │ @@ -350901,39 +350901,39 @@ │ │ │ │ beq 3d30b4 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d30ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3028 │ │ │ │ ldr r0, [pc, #52] @ 3d30f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3028 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, lsl #30 │ │ │ │ tsteq r3, ip, asr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r0, asr r2 │ │ │ │ addeq r0, r0, r0, ror r2 │ │ │ │ + umulleq r0, r0, r0, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r8, [pc, #1308] @ 3d3628 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -350946,80 +350946,80 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1276] @ 3d3638 │ │ │ │ str ip, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #1260] @ 3d363c │ │ │ │ ldr r6, [pc, #1260] @ 3d3640 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #56 @ 0x38 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #1200] @ 3d3644 │ │ │ │ ldr r3, [pc, #1200] @ 3d3648 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r9 │ │ │ │ bl 381368 │ │ │ │ ldr r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3d34dc │ │ │ │ - bl 8eeddc │ │ │ │ + bl 8eedfc │ │ │ │ cmp r6, r0 │ │ │ │ beq 3d32cc │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ bl 27cba4 │ │ │ │ ldr r7, [r4, #1136] @ 0x470 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #1140] @ 0x474 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd560 │ │ │ │ + bl 8dd580 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e5018 │ │ │ │ + bl 8e5038 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr r3, [pc, #1048] @ 3d364c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ ldrb lr, [r4, #958] @ 0x3be │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ subs lr, lr, #0 │ │ │ │ movne lr, #1 │ │ │ │ sub r1, r3, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ @@ -351060,15 +351060,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #868] @ 3d3664 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351127,15 +351127,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ add r7, r7, #56 @ 0x38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, r6, lsl #2 │ │ │ │ bl 381268 │ │ │ │ ldrb r3, [r4, #957] @ 0x3bd │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3d3404 │ │ │ │ @@ -351158,15 +351158,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #508] @ 3d3684 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351183,15 +351183,15 @@ │ │ │ │ ldr ip, [pc, #420] @ 3d3688 │ │ │ │ ldr r2, [pc, #420] @ 3d368c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351259,39 +351259,39 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #4 │ │ │ │ b 3d3524 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #3 │ │ │ │ b 3d3524 │ │ │ │ - addseq pc, r6, r4, asr r4 @ │ │ │ │ - @ instruction: 0x008001b4 │ │ │ │ - addeq r0, r0, r0, asr #3 │ │ │ │ + addseq pc, r6, r4, ror r4 @ │ │ │ │ + ldrdeq r0, [r0], r4 │ │ │ │ + addeq r0, r0, r0, ror #3 │ │ │ │ smlatteq r3, r0, ip, r5 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - rsbseq lr, lr, ip, lsr r3 │ │ │ │ - rsbseq lr, lr, r0, asr r3 │ │ │ │ + rsbseq lr, lr, ip, asr r3 │ │ │ │ + rsbseq lr, lr, r0, ror r3 │ │ │ │ rscseq fp, r1, ip, lsr r3 │ │ │ │ - addeq r0, r0, ip, lsr #25 │ │ │ │ + addeq r0, r0, ip, asr #25 │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ - umullseq pc, r6, r4, r2 @ │ │ │ │ + @ instruction: 0x0096f2b4 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addseq pc, r6, ip, ror #4 │ │ │ │ - addeq r0, r0, ip, ror r0 │ │ │ │ - ldrsbeq pc, [pc], #-248 @ │ │ │ │ + addseq pc, r6, ip, lsl #5 │ │ │ │ + umulleq r0, r0, ip, r0 @ │ │ │ │ + ldrsheq pc, [pc], #-248 @ │ │ │ │ andeq r0, r0, lr, lsr r6 │ │ │ │ - addseq pc, r6, r0, ror r1 @ │ │ │ │ - @ instruction: 0x007ee098 │ │ │ │ - rsbseq lr, lr, ip, lsr #1 │ │ │ │ + umullseq pc, r6, r0, r1 @ │ │ │ │ + ldrheq lr, [lr], #-8 @ │ │ │ │ + rsbseq lr, lr, ip, asr #1 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - addseq pc, r6, r4, ror #1 │ │ │ │ - rsbseq pc, pc, ip, lsl pc @ │ │ │ │ - rsbseq pc, pc, r0, asr lr @ │ │ │ │ + addseq pc, r6, r4, lsl #2 │ │ │ │ + rsbseq pc, pc, ip, lsr pc @ │ │ │ │ + rsbseq pc, pc, r0, ror lr @ │ │ │ │ andeq r0, r0, r1, ror #12 │ │ │ │ - rsbseq pc, pc, ip, ror #28 │ │ │ │ + rsbseq pc, pc, ip, lsl #29 │ │ │ │ andeq r0, r0, sp, lsl r6 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d3760 │ │ │ │ push {r4, lr} │ │ │ │ @@ -351480,30 +351480,30 @@ │ │ │ │ strb fp, [r5, #41] @ 0x29 │ │ │ │ strb fp, [sp, #63] @ 0x3f │ │ │ │ ldr r9, [r4, #1140] @ 0x474 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ add r3, sp, #63 @ 0x3f │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r8, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [pc, #2224] @ 3d4294 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ b 3d3a08 │ │ │ │ ldrb r1, [r3, #10] │ │ │ │ @@ -351537,28 +351537,28 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr sl, [r1, #1140] @ 0x474 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ strb r9, [sp, #84] @ 0x54 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r3, #156] @ 0x9c │ │ │ │ add r2, sp, #109 @ 0x6d │ │ │ │ sub r3, fp, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx r6 │ │ │ │ @@ -351669,15 +351669,15 @@ │ │ │ │ ble 3d4008 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3d3cac │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ ldr r2, [r4, #1024] @ 0x400 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r7, r5 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ strb r2, [r8], #1 │ │ │ │ beq 3d4000 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -351698,30 +351698,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ asr r3, r7, #31 │ │ │ │ add r5, sp, #88 @ 0x58 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [pc, #1360] @ 3d429c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, sl │ │ │ │ bne 3d4038 │ │ │ │ ldrb r3, [r6, #9] │ │ │ │ @@ -351773,15 +351773,15 @@ │ │ │ │ sub r2, r7, #1 │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ and r2, r2, sl │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ sub r7, r7, r2 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -351789,15 +351789,15 @@ │ │ │ │ asr r3, r7, #31 │ │ │ │ add sl, sp, #88 @ 0x58 │ │ │ │ stm sl, {r0, r1} │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [pc, #1056] @ 3d429c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ bne 3d40f0 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -351805,15 +351805,15 @@ │ │ │ │ sub r3, r1, r8 │ │ │ │ cmp r7, r3 │ │ │ │ bhi 3d3ff4 │ │ │ │ cmp r7, #0 │ │ │ │ ble 3d3f2c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ add r0, r8, r0 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [sp, #116] @ 0x74 │ │ │ │ ldrb r8, [r6, #11] │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ mov r2, r8 │ │ │ │ @@ -351825,15 +351825,15 @@ │ │ │ │ mov fp, #1 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [r8, #1]! │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ strb sl, [r3, r1] │ │ │ │ @@ -351895,15 +351895,15 @@ │ │ │ │ b 3d3b64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r4, #1036] @ 0x40c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub r3, sl, r3 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r4, #1036] @ 0x40c │ │ │ │ str r1, [r4, #1032] @ 0x408 │ │ │ │ ldr fp, [r6] │ │ │ │ b 3d3cd0 │ │ │ │ @@ -351927,23 +351927,23 @@ │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 3d42b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3d5c │ │ │ │ ldr r3, [pc, #484] @ 3d42b4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351974,23 +351974,23 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str fp, [sl, #4] │ │ │ │ str fp, [sl, #8] │ │ │ │ str fp, [sl, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d42b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3e8c │ │ │ │ ldr r3, [pc, #296] @ 3d42b4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -352017,37 +352017,37 @@ │ │ │ │ beq 3d4250 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d42c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d3fc0 │ │ │ │ ldr r0, [pc, #156] @ 3d42c4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d40bc │ │ │ │ ldr r0, [pc, #136] @ 3d42c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4178 │ │ │ │ ldr r0, [pc, #116] @ 3d42cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d3fc0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d42d0 │ │ │ │ ldr r1, [pc, #100] @ 3d42d4 │ │ │ │ ldr r0, [pc, #100] @ 3d42d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352061,25 +352061,25 @@ │ │ │ │ ldrsheq sl, [r1], #164 @ 0xa4 @ │ │ │ │ ldrheq sl, [r1], #164 @ 0xa4 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ qaddeq r5, r0, r3 │ │ │ │ andeq r5, r0, ip, lsl #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007ff398 │ │ │ │ + ldrheq pc, [pc], #-56 @ │ │ │ │ andeq r5, r0, r4, asr #27 │ │ │ │ - ldrsbeq pc, [pc], #-44 @ │ │ │ │ + ldrsheq pc, [pc], #-44 @ │ │ │ │ andeq r5, r0, ip, ror #20 │ │ │ │ - rsbseq pc, pc, r8, lsr #3 │ │ │ │ - rsbseq pc, pc, r4, ror r2 @ │ │ │ │ - rsbseq pc, pc, ip, asr r2 @ │ │ │ │ - rsbseq pc, pc, r4, lsr #3 │ │ │ │ - @ instruction: 0x0096e2f0 │ │ │ │ - rsbseq pc, pc, r8, rrx │ │ │ │ - ldrheq pc, [pc], #-16 @ │ │ │ │ + rsbseq pc, pc, r8, asr #3 │ │ │ │ + @ instruction: 0x007ff294 │ │ │ │ + rsbseq pc, pc, ip, ror r2 @ │ │ │ │ + rsbseq pc, pc, r4, asr #3 │ │ │ │ + addseq lr, r6, r0, lsl r3 │ │ │ │ + rsbseq pc, pc, r8, lsl #1 │ │ │ │ + ldrsbeq pc, [pc], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #1796] @ 3d49f8 │ │ │ │ ldr ip, [pc, #1796] @ 3d49fc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -352155,15 +352155,15 @@ │ │ │ │ beq 3d43f4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d47d4 │ │ │ │ ldr r3, [r8, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r0, [r8, #957] @ 0x3bd │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r0, r4 │ │ │ │ ldr r2, [r8, #1080] @ 0x438 │ │ │ │ ldr r1, [r8, #1084] @ 0x43c │ │ │ │ bgt 3d4400 │ │ │ │ ldr r3, [r8, #1088] @ 0x440 │ │ │ │ @@ -352189,15 +352189,15 @@ │ │ │ │ bne 3d49dc │ │ │ │ ldr r0, [pc, #1404] @ 3d4a1c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ str r6, [r8, #1080] @ 0x438 │ │ │ │ b 3d437c │ │ │ │ str r6, [r8, #1092] @ 0x444 │ │ │ │ b 3d437c │ │ │ │ ands r1, r6, #3 │ │ │ │ beq 3d45a4 │ │ │ │ ldr r3, [pc, #1344] @ 3d4a14 │ │ │ │ @@ -352217,15 +352217,15 @@ │ │ │ │ ldr r0, [pc, #1304] @ 3d4a24 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #1260] @ 3d4a08 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #1276] @ 3d4a28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4338 │ │ │ │ ldr r3, [pc, #1236] @ 3d4a14 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352240,23 +352240,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3d4a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4338 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r8, #1096] @ 0x448 │ │ │ │ strb r3, [r8, #1100] @ 0x44c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352372,22 +352372,22 @@ │ │ │ │ beq 3d49e0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #660] @ 3d4a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d45fc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 3d1450 │ │ │ │ b 3d46c0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ @@ -352412,22 +352412,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3d4a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d441c │ │ │ │ ldr r2, [pc, #496] @ 3d4a48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #328 @ 0x148 │ │ │ │ b 3d46ec │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352435,26 +352435,26 @@ │ │ │ │ ldr r3, [pc, #416] @ 3d4a14 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d472c │ │ │ │ ldr r0, [pc, #452] @ 3d4a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d472c │ │ │ │ ldr r0, [pc, #440] @ 3d4a50 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4338 │ │ │ │ ldr r0, [pc, #420] @ 3d4a54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d441c │ │ │ │ ldr r2, [pc, #404] @ 3d4a58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #336 @ 0x150 │ │ │ │ b 3d46ec │ │ │ │ ldr r3, [pc, #392] @ 3d4a5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352474,21 +352474,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d4a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4650 │ │ │ │ ldr r3, [pc, #280] @ 3d4a64 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #184] @ 3d4a14 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352504,69 +352504,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3d4a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4874 │ │ │ │ ldr r0, [pc, #168] @ 3d4a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4650 │ │ │ │ ldr r0, [pc, #156] @ 3d4a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4874 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3d4a74 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d45fc │ │ │ │ tsteq r3, r0, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r4, [r3, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ smlabbeq r3, r0, sl, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq r3, r8, r9, r4 │ │ │ │ - rsbseq pc, pc, ip, lsr #5 │ │ │ │ + rsbseq pc, pc, ip, asr #5 │ │ │ │ tsteq r3, ip, lsl r9 │ │ │ │ - rsbseq pc, pc, r8, lsl #4 │ │ │ │ + rsbseq pc, pc, r8, lsr #4 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, pc, r8, asr #30 │ │ │ │ + rsbseq lr, pc, r8, ror #30 │ │ │ │ ldrsheq r9, [r1], #212 @ 0xd4 @ │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbseq lr, pc, ip, lsl lr @ │ │ │ │ + rsbseq lr, pc, ip, lsr lr @ │ │ │ │ andeq r5, r0, r0, lsl #3 │ │ │ │ - rsbseq lr, pc, r8, lsl #26 │ │ │ │ + rsbseq lr, pc, r8, lsr #26 │ │ │ │ rscseq r9, r1, r4, lsl #25 │ │ │ │ - rsbseq lr, pc, r0, lsr #28 │ │ │ │ - rsbseq lr, pc, r4, lsl #25 │ │ │ │ - ldrsbeq lr, [pc], #-204 @ │ │ │ │ + rsbseq lr, pc, r0, asr #28 │ │ │ │ + rsbseq lr, pc, r4, lsr #25 │ │ │ │ + ldrsheq lr, [pc], #-204 @ │ │ │ │ rscseq r9, r1, r8, lsl ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq lr, pc, r0, lsr #27 │ │ │ │ + rsbseq lr, pc, r0, asr #27 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq lr, pc, r0, ror #24 │ │ │ │ - rsbseq lr, pc, ip, lsr sp @ │ │ │ │ - @ instruction: 0x007fec90 │ │ │ │ - rsbseq lr, pc, r8, lsl #24 │ │ │ │ + rsbseq lr, pc, r0, lsl #25 │ │ │ │ + rsbseq lr, pc, ip, asr sp @ │ │ │ │ + ldrheq lr, [pc], #-192 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #700] @ 3d4d50 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -352647,15 +352647,15 @@ │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ beq 3d4c74 │ │ │ │ ldr r9, [r4, #1028] @ 0x404 │ │ │ │ b 3d4be4 │ │ │ │ add r0, r1, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ cmp r6, r8 │ │ │ │ beq 3d4c74 │ │ │ │ ldrb r3, [r9, r1] │ │ │ │ cmp r3, r7 │ │ │ │ bne 3d4bcc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #41] @ 0x29 │ │ │ │ @@ -352678,21 +352678,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3d4d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4ae4 │ │ │ │ ldr ip, [r4, #1052] @ 0x41c │ │ │ │ cmp ip, #0 │ │ │ │ beq 3d4cd8 │ │ │ │ sub lr, r7, #255 @ 0xff │ │ │ │ clz lr, lr │ │ │ │ ldr r3, [r4, #1048] @ 0x418 │ │ │ │ @@ -352738,27 +352738,27 @@ │ │ │ │ movne r0, lr │ │ │ │ orreq r0, lr, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d4cfc │ │ │ │ b 3d4bf0 │ │ │ │ ldr r0, [pc, #48] @ 3d4d74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4ae4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, asr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r3, ip, r2, r4 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, pc, r8, lsl #22 │ │ │ │ - rsbseq lr, pc, r8, asr sl @ │ │ │ │ + rsbseq lr, pc, r8, lsr #22 │ │ │ │ + rsbseq lr, pc, r8, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1264] @ 3d5280 │ │ │ │ ldr r2, [pc, #1264] @ 3d5284 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352846,15 +352846,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d4e44 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d4fc4 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d4e44 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5090 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ @@ -352868,15 +352868,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d4dfc │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d51d8 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d4dfc │ │ │ │ ldr r3, [pc, #824] @ 3d5294 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4eb0 │ │ │ │ @@ -352890,15 +352890,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5044 │ │ │ │ ldr r0, [pc, #772] @ 3d52a0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ bne 3d4ebc │ │ │ │ b 3d4e44 │ │ │ │ @@ -352921,40 +352921,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3d52a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d4eec │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3d52ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ b 3d4fac │ │ │ │ ldr r3, [pc, #508] @ 3d5294 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352972,24 +352972,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d52b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ bne 3d4f14 │ │ │ │ b 3d4dfc │ │ │ │ @@ -353011,32 +353011,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d52b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4dc8 │ │ │ │ ldr r0, [pc, #268] @ 3d52bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d4eec │ │ │ │ ldr r0, [pc, #252] @ 3d52c0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ b 3d5118 │ │ │ │ ldr r2, [pc, #196] @ 3d52a4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353054,66 +353054,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3d52c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d4f44 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d52c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d4f44 │ │ │ │ ldr r0, [pc, #84] @ 3d52cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d4dc8 │ │ │ │ tsteq r3, r4, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ qaddeq r4, r4, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01033f9c │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, pc, r8, asr #29 │ │ │ │ + rsbseq sp, pc, r8, ror #29 │ │ │ │ andeq r6, r0, r4, ror r6 │ │ │ │ - rsbseq sp, pc, r4, asr lr @ │ │ │ │ - ldrheq sp, [pc], #-212 @ │ │ │ │ - rsbseq sp, pc, r8, lsr #26 │ │ │ │ + rsbseq sp, pc, r4, ror lr @ │ │ │ │ + ldrsbeq sp, [pc], #-212 @ │ │ │ │ + rsbseq sp, pc, r8, asr #26 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq lr, pc, ip, lsr r5 @ │ │ │ │ - rsbseq sp, pc, r4, lsl sp @ │ │ │ │ - rsbseq sp, pc, r0, lsr #25 │ │ │ │ - rsbseq sp, pc, r0, asr #24 │ │ │ │ + rsbseq lr, pc, ip, asr r5 @ │ │ │ │ + rsbseq sp, pc, r4, lsr sp @ │ │ │ │ + rsbseq sp, pc, r0, asr #25 │ │ │ │ rsbseq sp, pc, r0, ror #24 │ │ │ │ - rsbseq lr, pc, r8, lsl #9 │ │ │ │ + rsbseq sp, pc, r0, lsl #25 │ │ │ │ + rsbseq lr, pc, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d5304 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ smlalseq r9, r1, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3d5374 │ │ │ │ mov r4, r1 │ │ │ │ @@ -353121,30 +353121,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3d537c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq sp, r6, ip, r2 │ │ │ │ - rsbseq r6, pc, r0, asr #15 │ │ │ │ - ldrsbeq r6, [pc], #-116 @ │ │ │ │ + @ instruction: 0x0096d2bc │ │ │ │ + rsbseq r6, pc, r0, ror #15 │ │ │ │ + ldrsheq r6, [pc], #-116 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 3696d4 │ │ │ │ @@ -353183,32 +353183,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #60] @ 3d5480 │ │ │ │ ldr r1, [pc, #60] @ 3d5484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #40] @ 3d5488 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq sp, r6, ip, lsr #3 │ │ │ │ - ldrsbeq lr, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq sp, r0, r8, lsr #14 │ │ │ │ + b 927f30 │ │ │ │ + addseq sp, r6, ip, asr #3 │ │ │ │ + ldrsheq lr, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq sp, r0, r8, asr #14 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rscseq r6, pc, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -353220,71 +353220,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #392] @ 3d5660 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3d5664 │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #348] @ 3d5668 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3d566c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #312] @ 3d5670 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 933ee0 │ │ │ │ + bl 933f00 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 933ee0 │ │ │ │ + bl 933f00 │ │ │ │ ldr r3, [pc, #248] @ 3d5674 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3d5678 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 36989c │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -353314,29 +353314,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3d5648 │ │ │ │ ldr r2, [pc, #68] @ 3d567c │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e5018 │ │ │ │ - bl 8eeddc │ │ │ │ + b 8e5038 │ │ │ │ + bl 8eedfc │ │ │ │ mov r1, r0 │ │ │ │ b 3d5630 │ │ │ │ - addseq sp, r6, r0, lsr #2 │ │ │ │ - rsbseq lr, pc, r8, lsl #9 │ │ │ │ - @ instruction: 0x007fe49c │ │ │ │ - rsbseq lr, pc, r8, lsl #9 │ │ │ │ + addseq sp, r6, r0, asr #2 │ │ │ │ + rsbseq lr, pc, r8, lsr #9 │ │ │ │ + ldrheq lr, [pc], #-76 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #9 │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ - rsbseq lr, pc, r0, ror r4 @ │ │ │ │ - rsbseq lr, pc, r8, lsr #18 │ │ │ │ + @ instruction: 0x007fe490 │ │ │ │ + rsbseq lr, pc, r8, asr #18 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq lr, pc, ip, lsl #16 │ │ │ │ + rsbseq lr, pc, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3d57a8 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -353420,15 +353420,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3d5848 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3d5830 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -353441,33 +353441,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3d584c │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a1ac │ │ │ │ - addseq ip, r6, r4, lsl #28 │ │ │ │ - rsbseq lr, pc, r8, asr r1 @ │ │ │ │ - @ instruction: 0x007fe198 │ │ │ │ - rsbseq lr, pc, r4, ror #2 │ │ │ │ + addseq ip, r6, r4, lsr #28 │ │ │ │ + rsbseq lr, pc, r8, ror r1 @ │ │ │ │ + ldrheq lr, [pc], #-24 @ │ │ │ │ + rsbseq lr, pc, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d58d0 │ │ │ │ ldr r2, [pc, #104] @ 3d58d4 │ │ │ │ ldr r1, [pc, #104] @ 3d58d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -353477,17 +353477,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq ip, r6, ip, asr sp │ │ │ │ - rsbseq lr, pc, r0, asr #1 │ │ │ │ - ldrsbeq lr, [pc], #-4 @ │ │ │ │ + addseq ip, r6, ip, ror sp │ │ │ │ + rsbseq lr, pc, r0, ror #1 │ │ │ │ + ldrsheq lr, [pc], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3d5978 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353496,15 +353496,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3d5980 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 3d5944 │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -353519,17 +353519,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0096ccd4 │ │ │ │ - rsbseq lr, pc, ip, asr #32 │ │ │ │ - rsbseq lr, pc, r8, lsr #32 │ │ │ │ + @ instruction: 0x0096ccf4 │ │ │ │ + rsbseq lr, pc, ip, rrx │ │ │ │ + rsbseq lr, pc, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3d5aa4 │ │ │ │ ldr r7, [pc, #264] @ 3d5aa8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -353538,47 +353538,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #224] @ 3d5ab0 │ │ │ │ ldr r1, [pc, #224] @ 3d5ab4 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #184] @ 3d5ab8 │ │ │ │ ldr r1, [pc, #184] @ 3d5abc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldr r2, [pc, #152] @ 3d5ac0 │ │ │ │ ldr r1, [pc, #152] @ 3d5ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 381268 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -353588,29 +353588,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381368 │ │ │ │ - addseq ip, r6, ip, lsr #24 │ │ │ │ - rsbseq sp, pc, r8, lsr #31 │ │ │ │ - rsbseq sp, pc, r0, lsl #31 │ │ │ │ - ldrheq fp, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq fp, lr, r4, asr #21 │ │ │ │ - rsbseq sp, pc, r0, ror #30 │ │ │ │ + addseq ip, r6, ip, asr #24 │ │ │ │ rsbseq sp, pc, r8, asr #31 │ │ │ │ - rsbseq sp, pc, r4, asr pc @ │ │ │ │ - rsbseq sp, pc, ip, lsr #31 │ │ │ │ + rsbseq sp, pc, r0, lsr #31 │ │ │ │ + ldrsbeq fp, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, lr, r4, ror #21 │ │ │ │ + rsbseq sp, pc, r0, lsl #31 │ │ │ │ + rsbseq sp, pc, r8, ror #31 │ │ │ │ + rsbseq sp, pc, r4, ror pc @ │ │ │ │ + rsbseq sp, pc, ip, asr #31 │ │ │ │ rscseq r8, r1, r8, lsl #26 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -353618,15 +353618,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 3d5eb0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -353649,27 +353649,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r7, [pc, #812] @ 3d5eb8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3d5bb4 │ │ │ │ ldr r3, [pc, #788] @ 3d5ebc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353679,15 +353679,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 8eb214 │ │ │ │ + bl 8eb234 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 3d5d00 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -353700,17 +353700,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 8eef38 │ │ │ │ + bl 8eef58 │ │ │ │ mov r8, r0 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3d5e8c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -353731,69 +353731,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r5, [r9] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c78 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 3d5ec4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 3d5c78 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d90 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5d90 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 8ee654 │ │ │ │ + bl 8ee674 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d9b4 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3d5e8c │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 3d5c80 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r4, [r5] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c80 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 3d5ec4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 3d5c80 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c14 │ │ │ │ mov r0, sl │ │ │ │ - bl 8df910 │ │ │ │ + bl 8df930 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d5d18 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 3d5c14 │ │ │ │ ldr r3, [pc, #264] @ 3d5ec8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -353829,27 +353829,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d5ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d5dcc │ │ │ │ ldr r0, [pc, #96] @ 3d5edc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d5dcc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 3d5ee0 │ │ │ │ ldr r1, [pc, #76] @ 3d5ee4 │ │ │ │ ldr r0, [pc, #76] @ 3d5ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353863,19 +353863,19 @@ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ tsteq r3, r8, ror r1 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, pc, r8, lsr #23 │ │ │ │ - rsbseq sp, pc, ip, asr #23 │ │ │ │ - addseq ip, r6, r0, lsr r7 │ │ │ │ - rsbseq r7, lr, ip, asr #12 │ │ │ │ - rsbseq r7, lr, r0, ror #12 │ │ │ │ + rsbseq sp, pc, r8, asr #23 │ │ │ │ + rsbseq sp, pc, ip, ror #23 │ │ │ │ + addseq ip, r6, r0, asr r7 │ │ │ │ + rsbseq r7, lr, ip, ror #12 │ │ │ │ + rsbseq r7, lr, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 3d6100 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353885,30 +353885,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 3d5f58 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 3d5f90 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353938,15 +353938,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 3d60f0 │ │ │ │ @@ -353977,15 +353977,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 3d5fb0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3d5380 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -354001,17 +354001,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d60d8 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d60d8 │ │ │ │ - addseq ip, r6, r4, asr #13 │ │ │ │ - rsbseq sp, pc, r0, asr #20 │ │ │ │ - rsbseq sp, pc, ip, lsl sl @ │ │ │ │ + addseq ip, r6, r4, ror #13 │ │ │ │ + rsbseq sp, pc, r0, ror #20 │ │ │ │ + rsbseq sp, pc, ip, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3d6514 │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -354093,15 +354093,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -354169,15 +354169,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 8ef3ac │ │ │ │ + bl 8ef3cc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -354204,15 +354204,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3d62e4 │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -354266,49 +354266,49 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3d6240 │ │ │ │ bge fee80fc8 <__bss_end__@@Base+0xfd9630f8> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3d6528 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r8, r1, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3d65a4 │ │ │ │ ldr r2, [pc, #96] @ 3d65a8 │ │ │ │ ldr r1, [pc, #96] @ 3d65ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #68] @ 3d65b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #56] @ 3d65b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq ip, r6, ip, lsl #2 │ │ │ │ - rsbseq sp, sp, r8, lsr #11 │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ + addseq ip, r6, ip, lsr #2 │ │ │ │ + rsbseq sp, sp, r8, asr #11 │ │ │ │ + addeq ip, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ ldrsbeq r8, [r1], #32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #272] @ 3d66e0 │ │ │ │ @@ -354318,47 +354318,47 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 3d66e4 │ │ │ │ ldr r1, [pc, #256] @ 3d66e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #236] @ 3d66ec │ │ │ │ ldr r1, [pc, #236] @ 3d66f0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ mov fp, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #176] @ 3d66f4 │ │ │ │ add r8, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8dc8c4 │ │ │ │ + bl 8dc8e4 │ │ │ │ ldr r2, [pc, #152] @ 3d66f8 │ │ │ │ ldr r1, [pc, #152] @ 3d66fc │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #128] @ 3d6700 │ │ │ │ ldr r1, [pc, #128] @ 3d6704 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r5, #1088 @ 0x440 │ │ │ │ @@ -354371,37 +354371,37 @@ │ │ │ │ mov r2, #14 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bl 36a550 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 381368 │ │ │ │ - addseq ip, r6, r8, lsl #1 │ │ │ │ - rsbseq sl, lr, r8, lsr #29 │ │ │ │ - ldrheq sl, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq sp, pc, r8, lsr #9 │ │ │ │ + addseq ip, r6, r8, lsr #1 │ │ │ │ + rsbseq sl, lr, r8, asr #29 │ │ │ │ + ldrsbeq sl, [lr], #-232 @ 0xffffff18 @ │ │ │ │ rsbseq sp, pc, r8, asr #9 │ │ │ │ - @ instruction: 0x007fd498 │ │ │ │ - @ instruction: 0x007dd494 │ │ │ │ - strdeq ip, [r0], r0 │ │ │ │ + rsbseq sp, pc, r8, ror #9 │ │ │ │ + ldrheq sp, [pc], #-72 @ │ │ │ │ + ldrheq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + addeq ip, r0, r0, lsl r5 │ │ │ │ rscseq r5, pc, r0, lsr #5 │ │ │ │ rscseq r8, r1, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ lsr r2, r4, #9 │ │ │ │ ands r2, r2, #7 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r5, [pc, #100] @ 3d67a0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r2, #7 │ │ │ │ @@ -354424,18 +354424,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3d67a8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ smlabteq r3, ip, r6, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq sp, pc, r4, asr r3 @ │ │ │ │ + rsbseq sp, pc, r4, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2928] @ 0xb70 │ │ │ │ ldr r1, [pc, #604] @ 3d6a20 │ │ │ │ ldr r2, [pc, #604] @ 3d6a24 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354476,15 +354476,15 @@ │ │ │ │ add r0, r4, #924 @ 0x39c │ │ │ │ str r5, [r4, #1100] @ 0x44c │ │ │ │ strb r3, [r4, #1084] @ 0x43c │ │ │ │ bl 27d9e4 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bic r1, r5, r1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d69d4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ea28 │ │ │ │ @@ -354502,28 +354502,28 @@ │ │ │ │ str r8, [sl] │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, r2, r5 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354541,28 +354541,28 @@ │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r8, [r3], #-4 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef5fc │ │ │ │ + bl 8ef61c │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354607,42 +354607,42 @@ │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r0, #1092] @ 0x444 │ │ │ │ orr r0, r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r4, lsl #24 │ │ │ │ - rsbseq sp, pc, r0, rrx │ │ │ │ - rsbseq sp, pc, r4, asr #32 │ │ │ │ + addseq fp, r6, r4, lsr #24 │ │ │ │ + rsbseq sp, pc, r0, lsl #1 │ │ │ │ + rsbseq sp, pc, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3d6b24 │ │ │ │ ldr r2, [pc, #96] @ 3d6b28 │ │ │ │ ldr r1, [pc, #96] @ 3d6b2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r0, #1344 @ 0x540 │ │ │ │ add r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ bl 36a144 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3d6af0 │ │ │ │ @@ -354650,17 +354650,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq fp, r6, r0, fp │ │ │ │ - ldrsbeq ip, [pc], #-248 @ │ │ │ │ + @ instruction: 0x0096bbb0 │ │ │ │ ldrsheq ip, [pc], #-248 @ │ │ │ │ + rsbseq sp, pc, r8, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3d6b8c │ │ │ │ ldr r2, [pc, #68] @ 3d6b90 │ │ │ │ ldr r1, [pc, #68] @ 3d6b94 │ │ │ │ @@ -354668,25 +354668,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bic r1, r3, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c134 │ │ │ │ - addseq fp, r6, ip, lsl #22 │ │ │ │ - rsbseq ip, pc, r0, asr pc @ │ │ │ │ + b 92c154 │ │ │ │ + addseq fp, r6, ip, lsr #22 │ │ │ │ rsbseq ip, pc, r0, ror pc @ │ │ │ │ + @ instruction: 0x007fcf90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #144] @ 3d6c40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354696,15 +354696,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d6c44 │ │ │ │ ldr r1, [pc, #120] @ 3d6c48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr lr, [pc, #100] @ 3d6c4c │ │ │ │ mov ip, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #60 @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r0, #1092] @ 0x444 │ │ │ │ ands r3, r1, r2, lsl ip │ │ │ │ @@ -354721,18 +354721,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r8, lsr #21 │ │ │ │ - rsbseq ip, pc, r0, ror #29 │ │ │ │ + addseq fp, r6, r8, asr #21 │ │ │ │ rsbseq ip, pc, r0, lsl #30 │ │ │ │ - addseq fp, r6, r0, ror sl │ │ │ │ + rsbseq ip, pc, r0, lsr #30 │ │ │ │ + umullseq fp, r6, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3d6cdc │ │ │ │ ldr r2, [pc, #116] @ 3d6ce0 │ │ │ │ ldr r1, [pc, #116] @ 3d6ce4 │ │ │ │ @@ -354740,15 +354740,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r0, #1084] @ 0x43c │ │ │ │ ldr r4, [r0, #1116] @ 0x45c │ │ │ │ ldr lr, [r0, #1120] @ 0x460 │ │ │ │ ldr ip, [r0, #1124] @ 0x464 │ │ │ │ ldr r5, [r0, #1112] @ 0x458 │ │ │ │ add r1, r0, r2, lsl #4 │ │ │ │ bic r4, r4, #3 │ │ │ │ @@ -354760,17 +354760,17 @@ │ │ │ │ str r4, [r1, #928] @ 0x3a0 │ │ │ │ str lr, [r1, #932] @ 0x3a4 │ │ │ │ str ip, [r1, #936] @ 0x3a8 │ │ │ │ strb r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3d67ac │ │ │ │ - addseq fp, r6, ip, ror #19 │ │ │ │ - rsbseq ip, pc, r0, lsr lr @ │ │ │ │ - rsbseq ip, pc, ip, asr #28 │ │ │ │ + addseq fp, r6, ip, lsl #20 │ │ │ │ + rsbseq ip, pc, r0, asr lr @ │ │ │ │ + rsbseq ip, pc, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #176] @ 3d6db0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354780,19 +354780,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3d6db4 │ │ │ │ ldr r1, [pc, #152] @ 3d6db8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #132] @ 3d6dbc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930854 │ │ │ │ + bl 930874 │ │ │ │ ldr r3, [pc, #120] @ 3d6dc0 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ beq 3d6d88 │ │ │ │ ldr r3, [pc, #108] @ 3d6dc4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -354802,32 +354802,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #134217728 @ 0x8000000 │ │ │ │ bic r3, r3, #3584 @ 0xe00 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ str r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e3cb8 │ │ │ │ + b 8e3cd8 │ │ │ │ ldr r3, [r4, #1088] @ 0x440 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ orr r3, r3, #3584 @ 0xe00 │ │ │ │ b 3d6d74 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3d6dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d6d64 │ │ │ │ - addseq fp, r6, r8, asr r9 │ │ │ │ - rsbseq ip, pc, ip, lsl #27 │ │ │ │ - rsbseq ip, pc, r8, lsr #27 │ │ │ │ + addseq fp, r6, r8, ror r9 │ │ │ │ + rsbseq ip, pc, ip, lsr #27 │ │ │ │ + rsbseq ip, pc, r8, asr #27 │ │ │ │ ldrdeq r2, [r3, -r0] │ │ │ │ ldrbvc sp, [fp, #-3853]! @ 0xfffff0f3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x007fcd9c │ │ │ │ + ldrheq ip, [pc], #-220 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #416] @ 0x1a0 │ │ │ │ ldr r2, [r0, #2144] @ 0x860 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354854,34 +354854,34 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #1908] @ 0x774 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [r4, #1620] @ 0x654 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d6e28 │ │ │ │ ldr r0, [r4, #1332] @ 0x534 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d6e1c │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d6e10 │ │ │ │ ldr r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d6e00 │ │ │ │ ldr r0, [r0, #468] @ 0x1d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d6df0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #272] @ 0x110 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -354899,15 +354899,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6ed8 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d6ed8 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldrd r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ strd r4, [r0, #200] @ 0xc8 │ │ │ │ clz r3, r3 │ │ │ │ ldrd r4, [r0, #56] @ 0x38 │ │ │ │ @@ -355051,17 +355051,17 @@ │ │ │ │ ldr r2, [pc, #24] @ 3d716c │ │ │ │ ldr r1, [pc, #24] @ 3d7170 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ b 27ecbc <__printf_chk@plt> │ │ │ │ - addseq fp, r6, r4, lsr #14 │ │ │ │ - addseq fp, r6, r4, ror r7 │ │ │ │ - rsbseq ip, pc, ip, ror #21 │ │ │ │ + addseq fp, r6, r4, asr #14 │ │ │ │ + umullseq fp, r6, r4, r7 │ │ │ │ + rsbseq ip, pc, ip, lsl #22 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r1, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ strh r2, [r3, #168] @ 0xa8 │ │ │ │ beq 3d71dc │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -355299,15 +355299,15 @@ │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3d73e0 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r5, #1392] @ 0x570 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ str r1, [r5, #1392] @ 0x570 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ ldr r3, [r5, #1304] @ 0x518 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ lsl r0, r4, #3 │ │ │ │ orr r0, r0, r1, lsl #1 │ │ │ │ sub r3, r3, #2 │ │ │ │ orr r0, r0, r2 │ │ │ │ @@ -355348,15 +355348,15 @@ │ │ │ │ and r1, r1, #64 @ 0x40 │ │ │ │ orr r4, r4, r0 │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ add r3, r2, r6 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3d7590 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ lsl r4, r0, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ b 3d7590 │ │ │ │ @@ -355533,15 +355533,15 @@ │ │ │ │ ldr r1, [pc, #596] @ 3d7b30 │ │ │ │ ldr r0, [pc, #596] @ 3d7b34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d7378 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7364 │ │ │ │ ldr r2, [pc, #556] @ 3d7b38 │ │ │ │ sub r3, ip, #3008 @ 0xbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355589,15 +355589,15 @@ │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ b 3d73e0 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r5, #1392] @ 0x570 │ │ │ │ ldrb r0, [r5, #1358] @ 0x54e │ │ │ │ lsl r3, r3, #3 │ │ │ │ ldr ip, [r5, #1396] @ 0x574 │ │ │ │ ldr r2, [r5, #1304] @ 0x518 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ @@ -355664,32 +355664,32 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ b 3d73e0 │ │ │ │ ldr r1, [pc, #76] @ 3d7b3c │ │ │ │ ldr r0, [pc, #76] @ 3d7b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d78a4 │ │ │ │ tsteq r3, r0, lsl #22 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq fp, r6, r8, ror #5 │ │ │ │ - @ instruction: 0x0096b2ba │ │ │ │ + addseq fp, r6, r8, lsl #6 │ │ │ │ + @ instruction: 0x0096b2da │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ - @ instruction: 0x0096b2b4 │ │ │ │ + @ instruction: 0x0096b2d4 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - @ instruction: 0x0096aff0 │ │ │ │ - rsbseq fp, pc, ip, lsl r3 @ │ │ │ │ - addseq sl, r6, sl, ror #28 │ │ │ │ - @ instruction: 0x0096addc │ │ │ │ - rsbseq ip, pc, ip, ror #2 │ │ │ │ + addseq fp, r6, r0, lsl r0 │ │ │ │ + rsbseq fp, pc, ip, lsr r3 @ │ │ │ │ + addseq sl, r6, sl, lsl #29 │ │ │ │ + @ instruction: 0x0096adfc │ │ │ │ + rsbseq ip, pc, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #400] @ 3d7cec │ │ │ │ ldr r3, [pc, #400] @ 3d7cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355713,15 +355713,15 @@ │ │ │ │ bne 3d7bc8 │ │ │ │ asr r3, ip, #31 │ │ │ │ ldrd r0, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #236] @ 0xec │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r9, [r4, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr sl, [r4, #204] @ 0xcc │ │ │ │ adds r0, r1, r0 │ │ │ │ @@ -355761,15 +355761,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d7b94 │ │ │ │ asr lr, ip, #31 │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7ba8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -356069,23 +356069,23 @@ │ │ │ │ beq 3d8158 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8158 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r1, [r4, #252] @ 0xfc │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ str r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d81f0 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r3, r0 │ │ │ │ mul r2, r0, r2 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ str r1, [r4, #220] @ 0xdc │ │ │ │ @@ -356426,16 +356426,16 @@ │ │ │ │ bl 3da060 │ │ │ │ b 3d8494 │ │ │ │ mvn r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r8, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ b 3d83b4 │ │ │ │ - @ instruction: 0x0096a8bc │ │ │ │ - rsbseq fp, pc, ip, ror ip @ │ │ │ │ + @ instruction: 0x0096a8dc │ │ │ │ + @ instruction: 0x007fbc9c │ │ │ │ │ │ │ │ 003d86ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ @@ -356589,15 +356589,15 @@ │ │ │ │ ldr r0, [pc, #3432] @ 3d96bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #3404] @ 3d96c0 │ │ │ │ cmp r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r3, r3, lr │ │ │ │ bcs 3d89dc │ │ │ │ subs r3, r2, #768 @ 0x300 │ │ │ │ sbc r2, lr, #0 │ │ │ │ @@ -357015,15 +357015,15 @@ │ │ │ │ ldr r0, [pc, #1760] @ 3d96dc │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ add r6, r6, r6, lsl #3 │ │ │ │ add r3, r4, r6, lsl #5 │ │ │ │ lsr r2, r7, #15 │ │ │ │ and r7, r7, #15 │ │ │ │ str r2, [r3, #548] @ 0x224 │ │ │ │ str r7, [r3, #552] @ 0x228 │ │ │ │ mov r0, #0 │ │ │ │ @@ -357125,15 +357125,15 @@ │ │ │ │ ldr r0, [pc, #1328] @ 3d96e4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ strh r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -357441,35 +357441,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r3, r4, asr #10 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r9, r6, ip, ror pc │ │ │ │ - rsbseq sl, pc, r4, lsr #5 │ │ │ │ + umullseq r9, r6, ip, pc @ │ │ │ │ + rsbseq sl, pc, r4, asr #5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r9, r6, r0, lsr lr │ │ │ │ - addseq r9, r6, lr, lsl lr │ │ │ │ + addseq r9, r6, r0, asr lr │ │ │ │ + addseq r9, r6, lr, lsr lr │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ - @ instruction: 0x009698d4 │ │ │ │ - rsbseq sl, pc, r0, lsl #26 │ │ │ │ - addseq r9, r6, ip, lsl r7 │ │ │ │ - rsbseq sl, pc, r8, asr #22 │ │ │ │ - addseq r9, r6, r4, lsr #10 │ │ │ │ + @ instruction: 0x009698f4 │ │ │ │ + rsbseq sl, pc, r0, lsr #26 │ │ │ │ + addseq r9, r6, ip, lsr r7 │ │ │ │ + rsbseq sl, pc, r8, ror #22 │ │ │ │ + addseq r9, r6, r4, asr #10 │ │ │ │ @ instruction: 0xffffd648 │ │ │ │ - addseq r9, r6, r0, lsr #2 │ │ │ │ - rsbseq sl, pc, ip, lsl #10 │ │ │ │ + addseq r9, r6, r0, asr #2 │ │ │ │ + rsbseq sl, pc, ip, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r6, r0, ror #1 │ │ │ │ - rsbseq sl, pc, ip, asr #9 │ │ │ │ - addseq r9, r6, r8 │ │ │ │ - rsbseq sl, pc, r4, lsl r4 @ │ │ │ │ + addseq r9, r6, r0, lsl #2 │ │ │ │ + rsbseq sl, pc, ip, ror #9 │ │ │ │ + addseq r9, r6, r8, lsr #32 │ │ │ │ + rsbseq sl, pc, r4, lsr r4 @ │ │ │ │ lsr ip, r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ and r1, r3, #3 │ │ │ │ and ip, ip, #3 │ │ │ │ lsl r1, r0, r1 │ │ │ │ lsl r0, r0, ip │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ @@ -357505,15 +357505,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #-188] @ 3d96f0 │ │ │ │ ldr r0, [pc, #-188] @ 3d96f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ add r3, r8, r6 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ ldr r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls 3d8d28 │ │ │ │ ldr r3, [pc, #-224] @ 3d96f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -357521,15 +357521,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d8d28 │ │ │ │ ldr r1, [pc, #-240] @ 3d96fc │ │ │ │ ldr r0, [pc, #-240] @ 3d9700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3d8d28 │ │ │ │ ldr r2, [r3, #428] @ 0x1ac │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ lsl r8, r6, #3 │ │ │ │ str r1, [r3, #404] @ 0x194 │ │ │ │ beq 3d9060 │ │ │ │ @@ -357575,15 +357575,15 @@ │ │ │ │ bl 3d7cf8 │ │ │ │ b 3d8eac │ │ │ │ ldr r1, [pc, #-448] @ 3d9704 │ │ │ │ ldr r0, [pc, #-448] @ 3d9708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r3, #288 @ 0x120 │ │ │ │ mla r3, r6, r3, r4 │ │ │ │ ldr r3, [r3, #372] @ 0x174 │ │ │ │ b 3d8d74 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d6f10 │ │ │ │ str r8, [r7, #452] @ 0x1c4 │ │ │ │ @@ -357636,15 +357636,15 @@ │ │ │ │ ldr r0, [pc, #440] @ 3d9b60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r4 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 92c328 │ │ │ │ + bl 92c348 │ │ │ │ add r2, r5, #1 │ │ │ │ add r5, r5, r5, lsl #3 │ │ │ │ add r2, r8, r2, lsl #2 │ │ │ │ add r5, r4, r5, lsl #5 │ │ │ │ str r0, [fp, #8] │ │ │ │ ldr r1, [r4] │ │ │ │ str r4, [r1, #12] │ │ │ │ @@ -357701,15 +357701,15 @@ │ │ │ │ mov r3, #786432 @ 0xc0000 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [pc, #176] @ 3d9b64 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r5, [r4, #180] @ 0xb4 │ │ │ │ - bl 92c374 │ │ │ │ + bl 92c394 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 45be28 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 3d86ec │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -357722,20 +357722,20 @@ │ │ │ │ ldr r2, [pc, #108] @ 3d9b6c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -357743,15 +357743,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0xffffe1ac │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffd790 │ │ │ │ - rsbseq sl, pc, r4, lsr #4 │ │ │ │ + rsbseq sl, pc, r4, asr #4 │ │ │ │ rscseq r5, r1, r8, lsr r2 │ │ │ │ │ │ │ │ 003d9b70 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ @@ -357875,26 +357875,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ asr r1, r7, #31 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ adds r2, r0, r5 │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl b8d5f0 │ │ │ │ + bl b8d610 │ │ │ │ b 3d9d44 │ │ │ │ │ │ │ │ 003d9da4 : │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r5, [r0] │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ @@ -358125,23 +358125,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3da150 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr ip, [r3, #56] @ 0x38 │ │ │ │ ldr lr, [r3, #60] @ 0x3c │ │ │ │ adds r2, ip, #1 │ │ │ │ adc r3, lr, #0 │ │ │ │ cmp r2, #3 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -358149,18 +358149,18 @@ │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, ip │ │ │ │ movcs lr, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, lr │ │ │ │ ldr r0, [r4, #8] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ b 3da0f0 │ │ │ │ │ │ │ │ 003da1c0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -358204,15 +358204,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ add r4, r4, #88 @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ cmp r8, r5 │ │ │ │ str r6, [r4, #-80] @ 0xffffffb0 │ │ │ │ bne 3da240 │ │ │ │ ldr r3, [pc, #64] @ 3da2cc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -358288,15 +358288,15 @@ │ │ │ │ ldr r0, [pc, #276] @ 3da4bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efe0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r7, #72] @ 0x48 │ │ │ │ bne 3da4b0 │ │ │ │ mov r3, #1 │ │ │ │ @@ -358346,23 +358346,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efe0 │ │ │ │ mov lr, sl │ │ │ │ b 3da348 │ │ │ │ - addseq r8, r6, r4, lsr #11 │ │ │ │ - ldrheq r9, [pc], #-156 @ │ │ │ │ - rsbseq r9, pc, r4, lsr #17 │ │ │ │ - @ instruction: 0x009684b0 │ │ │ │ + addseq r8, r6, r4, asr #11 │ │ │ │ + ldrsbeq r9, [pc], #-156 @ │ │ │ │ + rsbseq r9, pc, r4, asr #17 │ │ │ │ + @ instruction: 0x009684d0 │ │ │ │ │ │ │ │ 003da4c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -358464,15 +358464,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str lr, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efe0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ adds lr, r2, r3 │ │ │ │ adc ip, r0, #0 │ │ │ │ cmp r5, lr │ │ │ │ sbcs ip, r9, ip │ │ │ │ @@ -358501,63 +358501,63 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str r8, [sp] │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efe0 │ │ │ │ mov r4, r0 │ │ │ │ b 3da540 │ │ │ │ - @ instruction: 0x009682f4 │ │ │ │ - rsbseq r9, pc, r0, ror r7 @ │ │ │ │ - addseq r8, r6, r0, ror #4 │ │ │ │ - rsbseq r9, pc, r0, lsr #13 │ │ │ │ + addseq r8, r6, r4, lsl r3 │ │ │ │ + @ instruction: 0x007f9790 │ │ │ │ + addseq r8, r6, r0, lsl #5 │ │ │ │ + rsbseq r9, pc, r0, asr #13 │ │ │ │ ldr r0, [pc, #4] @ 3da738 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r4, r1, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3da7c0 │ │ │ │ ldr r2, [pc, #108] @ 3da7c4 │ │ │ │ ldr r1, [pc, #108] @ 3da7c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #80] @ 3da7cc │ │ │ │ ldr r1, [pc, #80] @ 3da7d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #60] @ 3da7d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r8, r6, r0, asr #4 │ │ │ │ - @ instruction: 0x007d9398 │ │ │ │ - strdeq r8, [r0], r0 │ │ │ │ + addseq r8, r6, r0, ror #4 │ │ │ │ + ldrheq r9, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r8, r0, r0, lsl r4 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ rscseq r4, r1, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -358657,33 +358657,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #68] @ 3da9b0 │ │ │ │ ldr r0, [pc, #68] @ 3da9b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3da820 │ │ │ │ ldr r3, [pc, #48] @ 3da9b8 │ │ │ │ ldr r1, [pc, #48] @ 3da9bc │ │ │ │ ldr r0, [pc, #48] @ 3da9c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ tsteq r2, r0, lsl r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r8, r6, ip, asr #2 │ │ │ │ + addseq r8, r6, ip, ror #2 │ │ │ │ + addseq r8, r6, r0, asr r0 │ │ │ │ + rsbseq r7, lr, r4, asr #16 │ │ │ │ addseq r8, r6, r0, lsr r0 │ │ │ │ - rsbseq r7, lr, r4, lsr #16 │ │ │ │ - addseq r8, r6, r0, lsl r0 │ │ │ │ - rsbseq r9, pc, r8, ror #8 │ │ │ │ - rsbseq r9, pc, ip, ror r4 @ │ │ │ │ + rsbseq r9, pc, r8, lsl #9 │ │ │ │ + @ instruction: 0x007f949c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov ip, #15 │ │ │ │ @@ -358754,35 +358754,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3dab0c │ │ │ │ ldr r0, [pc, #28] @ 3dab10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3daa60 │ │ │ │ ldrdeq lr, [r2, -ip] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, r6, ip, lsr #29 │ │ │ │ - rsbseq r7, lr, r0, lsr #13 │ │ │ │ + addseq r7, r6, ip, asr #29 │ │ │ │ + rsbseq r7, lr, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dab9c │ │ │ │ ldr r2, [pc, #112] @ 3daba0 │ │ │ │ ldr r1, [pc, #112] @ 3daba4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr ip, [pc, #80] @ 3daba8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -358794,17 +358794,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r6, ip, ror #28 │ │ │ │ - rsbseq r9, pc, r0, ror #5 │ │ │ │ - ldrsheq r9, [pc], #-44 @ │ │ │ │ + addseq r7, r6, ip, lsl #29 │ │ │ │ + rsbseq r9, pc, r0, lsl #6 │ │ │ │ + rsbseq r9, pc, ip, lsl r3 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #308] @ 3dacf8 │ │ │ │ ldr r7, [pc, #308] @ 3dacfc │ │ │ │ @@ -358813,15 +358813,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ ldr r4, [pc, #268] @ 3dad04 │ │ │ │ mov fp, #0 │ │ │ │ str r7, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r7, [pc, #256] @ 3dad08 │ │ │ │ ldr sl, [pc, #256] @ 3dad0c │ │ │ │ @@ -358832,70 +358832,70 @@ │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov r9, #0 │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ bl 381368 │ │ │ │ ldr r3, [pc, #176] @ 3dad10 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ bl 381368 │ │ │ │ add r4, r5, #1216 @ 0x4c0 │ │ │ │ add r8, r5, #1856 @ 0x740 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ bl 381268 │ │ │ │ cmp r4, r8 │ │ │ │ bne 3dacac │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00967dd8 │ │ │ │ - rsbseq r9, pc, ip, ror #4 │ │ │ │ - rsbseq r9, pc, r4, asr #4 │ │ │ │ + @ instruction: 0x00967df8 │ │ │ │ + rsbseq r9, pc, ip, lsl #5 │ │ │ │ + rsbseq r9, pc, r4, ror #4 │ │ │ │ rscseq r4, r1, ip, ror #2 │ │ │ │ - @ instruction: 0x007e6890 │ │ │ │ - rsbseq r6, lr, ip, ror r8 │ │ │ │ - rsbseq r9, pc, r8, ror #3 │ │ │ │ + ldrheq r6, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x007e689c │ │ │ │ + rsbseq r9, pc, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ ldr lr, [pc, #1204] @ 3db1e8 │ │ │ │ @@ -358963,75 +358963,75 @@ │ │ │ │ add r9, r3, #1088 @ 0x440 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add r9, r9, #4 │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [r7, #1188] @ 0x4a4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #8 │ │ │ │ str r0, [r7, #1192] @ 0x4a8 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #12 │ │ │ │ str r0, [r7, #1196] @ 0x4ac │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #16 │ │ │ │ str r0, [r7, #1200] @ 0x4b0 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #20 │ │ │ │ str r0, [r7, #1204] @ 0x4b4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ ldr r3, [r7, #1188] @ 0x4a4 │ │ │ │ ldr fp, [r7, #1200] @ 0x4b0 │ │ │ │ ands lr, r3, #2 │ │ │ │ str r0, [r7, #1208] @ 0x4b8 │ │ │ │ beq 3db18c │ │ │ │ ldr r3, [r7, #1204] @ 0x4b4 │ │ │ │ ldr r1, [pc, #668] @ 3db1f0 │ │ │ │ @@ -359079,15 +359079,15 @@ │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #8] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1030 │ │ │ │ + bl 8f1050 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3daf98 │ │ │ │ add r5, r5, r5, lsl #2 │ │ │ │ add r4, r4, r5, lsl #3 │ │ │ │ str r7, [r4, #1212] @ 0x4bc │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ @@ -359104,15 +359104,15 @@ │ │ │ │ ldr r1, [pc, #408] @ 3db1f8 │ │ │ │ ldr r0, [pc, #408] @ 3db1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #124 @ 0x7c │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r4, r3, lsl #3 │ │ │ │ str r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -359125,27 +359125,27 @@ │ │ │ │ str r3, [r9, #1180] @ 0x49c │ │ │ │ ldr r3, [r4, #1820] @ 0x71c │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, r2, lsl r5 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [r4, #1820] @ 0x71c │ │ │ │ ldr r0, [r9, #1216] @ 0x4c0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r9, #1180] @ 0x49c │ │ │ │ b 3dada4 │ │ │ │ str r3, [r8, #4] │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f19bc │ │ │ │ + bl 8f19dc │ │ │ │ b 3dafb0 │ │ │ │ subs r7, r7, #65536 @ 0x10000 │ │ │ │ beq 3db12c │ │ │ │ ldr r3, [r5, #1192] @ 0x4a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #1192] @ 0x4a8 │ │ │ │ @@ -359186,34 +359186,34 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r3, [r5, #1180] @ 0x49c │ │ │ │ ldr r3, [r2, #1820] @ 0x71c │ │ │ │ orr r3, r3, r1 │ │ │ │ str r3, [r2, #1820] @ 0x71c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #1216] @ 0x4c0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3db148 │ │ │ │ ldr r3, [pc, #52] @ 3db200 │ │ │ │ ldr r1, [pc, #52] @ 3db204 │ │ │ │ ldr r0, [pc, #52] @ 3db208 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrdeq lr, [r2, -r0] │ │ │ │ rscscc r0, pc, r1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, r6, ip, lsr r9 │ │ │ │ - rsbseq r7, lr, r0, lsr r1 │ │ │ │ - addseq r7, r6, ip, asr #15 │ │ │ │ - rsbseq r8, pc, r4, lsr #24 │ │ │ │ - rsbseq r8, pc, r8, lsr ip @ │ │ │ │ + addseq r7, r6, ip, asr r9 │ │ │ │ + rsbseq r7, lr, r0, asr r1 │ │ │ │ + addseq r7, r6, ip, ror #15 │ │ │ │ + rsbseq r8, pc, r4, asr #24 │ │ │ │ + rsbseq r8, pc, r8, asr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r4, [sp, #32] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -359287,19 +359287,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3db35c │ │ │ │ ldr r0, [pc, #32] @ 3db360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ smlabbeq r2, r0, fp, sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, r6, r0, ror #12 │ │ │ │ - rsbseq r6, lr, r4, asr lr │ │ │ │ + addseq r7, r6, r0, lsl #13 │ │ │ │ + rsbseq r6, lr, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #248] @ 3db474 │ │ │ │ ldr r8, [pc, #248] @ 3db478 │ │ │ │ ldr r7, [pc, #248] @ 3db47c │ │ │ │ @@ -359309,46 +359309,46 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #204] @ 3db480 │ │ │ │ ldr r3, [pc, #204] @ 3db484 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r1, [pc, #196] @ 3db488 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ ldr r2, [pc, #168] @ 3db48c │ │ │ │ ldr r1, [pc, #168] @ 3db490 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #148] @ 3db494 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #1088]! @ 0x440 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 8e5018 │ │ │ │ + bl 8e5038 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr ip, [pc, #104] @ 3db498 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -359360,88 +359360,88 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, r6, ip, lsl r6 │ │ │ │ - @ instruction: 0x007f8a90 │ │ │ │ - rsbseq r8, pc, ip, lsr #21 │ │ │ │ + addseq r7, r6, ip, lsr r6 │ │ │ │ + ldrheq r8, [pc], #-160 @ │ │ │ │ + rsbseq r8, pc, ip, asr #21 │ │ │ │ tsteq r2, r0, asr sl │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r6, pc, ip, lsr #27 │ │ │ │ - @ instruction: 0x007f6d90 │ │ │ │ - rsbseq r0, pc, ip, asr #24 │ │ │ │ - rsbseq r8, pc, r0, ror #20 │ │ │ │ + rsbseq r6, pc, ip, asr #27 │ │ │ │ + ldrheq r6, [pc], #-208 @ │ │ │ │ + rsbseq r0, pc, ip, ror #24 │ │ │ │ + rsbseq r8, pc, r0, lsl #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldr r0, [pc, #4] @ 3db4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrsbeq r3, [r1], #144 @ 0x90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d1d8 │ │ │ │ + b b8d1f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #24] @ 3db524 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3db590 │ │ │ │ ldr r2, [pc, #80] @ 3db594 │ │ │ │ ldr r1, [pc, #80] @ 3db598 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #52] @ 3db59c │ │ │ │ ldr ip, [pc, #52] @ 3db5a0 │ │ │ │ ldr r1, [pc, #52] @ 3db5a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929cb4 │ │ │ │ - addseq r7, r6, r8, lsl #10 │ │ │ │ - rsbseq r8, sp, r8, lsr #11 │ │ │ │ - addeq r7, r0, r4, lsl #12 │ │ │ │ + b 929cd4 │ │ │ │ + addseq r7, r6, r8, lsr #10 │ │ │ │ + rsbseq r8, sp, r8, asr #11 │ │ │ │ + addeq r7, r0, r4, lsr #12 │ │ │ │ rscseq r3, r1, r4, lsl #18 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359452,25 +359452,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3db680 │ │ │ │ ldr r1, [pc, #172] @ 3db684 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #152] @ 3db688 │ │ │ │ ldr r1, [pc, #152] @ 3db68c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #756 @ 0x2f4 │ │ │ │ bl 381268 │ │ │ │ ldr r1, [pc, #112] @ 3db690 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 36c694 │ │ │ │ @@ -359480,29 +359480,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #80] @ 3db698 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ mov r4, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ str r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r7, r6, r0, r4 │ │ │ │ - ldrsheq r8, [pc], #-128 @ │ │ │ │ - ldrsheq r8, [pc], #-140 @ │ │ │ │ - @ instruction: 0x007e5e94 │ │ │ │ - rsbseq r5, lr, r4, lsr #29 │ │ │ │ + @ instruction: 0x009674b0 │ │ │ │ + rsbseq r8, pc, r0, lsl r9 @ │ │ │ │ + rsbseq r8, pc, ip, lsl r9 @ │ │ │ │ + ldrheq r5, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r5, lr, r4, asr #29 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -359512,40 +359512,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b8d1d8 │ │ │ │ - umullseq r7, r6, r8, r3 │ │ │ │ - rsbseq r8, pc, r0, lsl #16 │ │ │ │ - rsbseq r8, pc, r0, lsl r8 @ │ │ │ │ + b b8d1f8 │ │ │ │ + @ instruction: 0x009673b8 │ │ │ │ + rsbseq r8, pc, r0, lsr #16 │ │ │ │ + rsbseq r8, pc, r0, lsr r8 @ │ │ │ │ ldr r0, [pc, #4] @ 3db700 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r3, r1, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3db7a0 │ │ │ │ ldr r2, [pc, #132] @ 3db7a4 │ │ │ │ ldr r1, [pc, #132] @ 3db7a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #104] @ 3db7ac │ │ │ │ ldr r1, [pc, #104] @ 3db7b0 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -359563,20 +359563,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, r6, r4, asr r3 │ │ │ │ - rsbseq r8, sp, ip, asr #7 │ │ │ │ - addeq r7, r0, r8, lsr #8 │ │ │ │ - addeq fp, fp, ip, lsl ip │ │ │ │ + addseq r7, r6, r4, ror r3 │ │ │ │ + rsbseq r8, sp, ip, ror #7 │ │ │ │ + addeq r7, r0, r8, asr #8 │ │ │ │ + addeq fp, fp, ip, lsr ip │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r5, [pc], r0 │ │ │ │ + strdeq r5, [pc], r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, #6 │ │ │ │ @@ -359591,18 +359591,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3db820 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r3, r1, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3db8d4 │ │ │ │ ldr r2, [pc, #152] @ 3db8d8 │ │ │ │ @@ -359610,25 +359610,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #120] @ 3db8e0 │ │ │ │ ldr r1, [pc, #120] @ 3db8e4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #88] @ 3db8e8 │ │ │ │ ldr r3, [pc, #88] @ 3db8ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3db8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -359639,20 +359639,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r7, r6, ip, lsr r2 │ │ │ │ - rsbseq r8, sp, ip, lsr #5 │ │ │ │ - addeq r7, r0, r8, lsl #6 │ │ │ │ - rsbseq r8, lr, r4, lsl #24 │ │ │ │ - rsbseq r8, lr, r8, lsl ip │ │ │ │ + b 927f30 │ │ │ │ + addseq r7, r6, ip, asr r2 │ │ │ │ + rsbseq r8, sp, ip, asr #5 │ │ │ │ + addeq r7, r0, r8, lsr #6 │ │ │ │ + rsbseq r8, lr, r4, lsr #24 │ │ │ │ + rsbseq r8, lr, r8, lsr ip │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ rscseq r0, pc, r0, lsl r6 @ │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359664,49 +359664,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #120] @ 3db9b8 │ │ │ │ ldr r1, [pc, #120] @ 3db9bc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #88] @ 3db9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #72] @ 3db9c4 │ │ │ │ mov r2, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh r2, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r4, ror #2 │ │ │ │ - ldrsbeq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ - addeq r7, r0, r0, lsr r2 │ │ │ │ - rsbseq r8, pc, ip, lsr #11 │ │ │ │ - ldrheq r8, [pc], #-84 @ │ │ │ │ + addseq r7, r6, r4, lsl #3 │ │ │ │ + ldrsheq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ + addeq r7, r0, r0, asr r2 │ │ │ │ + rsbseq r8, pc, ip, asr #11 │ │ │ │ + ldrsbeq r8, [pc], #-84 @ │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ smlalseq r3, r1, r0, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -359716,25 +359716,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #788] @ 3dbd24 │ │ │ │ ldr r2, [pc, #788] @ 3dbd28 │ │ │ │ ldr r1, [pc, #788] @ 3dbd2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrh r8, [r5, #106] @ 0x6a │ │ │ │ ldr r7, [pc, #756] @ 3dbd30 │ │ │ │ cmp r4, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ beq 3dba58 │ │ │ │ ldr r3, [pc, #744] @ 3dbd34 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ @@ -359816,24 +359816,24 @@ │ │ │ │ sub r0, fp, #60 @ 0x3c │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dbd48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dba58 │ │ │ │ ldr r3, [pc, #380] @ 3dbd4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359880,110 +359880,110 @@ │ │ │ │ str r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ stm sp, {r2, sl} │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dbd50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbbf8 │ │ │ │ mov r3, sl │ │ │ │ b 3dbb44 │ │ │ │ ldr r0, [pc, #116] @ 3dbd54 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbbf8 │ │ │ │ ldr r0, [pc, #84] @ 3dbd58 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dbbbc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27fbac │ │ │ │ tsteq r2, ip, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, r6, ip, rrx │ │ │ │ - ldrsbeq r8, [pc], #-68 @ │ │ │ │ - rsbseq r8, pc, r0, ror #9 │ │ │ │ + addseq r7, r6, ip, lsl #1 │ │ │ │ + ldrsheq r8, [pc], #-68 @ │ │ │ │ + rsbseq r8, pc, r0, lsl #10 │ │ │ │ smlabteq r2, r8, r3, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r2, r4, r3, sp │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, pc, r8, asr r3 @ │ │ │ │ + rsbseq r8, pc, r8, ror r3 @ │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ - rsbseq r8, pc, ip, lsr #5 │ │ │ │ - rsbseq r8, pc, r4, asr #5 │ │ │ │ - rsbseq r8, pc, ip, lsr r2 @ │ │ │ │ + rsbseq r8, pc, ip, asr #5 │ │ │ │ + rsbseq r8, pc, r4, ror #5 │ │ │ │ + rsbseq r8, pc, ip, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3dbdc0 │ │ │ │ ldr r2, [pc, #76] @ 3dbdc4 │ │ │ │ ldr r1, [pc, #76] @ 3dbdc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r6, r8, lsl #26 │ │ │ │ - rsbseq r8, pc, r0, ror #4 │ │ │ │ - rsbseq r8, pc, ip, ror r1 @ │ │ │ │ + addseq r6, r6, r8, lsr #26 │ │ │ │ + rsbseq r8, pc, r0, lsl #5 │ │ │ │ + @ instruction: 0x007f819c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3dbecc │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r4, [pc, #228] @ 3dbed0 │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #216] @ 3dbed4 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 3dbeb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbe98 │ │ │ │ ldr sl, [pc, #168] @ 3dbed8 │ │ │ │ ldr r9, [pc, #168] @ 3dbedc │ │ │ │ @@ -360003,15 +360003,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldrb r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3dbe48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ @@ -360022,50 +360022,50 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ 3dbee8 │ │ │ │ ldr r2, [pc, #44] @ 3dbeec │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r6, r6, r4, ip @ │ │ │ │ - ldrsheq r8, [pc], #-4 @ │ │ │ │ - rsbseq r8, pc, r0, lsl #2 │ │ │ │ - ldrsheq r8, [pc], #-16 @ │ │ │ │ + @ instruction: 0x00966cb4 │ │ │ │ + rsbseq r8, pc, r4, lsl r1 @ │ │ │ │ + rsbseq r8, pc, r0, lsr #2 │ │ │ │ + rsbseq r8, pc, r0, lsl r2 @ │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbseq r4, pc, r4, asr #24 │ │ │ │ + rsbseq r4, pc, r4, ror #24 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - rsbseq r8, pc, r4, asr #2 │ │ │ │ + rsbseq r8, pc, r4, ror #2 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 3dbfb8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [pc, #172] @ 3dbfbc │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #160] @ 3dbfc0 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #132] @ 3dbfc4 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r3, #18 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbf98 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ add r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360081,68 +360081,68 @@ │ │ │ │ bl 27f3dc │ │ │ │ ldr r1, [pc, #36] @ 3dbfcc │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d9b4 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ b 3dbf6c │ │ │ │ - addseq r6, r6, r0, ror fp │ │ │ │ - rsbseq r7, pc, r4, ror #31 │ │ │ │ - rsbseq r7, pc, ip, asr #31 │ │ │ │ - @ instruction: 0x007f809c │ │ │ │ + umullseq r6, r6, r0, fp @ │ │ │ │ + rsbseq r8, pc, r4 │ │ │ │ + rsbseq r7, pc, ip, ror #31 │ │ │ │ + ldrheq r8, [pc], #-12 @ │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - rsbseq r8, pc, r8, lsl #1 │ │ │ │ + rsbseq r8, pc, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3dc11c │ │ │ │ ldr r2, [pc, #308] @ 3dc120 │ │ │ │ ldr r1, [pc, #308] @ 3dc124 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #276] @ 3dc128 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r3, [r0, #105] @ 0x69 │ │ │ │ mov r4, r0 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3dc0e8 │ │ │ │ add r2, r0, r2 │ │ │ │ ldrb r5, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq 3dc0b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #228] @ 3dc12c │ │ │ │ ldr r2, [pc, #228] @ 3dc130 │ │ │ │ ldr r1, [pc, #228] @ 3dc134 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc098 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc098 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -360155,57 +360155,57 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dc038 │ │ │ │ ldr r1, [pc, #104] @ 3dc13c │ │ │ │ ldr r0, [pc, #104] @ 3dc140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dc038 │ │ │ │ ldr r3, [pc, #72] @ 3dc138 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ beq 3dc038 │ │ │ │ ldr r0, [pc, #60] @ 3dc144 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3dc030 │ │ │ │ - umullseq r6, r6, r4, sl @ │ │ │ │ - rsbseq r7, pc, ip, ror #31 │ │ │ │ - rsbseq r7, pc, r4, lsl #30 │ │ │ │ + @ instruction: 0x00966ab4 │ │ │ │ + rsbseq r8, pc, ip │ │ │ │ + rsbseq r7, pc, r4, lsr #30 │ │ │ │ strdeq ip, [r2, -r4] │ │ │ │ - addseq r6, r6, r4, lsr sl │ │ │ │ - @ instruction: 0x007f7e98 │ │ │ │ - rsbseq r7, pc, r8, lsr #29 │ │ │ │ + addseq r6, r6, r4, asr sl │ │ │ │ + ldrheq r7, [pc], #-232 @ │ │ │ │ + rsbseq r7, pc, r8, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r6, r6, ip, lsr #19 │ │ │ │ - rsbseq r7, pc, ip, lsl #31 │ │ │ │ - rsbseq r7, pc, r8, lsr pc @ │ │ │ │ + addseq r6, r6, ip, asr #19 │ │ │ │ + rsbseq r7, pc, ip, lsr #31 │ │ │ │ + rsbseq r7, pc, r8, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #304] @ 3dc29c │ │ │ │ ldr r2, [pc, #304] @ 3dc2a0 │ │ │ │ ldr r1, [pc, #304] @ 3dc2a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r5, r0 │ │ │ │ ldrb r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dc27c │ │ │ │ sub r6, r4, r4, lsl #2 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ mov r7, r4 │ │ │ │ @@ -360252,46 +360252,46 @@ │ │ │ │ and lr, lr, r9 │ │ │ │ cmp lr, r1 │ │ │ │ strb r3, [r2, #106] @ 0x6a │ │ │ │ beq 3dc268 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r6, r7, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r0, [r5, #112] @ 0x70 │ │ │ │ add r7, r7, #1 │ │ │ │ sub r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3dc1b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27fbac │ │ │ │ - addseq r6, r6, r0, lsl r9 │ │ │ │ - rsbseq r7, pc, r8, ror sp @ │ │ │ │ - rsbseq r7, pc, r8, lsl #27 │ │ │ │ + addseq r6, r6, r0, lsr r9 │ │ │ │ + @ instruction: 0x007f7d98 │ │ │ │ + rsbseq r7, pc, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3dc338 │ │ │ │ ldr r2, [pc, #120] @ 3dc33c │ │ │ │ ldr r1, [pc, #120] @ 3dc340 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #88] @ 3dc344 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ 3dc348 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ @@ -360305,17 +360305,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009667bc │ │ │ │ - rsbseq r7, pc, r0, lsl sp @ │ │ │ │ - rsbseq r7, pc, ip, lsr #24 │ │ │ │ + @ instruction: 0x009667dc │ │ │ │ + rsbseq r7, pc, r0, lsr sp @ │ │ │ │ + rsbseq r7, pc, ip, asr #24 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ ldrshhi r8, [pc], #15 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ 3dc444 │ │ │ │ @@ -360327,24 +360327,24 @@ │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #18 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #168] @ 3dc450 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3dc420 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3dc420 │ │ │ │ add r4, r6, r4 │ │ │ │ ldrb r3, [r4, #180] @ 0xb4 │ │ │ │ @@ -360372,21 +360372,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dc45c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dc460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r6, r6, ip, lsl r7 │ │ │ │ - rsbseq r7, pc, ip, lsl #23 │ │ │ │ - rsbseq r7, pc, r8, ror #24 │ │ │ │ - rsbseq r7, pc, r8, asr #22 │ │ │ │ - addseq r6, r6, r4, asr r6 │ │ │ │ - ldrheq r7, [pc], #-172 @ │ │ │ │ - rsbseq r7, pc, r0, ror #24 │ │ │ │ + addseq r6, r6, ip, lsr r7 │ │ │ │ + rsbseq r7, pc, ip, lsr #23 │ │ │ │ + rsbseq r7, pc, r8, lsl #25 │ │ │ │ + rsbseq r7, pc, r8, ror #22 │ │ │ │ + addseq r6, r6, r4, ror r6 │ │ │ │ + ldrsbeq r7, [pc], #-172 @ │ │ │ │ + rsbseq r7, pc, r0, lsl #25 │ │ │ │ muleq r0, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #164] @ 3dc520 │ │ │ │ cmp r1, #5 │ │ │ │ @@ -360416,29 +360416,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 3dc528 │ │ │ │ ldr r0, [pc, #72] @ 3dc52c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #160 @ 0xa0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ cmp r1, #1 │ │ │ │ bls 3dc4b4 │ │ │ │ add r4, r0, r1 │ │ │ │ strb r2, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ smlabbeq r2, r8, r9, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r6, r6, r0, lsr #11 │ │ │ │ - ldrsbeq r7, [pc], #-176 @ │ │ │ │ + addseq r6, r6, r0, asr #11 │ │ │ │ + ldrsheq r7, [pc], #-176 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #236] @ 3dc634 │ │ │ │ ldr r7, [pc, #236] @ 3dc638 │ │ │ │ ldr r2, [pc, #236] @ 3dc63c │ │ │ │ @@ -360447,15 +360447,15 @@ │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r5, [r0, #105] @ 0x69 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -360468,46 +360468,46 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r1, #15 │ │ │ │ bl 3dc464 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #112] @ 3dc640 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc590 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc590 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb13f8 │ │ │ │ + bl bb1418 │ │ │ │ mov r0, #0 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r6, r4, lsr r5 │ │ │ │ - rsbseq r7, pc, ip, lsr #19 │ │ │ │ - rsbseq r7, pc, ip, ror sl @ │ │ │ │ - rsbseq r7, pc, ip, lsl r9 @ │ │ │ │ + addseq r6, r6, r4, asr r5 │ │ │ │ + rsbseq r7, pc, ip, asr #19 │ │ │ │ + @ instruction: 0x007f7a9c │ │ │ │ + rsbseq r7, pc, ip, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #484] @ 3dc844 │ │ │ │ ldr r3, [pc, #484] @ 3dc848 │ │ │ │ @@ -360519,35 +360519,35 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #440] @ 3dc854 │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #408] @ 3dc858 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #388] @ 3dc85c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #372] @ 3dc860 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360575,15 +360575,15 @@ │ │ │ │ ldr ip, [pc, #264] @ 3dc864 │ │ │ │ and r2, r2, #3 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, ip, r2, lsl #2 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ ldr r2, [pc, #236] @ 3dc868 │ │ │ │ ldr r3, [pc, #200] @ 3dc848 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360603,57 +360603,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #164] @ 3dc878 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3dc774 │ │ │ │ ldr r2, [pc, #140] @ 3dc87c │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r4} │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #124] @ 3dc880 │ │ │ │ mov r0, sl │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3dc774 │ │ │ │ ldr r3, [pc, #112] @ 3dc884 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r2, #255 @ 0xff │ │ │ │ beq 3dc73c │ │ │ │ ldr r0, [pc, #92] @ 3dc888 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ b 3dc73c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r2, r4, r7, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009663f8 │ │ │ │ - rsbseq r7, pc, r4, asr r8 @ │ │ │ │ - rsbseq r7, pc, r4, ror #16 │ │ │ │ - rsbseq r7, pc, r0, lsr #18 │ │ │ │ + addseq r6, r6, r8, lsl r4 │ │ │ │ + rsbseq r7, pc, r4, ror r8 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #17 │ │ │ │ + rsbseq r7, pc, r0, asr #18 │ │ │ │ tsteq r2, r0, lsr r7 │ │ │ │ - ldrsheq r7, [pc], #-152 @ │ │ │ │ + rsbseq r7, pc, r8, lsl sl @ │ │ │ │ smlatbeq r3, r8, r2, lr │ │ │ │ smlabbeq r2, r8, r6, ip │ │ │ │ - addseq r6, r6, r0, asr #5 │ │ │ │ - rsbseq r7, pc, r0, asr #18 │ │ │ │ - rsbseq r7, pc, ip, lsl r7 @ │ │ │ │ + addseq r6, r6, r0, ror #5 │ │ │ │ + rsbseq r7, pc, r0, ror #18 │ │ │ │ + rsbseq r7, pc, ip, lsr r7 @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - ldrsheq r7, [pc], #-140 @ │ │ │ │ + rsbseq r7, pc, ip, lsl r9 @ │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r7, pc, r4, lsl r8 @ │ │ │ │ + rsbseq r7, pc, r4, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 3dcb20 │ │ │ │ ldr r3, [pc, #632] @ 3dcb24 │ │ │ │ @@ -360671,39 +360671,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ add fp, pc, fp │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #548] @ 3dcb38 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54da0 │ │ │ │ + bl b54dc0 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3dc9a0 │ │ │ │ ldr r2, [pc, #472] @ 3dcb3c │ │ │ │ ldr r3, [pc, #444] @ 3dcb24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -360750,28 +360750,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #308] @ 3dcb54 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3dc95c │ │ │ │ ldr r3, [pc, #284] @ 3dcb58 │ │ │ │ ldr ip, [pc, #284] @ 3dcb5c │ │ │ │ ldr r1, [pc, #284] @ 3dcb60 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3dc95c │ │ │ │ asr r2, r6, #2 │ │ │ │ add r2, r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ and r5, r2, #255 @ 0xff │ │ │ │ bgt 3dcadc │ │ │ │ add r2, r9, r2 │ │ │ │ @@ -360792,65 +360792,65 @@ │ │ │ │ ldr r2, [pc, #164] @ 3dcb64 │ │ │ │ add r3, r7, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3dc95c │ │ │ │ ldr r3, [pc, #132] @ 3dcb68 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mvneq r2, #0 │ │ │ │ beq 3dca84 │ │ │ │ ldr r1, [pc, #108] @ 3dcb6c │ │ │ │ ldr r0, [pc, #108] @ 3dcb70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mvn r2, #0 │ │ │ │ b 3dca84 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r6, ip, lsr #3 │ │ │ │ + addseq r6, r6, ip, asr #3 │ │ │ │ tsteq r2, r4, lsr r5 │ │ │ │ - rsbseq r7, pc, r4, lsl #12 │ │ │ │ rsbseq r7, pc, r4, lsr #12 │ │ │ │ - rsbseq r7, pc, ip, asr #13 │ │ │ │ + rsbseq r7, pc, r4, asr #12 │ │ │ │ + rsbseq r7, pc, ip, ror #13 │ │ │ │ smlatbeq r2, r0, r4, ip │ │ │ │ - rsbseq r7, pc, ip, lsr r7 @ │ │ │ │ + rsbseq r7, pc, ip, asr r7 @ │ │ │ │ tsteq r3, r8, lsr #32 │ │ │ │ - addseq r6, r6, r4, ror r0 │ │ │ │ - rsbseq r7, pc, r8, lsl #14 │ │ │ │ - ldrsbeq r7, [pc], #-64 @ │ │ │ │ + umullseq r6, r6, r4, r0 @ │ │ │ │ + rsbseq r7, pc, r8, lsr #14 │ │ │ │ + ldrsheq r7, [pc], #-64 @ │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addseq r6, r6, r0, asr #32 │ │ │ │ - rsbseq r7, pc, r0, asr #13 │ │ │ │ - rsbseq r7, pc, r0, lsr #9 │ │ │ │ - rsbseq r7, pc, ip, lsr #12 │ │ │ │ + addseq r6, r6, r0, rrx │ │ │ │ + rsbseq r7, pc, r0, ror #13 │ │ │ │ + rsbseq r7, pc, r0, asr #9 │ │ │ │ + rsbseq r7, pc, ip, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r5, r6, r0, lsl #31 │ │ │ │ - rsbseq r7, pc, r8, lsr r5 @ │ │ │ │ + addseq r5, r6, r0, lsr #31 │ │ │ │ + rsbseq r7, pc, r8, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dcba0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r2, r1, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ 3dcc74 │ │ │ │ ldr r2, [pc, #184] @ 3dcc78 │ │ │ │ @@ -360858,57 +360858,57 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #152] @ 3dcc80 │ │ │ │ ldr r1, [pc, #152] @ 3dcc84 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #120] @ 3dcc88 │ │ │ │ ldr ip, [pc, #120] @ 3dcc8c │ │ │ │ ldr r1, [pc, #120] @ 3dcc90 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r2, [pc, #80] @ 3dcc94 │ │ │ │ ldr r3, [pc, #80] @ 3dcc98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r6, [r6], r4 │ │ │ │ - rsbseq r6, sp, ip, lsr #30 │ │ │ │ - addeq r5, r0, r8, lsl #31 │ │ │ │ - rsbseq r6, sp, r4, lsr #30 │ │ │ │ - rsbseq r6, sp, ip, lsr pc │ │ │ │ + ldrsbeq r6, [r6], r4 │ │ │ │ + rsbseq r6, sp, ip, asr #30 │ │ │ │ + addeq r5, r0, r8, lsr #31 │ │ │ │ + rsbseq r6, sp, r4, asr #30 │ │ │ │ + rsbseq r6, sp, ip, asr pc │ │ │ │ smlalseq r2, r1, r4, r3 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq pc, lr, r4, lsr #8 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360920,28 +360920,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3dcd08 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ str r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r6, r4, asr #31 │ │ │ │ - rsbseq r7, pc, r0, lsr #9 │ │ │ │ - rsbseq r7, pc, ip, lsr #9 │ │ │ │ + addseq r5, r6, r4, ror #31 │ │ │ │ + rsbseq r7, pc, r0, asr #9 │ │ │ │ + rsbseq r7, pc, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ 3dce50 │ │ │ │ ldr r5, [pc, #300] @ 3dce54 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -360950,15 +360950,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r2, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #1044] @ 0x414 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi 3dcd90 │ │ │ │ ldr r2, [r0, #1048] @ 0x418 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bhi 3dcdd0 │ │ │ │ tst r3, r2 │ │ │ │ @@ -360974,15 +360974,15 @@ │ │ │ │ ldr ip, [pc, #196] @ 3dce5c │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -360990,15 +360990,15 @@ │ │ │ │ ldr ip, [pc, #136] @ 3dce60 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #556 @ 0x22c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361006,29 +361006,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3dce64 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r6, r4, asr pc │ │ │ │ - rsbseq r7, pc, ip, lsr #8 │ │ │ │ - rsbseq r7, pc, r4, lsr r4 @ │ │ │ │ - rsbseq r7, pc, r4, ror #7 │ │ │ │ - ldrsbeq r7, [pc], #-48 @ │ │ │ │ - rsbseq r7, pc, r0, asr #7 │ │ │ │ + addseq r5, r6, r4, ror pc │ │ │ │ + rsbseq r7, pc, ip, asr #8 │ │ │ │ + rsbseq r7, pc, r4, asr r4 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #8 │ │ │ │ + ldrsheq r7, [pc], #-48 @ │ │ │ │ + rsbseq r7, pc, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #252] @ 3dcf7c │ │ │ │ ldr r9, [pc, #252] @ 3dcf80 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361037,50 +361037,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #212] @ 3dcf88 │ │ │ │ ldr r1, [pc, #212] @ 3dcf8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #172] @ 3dcf90 │ │ │ │ ldr r1, [pc, #172] @ 3dcf94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #140] @ 3dcf98 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ str r4, [r5, #1040] @ 0x410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 381368 │ │ │ │ add r1, r5, #1004 @ 0x3ec │ │ │ │ mov r0, r8 │ │ │ │ bl 381268 │ │ │ │ ldr r1, [pc, #68] @ 3dcf9c │ │ │ │ @@ -361090,21 +361090,21 @@ │ │ │ │ bl 36c694 │ │ │ │ mov r2, #8 │ │ │ │ add r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c844 │ │ │ │ - @ instruction: 0x00965df8 │ │ │ │ + addseq r5, r6, r8, lsl lr │ │ │ │ + rsbseq r7, pc, r8, lsl #6 │ │ │ │ rsbseq r7, pc, r8, ror #5 │ │ │ │ - rsbseq r7, pc, r8, asr #5 │ │ │ │ - rsbseq r6, sp, r4, asr #24 │ │ │ │ - addeq r5, r0, r0, lsr #25 │ │ │ │ - rsbseq r4, lr, r8, lsr #11 │ │ │ │ - ldrheq r4, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r6, sp, r4, ror #24 │ │ │ │ + addeq r5, r0, r0, asr #25 │ │ │ │ + rsbseq r4, lr, r8, asr #11 │ │ │ │ + ldrsbeq r4, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ smlalseq r2, r1, r8, r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #440] @ 3dd170 │ │ │ │ @@ -361120,26 +361120,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #388] @ 3dd184 │ │ │ │ ldr r1, [pc, #388] @ 3dd188 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #380] @ 3dd18c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #356] @ 3dd190 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd0d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -361200,44 +361200,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3dd1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd038 │ │ │ │ ldr r0, [pc, #72] @ 3dd1a8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd038 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, r0, asr #25 │ │ │ │ + addseq r5, r6, r0, ror #25 │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r7, pc, r8, lsl #3 │ │ │ │ - @ instruction: 0x007f7194 │ │ │ │ - rsbseq r6, sp, ip, ror #21 │ │ │ │ - addeq r5, r0, r8, asr #22 │ │ │ │ + rsbseq r7, pc, r8, lsr #3 │ │ │ │ + ldrheq r7, [pc], #-20 @ │ │ │ │ + rsbseq r6, sp, ip, lsl #22 │ │ │ │ + addeq r5, r0, r8, ror #22 │ │ │ │ smlatteq r2, ip, sp, fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #26 │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r7, [pc], #-12 @ │ │ │ │ - rsbseq r7, pc, ip, asr #1 │ │ │ │ + ldrsbeq r7, [pc], #-12 @ │ │ │ │ + rsbseq r7, pc, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #492] @ 3dd3b0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361251,15 +361251,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r8, [pc, #436] @ 3dd3c4 │ │ │ │ ldr r9, [pc, #436] @ 3dd3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #1040] @ 0x410 │ │ │ │ @@ -361285,26 +361285,26 @@ │ │ │ │ bne 3dd2b8 │ │ │ │ ldr r1, [pc, #344] @ 3dd3d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r8, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #320] @ 3dd3d4 │ │ │ │ lsr r6, sl, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ and r6, r6, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd308 │ │ │ │ add r3, fp, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne 3dd264 │ │ │ │ ldr r2, [pc, #268] @ 3dd3d8 │ │ │ │ ldr r3, [pc, #232] @ 3dd3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [fp, #928] @ 0x3a0 │ │ │ │ @@ -361341,48 +361341,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dd3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd2a8 │ │ │ │ ldr r0, [pc, #84] @ 3dd3ec │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd2a8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00965ab4 │ │ │ │ + @ instruction: 0x00965ad4 │ │ │ │ tsteq r2, ip, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r6, pc, ip, ror pc @ │ │ │ │ - rsbseq r6, pc, r8, lsl #31 │ │ │ │ - addseq r5, r6, r8, ror #20 │ │ │ │ + @ instruction: 0x007f6f9c │ │ │ │ + rsbseq r6, pc, r8, lsr #31 │ │ │ │ + addseq r5, r6, r8, lsl #21 │ │ │ │ smlatteq r2, ip, fp, fp │ │ │ │ - rsbseq r6, sp, ip, lsr #17 │ │ │ │ - ldrdeq r5, [r0], ip │ │ │ │ + rsbseq r6, sp, ip, asr #17 │ │ │ │ + strdeq r5, [r0], ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, r0, asr #29 │ │ │ │ - rsbseq r6, pc, r8, ror #29 │ │ │ │ + rsbseq r6, pc, r0, ror #29 │ │ │ │ + rsbseq r6, pc, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1140] @ 3dd87c │ │ │ │ mov r5, r3 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -361422,15 +361422,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #996] @ 3dd89c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd57c │ │ │ │ ldr r2, [pc, #980] @ 3dd8a0 │ │ │ │ ldr r3, [pc, #948] @ 3dd884 │ │ │ │ @@ -361497,26 +361497,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #688] @ 3dd8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd4c4 │ │ │ │ subs r2, r4, #4048 @ 0xfd0 │ │ │ │ sbc r3, r5, #0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3dd468 │ │ │ │ lsr r3, r4, #2 │ │ │ │ @@ -361654,54 +361654,54 @@ │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ and r9, r9, r3 │ │ │ │ b 3dd484 │ │ │ │ ldr r0, [pc, #156] @ 3dd8e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd47c │ │ │ │ ldr r0, [pc, #140] @ 3dd8e8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dd4c4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ smlatteq r2, r4, r9, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq fp, [r2, -r4] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r5, r6, r8, ror #15 │ │ │ │ - rsbseq r6, sp, r4, asr r6 │ │ │ │ - @ instruction: 0x008056b0 │ │ │ │ + addseq r5, r6, r8, lsl #16 │ │ │ │ + rsbseq r6, sp, r4, ror r6 │ │ │ │ + ldrdeq r5, [r0], r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ - addseq r5, r6, r0, lsl r6 │ │ │ │ - addseq r5, r6, r2, lsr r6 │ │ │ │ + addseq r5, r6, r0, lsr r6 │ │ │ │ + addseq r5, r6, r2, asr r6 │ │ │ │ andeq r3, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, ip, asr #25 │ │ │ │ - addseq r5, r6, r8, lsr r6 │ │ │ │ - addseq r5, r6, r4, lsl r6 │ │ │ │ - @ instruction: 0x009655f0 │ │ │ │ - addseq r5, r6, ip, asr #11 │ │ │ │ - addseq r5, r6, r8, lsr #11 │ │ │ │ - addseq r5, r6, r4, lsl #11 │ │ │ │ - addseq r5, r6, r0, ror #10 │ │ │ │ - addseq r5, r6, ip, lsr r5 │ │ │ │ - addseq r5, r6, r8, lsl r5 │ │ │ │ - @ instruction: 0x009654f4 │ │ │ │ - @ instruction: 0x009654d0 │ │ │ │ - rsbseq r6, pc, r8, ror #20 │ │ │ │ - rsbseq r6, pc, r0, lsr #21 │ │ │ │ + rsbseq r6, pc, ip, ror #25 │ │ │ │ + addseq r5, r6, r8, asr r6 │ │ │ │ + addseq r5, r6, r4, lsr r6 │ │ │ │ + addseq r5, r6, r0, lsl r6 │ │ │ │ + addseq r5, r6, ip, ror #11 │ │ │ │ + addseq r5, r6, r8, asr #11 │ │ │ │ + addseq r5, r6, r4, lsr #11 │ │ │ │ + addseq r5, r6, r0, lsl #11 │ │ │ │ + addseq r5, r6, ip, asr r5 │ │ │ │ + addseq r5, r6, r8, lsr r5 │ │ │ │ + addseq r5, r6, r4, lsl r5 │ │ │ │ + @ instruction: 0x009654f0 │ │ │ │ + rsbseq r6, pc, r8, lsl #21 │ │ │ │ + rsbseq r6, pc, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #1492] @ 3dded8 │ │ │ │ ldr r1, [r0, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361734,15 +361734,15 @@ │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #1392] @ 3ddef0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1372] @ 3ddef4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ mvn r9, r9 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -361782,23 +361782,23 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ movne fp, #1 │ │ │ │ moveq fp, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddbf0 │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r5, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ add r5, r5, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r5, #8 │ │ │ │ bne 3dda14 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldrb r1, [r4, #936] @ 0x3a8 │ │ │ │ and r9, r3, #255 @ 0xff │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ eor r9, r9, r2 │ │ │ │ @@ -361825,15 +361825,15 @@ │ │ │ │ beq 3ddac4 │ │ │ │ ldr r1, [pc, #1060] @ 3ddf0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddc78 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne 3ddac4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ @@ -361864,15 +361864,15 @@ │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #912] @ 3ddf18 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r6, [r4, #956] @ 0x3bc │ │ │ │ ldr r7, [r4, #952] @ 0x3b8 │ │ │ │ tst r6, r7 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -361886,15 +361886,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3dded4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [pc, #808] @ 3ddf20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dda5c │ │ │ │ ldr r3, [pc, #792] @ 3ddf24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -361911,23 +361911,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r5, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3ddf2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dda5c │ │ │ │ ldr r3, [pc, #688] @ 3ddf30 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddb08 │ │ │ │ ldr r3, [pc, #656] @ 3ddf24 │ │ │ │ @@ -361950,25 +361950,25 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3ddf34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ddb08 │ │ │ │ ldr r3, [pc, #532] @ 3ddf38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddbb8 │ │ │ │ ldr r3, [pc, #492] @ 3ddf24 │ │ │ │ @@ -361985,25 +361985,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3ddf3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ b 3ddbb8 │ │ │ │ ldr r2, [pc, #380] @ 3ddf40 │ │ │ │ @@ -362026,93 +362026,93 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ddf44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3dd9b8 │ │ │ │ ldr r0, [pc, #228] @ 3ddf48 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3dda5c │ │ │ │ ldr r0, [pc, #204] @ 3ddf4c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ddb08 │ │ │ │ ldr r0, [pc, #184] @ 3ddf50 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3dd9b8 │ │ │ │ ldr r0, [pc, #152] @ 3ddf54 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ddda4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, r4, ror r3 │ │ │ │ + umullseq r5, r6, r4, r3 │ │ │ │ smlatteq r2, ip, r4, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r6, ip, lsl #6 │ │ │ │ - ldrdeq r5, [r0], r4 │ │ │ │ - rsbseq r6, sp, r8, ror r1 │ │ │ │ + addseq r5, r6, ip, lsr #6 │ │ │ │ + strdeq r5, [r0], r4 │ │ │ │ + @ instruction: 0x007d6198 │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umullseq r5, r6, r0, r2 │ │ │ │ - rsbseq r6, sp, ip, lsl #2 │ │ │ │ - addeq r5, r0, r0, lsr #2 │ │ │ │ - addseq r5, r6, ip, asr #3 │ │ │ │ - rsbseq r6, sp, r0, asr #32 │ │ │ │ - addeq r5, r0, r0, ror r0 │ │ │ │ - strdeq r4, [r0], r8 │ │ │ │ - ldrsheq r5, [r6], ip │ │ │ │ - rsbseq r5, sp, ip, ror #30 │ │ │ │ + @ instruction: 0x009652b0 │ │ │ │ + rsbseq r6, sp, ip, lsr #2 │ │ │ │ + addeq r5, r0, r0, asr #2 │ │ │ │ + addseq r5, r6, ip, ror #3 │ │ │ │ + rsbseq r6, sp, r0, rrx │ │ │ │ + umulleq r5, r0, r0, r0 │ │ │ │ + addeq r5, r0, r8, lsl r0 │ │ │ │ + addseq r5, r6, ip, lsl r1 │ │ │ │ + rsbseq r5, sp, ip, lsl #31 │ │ │ │ tsteq r2, r4, asr #4 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r6, [pc], #-88 @ │ │ │ │ + ldrsheq r6, [pc], #-88 @ │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ - ldrheq r6, [pc], #-108 @ │ │ │ │ + ldrsbeq r6, [pc], #-108 @ │ │ │ │ andeq r2, r0, r8, ror r5 │ │ │ │ - @ instruction: 0x007f669c │ │ │ │ + ldrheq r6, [pc], #-108 @ │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - rsbseq r6, pc, r8, ror #9 │ │ │ │ - rsbseq r6, pc, ip, lsl r4 @ │ │ │ │ - rsbseq r6, pc, r8, lsl #11 │ │ │ │ - rsbseq r6, pc, r8, ror #9 │ │ │ │ - rsbseq r6, pc, r8, asr #11 │ │ │ │ + rsbseq r6, pc, r8, lsl #10 │ │ │ │ + rsbseq r6, pc, ip, lsr r4 @ │ │ │ │ + rsbseq r6, pc, r8, lsr #11 │ │ │ │ + rsbseq r6, pc, r8, lsl #10 │ │ │ │ + rsbseq r6, pc, r8, ror #11 │ │ │ │ mov r3, #1 │ │ │ │ lsl r1, r3, r1 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ tst r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362146,15 +362146,15 @@ │ │ │ │ ldr r7, [pc, #1196] @ 3de494 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1168] @ 3de498 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de118 │ │ │ │ ldr r3, [pc, #1148] @ 3de49c │ │ │ │ @@ -362240,25 +362240,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3de4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3de018 │ │ │ │ ldr r3, [pc, #784] @ 3de4bc │ │ │ │ ldr r2, [r6, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ andeq r8, r8, #255 @ 0xff │ │ │ │ @@ -362426,55 +362426,55 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3de420 │ │ │ │ ldr r0, [pc, #168] @ 3de4f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #148] @ 3de4fc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3de018 │ │ │ │ tsteq r2, r4, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, r6, r8, lsr #25 │ │ │ │ - addeq r4, r0, ip, ror #22 │ │ │ │ - rsbseq r5, sp, r0, lsl fp │ │ │ │ + addseq r4, r6, r8, asr #25 │ │ │ │ + addeq r4, r0, ip, lsl #23 │ │ │ │ + rsbseq r5, sp, r0, lsr fp │ │ │ │ tsteq r2, r0, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x0102ad9c │ │ │ │ - addseq r4, r6, r8, lsl #22 │ │ │ │ - addseq r4, r6, sl, lsr #22 │ │ │ │ + addseq r4, r6, r8, lsr #22 │ │ │ │ + addseq r4, r6, sl, asr #22 │ │ │ │ andeq r3, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, r8, lsr r3 @ │ │ │ │ - addseq r4, r6, ip, asr #21 │ │ │ │ + rsbseq r6, pc, r8, asr r3 @ │ │ │ │ + addseq r4, r6, ip, ror #21 │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ - addseq r4, r6, r8, ror sl │ │ │ │ - addseq r4, r6, r4, asr sl │ │ │ │ - addseq r4, r6, r0, lsr sl │ │ │ │ - addseq r4, r6, ip, lsl #20 │ │ │ │ - addseq r4, r6, r8, ror #19 │ │ │ │ - addseq r4, r6, r4, asr #19 │ │ │ │ + umullseq r4, r6, r8, sl │ │ │ │ + addseq r4, r6, r4, ror sl │ │ │ │ + addseq r4, r6, r0, asr sl │ │ │ │ + addseq r4, r6, ip, lsr #20 │ │ │ │ + addseq r4, r6, r8, lsl #20 │ │ │ │ + addseq r4, r6, r4, ror #19 │ │ │ │ @ instruction: 0xf5331aaf │ │ │ │ - umullseq r4, r6, r0, r9 │ │ │ │ - addseq r4, r6, ip, ror #18 │ │ │ │ - addseq r4, r6, r8, asr #18 │ │ │ │ - addseq r4, r6, r4, lsr #18 │ │ │ │ + @ instruction: 0x009649b0 │ │ │ │ + addseq r4, r6, ip, lsl #19 │ │ │ │ + addseq r4, r6, r8, ror #18 │ │ │ │ + addseq r4, r6, r4, asr #18 │ │ │ │ tsteq r2, r0, lsl #20 │ │ │ │ ldrdeq sl, [r2, -r8] │ │ │ │ - rsbseq r6, pc, r4, ror #1 │ │ │ │ - rsbseq r6, pc, r0, lsr #1 │ │ │ │ + rsbseq r6, pc, r4, lsl #2 │ │ │ │ + rsbseq r6, pc, r0, asr #1 │ │ │ │ clz r0, r1 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #996] @ 0x3e4 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcs 3de540 │ │ │ │ @@ -362488,15 +362488,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3de558 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r1, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #988] @ 0x3dc │ │ │ │ ldr r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -362504,15 +362504,15 @@ │ │ │ │ add r5, r0, #748 @ 0x2ec │ │ │ │ and r6, r6, r3 │ │ │ │ mov r4, #0 │ │ │ │ lsr r1, r6, r4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r1, r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3de584 │ │ │ │ mov r0, #0 │ │ │ │ str r6, [r7, #996] @ 0x3e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362527,15 +362527,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3de638 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #64] @ 3de63c │ │ │ │ ldr r2, [pc, #64] @ 3de640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -362543,19 +362543,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r6, r8, ror #14 │ │ │ │ - rsbseq r5, sp, r8, lsl r5 │ │ │ │ - addeq r4, r0, r4, ror r5 │ │ │ │ + addseq r4, r6, r8, lsl #15 │ │ │ │ + rsbseq r5, sp, r8, lsr r5 │ │ │ │ + umulleq r4, r0, r4, r5 │ │ │ │ rscseq r0, r1, r8, ror sl │ │ │ │ - rsbseq r5, pc, r4, ror #31 │ │ │ │ + rsbseq r6, pc, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #212] @ 3de730 │ │ │ │ and r1, r2, #63 @ 0x3f │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ @@ -362605,20 +362605,20 @@ │ │ │ │ ldrh r0, [r0, #2] │ │ │ │ b 3de6a4 │ │ │ │ add r0, r0, #1000 @ 0x3e8 │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3de6a4 │ │ │ │ ldr r0, [pc, #20] @ 3de73c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3de67c │ │ │ │ smlatbeq r2, r4, r7, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r4, r6, r8, ror #12 │ │ │ │ - ldrsbeq r5, [pc], #-236 @ │ │ │ │ + addseq r4, r6, r8, lsl #13 │ │ │ │ + ldrsheq r5, [pc], #-236 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 3de84c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -362626,37 +362626,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3de850 │ │ │ │ ldr r1, [pc, #228] @ 3de854 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #208] @ 3de858 │ │ │ │ ldr r2, [pc, #208] @ 3de85c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #168] @ 3de860 │ │ │ │ ldr r1, [pc, #168] @ 3de864 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r5, #984 @ 0x3d8 │ │ │ │ mov r1, #2 │ │ │ │ strh r1, [r3] │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -362672,27 +362672,27 @@ │ │ │ │ add r7, r5, #816 @ 0x330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 381368 │ │ │ │ - addseq r4, r6, ip, ror #11 │ │ │ │ - rsbseq r5, sp, ip, lsl #7 │ │ │ │ - addeq r4, r0, r4, ror #7 │ │ │ │ - ldrheq r5, [pc], #-232 @ │ │ │ │ - @ instruction: 0x007f5e9c │ │ │ │ - rsbseq r2, lr, ip, asr #25 │ │ │ │ - rsbseq r2, lr, r0, ror #25 │ │ │ │ + addseq r4, r6, ip, lsl #12 │ │ │ │ + rsbseq r5, sp, ip, lsr #7 │ │ │ │ + addeq r4, r0, r4, lsl #8 │ │ │ │ + ldrsbeq r5, [pc], #-232 @ │ │ │ │ + ldrheq r5, [pc], #-236 @ │ │ │ │ + rsbseq r2, lr, ip, ror #25 │ │ │ │ + rsbseq r2, lr, r0, lsl #26 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ rscseq r0, r1, r8, asr r8 │ │ │ │ mov ip, #1 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ lsl ip, ip, r1 │ │ │ │ cmp r2, #0 │ │ │ │ orrne r3, ip, r3 │ │ │ │ @@ -362722,15 +362722,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #500] @ 3deaec │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r4, [pc, #488] @ 3deaf0 │ │ │ │ lsl r1, lr, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ bhi 3de8d0 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ @@ -362749,15 +362749,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3de944 │ │ │ │ str r6, [r5, #996] @ 0x3e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -362777,15 +362777,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3de9b4 │ │ │ │ b 3de978 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ strh lr, [r5, #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -362846,16 +362846,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r0, asr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r5, pc, r0, asr sp @ │ │ │ │ - addseq r4, r6, r1, lsl r4 │ │ │ │ + rsbseq r5, pc, r0, ror sp @ │ │ │ │ + addseq r4, r6, r1, lsr r4 │ │ │ │ @ instruction: 0xffff8040 │ │ │ │ │ │ │ │ 003deaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362863,15 +362863,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8ef9cc │ │ │ │ + bl 8ef9ec │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -362916,54 +362916,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ 3dec20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r4, r6, r0, lsr #4 │ │ │ │ - rsbseq r5, pc, r8, ror fp @ │ │ │ │ - rsbseq r5, pc, r0, asr #22 │ │ │ │ - rsbseq r5, pc, r4, lsr fp @ │ │ │ │ + addseq r4, r6, r0, asr #4 │ │ │ │ + @ instruction: 0x007f5b98 │ │ │ │ + rsbseq r5, pc, r0, ror #22 │ │ │ │ + rsbseq r5, pc, r4, asr fp @ │ │ │ │ + rsbseq r5, pc, ip, asr #22 │ │ │ │ + rsbseq r5, pc, r4, asr #22 │ │ │ │ + rsbseq r5, pc, r8, lsr fp @ │ │ │ │ rsbseq r5, pc, ip, lsr #22 │ │ │ │ - rsbseq r5, pc, r4, lsr #22 │ │ │ │ - rsbseq r5, pc, r8, lsl fp @ │ │ │ │ - rsbseq r5, pc, ip, lsl #22 │ │ │ │ - ldrsbeq r5, [pc], #-168 @ │ │ │ │ - @ instruction: 0x00807db4 │ │ │ │ + ldrsheq r5, [pc], #-168 @ │ │ │ │ + ldrdeq r7, [r0], r4 │ │ │ │ ldr r0, [pc, #4] @ 3dec30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r1, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3decd8 │ │ │ │ ldr r2, [pc, #140] @ 3decdc │ │ │ │ ldr r1, [pc, #140] @ 3dece0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #112] @ 3dece4 │ │ │ │ ldr r1, [pc, #112] @ 3dece8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #92] @ 3decec │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #76] @ 3decf0 │ │ │ │ ldr r2, [pc, #76] @ 3decf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -362971,22 +362971,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r6, r8, ror r1 │ │ │ │ - @ instruction: 0x007d4e9c │ │ │ │ - strdeq r3, [r0], r8 │ │ │ │ + umullseq r4, r6, r8, r1 │ │ │ │ + ldrheq r4, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r3, r0, r8, lsl pc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r5 │ │ │ │ ldrsheq sp, [lr], #184 @ 0xb8 @ │ │ │ │ rscseq r0, r1, r8, ror #8 │ │ │ │ - rsbseq r5, pc, r4, asr #20 │ │ │ │ + rsbseq r5, pc, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #948] @ 0x3b4 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -362995,28 +362995,28 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #964] @ 0x3c4 │ │ │ │ beq 3ded60 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #65536 @ 0x10000 │ │ │ │ pop {r4, lr} │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #316] @ 3deec4 │ │ │ │ ldr r7, [pc, #316] @ 3deec8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -363025,15 +363025,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #268] @ 3deed0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #260] @ 3deed4 │ │ │ │ ldr r7, [pc, #260] @ 3deed8 │ │ │ │ @@ -363044,73 +363044,73 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #188] @ 3deedc │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c694 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r8, [pc, #168] @ 3deee0 │ │ │ │ ldr r7, [pc, #168] @ 3deee4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r4, #972 @ 0x3cc │ │ │ │ mov r2, #32 │ │ │ │ bl 36c844 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #964 @ 0x3c4 │ │ │ │ bl 381268 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ bl 381268 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381368 │ │ │ │ - addseq r4, r6, r4, asr #32 │ │ │ │ - @ instruction: 0x007f5990 │ │ │ │ - rsbseq r5, pc, r0, ror #18 │ │ │ │ + addseq r4, r6, r4, rrx │ │ │ │ + ldrheq r5, [pc], #-144 @ │ │ │ │ + rsbseq r5, pc, r0, lsl #19 │ │ │ │ rscseq r0, r1, ip, lsr r3 │ │ │ │ - rsbseq r4, sp, r0, lsr #26 │ │ │ │ - addeq r3, r0, ip, ror sp │ │ │ │ + rsbseq r4, sp, r0, asr #26 │ │ │ │ + umulleq r3, r0, ip, sp │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbseq r2, lr, r4, asr #12 │ │ │ │ - rsbseq r2, lr, r8, asr r6 │ │ │ │ + rsbseq r2, lr, r4, ror #12 │ │ │ │ + rsbseq r2, lr, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #700] @ 3df1bc │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -363126,15 +363126,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #660] @ 3df1c8 │ │ │ │ ldr r1, [pc, #660] @ 3df1cc │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #640] @ 3df1d0 │ │ │ │ cmp r5, #29 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3df004 │ │ │ │ ldr r3, [pc, #620] @ 3df1d4 │ │ │ │ @@ -363150,15 +363150,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #564] @ 3df1e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3df0a8 │ │ │ │ ldr r2, [pc, #544] @ 3df1e8 │ │ │ │ @@ -363241,111 +363241,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3df1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3defc0 │ │ │ │ ldr r3, [pc, #148] @ 3df1d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3def74 │ │ │ │ ldr r2, [pc, #168] @ 3df1fc │ │ │ │ ldr r1, [pc, #168] @ 3df200 │ │ │ │ ldr r0, [pc, #168] @ 3df204 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3def74 │ │ │ │ ldr r2, [pc, #144] @ 3df208 │ │ │ │ ldr r1, [pc, #144] @ 3df20c │ │ │ │ ldr r0, [pc, #144] @ 3df210 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3def74 │ │ │ │ ldr r0, [pc, #112] @ 3df214 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3defc0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r6, ip, asr #29 │ │ │ │ + addseq r3, r6, ip, ror #29 │ │ │ │ strdeq r9, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r5, pc, ip, asr #15 │ │ │ │ - rsbseq r5, pc, r4, ror #15 │ │ │ │ + rsbseq r5, pc, ip, ror #15 │ │ │ │ + rsbseq r5, pc, r4, lsl #16 │ │ │ │ @ instruction: 0x01029eb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r3, r6, r4, asr #28 │ │ │ │ - rsbseq r4, sp, r8, ror #22 │ │ │ │ - @ instruction: 0x00803bb8 │ │ │ │ + addseq r3, r6, r4, ror #28 │ │ │ │ + rsbseq r4, sp, r8, lsl #23 │ │ │ │ + ldrdeq r3, [r0], r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsr lr │ │ │ │ - addseq r3, r6, r9, lsl #27 │ │ │ │ + addseq r3, r6, r9, lsr #27 │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, ip, asr #12 │ │ │ │ - addseq r3, r6, r4, ror ip │ │ │ │ - rsbseq r5, pc, r8, asr #11 │ │ │ │ - rsbseq r5, pc, ip, asr #11 │ │ │ │ - addseq r3, r6, r0, asr ip │ │ │ │ - rsbseq r5, pc, r0, lsr #11 │ │ │ │ - ldrsheq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r5, pc, r0, lsl #12 │ │ │ │ + rsbseq r5, pc, ip, ror #12 │ │ │ │ + umullseq r3, r6, r4, ip │ │ │ │ + rsbseq r5, pc, r8, ror #11 │ │ │ │ + rsbseq r5, pc, ip, ror #11 │ │ │ │ + addseq r3, r6, r0, ror ip │ │ │ │ + rsbseq r5, pc, r0, asr #11 │ │ │ │ + rsbseq r9, lr, r4, lsl sl │ │ │ │ + rsbseq r5, pc, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3df288 │ │ │ │ ldr r2, [pc, #88] @ 3df28c │ │ │ │ ldr r1, [pc, #88] @ 3df290 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ strd r4, [r1] │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3decf8 │ │ │ │ - umullseq r3, r6, r8, fp │ │ │ │ - rsbseq r5, pc, r4, asr #9 │ │ │ │ - rsbseq r5, pc, r0, ror #9 │ │ │ │ + @ instruction: 0x00963bb8 │ │ │ │ + rsbseq r5, pc, r4, ror #9 │ │ │ │ + rsbseq r5, pc, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ blt 3df3bc │ │ │ │ @@ -363436,28 +363436,28 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3df5a4 │ │ │ │ mov r3, #27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #384] @ 3df5a8 │ │ │ │ ldr r1, [pc, #384] @ 3df5ac │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ subs r4, r4, #0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #372] @ 3df5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ movne r4, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #344] @ 3df5b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df4e8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6, #924] @ 0x39c │ │ │ │ @@ -363510,49 +363510,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3df5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3df468 │ │ │ │ ldr r0, [pc, #84] @ 3df5cc │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3df468 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27fc34 │ │ │ │ - @ instruction: 0x009639f0 │ │ │ │ + addseq r3, r6, r0, lsl sl │ │ │ │ tsteq r2, r4, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r5, pc, ip, lsl #6 │ │ │ │ - ldrsheq r5, [pc], #-32 @ │ │ │ │ - rsbseq r4, sp, r0, asr #13 │ │ │ │ - addeq r3, r0, ip, lsl r7 │ │ │ │ + rsbseq r5, pc, ip, lsr #6 │ │ │ │ + rsbseq r5, pc, r0, lsl r3 @ │ │ │ │ + rsbseq r4, sp, r0, ror #13 │ │ │ │ + addeq r3, r0, ip, lsr r7 │ │ │ │ @ instruction: 0x010299bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, asr #18 │ │ │ │ andeq r5, r0, ip, asr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, r0, ror #4 │ │ │ │ - rsbseq r5, pc, r4, ror r2 @ │ │ │ │ + rsbseq r5, pc, r0, lsl #5 │ │ │ │ + @ instruction: 0x007f5294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #924] @ 0x39c │ │ │ │ ldr r6, [r0, #928] @ 0x3a0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -363591,27 +363591,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #1048] @ 3dfaac │ │ │ │ ldr r1, [pc, #1048] @ 3dfab0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #1040] @ 3dfab4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1012] @ 3dfab8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df968 │ │ │ │ cmp r7, #29 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ @@ -363667,15 +363667,15 @@ │ │ │ │ ldr r0, [pc, #816] @ 3dfad4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r2, [pc, #784] @ 3dfad8 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r3, [pc, #712] @ 3dfa9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363740,15 +363740,15 @@ │ │ │ │ beq 3df8e0 │ │ │ │ ldr r0, [r7, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df8e0 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3df8b4 │ │ │ │ ldr r2, [pc, #500] @ 3dfae8 │ │ │ │ ldr r3, [pc, #420] @ 3dfa9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363770,15 +363770,15 @@ │ │ │ │ beq 3df958 │ │ │ │ ldr r0, [r5, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df958 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3df92c │ │ │ │ b 3df6f0 │ │ │ │ ldr r3, [pc, #380] @ 3dfaec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363801,24 +363801,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3dfaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3df6d0 │ │ │ │ ldr r2, [pc, #244] @ 3dfaf8 │ │ │ │ ldr r3, [pc, #148] @ 3dfa9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363832,15 +363832,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #176] @ 3dfb08 │ │ │ │ ldr r3, [pc, #64] @ 3dfa9c │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #956] @ 0x3bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363849,65 +363849,65 @@ │ │ │ │ beq 3df7ec │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ 3dfb0c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3df6d0 │ │ │ │ @ instruction: 0x010297bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r6, r4, ror r7 │ │ │ │ - rsbseq r5, pc, ip, lsr #1 │ │ │ │ - @ instruction: 0x007f5090 │ │ │ │ - rsbseq r4, sp, r8, asr r4 │ │ │ │ - @ instruction: 0x008034b4 │ │ │ │ + umullseq r3, r6, r4, r7 │ │ │ │ + rsbseq r5, pc, ip, asr #1 │ │ │ │ + ldrheq r5, [pc], #-0 @ │ │ │ │ + rsbseq r4, sp, r8, ror r4 │ │ │ │ + ldrdeq r3, [r0], r4 │ │ │ │ tsteq r2, r8, asr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, ip, lsl #14 │ │ │ │ - addseq r3, r6, r6, ror r6 │ │ │ │ + umullseq r3, r6, r6, r6 │ │ │ │ smlabbeq r2, ip, r6, r9 │ │ │ │ - addseq r3, r6, ip, lsr #12 │ │ │ │ - rsbseq r4, pc, r0, lsl #31 │ │ │ │ - rsbseq r4, pc, r8, lsl #31 │ │ │ │ + addseq r3, r6, ip, asr #12 │ │ │ │ + rsbseq r4, pc, r0, lsr #31 │ │ │ │ + rsbseq r4, pc, r8, lsr #31 │ │ │ │ tsteq r2, r4, lsr r6 │ │ │ │ tsteq r2, r0, lsl #12 │ │ │ │ smlabteq r2, r8, r5, r9 │ │ │ │ @ instruction: 0x01029590 │ │ │ │ tsteq r2, r0, lsl r5 │ │ │ │ andeq r5, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, ip, lsl lr @ │ │ │ │ + rsbseq r4, pc, ip, lsr lr @ │ │ │ │ tsteq r2, r0, lsl #8 │ │ │ │ - addseq r3, r6, r0, lsr #7 │ │ │ │ - ldrsheq r4, [pc], #-196 @ │ │ │ │ - rsbseq r9, lr, r8, asr #2 │ │ │ │ + addseq r3, r6, r0, asr #7 │ │ │ │ + rsbseq r4, pc, r4, lsl sp @ │ │ │ │ + rsbseq r9, lr, r8, ror #2 │ │ │ │ smlatbeq r2, ip, r3, r9 │ │ │ │ - ldrheq r4, [pc], #-212 @ │ │ │ │ + ldrsbeq r4, [pc], #-212 @ │ │ │ │ ldr r0, [pc, #8] @ 3dfb20 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ rscseq pc, r0, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dfbac │ │ │ │ ldr r2, [pc, #112] @ 3dfbb0 │ │ │ │ ldr r1, [pc, #112] @ 3dfbb4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #344 @ 0x158 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 27ea28 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -363920,17 +363920,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r6, r0, ror #6 │ │ │ │ - rsbseq r4, pc, ip, asr #26 │ │ │ │ - rsbseq r4, pc, r0, ror #26 │ │ │ │ + addseq r3, r6, r0, lsl #7 │ │ │ │ + rsbseq r4, pc, ip, ror #26 │ │ │ │ + rsbseq r4, pc, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3dfc6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363938,25 +363938,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3dfc70 │ │ │ │ ldr r1, [pc, #140] @ 3dfc74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #120] @ 3dfc78 │ │ │ │ ldr r1, [pc, #120] @ 3dfc7c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #88] @ 3dfc80 │ │ │ │ ldr r1, [pc, #88] @ 3dfc84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 3dfc88 │ │ │ │ mov r2, #4 │ │ │ │ @@ -363967,22 +363967,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 3dfc90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x009632d4 │ │ │ │ - rsbseq r3, sp, r0, lsr pc │ │ │ │ - rsbseq r3, sp, r4, asr #30 │ │ │ │ - ldrsheq r3, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - addeq r2, r0, r0, asr pc │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x009632f4 │ │ │ │ + rsbseq r3, sp, r0, asr pc │ │ │ │ + rsbseq r3, sp, r4, ror #30 │ │ │ │ + rsbseq r3, sp, r4, lsl pc │ │ │ │ + addeq r2, r0, r0, ror pc │ │ │ │ rscseq pc, r0, ip, ror r5 @ │ │ │ │ - @ instruction: 0x007f4c98 │ │ │ │ + ldrheq r4, [pc], #-200 @ │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ smlalseq ip, lr, r0, lr │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363993,27 +363993,27 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #252] @ 3dfdbc │ │ │ │ ldr r2, [pc, #252] @ 3dfdc0 │ │ │ │ ldr r3, [pc, #252] @ 3dfdc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #236] @ 3dfdc8 │ │ │ │ ldr r1, [pc, #236] @ 3dfdcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #196] @ 3dfdd0 │ │ │ │ ldr r3, [pc, #196] @ 3dfdd4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #192] @ 3dfdd8 │ │ │ │ ldr r8, [pc, #192] @ 3dfddc │ │ │ │ add sl, r5, #768 @ 0x300 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364023,52 +364023,52 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #936 @ 0x3a8 │ │ │ │ bl 381268 │ │ │ │ ldr r1, [pc, #76] @ 3dfde0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #32 │ │ │ │ bl 36c694 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c844 │ │ │ │ - @ instruction: 0x009631f8 │ │ │ │ - rsbseq r4, pc, ip, ror #23 │ │ │ │ - ldrsbeq r4, [pc], #-184 @ │ │ │ │ + addseq r3, r6, r8, lsl r2 │ │ │ │ + rsbseq r4, pc, ip, lsl #24 │ │ │ │ + ldrsheq r4, [pc], #-184 @ │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ - rsbseq r3, sp, ip, lsl lr │ │ │ │ - addeq r2, r0, r8, ror lr │ │ │ │ + rsbseq r3, sp, ip, lsr lr │ │ │ │ + umulleq r2, r0, r8, lr │ │ │ │ rscseq pc, r0, r4, lsl #9 │ │ │ │ - addeq fp, r2, r4, asr #14 │ │ │ │ - rsbseq r1, lr, r4, ror #14 │ │ │ │ - rsbseq r1, lr, r8, ror r7 │ │ │ │ + addeq fp, r2, r4, ror #14 │ │ │ │ + rsbseq r1, lr, r4, lsl #15 │ │ │ │ + @ instruction: 0x007e1798 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #404] @ 3dff90 │ │ │ │ ldr r3, [pc, #404] @ 3dff94 │ │ │ │ @@ -364098,15 +364098,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r5, [pc, #316] @ 3dffa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #296] @ 3dffa8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364122,15 +364122,15 @@ │ │ │ │ bne 3dff8c │ │ │ │ tst r7, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [pc, #208] @ 3dffb0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dfe98 │ │ │ │ ldr r3, [pc, #192] @ 3dffb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -364146,50 +364146,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3dffbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3dfe98 │ │ │ │ ldr r0, [pc, #80] @ 3dffc0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3dfe98 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r6, r0, asr r0 │ │ │ │ - @ instruction: 0x007d3c90 │ │ │ │ - addeq r2, r0, ip, ror #25 │ │ │ │ + addseq r3, r6, r0, ror r0 │ │ │ │ + ldrheq r3, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r2, r0, ip, lsl #26 │ │ │ │ smlabbeq r2, r8, pc, r8 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #30 │ │ │ │ andeq r3, r0, r8, ror r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r8, lsl #19 │ │ │ │ - ldrheq r4, [pc], #-144 @ │ │ │ │ + rsbseq r4, pc, r8, lsr #19 │ │ │ │ + ldrsbeq r4, [pc], #-144 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #1088] @ 0x440 │ │ │ │ ldr r7, [r0, #1092] @ 0x444 │ │ │ │ mov r6, r1 │ │ │ │ @@ -364244,15 +364244,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ add r9, r9, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ b 3e00cc │ │ │ │ add r3, r5, #940 @ 0x3ac │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e01b0 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e00c0 │ │ │ │ @@ -364265,15 +364265,15 @@ │ │ │ │ moveq fp, #0 │ │ │ │ ldr r1, [pc, #388] @ 3e0284 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #364] @ 3e0288 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e00b0 │ │ │ │ ldr r3, [pc, #348] @ 3e028c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -364295,23 +364295,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, r4, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3e0294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e00b0 │ │ │ │ ldr r3, [r5, #1068] @ 0x42c │ │ │ │ ldr r1, [r5, #1168] @ 0x490 │ │ │ │ ldr r2, [r5, #1088] @ 0x440 │ │ │ │ and r3, r3, r1 │ │ │ │ ldr r0, [pc, #208] @ 3e0298 │ │ │ │ eor r3, r3, r2 │ │ │ │ @@ -364331,74 +364331,74 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3dfde4 │ │ │ │ ldr r0, [pc, #144] @ 3e029c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e00b0 │ │ │ │ ldr r3, [pc, #120] @ 3e02a0 │ │ │ │ ldr r2, [pc, #120] @ 3e02a4 │ │ │ │ ldr r1, [pc, #120] @ 3e02a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3e02ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r5, #1076] @ 0x434 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ b 3e004c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r8, [r2, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r6, r8, lsl #28 │ │ │ │ - rsbseq r3, sp, r0, asr sl │ │ │ │ - addeq r2, r0, r8, asr sl │ │ │ │ + addseq r2, r6, r8, lsr #28 │ │ │ │ + rsbseq r3, sp, r0, ror sl │ │ │ │ + addeq r2, r0, r8, ror sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r4, ror #15 │ │ │ │ + rsbseq r4, pc, r4, lsl #16 │ │ │ │ tsteq r2, r8, lsr ip │ │ │ │ - ldrheq r4, [pc], #-120 @ │ │ │ │ - addseq r2, r6, r8, ror ip │ │ │ │ - rsbseq r3, sp, r4, asr #17 │ │ │ │ - addeq r2, r0, r0, lsr #18 │ │ │ │ - rsbseq r4, pc, ip, lsl #14 │ │ │ │ + ldrsbeq r4, [pc], #-120 @ │ │ │ │ + umullseq r2, r6, r8, ip │ │ │ │ + rsbseq r3, sp, r4, ror #17 │ │ │ │ + addeq r2, r0, r0, asr #18 │ │ │ │ + rsbseq r4, pc, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3e02fc │ │ │ │ ldr r2, [pc, #52] @ 3e0300 │ │ │ │ ldr r1, [pc, #52] @ 3e0304 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #356 @ 0x164 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3dffc4 │ │ │ │ - @ instruction: 0x00962bd8 │ │ │ │ - rsbseq r4, pc, r4, asr #11 │ │ │ │ - ldrsbeq r4, [pc], #-88 @ │ │ │ │ + @ instruction: 0x00962bf8 │ │ │ │ + rsbseq r4, pc, r4, ror #11 │ │ │ │ + ldrsheq r4, [pc], #-88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 3e04dc │ │ │ │ ldr r3, [pc, #440] @ 3e04e0 │ │ │ │ @@ -364416,15 +364416,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #400] @ 3e04f0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #380] @ 3e04f4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e0408 │ │ │ │ cmp r6, #31 │ │ │ │ @@ -364478,31 +364478,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3e0508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e0388 │ │ │ │ ldr r0, [pc, #116] @ 3e050c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e0388 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 3e0510 │ │ │ │ ldr ip, [pc, #88] @ 3e0514 │ │ │ │ ldr r1, [pc, #88] @ 3e0518 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -364510,28 +364510,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ smlatteq r2, r0, sl, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r6, r0, ror #22 │ │ │ │ - strdeq r2, [r0], r4 │ │ │ │ - @ instruction: 0x007d3798 │ │ │ │ + addseq r2, r6, r0, lsl #23 │ │ │ │ + addeq r2, r0, r4, lsl r8 │ │ │ │ + ldrheq r3, [sp], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x01028a90 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r0, ror r5 @ │ │ │ │ - @ instruction: 0x007f4594 │ │ │ │ - addseq r2, r6, r8, ror #19 │ │ │ │ - rsbseq r4, pc, r0, lsr #11 │ │ │ │ - ldrsbeq r4, [pc], #-52 @ │ │ │ │ + @ instruction: 0x007f4590 │ │ │ │ + ldrheq r4, [pc], #-84 @ │ │ │ │ + addseq r2, r6, r8, lsl #20 │ │ │ │ + rsbseq r4, pc, r0, asr #11 │ │ │ │ + ldrsheq r4, [pc], #-52 @ │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ @@ -364569,15 +364569,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #476] @ 3e07b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e06a8 │ │ │ │ ldr r2, [pc, #460] @ 3e07bc │ │ │ │ ldr r3, [pc, #428] @ 3e07a0 │ │ │ │ @@ -364615,21 +364615,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3e07d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e0640 │ │ │ │ ldr r3, [pc, #292] @ 3e07d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e05e8 │ │ │ │ ldr r3, [pc, #252] @ 3e07c0 │ │ │ │ @@ -364646,74 +364646,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3e07dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e05e8 │ │ │ │ ldr r3, [pc, #164] @ 3e07e0 │ │ │ │ ldr r2, [pc, #164] @ 3e07e4 │ │ │ │ ldr r1, [pc, #164] @ 3e07e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #124] @ 3e07ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e0640 │ │ │ │ ldr r0, [pc, #112] @ 3e07f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e05e8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010288b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r2, r0, r8, r8 │ │ │ │ - addseq r2, r6, r4, asr #17 │ │ │ │ - @ instruction: 0x009628f0 │ │ │ │ - rsbseq r3, sp, r0, lsr r5 │ │ │ │ - addeq r2, r0, ip, lsl #11 │ │ │ │ + addseq r2, r6, r4, ror #17 │ │ │ │ + addseq r2, r6, r0, lsl r9 │ │ │ │ + rsbseq r3, sp, r0, asr r5 │ │ │ │ + addeq r2, r0, ip, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsl r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r6, r8, lsr r8 │ │ │ │ - rsbseq r3, sp, r0, lsl #9 │ │ │ │ - ldrdeq r2, [r0], r8 │ │ │ │ - rsbseq r4, pc, ip, lsl r4 @ │ │ │ │ + addseq r2, r6, r8, asr r8 │ │ │ │ + rsbseq r3, sp, r0, lsr #9 │ │ │ │ + strdeq r2, [r0], r8 │ │ │ │ + rsbseq r4, pc, ip, lsr r4 @ │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r4, [pc], #-56 @ │ │ │ │ - addseq r2, r6, r4, ror #14 │ │ │ │ - rsbseq r3, sp, ip, lsr #7 │ │ │ │ - addeq r2, r0, r4, lsl #8 │ │ │ │ - rsbseq r4, pc, r0, lsr #6 │ │ │ │ - @ instruction: 0x007f439c │ │ │ │ + ldrsbeq r4, [pc], #-56 @ │ │ │ │ + addseq r2, r6, r4, lsl #15 │ │ │ │ + rsbseq r3, sp, ip, asr #7 │ │ │ │ + addeq r2, r0, r4, lsr #8 │ │ │ │ + rsbseq r4, pc, r0, asr #6 │ │ │ │ + ldrheq r4, [pc], #-60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1588] @ 3e0e44 │ │ │ │ mov r6, r3 │ │ │ │ @@ -364733,15 +364733,15 @@ │ │ │ │ ldr r9, [pc, #1548] @ 3e0e58 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1520] @ 3e0e5c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ lsr r4, r7, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r4, r4, r6, lsl #30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364879,15 +364879,15 @@ │ │ │ │ ldr r1, [pc, #1016] @ 3e0e8c │ │ │ │ ldr r0, [pc, #1016] @ 3e0e90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r2, [pc, #988] @ 3e0e94 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r3, [pc, #900] @ 3e0e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364925,15 +364925,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #848] @ 3e0ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #828] @ 3e0ea8 │ │ │ │ ldr r3, [pc, #728] @ 3e0e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364967,15 +364967,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #704] @ 3e0ebc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #684] @ 3e0ec0 │ │ │ │ ldr r3, [pc, #560] @ 3e0e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364984,15 +364984,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #648] @ 3e0ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #620] @ 3e0ec8 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r3, [pc, #480] @ 3e0e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365061,50 +365061,50 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3e0ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e0888 │ │ │ │ str r8, [r5, #1204] @ 0x4b4 │ │ │ │ b 3e08e8 │ │ │ │ ldr r0, [pc, #284] @ 3e0ee4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e0888 │ │ │ │ ldr r1, [pc, #252] @ 3e0ee8 │ │ │ │ ldr r2, [pc, #252] @ 3e0eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 3e0ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #220] @ 3e0ef4 │ │ │ │ ldr r3, [pc, #44] @ 3e0e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365112,116 +365112,116 @@ │ │ │ │ bne 3e0b20 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #184] @ 3e0ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e0c3c │ │ │ │ strdeq r8, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r6, r0, ror r6 │ │ │ │ - addeq r2, r0, r8, lsl #6 │ │ │ │ - rsbseq r3, sp, ip, lsr #5 │ │ │ │ + umullseq r2, r6, r0, r6 │ │ │ │ + addeq r2, r0, r8, lsr #6 │ │ │ │ + rsbseq r3, sp, ip, asr #5 │ │ │ │ @ instruction: 0x0102859c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r2, r6, r0, asr #11 │ │ │ │ + addseq r2, r6, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r4, lsl r5 │ │ │ │ ldrdeq r8, [r2, -r0] │ │ │ │ tsteq r2, ip, asr r4 │ │ │ │ - @ instruction: 0x009624d8 │ │ │ │ - rsbseq r4, pc, ip, asr r2 @ │ │ │ │ + @ instruction: 0x009624f8 │ │ │ │ + rsbseq r4, pc, ip, ror r2 @ │ │ │ │ tsteq r2, r0, lsr #8 │ │ │ │ sbcsgt pc, lr, r3, ror sl @ │ │ │ │ sbcsgt r1, lr, r8, asr #4 │ │ │ │ @ instruction: 0x01028394 │ │ │ │ - addseq r2, r6, r0, lsl r4 │ │ │ │ - ldrheq r4, [pc], #-24 @ │ │ │ │ + addseq r2, r6, r0, lsr r4 │ │ │ │ + ldrsbeq r4, [pc], #-24 @ │ │ │ │ tsteq r2, r4, asr #6 │ │ │ │ mrseq r8, LR_svc │ │ │ │ - addseq r2, r6, r4, ror #6 │ │ │ │ - rsbseq r2, sp, r8, lsr #31 │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ + addseq r2, r6, r4, lsl #7 │ │ │ │ + rsbseq r2, sp, r8, asr #31 │ │ │ │ + addeq r2, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x01028298 │ │ │ │ - rsbseq r4, pc, r0, ror r0 @ │ │ │ │ + @ instruction: 0x007f4090 │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ - @ instruction: 0x009622bc │ │ │ │ - rsbseq r2, sp, r0, lsl #30 │ │ │ │ - addeq r1, r0, r4, asr pc │ │ │ │ + @ instruction: 0x009622dc │ │ │ │ + rsbseq r2, sp, r0, lsr #30 │ │ │ │ + addeq r1, r0, r4, ror pc │ │ │ │ strdeq r8, [r2, -r0] │ │ │ │ - rsbseq r4, pc, r0, asr #32 │ │ │ │ + rsbseq r4, pc, r0, rrx │ │ │ │ smlatbeq r2, r0, r1, r8 │ │ │ │ tsteq r2, ip, ror #2 │ │ │ │ tsteq r2, r8, lsr r1 │ │ │ │ tsteq r2, r4, lsl #2 │ │ │ │ andeq r5, r0, r4, lsl ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r3, [pc], #-208 @ │ │ │ │ - ldrsbeq r3, [pc], #-216 @ │ │ │ │ - ldrheq r2, [r6], r8 │ │ │ │ - ldrsheq r2, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r1, r0, r0, asr sp │ │ │ │ + ldrsbeq r3, [pc], #-208 @ │ │ │ │ + ldrsheq r3, [pc], #-216 @ │ │ │ │ + ldrsbeq r2, [r6], r8 │ │ │ │ + rsbseq r2, sp, ip, lsl sp │ │ │ │ + addeq r1, r0, r0, ror sp │ │ │ │ smlatteq r2, ip, pc, r7 @ │ │ │ │ - @ instruction: 0x007f3d9c │ │ │ │ + ldrheq r3, [pc], #-220 @ │ │ │ │ ldr r0, [pc, #4] @ 3e0f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq lr, r0, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3e0f90 │ │ │ │ ldr r2, [pc, #108] @ 3e0f94 │ │ │ │ ldr r1, [pc, #108] @ 3e0f98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #80] @ 3e0f9c │ │ │ │ ldr r1, [pc, #80] @ 3e0fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #56] @ 3e0fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r6, r4, asr r0 │ │ │ │ - rsbseq r2, sp, r8, asr #23 │ │ │ │ - addeq r1, r0, r0, lsr #24 │ │ │ │ + addseq r2, r6, r4, ror r0 │ │ │ │ + rsbseq r2, sp, r8, ror #23 │ │ │ │ + addeq r1, r0, r0, asr #24 │ │ │ │ ldrsheq lr, [r0], #32 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x007f3d90 │ │ │ │ + ldrheq r3, [pc], #-208 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3e103c │ │ │ │ ldr r2, [pc, #124] @ 3e1040 │ │ │ │ ldr r1, [pc, #124] @ 3e1044 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov ip, #0 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r0, #1056 @ 0x420 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r2, #8 │ │ │ │ str ip, [r0, #924] @ 0x39c │ │ │ │ str ip, [r0, #1068] @ 0x42c │ │ │ │ @@ -365236,17 +365236,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00961fbc │ │ │ │ - rsbseq r3, pc, r4, lsr sp @ │ │ │ │ - rsbseq r3, pc, r0, asr sp @ │ │ │ │ + @ instruction: 0x00961fdc │ │ │ │ + rsbseq r3, pc, r4, asr sp @ │ │ │ │ + rsbseq r3, pc, r0, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #296] @ 3e1188 │ │ │ │ ldr r7, [pc, #296] @ 3e118c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -365255,88 +365255,88 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #256] @ 3e1194 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #228] @ 3e1198 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #200] @ 3e119c │ │ │ │ ldr r1, [pc, #200] @ 3e11a0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #192] @ 3e11a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #136] @ 3e11a8 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c694 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 36c844 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #60] @ 3e11ac │ │ │ │ add r1, r4, #1200 @ 0x4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c6dc │ │ │ │ - addseq r1, r6, r0, lsr #30 │ │ │ │ - ldrheq r3, [pc], #-200 @ │ │ │ │ - rsbseq r3, pc, r8, lsl #25 │ │ │ │ + addseq r1, r6, r0, asr #30 │ │ │ │ + ldrsbeq r3, [pc], #-200 @ │ │ │ │ + rsbseq r3, pc, r8, lsr #25 │ │ │ │ rscseq lr, r0, r4, lsr #3 │ │ │ │ - rsbseq r2, sp, r8, asr #20 │ │ │ │ - rsbseq r0, lr, ip, lsr #7 │ │ │ │ - ldrheq r0, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq r1, r0, r8, ror #20 │ │ │ │ + rsbseq r2, sp, r8, ror #20 │ │ │ │ + rsbseq r0, lr, ip, asr #7 │ │ │ │ + ldrsbeq r0, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r1, r0, r8, lsl #21 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ - rsbseq r3, pc, r4, asr #23 │ │ │ │ + rsbseq r3, pc, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #560] @ 3e13f8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365352,15 +365352,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #520] @ 3e1404 │ │ │ │ ldr r1, [pc, #520] @ 3e1408 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #500] @ 3e140c │ │ │ │ ldr r7, [pc, #500] @ 3e1410 │ │ │ │ cmp r3, r4 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r2, r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3e12f4 │ │ │ │ @@ -365445,63 +365445,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3e1434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1278 │ │ │ │ ldr r1, [pc, #128] @ 3e1438 │ │ │ │ ldr r0, [pc, #128] @ 3e143c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e12e8 │ │ │ │ ldr r0, [pc, #100] @ 3e1440 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1278 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00961db8 │ │ │ │ + @ instruction: 0x00961dd8 │ │ │ │ tsteq r2, r8, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r3, pc, r4, lsl #22 │ │ │ │ - rsbseq r3, pc, ip, lsl fp @ │ │ │ │ + rsbseq r3, pc, r4, lsr #22 │ │ │ │ + rsbseq r3, pc, ip, lsr fp @ │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ smlatteq r2, r0, fp, r7 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r2, r4, fp, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r6, r0, r0, asr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r3, [pc], #-148 @ │ │ │ │ - addseq r1, r6, r8, asr #23 │ │ │ │ - rsbseq r3, pc, r8, ror r9 @ │ │ │ │ - ldrheq r3, [pc], #-152 @ │ │ │ │ + ldrsbeq r3, [pc], #-148 @ │ │ │ │ + addseq r1, r6, r8, ror #23 │ │ │ │ + @ instruction: 0x007f3998 │ │ │ │ + ldrsbeq r3, [pc], #-152 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ add r3, r0, #1056 @ 0x420 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add r3, r3, #8 │ │ │ │ @@ -365624,15 +365624,15 @@ │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r3 │ │ │ │ b 3e14e8 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sl, #136] @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #604] @ 3e18b8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365723,26 +365723,26 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3e18c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr ip, [r6, #1068] @ 0x42c │ │ │ │ ldr r0, [r6, #1072] @ 0x430 │ │ │ │ b 3e1510 │ │ │ │ ldr r2, [pc, #176] @ 3e18cc │ │ │ │ ldr r3, [pc, #148] @ 3e18b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365751,20 +365751,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e18a8 │ │ │ │ ldr r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [pc, #124] @ 3e18d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365773,28 +365773,28 @@ │ │ │ │ b 3e16c8 │ │ │ │ ldr r0, [pc, #68] @ 3e18d4 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1670 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01027998 │ │ │ │ smlabbeq r2, r8, r9, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r1, r0, r0, lsr #15 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r0, ror #11 │ │ │ │ + rsbseq r3, pc, r0, lsl #12 │ │ │ │ smlatteq r2, r8, r5, r7 │ │ │ │ - rsbseq r3, pc, ip, ror #10 │ │ │ │ rsbseq r3, pc, ip, lsl #11 │ │ │ │ + rsbseq r3, pc, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 3e1aa8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -365810,15 +365810,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #380] @ 3e1abc │ │ │ │ ldr r3, [pc, #380] @ 3e1ac0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365876,57 +365876,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3e1ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1958 │ │ │ │ ldr r0, [pc, #108] @ 3e1ad8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1958 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3e1adc │ │ │ │ ldr r1, [pc, #80] @ 3e1ae0 │ │ │ │ ldr r0, [pc, #80] @ 3e1ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r1, r6, r0, r6 │ │ │ │ + @ instruction: 0x009616b0 │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r3, pc, r4, lsl #8 │ │ │ │ - rsbseq r3, pc, r0, ror #7 │ │ │ │ + rsbseq r3, pc, r4, lsr #8 │ │ │ │ + rsbseq r3, pc, r0, lsl #8 │ │ │ │ smlabteq r2, r4, r4, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, asr r4 │ │ │ │ andeq r1, r0, ip, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq r3, [pc], #-60 @ │ │ │ │ - rsbseq r3, pc, r8, lsl r4 @ │ │ │ │ - @ instruction: 0x009614f0 │ │ │ │ rsbseq r3, pc, ip, lsl r4 @ │ │ │ │ - rsbseq r3, pc, r0, lsr r4 @ │ │ │ │ + rsbseq r3, pc, r8, lsr r4 @ │ │ │ │ + addseq r1, r6, r0, lsl r5 │ │ │ │ + rsbseq r3, pc, ip, lsr r4 @ │ │ │ │ + rsbseq r3, pc, r0, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #748] @ 3e1df0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -365944,15 +365944,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #684] @ 3e1e04 │ │ │ │ ldr r3, [pc, #684] @ 3e1e08 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366085,104 +366085,104 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3e1e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1b70 │ │ │ │ ldr r1, [pc, #124] @ 3e1e30 │ │ │ │ ldr r0, [pc, #124] @ 3e1e34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1bc0 │ │ │ │ ldr r0, [pc, #96] @ 3e1e38 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e1b70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [r2, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r6, r8, asr r4 │ │ │ │ - rsbseq r3, pc, r4, ror #3 │ │ │ │ - rsbseq r3, pc, ip, asr #3 │ │ │ │ + addseq r1, r6, r8, ror r4 │ │ │ │ + rsbseq r3, pc, r4, lsl #4 │ │ │ │ + rsbseq r3, pc, ip, ror #3 │ │ │ │ smlatbeq r2, ip, r2, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, ip, lsr r2 │ │ │ │ - addseq r1, r6, r8, lsr #6 │ │ │ │ + addseq r1, r6, r8, asr #6 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, ip, asr #2 │ │ │ │ - addseq r1, r6, ip, asr #3 │ │ │ │ - rsbseq r3, pc, r0, lsr #3 │ │ │ │ - rsbseq r3, pc, r0, asr r1 @ │ │ │ │ + rsbseq r3, pc, ip, ror #2 │ │ │ │ + addseq r1, r6, ip, ror #3 │ │ │ │ + rsbseq r3, pc, r0, asr #3 │ │ │ │ + rsbseq r3, pc, r0, ror r1 @ │ │ │ │ ldr r0, [pc, #4] @ 3e1e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ smlalseq sp, r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3e1edc │ │ │ │ ldr r2, [pc, #120] @ 3e1ee0 │ │ │ │ ldr r1, [pc, #120] @ 3e1ee4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #92] @ 3e1ee8 │ │ │ │ ldr r1, [pc, #92] @ 3e1eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #72] @ 3e1ef0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r6, r8, asr #3 │ │ │ │ - rsbseq r1, sp, r4, lsl #25 │ │ │ │ - addeq r0, r0, r0, ror #25 │ │ │ │ + addseq r1, r6, r8, ror #3 │ │ │ │ + rsbseq r1, sp, r4, lsr #25 │ │ │ │ + addeq r0, r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ ldrsbeq sl, [lr], #240 @ 0xf0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -366193,35 +366193,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3e200c │ │ │ │ ldr r1, [pc, #236] @ 3e2010 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #216] @ 3e2014 │ │ │ │ ldr r1, [pc, #216] @ 3e2018 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #184] @ 3e201c │ │ │ │ ldr r1, [pc, #184] @ 3e2020 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #152] @ 3e2024 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 36c694 │ │ │ │ mov r2, #16 │ │ │ │ @@ -366241,29 +366241,29 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381368 │ │ │ │ - addseq r1, r6, r8, lsr #2 │ │ │ │ - ldrsbeq r1, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - addeq r0, r0, r0, lsr ip │ │ │ │ - rsbseq r3, pc, r4, rrx │ │ │ │ - rsbseq r3, pc, r8, ror r0 @ │ │ │ │ - rsbseq pc, sp, ip, lsl r5 @ │ │ │ │ - rsbseq pc, sp, r0, lsr r5 @ │ │ │ │ + addseq r1, r6, r8, asr #2 │ │ │ │ + ldrsheq r1, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r0, r0, r0, asr ip │ │ │ │ + rsbseq r3, pc, r4, lsl #1 │ │ │ │ + @ instruction: 0x007f3098 │ │ │ │ + rsbseq pc, sp, ip, lsr r5 @ │ │ │ │ + rsbseq pc, sp, r0, asr r5 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r3, pc, r0 │ │ │ │ + rsbseq r3, pc, r0, lsr #32 │ │ │ │ ldrsheq sp, [r0], #40 @ 0x28 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r2, #68] @ 0x44 │ │ │ │ lsl r4, r4, r1 │ │ │ │ @@ -366288,15 +366288,15 @@ │ │ │ │ popeq {r4, r5, pc} │ │ │ │ ldrh r3, [r2, #78] @ 0x4e │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, r4 │ │ │ │ strh r3, [r2, #78] @ 0x4e │ │ │ │ pop {r4, r5, lr} │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [pc, #684] @ 3e2378 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366346,15 +366346,15 @@ │ │ │ │ ldr r0, [pc, #528] @ 3e2390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldrh r8, [r0, #70] @ 0x46 │ │ │ │ lsl r3, r6, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ eor r8, r8, r3 │ │ │ │ strh r3, [r0, #70] @ 0x46 │ │ │ │ ldrh r3, [r0, #72] @ 0x48 │ │ │ │ bics r8, r8, r3 │ │ │ │ @@ -366375,15 +366375,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r7, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e220c │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ bics r8, r8, r9, lsl r5 │ │ │ │ bne 3e21d0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366413,15 +366413,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r9, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e22a4 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ bics r7, r7, r8, lsl r5 │ │ │ │ bne 3e2268 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366446,15 +366446,15 @@ │ │ │ │ strh r1, [r0, #78] @ 0x4e │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [pc, #80] @ 3e2380 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e2358 │ │ │ │ strh r6, [r4, #80] @ 0x50 │ │ │ │ mov r0, #0 │ │ │ │ @@ -366465,25 +366465,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #52] @ 3e2394 │ │ │ │ ldr r0, [pc, #52] @ 3e2398 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e233c │ │ │ │ tsteq r2, r8, lsr sp │ │ │ │ - addseq r0, r6, r8, lsl pc │ │ │ │ + addseq r0, r6, r8, lsr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00960ef4 │ │ │ │ - ldrheq r0, [pc], #-168 @ │ │ │ │ - @ instruction: 0x00960eb8 │ │ │ │ - rsbseq r1, pc, r0, lsl #23 │ │ │ │ - @ instruction: 0x00960cd4 │ │ │ │ - @ instruction: 0x007f0890 │ │ │ │ + addseq r0, r6, r4, lsl pc │ │ │ │ + ldrsbeq r0, [pc], #-168 @ │ │ │ │ + @ instruction: 0x00960ed8 │ │ │ │ + rsbseq r1, pc, r0, lsr #23 │ │ │ │ + @ instruction: 0x00960cf4 │ │ │ │ + ldrheq r0, [pc], #-128 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #256] @ 3e24b8 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366537,31 +366537,31 @@ │ │ │ │ b 3e23f4 │ │ │ │ ldr r1, [pc, #68] @ 3e24c4 │ │ │ │ ldr r0, [pc, #68] @ 3e24c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e241c │ │ │ │ ldr r1, [pc, #44] @ 3e24cc │ │ │ │ ldr r0, [pc, #44] @ 3e24d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e2470 │ │ │ │ tsteq r2, ip, asr #20 │ │ │ │ - addseq r0, r6, r9, asr #24 │ │ │ │ + addseq r0, r6, r9, ror #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ + @ instruction: 0x00960bd4 │ │ │ │ + @ instruction: 0x007f0798 │ │ │ │ @ instruction: 0x00960bb4 │ │ │ │ rsbseq r0, pc, r8, ror r7 @ │ │ │ │ - umullseq r0, r6, r4, fp │ │ │ │ - rsbseq r0, pc, r8, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 3e2584 │ │ │ │ ldr r2, [pc, #152] @ 3e2588 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366569,15 +366569,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e258c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #24 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2540 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -366589,43 +366589,43 @@ │ │ │ │ ldr r1, [pc, #72] @ 3e2594 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r6, r8, asr #22 │ │ │ │ - @ instruction: 0x007f2a9c │ │ │ │ - ldrheq r2, [pc], #-160 @ │ │ │ │ - @ instruction: 0x007f2a9c │ │ │ │ - rsbseq r2, pc, r4, lsl #21 │ │ │ │ + addseq r0, r6, r8, ror #22 │ │ │ │ + ldrheq r2, [pc], #-172 @ │ │ │ │ + ldrsbeq r2, [pc], #-160 @ │ │ │ │ + ldrheq r2, [pc], #-172 @ │ │ │ │ + rsbseq r2, pc, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e2614 │ │ │ │ ldr r2, [pc, #100] @ 3e2618 │ │ │ │ ldr r1, [pc, #100] @ 3e261c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mvn r3, #0 │ │ │ │ ldr ip, [pc, #64] @ 3e2620 │ │ │ │ ldr r1, [pc, #64] @ 3e2624 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ str ip, [r0, #996] @ 0x3e4 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ str r1, [r0, #1004] @ 0x3ec │ │ │ │ @@ -366634,28 +366634,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, r6, r0, lsl #21 │ │ │ │ - ldrsbeq r2, [pc], #-156 @ │ │ │ │ - ldrsheq r2, [pc], #-144 @ │ │ │ │ + addseq r0, r6, r0, lsr #21 │ │ │ │ + ldrsheq r2, [pc], #-156 @ │ │ │ │ + rsbseq r2, pc, r0, lsl sl @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ │ │ │ │ 003e2628 : │ │ │ │ str r1, [r0, #924] @ 0x39c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e2644 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrsheq ip, [r0], #204 @ 0xcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #304] @ 3e2790 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ @@ -366747,30 +366747,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3e280c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #52] @ 3e2810 │ │ │ │ ldr ip, [pc, #52] @ 3e2814 │ │ │ │ ldr r1, [pc, #52] @ 3e2818 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929cb4 │ │ │ │ - @ instruction: 0x009608f4 │ │ │ │ - rsbseq r1, sp, r4, lsr r3 │ │ │ │ - umulleq r0, r0, r0, r3 @ │ │ │ │ + b 929cd4 │ │ │ │ + addseq r0, r6, r4, lsl r9 │ │ │ │ + rsbseq r1, sp, r4, asr r3 │ │ │ │ + @ instruction: 0x008003b0 │ │ │ │ rscseq ip, r0, r8, asr fp │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -366878,26 +366878,26 @@ │ │ │ │ beq 3e2870 │ │ │ │ b 3e2884 │ │ │ │ ldr r1, [pc, #52] @ 3e2a04 │ │ │ │ ldr r0, [pc, #52] @ 3e2a08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e2884 │ │ │ │ smlabteq r2, ip, r5, r6 │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r0, ror #13 │ │ │ │ - ldrheq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r0, r6, r0, lsl #14 │ │ │ │ + ldrsbeq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #276] @ 3e2b38 │ │ │ │ ldr r7, [pc, #276] @ 3e2b3c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366906,81 +366906,81 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r9, [pc, #236] @ 3e2b44 │ │ │ │ ldr r8, [pc, #236] @ 3e2b48 │ │ │ │ add fp, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #192] @ 3e2b4c │ │ │ │ ldr r1, [pc, #192] @ 3e2b50 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #132] @ 3e2b54 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r2, [pc, #108] @ 3e2b58 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c844 │ │ │ │ - addseq r0, r6, ip, lsl #13 │ │ │ │ - rsbseq r2, pc, r4, lsl #12 │ │ │ │ - ldrsbeq r2, [pc], #-80 @ │ │ │ │ - @ instruction: 0x007d109c │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - ldrsheq lr, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq lr, sp, r0, lsl sl │ │ │ │ - rsbseq r2, pc, r4, ror r5 @ │ │ │ │ + addseq r0, r6, ip, lsr #13 │ │ │ │ + rsbseq r2, pc, r4, lsr #12 │ │ │ │ + ldrsheq r2, [pc], #-80 @ │ │ │ │ + ldrheq r1, [sp], #-12 @ │ │ │ │ + addeq r0, r0, r8, lsl r1 │ │ │ │ + rsbseq lr, sp, ip, lsl sl │ │ │ │ + rsbseq lr, sp, r0, lsr sl │ │ │ │ + @ instruction: 0x007f2594 │ │ │ │ rscseq ip, r0, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e2bf8 │ │ │ │ ldr r2, [pc, #132] @ 3e2bfc │ │ │ │ @@ -366988,15 +366988,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ and r1, r4, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 3e2648 │ │ │ │ @@ -367013,17 +367013,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r6, r8, lsr r5 │ │ │ │ - rsbseq r2, pc, ip, lsl #9 │ │ │ │ + addseq r0, r6, r8, asr r5 │ │ │ │ rsbseq r2, pc, ip, lsr #9 │ │ │ │ + rsbseq r2, pc, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ 3e2ce4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367031,64 +367031,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e2ce8 │ │ │ │ ldr r1, [pc, #184] @ 3e2cec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #164] @ 3e2cf0 │ │ │ │ ldr r3, [pc, #164] @ 3e2cf4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e2cf8 │ │ │ │ ldr r7, [pc, #156] @ 3e2cfc │ │ │ │ ldr r6, [pc, #156] @ 3e2d00 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #104] @ 3e2d04 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umullseq r0, r6, r4, r4 │ │ │ │ - rsbseq r2, pc, r0, ror #7 │ │ │ │ - ldrsheq r2, [pc], #-60 @ │ │ │ │ + @ instruction: 0x009604b4 │ │ │ │ + rsbseq r2, pc, r0, lsl #8 │ │ │ │ + rsbseq r2, pc, ip, lsl r4 @ │ │ │ │ @ instruction: 0x010261b8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrsbeq r2, [pc], #-60 @ │ │ │ │ + ldrsheq r2, [pc], #-60 @ │ │ │ │ + rsbseq r2, pc, r4, lsl r4 @ │ │ │ │ + ldrsheq r2, [pc], #-60 @ │ │ │ │ ldrsheq r2, [pc], #-52 @ │ │ │ │ - ldrsbeq r2, [pc], #-60 @ │ │ │ │ - ldrsbeq r2, [pc], #-52 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367154,15 +367154,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3e30b8 │ │ │ │ ldr r0, [pc, #672] @ 3e30bc │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r9, [r5, #1056] @ 0x420 │ │ │ │ add r6, r5, #1024 @ 0x400 │ │ │ │ add r8, r5, #1040 @ 0x410 │ │ │ │ bic r9, r7, r9 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ tst r9, r4 │ │ │ │ @@ -367292,78 +367292,78 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e2da8 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e2fb4 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e2e5c │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e2f54 │ │ │ │ ldrdeq r6, [r2, -r8] │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq r0, r6, r8, r2 │ │ │ │ - rsbseq r7, lr, r8, ror #20 │ │ │ │ + @ instruction: 0x009602b8 │ │ │ │ + rsbseq r7, lr, r8, lsl #21 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r8, lsr #3 │ │ │ │ + addseq r0, r6, r8, asr #3 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 3e30dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrsheq ip, [r0], #44 @ 0x2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3e3148 │ │ │ │ ldr r2, [pc, #80] @ 3e314c │ │ │ │ ldr r1, [pc, #80] @ 3e3150 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #52] @ 3e3154 │ │ │ │ ldr ip, [pc, #52] @ 3e3158 │ │ │ │ ldr r1, [pc, #52] @ 3e315c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929cb4 │ │ │ │ - addseq r0, r6, r4, asr r0 │ │ │ │ - ldrsheq r0, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq pc, pc, ip, asr #20 │ │ │ │ + b 929cd4 │ │ │ │ + addseq r0, r6, r4, ror r0 │ │ │ │ + rsbseq r0, sp, r0, lsl sl │ │ │ │ + rsbseq pc, pc, ip, ror #20 │ │ │ │ rscseq ip, r0, ip, lsr #5 │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -367417,15 +367417,15 @@ │ │ │ │ ldr r0, [pc, #560] @ 3e3464 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e31e0 │ │ │ │ cmp ip, #241 @ 0xf1 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e3210 │ │ │ │ cmp ip, #228 @ 0xe4 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e32d4 │ │ │ │ @@ -367450,15 +367450,15 @@ │ │ │ │ ldr r0, [pc, #444] @ 3e3474 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e31e0 │ │ │ │ ldr r1, [pc, #412] @ 3e3478 │ │ │ │ subs lr, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, lr │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3210 │ │ │ │ bic ip, ip, #3 │ │ │ │ @@ -367545,32 +367545,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e31e0 │ │ │ │ smlabbeq r2, r0, ip, r5 │ │ │ │ mrsne r1, (UNDEF: 1) │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq pc, r5, r4, lsr #30 │ │ │ │ - rsbseq r1, pc, ip, ror #28 │ │ │ │ - rsbseq r1, pc, r0, lsl #30 │ │ │ │ + addseq pc, r5, r4, asr #30 │ │ │ │ + rsbseq r1, pc, ip, lsl #29 │ │ │ │ + rsbseq r1, pc, r0, lsr #30 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq pc, r5, r0, lsr #29 │ │ │ │ - rsbseq r1, pc, r8, ror #27 │ │ │ │ - rsbseq r1, pc, r8, asr lr @ │ │ │ │ + addseq pc, r5, r0, asr #29 │ │ │ │ + rsbseq r1, pc, r8, lsl #28 │ │ │ │ + rsbseq r1, pc, r8, ror lr @ │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - addseq pc, r5, r0, ror #26 │ │ │ │ - addseq pc, r5, r8, lsr #26 │ │ │ │ - rsbseq r1, pc, r8, ror ip @ │ │ │ │ - rsbseq r1, pc, ip, ror #24 │ │ │ │ + addseq pc, r5, r0, lsl #27 │ │ │ │ + addseq pc, r5, r8, asr #26 │ │ │ │ + @ instruction: 0x007f1c98 │ │ │ │ + rsbseq r1, pc, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #280] @ 3e35c0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -367578,100 +367578,100 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #264] @ 3e35c4 │ │ │ │ ldr r1, [pc, #264] @ 3e35c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #244] @ 3e35cc │ │ │ │ ldr r7, [pc, #244] @ 3e35d0 │ │ │ │ add sl, r5, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #200] @ 3e35d4 │ │ │ │ ldr r1, [pc, #200] @ 3e35d8 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #136] @ 3e35dc │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r2, [pc, #112] @ 3e35e0 │ │ │ │ ldr r3, [pc, #112] @ 3e35e4 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 381368 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c844 │ │ │ │ - addseq pc, r5, ip, lsr #25 │ │ │ │ - @ instruction: 0x007f1c98 │ │ │ │ - ldrsbeq r1, [pc], #-188 @ │ │ │ │ - rsbseq r0, sp, ip, lsl r6 │ │ │ │ - rsbseq pc, pc, r8, ror r6 @ │ │ │ │ - rsbseq sp, sp, ip, ror pc │ │ │ │ - @ instruction: 0x007ddf90 │ │ │ │ - ldrsheq r1, [pc], #-160 @ │ │ │ │ + addseq pc, r5, ip, asr #25 │ │ │ │ + ldrheq r1, [pc], #-200 @ │ │ │ │ + ldrsheq r1, [pc], #-188 @ │ │ │ │ + rsbseq r0, sp, ip, lsr r6 │ │ │ │ + @ instruction: 0x007ff698 │ │ │ │ + @ instruction: 0x007ddf9c │ │ │ │ + ldrheq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, pc, r0, lsl fp @ │ │ │ │ rscseq fp, r0, r4, asr lr │ │ │ │ - rsbseq r1, pc, r4, lsl #24 │ │ │ │ + rsbseq r1, pc, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 3e36b0 │ │ │ │ ldr r2, [pc, #176] @ 3e36b4 │ │ │ │ ldr r1, [pc, #176] @ 3e36b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r5, r0, #996 @ 0x3e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -367699,17 +367699,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r5, r0, asr fp @ │ │ │ │ - rsbseq r1, pc, ip, lsr fp @ │ │ │ │ - rsbseq r1, pc, r4, lsl #21 │ │ │ │ + addseq pc, r5, r0, ror fp @ │ │ │ │ + rsbseq r1, pc, ip, asr fp @ │ │ │ │ + rsbseq r1, pc, r4, lsr #21 │ │ │ │ bge fee38c18 <__bss_end__@@Base+0xfd91ad48> │ │ │ │ adcge sl, sl, sl, lsr #21 │ │ │ │ adcpl sl, sl, sl, asr r9 │ │ │ │ andeq r5, r5, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -367721,64 +367721,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e37b0 │ │ │ │ ldr r1, [pc, #184] @ 3e37b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #164] @ 3e37b8 │ │ │ │ ldr r3, [pc, #164] @ 3e37bc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e37c0 │ │ │ │ ldr r7, [pc, #156] @ 3e37c4 │ │ │ │ ldr r6, [pc, #156] @ 3e37c8 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #104] @ 3e37cc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934b84 │ │ │ │ + bl 934ba4 │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq pc, r5, r0, ror sl @ │ │ │ │ - rsbseq r1, pc, ip, asr sl @ │ │ │ │ - rsbseq r1, pc, r0, lsr #19 │ │ │ │ + umullseq pc, r5, r0, sl @ │ │ │ │ + rsbseq r1, pc, ip, ror sl @ │ │ │ │ + rsbseq r1, pc, r0, asr #19 │ │ │ │ strdeq r5, [r2, -r0] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r1, pc, r4, lsl r9 @ │ │ │ │ + rsbseq r1, pc, r4, lsr r9 @ │ │ │ │ + rsbseq r1, pc, ip, asr #18 │ │ │ │ + rsbseq r1, pc, r4, lsr r9 @ │ │ │ │ rsbseq r1, pc, ip, lsr #18 │ │ │ │ - rsbseq r1, pc, r4, lsl r9 @ │ │ │ │ - rsbseq r1, pc, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #69 @ 0x45 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367839,15 +367839,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r1, [pc, #976] @ 3e3cbc │ │ │ │ subs r0, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, r0 │ │ │ │ tst r1, #1 │ │ │ │ beq 3e382c │ │ │ │ bic ip, ip, #3 │ │ │ │ add r4, r4, ip │ │ │ │ @@ -367878,15 +367878,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ stm sp, {r5, lr} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e3840 │ │ │ │ ldr r9, [r4, #1060] @ 0x424 │ │ │ │ add r6, r4, #1024 @ 0x400 │ │ │ │ add r8, r4, #1040 @ 0x410 │ │ │ │ and r9, r9, r5 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ @@ -368051,66 +368051,66 @@ │ │ │ │ tst r1, #1 │ │ │ │ bne 3e38a0 │ │ │ │ b 3e382c │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e3a80 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e39b4 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e3ae4 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e3a18 │ │ │ │ ldr r2, [pc, #80] @ 3e3ce0 │ │ │ │ ldr r1, [pc, #80] @ 3e3ce4 │ │ │ │ ldr r0, [pc, #80] @ 3e3ce8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e38cc │ │ │ │ tsteq r2, r0, lsl r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - umullseq pc, r5, r4, r8 @ │ │ │ │ - ldrsbeq r1, [pc], #-124 @ │ │ │ │ - rsbseq r1, pc, ip, asr #16 │ │ │ │ + @ instruction: 0x0095f8b4 │ │ │ │ + ldrsheq r1, [pc], #-124 @ │ │ │ │ + rsbseq r1, pc, ip, ror #16 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - addseq pc, r5, r5, lsl #16 │ │ │ │ - @ instruction: 0x0095f7f8 │ │ │ │ - rsbseq r1, pc, r0, asr #14 │ │ │ │ - rsbseq r1, pc, r4, lsr #16 │ │ │ │ + addseq pc, r5, r5, lsr #16 │ │ │ │ + addseq pc, r5, r8, lsl r8 @ │ │ │ │ + rsbseq r1, pc, r0, ror #14 │ │ │ │ + rsbseq r1, pc, r4, asr #16 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ streq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addseq pc, r5, r0, asr #9 │ │ │ │ - rsbseq r1, pc, r8, lsl #8 │ │ │ │ - @ instruction: 0x007f149c │ │ │ │ + addseq pc, r5, r0, ror #9 │ │ │ │ + rsbseq r1, pc, r8, lsr #8 │ │ │ │ + ldrheq r1, [pc], #-76 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 3e3d00 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ rscseq fp, r0, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #456] @ 3e3ee4 │ │ │ │ ldr r1, [pc, #456] @ 3e3ee8 │ │ │ │ @@ -368200,51 +368200,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e3f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e3d5c │ │ │ │ ldr r1, [pc, #88] @ 3e3f0c │ │ │ │ ldr r0, [pc, #88] @ 3e3f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e3d7c │ │ │ │ ldr r0, [pc, #64] @ 3e3f14 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e3d5c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r2, r8, r0, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r2, r8, r0, r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, ip, ror r0 │ │ │ │ - @ instruction: 0x0095f3fc │ │ │ │ + addseq pc, r5, ip, lsl r4 @ │ │ │ │ andeq r5, r0, r8, asr #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, pc, r0, asr r3 @ │ │ │ │ - umullseq pc, r5, r0, r3 @ │ │ │ │ - ldrsbeq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r1, pc, r4, asr r3 @ │ │ │ │ + rsbseq r1, pc, r0, ror r3 @ │ │ │ │ + @ instruction: 0x0095f3b0 │ │ │ │ + ldrsheq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, pc, r4, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3e3fe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -368252,31 +368252,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3e3fe4 │ │ │ │ ldr r1, [pc, #160] @ 3e3fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #140] @ 3e3fec │ │ │ │ ldr r1, [pc, #140] @ 3e3ff0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #108] @ 3e3ff4 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #88] @ 3e3ff8 │ │ │ │ ldr r1, [pc, #88] @ 3e3ffc │ │ │ │ ldr r2, [pc, #88] @ 3e4000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -368287,28 +368287,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, r5, r4, lsl r3 @ │ │ │ │ - ldrheq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq lr, pc, ip, lsl #24 │ │ │ │ - rsbseq pc, ip, r8, lsr #23 │ │ │ │ - rsbseq pc, ip, r0, asr #23 │ │ │ │ + addseq pc, r5, r4, lsr r3 @ │ │ │ │ + ldrsbeq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq lr, pc, ip, lsr #24 │ │ │ │ + rsbseq pc, ip, r8, asr #23 │ │ │ │ + rsbseq pc, ip, r0, ror #23 │ │ │ │ rscseq r9, lr, r8, lsr r0 │ │ │ │ rscseq fp, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp] │ │ │ │ - b b53e44 │ │ │ │ + b b53e64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ 3e41d4 │ │ │ │ ldr r7, [pc, #420] @ 3e41d8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368317,15 +368317,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #380] @ 3e41e0 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ @@ -368334,109 +368334,109 @@ │ │ │ │ ldr r7, [pc, #352] @ 3e41e8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r2, [pc, #324] @ 3e41ec │ │ │ │ ldr r1, [pc, #324] @ 3e41f0 │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #984 @ 0x3d8 │ │ │ │ mov r2, #16 │ │ │ │ bl 36c844 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #224] @ 3e41f4 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c694 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #188] @ 3e41f8 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 92d8c0 │ │ │ │ + bl 92d8e0 │ │ │ │ ldr ip, [pc, #164] @ 3e41fc │ │ │ │ ldr r3, [pc, #164] @ 3e4200 │ │ │ │ ldr r2, [pc, #164] @ 3e4204 │ │ │ │ ldr r1, [pc, #164] @ 3e4208 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, r4, #972 @ 0x3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ ldr r3, [pc, #120] @ 3e420c │ │ │ │ ldr r2, [pc, #120] @ 3e4210 │ │ │ │ ldr r1, [pc, #120] @ 3e4214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq pc, r5, r4, lsl r2 @ │ │ │ │ - rsbseq r1, pc, ip, lsr r2 @ │ │ │ │ - rsbseq r1, pc, r8, lsl #4 │ │ │ │ + addseq pc, r5, r4, lsr r2 @ │ │ │ │ + rsbseq r1, pc, ip, asr r2 @ │ │ │ │ + rsbseq r1, pc, r8, lsr #4 │ │ │ │ rscseq fp, r0, r0, lsl #8 │ │ │ │ - rsbseq pc, ip, r4, ror sl @ │ │ │ │ - ldrsbeq lr, [pc], #-160 @ │ │ │ │ - rsbseq sp, sp, r0, ror #7 │ │ │ │ - rsbseq sp, sp, ip, ror #7 │ │ │ │ + @ instruction: 0x007cfa94 │ │ │ │ + ldrsheq lr, [pc], #-160 @ │ │ │ │ + rsbseq sp, sp, r0, lsl #8 │ │ │ │ + rsbseq sp, sp, ip, lsl #8 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r5, lr, r8, lsl #7 │ │ │ │ + rsbseq r5, lr, r8, lsr #7 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsbseq r1, pc, ip, lsl r1 @ │ │ │ │ - rsbseq r1, pc, r0, lsr #2 │ │ │ │ + rsbseq r1, pc, ip, lsr r1 @ │ │ │ │ + rsbseq r1, pc, r0, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrsheq r1, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r1, pc, r4, lsl #2 │ │ │ │ + rsbseq r1, sp, ip, lsl pc │ │ │ │ + rsbseq r1, pc, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ 3e42b0 │ │ │ │ ldr r2, [pc, #128] @ 3e42b4 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368444,15 +368444,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3e42b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e4288 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -368465,21 +368465,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 3e42c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #40] @ 3e42c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3e4268 │ │ │ │ - addseq pc, r5, r4, lsl r0 @ │ │ │ │ - rsbseq r1, pc, ip │ │ │ │ + addseq pc, r5, r4, lsr r0 @ │ │ │ │ rsbseq r1, pc, ip, lsr #32 │ │ │ │ - rsbseq r1, pc, r0, asr #32 │ │ │ │ - rsbseq r1, pc, ip, lsl r0 @ │ │ │ │ + rsbseq r1, pc, ip, asr #32 │ │ │ │ + rsbseq r1, pc, r0, rrx │ │ │ │ + rsbseq r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #216] @ 3e43b8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -368497,30 +368497,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq ip, #0 │ │ │ │ beq 3e4350 │ │ │ │ add r1, pc, #104 @ 0x68 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb26a8 │ │ │ │ + bl bb26c8 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b53ffc │ │ │ │ + bl b5401c │ │ │ │ ldr r2, [pc, #92] @ 3e43cc │ │ │ │ ldr r3, [pc, #76] @ 3e43c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368533,19 +368533,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea96bbc <__bss_end__@@Base+0xfd578cec> │ │ │ │ - addseq lr, r5, r4, ror #30 │ │ │ │ + addseq lr, r5, r4, lsl #31 │ │ │ │ tsteq r2, r0, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r0, pc, ip, ror #30 │ │ │ │ - rsbseq r0, pc, r4, asr #30 │ │ │ │ + rsbseq r0, pc, ip, lsl #31 │ │ │ │ + rsbseq r0, pc, r4, ror #30 │ │ │ │ @ instruction: 0x01024a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #184] @ 3e44a0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -368582,26 +368582,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e4400 │ │ │ │ ldr r0, [pc, #52] @ 3e44a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3e440c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ tsteq r2, ip, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r0, pc, r0, lsl #29 │ │ │ │ + rsbseq r0, pc, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #716] @ 3e4790 │ │ │ │ ldr r3, [pc, #716] @ 3e4794 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368693,15 +368693,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble 3e45ec │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r4, #16 │ │ │ │ add r8, r8, #4 │ │ │ │ bne 3e4600 │ │ │ │ ldr r2, [pc, #336] @ 3e47a0 │ │ │ │ ldr r3, [pc, #320] @ 3e4794 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -368731,15 +368731,15 @@ │ │ │ │ bne 3e4688 │ │ │ │ lsl r2, r2, r3 │ │ │ │ orr r5, r5, r2 │ │ │ │ orr r6, r6, r2 │ │ │ │ b 3e4538 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3e45f0 │ │ │ │ cmp r1, #2 │ │ │ │ orreq r5, r5, r2 │ │ │ │ biceq r6, r6, r2 │ │ │ │ b 3e4538 │ │ │ │ ldr r3, [pc, #180] @ 3e47a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -368760,58 +368760,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e47b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e45dc │ │ │ │ ldr r0, [pc, #60] @ 3e47b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e45dc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010247b4 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r0, [pc], #-180 @ │ │ │ │ - rsbseq r0, pc, r0, ror #23 │ │ │ │ + ldrsbeq r0, [pc], #-180 @ │ │ │ │ + rsbseq r0, pc, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3e4840 │ │ │ │ ldr r2, [pc, #112] @ 3e4844 │ │ │ │ ldr r1, [pc, #112] @ 3e4848 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ str ip, [r0, #920] @ 0x398 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #968] @ 0x3c8 │ │ │ │ ldr r1, [pc, #56] @ 3e484c │ │ │ │ @@ -368823,17 +368823,17 @@ │ │ │ │ str r2, [r0, #948] @ 0x3b4 │ │ │ │ str r2, [r0, #952] @ 0x3b8 │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ str r1, [r0, #972] @ 0x3cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e44ac │ │ │ │ - addseq lr, r5, r0, ror sl │ │ │ │ - rsbseq r0, pc, r0, ror sl @ │ │ │ │ + umullseq lr, r5, r0, sl │ │ │ │ @ instruction: 0x007f0a90 │ │ │ │ + ldrheq r0, [pc], #-160 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #412] @ 3e4a04 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -368851,25 +368851,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #22 │ │ │ │ strh r9, [sp, #22] │ │ │ │ ldr r6, [pc, #328] @ 3e4a18 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53e44 │ │ │ │ + bl b53e64 │ │ │ │ cmp r0, r9 │ │ │ │ bne 3e4928 │ │ │ │ ldr r2, [pc, #304] @ 3e4a1c │ │ │ │ ldr r3, [pc, #284] @ 3e4a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -368918,45 +368918,45 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ str r9, [sp, #32] │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e4a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4950 │ │ │ │ ldr r0, [pc, #72] @ 3e4a34 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4950 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0095e9dc │ │ │ │ + @ instruction: 0x0095e9fc │ │ │ │ smlabbeq r2, r4, r5, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ + ldrsheq r0, [pc], #-148 @ │ │ │ │ ldrsbeq r0, [pc], #-148 @ │ │ │ │ - ldrheq r0, [pc], #-148 @ │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r0, [pc], #-156 @ │ │ │ │ - ldrsheq r0, [pc], #-152 @ │ │ │ │ + ldrsbeq r0, [pc], #-156 @ │ │ │ │ + rsbseq r0, pc, r8, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #972 @ 0x3cc │ │ │ │ ldrh r3, [r0] │ │ │ │ @@ -369010,42 +369010,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4a98 │ │ │ │ ldr r0, [pc, #60] @ 3e4b98 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4a98 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r2, r4, r3, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01024390 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #6 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, ip, asr #16 │ │ │ │ - rsbseq r0, pc, r8, lsl #17 │ │ │ │ + rsbseq r0, pc, ip, ror #16 │ │ │ │ + rsbseq r0, pc, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1248] @ 3e5094 │ │ │ │ ldr r1, [pc, #1248] @ 3e5098 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -369258,15 +369258,15 @@ │ │ │ │ ldr r1, [pc, #476] @ 3e50d4 │ │ │ │ ldr r0, [pc, #476] @ 3e50d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r1, [pc, #452] @ 3e50dc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e4bfc │ │ │ │ ldr r1, [pc, #376] @ 3e50a4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -369282,26 +369282,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3e50e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4bfc │ │ │ │ ldr r2, [pc, #320] @ 3e50e8 │ │ │ │ ldr r3, [pc, #236] @ 3e5098 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -369313,92 +369313,92 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #256] @ 3e50f4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4bfc │ │ │ │ ldr r1, [pc, #232] @ 3e50f8 │ │ │ │ ldr r0, [pc, #232] @ 3e50fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4d34 │ │ │ │ ldr r1, [pc, #212] @ 3e5100 │ │ │ │ ldr r0, [pc, #212] @ 3e5104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4e44 │ │ │ │ ldr r1, [pc, #192] @ 3e5108 │ │ │ │ ldr r0, [pc, #192] @ 3e510c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4d18 │ │ │ │ ldr r1, [pc, #172] @ 3e5110 │ │ │ │ ldr r0, [pc, #172] @ 3e5114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4cfc │ │ │ │ ldr r1, [pc, #152] @ 3e5118 │ │ │ │ ldr r0, [pc, #152] @ 3e511c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e4c90 │ │ │ │ tsteq r2, r0, asr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatteq r2, r0, r1, r4 │ │ │ │ - addseq lr, r5, sl, lsl #11 │ │ │ │ + addseq lr, r5, sl, lsr #11 │ │ │ │ tsteq r2, r8, asr #2 │ │ │ │ smlatbeq r2, r0, r0, r4 │ │ │ │ tsteq r2, r4, ror r0 │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ - addseq lr, r5, ip, asr #8 │ │ │ │ - rsbseq r0, pc, r8, ror r7 @ │ │ │ │ + addseq lr, r5, ip, ror #8 │ │ │ │ + @ instruction: 0x007f0798 │ │ │ │ strdeq r3, [r2, -r8] │ │ │ │ @ instruction: 0x01023f9c │ │ │ │ tsteq r2, r0, lsr pc │ │ │ │ - addseq lr, r5, ip, asr #6 │ │ │ │ - rsbseq r0, pc, r8, lsr #11 │ │ │ │ + addseq lr, r5, ip, ror #6 │ │ │ │ + rsbseq r0, pc, r8, asr #11 │ │ │ │ andeq r3, r0, ip, ror r4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007f0494 │ │ │ │ + ldrheq r0, [pc], #-68 @ │ │ │ │ tsteq r2, ip, asr lr │ │ │ │ - addseq lr, r5, r8, ror r2 │ │ │ │ - rsbseq sp, sp, r4, asr #3 │ │ │ │ - rsbseq r0, pc, r8, ror r4 @ │ │ │ │ - addseq lr, r5, r4, lsr r2 │ │ │ │ - rsbseq r0, pc, ip, ror r5 @ │ │ │ │ - addseq lr, r5, r8, lsl r2 │ │ │ │ - rsbseq r0, pc, r0, ror #9 │ │ │ │ - @ instruction: 0x0095e1fc │ │ │ │ - rsbseq r0, pc, ip, ror r5 @ │ │ │ │ - addseq lr, r5, r0, ror #3 │ │ │ │ - rsbseq r0, pc, r0, ror #10 │ │ │ │ - addseq lr, r5, r4, asr #3 │ │ │ │ - rsbseq r0, pc, r0, ror r5 @ │ │ │ │ + umullseq lr, r5, r8, r2 │ │ │ │ + rsbseq sp, sp, r4, ror #3 │ │ │ │ + @ instruction: 0x007f0498 │ │ │ │ + addseq lr, r5, r4, asr r2 │ │ │ │ + @ instruction: 0x007f059c │ │ │ │ + addseq lr, r5, r8, lsr r2 │ │ │ │ + rsbseq r0, pc, r0, lsl #10 │ │ │ │ + addseq lr, r5, ip, lsl r2 │ │ │ │ + @ instruction: 0x007f059c │ │ │ │ + addseq lr, r5, r0, lsl #4 │ │ │ │ + rsbseq r0, pc, r0, lsl #11 │ │ │ │ + addseq lr, r5, r4, ror #3 │ │ │ │ + @ instruction: 0x007f0590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #608] @ 3e539c │ │ │ │ ldr r3, [pc, #608] @ 3e53a0 │ │ │ │ @@ -369516,97 +369516,97 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3e53c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e51d8 │ │ │ │ ldr r2, [pc, #120] @ 3e53c4 │ │ │ │ ldr r3, [pc, #80] @ 3e53a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e5394 │ │ │ │ ldr r0, [pc, #88] @ 3e53c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #72] @ 3e53cc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e51d8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27fdcc │ │ │ │ smlabteq r2, r8, ip, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01023cb4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq r2, r8, fp, r3 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, ip, asr r0 @ │ │ │ │ + rsbseq r0, pc, ip, ror r0 @ │ │ │ │ @ instruction: 0x01023ab8 │ │ │ │ - rsbseq pc, lr, r8, lsl #31 │ │ │ │ - rsbseq r0, pc, r0, rrx │ │ │ │ + rsbseq pc, lr, r8, lsr #31 │ │ │ │ + rsbseq r0, pc, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 3e5424 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq sl, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ 3e54c8 │ │ │ │ ldr r2, [pc, #136] @ 3e54cc │ │ │ │ ldr r1, [pc, #136] @ 3e54d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ mov r2, #7 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #84] @ 3e54d4 │ │ │ │ @@ -369625,17 +369625,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq sp, r5, r0, ror #29 │ │ │ │ - rsbseq r0, pc, ip, asr r2 @ │ │ │ │ - rsbseq r0, pc, r8, ror r2 @ │ │ │ │ + addseq sp, r5, r0, lsl #30 │ │ │ │ + rsbseq r0, pc, ip, ror r2 @ │ │ │ │ + @ instruction: 0x007f0298 │ │ │ │ rscseq sl, r0, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3e5570 │ │ │ │ ldr r2, [pc, #128] @ 3e5574 │ │ │ │ @@ -369644,22 +369644,22 @@ │ │ │ │ add ip, ip, #1200 @ 0x4b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #92] @ 3e557c │ │ │ │ ldr r1, [pc, #92] @ 3e5580 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #72] @ 3e5584 │ │ │ │ ldr r2, [pc, #72] @ 3e5588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -369667,35 +369667,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, r5, r8, lsr lr │ │ │ │ - ldrsheq lr, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sp, pc, ip, asr #12 │ │ │ │ + addseq sp, r5, r8, asr lr │ │ │ │ + rsbseq lr, ip, r4, lsl r6 │ │ │ │ + rsbseq sp, pc, ip, ror #12 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rscseq r9, r0, r4, asr #31 │ │ │ │ - @ instruction: 0x007f0198 │ │ │ │ + ldrheq r0, [pc], #-24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e5628 │ │ │ │ ldr r2, [pc, #132] @ 3e562c │ │ │ │ ldr r1, [pc, #132] @ 3e5630 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #104] @ 3e5634 │ │ │ │ ldr r2, [pc, #104] @ 3e5638 │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #7 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ @@ -369713,17 +369713,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, ip, ror sp │ │ │ │ - ldrsheq r0, [pc], #-8 @ │ │ │ │ - rsbseq r0, pc, r4, lsl r1 @ │ │ │ │ + umullseq sp, r5, ip, sp │ │ │ │ + rsbseq r0, pc, r8, lsl r1 @ │ │ │ │ + rsbseq r0, pc, r4, lsr r1 @ │ │ │ │ rscseq r9, r0, ip, lsr #30 │ │ │ │ smlatteq r3, r4, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e56e4 │ │ │ │ @@ -369731,15 +369731,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e56ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #116] @ 3e56f0 │ │ │ │ ldr r3, [pc, #116] @ 3e56f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #192 @ 0xc0 │ │ │ │ mov r1, #151 @ 0x97 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369760,17 +369760,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, ip, asr #25 │ │ │ │ - rsbseq r0, pc, r8, asr #32 │ │ │ │ - rsbseq r0, pc, r4, rrx │ │ │ │ + addseq sp, r5, ip, ror #25 │ │ │ │ + rsbseq r0, pc, r8, rrx │ │ │ │ + rsbseq r0, pc, r4, lsl #1 │ │ │ │ tsteq r3, r8, lsr r8 │ │ │ │ rscseq r9, r0, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e57a4 │ │ │ │ @@ -369778,15 +369778,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3e57ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #120] @ 3e57b0 │ │ │ │ ldr r3, [pc, #120] @ 3e57b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r2, #384 @ 0x180 │ │ │ │ add r2, r3, #364 @ 0x16c │ │ │ │ mov r3, #2 │ │ │ │ @@ -369808,17 +369808,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r0, lsl ip │ │ │ │ - rsbseq pc, lr, ip, lsl #31 │ │ │ │ - rsbseq pc, lr, r8, lsr #31 │ │ │ │ + addseq sp, r5, r0, lsr ip │ │ │ │ + rsbseq pc, lr, ip, lsr #31 │ │ │ │ + rsbseq pc, lr, r8, asr #31 │ │ │ │ tsteq r3, ip, ror r7 │ │ │ │ rscseq r9, r0, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e5860 │ │ │ │ @@ -369826,15 +369826,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e5868 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #116] @ 3e586c │ │ │ │ ldr r3, [pc, #116] @ 3e5870 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #576 @ 0x240 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369855,17 +369855,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r0, asr fp │ │ │ │ - rsbseq pc, lr, ip, asr #29 │ │ │ │ - rsbseq pc, lr, r8, ror #29 │ │ │ │ + addseq sp, r5, r0, ror fp │ │ │ │ + rsbseq pc, lr, ip, ror #29 │ │ │ │ + rsbseq pc, lr, r8, lsl #30 │ │ │ │ @ instruction: 0x010356bc │ │ │ │ ldrsheq r9, [r0], #200 @ 0xc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3e5918 │ │ │ │ @@ -369873,15 +369873,15 @@ │ │ │ │ ldr r1, [pc, #140] @ 3e5920 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #228 @ 0xe4 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #88] @ 3e5924 │ │ │ │ @@ -369901,17 +369901,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - umullseq sp, r5, r4, sl │ │ │ │ - rsbseq pc, lr, r0, lsl lr @ │ │ │ │ - rsbseq pc, lr, ip, lsr #28 │ │ │ │ + @ instruction: 0x0095dab4 │ │ │ │ + rsbseq pc, lr, r0, lsr lr @ │ │ │ │ + rsbseq pc, lr, ip, asr #28 │ │ │ │ rscseq r9, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3e5984 │ │ │ │ ldr r2, [pc, #68] @ 3e5988 │ │ │ │ @@ -369920,25 +369920,25 @@ │ │ │ │ add ip, ip, #2368 @ 0x940 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ add r0, r0, #12 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ea28 │ │ │ │ - addseq sp, r5, r8, ror #19 │ │ │ │ - rsbseq pc, lr, r8, asr sp @ │ │ │ │ - rsbseq pc, lr, r4, ror sp @ │ │ │ │ + addseq sp, r5, r8, lsl #20 │ │ │ │ + rsbseq pc, lr, r8, ror sp @ │ │ │ │ + @ instruction: 0x007efd94 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r6, [r0, #36] @ 0x24 │ │ │ │ ldr r5, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov r4, #255 @ 0xff │ │ │ │ lsr r3, r5, ip │ │ │ │ @@ -369962,26 +369962,26 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #212] @ 3e5aec │ │ │ │ ldr r2, [pc, #212] @ 3e5af0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #208] @ 3e5af4 │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr sl, [r0, #760] @ 0x2f8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3e5aa4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e224 │ │ │ │ ldr r8, [r4, #752] @ 0x2f0 │ │ │ │ @@ -370018,17 +370018,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sp, r5, r0, lsl r9 │ │ │ │ - rsbseq pc, lr, r4, lsl #25 │ │ │ │ - @ instruction: 0x007efc9c │ │ │ │ + addseq sp, r5, r0, lsr r9 │ │ │ │ + rsbseq pc, lr, r4, lsr #25 │ │ │ │ + ldrheq pc, [lr], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #436] @ 3e5cc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370052,15 +370052,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #23] │ │ │ │ mov r3, #17 │ │ │ │ str r9, [sp, #32] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #352] @ 3e5ce0 │ │ │ │ str r9, [sp, #28] │ │ │ │ add r8, sp, #32 │ │ │ │ add r9, sp, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ @@ -370095,15 +370095,15 @@ │ │ │ │ str ip, [sp, #24] │ │ │ │ add r2, sp, #23 │ │ │ │ movne ip, r4 │ │ │ │ moveq ip, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [sp, #23] │ │ │ │ - bl b54c00 │ │ │ │ + bl b54c20 │ │ │ │ ldr r2, [pc, #188] @ 3e5ce8 │ │ │ │ ldr r3, [pc, #156] @ 3e5ccc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370121,45 +370121,45 @@ │ │ │ │ add r3, sl, #2416 @ 0x970 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #120] @ 3e5cf4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3e5c24 │ │ │ │ ldr r3, [pc, #96] @ 3e5cf8 │ │ │ │ ldr ip, [pc, #96] @ 3e5cfc │ │ │ │ ldr r1, [pc, #96] @ 3e5d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #84] @ 3e5d04 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r8} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3e5c24 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r2, r4, r2, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x0095d7f8 │ │ │ │ - rsbseq pc, lr, r0, asr fp @ │ │ │ │ - rsbseq pc, lr, ip, ror #22 │ │ │ │ - rsbseq pc, lr, r8, ror #22 │ │ │ │ - rsbseq pc, lr, r0, asr fp @ │ │ │ │ + addseq sp, r5, r8, lsl r8 │ │ │ │ + rsbseq pc, lr, r0, ror fp @ │ │ │ │ + rsbseq pc, lr, ip, lsl #23 │ │ │ │ + rsbseq pc, lr, r8, lsl #23 │ │ │ │ + rsbseq pc, lr, r0, ror fp @ │ │ │ │ ldrdeq r3, [r2, -r8] │ │ │ │ - rsbseq lr, lr, ip, ror r4 │ │ │ │ - @ instruction: 0x007efa98 │ │ │ │ + @ instruction: 0x007ee49c │ │ │ │ + ldrheq pc, [lr], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r3, asr #7 │ │ │ │ - addseq sp, r5, ip, lsl #13 │ │ │ │ - rsbseq pc, lr, ip, lsl #21 │ │ │ │ - rsbseq pc, lr, r4, ror #20 │ │ │ │ + addseq sp, r5, ip, lsr #13 │ │ │ │ + rsbseq pc, lr, ip, lsr #21 │ │ │ │ + rsbseq pc, lr, r4, lsl #21 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #316] @ 3e5e5c │ │ │ │ ldr r6, [pc, #316] @ 3e5e60 │ │ │ │ @@ -370172,23 +370172,23 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r4, ip │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930364 │ │ │ │ - bl 930868 │ │ │ │ + bl 930384 │ │ │ │ + bl 930888 │ │ │ │ add ip, r4, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r9, [pc, #232] @ 3e5e68 │ │ │ │ ldr r3, [pc, #232] @ 3e5e6c │ │ │ │ ldr r8, [pc, #232] @ 3e5e70 │ │ │ │ ldr fp, [pc, #232] @ 3e5e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -370219,15 +370219,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ mov r0, r9 │ │ │ │ bl 27cebc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3e5dcc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -370238,20 +370238,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sp, r5, r8, lsl #12 │ │ │ │ - rsbseq pc, lr, ip, ror r9 @ │ │ │ │ - @ instruction: 0x007ef998 │ │ │ │ + addseq sp, r5, r8, lsr #12 │ │ │ │ + @ instruction: 0x007ef99c │ │ │ │ + ldrheq pc, [lr], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - ldrsheq sl, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sl, lr, ip, lsl sp │ │ │ │ + ldrsbeq pc, [lr], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #316] @ 3e5fcc │ │ │ │ ldr r7, [pc, #316] @ 3e5fd0 │ │ │ │ @@ -370263,37 +370263,37 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add ip, r4, #2432 @ 0x980 │ │ │ │ ldr r2, [pc, #264] @ 3e5fd8 │ │ │ │ ldr r1, [pc, #264] @ 3e5fdc │ │ │ │ add ip, ip, #4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, sl, #928 @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r1, sl, #924 @ 0x39c │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 381268 │ │ │ │ ldr r3, [r9, #752] @ 0x2f0 │ │ │ │ add r2, r7, r7, lsl #1 │ │ │ │ @@ -370324,26 +370324,26 @@ │ │ │ │ add r7, sl, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 381368 │ │ │ │ - umullseq sp, r5, r8, r4 │ │ │ │ - rsbseq pc, lr, ip, lsl #16 │ │ │ │ - rsbseq pc, lr, r8, lsr #16 │ │ │ │ - ldrheq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq fp, sp, r8, asr #11 │ │ │ │ - rsbseq pc, lr, r0, lsr r7 @ │ │ │ │ + @ instruction: 0x0095d4b8 │ │ │ │ + rsbseq pc, lr, ip, lsr #16 │ │ │ │ + rsbseq pc, lr, r8, asr #16 │ │ │ │ + ldrsbeq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq fp, sp, r8, ror #11 │ │ │ │ + rsbseq pc, lr, r0, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -370378,15 +370378,15 @@ │ │ │ │ orrne r2, r3, r2 │ │ │ │ biceq r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ str r2, [r5] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e61bc │ │ │ │ lsl r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e6090 │ │ │ │ tst r8, r3 │ │ │ │ @@ -370460,15 +370460,15 @@ │ │ │ │ bne 3e609c │ │ │ │ ldr r1, [r9, #920] @ 0x398 │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3e6198 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3e6198 │ │ │ │ bhi 3e6198 │ │ │ │ b 3e6090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -370497,22 +370497,22 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #23] │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54c00 │ │ │ │ + bl b54c20 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3e62d4 │ │ │ │ ldr r2, [pc, #384] @ 3e6418 │ │ │ │ ldr r3, [pc, #368] @ 3e640c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -370582,45 +370582,45 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #992 @ 0x3e0 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3e6290 │ │ │ │ ldr r3, [pc, #96] @ 3e642c │ │ │ │ ldr ip, [pc, #96] @ 3e6430 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 3e6434 │ │ │ │ add r3, r3, #2448 @ 0x990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [pc, #80] @ 3e6438 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3e6290 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq sp, r5, r8, lsl #2 │ │ │ │ + addseq sp, r5, r8, lsr #2 │ │ │ │ smlatteq r2, r8, fp, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq pc, lr, ip, asr r4 @ │ │ │ │ - rsbseq pc, lr, r8, ror r4 @ │ │ │ │ + rsbseq pc, lr, ip, ror r4 @ │ │ │ │ + @ instruction: 0x007ef498 │ │ │ │ tsteq r2, ip, ror #22 │ │ │ │ - rsbseq pc, lr, r0, lsl r4 @ │ │ │ │ - ldrsheq pc, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq sp, lr, r8, asr #26 │ │ │ │ - rsbseq pc, lr, r8, ror #6 │ │ │ │ - addseq ip, r5, ip, asr pc │ │ │ │ - rsbseq pc, lr, r4, asr r3 @ │ │ │ │ - rsbseq pc, lr, ip, lsr #6 │ │ │ │ + rsbseq pc, lr, r0, lsr r4 @ │ │ │ │ + rsbseq pc, lr, ip, lsl r4 @ │ │ │ │ + rsbseq sp, lr, r8, ror #26 │ │ │ │ + rsbseq pc, lr, r8, lsl #7 │ │ │ │ + addseq ip, r5, ip, ror pc │ │ │ │ + rsbseq pc, lr, r4, ror r3 @ │ │ │ │ + rsbseq pc, lr, ip, asr #6 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr fp, [pc, #1068] @ 3e6880 │ │ │ │ mov r7, r2 │ │ │ │ @@ -370640,28 +370640,28 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r6, fp, #2384 @ 0x950 │ │ │ │ add r6, r6, #8 │ │ │ │ lsr r4, r7, #2 │ │ │ │ orr r4, r4, r5, lsl #30 │ │ │ │ ldr r8, [pc, #980] @ 3e6894 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #768] @ 0x300 │ │ │ │ cmp r4, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3e6614 │ │ │ │ cmp r4, #71 @ 0x47 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -370699,25 +370699,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3e68a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e662c │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ bcs 3e6670 │ │ │ │ @@ -370730,15 +370730,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6628 │ │ │ │ ldr r0, [pc, #680] @ 3e68ac │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6628 │ │ │ │ ldr r3, [pc, #644] @ 3e68a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e682c │ │ │ │ mov r4, #0 │ │ │ │ @@ -370768,33 +370768,33 @@ │ │ │ │ ldr r0, [pc, #552] @ 3e68b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6628 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ sub r4, r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls 3e6724 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r4, r4, r4, lsl #3 │ │ │ │ add r4, r3, r4, lsl #3 │ │ │ │ ldr r4, [r4, #1992] @ 0x7c8 │ │ │ │ mov r6, #0 │ │ │ │ b 3e6524 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ lsr r2, r4, #5 │ │ │ │ sub r2, r2, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3e6754 │ │ │ │ ldr r3, [pc, #404] @ 3e68a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -370810,15 +370810,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6628 │ │ │ │ ldr r0, [pc, #380] @ 3e68bc │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, r2, lsl #3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r4, [r3, #1968] @ 0x7b0 │ │ │ │ ldr r1, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -370872,48 +370872,48 @@ │ │ │ │ b 3e6524 │ │ │ │ ldr r0, [pc, #140] @ 3e68c0 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6628 │ │ │ │ ldr r0, [pc, #112] @ 3e68c4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e662c │ │ │ │ ldr r0, [pc, #88] @ 3e68c8 │ │ │ │ add r1, fp, #2496 @ 0x9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6718 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq ip, r5, r4, asr #29 │ │ │ │ + addseq ip, r5, r4, ror #29 │ │ │ │ smlatbeq r2, r4, r9, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq pc, lr, r0, lsr r2 @ │ │ │ │ - rsbseq pc, lr, ip, asr #4 │ │ │ │ + rsbseq pc, lr, r0, asr r2 @ │ │ │ │ + rsbseq pc, lr, ip, ror #4 │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, lr, r4, asr r2 @ │ │ │ │ - rsbseq pc, lr, r0, lsr #3 │ │ │ │ + rsbseq pc, lr, r4, ror r2 @ │ │ │ │ + rsbseq pc, lr, r0, asr #3 │ │ │ │ ldrdeq r2, [r2, -r0] │ │ │ │ - umullseq ip, r5, ip, ip │ │ │ │ - rsbseq pc, lr, r0, asr r1 @ │ │ │ │ - rsbseq pc, lr, r4, lsr r0 @ │ │ │ │ - rsbseq lr, lr, ip, lsl pc │ │ │ │ - ldrsheq lr, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq lr, lr, r0, asr pc │ │ │ │ + @ instruction: 0x0095ccbc │ │ │ │ + rsbseq pc, lr, r0, ror r1 @ │ │ │ │ + rsbseq pc, lr, r4, asr r0 @ │ │ │ │ + rsbseq lr, lr, ip, lsr pc │ │ │ │ + rsbseq pc, lr, r0, lsl r0 @ │ │ │ │ + rsbseq lr, lr, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r9, [pc, #988] @ 3e6cc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #984] @ 3e6cc4 │ │ │ │ @@ -370932,26 +370932,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #916] @ 3e6cd4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ lsr ip, r7, #2 │ │ │ │ orr ip, ip, r4, lsl #30 │ │ │ │ subs r1, ip, #20 │ │ │ │ lsr r3, r4, #2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, #3 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ @@ -371025,15 +371025,15 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 3e6cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6b84 │ │ │ │ ldr r3, [pc, #536] @ 3e6cdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371043,15 +371043,15 @@ │ │ │ │ ldr r0, [pc, #540] @ 3e6cf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e69e8 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add sl, sl, r3, lsl #3 │ │ │ │ ldr r5, [sl, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #472] @ 3e6ce4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371076,25 +371076,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3e6cfc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e69ec │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldr r5, [r3, #1964] @ 0x7ac │ │ │ │ b 3e6b04 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ @@ -371145,47 +371145,47 @@ │ │ │ │ ldr r5, [r3, #1984] @ 0x7c0 │ │ │ │ b 3e6b04 │ │ │ │ ldr r0, [pc, #132] @ 3e6d00 │ │ │ │ add r1, r9, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e69e8 │ │ │ │ ldr r0, [pc, #108] @ 3e6d04 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e69ec │ │ │ │ ldr r0, [pc, #80] @ 3e6d08 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6c98 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq ip, r5, r4, lsr sl │ │ │ │ + addseq ip, r5, r4, asr sl │ │ │ │ tsteq r2, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq lr, lr, r0, lsr #27 │ │ │ │ - ldrheq lr, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, lr, r0, asr #27 │ │ │ │ + ldrsbeq lr, [lr], #-220 @ 0xffffff24 @ │ │ │ │ smlabteq r2, r8, r4, r2 │ │ │ │ - addseq ip, r5, r4, lsr #18 │ │ │ │ + addseq ip, r5, r4, asr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, r4, asr sp │ │ │ │ - addseq ip, r5, r0, asr r8 │ │ │ │ - rsbseq lr, lr, r4, lsl #26 │ │ │ │ - rsbseq lr, lr, r8, lsl #25 │ │ │ │ - ldrsheq lr, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq lr, lr, r4, ror sp │ │ │ │ + addseq ip, r5, r0, ror r8 │ │ │ │ + rsbseq lr, lr, r4, lsr #26 │ │ │ │ + rsbseq lr, lr, r8, lsr #25 │ │ │ │ + rsbseq lr, lr, r8, lsl ip │ │ │ │ + ldrsbeq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ ldrheq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x007eeb90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1636] @ 3e738c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -371207,26 +371207,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, r3, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ ldr r8, [pc, #1548] @ 3e73a0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #1516] @ 3e73a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3e6fc4 │ │ │ │ ldr r3, [r6, #768] @ 0x300 │ │ │ │ @@ -371310,15 +371310,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2544 @ 0x9f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #1152] @ 3e73a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6e78 │ │ │ │ ldr r2, [pc, #1164] @ 3e73c8 │ │ │ │ ldr r3, [pc, #1104] @ 3e7390 │ │ │ │ @@ -371374,41 +371374,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e73e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6dc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #908] @ 3e73ec │ │ │ │ ldr r2, [pc, #908] @ 3e73f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r1, [pc, #900] @ 3e73f4 │ │ │ │ add r3, r3, #2384 @ 0x950 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ lsr r4, r4, #5 │ │ │ │ sub r4, r4, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r4, r3 │ │ │ │ bcc 3e70f4 │ │ │ │ ldr r3, [pc, #772] @ 3e73a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -371427,15 +371427,15 @@ │ │ │ │ ldr r0, [pc, #800] @ 3e73fc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #2576 @ 0xa10 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ rsb r6, r4, r4, lsl #3 │ │ │ │ lsl r6, r6, #3 │ │ │ │ add r5, fp, r6 │ │ │ │ ldr r1, [r5, #1972] @ 0x7b4 │ │ │ │ lsr r2, r9, #1 │ │ │ │ ldr r8, [r0, #752] @ 0x2f0 │ │ │ │ and sl, sl, #31 │ │ │ │ @@ -371582,59 +371582,59 @@ │ │ │ │ ldr r0, [pc, #188] @ 3e7404 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e6dc8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #148] @ 3e7408 │ │ │ │ ldr r0, [pc, #148] @ 3e740c │ │ │ │ add r3, r3, #2608 @ 0xa30 │ │ │ │ ldr r2, [pc, #144] @ 3e7410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrdeq r2, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r5, r4, ror #11 │ │ │ │ - rsbseq lr, lr, r8, asr #18 │ │ │ │ - rsbseq lr, lr, ip, ror #18 │ │ │ │ + addseq ip, r5, r4, lsl #12 │ │ │ │ + rsbseq lr, lr, r8, ror #18 │ │ │ │ + rsbseq lr, lr, ip, lsl #19 │ │ │ │ tsteq r2, r4, ror r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r1, [r2, -r0] │ │ │ │ - @ instruction: 0x0095c4d0 │ │ │ │ - rsbseq lr, lr, r0, lsr #21 │ │ │ │ + @ instruction: 0x0095c4f0 │ │ │ │ + rsbseq lr, lr, r0, asr #21 │ │ │ │ smlabbeq r2, r4, pc, r1 @ │ │ │ │ tsteq r2, ip, lsr #30 │ │ │ │ - addseq ip, r5, ip, lsr #8 │ │ │ │ - rsbseq lr, lr, r0, asr r8 │ │ │ │ + addseq ip, r5, ip, asr #8 │ │ │ │ + rsbseq lr, lr, r0, ror r8 │ │ │ │ smlabteq r2, r8, lr, r1 │ │ │ │ - addseq ip, r5, r8, asr #7 │ │ │ │ - ldrsbeq lr, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addseq ip, r5, r8, ror #7 │ │ │ │ + ldrsheq lr, [lr], #-152 @ 0xffffff68 @ │ │ │ │ tsteq r2, ip, ror lr │ │ │ │ - addseq ip, r5, ip, ror r3 │ │ │ │ - ldrsheq lr, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + umullseq ip, r5, ip, r3 │ │ │ │ + rsbseq lr, lr, r0, lsl r8 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, r0, asr r8 │ │ │ │ - addseq ip, r5, r8, asr #5 │ │ │ │ - rsbseq lr, lr, r4, lsr r6 │ │ │ │ - rsbseq lr, lr, ip, asr #12 │ │ │ │ + rsbseq lr, lr, r0, ror r8 │ │ │ │ + addseq ip, r5, r8, ror #5 │ │ │ │ + rsbseq lr, lr, r4, asr r6 │ │ │ │ + rsbseq lr, lr, ip, ror #12 │ │ │ │ tsteq r2, ip, asr #26 │ │ │ │ - rsbseq lr, lr, r4, ror #13 │ │ │ │ + rsbseq lr, lr, r4, lsl #14 │ │ │ │ tsteq r2, r8, lsl #22 │ │ │ │ - rsbseq lr, lr, r4, lsl #11 │ │ │ │ - @ instruction: 0x007ee398 │ │ │ │ rsbseq lr, lr, r4, lsr #11 │ │ │ │ + ldrheq lr, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq lr, lr, r4, asr #11 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2680] @ 3e7ea8 │ │ │ │ @@ -371658,26 +371658,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r1 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r8, r8, #2384 @ 0x950 │ │ │ │ add r8, r8, #8 │ │ │ │ ldr r6, [pc, #2588] @ 3e7ebc │ │ │ │ add r6, pc, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #17 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #2556] @ 3e7ec0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 3e7710 │ │ │ │ lsr r2, r5, #2 │ │ │ │ @@ -371775,24 +371775,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #17 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ lsr r8, r7, #5 │ │ │ │ and r8, r8, #7 │ │ │ │ lsr r2, r7, #16 │ │ │ │ and r2, r2, #15 │ │ │ │ rsb sl, r8, r8, lsl #3 │ │ │ │ add r3, r8, r8, lsl #1 │ │ │ │ add sl, fp, sl, lsl #3 │ │ │ │ @@ -371841,39 +371841,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1888] @ 3e7ef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e74d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #1872] @ 3e7ef8 │ │ │ │ add r1, r9, #2640 @ 0xa50 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [pc, #1832] @ 3e7efc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ bhi 3e7e2c │ │ │ │ add r3, r3, r2 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ @@ -371892,15 +371892,15 @@ │ │ │ │ ldr r0, [pc, #1768] @ 3e7f08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2704 @ 0xa90 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ sub fp, fp, r9 │ │ │ │ add fp, sl, fp, lsl #3 │ │ │ │ ldr r1, [fp, #1964] @ 0x7ac │ │ │ │ and r2, r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3e5990 │ │ │ │ @@ -372257,17 +372257,17 @@ │ │ │ │ ldr r0, [pc, #348] @ 3e7f30 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e74d4 │ │ │ │ - bl bb2738 │ │ │ │ + bl bb2758 │ │ │ │ cmp r5, r0 │ │ │ │ subcs r5, r5, r0 │ │ │ │ strcs r5, [sl, #920] @ 0x398 │ │ │ │ bcs 3e79ac │ │ │ │ ldr r3, [pc, #296] @ 3e7f34 │ │ │ │ ldr r1, [pc, #296] @ 3e7f38 │ │ │ │ ldr r0, [pc, #296] @ 3e7f3c │ │ │ │ @@ -372304,57 +372304,57 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ smlabteq r2, ip, r9, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r5, r0, ror #29 │ │ │ │ - rsbseq lr, lr, ip, asr r2 │ │ │ │ - rsbseq lr, lr, r0, asr #4 │ │ │ │ + addseq fp, r5, r0, lsl #30 │ │ │ │ + rsbseq lr, lr, ip, ror r2 │ │ │ │ + rsbseq lr, lr, r0, ror #4 │ │ │ │ tsteq r2, r8, ror #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umullseq fp, r5, sl, sp │ │ │ │ + @ instruction: 0x0095bdba │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r8, ror #16 │ │ │ │ tsteq r2, r4, lsl r8 │ │ │ │ + addseq fp, r5, r4, lsr sp │ │ │ │ + rsbseq lr, lr, r4, asr #6 │ │ │ │ addseq fp, r5, r4, lsl sp │ │ │ │ - rsbseq lr, lr, r4, lsr #6 │ │ │ │ - @ instruction: 0x0095bcf4 │ │ │ │ - rsbseq lr, lr, ip, rrx │ │ │ │ - rsbseq lr, lr, r8, lsl #1 │ │ │ │ - addseq fp, r5, r6, lsl ip │ │ │ │ + rsbseq lr, lr, ip, lsl #1 │ │ │ │ + rsbseq lr, lr, r8, lsr #1 │ │ │ │ + addseq fp, r5, r6, lsr ip │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, r4, lsl #2 │ │ │ │ - rsbseq lr, lr, r8, lsr #3 │ │ │ │ - addseq fp, r5, r4, asr #22 │ │ │ │ + rsbseq lr, lr, r4, lsr #2 │ │ │ │ + rsbseq lr, lr, r8, asr #3 │ │ │ │ + addseq fp, r5, r4, ror #22 │ │ │ │ tsteq r2, ip, lsl #12 │ │ │ │ - addseq fp, r5, ip, lsl #22 │ │ │ │ - rsbseq lr, lr, r4, asr r0 │ │ │ │ + addseq fp, r5, ip, lsr #22 │ │ │ │ + rsbseq lr, lr, r4, ror r0 │ │ │ │ smlatbeq r2, r8, r5, r1 │ │ │ │ tsteq r2, r8, lsr r5 │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ tsteq r2, r4, asr r3 │ │ │ │ tsteq r2, r0, ror r2 │ │ │ │ - addseq fp, r5, r8, ror r5 │ │ │ │ - rsbseq sp, lr, r8, asr r9 │ │ │ │ - rsbseq sp, lr, r4, ror #22 │ │ │ │ + umullseq fp, r5, r8, r5 │ │ │ │ + rsbseq sp, lr, r8, ror r9 │ │ │ │ + rsbseq sp, lr, r4, lsl #23 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - ldrsheq sp, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - addseq fp, r5, r8, lsl r5 │ │ │ │ - ldrsheq sp, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - ldrheq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sp, lr, r8, lsl fp │ │ │ │ + addseq fp, r5, r8, lsr r5 │ │ │ │ + rsbseq sp, lr, r8, lsl r9 │ │ │ │ + ldrsbeq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ @ instruction: 0x01020fbc │ │ │ │ - @ instruction: 0x0095b4b0 │ │ │ │ - rsbseq sp, lr, r4, lsl fp │ │ │ │ + @ instruction: 0x0095b4d0 │ │ │ │ + rsbseq sp, lr, r4, lsr fp │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3e7f7c │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372376,24 +372376,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ - bl 9297d8 │ │ │ │ + bl 930384 │ │ │ │ + bl 9297f8 │ │ │ │ ldr r2, [pc, #132] @ 3e8058 │ │ │ │ ldr r1, [pc, #132] @ 3e805c │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 3e802c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -372410,30 +372410,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r5, ip, lsr lr │ │ │ │ - rsbseq fp, ip, r8, asr #22 │ │ │ │ - rsbseq sl, pc, r4, lsr #23 │ │ │ │ - @ instruction: 0x007dc498 │ │ │ │ - @ instruction: 0x007e9894 │ │ │ │ + addseq fp, r5, ip, asr lr │ │ │ │ + rsbseq fp, ip, r8, ror #22 │ │ │ │ + rsbseq sl, pc, r4, asr #23 │ │ │ │ + ldrheq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3e808c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r7, r0, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3e8154 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -372442,54 +372442,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3e8158 │ │ │ │ ldr r1, [pc, #156] @ 3e815c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #136] @ 3e8160 │ │ │ │ ldr r1, [pc, #136] @ 3e8164 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3e8168 │ │ │ │ ldr r1, [pc, #100] @ 3e816c │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #64] @ 3e8170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, r5, r0, asr #26 │ │ │ │ - rsbseq fp, ip, ip, lsr sl │ │ │ │ - @ instruction: 0x007faa94 │ │ │ │ - @ instruction: 0x007dc390 │ │ │ │ - rsbseq ip, sp, r4, lsr #7 │ │ │ │ - rsbseq r9, lr, r0, ror r7 │ │ │ │ + addseq fp, r5, r0, ror #26 │ │ │ │ + rsbseq fp, ip, ip, asr sl │ │ │ │ + ldrheq sl, [pc], #-164 @ │ │ │ │ + ldrheq ip, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, sp, r4, asr #7 │ │ │ │ + @ instruction: 0x007e9790 │ │ │ │ rscseq r5, lr, r0, ror #6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -372524,24 +372524,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e8290 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 925e74 │ │ │ │ + bl 925e94 │ │ │ │ ldr ip, [pc, #124] @ 3e8294 │ │ │ │ ldr r2, [pc, #124] @ 3e8298 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #96] @ 3e829c │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -372557,17 +372557,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, lr, r8, ror r6 │ │ │ │ - @ instruction: 0x0095bbd0 │ │ │ │ - rsbseq ip, sp, r8, asr #4 │ │ │ │ + @ instruction: 0x007e9698 │ │ │ │ + @ instruction: 0x0095bbf0 │ │ │ │ + rsbseq ip, sp, r8, ror #4 │ │ │ │ ldrsheq r7, [r0], #72 @ 0x48 @ │ │ │ │ │ │ │ │ 003e82a0 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -372605,23 +372605,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3e83d8 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -372643,17 +372643,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0095badc │ │ │ │ - rsbseq ip, sp, ip, asr r1 │ │ │ │ - rsbseq ip, sp, r4, ror #2 │ │ │ │ + @ instruction: 0x0095bafc │ │ │ │ + rsbseq ip, sp, ip, ror r1 │ │ │ │ + rsbseq ip, sp, r4, lsl #3 │ │ │ │ │ │ │ │ 003e83dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372704,15 +372704,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87d50 │ │ │ │ + b b87d70 │ │ │ │ │ │ │ │ 003e84b8 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372737,15 +372737,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87d50 │ │ │ │ + b b87d70 │ │ │ │ │ │ │ │ 003e8534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 3e8730 │ │ │ │ @@ -372770,20 +372770,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e85f4 │ │ │ │ ldr r2, [pc, #364] @ 3e8748 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372845,51 +372845,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #120] @ 3e875c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3e8760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e85e8 │ │ │ │ ldr r1, [pc, #76] @ 3e8764 │ │ │ │ ldr r0, [pc, #76] @ 3e8768 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e85e8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010208b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r2, r0, r8, r0 │ │ │ │ - addseq fp, r5, r0, ror #16 │ │ │ │ - rsbseq fp, sp, r4, ror #29 │ │ │ │ - ldrsheq fp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addseq fp, r5, r0, lsl #17 │ │ │ │ + rsbseq fp, sp, r4, lsl #30 │ │ │ │ + rsbseq fp, sp, r8, lsl pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r2, r4, r7, r0 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, lr, ip, ror #24 │ │ │ │ - rsbseq sp, lr, ip, lsl r4 │ │ │ │ - addeq lr, lr, r8, lsr ip │ │ │ │ - rsbseq sp, lr, r8, lsr #8 │ │ │ │ + addeq lr, lr, ip, lsl #25 │ │ │ │ + rsbseq sp, lr, ip, lsr r4 │ │ │ │ + addeq lr, lr, r8, asr ip │ │ │ │ + rsbseq sp, lr, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 3e89c0 │ │ │ │ ldr r3, [pc, #568] @ 3e89c4 │ │ │ │ @@ -372936,20 +372936,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e895c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e8914 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8830 │ │ │ │ ldr r2, [pc, #364] @ 3e89e0 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372975,25 +372975,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3e89f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e880c │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 3e89f4 │ │ │ │ ldr r3, [pc, #160] @ 3e89c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373027,33 +373027,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3e87cc │ │ │ │ mov r5, #1 │ │ │ │ b 3e8918 │ │ │ │ ldr r0, [pc, #76] @ 3e89f8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e880c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ - rsbseq sp, lr, r0, lsl #7 │ │ │ │ - addseq fp, r0, r4, lsr sp │ │ │ │ - @ instruction: 0x0095b5fc │ │ │ │ - rsbseq fp, sp, r8, ror ip │ │ │ │ - rsbseq fp, sp, ip, lsl #25 │ │ │ │ + rsbseq sp, lr, r0, lsr #7 │ │ │ │ + addseq fp, r0, r4, asr sp │ │ │ │ + addseq fp, r5, ip, lsl r6 │ │ │ │ + @ instruction: 0x007dbc98 │ │ │ │ + rsbseq fp, sp, ip, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, lr, r8, lsl r2 │ │ │ │ + rsbseq sp, lr, r8, lsr r2 │ │ │ │ smlatteq r2, r4, r4, r0 │ │ │ │ - @ instruction: 0x007ed198 │ │ │ │ + ldrheq sp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 003e89fc : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3e876c │ │ │ │ │ │ │ │ 003e8a04 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -373092,20 +373092,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 3e8af0 │ │ │ │ ldr r3, [pc, #336] @ 3e8c10 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -373162,48 +373162,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e8c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e8acc │ │ │ │ mov r0, r4 │ │ │ │ b 3e8b08 │ │ │ │ ldr r0, [pc, #68] @ 3e8c28 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e8acc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010203b8 │ │ │ │ - addseq fp, r5, ip, ror r3 │ │ │ │ - rsbseq fp, sp, r0, lsl #20 │ │ │ │ - rsbseq fp, sp, r4, lsl sl │ │ │ │ + umullseq fp, r5, ip, r3 │ │ │ │ + rsbseq fp, sp, r0, lsr #20 │ │ │ │ + rsbseq fp, sp, r4, lsr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r2, -r4] │ │ │ │ andeq r6, r0, r8, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, r4, lsr #31 │ │ │ │ - ldrheq ip, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, lr, r4, asr #31 │ │ │ │ + ldrsbeq ip, [lr], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 003e8c2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -373214,25 +373214,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #340] @ 3e8dcc │ │ │ │ ldr r2, [pc, #340] @ 3e8dd0 │ │ │ │ ldr r1, [pc, #340] @ 3e8dd4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r6, [pc, #312] @ 3e8dd8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8db8 │ │ │ │ ldr r2, [pc, #296] @ 3e8ddc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -373279,48 +373279,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3e8df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8cc0 │ │ │ │ ldr r0, [pc, #80] @ 3e8df4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8cc0 │ │ │ │ mvn r0, #0 │ │ │ │ b 3e8cd0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010201b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r5, ip, ror #2 │ │ │ │ - rsbseq fp, sp, r8, ror #15 │ │ │ │ - ldrsheq fp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + addseq fp, r5, ip, lsl #3 │ │ │ │ + rsbseq fp, sp, r8, lsl #16 │ │ │ │ + rsbseq fp, sp, ip, lsl r8 │ │ │ │ tsteq r2, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsr #2 │ │ │ │ @ instruction: 0x000032b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, r0, asr #28 │ │ │ │ - rsbseq ip, lr, r8, ror #28 │ │ │ │ + rsbseq ip, lr, r0, ror #28 │ │ │ │ + rsbseq ip, lr, r8, lsl #29 │ │ │ │ │ │ │ │ 003e8df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 3e8f94 │ │ │ │ @@ -373354,25 +373354,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #260] @ 3e8fa4 │ │ │ │ ldr r2, [pc, #260] @ 3e8fa8 │ │ │ │ ldr r1, [pc, #260] @ 3e8fac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8e4c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -373401,44 +373401,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3e8fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e8e50 │ │ │ │ ldr r0, [pc, #68] @ 3e8fc4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3e8e50 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq pc, [r1, -ip] │ │ │ │ smlatbeq r1, ip, pc, pc @ │ │ │ │ - addseq sl, r5, r4, asr #30 │ │ │ │ - rsbseq fp, sp, r0, asr #11 │ │ │ │ - ldrsbeq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + addseq sl, r5, r4, ror #30 │ │ │ │ + rsbseq fp, sp, r0, ror #11 │ │ │ │ + ldrsheq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq ip, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq ip, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq ip, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq ip, lr, ip, lsl sp │ │ │ │ │ │ │ │ 003e8fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3e917c │ │ │ │ @@ -373458,20 +373458,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3e918c │ │ │ │ ldr r7, [pc, #372] @ 3e9190 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9074 │ │ │ │ ldr r2, [pc, #312] @ 3e9194 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -373518,53 +373518,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #128] @ 3e91a8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3e91ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e906c │ │ │ │ ldr r1, [pc, #84] @ 3e91b0 │ │ │ │ ldr r0, [pc, #84] @ 3e91b4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e906c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, ip, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0095add0 │ │ │ │ - rsbseq fp, sp, r4, asr r4 │ │ │ │ - rsbseq fp, sp, r8, ror #8 │ │ │ │ + @ instruction: 0x0095adf0 │ │ │ │ + rsbseq fp, sp, r4, ror r4 │ │ │ │ + rsbseq fp, sp, r8, lsl #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, ip, ror sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, lr, r8, asr #18 │ │ │ │ - ldrsbeq ip, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r7, lr, ip, lsl #18 │ │ │ │ - rsbseq ip, lr, r4, ror #19 │ │ │ │ + addeq r7, lr, r8, ror #18 │ │ │ │ + ldrsheq ip, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r7, lr, ip, lsr #18 │ │ │ │ + rsbseq ip, lr, r4, lsl #20 │ │ │ │ │ │ │ │ 003e91b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 3e9318 │ │ │ │ @@ -373593,15 +373593,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e9314 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87d50 │ │ │ │ + b b87d70 │ │ │ │ ldr r2, [pc, #224] @ 3e932c │ │ │ │ ldr r3, [pc, #204] @ 3e931c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -373632,147 +373632,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e933c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e9214 │ │ │ │ ldr r0, [pc, #56] @ 3e9340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e9214 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r1, r8, fp, pc @ │ │ │ │ @ instruction: 0x0101fbb8 │ │ │ │ andeq r4, r0, ip, asr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq ip, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq ip, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq ip, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq ip, [lr], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 003e9344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #84] @ 3e93bc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr ip, [pc, #68] @ 3e93c0 │ │ │ │ ldr r2, [pc, #68] @ 3e93c4 │ │ │ │ ldr r1, [pc, #68] @ 3e93c8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r7, ip, asr fp │ │ │ │ - addseq sl, r5, r8, ror #20 │ │ │ │ - rsbseq fp, sp, r8, ror #1 │ │ │ │ - ldrsheq fp, [sp], #-12 @ │ │ │ │ + addeq r5, r7, ip, ror fp │ │ │ │ + addseq sl, r5, r8, lsl #21 │ │ │ │ + rsbseq fp, sp, r8, lsl #2 │ │ │ │ + rsbseq fp, sp, ip, lsl r1 │ │ │ │ │ │ │ │ 003e93cc : │ │ │ │ - b 929718 │ │ │ │ + b 929738 │ │ │ │ │ │ │ │ 003e93d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #124] @ 3e9478 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3e947c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr ip, [pc, #104] @ 3e9480 │ │ │ │ ldr r2, [pc, #104] @ 3e9484 │ │ │ │ ldr r1, [pc, #104] @ 3e9488 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #72] @ 3e948c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929718 │ │ │ │ + bl 929738 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r7, r8, asr #21 │ │ │ │ + addeq r5, r7, r8, ror #21 │ │ │ │ tstpeq r1, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - addseq sl, r5, ip, asr #19 │ │ │ │ - rsbseq fp, sp, r8, asr #32 │ │ │ │ - rsbseq fp, sp, r8, asr r0 │ │ │ │ + addseq sl, r5, ip, ror #19 │ │ │ │ + rsbseq fp, sp, r8, rrx │ │ │ │ + rsbseq fp, sp, r8, ror r0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ ldr r0, [pc, #4] @ 3e949c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r6, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e951c │ │ │ │ ldr r2, [pc, #100] @ 3e9520 │ │ │ │ ldr r1, [pc, #100] @ 3e9524 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #72] @ 3e9528 │ │ │ │ ldr r2, [pc, #72] @ 3e952c │ │ │ │ ldr r3, [pc, #72] @ 3e9530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -373782,17 +373782,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, r5, r0, lsl #19 │ │ │ │ - rsbseq sl, sp, ip, lsr #31 │ │ │ │ - rsbseq sl, sp, r0, asr #31 │ │ │ │ + addseq sl, r5, r0, lsr #19 │ │ │ │ + rsbseq sl, sp, ip, asr #31 │ │ │ │ + rsbseq sl, sp, r0, ror #31 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373804,37 +373804,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #184] @ 3e9638 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e95c8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e960c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr ip, [pc, #100] @ 3e963c │ │ │ │ ldr r2, [pc, #100] @ 3e9640 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -373850,20 +373850,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0095a8f0 │ │ │ │ - @ instruction: 0x007ec790 │ │ │ │ - rsbseq ip, lr, ip, lsr #15 │ │ │ │ + addseq sl, r5, r0, lsl r9 │ │ │ │ + ldrheq ip, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, lr, ip, asr #15 │ │ │ │ smlabbeq r1, r8, r8, pc @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r0, asr #14 │ │ │ │ + rsbseq ip, lr, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3e9780 │ │ │ │ ldr r2, [pc, #292] @ 3e9784 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373871,15 +373871,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3e9788 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #256] @ 3e978c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3e96d8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -373893,15 +373893,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr ip, [pc, #172] @ 3e9790 │ │ │ │ ldr r2, [pc, #172] @ 3e9794 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -373915,15 +373915,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr r1, [pc, #84] @ 3e9790 │ │ │ │ ldr r2, [pc, #88] @ 3e9798 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -373935,38 +373935,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, r5, r4, ror #15 │ │ │ │ - rsbseq ip, lr, ip, ror r6 │ │ │ │ - @ instruction: 0x007ec698 │ │ │ │ + addseq sl, r5, r4, lsl #16 │ │ │ │ + @ instruction: 0x007ec69c │ │ │ │ + ldrheq ip, [lr], #-104 @ 0xffffff98 @ │ │ │ │ tstpeq r1, ip, ror r7 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, ip, lsl #13 │ │ │ │ - rsbseq ip, lr, r0, lsl r6 │ │ │ │ + rsbseq ip, lr, ip, lsr #13 │ │ │ │ + rsbseq ip, lr, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #100] @ 3e9824 │ │ │ │ ldr r2, [pc, #100] @ 3e9828 │ │ │ │ ldr r1, [pc, #100] @ 3e982c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9804 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -373976,17 +373976,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r5, ip, ror r6 │ │ │ │ - rsbseq ip, lr, ip, lsl r5 │ │ │ │ - rsbseq ip, lr, r8, lsr r5 │ │ │ │ + umullseq sl, r5, ip, r6 │ │ │ │ + rsbseq ip, lr, ip, lsr r5 │ │ │ │ + rsbseq ip, lr, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 3e9ab4 │ │ │ │ ldr r2, [pc, #620] @ 3e9ab8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373994,15 +373994,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 3e9abc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #584] @ 3e9ac0 │ │ │ │ ldr r6, [pc, #584] @ 3e9ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3e99ac │ │ │ │ @@ -374010,15 +374010,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3e9a20 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3e9930 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr r2, [pc, #528] @ 3e9ac8 │ │ │ │ ldr ip, [pc, #528] @ 3e9acc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -374059,15 +374059,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e9a14 │ │ │ │ cmp r4, #1 │ │ │ │ bne 3e9a44 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e9a10 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr r1, [pc, #336] @ 3e9acc │ │ │ │ ldr r2, [pc, #336] @ 3e9ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -374086,15 +374086,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 3e9a5c │ │ │ │ cmp r4, #2 │ │ │ │ bne 3e990c │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr ip, [pc, #228] @ 3e9acc │ │ │ │ ldr r2, [pc, #232] @ 3e9ad4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -374106,62 +374106,62 @@ │ │ │ │ bl 3e979c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 3e9930 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 3e9930 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr r2, [pc, #160] @ 3e9ad8 │ │ │ │ ldr ip, [pc, #144] @ 3e9acc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e98c0 │ │ │ │ - bl 93415c │ │ │ │ + bl 93417c │ │ │ │ ldr r2, [pc, #140] @ 3e9adc │ │ │ │ ldr ip, [pc, #120] @ 3e9acc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e98c0 │ │ │ │ bl 3e979c │ │ │ │ b 3e990c │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #112] @ 3e9ae0 │ │ │ │ ldr r2, [pc, #112] @ 3e9ae4 │ │ │ │ ldr r1, [pc, #112] @ 3e9ae8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e990c │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 3e990c │ │ │ │ - @ instruction: 0x0095a5f8 │ │ │ │ - rsbseq ip, lr, ip, lsl #9 │ │ │ │ - rsbseq ip, lr, r8, lsr #9 │ │ │ │ - addseq sl, r5, r0, asr #11 │ │ │ │ + addseq sl, r5, r8, lsl r6 │ │ │ │ + rsbseq ip, lr, ip, lsr #9 │ │ │ │ + rsbseq ip, lr, r8, asr #9 │ │ │ │ + addseq sl, r5, r0, ror #11 │ │ │ │ smlabbeq r1, r8, r5, pc @ │ │ │ │ - ldrsbeq ip, [lr], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq ip, [lr], #-84 @ 0xffffffac @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r8, ror #8 │ │ │ │ - rsbseq ip, lr, ip, ror #8 │ │ │ │ - rsbseq ip, lr, ip, ror #6 │ │ │ │ - rsbseq ip, lr, r8, asr #7 │ │ │ │ - addseq sl, r5, ip, asr #7 │ │ │ │ - rsbseq ip, lr, ip, ror #4 │ │ │ │ - rsbseq ip, lr, r8, lsl #5 │ │ │ │ + rsbseq ip, lr, r8, lsl #9 │ │ │ │ + rsbseq ip, lr, ip, lsl #9 │ │ │ │ + rsbseq ip, lr, ip, lsl #7 │ │ │ │ + rsbseq ip, lr, r8, ror #7 │ │ │ │ + addseq sl, r5, ip, ror #7 │ │ │ │ + rsbseq ip, lr, ip, lsl #5 │ │ │ │ + rsbseq ip, lr, r8, lsr #5 │ │ │ │ │ │ │ │ 003e9aec : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -374635,30 +374635,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ 3ea260 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3ea35c │ │ │ │ ldr r2, [pc, #224] @ 3ea360 │ │ │ │ @@ -374666,27 +374666,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #192] @ 3ea368 │ │ │ │ ldr r1, [pc, #192] @ 3ea36c │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mvn r4, #0 │ │ │ │ ldr r7, [pc, #168] @ 3ea370 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #156] @ 3ea374 │ │ │ │ ldr r2, [pc, #156] @ 3ea378 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ mov lr, #224 @ 0xe0 │ │ │ │ @@ -374714,23 +374714,23 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r9, r5, r4, asr #26 │ │ │ │ - rsbseq r9, ip, ip, ror #16 │ │ │ │ - rsbseq r8, pc, r8, asr #17 │ │ │ │ - rsbseq fp, lr, r4, lsr #24 │ │ │ │ - rsbseq fp, lr, r0, asr #24 │ │ │ │ + addseq r9, r5, r4, ror #26 │ │ │ │ + rsbseq r9, ip, ip, lsl #17 │ │ │ │ + rsbseq r8, pc, r8, ror #17 │ │ │ │ + rsbseq fp, lr, r4, asr #24 │ │ │ │ + rsbseq fp, lr, r0, ror #24 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rsbseq fp, lr, ip, lsl #24 │ │ │ │ + rsbseq fp, lr, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ sub lr, r2, #12 │ │ │ │ orrs lr, lr, r3 │ │ │ │ ldr lr, [pc, #240] @ 3ea490 │ │ │ │ @@ -374759,15 +374759,15 @@ │ │ │ │ ldr r1, [pc, #156] @ 3ea498 │ │ │ │ ldr r0, [pc, #156] @ 3ea49c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ea444 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -374789,22 +374789,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3ea4a0 │ │ │ │ ldr r0, [pc, #36] @ 3ea4a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ea444 │ │ │ │ tsteq r1, r8, ror #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r5, ip, asr #23 │ │ │ │ - @ instruction: 0x007d7d94 │ │ │ │ - addseq r9, r5, ip, asr #22 │ │ │ │ - rsbseq r7, sp, r4, lsl sp │ │ │ │ + addseq r9, r5, ip, ror #23 │ │ │ │ + ldrheq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r9, r5, ip, ror #22 │ │ │ │ + rsbseq r7, sp, r4, lsr sp │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ and r1, r1, #15 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ ldrne r3, [r0, #1116] @ 0x45c │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ eorne r1, r3, r1, lsl #19 │ │ │ │ @@ -374839,15 +374839,15 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #172] @ 3ea5ec │ │ │ │ ldr r0, [pc, #172] @ 3ea5f0 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ beq 3ea598 │ │ │ │ str r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -374875,21 +374875,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3ea5f8 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tsteq r1, r0, lsl #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r5, r8, lsl #21 │ │ │ │ - rsbseq r7, sp, ip, asr #24 │ │ │ │ - addseq r9, r5, r0, lsl #20 │ │ │ │ - rsbseq r7, sp, r4, asr #23 │ │ │ │ + addseq r9, r5, r8, lsr #21 │ │ │ │ + rsbseq r7, sp, ip, ror #24 │ │ │ │ + addseq r9, r5, r0, lsr #20 │ │ │ │ + rsbseq r7, sp, r4, ror #23 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374900,91 +374900,91 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, r5, r0, lsr #19 │ │ │ │ - rsbseq fp, lr, r0, lsr #17 │ │ │ │ - ldrheq fp, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + addseq r9, r5, r0, asr #19 │ │ │ │ + rsbseq fp, lr, r0, asr #17 │ │ │ │ + ldrsbeq fp, [lr], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea6e0 │ │ │ │ ldr r2, [pc, #76] @ 3ea6e4 │ │ │ │ ldr r1, [pc, #76] @ 3ea6e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1104 @ 0x450 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e8534 │ │ │ │ - addseq r9, r5, r0, lsr r9 │ │ │ │ - rsbseq fp, lr, r8, lsr #16 │ │ │ │ - rsbseq fp, lr, ip, ror #16 │ │ │ │ + addseq r9, r5, r0, asr r9 │ │ │ │ + rsbseq fp, lr, r8, asr #16 │ │ │ │ + rsbseq fp, lr, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3ea768 │ │ │ │ ldr r2, [pc, #100] @ 3ea76c │ │ │ │ ldr r1, [pc, #100] @ 3ea770 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #72] @ 3ea774 │ │ │ │ ldr r3, [pc, #72] @ 3ea778 │ │ │ │ ldr r1, [pc, #72] @ 3ea77c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #44] @ 3ea780 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x009598bc │ │ │ │ - rsbseq r9, ip, r4, ror #7 │ │ │ │ - rsbseq r8, pc, r0, asr #8 │ │ │ │ - ldrsheq fp, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x009598dc │ │ │ │ + rsbseq r9, ip, r4, lsl #8 │ │ │ │ + rsbseq r8, pc, r0, ror #8 │ │ │ │ + rsbseq fp, lr, ip, lsl r8 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ rscseq r2, lr, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -374994,25 +374994,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #112] @ 3ea838 │ │ │ │ ldr r1, [pc, #112] @ 3ea83c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #80] @ 3ea840 │ │ │ │ ldr r2, [pc, #80] @ 3ea844 │ │ │ │ ldr r3, [pc, #80] @ 3ea848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ @@ -375022,20 +375022,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r5, r4, lsr #16 │ │ │ │ - rsbseq r9, ip, ip, asr #6 │ │ │ │ - rsbseq r8, pc, r8, lsr #7 │ │ │ │ - rsbseq r9, sp, r4, lsr #25 │ │ │ │ - ldrheq r9, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, lr, r8, asr #14 │ │ │ │ + addseq r9, r5, r4, asr #16 │ │ │ │ + rsbseq r9, ip, ip, ror #6 │ │ │ │ + rsbseq r8, pc, r8, asr #7 │ │ │ │ + rsbseq r9, sp, r4, asr #25 │ │ │ │ + ldrsbeq r9, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, lr, r8, ror #14 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3ea8f4 │ │ │ │ @@ -375043,77 +375043,77 @@ │ │ │ │ ldr r1, [pc, #144] @ 3ea8fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #116] @ 3ea900 │ │ │ │ ldr r1, [pc, #116] @ 3ea904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r1, [pc, #92] @ 3ea908 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r2, [pc, #72] @ 3ea90c │ │ │ │ ldr r3, [pc, #72] @ 3ea910 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, r5, ip, asr r7 │ │ │ │ - rsbseq r9, ip, r4, lsl #5 │ │ │ │ - rsbseq r8, pc, r0, ror #5 │ │ │ │ + addseq r9, r5, ip, ror r7 │ │ │ │ + rsbseq r9, ip, r4, lsr #5 │ │ │ │ + rsbseq r8, pc, r0, lsl #6 │ │ │ │ rscseq r4, r0, r0, ror #31 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ rscseq r2, lr, ip, ror #27 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rsbseq fp, lr, ip, lsl #13 │ │ │ │ + rsbseq fp, lr, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3ea9f8 │ │ │ │ ldr r2, [pc, #204] @ 3ea9fc │ │ │ │ ldr r1, [pc, #204] @ 3eaa00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #172] @ 3eaa04 │ │ │ │ ldr r1, [pc, #172] @ 3eaa08 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eaa0c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #140] @ 3eaa10 │ │ │ │ ldr r2, [pc, #140] @ 3eaa14 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375137,49 +375137,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r9, r5, r4, r6 │ │ │ │ - ldrheq r9, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r8, pc, r8, lsl r2 @ │ │ │ │ - rsbseq fp, lr, r4, ror r5 │ │ │ │ - @ instruction: 0x007eb590 │ │ │ │ + @ instruction: 0x009596b4 │ │ │ │ + ldrsbeq r9, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r8, pc, r8, lsr r2 @ │ │ │ │ + @ instruction: 0x007eb594 │ │ │ │ + ldrheq fp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0xffff800e │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - ldrsbeq fp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq fp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eab00 │ │ │ │ ldr r2, [pc, #204] @ 3eab04 │ │ │ │ ldr r1, [pc, #204] @ 3eab08 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #172] @ 3eab0c │ │ │ │ ldr r1, [pc, #172] @ 3eab10 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eab14 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #140] @ 3eab18 │ │ │ │ ldr r2, [pc, #140] @ 3eab1c │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375203,50 +375203,50 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r5, ip, lsl #11 │ │ │ │ - ldrheq r9, [ip], #-4 @ │ │ │ │ - rsbseq r8, pc, r0, lsl r1 @ │ │ │ │ - rsbseq fp, lr, ip, ror #8 │ │ │ │ - rsbseq fp, lr, r8, lsl #9 │ │ │ │ + addseq r9, r5, ip, lsr #11 │ │ │ │ + ldrsbeq r9, [ip], #-4 @ │ │ │ │ + rsbseq r8, pc, r0, lsr r1 @ │ │ │ │ + rsbseq fp, lr, ip, lsl #9 │ │ │ │ + rsbseq fp, lr, r8, lsr #9 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - rsbseq fp, lr, r4, ror #9 │ │ │ │ + rsbseq fp, lr, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ 3eac00 │ │ │ │ ldr r2, [pc, #196] @ 3eac04 │ │ │ │ ldr r1, [pc, #196] @ 3eac08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #164] @ 3eac0c │ │ │ │ ldr r1, [pc, #164] @ 3eac10 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ ldr r4, [pc, #140] @ 3eac14 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #128] @ 3eac18 │ │ │ │ ldr r2, [pc, #128] @ 3eac1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov lr, #7 │ │ │ │ mov ip, #1 │ │ │ │ @@ -375267,49 +375267,49 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r9, r5, r4, lsl #9 │ │ │ │ - rsbseq r8, ip, ip, lsr #31 │ │ │ │ - rsbseq r8, pc, r8 │ │ │ │ - rsbseq fp, lr, r4, ror #6 │ │ │ │ - rsbseq fp, lr, r0, lsl #7 │ │ │ │ + addseq r9, r5, r4, lsr #9 │ │ │ │ + rsbseq r8, ip, ip, asr #31 │ │ │ │ + rsbseq r8, pc, r8, lsr #32 │ │ │ │ + rsbseq fp, lr, r4, lsl #7 │ │ │ │ + rsbseq fp, lr, r0, lsr #7 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - ldrsheq fp, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq fp, lr, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3ead08 │ │ │ │ ldr r2, [pc, #204] @ 3ead0c │ │ │ │ ldr r1, [pc, #204] @ 3ead10 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #172] @ 3ead14 │ │ │ │ ldr r1, [pc, #172] @ 3ead18 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3ead1c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #140] @ 3ead20 │ │ │ │ ldr r2, [pc, #140] @ 3ead24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #136] @ 3ead28 │ │ │ │ mov lr, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375333,24 +375333,24 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r5, r4, lsl #7 │ │ │ │ - rsbseq r8, ip, ip, lsr #29 │ │ │ │ - rsbseq r7, pc, r8, lsl #30 │ │ │ │ - rsbseq fp, lr, r4, ror #4 │ │ │ │ - rsbseq fp, lr, r0, lsl #5 │ │ │ │ + addseq r9, r5, r4, lsr #7 │ │ │ │ + rsbseq r8, ip, ip, asr #29 │ │ │ │ + rsbseq r7, pc, r8, lsr #30 │ │ │ │ + rsbseq fp, lr, r4, lsl #5 │ │ │ │ + rsbseq fp, lr, r0, lsr #5 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbseq fp, lr, r4, lsl r3 │ │ │ │ + rsbseq fp, lr, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3eae0c │ │ │ │ ldr r8, [pc, #196] @ 3eae10 │ │ │ │ ldr r6, [pc, #196] @ 3eae14 │ │ │ │ @@ -375360,23 +375360,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eadec │ │ │ │ ldr r9, [pc, #108] @ 3eae18 │ │ │ │ ldr r8, [pc, #108] @ 3eae1c │ │ │ │ mov r6, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -375384,33 +375384,33 @@ │ │ │ │ add r4, r4, #3152 @ 0xc50 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #1264 @ 0x4f0 │ │ │ │ bgt 3eadc0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r9, r5, ip, ror r2 │ │ │ │ - rsbseq fp, lr, ip, ror r1 │ │ │ │ - @ instruction: 0x007eb198 │ │ │ │ - rsbseq fp, lr, ip, lsr #4 │ │ │ │ - rsbseq fp, lr, r8, ror #2 │ │ │ │ + umullseq r9, r5, ip, r2 │ │ │ │ + @ instruction: 0x007eb19c │ │ │ │ + ldrheq fp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq fp, lr, ip, asr #4 │ │ │ │ + rsbseq fp, lr, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r7, [r0, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #840] @ 3eb184 │ │ │ │ ldr r3, [r7, #928] @ 0x3a0 │ │ │ │ @@ -375438,27 +375438,27 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [fp, #-8] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr sl, [pc, #724] @ 3eb18c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3eaee0 │ │ │ │ ldr r3, [pc, #700] @ 3eb190 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ add r7, r7, #20480 @ 0x5000 │ │ │ │ ldr r7, [r7, #2916] @ 0xb64 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r3, sp, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375468,15 +375468,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8eb214 │ │ │ │ + bl 8eb234 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ sub r2, r0, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3eb04c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -375487,17 +375487,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldrd r6, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r6, #1 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8eef38 │ │ │ │ + bl 8eef58 │ │ │ │ mov r7, r0 │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb160 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -375528,68 +375528,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaf9c │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #348] @ 3eb198 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 3eaf9c │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb0d4 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb0d4 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - bl 8ee654 │ │ │ │ + bl 8ee674 │ │ │ │ ldrb r3, [r0] │ │ │ │ strb r3, [r6] │ │ │ │ - bl b7adc0 │ │ │ │ + bl b7ade0 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb160 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3eafa4 │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb37f4 │ │ │ │ + bl bb3814 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eafa4 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #212] @ 3eb198 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ca4c │ │ │ │ + bl b6ca6c │ │ │ │ b 3eafa4 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eaf3c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 8df910 │ │ │ │ + bl 8df930 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #56] @ 0x38 │ │ │ │ beq 3eb064 │ │ │ │ b 3eaf3c │ │ │ │ ldr r3, [pc, #148] @ 3eb19c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -375609,15 +375609,15 @@ │ │ │ │ ldr r0, [pc, #100] @ 3eb1a8 │ │ │ │ ldrd r2, [fp, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3eb1ac │ │ │ │ ldr r1, [pc, #68] @ 3eb1b0 │ │ │ │ ldr r0, [pc, #68] @ 3eb1b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -375628,19 +375628,19 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, asr pc │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ tsteq r1, ip, lsr #28 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatteq r1, r8, ip, sp │ │ │ │ - addseq r8, r5, r4, lsl #29 │ │ │ │ - @ instruction: 0x007eae9c │ │ │ │ - addseq r8, r5, ip, asr lr │ │ │ │ - rsbseq r2, sp, r8, ror r3 │ │ │ │ - rsbseq r2, sp, ip, lsl #7 │ │ │ │ + addseq r8, r5, r4, lsr #29 │ │ │ │ + ldrheq sl, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + addseq r8, r5, ip, ror lr │ │ │ │ + @ instruction: 0x007d2398 │ │ │ │ + rsbseq r2, sp, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #452] @ 3eb394 │ │ │ │ ldr r9, [pc, #452] @ 3eb398 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -375650,51 +375650,51 @@ │ │ │ │ add r3, r5, #96 @ 0x60 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r1, [r0, #1100] @ 0x44c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #400] @ 3eb3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #388] @ 3eb3a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc1c │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb368 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #356] @ 3eb3a8 │ │ │ │ add ip, r5, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r9, [pc, #332] @ 3eb3ac │ │ │ │ ldr r8, [pc, #332] @ 3eb3b0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ ldr fp, [pc, #304] @ 3eb3b4 │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #1104 @ 0x450 │ │ │ │ bl 381268 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e81e4 │ │ │ │ ldr r1, [pc, #268] @ 3eb3b8 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -375708,39 +375708,39 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381368 │ │ │ │ ldrd r0, [sl, #120] @ 0x78 │ │ │ │ add r2, fp, #516 @ 0x204 │ │ │ │ add sl, r4, #928 @ 0x3a0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str fp, [sp] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r0, fp │ │ │ │ bl 27cebc │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -375749,29 +375749,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3eb3c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #188 @ 0xbc │ │ │ │ ldr r2, [pc, #60] @ 3eb3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b 3eb354 │ │ │ │ - @ instruction: 0x00958df8 │ │ │ │ - ldrsheq sl, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq sl, lr, r0, lsr sp │ │ │ │ - ldrsheq sl, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsheq sl, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sl, lr, r8, lsr #25 │ │ │ │ - rsbseq r6, sp, ip, lsr #4 │ │ │ │ - rsbseq r6, sp, r0, asr #4 │ │ │ │ + addseq r8, r5, r8, lsl lr │ │ │ │ + rsbseq sl, lr, r0, lsl sp │ │ │ │ + rsbseq sl, lr, r0, asr sp │ │ │ │ + rsbseq sl, lr, r4, lsl lr │ │ │ │ + rsbseq sl, lr, r4, lsl lr │ │ │ │ + rsbseq sl, lr, r8, asr #25 │ │ │ │ + rsbseq r6, sp, ip, asr #4 │ │ │ │ + rsbseq r6, sp, r0, ror #4 │ │ │ │ rscseq r4, r0, ip, ror #11 │ │ │ │ - ldrheq sl, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq sl, lr, r0, asr #25 │ │ │ │ - @ instruction: 0x007eac98 │ │ │ │ + ldrsbeq sl, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sl, lr, r0, ror #25 │ │ │ │ + ldrheq sl, [lr], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r3, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #888] @ 3eb758 │ │ │ │ ldr r3, [pc, #888] @ 3eb75c │ │ │ │ @@ -375779,25 +375779,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #852] @ 3eb760 │ │ │ │ ldr r2, [pc, #852] @ 3eb764 │ │ │ │ ldr r1, [pc, #852] @ 3eb768 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r7, [pc, #824] @ 3eb76c │ │ │ │ ldr r3, [pc, #824] @ 3eb770 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr lr, [r4, #1124] @ 0x464 │ │ │ │ @@ -375832,15 +375832,15 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb624 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r2, [pc, #664] @ 3eb778 │ │ │ │ ldr r3, [pc, #632] @ 3eb75c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -375974,64 +375974,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3eb7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3eb5f8 │ │ │ │ ldr r1, [pc, #148] @ 3eb7cc │ │ │ │ mov r8, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3eb564 │ │ │ │ ldr r0, [pc, #136] @ 3eb7d0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3eb5f8 │ │ │ │ tsteq r1, r4, lsr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00958bb8 │ │ │ │ - ldrheq sl, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsbeq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00958bd8 │ │ │ │ + ldrsbeq sl, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ smlabteq r1, ip, r9, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ tsteq r1, r4, lsr #18 │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - addeq r2, sl, ip, asr #25 │ │ │ │ + addeq r2, sl, ip, ror #25 │ │ │ │ + rsbseq sl, lr, r4, lsr #22 │ │ │ │ + rsbseq sl, lr, ip, lsl fp │ │ │ │ + rsbseq sl, lr, r4, lsl fp │ │ │ │ + rsbseq sl, lr, ip, lsl #22 │ │ │ │ + rsbseq sl, lr, ip, lsl #22 │ │ │ │ rsbseq sl, lr, r4, lsl #22 │ │ │ │ - ldrsheq sl, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - ldrsheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq sl, lr, ip, ror #21 │ │ │ │ - rsbseq sl, lr, ip, ror #21 │ │ │ │ - rsbseq sl, lr, r4, ror #21 │ │ │ │ - rsbseq sl, lr, r8, lsl #28 │ │ │ │ - ldrdeq r2, [sl], r4 │ │ │ │ - addeq r2, sl, r8, asr #23 │ │ │ │ - @ instruction: 0x008a2bbc │ │ │ │ - @ instruction: 0x008a2bb0 │ │ │ │ - addeq r2, sl, r4, lsr #23 │ │ │ │ - umulleq r2, sl, r8, fp │ │ │ │ - addeq r2, sl, ip, lsl #23 │ │ │ │ - addeq r2, sl, ip, ror fp │ │ │ │ + rsbseq sl, lr, r8, lsr #28 │ │ │ │ + strdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r8, ror #23 │ │ │ │ + ldrdeq r2, [sl], ip │ │ │ │ + ldrdeq r2, [sl], r0 │ │ │ │ + addeq r2, sl, r4, asr #23 │ │ │ │ + @ instruction: 0x008a2bb8 │ │ │ │ + addeq r2, sl, ip, lsr #23 │ │ │ │ + umulleq r2, sl, ip, fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007ea994 │ │ │ │ - rsbseq sl, lr, r8, lsr r9 │ │ │ │ ldrheq sl, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sl, lr, r8, asr r9 │ │ │ │ + ldrsbeq sl, [lr], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #484] @ 3eb9d0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -376046,25 +376046,25 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #444] @ 3eb9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ - bl 9297d8 │ │ │ │ + bl 930384 │ │ │ │ + bl 9297f8 │ │ │ │ ldr r2, [pc, #424] @ 3eb9e4 │ │ │ │ ldr r1, [pc, #424] @ 3eb9e8 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ tst r2, #4 │ │ │ │ bne 3eb8bc │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -376102,15 +376102,15 @@ │ │ │ │ add r1, sp, #27 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ strb r5, [sp, #27] │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eb9b4 │ │ │ │ ldr r3, [r4, #1256] @ 0x4e8 │ │ │ │ ldr r0, [r4, #1184] @ 0x4a0 │ │ │ │ ldr r2, [pc, #200] @ 3eb9f0 │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r4, #1256] @ 0x4e8 │ │ │ │ @@ -376151,27 +376151,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3eb9fc │ │ │ │ ldr r0, [pc, #64] @ 3eba00 │ │ │ │ ldr r2, [pc, #64] @ 3eba04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #236 @ 0xec │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009587dc │ │ │ │ + @ instruction: 0x009587fc │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq r8, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r7, pc, r0, lsr r3 @ │ │ │ │ - @ instruction: 0x007ea694 │ │ │ │ - ldrsbeq sl, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq r8, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r7, pc, r0, asr r3 @ │ │ │ │ + ldrheq sl, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq sl, [lr], #-100 @ 0xffffff9c @ │ │ │ │ tsteq r1, r4, ror r5 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ svcne 0x00ff0000 │ │ │ │ @ instruction: 0x0101d490 │ │ │ │ - rsbseq sl, lr, ip, asr r6 │ │ │ │ - rsbseq sl, lr, r0, ror r7 │ │ │ │ + rsbseq sl, lr, ip, ror r6 │ │ │ │ + @ instruction: 0x007ea790 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #532] @ 3ebc34 │ │ │ │ ldr r2, [pc, #532] @ 3ebc38 │ │ │ │ @@ -376180,28 +376180,28 @@ │ │ │ │ ldr r1, [pc, #524] @ 3ebc3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #228 @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ - bl 9297d8 │ │ │ │ + bl 930384 │ │ │ │ + bl 9297f8 │ │ │ │ ldr r8, [pc, #492] @ 3ebc40 │ │ │ │ ldr r1, [pc, #492] @ 3ebc44 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r7, [pc, #472] @ 3ebc48 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ ands r1, r3, #1 │ │ │ │ bne 3ebad8 │ │ │ │ cmp r5, #2 │ │ │ │ @@ -376246,37 +376246,37 @@ │ │ │ │ bl 3ea4a8 │ │ │ │ b 3ebab4 │ │ │ │ ldr r3, [r0, #1144] @ 0x478 │ │ │ │ mov r0, r2 │ │ │ │ orr r3, r3, #65536 @ 0x10000 │ │ │ │ orr r3, r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #248] @ 3ebc50 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [r4, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3ebabc │ │ │ │ ldr r1, [r4, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r4, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ mov lr, #1 │ │ │ │ orr r2, r2, lr, lsl ip │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3ebabc │ │ │ │ ldr r3, [r0, #1148] @ 0x47c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ beq 3ebc0c │ │ │ │ ldr r2, [r0, #1184] @ 0x4a0 │ │ │ │ ldr r3, [pc, #144] @ 3ebc54 │ │ │ │ ldr r0, [r0, #1152] @ 0x480 │ │ │ │ @@ -376292,37 +376292,37 @@ │ │ │ │ str r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3e91b8 │ │ │ │ b 3ebabc │ │ │ │ ldr r0, [pc, #92] @ 3ebc58 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ebafc │ │ │ │ ldr r3, [pc, #56] @ 3ebc4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ebafc │ │ │ │ ldr r0, [pc, #52] @ 3ebc5c │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ebafc │ │ │ │ - addseq r8, r5, r8, lsr #11 │ │ │ │ - rsbseq r8, ip, r4, asr #1 │ │ │ │ - rsbseq r7, pc, ip, lsl r1 @ │ │ │ │ - rsbseq sl, lr, ip, ror r4 │ │ │ │ - rsbseq sl, lr, r0, asr #9 │ │ │ │ + addseq r8, r5, r8, asr #11 │ │ │ │ + rsbseq r8, ip, r4, ror #1 │ │ │ │ + rsbseq r7, pc, ip, lsr r1 @ │ │ │ │ + @ instruction: 0x007ea49c │ │ │ │ + rsbseq sl, lr, r0, ror #9 │ │ │ │ @ instruction: 0x0101d398 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x007ea394 │ │ │ │ + ldrheq sl, [lr], #-52 @ 0xffffffcc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsbeq sl, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sl, lr, r0, lsl #11 │ │ │ │ + ldrsheq sl, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sl, lr, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #800] @ 3ebf98 │ │ │ │ ldr r2, [pc, #800] @ 3ebf9c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -376331,35 +376331,35 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r6, [pc, #760] @ 3ebfa4 │ │ │ │ ldr r4, [pc, #760] @ 3ebfa8 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r1, r9, #920 @ 0x398 │ │ │ │ ldrb r2, [r0, #101] @ 0x65 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r5, [r0, #136] @ 0x88 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -376374,15 +376374,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r2, r2, #564 @ 0x234 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 381368 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebf14 │ │ │ │ ldr r3, [pc, #576] @ 3ebfb0 │ │ │ │ @@ -376398,38 +376398,38 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #32] │ │ │ │ b 3ebe24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9332cc │ │ │ │ + bl 9332ec │ │ │ │ ldr r2, [pc, #512] @ 3ebfb8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ebe5c │ │ │ │ ldr r1, [pc, #496] @ 3ebfbc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r7 │ │ │ │ bl 381744 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ beq 3ebe5c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, r4, fp │ │ │ │ mul r1, r2, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldrb r2, [r6, #100] @ 0x64 │ │ │ │ adds fp, fp, #1 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r2, fp │ │ │ │ add sl, sl, #1264 @ 0x4f0 │ │ │ │ ble 3ebe7c │ │ │ │ ldrb r4, [r6, #108] @ 0x6c │ │ │ │ @@ -376437,15 +376437,15 @@ │ │ │ │ cmp r4, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ - bl 934288 │ │ │ │ + bl 9342a8 │ │ │ │ ldr r1, [pc, #364] @ 3ebfc0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ebd9c │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376467,15 +376467,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ ldr r3, [r6, #132] @ 0x84 │ │ │ │ adds r2, r4, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, r8 │ │ │ │ add fp, fp, #1264 @ 0x4f0 │ │ │ │ bgt 3ebea8 │ │ │ │ ldrb r3, [r6, #145] @ 0x91 │ │ │ │ @@ -376487,15 +376487,15 @@ │ │ │ │ beq 3ebf68 │ │ │ │ ldr r2, [pc, #196] @ 3ebfc4 │ │ │ │ add r0, r9, #23296 @ 0x5b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e5018 │ │ │ │ + b 8e5038 │ │ │ │ ldrb r3, [r6, #146] @ 0x92 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebedc │ │ │ │ ldr r2, [pc, #160] @ 3ebfc8 │ │ │ │ ldr ip, [pc, #160] @ 3ebfcc │ │ │ │ ldrd r4, [r6, #120] @ 0x78 │ │ │ │ add r8, r9, #936 @ 0x3a8 │ │ │ │ @@ -376503,49 +376503,49 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #612 @ 0x264 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldrd r2, [r6, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ b 3ebedc │ │ │ │ ldr r3, [pc, #96] @ 3ebfd0 │ │ │ │ ldr ip, [pc, #96] @ 3ebfd4 │ │ │ │ ldr r1, [pc, #96] @ 3ebfd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ebfdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #304 @ 0x130 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3ebe5c │ │ │ │ - addseq r8, r5, r0, asr r3 │ │ │ │ - rsbseq r5, sp, r0, lsl #16 │ │ │ │ - rsbseq r5, sp, r4, lsl r8 │ │ │ │ - rsbseq sl, lr, r4, lsr #4 │ │ │ │ - rsbseq sl, lr, r0, asr #4 │ │ │ │ + addseq r8, r5, r0, ror r3 │ │ │ │ + rsbseq r5, sp, r0, lsr #16 │ │ │ │ + rsbseq r5, sp, r4, lsr r8 │ │ │ │ + rsbseq sl, lr, r4, asr #4 │ │ │ │ + rsbseq sl, lr, r0, ror #4 │ │ │ │ rscseq r3, r0, r0, asr #22 │ │ │ │ - addseq r8, r5, r8, asr r2 │ │ │ │ - addeq sp, r1, r4, lsr r6 │ │ │ │ - ldrsbeq r5, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq r5, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq sl, lr, r0, lsr #7 │ │ │ │ - rsbseq sl, lr, r0, lsr r3 │ │ │ │ + addseq r8, r5, r8, ror r2 │ │ │ │ + addeq sp, r1, r4, asr r6 │ │ │ │ + ldrsheq r5, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq r5, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, lr, r0, asr #7 │ │ │ │ + rsbseq sl, lr, r0, asr r3 │ │ │ │ rscseq r3, r0, r8, lsr r9 │ │ │ │ - rsbseq sl, lr, r8, asr #5 │ │ │ │ - addseq r8, r5, r0, asr r0 │ │ │ │ - @ instruction: 0x007ea29c │ │ │ │ - @ instruction: 0x007ea09c │ │ │ │ + rsbseq sl, lr, r8, ror #5 │ │ │ │ + addseq r8, r5, r0, ror r0 │ │ │ │ + ldrheq sl, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq sl, [lr], #-12 @ │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -376563,25 +376563,25 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ands r5, r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ec14c │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #1228] @ 3ec518 │ │ │ │ ldr r2, [pc, #1228] @ 3ec51c │ │ │ │ ldr r1, [pc, #1228] @ 3ec520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r4, #21 │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ bcc 3ec11c │ │ │ │ subs r3, r4, #24 │ │ │ │ sbc r2, r6, #0 │ │ │ │ @@ -376631,24 +376631,24 @@ │ │ │ │ ldr r0, [r7, #1096] @ 0x448 │ │ │ │ bl 3e82b0 │ │ │ │ eor r0, r9, r0, lsl #16 │ │ │ │ and r0, r0, #65536 @ 0x10000 │ │ │ │ eor r9, r9, r0 │ │ │ │ b 3ec0c4 │ │ │ │ ldr sl, [pc, #992] @ 3ec534 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #984] @ 3ec538 │ │ │ │ ldr r1, [pc, #984] @ 3ec53c │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ mov r5, #0 │ │ │ │ bcs 3ec2b8 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ @@ -376696,28 +376696,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3ec54c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec0d8 │ │ │ │ subs r2, r4, #80 @ 0x50 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r1, [pc, #684] @ 3ec550 │ │ │ │ tst r3, r1 │ │ │ │ bne 3ec354 │ │ │ │ @@ -376750,15 +376750,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec0bc │ │ │ │ ldr r1, [pc, #568] @ 3ec558 │ │ │ │ ldr r0, [pc, #568] @ 3ec55c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec0bc │ │ │ │ ldrb r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec304 │ │ │ │ ldr r9, [r7, #1256] @ 0x4e8 │ │ │ │ mov r5, #0 │ │ │ │ b 3ec0c4 │ │ │ │ @@ -376771,15 +376771,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec2cc │ │ │ │ ldr r0, [pc, #484] @ 3ec560 │ │ │ │ add r1, sl, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec2cc │ │ │ │ ldr r3, [pc, #436] @ 3ec544 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec0d8 │ │ │ │ ldr r3, [pc, #384] @ 3ec524 │ │ │ │ @@ -376796,37 +376796,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3ec564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec0d8 │ │ │ │ ldr r1, [pc, #320] @ 3ec568 │ │ │ │ ldr r0, [pc, #320] @ 3ec56c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec0bc │ │ │ │ subs r2, r4, #48 @ 0x30 │ │ │ │ sbc r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3ec2b8 │ │ │ │ ldr r3, [pc, #272] @ 3ec570 │ │ │ │ @@ -376847,68 +376847,68 @@ │ │ │ │ ldr r0, [pc, #220] @ 3ec578 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec0d8 │ │ │ │ ldr r1, [pc, #188] @ 3ec57c │ │ │ │ ldr r0, [pc, #188] @ 3ec580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec2cc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 3ec584 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec0d8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r1, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq ip, [r1, -r8] │ │ │ │ - addseq r7, r5, r8, ror pc │ │ │ │ - rsbseq r9, lr, ip, ror lr │ │ │ │ - @ instruction: 0x007e9e94 │ │ │ │ + umullseq r7, r5, r8, pc @ │ │ │ │ + @ instruction: 0x007e9e9c │ │ │ │ + ldrheq r9, [lr], #-228 @ 0xffffff1c @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, lsr #26 │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - addseq r7, r5, r4, ror lr │ │ │ │ - rsbseq r9, lr, r0, ror sp │ │ │ │ - rsbseq r9, lr, r8, lsl #27 │ │ │ │ + umullseq r7, r5, r4, lr │ │ │ │ + @ instruction: 0x007e9d90 │ │ │ │ + rsbseq r9, lr, r8, lsr #27 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r3, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r9, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r9, [lr], #-252 @ 0xffffff04 @ │ │ │ │ tstne r1, r0 │ │ │ │ - umullseq r7, r5, ip, fp │ │ │ │ - addseq r7, r5, r8, lsr #25 │ │ │ │ - ldrheq r9, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r9, lr, r8, asr #29 │ │ │ │ - rsbseq r9, lr, ip, asr #28 │ │ │ │ - addseq r7, r5, r0, lsr #23 │ │ │ │ - rsbseq r5, sp, r4, ror #26 │ │ │ │ + @ instruction: 0x00957bbc │ │ │ │ + addseq r7, r5, r8, asr #25 │ │ │ │ + ldrsbeq r9, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, lr, r8, ror #29 │ │ │ │ + rsbseq r9, lr, ip, ror #28 │ │ │ │ + addseq r7, r5, r0, asr #23 │ │ │ │ + rsbseq r5, sp, r4, lsl #27 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - rsbseq r9, lr, r4, lsl #28 │ │ │ │ - addseq r7, r5, r8, lsl #22 │ │ │ │ - rsbseq r5, sp, ip, asr #25 │ │ │ │ - ldrheq r9, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r9, lr, r4, lsr #28 │ │ │ │ + addseq r7, r5, r8, lsr #22 │ │ │ │ + rsbseq r5, sp, ip, ror #25 │ │ │ │ + ldrsbeq r9, [lr], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r5, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #1500] @ 3ecb80 │ │ │ │ ldr r3, [r5, #928] @ 0x3a0 │ │ │ │ @@ -376928,25 +376928,25 @@ │ │ │ │ mov r1, #14 │ │ │ │ movne r3, #5 │ │ │ │ moveq r3, #4 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 3ea4a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #1416] @ 3ecb88 │ │ │ │ ldr r2, [pc, #1416] @ 3ecb8c │ │ │ │ ldr r1, [pc, #1416] @ 3ecb90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr sl, [pc, #1376] @ 3ecb94 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ add sl, pc, sl │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -377059,15 +377059,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ - bl 8ef4d4 │ │ │ │ + bl 8ef4f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eca34 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -377123,29 +377123,29 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #664] @ 3ecbb0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 3ecbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec7c8 │ │ │ │ ldr r2, [pc, #604] @ 3ecba4 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec6d8 │ │ │ │ ldr r2, [pc, #588] @ 3ecba8 │ │ │ │ @@ -377162,27 +377162,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #520] @ 3ecbb8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3ecbbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec6d8 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e8fc8 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ec728 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e8df8 │ │ │ │ @@ -377212,32 +377212,32 @@ │ │ │ │ beq 3ec700 │ │ │ │ ldr r1, [pc, #364] @ 3ecbc0 │ │ │ │ ldr r0, [pc, #364] @ 3ecbc4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec700 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #336] @ 3ecbc8 │ │ │ │ ldr r0, [pc, #336] @ 3ecbcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec6d8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #308] @ 3ecbd0 │ │ │ │ ldr r0, [pc, #308] @ 3ecbd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ec7c8 │ │ │ │ ldr r3, [pc, #236] @ 3ecba4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eca0c │ │ │ │ ldr r3, [pc, #220] @ 3ecba8 │ │ │ │ @@ -377254,69 +377254,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #180] @ 3ecbd8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ecbdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3eca0c │ │ │ │ ldr r1, [pc, #136] @ 3ecbe0 │ │ │ │ ldr r0, [pc, #136] @ 3ecbe4 │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3eca0c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, r5, r4, asr #19 │ │ │ │ - rsbseq r9, lr, r8, asr #17 │ │ │ │ - rsbseq r9, lr, r4, ror #17 │ │ │ │ + addseq r7, r5, r4, ror #19 │ │ │ │ + rsbseq r9, lr, r8, ror #17 │ │ │ │ + rsbseq r9, lr, r4, lsl #18 │ │ │ │ ldrdeq ip, [r1, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r1, ip, r6, ip │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, lr, r4, asr #20 │ │ │ │ - rsbseq r9, lr, r4, asr #19 │ │ │ │ - addeq fp, r7, r8, lsr #28 │ │ │ │ - rsbseq r9, lr, r0, lsr r9 │ │ │ │ - addseq r7, r5, r4, ror r5 │ │ │ │ - rsbseq r9, lr, r0, lsl #18 │ │ │ │ - addeq fp, r7, r0, ror #26 │ │ │ │ - ldrheq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r9, lr, r0, asr #17 │ │ │ │ - @ instruction: 0x007e9890 │ │ │ │ - rsbseq r9, lr, ip, asr r8 │ │ │ │ - ldrheq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r9, lr, ip, lsl r8 │ │ │ │ - ldrsbeq r9, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r9, lr, r4, ror #20 │ │ │ │ + rsbseq r9, lr, r4, ror #19 │ │ │ │ + addeq fp, r7, r8, asr #28 │ │ │ │ + rsbseq r9, lr, r0, asr r9 │ │ │ │ + umullseq r7, r5, r4, r5 │ │ │ │ + rsbseq r9, lr, r0, lsr #18 │ │ │ │ + addeq fp, r7, r0, lsl #27 │ │ │ │ + ldrsbeq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, lr, r0, ror #17 │ │ │ │ + ldrheq r9, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r9, lr, ip, ror r8 │ │ │ │ + ldrsbeq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r9, lr, ip, lsr r8 │ │ │ │ + ldrsheq r9, [lr], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r9, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #3344] @ 3ed914 │ │ │ │ ldr r3, [r9, #928] @ 0x3a0 │ │ │ │ @@ -377336,23 +377336,23 @@ │ │ │ │ moveq r5, #5 │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #3264] @ 3ed920 │ │ │ │ ldr r1, [pc, #3264] @ 3ed924 │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r6, [pc, #3236] @ 3ed928 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ add r6, pc, r6 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ add r2, r4, r3, lsl #2 │ │ │ │ @@ -377443,25 +377443,25 @@ │ │ │ │ lsr r3, r3, #19 │ │ │ │ and r3, r3, #15 │ │ │ │ tst r3, #8 │ │ │ │ moveq r1, #9 │ │ │ │ movne r1, #10 │ │ │ │ bl 3ea4a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #2860] @ 3ed938 │ │ │ │ ldr r2, [pc, #2860] @ 3ed93c │ │ │ │ ldr r1, [pc, #2860] @ 3ed940 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ bne 3ed178 │ │ │ │ ldr r3, [r4, #1128] @ 0x468 │ │ │ │ mov r2, #8 │ │ │ │ ands r1, r3, #64 @ 0x40 │ │ │ │ @@ -377524,15 +377524,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed8cc │ │ │ │ ldr r0, [pc, #2576] @ 3ed948 │ │ │ │ add r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0] │ │ │ │ b 3ece5c │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r4 │ │ │ │ @@ -377561,25 +377561,25 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3ecec0 │ │ │ │ b 3eceb8 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea4a8 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #2408] @ 3ed94c │ │ │ │ ldr r2, [pc, #2408] @ 3ed950 │ │ │ │ ldr r1, [pc, #2408] @ 3ed954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq ip, #5 │ │ │ │ movne ip, #6 │ │ │ │ @@ -377641,27 +377641,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #2100] @ 3ed960 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r7, sl} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 3ed964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed078 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea4a8 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3eccdc │ │ │ │ @@ -377749,29 +377749,29 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1676] @ 3ed96c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 3ed970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed1e8 │ │ │ │ ldr r2, [pc, #1632] @ 3ed974 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -377934,15 +377934,15 @@ │ │ │ │ str r3, [ip, #1108] @ 0x454 │ │ │ │ b 3ed520 │ │ │ │ ldr r1, [pc, #1024] @ 3ed9a0 │ │ │ │ ldr r0, [pc, #1024] @ 3ed9a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #416 @ 0x1a0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ b 3ecd3c │ │ │ │ ldr r2, [pc, #1000] @ 3ed9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3ed40c │ │ │ │ ldr sl, [pc, #992] @ 3ed9ac │ │ │ │ add sl, pc, sl │ │ │ │ @@ -377973,24 +377973,24 @@ │ │ │ │ ldr r1, [pc, #908] @ 3ed9c0 │ │ │ │ ldr r0, [pc, #908] @ 3ed9c4 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed078 │ │ │ │ ldr r1, [pc, #876] @ 3ed9c8 │ │ │ │ ldr r0, [pc, #876] @ 3ed9cc │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed1e8 │ │ │ │ ldr r1, [pc, #848] @ 3ed9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3ed38c │ │ │ │ ldr r0, [pc, #840] @ 3ed9d4 │ │ │ │ ldr r3, [pc, #840] @ 3ed9d8 │ │ │ │ @@ -378059,28 +378059,28 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [pc, #600] @ 3eda04 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3eda08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed548 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ed440 │ │ │ │ ldr r3, [pc, #312] @ 3ed930 │ │ │ │ @@ -378101,27 +378101,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3eda0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ed440 │ │ │ │ ldr r1, [pc, #392] @ 3eda10 │ │ │ │ ldr r3, [pc, #392] @ 3eda14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -378141,96 +378141,96 @@ │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #332] @ 3eda24 │ │ │ │ ldr r0, [pc, #332] @ 3eda28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed548 │ │ │ │ ldr r0, [pc, #304] @ 3eda2c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ed440 │ │ │ │ strdeq ip, [r1, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, r5, r8, ror r3 │ │ │ │ - rsbseq r9, lr, r0, ror r2 │ │ │ │ - rsbseq r9, lr, ip, lsl #5 │ │ │ │ + umullseq r7, r5, r8, r3 │ │ │ │ + @ instruction: 0x007e9290 │ │ │ │ + rsbseq r9, lr, ip, lsr #5 │ │ │ │ smlabbeq r1, r0, r1, ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, r4, ror r0 │ │ │ │ - @ instruction: 0x009571b8 │ │ │ │ - ldrheq r9, [lr], #-8 @ │ │ │ │ - ldrsbeq r9, [lr], #-0 @ │ │ │ │ + @ instruction: 0x009571d8 │ │ │ │ + ldrsbeq r9, [lr], #-8 @ │ │ │ │ + ldrsheq r9, [lr], #-0 @ │ │ │ │ strdeq fp, [r1, -r0] │ │ │ │ - rsbseq r9, lr, r8, lsl #9 │ │ │ │ - addseq r6, r5, r0, ror #31 │ │ │ │ - ldrsbeq r8, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r8, lr, r4, lsl #30 │ │ │ │ + rsbseq r9, lr, r8, lsr #9 │ │ │ │ + addseq r7, r5, r0 │ │ │ │ + ldrsheq r8, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r8, lr, r4, lsr #30 │ │ │ │ andeq r2, r0, r8, ror #6 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r7, ip, lsr #13 │ │ │ │ - rsbseq r9, lr, r4, lsr r3 │ │ │ │ + addeq fp, r7, ip, asr #13 │ │ │ │ + rsbseq r9, lr, r4, asr r3 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - rsbseq r9, lr, ip, ror r0 │ │ │ │ - rsbseq r9, lr, ip, ror r1 │ │ │ │ + @ instruction: 0x007e909c │ │ │ │ + @ instruction: 0x007e919c │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ + rsbseq r9, lr, r0, lsr #32 │ │ │ │ + @ instruction: 0x008a0eb4 │ │ │ │ rsbseq r9, lr, r0 │ │ │ │ - umulleq r0, sl, r4, lr │ │ │ │ - rsbseq r8, lr, r0, ror #31 │ │ │ │ - rsbseq r8, lr, r4, ror #31 │ │ │ │ + rsbseq r9, lr, r4 │ │ │ │ + rsbseq r9, lr, r0 │ │ │ │ + ldrsheq r8, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r8, lr, ip, ror #31 │ │ │ │ rsbseq r8, lr, r0, ror #31 │ │ │ │ + ldrheq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ ldrsbeq r8, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r8, lr, ip, asr #31 │ │ │ │ - rsbseq r8, lr, r0, asr #31 │ │ │ │ - @ instruction: 0x007e8c9c │ │ │ │ - ldrheq r8, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - addseq r6, r5, r8, lsr #20 │ │ │ │ - rsbseq r8, lr, r8, lsr pc │ │ │ │ - addeq r0, sl, r0, ror ip │ │ │ │ - addeq r0, sl, r4, ror #24 │ │ │ │ - addeq r0, sl, r8, asr ip │ │ │ │ - addeq r0, sl, ip, asr #24 │ │ │ │ - addeq r0, sl, r0, asr #24 │ │ │ │ - addeq r0, sl, r8, lsl ip │ │ │ │ - addeq fp, r7, r0, lsr #3 │ │ │ │ - rsbseq r8, lr, r0, ror lr │ │ │ │ - ldrsheq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r8, lr, r8, asr #28 │ │ │ │ - @ instruction: 0x008a0bb0 │ │ │ │ - rsbseq r8, lr, ip, lsl #26 │ │ │ │ - umulleq r0, sl, ip, fp │ │ │ │ - rsbseq r8, lr, r0, lsl #26 │ │ │ │ - addeq r0, sl, r8, ror #22 │ │ │ │ - addeq r0, sl, r4, asr fp │ │ │ │ - rsbseq r8, lr, r4, asr #25 │ │ │ │ - addeq r0, sl, ip, lsr #22 │ │ │ │ - rsbseq r8, lr, r4, lsl #25 │ │ │ │ - rsbseq r8, lr, r4, lsl #25 │ │ │ │ - rsbseq r8, lr, r8, ror #24 │ │ │ │ - addeq r0, sl, r0, lsl #22 │ │ │ │ - rsbseq r8, lr, ip, asr #24 │ │ │ │ - ldrsbeq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r8, lr, r8, lsr #25 │ │ │ │ - rsbseq r8, lr, ip, ror fp │ │ │ │ - addeq r0, sl, r4, lsr #19 │ │ │ │ - rsbseq r8, lr, r0, lsl #22 │ │ │ │ - addeq r0, sl, r0, lsl #19 │ │ │ │ - rsbseq r8, lr, ip, asr #21 │ │ │ │ - ldrsbeq r8, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r8, lr, r8, lsr #21 │ │ │ │ - ldrsbeq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r8, lr, r8, lsr fp │ │ │ │ + addseq r6, r5, r8, asr #20 │ │ │ │ + rsbseq r8, lr, r8, asr pc │ │ │ │ + umulleq r0, sl, r0, ip │ │ │ │ + addeq r0, sl, r4, lsl #25 │ │ │ │ + addeq r0, sl, r8, ror ip │ │ │ │ + addeq r0, sl, ip, ror #24 │ │ │ │ + addeq r0, sl, r0, ror #24 │ │ │ │ + addeq r0, sl, r8, lsr ip │ │ │ │ + addeq fp, r7, r0, asr #3 │ │ │ │ + @ instruction: 0x007e8e90 │ │ │ │ + rsbseq r8, lr, ip, lsl sp │ │ │ │ + rsbseq r8, lr, r8, ror #28 │ │ │ │ + ldrdeq r0, [sl], r0 @ │ │ │ │ + rsbseq r8, lr, ip, lsr #26 │ │ │ │ + @ instruction: 0x008a0bbc │ │ │ │ + rsbseq r8, lr, r0, lsr #26 │ │ │ │ + addeq r0, sl, r8, lsl #23 │ │ │ │ + addeq r0, sl, r4, ror fp │ │ │ │ + rsbseq r8, lr, r4, ror #25 │ │ │ │ + addeq r0, sl, ip, asr #22 │ │ │ │ + rsbseq r8, lr, r4, lsr #25 │ │ │ │ + rsbseq r8, lr, r4, lsr #25 │ │ │ │ + rsbseq r8, lr, r8, lsl #25 │ │ │ │ + addeq r0, sl, r0, lsr #22 │ │ │ │ + rsbseq r8, lr, ip, ror #24 │ │ │ │ + ldrsheq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, lr, r8, asr #25 │ │ │ │ + @ instruction: 0x007e8b9c │ │ │ │ + addeq r0, sl, r4, asr #19 │ │ │ │ + rsbseq r8, lr, r0, lsr #22 │ │ │ │ + addeq r0, sl, r0, lsr #19 │ │ │ │ + rsbseq r8, lr, ip, ror #21 │ │ │ │ + ldrsheq r8, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r8, lr, r8, asr #21 │ │ │ │ + ldrsheq r8, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, lr, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378248,25 +378248,25 @@ │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ beq 3edb44 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #3384] @ 3ee7d8 │ │ │ │ ldr r2, [pc, #3384] @ 3ee7dc │ │ │ │ ldr r1, [pc, #3384] @ 3ee7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #3356] @ 3ee7e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3edcc4 │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -378291,26 +378291,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #444 @ 0x1bc │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ - bl 930868 │ │ │ │ + b b7c244 │ │ │ │ + bl 930888 │ │ │ │ ldr r3, [pc, #3240] @ 3ee7f8 │ │ │ │ ldr r2, [pc, #3240] @ 3ee7fc │ │ │ │ ldr r1, [pc, #3240] @ 3ee800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #3180] @ 3ee7e4 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3edc2c │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -378374,27 +378374,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2916] @ 3ee820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3edb88 │ │ │ │ ldr r3, [pc, #2892] @ 3ee818 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edad8 │ │ │ │ ldr r3, [pc, #2824] @ 3ee7e8 │ │ │ │ @@ -378412,27 +378412,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 3ee824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3edad8 │ │ │ │ tst r9, #2 │ │ │ │ bne 3ee4f0 │ │ │ │ ldr r3, [pc, #2748] @ 3ee828 │ │ │ │ and r3, r3, r9 │ │ │ │ str r3, [r5, #1108] @ 0x454 │ │ │ │ ldr r2, [pc, #2740] @ 3ee82c │ │ │ │ @@ -378478,15 +378478,15 @@ │ │ │ │ ldr r1, [pc, #2588] @ 3ee834 │ │ │ │ ldr r0, [pc, #2588] @ 3ee838 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ str r9, [r5, #1132] @ 0x46c │ │ │ │ b 3edd70 │ │ │ │ ldr r2, [r5, #1140] @ 0x474 │ │ │ │ eor r3, r2, r9 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ str r3, [r5, #1140] @ 0x474 │ │ │ │ @@ -378548,15 +378548,15 @@ │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ tst r3, #24 │ │ │ │ beq 3ee584 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ec588 │ │ │ │ ldr r2, [pc, #2276] @ 3ee848 │ │ │ │ ldr r3, [pc, #2152] @ 3ee7d0 │ │ │ │ @@ -378797,15 +378797,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edd70 │ │ │ │ ldr r3, [r5, #1132] @ 0x46c │ │ │ │ tst r3, #24 │ │ │ │ bne 3edf54 │ │ │ │ b 3edd70 │ │ │ │ ldr r3, [pc, #1336] @ 3ee884 │ │ │ │ @@ -378831,15 +378831,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r2, [pc, #1228] @ 3ee888 │ │ │ │ ldr r3, [pc, #1040] @ 3ee7d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378869,15 +378869,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r4 │ │ │ │ bne 3edfe8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [pc, #916] @ 3ee7e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3edd70 │ │ │ │ ldr r2, [pc, #1064] @ 3ee890 │ │ │ │ ldr r3, [pc, #868] @ 3ee7d0 │ │ │ │ @@ -378988,27 +378988,27 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #644] @ 3ee8bc │ │ │ │ ldr r2, [pc, #644] @ 3ee8c0 │ │ │ │ ldr r1, [pc, #644] @ 3ee8c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [r5, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3edd70 │ │ │ │ ldr r1, [r5, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r5, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ @@ -379033,25 +379033,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3edb88 │ │ │ │ ldr r0, [pc, #488] @ 3ee8d0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3edad8 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcc 3ee760 │ │ │ │ ldr r3, [pc, #204] @ 3ee7e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -379097,106 +379097,106 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq r1, r8, r3, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0101b390 │ │ │ │ - addseq r6, r5, r4, lsr #10 │ │ │ │ - rsbseq r8, lr, r4, lsr #8 │ │ │ │ - rsbseq r8, lr, ip, lsr r4 │ │ │ │ + addseq r6, r5, r4, asr #10 │ │ │ │ + rsbseq r8, lr, r4, asr #8 │ │ │ │ + rsbseq r8, lr, ip, asr r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, r4, lsl #6 │ │ │ │ - addseq r6, r5, r4, lsr #9 │ │ │ │ - rsbseq r4, sp, ip, ror #12 │ │ │ │ - addseq r6, r5, r4, ror r4 │ │ │ │ - rsbseq r8, lr, r4, ror r3 │ │ │ │ - rsbseq r8, lr, ip, lsl #7 │ │ │ │ + addseq r6, r5, r4, asr #9 │ │ │ │ + rsbseq r4, sp, ip, lsl #13 │ │ │ │ + umullseq r6, r5, r4, r4 │ │ │ │ + @ instruction: 0x007e8394 │ │ │ │ + rsbseq r8, lr, ip, lsr #7 │ │ │ │ tsteq r1, r4, asr r2 │ │ │ │ - @ instruction: 0x009563f4 │ │ │ │ - ldrheq r4, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - addseq r6, r5, sl, lsr #5 │ │ │ │ - @ instruction: 0x009562dc │ │ │ │ + addseq r6, r5, r4, lsl r4 │ │ │ │ + ldrsbeq r4, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq r6, r5, sl, asr #5 │ │ │ │ + @ instruction: 0x009562fc │ │ │ │ andeq r4, r0, ip, ror #6 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, lr, r8, lsr r8 │ │ │ │ - rsbseq r8, lr, r0, lsr #15 │ │ │ │ + rsbseq r8, lr, r8, asr r8 │ │ │ │ + rsbseq r8, lr, r0, asr #15 │ │ │ │ ldrsheq ip, [r1], #-63 @ 0xffffffc1 @ │ │ │ │ smlabbeq r1, ip, r0, fp │ │ │ │ tsteq r1, r0, lsl r0 │ │ │ │ - @ instruction: 0x009561b0 │ │ │ │ - rsbseq r8, lr, r4, lsr r8 │ │ │ │ + @ instruction: 0x009561d0 │ │ │ │ + rsbseq r8, lr, r4, asr r8 │ │ │ │ tsteq r1, r8, ror #30 │ │ │ │ - addseq r6, r5, r8, lsl #2 │ │ │ │ - rsbseq r8, lr, r0, lsr #8 │ │ │ │ + addseq r6, r5, r8, lsr #2 │ │ │ │ + rsbseq r8, lr, r0, asr #8 │ │ │ │ smlatbeq r1, r0, lr, sl │ │ │ │ tsteq r1, r8, lsr lr │ │ │ │ smlatteq r1, ip, sp, sl │ │ │ │ - addseq r5, r5, ip, lsl #31 │ │ │ │ - ldrsbeq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq r5, r5, ip, lsr #31 │ │ │ │ + ldrsheq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ smlabteq r1, ip, ip, sl │ │ │ │ - addseq r5, r5, ip, ror #28 │ │ │ │ - @ instruction: 0x007e8490 │ │ │ │ + addseq r5, r5, ip, lsl #29 │ │ │ │ + ldrheq r8, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrbeq r0, [pc, r0]! │ │ │ │ tsteq r1, ip, lsl #24 │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ - addseq r5, r5, r8, lsl #26 │ │ │ │ - rsbseq r8, lr, r0, lsr #32 │ │ │ │ + addseq r5, r5, r8, lsr #26 │ │ │ │ + rsbseq r8, lr, r0, asr #32 │ │ │ │ @ instruction: 0xf007f07f │ │ │ │ andeq pc, r7, pc, ror r0 @ │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ smlatteq r1, r4, r9, sl │ │ │ │ @ instruction: 0x0101a99c │ │ │ │ - addseq r5, r5, ip, lsr fp │ │ │ │ - ldrheq r7, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r5, r5, ip, asr fp │ │ │ │ + ldrsbeq r7, [lr], #-212 @ 0xffffff2c @ │ │ │ │ tsteq r1, r8, asr #18 │ │ │ │ - addseq r5, r5, r8, ror #21 │ │ │ │ - @ instruction: 0x007e8094 │ │ │ │ + addseq r5, r5, r8, lsl #22 │ │ │ │ + ldrheq r8, [lr], #-4 @ │ │ │ │ @ instruction: 0x0101a8b0 │ │ │ │ - addseq r5, r5, r0, asr sl │ │ │ │ - ldrsheq r7, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + addseq r5, r5, r0, ror sl │ │ │ │ + rsbseq r8, lr, ip, lsl r0 │ │ │ │ tsteq r1, r8, asr r8 │ │ │ │ @ instruction: 0xf0001000 │ │ │ │ - addseq r5, r5, ip, lsl #19 │ │ │ │ - @ instruction: 0x007e7890 │ │ │ │ - rsbseq r7, lr, r8, lsr #17 │ │ │ │ + addseq r5, r5, ip, lsr #19 │ │ │ │ + ldrheq r7, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r7, lr, r8, asr #17 │ │ │ │ tsteq r1, r0, ror r7 │ │ │ │ - rsbseq r7, lr, ip, ror lr │ │ │ │ - rsbseq r7, lr, r4, asr lr │ │ │ │ + @ instruction: 0x007e7e9c │ │ │ │ + rsbseq r7, lr, r4, ror lr │ │ │ │ ldrdeq sl, [r1, -r4] │ │ │ │ - addseq r5, r5, r4, ror r8 │ │ │ │ - rsbseq r7, lr, r0, asr #28 │ │ │ │ + umullseq r5, r5, r4, r8 @ │ │ │ │ + rsbseq r7, lr, r0, ror #28 │ │ │ │ @ instruction: 0xff0ffbfb │ │ │ │ tsteq r1, ip, ror r6 │ │ │ │ - addseq r5, r5, r4, lsl r8 │ │ │ │ - rsbseq r7, lr, r0, ror #16 │ │ │ │ - ldrsheq r7, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + addseq r5, r5, r4, lsr r8 │ │ │ │ + rsbseq r7, lr, r0, lsl #17 │ │ │ │ + rsbseq r7, lr, ip, lsl lr │ │ │ │ @ instruction: 0x000002bf │ │ │ │ │ │ │ │ 003ee8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #132] @ 3ee9a4 │ │ │ │ ldr r2, [pc, #132] @ 3ee9a8 │ │ │ │ ldr r1, [pc, #132] @ 3ee9ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3ee984 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3ee984 │ │ │ │ add r3, r4, r4, lsl #2 │ │ │ │ rsb r4, r4, r3, lsl #4 │ │ │ │ @@ -379214,17 +379214,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r5, r4, lsr #13 │ │ │ │ - rsbseq r7, lr, r8, lsr #11 │ │ │ │ - rsbseq r7, lr, r0, asr #11 │ │ │ │ + addseq r5, r5, r4, asr #13 │ │ │ │ + rsbseq r7, lr, r8, asr #11 │ │ │ │ + rsbseq r7, lr, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 3eeaf4 │ │ │ │ ldr r2, [pc, #300] @ 3eeaf8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379282,41 +379282,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3eeb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3eea04 │ │ │ │ ldr r0, [pc, #60] @ 3eeb1c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3eea04 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, lsl r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq sl, [r1, -r8] │ │ │ │ andeq r2, r0, r4, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrheq r1, [r0], #12 @ │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, lr, r8, lsr #24 │ │ │ │ - rsbseq r7, lr, r4, asr #24 │ │ │ │ + rsbseq r7, lr, r8, asr #24 │ │ │ │ + rsbseq r7, lr, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 3eec78 │ │ │ │ ldr ip, [pc, #320] @ 3eec7c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379372,84 +379372,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3eec98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eeb78 │ │ │ │ ldr r0, [pc, #68] @ 3eec9c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eeb78 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r1, ip, r2, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r1, ip, r2, sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r1, r4, r2, sl │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, lr, r8, lsl #22 │ │ │ │ - rsbseq r7, lr, r4, lsr #22 │ │ │ │ + rsbseq r7, lr, r8, lsr #22 │ │ │ │ + rsbseq r7, lr, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 3eecb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ smlalseq r0, r0, r0, lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3eed24 │ │ │ │ ldr r2, [pc, #88] @ 3eed28 │ │ │ │ ldr r1, [pc, #88] @ 3eed2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #60] @ 3eed30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r5, r8, lsl r5 │ │ │ │ - rsbseq r4, ip, r0, lsr #28 │ │ │ │ - rsbseq r3, pc, ip, ror lr @ │ │ │ │ - rsbseq r7, lr, r4, asr #21 │ │ │ │ + addseq r5, r5, r8, lsr r5 │ │ │ │ + rsbseq r4, ip, r0, asr #28 │ │ │ │ + @ instruction: 0x007f3e9c │ │ │ │ + rsbseq r7, lr, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3eedf0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -379457,25 +379457,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3eedf4 │ │ │ │ ldr r1, [pc, #148] @ 3eedf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #128] @ 3eedfc │ │ │ │ ldr r1, [pc, #128] @ 3eee00 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #96] @ 3eee04 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e81e4 │ │ │ │ ldr r1, [pc, #76] @ 3eee08 │ │ │ │ @@ -379489,20 +379489,20 @@ │ │ │ │ bl 36c694 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c844 │ │ │ │ - addseq r5, r5, r0, lsr #9 │ │ │ │ - @ instruction: 0x007c4d98 │ │ │ │ - ldrsheq r3, [pc], #-208 @ │ │ │ │ - rsbseq r7, lr, ip, asr #20 │ │ │ │ - rsbseq r7, lr, ip, asr sl │ │ │ │ - rsbseq r8, lr, r4, asr sp │ │ │ │ + addseq r5, r5, r0, asr #9 │ │ │ │ + ldrheq r4, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, pc, r0, lsl lr @ │ │ │ │ + rsbseq r7, lr, ip, ror #20 │ │ │ │ + rsbseq r7, lr, ip, ror sl │ │ │ │ + rsbseq r8, lr, r4, ror sp │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003eee0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -379763,22 +379763,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3ef3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 3eef68 │ │ │ │ ldr r3, [pc, #400] @ 3ef3f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379796,22 +379796,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3ef3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef028 │ │ │ │ ldr r3, [pc, #280] @ 3ef3fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef164 │ │ │ │ @@ -379828,69 +379828,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3ef400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef164 │ │ │ │ ldr r0, [pc, #160] @ 3ef404 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef0a4 │ │ │ │ ldr r0, [pc, #140] @ 3ef408 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef028 │ │ │ │ ldr r0, [pc, #120] @ 3ef40c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef164 │ │ │ │ bl 27ee24 │ │ │ │ smlatteq r1, r0, pc, r9 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r1, ip, pc, r9 @ │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ - @ instruction: 0x009552dc │ │ │ │ + @ instruction: 0x009552fc │ │ │ │ smlabteq r1, r0, lr, r9 │ │ │ │ tsteq r1, ip, ror lr │ │ │ │ tsteq r1, ip, asr #28 │ │ │ │ tsteq r1, r0, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r1, r8, sp, r9 │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ tsteq r1, r8, lsl sp │ │ │ │ smlatteq r1, r4, ip, r9 │ │ │ │ tsteq r1, ip, asr #24 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, lr, r4, asr r6 │ │ │ │ + rsbseq r7, lr, r4, ror r6 │ │ │ │ andeq r5, r0, ip, ror r2 │ │ │ │ - rsbseq r7, lr, ip, ror r5 │ │ │ │ + @ instruction: 0x007e759c │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ - rsbseq r7, lr, r8, lsr #9 │ │ │ │ - rsbseq r7, lr, r8, ror #10 │ │ │ │ - ldrsheq r7, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x007e7490 │ │ │ │ + rsbseq r7, lr, r8, asr #9 │ │ │ │ + rsbseq r7, lr, r8, lsl #11 │ │ │ │ + rsbseq r7, lr, ip, lsl r5 │ │ │ │ + ldrheq r7, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3eee0c │ │ │ │ @@ -379902,56 +379902,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ │ │ │ │ 003ef460 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ef490 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r0, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3ef4f0 │ │ │ │ ldr r2, [pc, #68] @ 3ef4f4 │ │ │ │ ldr r1, [pc, #68] @ 3ef4f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #40] @ 3ef4fc │ │ │ │ ldr r1, [pc, #40] @ 3ef500 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929cb4 │ │ │ │ - addseq r4, r5, r0, lsl #27 │ │ │ │ - rsbseq r4, ip, r0, asr #12 │ │ │ │ - @ instruction: 0x007f369c │ │ │ │ + b 929cd4 │ │ │ │ + addseq r4, r5, r0, lsr #27 │ │ │ │ + rsbseq r4, ip, r0, ror #12 │ │ │ │ + ldrheq r3, [pc], #-108 @ │ │ │ │ rscseq r0, r0, r4, ror #13 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #252] @ 3ef618 │ │ │ │ @@ -379961,49 +379961,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3ef61c │ │ │ │ ldr r1, [pc, #236] @ 3ef620 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #216] @ 3ef624 │ │ │ │ ldr r2, [pc, #216] @ 3ef628 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #180] @ 3ef62c │ │ │ │ ldr r1, [pc, #180] @ 3ef630 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #148] @ 3ef634 │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #752 @ 0x2f0 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #20 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 381368 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 381268 │ │ │ │ ldr r1, [pc, #76] @ 3ef638 │ │ │ │ @@ -380015,54 +380015,54 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r4, r5, r8, lsl sp │ │ │ │ - rsbseq r4, ip, r8, asr #11 │ │ │ │ - rsbseq r3, pc, r0, lsr #12 │ │ │ │ + addseq r4, r5, r8, lsr sp │ │ │ │ + rsbseq r4, ip, r8, ror #11 │ │ │ │ + rsbseq r3, pc, r0, asr #12 │ │ │ │ + rsbseq r7, lr, r4, lsl r5 │ │ │ │ ldrsheq r7, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsbeq r7, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, sp, ip, lsl #30 │ │ │ │ - rsbseq r1, sp, r0, lsr #30 │ │ │ │ + rsbseq r1, sp, ip, lsr #30 │ │ │ │ + rsbseq r1, sp, r0, asr #30 │ │ │ │ rscseq r0, r0, r8, lsl #12 │ │ │ │ - rsbseq r8, lr, ip, lsl #10 │ │ │ │ + rsbseq r8, lr, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3ef6ac │ │ │ │ ldr r2, [pc, #88] @ 3ef6b0 │ │ │ │ ldr r1, [pc, #88] @ 3ef6b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #56] @ 3ef6b8 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00954bdc │ │ │ │ - rsbseq r7, lr, r4, asr #7 │ │ │ │ - ldrsbeq r7, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00954bfc │ │ │ │ + rsbseq r7, lr, r4, ror #7 │ │ │ │ + ldrsheq r7, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380088,15 +380088,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3ef778 │ │ │ │ @@ -380138,23 +380138,23 @@ │ │ │ │ tst r3, #32 │ │ │ │ strb r0, [r4, #931] @ 0x3a3 │ │ │ │ beq 3ef760 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3ef760 │ │ │ │ ldrb r5, [r0, #930] @ 0x3a2 │ │ │ │ b 3ef760 │ │ │ │ ldrb r5, [r0, #929] @ 0x3a1 │ │ │ │ b 3ef760 │ │ │ │ ldrb r5, [r0, #928] @ 0x3a0 │ │ │ │ b 3ef760 │ │ │ │ - umullseq r4, r5, r0, sl │ │ │ │ + @ instruction: 0x00954ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -380269,15 +380269,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldrb r2, [r0, #928] @ 0x3a0 │ │ │ │ bic ip, ip, #16 │ │ │ │ and r2, r2, #16 │ │ │ │ orr r2, r2, ip │ │ │ │ tst r2, #16 │ │ │ │ strb r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380288,15 +380288,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ and r2, r2, #239 @ 0xef │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, r5 │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldrb r3, [r4, #929] @ 0x3a1 │ │ │ │ tst r2, #32 │ │ │ │ beq 3efb50 │ │ │ │ tst r3, #32 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380333,15 +380333,15 @@ │ │ │ │ b 3ef9fc │ │ │ │ and r2, r2, #223 @ 0xdf │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #929] @ 0x3a1 │ │ │ │ strb r3, [r4, #933] @ 0x3a5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ bl 3e8534 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #16 │ │ │ │ ldrbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ biceq r3, r3, #32 │ │ │ │ strbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ mov r3, #1 │ │ │ │ @@ -380377,85 +380377,85 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3ef9dc │ │ │ │ orr r2, r2, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c134 │ │ │ │ - addseq r4, r5, r9, asr #19 │ │ │ │ + b 92c154 │ │ │ │ + addseq r4, r5, r9, ror #19 │ │ │ │ ldr r0, [pc, #4] @ 3efbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rscseq r0, r0, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3efc84 │ │ │ │ ldr r2, [pc, #120] @ 3efc88 │ │ │ │ ldr r1, [pc, #120] @ 3efc8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #92] @ 3efc90 │ │ │ │ ldr r1, [pc, #92] @ 3efc94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r2, [pc, #68] @ 3efc98 │ │ │ │ ldr r3, [pc, #68] @ 3efc9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r4, r5, r8, r6 │ │ │ │ - rsbseq r3, ip, r0, ror #29 │ │ │ │ - rsbseq r2, pc, r8, lsr pc @ │ │ │ │ + @ instruction: 0x009546b8 │ │ │ │ + rsbseq r3, ip, r0, lsl #30 │ │ │ │ + rsbseq r2, pc, r8, asr pc @ │ │ │ │ rscseq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rsbseq r6, lr, ip, lsr #28 │ │ │ │ + rsbseq r6, lr, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3efd38 │ │ │ │ ldr r2, [pc, #128] @ 3efd3c │ │ │ │ ldr r1, [pc, #128] @ 3efd40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3efcf8 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e8534 │ │ │ │ @@ -380471,17 +380471,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009545f0 │ │ │ │ - rsbseq r6, lr, ip, asr #27 │ │ │ │ - rsbseq r6, lr, r4, ror #27 │ │ │ │ + addseq r4, r5, r0, lsl r6 │ │ │ │ + rsbseq r6, lr, ip, ror #27 │ │ │ │ + rsbseq r6, lr, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ 3efe40 │ │ │ │ ldr r7, [pc, #228] @ 3efe44 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -380490,15 +380490,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #180] @ 3efe4c │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #172] @ 3efe50 │ │ │ │ ldr r8, [pc, #172] @ 3efe54 │ │ │ │ @@ -380508,49 +380508,49 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 381268 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e81e4 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r4, r5, r0, asr r5 │ │ │ │ - rsbseq r6, lr, ip, asr #26 │ │ │ │ - rsbseq r6, lr, r0, lsr #26 │ │ │ │ + addseq r4, r5, r0, ror r5 │ │ │ │ + rsbseq r6, lr, ip, ror #26 │ │ │ │ + rsbseq r6, lr, r0, asr #26 │ │ │ │ rsceq pc, pc, ip, lsr #29 │ │ │ │ - ldrsheq r1, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r1, sp, r4, ror #13 │ │ │ │ + rsbseq r1, sp, r8, lsl r7 │ │ │ │ + rsbseq r1, sp, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1232] @ 3f0340 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380566,15 +380566,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1192] @ 3f034c │ │ │ │ ldr r1, [pc, #1192] @ 3f0350 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #1172] @ 3f0354 │ │ │ │ cmp r5, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3eff30 │ │ │ │ ldr r3, [pc, #1152] @ 3f0358 │ │ │ │ @@ -380588,15 +380588,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1104] @ 3f0368 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3eff4c │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -380661,15 +380661,15 @@ │ │ │ │ ldr r1, [pc, #872] @ 3f0384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #840] @ 3f0388 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff5c │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380678,15 +380678,15 @@ │ │ │ │ ldr r1, [pc, #820] @ 3f0394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #788] @ 3f0398 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff5c │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3] │ │ │ │ @@ -380695,15 +380695,15 @@ │ │ │ │ ldr r1, [pc, #768] @ 3f03a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #736] @ 3f03a8 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff5c │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380712,15 +380712,15 @@ │ │ │ │ ldr r1, [pc, #716] @ 3f03b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r9, [pc, #688] @ 3f03b8 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ b 3eff5c │ │ │ │ ldr r3, [pc, #672] @ 3f03bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -380740,26 +380740,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3f03c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3eff70 │ │ │ │ ldr r3, [pc, #432] @ 3f0358 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3f02f4 │ │ │ │ ldr r3, [pc, #524] @ 3f03c8 │ │ │ │ @@ -380768,15 +380768,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ mov fp, r9 │ │ │ │ ldr r9, [pc, #484] @ 3f03d4 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff5c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -380788,26 +380788,26 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ ldrh r3, [r8] │ │ │ │ orr r3, r3, #2 │ │ │ │ strh r3, [r8] │ │ │ │ beq 3efffc │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3efffc │ │ │ │ ldr r2, [pc, #412] @ 3f03d8 │ │ │ │ ldr r1, [pc, #412] @ 3f03dc │ │ │ │ ldr r0, [pc, #412] @ 3f03e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3efee4 │ │ │ │ mov r9, #0 │ │ │ │ b 3f01e4 │ │ │ │ mov fp, #0 │ │ │ │ b 3f0038 │ │ │ │ mov fp, #0 │ │ │ │ b 3f007c │ │ │ │ @@ -380826,97 +380826,97 @@ │ │ │ │ ldr r2, [pc, #312] @ 3f03e8 │ │ │ │ ldr r1, [pc, #312] @ 3f03ec │ │ │ │ ldr r0, [pc, #312] @ 3f03f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3efff8 │ │ │ │ ldr r0, [pc, #288] @ 3f03f4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3eff70 │ │ │ │ ldr r2, [pc, #252] @ 3f03f8 │ │ │ │ ldr r1, [pc, #252] @ 3f03fc │ │ │ │ ldr r0, [pc, #252] @ 3f0400 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f01b4 │ │ │ │ ldr r2, [pc, #228] @ 3f0404 │ │ │ │ ldr r1, [pc, #228] @ 3f0408 │ │ │ │ ldr r0, [pc, #228] @ 3f040c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3efff8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, r5, ip, lsr r4 │ │ │ │ + addseq r4, r5, ip, asr r4 │ │ │ │ smlabbeq r1, r0, pc, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq r6, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r6, lr, r4, lsl #24 │ │ │ │ + rsbseq r6, lr, r0, lsl ip │ │ │ │ + rsbseq r6, lr, r4, lsr #24 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009543bc │ │ │ │ - ldrsheq r3, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r2, pc, r0, asr ip @ │ │ │ │ - addseq r4, r5, r4, asr r3 │ │ │ │ - addseq r4, r5, r5, asr #6 │ │ │ │ - @ instruction: 0x007e4794 │ │ │ │ + @ instruction: 0x009543dc │ │ │ │ + rsbseq r3, ip, r4, lsl ip │ │ │ │ + rsbseq r2, pc, r0, ror ip @ │ │ │ │ + addseq r4, r5, r4, ror r3 │ │ │ │ + addseq r4, r5, r5, ror #6 │ │ │ │ + ldrheq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r1, ip, lr, r8 │ │ │ │ - umullseq r4, r5, r4, r2 │ │ │ │ - ldrsbeq r3, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r2, pc, r0, lsr fp @ │ │ │ │ - @ instruction: 0x007e6a94 │ │ │ │ - addseq r4, r5, r0, asr r2 │ │ │ │ - @ instruction: 0x007c3a90 │ │ │ │ - rsbseq r2, pc, ip, ror #21 │ │ │ │ - rsbseq r6, lr, r8, asr #20 │ │ │ │ - addseq r4, r5, ip, lsl #4 │ │ │ │ - rsbseq r3, ip, ip, asr #20 │ │ │ │ - rsbseq r2, pc, r8, lsr #21 │ │ │ │ - ldrsheq r6, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - addseq r4, r5, r8, asr #3 │ │ │ │ - rsbseq r3, ip, r8, lsl #20 │ │ │ │ - rsbseq r2, pc, r4, ror #20 │ │ │ │ - ldrheq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x009542b4 │ │ │ │ + ldrsheq r3, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, pc, r0, asr fp @ │ │ │ │ + ldrheq r6, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + addseq r4, r5, r0, ror r2 │ │ │ │ + ldrheq r3, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r2, pc, ip, lsl #22 │ │ │ │ + rsbseq r6, lr, r8, ror #20 │ │ │ │ + addseq r4, r5, ip, lsr #4 │ │ │ │ + rsbseq r3, ip, ip, ror #20 │ │ │ │ + rsbseq r2, pc, r8, asr #21 │ │ │ │ + rsbseq r6, lr, ip, lsl sl │ │ │ │ + addseq r4, r5, r8, ror #3 │ │ │ │ + rsbseq r3, ip, r8, lsr #20 │ │ │ │ + rsbseq r2, pc, r4, lsl #21 │ │ │ │ + ldrsbeq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, lr, r4, lsl #20 │ │ │ │ - addseq r4, r5, ip, ror #1 │ │ │ │ - rsbseq r3, ip, r8, lsr #18 │ │ │ │ - rsbseq r2, pc, r4, lsl #19 │ │ │ │ - rsbseq r6, lr, ip, ror #17 │ │ │ │ - addseq r4, r5, ip, rrx │ │ │ │ - rsbseq r6, lr, ip, ror #16 │ │ │ │ - rsbseq r6, lr, r4, lsr #18 │ │ │ │ - rsbseq r6, lr, r4, lsr r8 │ │ │ │ - @ instruction: 0x00953ff8 │ │ │ │ - ldrsheq r6, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r6, lr, r4, lsr #16 │ │ │ │ - ldrsheq r6, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - addseq r3, r5, ip, lsr #31 │ │ │ │ - rsbseq r6, lr, ip, lsr #15 │ │ │ │ - rsbseq r6, lr, r0, asr #16 │ │ │ │ - addseq r3, r5, r8, lsl #31 │ │ │ │ - rsbseq r6, lr, r8, lsl #15 │ │ │ │ - ldrsheq r6, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r6, lr, r4, lsr #20 │ │ │ │ + addseq r4, r5, ip, lsl #2 │ │ │ │ + rsbseq r3, ip, r8, asr #18 │ │ │ │ + rsbseq r2, pc, r4, lsr #19 │ │ │ │ + rsbseq r6, lr, ip, lsl #18 │ │ │ │ + addseq r4, r5, ip, lsl #1 │ │ │ │ + rsbseq r6, lr, ip, lsl #17 │ │ │ │ + rsbseq r6, lr, r4, asr #18 │ │ │ │ + rsbseq r6, lr, r4, asr r8 │ │ │ │ + addseq r4, r5, r8, lsl r0 │ │ │ │ + rsbseq r6, lr, r8, lsl r8 │ │ │ │ + rsbseq r6, lr, r4, asr #16 │ │ │ │ + rsbseq r6, lr, r8, lsl r9 │ │ │ │ + addseq r3, r5, ip, asr #31 │ │ │ │ + rsbseq r6, lr, ip, asr #15 │ │ │ │ + rsbseq r6, lr, r0, ror #16 │ │ │ │ + addseq r3, r5, r8, lsr #31 │ │ │ │ + rsbseq r6, lr, r8, lsr #15 │ │ │ │ + rsbseq r6, lr, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1412] @ 3f09b0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -380934,26 +380934,26 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #28 │ │ │ │ ldr r9, [sp, #88] @ 0x58 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #1348] @ 3f09c4 │ │ │ │ ldr r1, [pc, #1348] @ 3f09c8 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r8, [pc, #1328] @ 3f09cc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1316] @ 3f09d0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f04c0 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -381115,27 +381115,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3f0a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f04dc │ │ │ │ bic r3, r3, #32 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r3, [r4] │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3f0500 │ │ │ │ @@ -381163,35 +381163,35 @@ │ │ │ │ ldr r0, [pc, #548] @ 3f0a18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r1, [pc, #520] @ 3f0a1c │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ ldrh r5, [r4, #2] │ │ │ │ ldr r2, [pc, #504] @ 3f0a20 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f0a24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ bl 3efca0 │ │ │ │ strh r5, [r4, #2] │ │ │ │ b 3f0500 │ │ │ │ bic r3, r3, #2 │ │ │ │ strh r3, [r4] │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrh r3, [r4] │ │ │ │ b 3f0644 │ │ │ │ ldr r2, [pc, #444] @ 3f0a28 │ │ │ │ ldr r3, [pc, #324] @ 3f09b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381206,15 +381206,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ and r2, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 3e89fc │ │ │ │ add r2, r6, #936 @ 0x3a8 │ │ │ │ ldrh r3, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f095c │ │ │ │ @@ -381239,22 +381239,22 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f09ac │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r0, [pc, #248] @ 3f0a3c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f04dc │ │ │ │ ldrh r1, [r5] │ │ │ │ bic r3, r3, #1 │ │ │ │ strh r1, [r7] │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ @@ -381271,48 +381271,48 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f0928 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r5, ip, ror #28 │ │ │ │ - rsbseq r6, lr, r4, asr r6 │ │ │ │ - rsbseq r6, lr, ip, lsr r6 │ │ │ │ - rsbseq r3, ip, r0, ror r6 │ │ │ │ - rsbseq r2, pc, ip, asr #13 │ │ │ │ + addseq r3, r5, ip, lsl #29 │ │ │ │ + rsbseq r6, lr, r4, ror r6 │ │ │ │ + rsbseq r6, lr, ip, asr r6 │ │ │ │ + @ instruction: 0x007c3690 │ │ │ │ + rsbseq r2, pc, ip, ror #13 │ │ │ │ tsteq r1, ip, ror #18 │ │ │ │ - addseq r3, r5, r2, ror #27 │ │ │ │ - rsbseq r4, lr, r4, lsr #4 │ │ │ │ + addseq r3, r5, r2, lsl #28 │ │ │ │ + rsbseq r4, lr, r4, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r8, [r1, -ip] │ │ │ │ - rsbseq r6, lr, r4, lsl #11 │ │ │ │ - rsbseq r6, lr, r0, lsl #11 │ │ │ │ - rsbseq r6, lr, ip, ror r5 │ │ │ │ - rsbseq r6, lr, r8, asr r5 │ │ │ │ - rsbseq r6, lr, r4, asr #10 │ │ │ │ - addseq r3, r5, r7, lsl sp │ │ │ │ + rsbseq r6, lr, r4, lsr #11 │ │ │ │ + rsbseq r6, lr, r0, lsr #11 │ │ │ │ + @ instruction: 0x007e659c │ │ │ │ + rsbseq r6, lr, r8, ror r5 │ │ │ │ + rsbseq r6, lr, r4, ror #10 │ │ │ │ + addseq r3, r5, r7, lsr sp │ │ │ │ tsteq r1, r0, lsl r8 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, lr, r4, lsr #8 │ │ │ │ + rsbseq r6, lr, r4, asr #8 │ │ │ │ tsteq r1, ip, lsr r6 │ │ │ │ - @ instruction: 0x00953abc │ │ │ │ - rsbseq r6, lr, r0, asr #5 │ │ │ │ - rsbseq r6, lr, r4, asr r3 │ │ │ │ - umullseq r3, r5, r8, sl │ │ │ │ - rsbseq r3, ip, ip, asr #5 │ │ │ │ - rsbseq r2, pc, r4, lsr #6 │ │ │ │ + @ instruction: 0x00953adc │ │ │ │ + rsbseq r6, lr, r0, ror #5 │ │ │ │ + rsbseq r6, lr, r4, ror r3 │ │ │ │ + @ instruction: 0x00953ab8 │ │ │ │ + rsbseq r3, ip, ip, ror #5 │ │ │ │ + rsbseq r2, pc, r4, asr #6 │ │ │ │ @ instruction: 0x01018598 │ │ │ │ - addseq r3, r5, r8, lsl sl │ │ │ │ - rsbseq r6, lr, ip, lsl r2 │ │ │ │ - ldrsbeq r6, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r3, r5, r8, lsr sl │ │ │ │ + rsbseq r6, lr, ip, lsr r2 │ │ │ │ + ldrsheq r6, [lr], #-36 @ 0xffffffdc @ │ │ │ │ strdeq r8, [r1, -r8] │ │ │ │ - rsbseq r6, lr, r8, lsl #5 │ │ │ │ + rsbseq r6, lr, r8, lsr #5 │ │ │ │ tsteq r1, r4, ror r4 │ │ │ │ ldr r3, [pc, #180] @ 3f0b00 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #32 │ │ │ │ bhi 3f0a60 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -381353,36 +381353,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #48] @ 3f0b28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009538b4 │ │ │ │ - rsbseq r3, lr, r4, lsl #25 │ │ │ │ + @ instruction: 0x009538d4 │ │ │ │ + rsbseq r3, lr, r4, lsr #25 │ │ │ │ + rsbseq r6, lr, r8, ror #3 │ │ │ │ + rsbseq r6, lr, r0, ror #3 │ │ │ │ + rsbseq r4, pc, r0, lsr sp @ │ │ │ │ rsbseq r6, lr, r8, asr #3 │ │ │ │ - rsbseq r6, lr, r0, asr #3 │ │ │ │ - rsbseq r4, pc, r0, lsl sp @ │ │ │ │ + ldrheq r6, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrheq r6, [lr], #-20 @ 0xffffffec @ │ │ │ │ rsbseq r6, lr, r8, lsr #3 │ │ │ │ - @ instruction: 0x007e619c │ │ │ │ - @ instruction: 0x007e6194 │ │ │ │ - rsbseq r6, lr, r8, lsl #3 │ │ │ │ - rsbseq r6, lr, r0, asr r1 │ │ │ │ - strdeq ip, [r6], r8 │ │ │ │ + rsbseq r6, lr, r0, ror r1 │ │ │ │ + addeq ip, r6, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3f0b58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq pc, pc, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3f0c14 │ │ │ │ ldr r2, [pc, #160] @ 3f0c18 │ │ │ │ @@ -381390,25 +381390,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #128] @ 3f0c20 │ │ │ │ ldr r1, [pc, #128] @ 3f0c24 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #96] @ 3f0c28 │ │ │ │ ldr r3, [pc, #96] @ 3f0c2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 3f0c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -381422,66 +381422,66 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r5, r4, ror #15 │ │ │ │ - rsbseq r2, ip, r4, ror pc │ │ │ │ - ldrsbeq r1, [pc], #-240 @ │ │ │ │ - rsbseq r2, ip, r0, ror pc │ │ │ │ - rsbseq r2, ip, r8, lsl #31 │ │ │ │ + addseq r3, r5, r4, lsl #16 │ │ │ │ + @ instruction: 0x007c2f94 │ │ │ │ + ldrsheq r1, [pc], #-240 @ │ │ │ │ + @ instruction: 0x007c2f90 │ │ │ │ + rsbseq r2, ip, r8, lsr #31 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsceq pc, pc, r8, lsl r1 @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsbseq r6, lr, r8, ror r0 │ │ │ │ + @ instruction: 0x007e6098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3f0c9c │ │ │ │ ldr r2, [pc, #76] @ 3f0ca0 │ │ │ │ ldr r1, [pc, #76] @ 3f0ca4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r5, ip, lsl #14 │ │ │ │ - rsbseq r6, lr, ip, lsl r0 │ │ │ │ + addseq r3, r5, ip, lsr #14 │ │ │ │ rsbseq r6, lr, ip, lsr r0 │ │ │ │ + rsbseq r6, lr, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3f0d38 │ │ │ │ ldr r2, [pc, #120] @ 3f0d3c │ │ │ │ ldr r1, [pc, #120] @ 3f0d40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ mov r4, r0 │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r3, #31 │ │ │ │ beq 3f0d00 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e8534 │ │ │ │ @@ -381495,17 +381495,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r3, r5, ip, r6 │ │ │ │ - rsbseq r5, lr, r8, lsr #31 │ │ │ │ + @ instruction: 0x009536bc │ │ │ │ rsbseq r5, lr, r8, asr #31 │ │ │ │ + rsbseq r5, lr, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3f0e44 │ │ │ │ ldr r7, [pc, #232] @ 3f0e48 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -381514,15 +381514,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #184] @ 3f0e50 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #176] @ 3f0e54 │ │ │ │ ldr r8, [pc, #176] @ 3f0e58 │ │ │ │ @@ -381532,29 +381532,29 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 381268 │ │ │ │ ldr r1, [pc, #68] @ 3f0e5c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e81e4 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ @@ -381562,21 +381562,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r3, r5, r4, lsl #12 │ │ │ │ - rsbseq r5, lr, r8, lsr pc │ │ │ │ - rsbseq r5, lr, r4, lsl #30 │ │ │ │ + addseq r3, r5, r4, lsr #12 │ │ │ │ + rsbseq r5, lr, r8, asr pc │ │ │ │ + rsbseq r5, lr, r4, lsr #30 │ │ │ │ rsceq lr, pc, r4, asr #30 │ │ │ │ - ldrsheq r0, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r0, sp, r4, ror #13 │ │ │ │ - rsbseq r6, lr, r0, ror #25 │ │ │ │ + rsbseq r0, sp, r8, lsl r7 │ │ │ │ + rsbseq r0, sp, r4, lsl #14 │ │ │ │ + rsbseq r6, lr, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #756] @ 3f116c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381593,15 +381593,15 @@ │ │ │ │ ldr r2, [pc, #716] @ 3f1178 │ │ │ │ ldr r1, [pc, #716] @ 3f117c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #700] @ 3f1180 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #33 @ 0x21 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3f0ef4 │ │ │ │ ldr r3, [pc, #680] @ 3f1184 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -381668,15 +381668,15 @@ │ │ │ │ beq 3f0f1c │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r0, #931] @ 0x3a3 │ │ │ │ beq 3f0f1c │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 3f0f1c │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0f1c │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ lsr r3, r3, #3 │ │ │ │ sub r2, r3, #10 │ │ │ │ @@ -381699,15 +381699,15 @@ │ │ │ │ beq 3f0ff8 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ beq 3f0ff8 │ │ │ │ ldr r0, [r5, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r8, [r5, #930] @ 0x3a2 │ │ │ │ b 3f0ff8 │ │ │ │ ldrb r8, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0f1c │ │ │ │ ldrb r8, [r0, #928] @ 0x3a0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -381733,62 +381733,62 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3f119c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f0f30 │ │ │ │ ldr r2, [pc, #120] @ 3f11a0 │ │ │ │ ldr r1, [pc, #120] @ 3f11a4 │ │ │ │ ldr r0, [pc, #120] @ 3f11a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f0ee8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3f11ac │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f0f30 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r5, r8, ror #9 │ │ │ │ + addseq r3, r5, r8, lsl #10 │ │ │ │ tsteq r1, r8, ror pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r5, lr, ip, asr #27 │ │ │ │ - rsbseq r5, lr, r8, ror #27 │ │ │ │ + rsbseq r5, lr, ip, ror #27 │ │ │ │ + rsbseq r5, lr, r8, lsl #28 │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r3, r5, r1, lsr #8 │ │ │ │ + addseq r3, r5, r1, asr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r1, ip, lr, r7 │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007e5b9c │ │ │ │ - addseq r3, r5, r4, lsr r2 │ │ │ │ - rsbseq r5, lr, r0, ror fp │ │ │ │ - rsbseq r5, lr, r8, lsr sl │ │ │ │ - @ instruction: 0x007e5b98 │ │ │ │ + ldrheq r5, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + addseq r3, r5, r4, asr r2 │ │ │ │ + @ instruction: 0x007e5b90 │ │ │ │ + rsbseq r5, lr, r8, asr sl │ │ │ │ + ldrheq r5, [lr], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1344] @ 3f1708 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1340] @ 3f170c │ │ │ │ @@ -381805,15 +381805,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #1280] @ 3f171c │ │ │ │ ldr r3, [pc, #1280] @ 3f1720 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381967,15 +381967,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f13c4 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ strb r8, [r4, #929] @ 0x3a1 │ │ │ │ b 3f1254 │ │ │ │ strb r8, [r4, #928] @ 0x3a0 │ │ │ │ b 3f1254 │ │ │ │ ldr r3, [pc, #644] @ 3f1738 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381999,48 +381999,48 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3f1740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f1234 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f1350 │ │ │ │ bic r3, r3, #8 │ │ │ │ strb r3, [r4, #931] @ 0x3a3 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1350 │ │ │ │ ldr r0, [pc, #460] @ 3f1744 │ │ │ │ ldr r2, [pc, #460] @ 3f1748 │ │ │ │ ldr r1, [pc, #460] @ 3f174c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ - bl 9295e4 │ │ │ │ + bl 930384 │ │ │ │ + bl 929604 │ │ │ │ b 3f12e0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8534 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ mvn r2, #7 │ │ │ │ and r3, r3, #239 @ 0xef │ │ │ │ strb r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -382062,27 +382062,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ cmp r2, #11 │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq r2, [r4, #932] @ 0x3a4 │ │ │ │ b 3f136c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3f1760 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f1234 │ │ │ │ cmp r3, #5 │ │ │ │ bne 3f1254 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8a1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f16b0 │ │ │ │ @@ -382098,15 +382098,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3f13c4 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e8534 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1350 │ │ │ │ ldrb r2, [r4, #934] @ 0x3a6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3f1254 │ │ │ │ @@ -382123,42 +382123,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f1488 │ │ │ │ b 3f13c4 │ │ │ │ - umullseq r3, r5, r4, r1 │ │ │ │ + @ instruction: 0x009531b4 │ │ │ │ tsteq r1, r8, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007e5a98 │ │ │ │ - rsbseq r5, lr, ip, ror sl │ │ │ │ + ldrheq r5, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x007e5a9c │ │ │ │ smlatteq r1, r8, fp, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r1, r8, fp, r7 │ │ │ │ - addseq r3, r5, r2, lsr #1 │ │ │ │ + addseq r3, r5, r2, asr #1 │ │ │ │ tsteq r1, ip, asr sl │ │ │ │ @ instruction: 0x01017998 │ │ │ │ andeq r5, r0, ip, lsl #31 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, lr, r0, ror #15 │ │ │ │ - addseq r2, r5, r4, ror #27 │ │ │ │ - rsbseq r2, ip, r4, ror r5 │ │ │ │ - ldrsbeq r1, [pc], #-80 @ │ │ │ │ + rsbseq r5, lr, r0, lsl #16 │ │ │ │ + addseq r2, r5, r4, lsl #28 │ │ │ │ + @ instruction: 0x007c2594 │ │ │ │ + ldrsheq r1, [pc], #-80 @ │ │ │ │ tsteq r1, r8, lsr r8 │ │ │ │ - addseq r2, r5, ip, ror #26 │ │ │ │ - rsbseq r5, lr, r8, lsr #13 │ │ │ │ - rsbseq r5, lr, r4, ror r5 │ │ │ │ - rsbseq r5, lr, ip, lsr #14 │ │ │ │ + addseq r2, r5, ip, lsl #27 │ │ │ │ + rsbseq r5, lr, r8, asr #13 │ │ │ │ + @ instruction: 0x007e5594 │ │ │ │ + rsbseq r5, lr, ip, asr #14 │ │ │ │ @ instruction: 0x01017790 │ │ │ │ tsteq r1, ip, lsl r7 │ │ │ │ ldr r0, [pc, #4] @ 3f1778 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq lr, pc, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #128] @ 3f1814 │ │ │ │ mov r5, r0 │ │ │ │ @@ -382188,20 +382188,20 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #28] @ 3f181c │ │ │ │ ldr r1, [pc, #28] @ 3f1820 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f17c0 │ │ │ │ tsteq r1, ip, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r5, lr, r4, asr #11 │ │ │ │ - addseq r2, r5, r8, asr #23 │ │ │ │ + rsbseq r5, lr, r4, ror #11 │ │ │ │ + addseq r2, r5, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ rsbs r1, r2, #284 @ 0x11c │ │ │ │ rscs r1, r3, #0 │ │ │ │ ldr r1, [pc, #236] @ 3f1930 │ │ │ │ @@ -382252,30 +382252,30 @@ │ │ │ │ ldr r0, [pc, #80] @ 3f1948 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlabteq r1, r0, r5, r7 │ │ │ │ tsteq r0, r1, lsl r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - @ instruction: 0x00952af8 │ │ │ │ - @ instruction: 0x00952ad4 │ │ │ │ - rsbseq r5, lr, r4, ror #9 │ │ │ │ + addseq r2, r5, r8, lsl fp │ │ │ │ + @ instruction: 0x00952af4 │ │ │ │ + rsbseq r5, lr, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ 3f1a00 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -382283,110 +382283,110 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3f1a04 │ │ │ │ ldr r1, [pc, #140] @ 3f1a08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #120] @ 3f1a0c │ │ │ │ ldr r1, [pc, #120] @ 3f1a10 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #84] @ 3f1a14 │ │ │ │ ldr r1, [pc, #84] @ 3f1a18 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381368 │ │ │ │ - addseq r2, r5, r8, ror #20 │ │ │ │ - rsbseq pc, ip, r4, lsl fp @ │ │ │ │ - rsbseq pc, ip, r4, lsr #22 │ │ │ │ - rsbseq r5, lr, ip, asr r4 │ │ │ │ - rsbseq r5, lr, r8, ror r4 │ │ │ │ + addseq r2, r5, r8, lsl #21 │ │ │ │ + rsbseq pc, ip, r4, lsr fp @ │ │ │ │ + rsbseq pc, ip, r4, asr #22 │ │ │ │ + rsbseq r5, lr, ip, ror r4 │ │ │ │ + @ instruction: 0x007e5498 │ │ │ │ rsceq lr, pc, ip, ror #7 │ │ │ │ - rsbseq r5, lr, r4, ror #8 │ │ │ │ + rsbseq r5, lr, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3f1ab0 │ │ │ │ ldr r2, [pc, #124] @ 3f1ab4 │ │ │ │ ldr r1, [pc, #124] @ 3f1ab8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #92] @ 3f1abc │ │ │ │ ldr r1, [pc, #92] @ 3f1ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r2, [pc, #68] @ 3f1ac4 │ │ │ │ ldr r3, [pc, #68] @ 3f1ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r2, r5, r4, r9 │ │ │ │ - ldrheq r2, [ip], #-4 @ │ │ │ │ - rsbseq r1, pc, ip, lsl #2 │ │ │ │ + @ instruction: 0x009529b4 │ │ │ │ + ldrsbeq r2, [ip], #-4 @ │ │ │ │ + rsbseq r1, pc, ip, lsr #2 │ │ │ │ rsceq lr, pc, r4, asr r3 @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldrheq r5, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r5, [lr], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3f1b48 │ │ │ │ ldr r2, [pc, #100] @ 3f1b4c │ │ │ │ ldr r1, [pc, #100] @ 3f1b50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ bl 27ea28 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382395,46 +382395,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r5, r4, ror #17 │ │ │ │ - ldrsheq r5, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r5, lr, r8, lsl r3 │ │ │ │ + addseq r2, r5, r4, lsl #18 │ │ │ │ + rsbseq r5, lr, ip, lsl r3 │ │ │ │ + rsbseq r5, lr, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 3f1b64 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ strdeq lr, [pc], #32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 3f1bbc │ │ │ │ ldr r2, [pc, #60] @ 3f1bc0 │ │ │ │ ldr r1, [pc, #60] @ 3f1bc4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, r5, r4, ror #18 │ │ │ │ - rsbseq r1, ip, ip, ror #30 │ │ │ │ - rsbseq r0, pc, r8, asr #31 │ │ │ │ + addseq r2, r5, r4, lsl #19 │ │ │ │ + rsbseq r1, ip, ip, lsl #31 │ │ │ │ + rsbseq r0, pc, r8, ror #31 │ │ │ │ ldrb r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ tst r2, #64 @ 0x40 │ │ │ │ @@ -382443,15 +382443,15 @@ │ │ │ │ tst r1, #112 @ 0x70 │ │ │ │ beq 3f1c18 │ │ │ │ ldrb r2, [r3, #931] @ 0x3a3 │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ ldr r0, [r3, #924] @ 0x39c │ │ │ │ strb r2, [r3, #931] @ 0x3a3 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ tst r1, #4 │ │ │ │ bne 3f1bf4 │ │ │ │ b 3f1bec │ │ │ │ tst r2, #8 │ │ │ │ beq 3f1c2c │ │ │ │ ldrb r2, [r3, #932] @ 0x3a4 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ @@ -382487,25 +382487,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3f1d3c │ │ │ │ ldr r1, [pc, #148] @ 3f1d40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #128] @ 3f1d44 │ │ │ │ ldr r1, [pc, #128] @ 3f1d48 │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #96] @ 3f1d4c │ │ │ │ ldr r1, [pc, #96] @ 3f1d50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #88] @ 3f1d54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382519,21 +382519,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r5, r8, asr r8 │ │ │ │ - rsbseq r1, ip, ip, ror #28 │ │ │ │ - rsbseq r1, ip, r0, lsl #29 │ │ │ │ - rsbseq r1, ip, r0, lsr lr │ │ │ │ - rsbseq r0, pc, ip, lsl #29 │ │ │ │ + addseq r2, r5, r8, ror r8 │ │ │ │ + rsbseq r1, ip, ip, lsl #29 │ │ │ │ + rsbseq r1, ip, r0, lsr #29 │ │ │ │ + rsbseq r1, ip, r0, asr lr │ │ │ │ + rsbseq r0, pc, ip, lsr #29 │ │ │ │ rsceq lr, pc, r0, ror #2 │ │ │ │ - rsbseq r5, lr, r4, ror #2 │ │ │ │ + rsbseq r5, lr, r4, lsl #3 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3f1dac │ │ │ │ @@ -382542,38 +382542,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c134 │ │ │ │ - addseq r2, r5, r4, ror r7 │ │ │ │ - ldrsheq r5, [lr], #-8 @ │ │ │ │ + b 92c154 │ │ │ │ + umullseq r2, r5, r4, r7 │ │ │ │ rsbseq r5, lr, r8, lsl r1 │ │ │ │ + rsbseq r5, lr, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3f1e6c │ │ │ │ ldr r2, [pc, #156] @ 3f1e70 │ │ │ │ ldr r1, [pc, #156] @ 3f1e74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #928 @ 0x3a0 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ @@ -382596,17 +382596,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r2, r5, r8, lsl r7 │ │ │ │ - @ instruction: 0x007e5098 │ │ │ │ + addseq r2, r5, r8, lsr r7 │ │ │ │ ldrheq r5, [lr], #-8 @ │ │ │ │ + ldrsbeq r5, [lr], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #240] @ 3f1f80 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -382614,75 +382614,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3f1f84 │ │ │ │ ldr r1, [pc, #224] @ 3f1f88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #204] @ 3f1f8c │ │ │ │ ldr r1, [pc, #204] @ 3f1f90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #148] @ 3f1f94 │ │ │ │ ldr r3, [pc, #148] @ 3f1f98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381368 │ │ │ │ ldr r2, [pc, #100] @ 3f1f9c │ │ │ │ ldr r1, [pc, #100] @ 3f1fa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #76] @ 3f1fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e81e4 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r2, r5, ip, asr r6 │ │ │ │ - ldrsbeq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq r4, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq pc, ip, ip, asr #11 │ │ │ │ - ldrsbeq pc, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq r2, r5, ip, ror r6 │ │ │ │ + ldrsheq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, lr, r4, lsl r0 │ │ │ │ + rsbseq pc, ip, ip, ror #11 │ │ │ │ + ldrsheq pc, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ rsceq sp, pc, ip, asr #30 │ │ │ │ - addeq r9, r1, ip, asr r5 │ │ │ │ - rsbseq r1, ip, r0, asr #23 │ │ │ │ - rsbseq r0, pc, r8, lsl ip @ │ │ │ │ - rsbseq pc, sp, r0, lsr #18 │ │ │ │ + addeq r9, r1, ip, ror r5 │ │ │ │ + rsbseq r1, ip, r0, ror #23 │ │ │ │ + rsbseq r0, pc, r8, lsr ip @ │ │ │ │ + rsbseq pc, sp, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #340] @ 3f2114 │ │ │ │ ldr r3, [pc, #340] @ 3f2118 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382708,15 +382708,15 @@ │ │ │ │ ldr r6, [pc, #272] @ 3f2128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ strb r5, [r4, #930] @ 0x3a2 │ │ │ │ str r5, [r4, #976] @ 0x3d0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #244] @ 3f212c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3f207c │ │ │ │ ldr r2, [pc, #224] @ 3f2130 │ │ │ │ @@ -382751,42 +382751,42 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f2140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2048 │ │ │ │ ldr r0, [pc, #64] @ 3f2144 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2048 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009524f0 │ │ │ │ - rsbseq r1, ip, r4, ror #21 │ │ │ │ - rsbseq r0, pc, r0, asr #22 │ │ │ │ + addseq r2, r5, r0, lsl r5 │ │ │ │ + rsbseq r1, ip, r4, lsl #22 │ │ │ │ + rsbseq r0, pc, r0, ror #22 │ │ │ │ ldrdeq r6, [r1, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01016db4 │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r0, asr #27 │ │ │ │ - ldrsbeq r4, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, lr, r0, ror #27 │ │ │ │ + ldrsheq r4, [lr], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #576] @ 3f23a0 │ │ │ │ ldr r3, [pc, #576] @ 3f23a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382813,15 +382813,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f23b8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2268 │ │ │ │ ldr r2, [pc, #468] @ 3f23bc │ │ │ │ ldr r3, [pc, #440] @ 3f23a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -382839,15 +382839,15 @@ │ │ │ │ ldr r1, [pc, #420] @ 3f23c8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #360] @ 3f23ac │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f22f0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8fc8 │ │ │ │ @@ -382875,23 +382875,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3f23d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f21e0 │ │ │ │ ldr r3, [pc, #228] @ 3f23dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2250 │ │ │ │ ldr r3, [pc, #196] @ 3f23d0 │ │ │ │ @@ -382908,54 +382908,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f23e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2250 │ │ │ │ ldr r0, [pc, #108] @ 3f23e4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f21e0 │ │ │ │ ldr r0, [pc, #88] @ 3f23e8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2250 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r1, r4, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r2, r5, r8, lsr r3 │ │ │ │ - rsbseq r1, ip, r4, lsr r9 │ │ │ │ - @ instruction: 0x007f0990 │ │ │ │ + addseq r2, r5, r8, asr r3 │ │ │ │ + rsbseq r1, ip, r4, asr r9 │ │ │ │ + ldrheq r0, [pc], #-144 @ │ │ │ │ tsteq r1, ip, lsl ip │ │ │ │ - addseq r2, r5, ip, asr #5 │ │ │ │ - rsbseq r1, ip, ip, asr #17 │ │ │ │ - rsbseq r0, pc, r8, lsr #18 │ │ │ │ + addseq r2, r5, ip, ror #5 │ │ │ │ + rsbseq r1, ip, ip, ror #17 │ │ │ │ + rsbseq r0, pc, r8, asr #18 │ │ │ │ andeq r5, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r8, ror #24 │ │ │ │ + rsbseq r4, lr, r8, lsl #25 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ - @ instruction: 0x007e4b9c │ │ │ │ - rsbseq r4, lr, r0, lsl ip │ │ │ │ - @ instruction: 0x007e4b9c │ │ │ │ + ldrheq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, lr, r0, lsr ip │ │ │ │ + ldrheq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1172] @ 3f2898 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382998,15 +382998,15 @@ │ │ │ │ add r4, r6, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2580 │ │ │ │ add r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #16 │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -383016,15 +383016,15 @@ │ │ │ │ ldr r1, [pc, #980] @ 3f28bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f26f4 │ │ │ │ cmp r5, r7 │ │ │ │ strb r5, [r6, #956] @ 0x3bc │ │ │ │ bcc 3f2684 │ │ │ │ orr r3, r5, #64 @ 0x40 │ │ │ │ @@ -383075,24 +383075,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3f28d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f24c4 │ │ │ │ ldrb r2, [r6, #951] @ 0x3b7 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ orr r2, r2, #2 │ │ │ │ strb r3, [r6, #929] @ 0x3a1 │ │ │ │ strb r2, [r6, #951] @ 0x3b7 │ │ │ │ b 3f254c │ │ │ │ @@ -383101,15 +383101,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3f28dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f27e0 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ bl 3e8fc8 │ │ │ │ ldrb r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -383140,15 +383140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #512] @ 3f28e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f24c4 │ │ │ │ ldr r3, [pc, #492] @ 3f28e8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f250c │ │ │ │ @@ -383166,33 +383166,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3f28ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f250c │ │ │ │ ldr ip, [pc, #368] @ 3f28f0 │ │ │ │ ldr r2, [pc, #368] @ 3f28f4 │ │ │ │ ldr r1, [pc, #368] @ 3f28f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #340] @ 3f28fc │ │ │ │ ldr r2, [pc, #244] @ 3f28a0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383200,15 +383200,15 @@ │ │ │ │ bne 3f2894 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3f2900 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #284] @ 3f2904 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2660 │ │ │ │ ldr r3, [pc, #200] @ 3f28c8 │ │ │ │ @@ -383225,67 +383225,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3f2908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2660 │ │ │ │ ldr r0, [pc, #160] @ 3f290c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f250c │ │ │ │ ldr r0, [pc, #136] @ 3f2910 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2660 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, lsl #20 │ │ │ │ smlatteq r1, r0, r9, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, ip, r0, lsl #13 │ │ │ │ - ldrsbeq r0, [pc], #-108 @ │ │ │ │ - addseq r2, r5, ip, rrx │ │ │ │ - addseq r2, r5, r8 │ │ │ │ - rsbseq r1, ip, ip, lsl #12 │ │ │ │ - rsbseq r0, pc, r4, ror #12 │ │ │ │ + rsbseq r1, ip, r0, lsr #13 │ │ │ │ + ldrsheq r0, [pc], #-108 @ │ │ │ │ + addseq r2, r5, ip, lsl #1 │ │ │ │ + addseq r2, r5, r8, lsr #32 │ │ │ │ + rsbseq r1, ip, ip, lsr #12 │ │ │ │ + rsbseq r0, pc, r4, lsl #13 │ │ │ │ @ instruction: 0x010168b0 │ │ │ │ andeq r5, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r4, asr #18 │ │ │ │ - @ instruction: 0x00951eb4 │ │ │ │ - ldrheq r1, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r0, pc, r0, lsl r5 @ │ │ │ │ + rsbseq r4, lr, r4, ror #18 │ │ │ │ + @ instruction: 0x00951ed4 │ │ │ │ + ldrsbeq r1, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, pc, r0, lsr r5 @ │ │ │ │ tsteq r1, r0, ror #14 │ │ │ │ - rsbseq r4, lr, r0, lsr #17 │ │ │ │ + rsbseq r4, lr, r0, asr #17 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, lr, ip, asr #16 │ │ │ │ - addseq r1, r5, r8, ror #26 │ │ │ │ - rsbseq r1, ip, r0, ror r3 │ │ │ │ - rsbseq r0, pc, ip, asr #7 │ │ │ │ + rsbseq r4, lr, ip, ror #16 │ │ │ │ + addseq r1, r5, r8, lsl #27 │ │ │ │ + @ instruction: 0x007c1390 │ │ │ │ + rsbseq r0, pc, ip, ror #7 │ │ │ │ tsteq r1, ip, asr r6 │ │ │ │ - rsbseq r4, lr, r8, ror r8 │ │ │ │ + @ instruction: 0x007e4898 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ - rsbseq r4, lr, r8, lsr #13 │ │ │ │ - @ instruction: 0x007e479c │ │ │ │ - rsbseq r4, lr, r4, lsr #13 │ │ │ │ + rsbseq r4, lr, r8, asr #13 │ │ │ │ + ldrheq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r4, lr, r4, asr #13 │ │ │ │ ldrb r1, [r0, #956] @ 0x3bc │ │ │ │ tst r1, #31 │ │ │ │ beq 3f2948 │ │ │ │ ldrb r2, [r0, #974] @ 0x3ce │ │ │ │ sub r1, r1, #1 │ │ │ │ add ip, r0, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -383346,15 +383346,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3f2e04 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #984] @ 3f2e08 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2b4c │ │ │ │ ldr r2, [pc, #968] @ 3f2e0c │ │ │ │ ldr r3, [pc, #932] @ 3f2dec │ │ │ │ @@ -383400,15 +383400,15 @@ │ │ │ │ beq 3f29fc │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1b68 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #788] @ 3f2e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f29fc │ │ │ │ ldrb r7, [r0, #930] @ 0x3a2 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a00 │ │ │ │ ldrb r7, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a00 │ │ │ │ @@ -383443,28 +383443,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3f2e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2a3c │ │ │ │ cmp r3, #15 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 3f2c60 │ │ │ │ ldr r2, [pc, #552] @ 3f2e20 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -383501,15 +383501,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1b68 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #404] @ 3f2e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f29d0 │ │ │ │ ldrb r7, [r4, #948] @ 0x3b4 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a00 │ │ │ │ ldrb r7, [r4, #937] @ 0x3a9 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a00 │ │ │ │ @@ -383568,15 +383568,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 3f2e2c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2a3c │ │ │ │ mov r0, r4 │ │ │ │ bl 3f2914 │ │ │ │ ldrb r7, [r4, #928] @ 0x3a0 │ │ │ │ b 3f29fc │ │ │ │ bl 3f1fa8 │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ @@ -383584,36 +383584,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1b68 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3f2e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f29d0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01016490 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r1, r0, r4, r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r1, r5, r0, asr sl │ │ │ │ - addseq r1, r5, r0, ror #21 │ │ │ │ - ldrsbeq r1, [ip], #-12 @ │ │ │ │ - rsbseq r0, pc, r8, lsr r1 @ │ │ │ │ + addseq r1, r5, r0, ror sl │ │ │ │ + addseq r1, r5, r0, lsl #22 │ │ │ │ + ldrsheq r1, [ip], #-12 @ │ │ │ │ + rsbseq r0, pc, r8, asr r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r1, r0, r3, r6 │ │ │ │ - rsbseq r4, lr, r4, ror r5 │ │ │ │ + @ instruction: 0x007e4594 │ │ │ │ andeq r3, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - addseq r1, r5, ip, asr r8 │ │ │ │ - rsbseq r1, lr, ip, lsr #28 │ │ │ │ - addseq r1, r5, r4, ror #14 │ │ │ │ - rsbseq r4, lr, ip, ror #6 │ │ │ │ - rsbseq r1, lr, r0, ror #25 │ │ │ │ + ldrsheq r4, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + addseq r1, r5, ip, ror r8 │ │ │ │ + rsbseq r1, lr, ip, asr #28 │ │ │ │ + addseq r1, r5, r4, lsl #15 │ │ │ │ + rsbseq r4, lr, ip, lsl #7 │ │ │ │ + rsbseq r1, lr, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3416] @ 3f3ba8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -383635,15 +383635,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ ldrb sl, [r0, #935] @ 0x3a7 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #3340] @ 3f3bc0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3294 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -383675,15 +383675,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #3220] @ 3f3bcc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #3196] @ 3f3bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ bhi 3f2ed0 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -383737,15 +383737,15 @@ │ │ │ │ ldr r1, [pc, #3000] @ 3f3be4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #2972] @ 3f3be8 │ │ │ │ ldr r3, [pc, #2908] @ 3f3bac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383783,15 +383783,15 @@ │ │ │ │ ldr r1, [pc, #2836] @ 3f3bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #2808] @ 3f3bfc │ │ │ │ ldr r2, [pc, #2724] @ 3f3bac │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383800,15 +383800,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #2772] @ 3f3c00 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ tst r8, #2 │ │ │ │ andne r3, r3, #253 @ 0xfd │ │ │ │ ldr r2, [pc, #2736] @ 3f3c04 │ │ │ │ strb r3, [r4, #930] @ 0x3a2 │ │ │ │ ldr r3, [pc, #2640] @ 3f3bac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383910,29 +383910,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 3f3c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2ec4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3f3558 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f3564 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -384039,15 +384039,15 @@ │ │ │ │ ldr r1, [pc, #1864] @ 3f3c2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f39f0 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -384173,15 +384173,15 @@ │ │ │ │ ldr r1, [pc, #1348] @ 3f3c40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f3260 │ │ │ │ ldr r3, [pc, #1308] @ 3f3c44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384202,23 +384202,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1188] @ 3f3c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f3260 │ │ │ │ and r8, r8, #1 │ │ │ │ lsr fp, r5, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e89fc │ │ │ │ @@ -384228,15 +384228,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3a74 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3f3944 │ │ │ │ ldrb r2, [r4, #929] @ 0x3a1 │ │ │ │ add r3, r4, #932 @ 0x3a4 │ │ │ │ @@ -384265,15 +384265,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f2ec4 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #20 │ │ │ │ cmp r2, #5 │ │ │ │ strb r3, [r4, #929] @ 0x3a1 │ │ │ │ bne 3f3260 │ │ │ │ b 3f3358 │ │ │ │ @@ -384282,15 +384282,15 @@ │ │ │ │ ldr r1, [pc, #948] @ 3f3c64 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #920] @ 3f3c68 │ │ │ │ ldr r3, [pc, #728] @ 3f3bac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -384380,23 +384380,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 3f3c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f3508 │ │ │ │ ldr r3, [pc, #512] @ 3f3c7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f37fc │ │ │ │ ldr r3, [pc, #308] @ 3f3bc4 │ │ │ │ @@ -384416,149 +384416,149 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f3c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f37fc │ │ │ │ ldr r3, [pc, #364] @ 3f3c84 │ │ │ │ ldr r2, [pc, #364] @ 3f3c88 │ │ │ │ ldr r1, [pc, #364] @ 3f3c8c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #324] @ 3f3c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f3958 │ │ │ │ ldr r0, [pc, #312] @ 3f3c94 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f3508 │ │ │ │ ldr r0, [pc, #292] @ 3f3c98 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f37fc │ │ │ │ ldr r0, [pc, #264] @ 3f3c9c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f3260 │ │ │ │ @ instruction: 0x01015fb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r5, r4, ror r6 │ │ │ │ - rsbseq pc, lr, r8, asr #25 │ │ │ │ - rsbseq r0, ip, ip, ror #24 │ │ │ │ + umullseq r1, r5, r4, r6 │ │ │ │ + rsbseq pc, lr, r8, ror #25 │ │ │ │ + rsbseq r0, ip, ip, lsl #25 │ │ │ │ tsteq r1, r4, asr pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r5, [r1, -r4] │ │ │ │ - rsbseq r1, lr, r4, asr #26 │ │ │ │ - addseq r1, r5, lr, lsr #10 │ │ │ │ + rsbseq r1, lr, r4, ror #26 │ │ │ │ + addseq r1, r5, lr, asr #10 │ │ │ │ tsteq r1, ip, ror lr │ │ │ │ tsteq r1, r8, lsr #28 │ │ │ │ - addseq r1, r5, r4, asr #9 │ │ │ │ - rsbseq r0, ip, ip, asr #21 │ │ │ │ - rsbseq pc, lr, r4, lsr #22 │ │ │ │ + addseq r1, r5, r4, ror #9 │ │ │ │ + rsbseq r0, ip, ip, ror #21 │ │ │ │ + rsbseq pc, lr, r4, asr #22 │ │ │ │ @ instruction: 0x01015db8 │ │ │ │ - rsbseq r4, lr, ip, asr r3 │ │ │ │ - addseq r1, r5, ip, lsl #8 │ │ │ │ - rsbseq r0, ip, r4, lsl sl │ │ │ │ - rsbseq pc, lr, r0, ror sl @ │ │ │ │ + rsbseq r4, lr, ip, ror r3 │ │ │ │ + addseq r1, r5, ip, lsr #8 │ │ │ │ + rsbseq r0, ip, r4, lsr sl │ │ │ │ + @ instruction: 0x007efa90 │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ - rsbseq r4, lr, ip, lsl #4 │ │ │ │ + rsbseq r4, lr, ip, lsr #4 │ │ │ │ smlatbeq r1, ip, ip, r5 │ │ │ │ @ instruction: 0x01015b9c │ │ │ │ andeq r5, r0, ip, asr #2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, lr, ip, lsl lr │ │ │ │ - addseq r1, r5, sl, asr #2 │ │ │ │ + rsbseq r3, lr, ip, lsr lr │ │ │ │ + addseq r1, r5, sl, ror #2 │ │ │ │ smlabteq r1, r4, r9, r5 │ │ │ │ - rsbseq r1, lr, r4, lsl r8 │ │ │ │ - addseq r1, r5, ip │ │ │ │ - rsbseq r0, ip, r0, lsl r6 │ │ │ │ - rsbseq pc, lr, r8, ror #12 │ │ │ │ - addseq r0, r5, r2, lsr pc │ │ │ │ + rsbseq r1, lr, r4, lsr r8 │ │ │ │ + addseq r1, r5, ip, lsr #32 │ │ │ │ + rsbseq r0, ip, r0, lsr r6 │ │ │ │ + rsbseq pc, lr, r8, lsl #13 │ │ │ │ + addseq r0, r5, r2, asr pc │ │ │ │ tsteq r1, r4, lsl #16 │ │ │ │ - @ instruction: 0x00950df4 │ │ │ │ - ldrsheq r0, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq pc, lr, r0, asr r4 @ │ │ │ │ + addseq r0, r5, r4, lsl lr │ │ │ │ + rsbseq r0, ip, r8, lsl r4 │ │ │ │ + rsbseq pc, lr, r0, ror r4 @ │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ - rsbseq r3, lr, r4, lsl fp │ │ │ │ - addseq r0, r5, ip, lsl sp │ │ │ │ - rsbseq r0, ip, r0, lsr #6 │ │ │ │ - rsbseq pc, lr, r8, ror r3 @ │ │ │ │ - rsbseq r3, lr, r8, lsr #18 │ │ │ │ - addseq r0, r5, r0, asr #24 │ │ │ │ - rsbseq r0, ip, r8, asr #4 │ │ │ │ - rsbseq pc, lr, r0, lsr #5 │ │ │ │ + rsbseq r3, lr, r4, lsr fp │ │ │ │ + addseq r0, r5, ip, lsr sp │ │ │ │ + rsbseq r0, ip, r0, asr #6 │ │ │ │ + @ instruction: 0x007ef398 │ │ │ │ + rsbseq r3, lr, r8, asr #18 │ │ │ │ + addseq r0, r5, r0, ror #24 │ │ │ │ + rsbseq r0, ip, r8, ror #4 │ │ │ │ + rsbseq pc, lr, r0, asr #5 │ │ │ │ tsteq r1, r4, lsr r5 │ │ │ │ - ldrsbeq r3, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r3, [lr], #-168 @ 0xffffff58 @ │ │ │ │ smlabbeq r1, r0, r4, r5 │ │ │ │ andeq r6, r0, ip, lsr r9 │ │ │ │ - ldrsheq r3, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, lr, ip, lsl r9 │ │ │ │ andeq r2, r0, r8, lsl fp │ │ │ │ - ldrsbeq r3, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x009509d0 │ │ │ │ - ldrsbeq pc, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq pc, lr, ip, lsr #32 │ │ │ │ - rsbseq r3, lr, ip, lsr r7 │ │ │ │ - rsbseq r3, lr, r4, asr #16 │ │ │ │ - ldrheq r3, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r3, lr, r8, ror #14 │ │ │ │ + ldrsheq r3, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x009509f0 │ │ │ │ + ldrsheq pc, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq pc, lr, ip, asr #32 │ │ │ │ + rsbseq r3, lr, ip, asr r7 │ │ │ │ + rsbseq r3, lr, r4, ror #16 │ │ │ │ + ldrsbeq r3, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, lr, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 3f3cb0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ rsceq ip, pc, ip, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929d84 │ │ │ │ - bl 930868 │ │ │ │ + bl 929da4 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #124] @ 3f3d58 │ │ │ │ ldr r2, [pc, #124] @ 3f3d5c │ │ │ │ ldr r1, [pc, #124] @ 3f3d60 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3f3d2c │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -384575,17 +384575,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r5, r8, asr r8 │ │ │ │ - ldrsheq pc, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - addeq r3, r7, r0, asr #28 │ │ │ │ + addseq r0, r5, r8, ror r8 │ │ │ │ + rsbseq pc, fp, r8, lsl lr @ │ │ │ │ + addeq r3, r7, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 3f3e3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -384593,33 +384593,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3f3e40 │ │ │ │ ldr r1, [pc, #176] @ 3f3e44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #156] @ 3f3e48 │ │ │ │ ldr r1, [pc, #156] @ 3f3e4c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #124] @ 3f3e50 │ │ │ │ ldr r1, [pc, #124] @ 3f3e54 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #100] @ 3f3e58 │ │ │ │ ldr r1, [pc, #100] @ 3f3e5c │ │ │ │ ldr r2, [pc, #100] @ 3f3e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -384632,19 +384632,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009507bc │ │ │ │ - rsbseq pc, fp, r8, ror #26 │ │ │ │ - rsbseq lr, lr, r0, asr #27 │ │ │ │ - rsbseq r1, lr, ip, lsr pc │ │ │ │ - rsbseq r1, lr, r4, asr pc │ │ │ │ + @ instruction: 0x009507dc │ │ │ │ + rsbseq pc, fp, r8, lsl #27 │ │ │ │ + rsbseq lr, lr, r0, ror #27 │ │ │ │ + rsbseq r1, lr, ip, asr pc │ │ │ │ + rsbseq r1, lr, r4, ror pc │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rsceq ip, pc, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384658,15 +384658,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 3f3ef8 │ │ │ │ @@ -384686,32 +384686,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009506b0 │ │ │ │ - rsbseq r3, lr, r0, lsl #12 │ │ │ │ - rsbseq r3, lr, ip, ror #11 │ │ │ │ + @ instruction: 0x009506d0 │ │ │ │ + rsbseq r3, lr, r0, lsr #12 │ │ │ │ + rsbseq r3, lr, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f3f98 │ │ │ │ ldr r2, [pc, #96] @ 3f3f9c │ │ │ │ ldr r1, [pc, #96] @ 3f3fa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -384719,32 +384719,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009505fc │ │ │ │ - rsbseq r3, lr, r0, asr #10 │ │ │ │ - rsbseq r3, lr, r4, asr r5 │ │ │ │ + addseq r0, r5, ip, lsl r6 │ │ │ │ + rsbseq r3, lr, r0, ror #10 │ │ │ │ + rsbseq r3, lr, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f401c │ │ │ │ ldr r2, [pc, #96] @ 3f4020 │ │ │ │ ldr r1, [pc, #96] @ 3f4024 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27d9b4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384752,17 +384752,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, r5, r8, ror r5 │ │ │ │ - ldrheq r3, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r3, lr, r8, asr #9 │ │ │ │ + umullseq r0, r5, r8, r5 │ │ │ │ + ldrsbeq r3, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r3, lr, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 3f4118 │ │ │ │ ldr r7, [pc, #216] @ 3f411c │ │ │ │ ldr r4, [pc, #216] @ 3f4120 │ │ │ │ @@ -384773,22 +384773,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27d9b4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384806,73 +384806,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 3f4124 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009504f4 │ │ │ │ - rsbseq r3, lr, r8, lsr r4 │ │ │ │ - rsbseq r3, lr, r4, asr r4 │ │ │ │ - ldrsbeq r3, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + addseq r0, r5, r4, lsl r5 │ │ │ │ + rsbseq r3, lr, r8, asr r4 │ │ │ │ + rsbseq r3, lr, r4, ror r4 │ │ │ │ + ldrsheq r3, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 003f4128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 3f41c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #104] @ 3f41c8 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 3f41cc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92773c │ │ │ │ + bl 92775c │ │ │ │ ldr r3, [pc, #84] @ 3f41d0 │ │ │ │ ldr r2, [pc, #84] @ 3f41d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #52] @ 3f41d8 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 929718 │ │ │ │ - rsbseq r3, lr, r0, ror #6 │ │ │ │ - addeq sl, r6, r4, ror #26 │ │ │ │ + b 929738 │ │ │ │ + rsbseq r3, lr, r0, lsl #7 │ │ │ │ + addeq sl, r6, r4, lsl #27 │ │ │ │ @ instruction: 0x01014c9c │ │ │ │ - @ instruction: 0x009503bc │ │ │ │ - ldrsheq r3, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x009503dc │ │ │ │ + rsbseq r3, lr, ip, lsl r3 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ │ │ │ │ 003f41dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384922,17 +384922,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3f42bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r0, r5, ip, r2 │ │ │ │ - rsbseq r3, lr, r8, ror #3 │ │ │ │ - rsbseq r3, lr, r8, lsr #4 │ │ │ │ + @ instruction: 0x009502bc │ │ │ │ + rsbseq r3, lr, r8, lsl #4 │ │ │ │ + rsbseq r3, lr, r8, asr #4 │ │ │ │ │ │ │ │ 003f42c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -385122,28 +385122,28 @@ │ │ │ │ ldr r0, [pc, #60] @ 3f45f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsr r2 │ │ │ │ - rsbseq r3, lr, r0, lsl #3 │ │ │ │ - addseq pc, r4, ip, asr #31 │ │ │ │ - rsbseq r2, lr, r8, lsl pc │ │ │ │ - rsbseq r2, lr, r8, ror #30 │ │ │ │ - addseq pc, r4, r8, lsr #31 │ │ │ │ - ldrsheq r2, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r2, lr, ip, asr pc │ │ │ │ - addseq pc, r4, r4, lsl #31 │ │ │ │ - ldrsbeq r2, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r2, lr, ip, asr #30 │ │ │ │ + addseq r0, r5, r8, asr r2 │ │ │ │ + rsbseq r3, lr, r0, lsr #3 │ │ │ │ + addseq pc, r4, ip, ror #31 │ │ │ │ + rsbseq r2, lr, r8, lsr pc │ │ │ │ + rsbseq r2, lr, r8, lsl #31 │ │ │ │ + addseq pc, r4, r8, asr #31 │ │ │ │ + rsbseq r2, lr, r4, lsl pc │ │ │ │ + rsbseq r2, lr, ip, ror pc │ │ │ │ + addseq pc, r4, r4, lsr #31 │ │ │ │ + ldrsheq r2, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r2, lr, ip, ror #30 │ │ │ │ ldr r0, [pc, #4] @ 3f4604 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq fp, pc, r0, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f46dc │ │ │ │ @@ -385188,20 +385188,20 @@ │ │ │ │ orr r2, ip, r2 │ │ │ │ str r2, [r4, #948] @ 0x3b4 │ │ │ │ b 3f4664 │ │ │ │ ldr r1, [pc, #24] @ 3f46e4 │ │ │ │ ldr r0, [pc, #24] @ 3f46e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f4650 │ │ │ │ smlatteq r1, r0, r7, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq pc, r4, r8, lsl #30 │ │ │ │ - rsbseq r2, lr, r8, ror #28 │ │ │ │ + addseq pc, r4, r8, lsr #30 │ │ │ │ + rsbseq r2, lr, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ 3f47e8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385209,35 +385209,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3f47ec │ │ │ │ ldr r1, [pc, #212] @ 3f47f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #192] @ 3f47f4 │ │ │ │ ldr r1, [pc, #192] @ 3f47f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #160] @ 3f47fc │ │ │ │ ldr r1, [pc, #160] @ 3f4800 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #128] @ 3f4804 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e81e4 │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -385251,30 +385251,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381368 │ │ │ │ - @ instruction: 0x0094fed0 │ │ │ │ - rsbseq pc, fp, r0, ror #7 │ │ │ │ - rsbseq lr, lr, r8, lsr r4 │ │ │ │ - rsbseq r2, lr, ip, lsl lr │ │ │ │ + @ instruction: 0x0094fef0 │ │ │ │ + rsbseq pc, fp, r0, lsl #8 │ │ │ │ + rsbseq lr, lr, r8, asr r4 │ │ │ │ rsbseq r2, lr, ip, lsr lr │ │ │ │ - rsbseq ip, ip, ip, lsr #26 │ │ │ │ - rsbseq ip, ip, r8, lsr sp │ │ │ │ - rsbseq r3, lr, r8, ror r3 │ │ │ │ + rsbseq r2, lr, ip, asr lr │ │ │ │ + rsbseq ip, ip, ip, asr #26 │ │ │ │ + rsbseq ip, ip, r8, asr sp │ │ │ │ + @ instruction: 0x007e3398 │ │ │ │ smlaleq fp, pc, r8, r7 @ │ │ │ │ - ldrsbeq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r2, [lr], #-216 @ 0xffffff28 @ │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #152] @ 3f48b4 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3f4844 │ │ │ │ ldr r3, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #952] @ 0x3b8 │ │ │ │ and r0, r3, #1 │ │ │ │ @@ -385300,29 +385300,29 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 3f48bc │ │ │ │ ldr r0, [pc, #52] @ 3f48c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatteq r1, ip, r5, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq pc, r4, ip, asr #26 │ │ │ │ - rsbseq r2, lr, ip, lsr #25 │ │ │ │ + addseq pc, r4, ip, ror #26 │ │ │ │ + rsbseq r2, lr, ip, asr #25 │ │ │ │ ldr r0, [pc, #4] @ 3f48d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq fp, pc, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3f49fc │ │ │ │ ldr r2, [pc, #272] @ 3f4a00 │ │ │ │ @@ -385331,15 +385331,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movls r2, #2048 @ 0x800 │ │ │ │ movhi r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -385348,15 +385348,15 @@ │ │ │ │ ldr r2, [pc, #204] @ 3f4a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f499c │ │ │ │ ldrb r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ bls 3f497c │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -385376,53 +385376,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3f4a1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3f497c │ │ │ │ ldr r3, [pc, #76] @ 3f4a20 │ │ │ │ ldr ip, [pc, #76] @ 3f4a24 │ │ │ │ ldr r1, [pc, #76] @ 3f4a28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f4a2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 3f497c │ │ │ │ - addseq pc, r4, r8, lsr #27 │ │ │ │ - rsbseq r0, lr, r4, lsr #13 │ │ │ │ - @ instruction: 0x007e2c90 │ │ │ │ - rsbseq r2, lr, r4, ror #24 │ │ │ │ + addseq pc, r4, r8, asr #27 │ │ │ │ + rsbseq r0, lr, r4, asr #13 │ │ │ │ + ldrheq r2, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, lr, r4, lsl #25 │ │ │ │ rsceq fp, pc, r0, ror r6 @ │ │ │ │ - @ instruction: 0x0094fcf4 │ │ │ │ + addseq pc, r4, r4, lsl sp @ │ │ │ │ + rsbseq r2, lr, r8, lsr ip │ │ │ │ rsbseq r2, lr, r8, lsl ip │ │ │ │ - ldrsheq r2, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq pc, r4, r4, asr #25 │ │ │ │ - rsbseq r2, lr, r8, lsl #24 │ │ │ │ - rsbseq r2, lr, r8, asr #23 │ │ │ │ + addseq pc, r4, r4, ror #25 │ │ │ │ + rsbseq r2, lr, r8, lsr #24 │ │ │ │ + rsbseq r2, lr, r8, ror #23 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #948 @ 0x3b4 │ │ │ │ ldrb r3, [r0, #948] @ 0x3b4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ add r6, r4, #952 @ 0x3b8 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrh r3, [r6] │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne 3f4aa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -385431,20 +385431,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldrh r3, [r6] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -385461,40 +385461,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #92] @ 3f4b80 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #76] @ 3f4b84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #64] @ 3f4b88 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r4, r4, lsr #23 │ │ │ │ - rsbseq lr, fp, r8, ror #31 │ │ │ │ - rsbseq lr, lr, r4, asr #32 │ │ │ │ + addseq pc, r4, r4, asr #23 │ │ │ │ + rsbseq pc, fp, r8 │ │ │ │ + rsbseq lr, lr, r4, rrx │ │ │ │ rscseq r9, sp, r4, lsl #20 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385714,15 +385714,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3f4f70 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ strb r3, [r2, #948]! @ 0x3b4 │ │ │ │ strh r3, [r2, #2] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -385737,17 +385737,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r8, lsr #15 │ │ │ │ - rsbseq r0, lr, r4, lsr #1 │ │ │ │ - @ instruction: 0x007e2694 │ │ │ │ + addseq pc, r4, r8, asr #15 │ │ │ │ + rsbseq r0, lr, r4, asr #1 │ │ │ │ + ldrheq r2, [lr], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ 3f5060 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385755,34 +385755,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3f5064 │ │ │ │ ldr r1, [pc, #196] @ 3f5068 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #176] @ 3f506c │ │ │ │ ldr r1, [pc, #176] @ 3f5070 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #144] @ 3f5074 │ │ │ │ ldr r1, [pc, #144] @ 3f5078 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ bl 381268 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ bl 381268 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -385799,21 +385799,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r4, r4, lsl r7 @ │ │ │ │ - rsbseq lr, fp, r8, asr fp │ │ │ │ - ldrheq sp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq pc, sp, r0, ror #31 │ │ │ │ - ldrsbeq r2, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq ip, ip, r8, lsr #9 │ │ │ │ - ldrheq ip, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + addseq pc, r4, r4, lsr r7 @ │ │ │ │ + rsbseq lr, fp, r8, ror fp │ │ │ │ + ldrsbeq sp, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, lr, r0 │ │ │ │ + ldrsheq r2, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq ip, ip, r8, asr #9 │ │ │ │ + ldrsbeq ip, [ip], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #604] @ 3f52f4 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -385962,22 +385962,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3f5304 │ │ │ │ ldr r0, [pc, #44] @ 3f5308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5104 │ │ │ │ tsteq r1, ip, ror #26 │ │ │ │ - addseq pc, r4, r4, asr r5 @ │ │ │ │ + addseq pc, r4, r4, ror r5 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ - addseq pc, r4, r8, asr #7 │ │ │ │ - rsbseq sp, sp, r0, lsr #18 │ │ │ │ + addseq pc, r4, r8, ror #7 │ │ │ │ + rsbseq sp, sp, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #1156] @ 3f57b0 │ │ │ │ @@ -386053,15 +386053,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #852] @ 3f57b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f53a0 │ │ │ │ ldr r1, [pc, #844] @ 3f57c4 │ │ │ │ ldr r0, [pc, #844] @ 3f57c8 │ │ │ │ @@ -386118,15 +386118,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3f4ed8 │ │ │ │ bic r3, r6, #12352 @ 0x3040 │ │ │ │ add r7, r0, #972 @ 0x3cc │ │ │ │ bic r3, r3, #56 @ 0x38 │ │ │ │ tst r6, #32768 @ 0x8000 │ │ │ │ @@ -386174,15 +386174,15 @@ │ │ │ │ ldr r1, [pc, #452] @ 3f57ec │ │ │ │ ldr r0, [pc, #452] @ 3f57f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ and r3, r3, r6 │ │ │ │ strb r3, [r0, #948] @ 0x3b4 │ │ │ │ b 3f53a0 │ │ │ │ @@ -386268,35 +386268,35 @@ │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ str r3, [r4, #956] @ 0x3bc │ │ │ │ bl 3e82b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f5408 │ │ │ │ b 3f5410 │ │ │ │ ldrdeq r3, [r1, -r8] │ │ │ │ - @ instruction: 0x0094f2fd │ │ │ │ + addseq pc, r4, sp, lsl r3 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq pc, r4, r4, ror #4 │ │ │ │ - ldrheq sp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - addseq pc, r4, r8, lsr #4 │ │ │ │ - rsbseq lr, sp, r4, lsl #17 │ │ │ │ - addseq pc, r4, r4, lsl r2 @ │ │ │ │ - rsbseq sp, sp, ip, ror #14 │ │ │ │ - addseq pc, r4, r0, ror #2 │ │ │ │ - ldrheq lr, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sp, lr, ip, lsl #12 │ │ │ │ - addseq pc, r4, r4, lsl #2 │ │ │ │ - rsbseq lr, fp, r8, asr r5 │ │ │ │ - ldrheq sp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - addseq pc, r4, r8, ror r0 @ │ │ │ │ - rsbseq r2, lr, r4, lsr #32 │ │ │ │ + addseq pc, r4, r4, lsl #5 │ │ │ │ + ldrsbeq sp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + addseq pc, r4, r8, asr #4 │ │ │ │ + rsbseq lr, sp, r4, lsr #17 │ │ │ │ + addseq pc, r4, r4, lsr r2 @ │ │ │ │ + rsbseq sp, sp, ip, lsl #15 │ │ │ │ + addseq pc, r4, r0, lsl #3 │ │ │ │ + ldrsbeq lr, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sp, lr, ip, lsr #12 │ │ │ │ + addseq pc, r4, r4, lsr #2 │ │ │ │ + rsbseq lr, fp, r8, ror r5 │ │ │ │ + ldrsbeq sp, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + umullseq pc, r4, r8, r0 @ │ │ │ │ + rsbseq r2, lr, r4, asr #32 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - addseq lr, r4, ip, asr pc │ │ │ │ - ldrheq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - addseq lr, r4, ip, lsl pc │ │ │ │ - @ instruction: 0x007e1e9c │ │ │ │ + addseq lr, r4, ip, ror pc │ │ │ │ + ldrsbeq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + addseq lr, r4, ip, lsr pc │ │ │ │ + ldrheq r1, [lr], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 003f5808 : │ │ │ │ str r1, [r0, #940] @ 0x3ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -386316,57 +386316,57 @@ │ │ │ │ ldr r1, [pc, #64] @ 3f5888 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, r8, asr lr │ │ │ │ - rsbseq pc, sp, r4, asr r7 @ │ │ │ │ - rsbseq r1, lr, r4, asr #26 │ │ │ │ + addseq lr, r4, r8, ror lr │ │ │ │ + rsbseq pc, sp, r4, ror r7 @ │ │ │ │ + rsbseq r1, lr, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f58ec │ │ │ │ ldr r2, [pc, #72] @ 3f58f0 │ │ │ │ ldr r1, [pc, #72] @ 3f58f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, ip, ror #28 │ │ │ │ - rsbseq r1, lr, r0, asr #27 │ │ │ │ - ldrsbeq r1, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + addseq lr, r4, ip, lsl #29 │ │ │ │ + rsbseq r1, lr, r0, ror #27 │ │ │ │ + ldrsheq r1, [lr], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #8] @ 3f5908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ rsceq sl, pc, r4, lsl r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ 3f5a2c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -386375,49 +386375,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3f5a30 │ │ │ │ ldr r1, [pc, #248] @ 3f5a34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #228] @ 3f5a38 │ │ │ │ ldr r1, [pc, #228] @ 3f5a3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r9, [pc, #216] @ 3f5a40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #192] @ 3f5a44 │ │ │ │ ldr r1, [pc, #192] @ 3f5a48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #160] @ 3f5a4c │ │ │ │ ldr r1, [pc, #160] @ 3f5a50 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [pc, #140] @ 3f5a54 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r6, [pc, #124] @ 3f5a58 │ │ │ │ ldr lr, [pc, #124] @ 3f5a5c │ │ │ │ ldr ip, [pc, #124] @ 3f5a60 │ │ │ │ ldr r1, [pc, #124] @ 3f5a64 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r8, #108] @ 0x6c │ │ │ │ @@ -386431,26 +386431,26 @@ │ │ │ │ ldr r0, [pc, #84] @ 3f5a68 │ │ │ │ str ip, [r3, #120] @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x0094edf4 │ │ │ │ - rsbseq lr, ip, r8, lsr fp │ │ │ │ - rsbseq lr, ip, r8, asr #22 │ │ │ │ - rsbseq lr, fp, r0, asr #3 │ │ │ │ - ldrsbeq lr, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + b 927f30 │ │ │ │ + addseq lr, r4, r4, lsl lr │ │ │ │ + rsbseq lr, ip, r8, asr fp │ │ │ │ + rsbseq lr, ip, r8, ror #22 │ │ │ │ + rsbseq lr, fp, r0, ror #3 │ │ │ │ + ldrsheq lr, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - rsbseq lr, fp, r4, ror r1 │ │ │ │ - ldrsbeq sp, [lr], #-16 @ │ │ │ │ - rsbseq r0, lr, r8, lsr r3 │ │ │ │ - rsbseq r0, lr, r4, asr r3 │ │ │ │ - ldrsbeq r1, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x007be194 │ │ │ │ + ldrsheq sp, [lr], #-16 @ │ │ │ │ + rsbseq r0, lr, r8, asr r3 │ │ │ │ + rsbseq r0, lr, r4, ror r3 │ │ │ │ + ldrsheq r1, [lr], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ rscseq r8, sp, r0, ror #22 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -386474,30 +386474,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #472] @ 3f5c9c │ │ │ │ str r2, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ beq 3f5c48 │ │ │ │ cmp r5, #1 │ │ │ │ bne 3f5c18 │ │ │ │ ldrb r5, [sl] │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ addne r1, r4, #152 @ 0x98 │ │ │ │ movne r3, #0 │ │ │ │ beq 3f5b44 │ │ │ │ asr r2, r5, r3 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -386546,93 +386546,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f5cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5b58 │ │ │ │ ldr r3, [pc, #140] @ 3f5cac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3f5c70 │ │ │ │ mvn r0, #0 │ │ │ │ b 3f5b5c │ │ │ │ ldr r0, [pc, #124] @ 3f5cb8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5b58 │ │ │ │ ldr r3, [pc, #92] @ 3f5cac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5c2c │ │ │ │ ldr r0, [pc, #88] @ 3f5cbc │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5c2c │ │ │ │ ldr r0, [pc, #72] @ 3f5cc0 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5c2c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, ror r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r4, ip, ror ip │ │ │ │ - rsbseq r1, lr, ip, asr #23 │ │ │ │ - rsbseq r1, lr, r4, ror #23 │ │ │ │ + umullseq lr, r4, ip, ip │ │ │ │ + rsbseq r1, lr, ip, ror #23 │ │ │ │ + rsbseq r1, lr, r4, lsl #24 │ │ │ │ tsteq r1, r8, lsr #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r1, r0, r2, r3 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r0, ror #21 │ │ │ │ - ldrsheq r1, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r1, lr, r0, asr #20 │ │ │ │ - rsbseq r1, lr, r4, asr #20 │ │ │ │ + rsbseq r1, lr, r0, lsl #22 │ │ │ │ + rsbseq r1, lr, r0, lsl fp │ │ │ │ + rsbseq r1, lr, r0, ror #20 │ │ │ │ + rsbseq r1, lr, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f5d24 │ │ │ │ ldr r2, [pc, #72] @ 3f5d28 │ │ │ │ ldr r1, [pc, #72] @ 3f5d2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, r4, lsr sl │ │ │ │ - rsbseq r1, lr, r8, lsl #19 │ │ │ │ - rsbseq r1, lr, r0, lsr #19 │ │ │ │ + addseq lr, r4, r4, asr sl │ │ │ │ + rsbseq r1, lr, r8, lsr #19 │ │ │ │ + rsbseq r1, lr, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #308] @ 3f5e7c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -386646,15 +386646,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #256] @ 3f5e90 │ │ │ │ ldr r3, [pc, #256] @ 3f5e94 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r5, [r0, #152] @ 0x98 │ │ │ │ @@ -386693,66 +386693,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f5ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5da8 │ │ │ │ ldr r0, [pc, #64] @ 3f5eac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f5da8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0094e9d0 │ │ │ │ + @ instruction: 0x0094e9f0 │ │ │ │ smlatbeq r1, r8, r0, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, lr, r0, lsl #18 │ │ │ │ - rsbseq r1, lr, r8, lsl r9 │ │ │ │ + rsbseq r1, lr, r0, lsr #18 │ │ │ │ + rsbseq r1, lr, r8, lsr r9 │ │ │ │ tsteq r1, r4, ror r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ qaddeq r3, r4, r1 │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r4, lsl #18 │ │ │ │ - rsbseq r1, lr, ip, lsr #18 │ │ │ │ + rsbseq r1, lr, r4, lsr #18 │ │ │ │ + rsbseq r1, lr, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3f5f7c │ │ │ │ ldr r2, [pc, #180] @ 3f5f80 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #176] @ 3f5f84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #148] @ 3f5f88 │ │ │ │ ldr r1, [pc, #148] @ 3f5f8c │ │ │ │ add r4, r4, #136 @ 0x88 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5f48 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -386772,20 +386772,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r4, r0, asr r8 │ │ │ │ - @ instruction: 0x007e1798 │ │ │ │ - ldrheq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq sp, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq ip, lr, r8, asr ip │ │ │ │ - rsbseq r1, lr, r8, ror r8 │ │ │ │ + addseq lr, r4, r0, ror r8 │ │ │ │ + ldrheq r1, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, fp, ip, lsl ip │ │ │ │ + rsbseq ip, lr, r8, ror ip │ │ │ │ + @ instruction: 0x007e1898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #252] @ 3f60a8 │ │ │ │ ldr r5, [pc, #252] @ 3f60ac │ │ │ │ ldr r4, [pc, #252] @ 3f60b0 │ │ │ │ @@ -386795,24 +386795,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6088 │ │ │ │ ldr fp, [pc, #160] @ 3f60b4 │ │ │ │ ldr sl, [pc, #160] @ 3f60b8 │ │ │ │ mov r9, r0 │ │ │ │ add r7, r6, #160 @ 0xa0 │ │ │ │ @@ -386829,15 +386829,15 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ bl 3e81e4 │ │ │ │ str r0, [r7, #4]! │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldrb r3, [r9, #124] @ 0x7c │ │ │ │ sub r1, r5, r6 │ │ │ │ @@ -386847,20 +386847,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r4, r8, ror #14 │ │ │ │ - ldrheq r1, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq r1, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsbeq sp, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq ip, lr, ip, lsl #22 │ │ │ │ + addseq lr, r4, r8, lsl #15 │ │ │ │ + ldrsbeq r1, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r1, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq sp, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, lr, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #332] @ 3f6224 │ │ │ │ ldr sl, [pc, #332] @ 3f6228 │ │ │ │ ldr r5, [pc, #332] @ 3f622c │ │ │ │ @@ -386873,23 +386873,23 @@ │ │ │ │ mov r9, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov fp, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r2, [fp, #96] @ 0x60 │ │ │ │ cmp r2, r9 │ │ │ │ movne r3, r6 │ │ │ │ orreq r3, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 3f6180 │ │ │ │ @@ -386942,17 +386942,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r4, ip, lsr r6 │ │ │ │ - rsbseq r1, lr, ip, lsl #11 │ │ │ │ - rsbseq r1, lr, r4, lsr #11 │ │ │ │ + addseq lr, r4, ip, asr r6 │ │ │ │ + rsbseq r1, lr, ip, lsr #11 │ │ │ │ + rsbseq r1, lr, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #436] @ 3f63fc │ │ │ │ ldr r1, [pc, #436] @ 3f6400 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -386968,27 +386968,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r5, #0 │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ ldr r6, [pc, #368] @ 3f6410 │ │ │ │ add r6, pc, r6 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ beq 3f62e8 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ sub r3, r2, #151 @ 0x97 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ ldrb r1, [r0, #124] @ 0x7c │ │ │ │ @@ -387036,82 +387036,82 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3f6428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f62fc │ │ │ │ ldr r2, [pc, #100] @ 3f642c │ │ │ │ ldr r3, [pc, #56] @ 3f6404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f63f8 │ │ │ │ ldr r0, [pc, #68] @ 3f6430 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0094e4d0 │ │ │ │ + @ instruction: 0x0094e4f0 │ │ │ │ smlatbeq r1, ip, fp, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, lr, r4, lsl #8 │ │ │ │ - rsbseq r1, lr, ip, lsl r4 │ │ │ │ + rsbseq r1, lr, r4, lsr #8 │ │ │ │ + rsbseq r1, lr, ip, lsr r4 │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r0, lsl #22 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r8, lsr r3 │ │ │ │ + rsbseq r1, lr, r8, asr r3 │ │ │ │ tsteq r1, ip, lsr sl │ │ │ │ - rsbseq r1, lr, r4, asr #6 │ │ │ │ + rsbseq r1, lr, r4, ror #6 │ │ │ │ │ │ │ │ 003f6434 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #168] @ 3f64f4 │ │ │ │ ldr r7, [pc, #168] @ 3f64f8 │ │ │ │ ldr r4, [pc, #168] @ 3f64fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r7 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r2, r8, #88 @ 0x58 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r6, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ bls 3f64d4 │ │ │ │ add r0, r0, r5, lsl #2 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -387124,18 +387124,18 @@ │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ - addseq lr, r4, r4, asr #5 │ │ │ │ - rsbseq r1, lr, r0, lsl r2 │ │ │ │ - rsbseq r1, lr, r4, lsr #4 │ │ │ │ - rsbseq r1, lr, r0, lsl #6 │ │ │ │ + addseq lr, r4, r4, ror #5 │ │ │ │ + rsbseq r1, lr, r0, lsr r2 │ │ │ │ + rsbseq r1, lr, r4, asr #4 │ │ │ │ + rsbseq r1, lr, r0, lsr #6 │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387194,15 +387194,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 3f665c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #72] @ 3f6660 │ │ │ │ ldr r2, [pc, #72] @ 3f6664 │ │ │ │ ldr r3, [pc, #72] @ 3f6668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ @@ -387212,23 +387212,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, r0, lsr #10 │ │ │ │ - ldrsheq pc, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq pc, sp, ip, lsl #14 │ │ │ │ + addseq lr, r4, r0, asr #10 │ │ │ │ + rsbseq pc, sp, r0, lsl r7 @ │ │ │ │ + rsbseq pc, sp, ip, lsr #14 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 3f6678 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq r9, pc, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3f66c8 │ │ │ │ ldr r2, [pc, #52] @ 3f66cc │ │ │ │ @@ -387236,39 +387236,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cebc │ │ │ │ - addseq lr, r4, r0, lsl #9 │ │ │ │ - rsbseq r1, lr, r0, ror #2 │ │ │ │ - rsbseq r1, lr, ip, ror r1 │ │ │ │ + addseq lr, r4, r0, lsr #9 │ │ │ │ + rsbseq r1, lr, r0, lsl #3 │ │ │ │ + @ instruction: 0x007e119c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr ip, [pc, #92] @ 3f6754 │ │ │ │ ldr r2, [pc, #92] @ 3f6758 │ │ │ │ ldr r1, [pc, #92] @ 3f675c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ mov r1, #296 @ 0x128 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ strb r0, [r4, #152] @ 0x98 │ │ │ │ bl 27cd54 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ @@ -387276,17 +387276,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r4, ip, lsl r4 │ │ │ │ - rsbseq r1, lr, r0, lsl #2 │ │ │ │ - rsbseq r1, lr, r4, lsl r1 │ │ │ │ + addseq lr, r4, ip, lsr r4 │ │ │ │ + rsbseq r1, lr, r0, lsr #2 │ │ │ │ + rsbseq r1, lr, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 3f6808 │ │ │ │ ldr r6, [pc, #144] @ 3f680c │ │ │ │ ldr r5, [pc, #144] @ 3f6810 │ │ │ │ @@ -387296,23 +387296,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f67e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -387321,17 +387321,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umullseq lr, r4, ip, r3 │ │ │ │ - rsbseq r1, lr, ip, ror r0 │ │ │ │ - @ instruction: 0x007e1098 │ │ │ │ + @ instruction: 0x0094e3bc │ │ │ │ + @ instruction: 0x007e109c │ │ │ │ + ldrheq r1, [lr], #-8 @ │ │ │ │ │ │ │ │ 003f6814 : │ │ │ │ sub sp, sp, #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -387340,30 +387340,30 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul r0, r2, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl bb1778 │ │ │ │ + bl bb1798 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #60] @ 3f68b0 │ │ │ │ bl 27d300 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb17d8 │ │ │ │ - bl bb1e08 │ │ │ │ + bl bb17f8 │ │ │ │ + bl bb1e28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -387376,47 +387376,47 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, sp, #12 │ │ │ │ stmib ip, {r0, r1, r2, r3} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ ldrh r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #132] @ 3f6974 │ │ │ │ bl 27d300 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb1a44 │ │ │ │ + bl bb1a64 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl bb1778 │ │ │ │ + bl bb1798 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1420 │ │ │ │ + bl bb1440 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb16f4 │ │ │ │ + bl bb1714 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1a44 │ │ │ │ - bl bb1e08 │ │ │ │ + bl bb1a64 │ │ │ │ + bl bb1e28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -387478,20 +387478,20 @@ │ │ │ │ strb r1, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne 3f6a34 │ │ │ │ mov ip, lr │ │ │ │ b 3f69f8 │ │ │ │ ldr r0, [pc, #20] @ 3f6a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr ip, [r4, #172] @ 0xac │ │ │ │ b 3f69f8 │ │ │ │ tsteq r1, r8, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r0, lr, r4, ror #27 │ │ │ │ + rsbseq r0, lr, r4, lsl #28 │ │ │ │ │ │ │ │ 003f6a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [pc, #124] @ 3f6b00 │ │ │ │ @@ -387712,43 +387712,43 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #112] @ 3f6e34 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r4, #68 @ 0x44 │ │ │ │ ldrb r3, [r5, #153] @ 0x99 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r0, [pc, #76] @ 3f6e38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r3, [pc, #60] @ 3f6e3c │ │ │ │ ldr ip, [pc, #60] @ 3f6e40 │ │ │ │ ldr r1, [pc, #60] @ 3f6e44 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbbc │ │ │ │ smlatteq r1, r4, r0, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sp, r4, r0, ror #26 │ │ │ │ - rsbseq ip, fp, r0, lsr sp │ │ │ │ - rsbseq fp, lr, r8, lsl #27 │ │ │ │ - rsbseq r0, lr, r8, ror sl │ │ │ │ - addseq sp, r4, r4, lsl sp │ │ │ │ + addseq sp, r4, r0, lsl #27 │ │ │ │ + rsbseq ip, fp, r0, asr sp │ │ │ │ + rsbseq fp, lr, r8, lsr #27 │ │ │ │ @ instruction: 0x007e0a98 │ │ │ │ - rsbseq r0, lr, ip, ror sl │ │ │ │ + addseq sp, r4, r4, lsr sp │ │ │ │ + ldrheq r0, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x007e0a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #4056] @ 3f7e38 │ │ │ │ ldr r1, [pc, #4056] @ 3f7e3c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -387764,25 +387764,25 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r8, [pc, #3996] @ 3f7e4c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r7, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r5, [r4, #172] @ 0xac │ │ │ │ cmp r5, #0 │ │ │ │ bne 3f6ff4 │ │ │ │ ldrb ip, [r4, #154] @ 0x9a │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ beq 3f6efc │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ @@ -387863,15 +387863,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f6fec │ │ │ │ ldr r3, [pc, #3640] @ 3f7e5c │ │ │ │ ldr r0, [pc, #3640] @ 3f7e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #88 @ 0x58 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 3f6f34 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r5, r5, lsl #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ add r1, r2, r3, lsl #3 │ │ │ │ ldr r2, [r2, r3, lsl #3] │ │ │ │ @@ -388129,15 +388129,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3f7034 │ │ │ │ ldr r1, [pc, #2588] @ 3f7e68 │ │ │ │ ldr r0, [pc, #2588] @ 3f7e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #88 @ 0x58 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f7034 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -388761,29 +388761,29 @@ │ │ │ │ ldr r2, [r3, #4] │ │ │ │ tst r2, #262144 @ 0x40000 │ │ │ │ beq 3f6f20 │ │ │ │ ldr r1, [r3, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6d04 │ │ │ │ b 3f7034 │ │ │ │ - @ instruction: 0x0094dcb8 │ │ │ │ + @ instruction: 0x0094dcd8 │ │ │ │ @ instruction: 0x01011f98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r0, lr, ip, ror r9 │ │ │ │ - rsbseq r0, lr, r0, lsr #19 │ │ │ │ + @ instruction: 0x007e099c │ │ │ │ + rsbseq r0, lr, r0, asr #19 │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ - @ instruction: 0x0094d8b8 │ │ │ │ + @ instruction: 0x0094d8d8 │ │ │ │ @ instruction: 0x01011eb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094daf4 │ │ │ │ - ldrsheq r0, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + addseq sp, r4, r4, lsl fp │ │ │ │ + rsbseq r0, lr, r4, lsl r9 │ │ │ │ subhi r0, r0, r0, lsl #8 │ │ │ │ - addseq sp, r4, ip, asr #13 │ │ │ │ - rsbseq r0, lr, r0, lsr #9 │ │ │ │ - rsbseq lr, sp, r4, lsr sp │ │ │ │ + addseq sp, r4, ip, ror #13 │ │ │ │ + rsbseq r0, lr, r0, asr #9 │ │ │ │ + rsbseq lr, sp, r4, asr sp │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov ip, #0 │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ @@ -389620,15 +389620,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f69b8 │ │ │ │ b 3f7034 │ │ │ │ ldr r0, [pc, #-3372] @ 3f7e70 │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r7, #88 @ 0x58 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f6fa0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ 003f8bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -389673,23 +389673,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ 3f8c8c │ │ │ │ ldr r0, [pc, #40] @ 3f8c90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ ldr ip, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ b 3f8c20 │ │ │ │ mrseq r0, R9_usr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094beb4 │ │ │ │ - rsbseq lr, sp, r0, ror #25 │ │ │ │ + @ instruction: 0x0094bed4 │ │ │ │ + rsbseq lr, sp, r0, lsl #26 │ │ │ │ │ │ │ │ 003f8c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389736,21 +389736,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8d78 │ │ │ │ ldr r0, [pc, #36] @ 3f8d7c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8cd0 │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, r4, asr #27 │ │ │ │ - rsbseq lr, sp, r8, lsr #24 │ │ │ │ + addseq fp, r4, r4, ror #27 │ │ │ │ + rsbseq lr, sp, r8, asr #24 │ │ │ │ │ │ │ │ 003f8d80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389798,21 +389798,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8e68 │ │ │ │ ldr r0, [pc, #36] @ 3f8e6c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8dbc │ │ │ │ tsteq r1, r4, rrx │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094bcd4 │ │ │ │ - rsbseq lr, sp, ip, ror #22 │ │ │ │ + @ instruction: 0x0094bcf4 │ │ │ │ + rsbseq lr, sp, ip, lsl #23 │ │ │ │ │ │ │ │ 003f8e70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389858,21 +389858,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8f50 │ │ │ │ ldr r0, [pc, #36] @ 3f8f54 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8eac │ │ │ │ tstpeq r0, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, ip, ror #23 │ │ │ │ - ldrheq lr, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addseq fp, r4, ip, lsl #24 │ │ │ │ + ldrsbeq lr, [sp], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 003f8f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389920,21 +389920,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9040 │ │ │ │ ldr r0, [pc, #36] @ 3f9044 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8f94 │ │ │ │ smlabbeq r0, ip, lr, pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094bafc │ │ │ │ - rsbseq lr, sp, r4, lsl #20 │ │ │ │ + addseq fp, r4, ip, lsl fp │ │ │ │ + rsbseq lr, sp, r4, lsr #20 │ │ │ │ │ │ │ │ 003f9048 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb lr, [r0, #152] @ 0x98 │ │ │ │ cmp lr, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -390135,25 +390135,25 @@ │ │ │ │ add r3, r9, #20 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr sl, [pc, #3720] @ 3fa214 │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r9, #36 @ 0x24 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3f948c │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9578 │ │ │ │ str r5, [r4, #164] @ 0xa4 │ │ │ │ @@ -390290,20 +390290,20 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f9564 │ │ │ │ ldr r3, [pc, #3140] @ 3fa224 │ │ │ │ ldr r0, [pc, #3140] @ 3fa228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #192 @ 0xc0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f9564 │ │ │ │ ldr r0, [pc, #3120] @ 3fa22c │ │ │ │ add r1, r9, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3f94a0 │ │ │ │ ldr r5, [r4, #156] @ 0x9c │ │ │ │ add r3, r9, r9, lsl #3 │ │ │ │ add r3, r9, r3, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ bl 3f8c94 │ │ │ │ @@ -391050,41 +391050,41 @@ │ │ │ │ strh r0, [r8, #102] @ 0x66 │ │ │ │ b 3f9564 │ │ │ │ ldr r1, [pc, #112] @ 3fa230 │ │ │ │ ldr r0, [pc, #112] @ 3fa234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f94f0 │ │ │ │ mov r1, #0 │ │ │ │ strh r1, [r2, #178] @ 0xb2 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r2, r2, r3 │ │ │ │ strh r1, [r2, #180] @ 0xb4 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r2, r3 │ │ │ │ strh r1, [r3, #200] @ 0xc8 │ │ │ │ b 3f9564 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r0, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r4, ip, asr #15 │ │ │ │ - rsbseq lr, sp, r8, lsr #9 │ │ │ │ - rsbseq lr, sp, r4, asr #9 │ │ │ │ + addseq fp, r4, ip, ror #15 │ │ │ │ + rsbseq lr, sp, r8, asr #9 │ │ │ │ + rsbseq lr, sp, r4, ror #9 │ │ │ │ tstpeq r0, ip, ror sl @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0094b5b8 │ │ │ │ + @ instruction: 0x0094b5d8 │ │ │ │ @ instruction: 0x0100f9b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, r8, lsr r5 │ │ │ │ - @ instruction: 0x007de49c │ │ │ │ - rsbseq lr, sp, r8, lsr #1 │ │ │ │ - addseq sl, r4, r8, asr r9 │ │ │ │ - @ instruction: 0x007dd89c │ │ │ │ + addseq fp, r4, r8, asr r5 │ │ │ │ + ldrheq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq lr, sp, r8, asr #1 │ │ │ │ + addseq sl, r4, r8, ror r9 │ │ │ │ + ldrheq sp, [sp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 003fa238 : │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r0, #153] @ 0x99 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -391156,24 +391156,24 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #32] @ 3fa374 │ │ │ │ ldr r0, [pc, #32] @ 3fa378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #212 @ 0xd4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fa334 │ │ │ │ smlabbeq r0, ip, fp, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, r4, asr #15 │ │ │ │ - rsbseq sp, sp, r4, asr r7 │ │ │ │ + addseq sl, r4, r4, ror #15 │ │ │ │ + rsbseq sp, sp, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3fa38c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ smlaleq r5, pc, r4, sp @ │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ ands r1, r3, #1024 @ 0x400 │ │ │ │ ldrbne r1, [r0, #932] @ 0x3a4 │ │ │ │ lsrne r1, r1, #3 │ │ │ │ andne r1, r1, #1 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ @@ -391181,33 +391181,33 @@ │ │ │ │ lslne r2, r2, #29 │ │ │ │ orrne r1, r1, r2, lsr #31 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ ldrbne r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3fa450 │ │ │ │ ldr r2, [pc, #108] @ 3fa454 │ │ │ │ ldr r1, [pc, #108] @ 3fa458 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #80] @ 3fa45c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [pc, #68] @ 3fa460 │ │ │ │ ldr r2, [pc, #68] @ 3fa464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -391215,17 +391215,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r4, r8, asr r8 │ │ │ │ - rsbseq r9, fp, r8, lsl #14 │ │ │ │ - rsbseq r8, lr, ip, asr r7 │ │ │ │ + addseq sl, r4, r8, ror r8 │ │ │ │ + rsbseq r9, fp, r8, lsr #14 │ │ │ │ + rsbseq r8, lr, ip, ror r7 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strdeq r5, [pc], #204 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -391235,15 +391235,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r5, pc, #76 @ 0x4c │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -391259,17 +391259,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq r0, r0, r0, lsr r0 │ │ │ │ - addseq sl, r4, r0, asr #15 │ │ │ │ - rsbseq sp, sp, r0, asr #12 │ │ │ │ - rsbseq sp, sp, ip, asr r6 │ │ │ │ + addseq sl, r4, r0, ror #15 │ │ │ │ + rsbseq sp, sp, r0, ror #12 │ │ │ │ + rsbseq sp, sp, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #204] @ 3fa5f0 │ │ │ │ ldr r7, [pc, #204] @ 3fa5f4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391278,15 +391278,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e81e4 │ │ │ │ @@ -391300,39 +391300,39 @@ │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #104] @ 3fa600 │ │ │ │ ldr r8, [pc, #104] @ 3fa604 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, sl │ │ │ │ bl 381368 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 381268 │ │ │ │ - addseq sl, r4, r0, lsr #14 │ │ │ │ - rsbseq sp, sp, r0, asr #11 │ │ │ │ - @ instruction: 0x007dd598 │ │ │ │ + addseq sl, r4, r0, asr #14 │ │ │ │ + rsbseq sp, sp, r0, ror #11 │ │ │ │ + ldrheq sp, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ rsceq r5, pc, r4, lsr #23 │ │ │ │ - rsbseq r6, ip, r4, lsl #30 │ │ │ │ - ldrsheq r6, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, ip, r4, lsr #30 │ │ │ │ + rsbseq r6, ip, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #252] @ 3fa724 │ │ │ │ @@ -391379,15 +391379,15 @@ │ │ │ │ ldr r4, [r5, #928] @ 0x3a0 │ │ │ │ b 3fa644 │ │ │ │ ldr r1, [pc, #92] @ 3fa730 │ │ │ │ ldr r0, [pc, #92] @ 3fa734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fa640 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ bl 3e8df8 │ │ │ │ ldr r3, [r5, #936] @ 0x3a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #936] @ 0x3a8 │ │ │ │ @@ -391398,17 +391398,17 @@ │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ bic r3, r3, #45 @ 0x2d │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r5, #932] @ 0x3a4 │ │ │ │ b 3fa6a0 │ │ │ │ smlatteq r0, r0, r7, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq sl, r4, ip, r5 │ │ │ │ - addseq sl, r4, r0, ror r5 │ │ │ │ - ldrheq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x0094a5bc │ │ │ │ + umullseq sl, r4, r0, r5 │ │ │ │ + ldrsbeq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #516] @ 3fa954 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -391425,15 +391425,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #468] @ 3fa95c │ │ │ │ ldr r0, [pc, #468] @ 3fa960 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #444] @ 3fa964 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3fa760 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -391538,17 +391538,17 @@ │ │ │ │ orreq r3, r3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3fa8dc │ │ │ │ b 3fa830 │ │ │ │ @ instruction: 0x0100e6b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094a4bc │ │ │ │ - rsbseq r7, ip, r4, lsl #20 │ │ │ │ - addseq sl, r4, sp, ror r4 │ │ │ │ + @ instruction: 0x0094a4dc │ │ │ │ + rsbseq r7, ip, r4, lsr #20 │ │ │ │ + umullseq sl, r4, sp, r4 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ andeq r8, r0, r0, lsl #1 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ @@ -391634,50 +391634,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fab64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3faa38 │ │ │ │ ldr r0, [pc, #72] @ 3fab68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3faa38 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r0, r4, r3, lr │ │ │ │ andeq r3, r0, r8, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, sp, ip │ │ │ │ - rsbseq sp, sp, r0, lsl #1 │ │ │ │ + rsbseq sp, sp, ip, lsr #32 │ │ │ │ + rsbseq sp, sp, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 3facac │ │ │ │ ldr lr, [pc, #296] @ 3facb0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391734,40 +391734,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3faccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fabc0 │ │ │ │ ldr r0, [pc, #56] @ 3facd0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fabc0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r0, r2, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsr #4 │ │ │ │ andeq r4, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007dcf9c │ │ │ │ - rsbseq ip, sp, r0, asr #31 │ │ │ │ + ldrheq ip, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, sp, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -391817,15 +391817,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 3fae68 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fae3c │ │ │ │ ldr r3, [pc, #632] @ 3fb044 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fae3c │ │ │ │ @@ -391842,22 +391842,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3fb050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [pc, #528] @ 3fb054 │ │ │ │ ldr r3, [pc, #492] @ 3fb034 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391899,22 +391899,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fad84 │ │ │ │ ldr r1, [pc, #300] @ 3fb058 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fafdc │ │ │ │ ldr r1, [pc, #264] @ 3fb048 │ │ │ │ @@ -391932,26 +391932,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3fb064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fafd0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 3fadbc │ │ │ │ @@ -391963,43 +391963,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 3faea8 │ │ │ │ b 3fadc4 │ │ │ │ ldr r0, [pc, #108] @ 3fb068 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fafb4 │ │ │ │ ldr r0, [pc, #92] @ 3fb06c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fad84 │ │ │ │ ldr r0, [pc, #76] @ 3fb070 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fae3c │ │ │ │ tsteq r0, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq lr, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ @ instruction: 0x00005bbc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r8, asr #29 │ │ │ │ + rsbseq ip, sp, r8, ror #29 │ │ │ │ smlabteq r0, r0, pc, sp @ │ │ │ │ strdeq r6, [r0], -r4 │ │ │ │ andeq r6, r0, r4, lsl #10 │ │ │ │ - rsbseq ip, sp, ip, lsr lr │ │ │ │ - ldrsbeq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, sp, r8, asr #25 │ │ │ │ - rsbseq ip, sp, r8, ror sp │ │ │ │ - rsbseq ip, sp, ip, lsl #26 │ │ │ │ + rsbseq ip, sp, ip, asr lr │ │ │ │ + ldrsheq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, sp, r8, ror #25 │ │ │ │ + @ instruction: 0x007dcd98 │ │ │ │ + rsbseq ip, sp, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 3fb158 │ │ │ │ mov r7, r1 │ │ │ │ @@ -392049,17 +392049,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27ca54 │ │ │ │ - rsbseq ip, sp, ip, lsl sp │ │ │ │ - rsbseq ip, sp, r0, lsl sp │ │ │ │ - rsbseq ip, sp, r8, lsl sp │ │ │ │ + rsbseq ip, sp, ip, lsr sp │ │ │ │ + rsbseq ip, sp, r0, lsr sp │ │ │ │ + rsbseq ip, sp, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 3fb56c │ │ │ │ ldr r3, [pc, #1008] @ 3fb570 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -392201,24 +392201,24 @@ │ │ │ │ beq 3fb4fc │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3fb5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fb2a4 │ │ │ │ ldr r3, [pc, #444] @ 3fb5a8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb20c │ │ │ │ ldr r3, [pc, #412] @ 3fb59c │ │ │ │ @@ -392235,25 +392235,25 @@ │ │ │ │ beq 3fb520 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb20c │ │ │ │ ldr r3, [pc, #308] @ 3fb5b0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb304 │ │ │ │ @@ -392271,75 +392271,75 @@ │ │ │ │ beq 3fb544 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 3fb5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fb304 │ │ │ │ ldr r0, [pc, #180] @ 3fb5b8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fb2a4 │ │ │ │ ldr r0, [pc, #148] @ 3fb5bc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb20c │ │ │ │ ldr r0, [pc, #116] @ 3fb5c0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fb304 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, ip, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror #24 │ │ │ │ - rsbseq ip, sp, r8, lsl ip │ │ │ │ - addseq r9, r4, r4, asr #22 │ │ │ │ - ldrsheq ip, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq ip, sp, r8, lsr ip │ │ │ │ + addseq r9, r4, r4, ror #22 │ │ │ │ + rsbseq ip, sp, ip, lsl ip │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq sp, [r0, -r0] │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r6, r0, r8, ror r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r8, lsl sl │ │ │ │ + rsbseq ip, sp, r8, lsr sl │ │ │ │ andeq r5, r0, r0, ror #21 │ │ │ │ - rsbseq ip, sp, r0, lsl #22 │ │ │ │ + rsbseq ip, sp, r0, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrheq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq ip, sp, r8, asr #18 │ │ │ │ - rsbseq ip, sp, r4, lsr #21 │ │ │ │ - ldrheq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, sp, r8, ror #18 │ │ │ │ + rsbseq ip, sp, r4, asr #21 │ │ │ │ + ldrsbeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -392365,18 +392365,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3fb654 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ smlatteq r0, r4, r7, sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsheq ip, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq ip, sp, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 3fb7cc │ │ │ │ ldr ip, [pc, #348] @ 3fb7d0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392436,51 +392436,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3fb7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fb6bc │ │ │ │ ldr r0, [pc, #76] @ 3fb7f4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fb6bc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100d794 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, asr #14 │ │ │ │ andeq r2, r0, r8, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ rsceq r4, pc, ip, ror sl @ │ │ │ │ - ldrheq ip, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq ip, sp, ip, lsl r9 │ │ │ │ + ldrsbeq ip, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, sp, ip, lsr r9 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb91c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392654,15 +392654,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3fbbb8 │ │ │ │ ldr r8, [pc, #480] @ 3fbca8 │ │ │ │ mov r9, r4 │ │ │ │ b 3fbaf8 │ │ │ │ - bl 9ecda8 │ │ │ │ + bl 9ecdc8 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3fbb20 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -392752,45 +392752,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fbcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fba68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fbccc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fba68 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r0, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, r4, r3, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ smlabbeq r0, ip, r2, sp │ │ │ │ - bl 8fc0c0 │ │ │ │ + bl 8fc0c0 │ │ │ │ tsteq r0, r4, asr #4 │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r0, asr #9 │ │ │ │ rsbseq ip, sp, r0, ror #9 │ │ │ │ + rsbseq ip, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 3fbff8 │ │ │ │ ldr r3, [pc, #784] @ 3fbffc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392880,40 +392880,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 3fc008 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fbf48 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ add r0, r4, #16 │ │ │ │ bl 66ff40 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 3fbd34 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9ed82c │ │ │ │ + bl 9ed84c │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 3fbedc │ │ │ │ cmp r0, #1 │ │ │ │ beq 3fbf1c │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9ed8d8 │ │ │ │ + bl 9ed8f8 │ │ │ │ b 3fbd28 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -392965,44 +392965,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fc018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fbe50 │ │ │ │ ldr r0, [pc, #64] @ 3fc01c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fbe50 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sp, [r0, -r0] │ │ │ │ smlabteq r0, r8, r0, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq ip, [sp], #-16 @ │ │ │ │ - rsbseq ip, sp, r0, lsl #4 │ │ │ │ + ldrsheq ip, [sp], #-16 @ │ │ │ │ + rsbseq ip, sp, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 3fc174 │ │ │ │ mov r7, r3 │ │ │ │ @@ -393022,15 +393022,15 @@ │ │ │ │ beq 3fc090 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 8f0c60 │ │ │ │ + bl 8f0c80 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -393042,15 +393042,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8f067c │ │ │ │ + bl 8f069c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -393076,15 +393076,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0c60 │ │ │ │ + bl 8f0c80 │ │ │ │ str r7, [r4] │ │ │ │ b 3fc114 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r4, sp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, r8, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -393148,15 +393148,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0c60 │ │ │ │ + bl 8f0c80 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 3fc20c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -393182,15 +393182,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0c60 │ │ │ │ + bl 8f0c80 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 3fc214 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -393207,23 +393207,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 3fc1fc │ │ │ │ ldr r0, [pc, #416] @ 3fc504 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ mvn r0, #0 │ │ │ │ b 3fc218 │ │ │ │ ldr r0, [pc, #388] @ 3fc508 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 3fc374 │ │ │ │ ldr r3, [pc, #364] @ 3fc50c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc1fc │ │ │ │ ldr r3, [pc, #348] @ 3fc510 │ │ │ │ @@ -393244,23 +393244,23 @@ │ │ │ │ beq 3fc4c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3fc51c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fc1fc │ │ │ │ ldr r3, [pc, #216] @ 3fc50c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc214 │ │ │ │ ldr r3, [pc, #216] @ 3fc520 │ │ │ │ @@ -393281,52 +393281,52 @@ │ │ │ │ beq 3fc4d8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3fc524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fc214 │ │ │ │ ldr r0, [pc, #96] @ 3fc528 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fc1fc │ │ │ │ ldr r0, [pc, #76] @ 3fc52c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fc214 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr ip │ │ │ │ smlatteq r0, r4, fp, ip │ │ │ │ - rsbseq fp, sp, ip, lsr #29 │ │ │ │ - rsbseq fp, sp, ip, ror pc │ │ │ │ + rsbseq fp, sp, ip, asr #29 │ │ │ │ + @ instruction: 0x007dbf9c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, lsr lr │ │ │ │ + rsbseq fp, sp, r8, asr lr │ │ │ │ muleq r0, r4, fp │ │ │ │ - @ instruction: 0x007dbe9c │ │ │ │ - rsbseq fp, sp, r8, ror #27 │ │ │ │ - rsbseq fp, sp, ip, asr #29 │ │ │ │ + ldrheq fp, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, sp, r8, lsl #28 │ │ │ │ + rsbseq fp, sp, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 3fcd7c │ │ │ │ @@ -393376,15 +393376,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 3fcd90 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 3fcd94 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #1912] @ 3fcd98 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -393411,15 +393411,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8f067c │ │ │ │ + bl 8f069c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fcca4 │ │ │ │ @@ -393468,15 +393468,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0c60 │ │ │ │ + bl 8f0c80 │ │ │ │ ldr r2, [pc, #1552] @ 3fcda0 │ │ │ │ ldr r3, [pc, #1516] @ 3fcd80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393627,24 +393627,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 3fcdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc760 │ │ │ │ ldr r3, [pc, #892] @ 3fcdb4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -393664,24 +393664,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3fcdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 3fc64c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -393708,26 +393708,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3fcdc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mvn r4, #0 │ │ │ │ b 3fc788 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3fc64c │ │ │ │ b 3fcae4 │ │ │ │ ldr r1, [pc, #564] @ 3fcdc4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -393753,53 +393753,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3fcdc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc760 │ │ │ │ ldr r0, [pc, #392] @ 3fcdcc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fcabc │ │ │ │ ldr r0, [pc, #376] @ 3fcdd0 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc760 │ │ │ │ ldr r0, [pc, #332] @ 3fcdd4 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc760 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -393827,64 +393827,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3fcddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fcb74 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3fcde0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fcb74 │ │ │ │ ldr r0, [pc, #120] @ 3fcde4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fcb74 │ │ │ │ @ instruction: 0x0100c8b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror r8 │ │ │ │ - addseq r8, r4, r0, asr r7 │ │ │ │ - addeq lr, r0, r0, lsl #15 │ │ │ │ - ldrsheq r7, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + addseq r8, r4, r0, ror r7 │ │ │ │ + addeq lr, r0, r0, lsr #15 │ │ │ │ + rsbseq r7, fp, r4, lsl r5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ tsteq r0, r4, ror r6 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, ror #22 │ │ │ │ + rsbseq fp, sp, r8, lsl #23 │ │ │ │ andeq r3, r0, r4, asr #19 │ │ │ │ - rsbseq fp, sp, r8, asr #18 │ │ │ │ + rsbseq fp, sp, r8, ror #18 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - rsbseq fp, sp, r4, ror #17 │ │ │ │ + rsbseq fp, sp, r4, lsl #18 │ │ │ │ andeq r2, r0, ip, lsr #5 │ │ │ │ - ldrsheq fp, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq fp, sp, r8, ror #15 │ │ │ │ - rsbseq fp, sp, ip, lsr #20 │ │ │ │ - rsbseq fp, sp, r4, asr r9 │ │ │ │ + rsbseq fp, sp, ip, lsl sl │ │ │ │ + rsbseq fp, sp, r8, lsl #16 │ │ │ │ + rsbseq fp, sp, ip, asr #20 │ │ │ │ + rsbseq fp, sp, r4, ror r9 │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ - rsbseq fp, sp, r0, asr #15 │ │ │ │ - rsbseq fp, sp, r8, asr r7 │ │ │ │ - ldrsbeq fp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq fp, sp, r0, ror #15 │ │ │ │ + rsbseq fp, sp, r8, ror r7 │ │ │ │ + ldrsheq fp, [sp], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -393952,33 +393952,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3fd02c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fce78 │ │ │ │ ldr r0, [pc, #228] @ 3fd030 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fce78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3fce78 │ │ │ │ ldr r3, [pc, #184] @ 3fd034 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -393998,43 +393998,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fce78 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3fd03c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fce78 │ │ │ │ smlatteq r0, r0, pc, fp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0100bfb8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r0, r4, pc, fp @ │ │ │ │ andeq r6, r0, r0, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r0, asr r8 │ │ │ │ - rsbseq fp, sp, r0, lsl #17 │ │ │ │ + rsbseq fp, sp, r0, ror r8 │ │ │ │ + rsbseq fp, sp, r0, lsr #17 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ - rsbseq fp, sp, ip, lsl #14 │ │ │ │ - rsbseq fp, sp, r4, asr #14 │ │ │ │ + rsbseq fp, sp, ip, lsr #14 │ │ │ │ + rsbseq fp, sp, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -394223,30 +394223,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3fd528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fd1f0 │ │ │ │ ldr r1, [pc, #400] @ 3fd52c │ │ │ │ ldr r3, [pc, #344] @ 3fd4f8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -394325,46 +394325,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fd1f0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100bd98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror #26 │ │ │ │ - rsbseq fp, sp, r4, asr r6 │ │ │ │ - strdeq fp, [r2], r8 │ │ │ │ + rsbseq fp, sp, r4, ror r6 │ │ │ │ + addeq fp, r2, r8, lsl ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0100bb98 │ │ │ │ - addeq r0, fp, r8, lsr r4 │ │ │ │ - addeq fp, r2, r8, lsl #22 │ │ │ │ + addeq r0, fp, r8, asr r4 │ │ │ │ + addeq fp, r2, r8, lsr #22 │ │ │ │ andeq r2, r0, r4, ror #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, r0, r0, lsr #4 │ │ │ │ + addeq ip, r0, r0, asr #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, lsr #9 │ │ │ │ + rsbseq fp, sp, r8, asr #9 │ │ │ │ tsteq r0, r8, ror #20 │ │ │ │ - addeq r0, fp, r8, lsl r3 │ │ │ │ - rsbseq fp, sp, r8, asr #8 │ │ │ │ - strdeq r0, [fp], ip │ │ │ │ - rsbseq fp, sp, ip, lsr #8 │ │ │ │ - addeq r0, fp, ip, lsr #5 │ │ │ │ - addeq fp, r2, ip, ror r9 │ │ │ │ - rsbseq fp, sp, r4, asr #7 │ │ │ │ - rsbseq fp, sp, r8, asr #7 │ │ │ │ - ldrheq fp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq fp, r2, r4, asr r9 │ │ │ │ - @ instruction: 0x007db39c │ │ │ │ - rsbseq fp, sp, r0, lsr #7 │ │ │ │ - addeq r0, r9, r0, ror sp │ │ │ │ - rsbseq fp, sp, r0, lsr #7 │ │ │ │ + addeq r0, fp, r8, lsr r3 │ │ │ │ + rsbseq fp, sp, r8, ror #8 │ │ │ │ + addeq r0, fp, ip, lsl r3 │ │ │ │ + rsbseq fp, sp, ip, asr #8 │ │ │ │ + addeq r0, fp, ip, asr #5 │ │ │ │ + umulleq fp, r2, ip, r9 │ │ │ │ + rsbseq fp, sp, r4, ror #7 │ │ │ │ + rsbseq fp, sp, r8, ror #7 │ │ │ │ + ldrsbeq fp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq fp, r2, r4, ror r9 │ │ │ │ + ldrheq fp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, sp, r0, asr #7 │ │ │ │ + umulleq r0, r9, r0, sp │ │ │ │ + rsbseq fp, sp, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 3fd780 │ │ │ │ ldr r3, [pc, #512] @ 3fd784 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394473,42 +394473,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3fd7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fd658 │ │ │ │ ldr r0, [pc, #60] @ 3fd7a4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fd658 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, r8, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r0, r0, r7, fp │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r0, ror r1 │ │ │ │ @ instruction: 0x007db190 │ │ │ │ + ldrheq fp, [sp], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 3fd990 │ │ │ │ ldr r1, [pc, #464] @ 3fd994 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394569,28 +394569,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 3fd9a4 │ │ │ │ ldr r0, [pc, #256] @ 3fd9a8 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ ldr r2, [pc, #232] @ 3fd9ac │ │ │ │ ldr r3, [pc, #204] @ 3fd994 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3fd98c │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b87d50 │ │ │ │ + b b87d70 │ │ │ │ ldr r3, [pc, #184] @ 3fd9b0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fd7f8 │ │ │ │ ldr r3, [pc, #168] @ 3fd9b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394607,43 +394607,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fd7f8 │ │ │ │ ldr r0, [pc, #68] @ 3fd9c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fd7f8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0100b5b0 │ │ │ │ - ldrsbeq fp, [sp], #-4 @ │ │ │ │ + ldrsheq fp, [sp], #-4 @ │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ @ instruction: 0x00002db0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq sl, [sp], #-248 @ 0xffffff08 @ │ │ │ │ ldrsbeq sl, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsheq sl, [sp], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -394738,15 +394738,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 8f067c │ │ │ │ + bl 8f069c │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fdf98 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -394769,15 +394769,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8f0c60 │ │ │ │ + bl 8f0c80 │ │ │ │ b 3fda64 │ │ │ │ ldr r2, [pc, #3472] @ 3fe978 │ │ │ │ ldr r3, [pc, #3456] @ 3fe96c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -394843,15 +394843,15 @@ │ │ │ │ beq 3fdbb4 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3fe97c │ │ │ │ ldr r0, [pc, #3208] @ 3fe980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r3, [pc, #3172] @ 3fe974 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fda64 │ │ │ │ @@ -394873,24 +394873,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3fe988 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fda64 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 3fb658 │ │ │ │ ldr r3, [pc, #2996] @ 3fe974 │ │ │ │ @@ -394918,27 +394918,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3fe990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r3, [pc, #2824] @ 3fe974 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fda64 │ │ │ │ @@ -394959,15 +394959,15 @@ │ │ │ │ beq 3fe950 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3fe998 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdd88 │ │ │ │ ldr r3, [pc, #2696] @ 3fe974 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394991,15 +394991,15 @@ │ │ │ │ beq 3fec88 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3fe9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdd88 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe390 │ │ │ │ @@ -395038,15 +395038,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3fe9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fdd88 │ │ │ │ ldr r3, [pc, #2436] @ 3fe9ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -395082,29 +395082,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3fe9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3fdca0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -395178,29 +395178,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3fe9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fdbb4 │ │ │ │ ldr r2, [pc, #1836] @ 3fe9c0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -395226,29 +395226,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3fe9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 3fb074 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -395474,27 +395474,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3fe9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe51c │ │ │ │ b 3fe548 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395506,15 +395506,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3fe9d4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r3, [pc, #620] @ 3fe9d8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fee60 │ │ │ │ @@ -395533,30 +395533,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3fe9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe664 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -395596,15 +395596,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -395615,97 +395615,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3fe9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe664 │ │ │ │ ldr r0, [pc, #200] @ 3fe9e8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fda64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3fe9ec │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r0, [pc, #152] @ 3fe9f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fda64 │ │ │ │ tsteq r0, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [r0, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsl r2 │ │ │ │ - addseq r7, r4, r8, lsl r0 │ │ │ │ - rsbseq fp, sp, ip, asr r1 │ │ │ │ + addseq r7, r4, r8, lsr r0 │ │ │ │ + rsbseq fp, sp, ip, ror r1 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ - rsbseq sl, sp, ip, lsl #24 │ │ │ │ + rsbseq sl, sp, ip, lsr #24 │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbseq sl, sp, r4, ror #26 │ │ │ │ + rsbseq sl, sp, r4, lsl #27 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r0, asr #23 │ │ │ │ + rsbseq sl, sp, r0, ror #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x007daa98 │ │ │ │ + ldrheq sl, [sp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ - rsbseq sl, sp, r0, lsl fp │ │ │ │ + rsbseq sl, sp, r0, lsr fp │ │ │ │ andeq r5, r0, r8, ror ip │ │ │ │ andeq r1, r0, r4, ror #26 │ │ │ │ - ldrsheq fp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq fp, sp, r0, lsl r4 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - rsbseq sl, sp, ip, asr #20 │ │ │ │ + rsbseq sl, sp, ip, ror #20 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r0, asr sl │ │ │ │ + rsbseq sl, sp, r0, ror sl │ │ │ │ andeq r5, r0, ip, ror #28 │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ - rsbseq sl, sp, ip, ror #14 │ │ │ │ - ldrsheq sl, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sl, sp, ip, lsl #15 │ │ │ │ + rsbseq sl, sp, r0, lsl lr │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbseq sl, sp, r8, ror #21 │ │ │ │ + rsbseq sl, sp, r8, lsl #22 │ │ │ │ andeq r6, r0, ip, lsl r9 │ │ │ │ - rsbseq sl, sp, r0, asr #21 │ │ │ │ - rsbseq sl, sp, r8, lsr #1 │ │ │ │ - ldrsbeq sl, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x007da190 │ │ │ │ + rsbseq sl, sp, r0, ror #21 │ │ │ │ + rsbseq sl, sp, r8, asr #1 │ │ │ │ + ldrsheq sl, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrheq sl, [sp], #-16 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq sl, sp, ip, asr #13 │ │ │ │ + rsbseq sl, sp, ip, ror #13 │ │ │ │ andeq r7, r0, r0, ror r1 │ │ │ │ - rsbseq sl, sp, r4, asr r5 │ │ │ │ - rsbseq sl, sp, r0, ror #13 │ │ │ │ - rsbseq r9, sp, r4, ror #31 │ │ │ │ - rsbseq r9, sp, r0, asr #27 │ │ │ │ - ldrsbeq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, sp, r4, ror r5 │ │ │ │ + rsbseq sl, sp, r0, lsl #14 │ │ │ │ + rsbseq sl, sp, r4 │ │ │ │ + rsbseq r9, sp, r0, ror #27 │ │ │ │ + ldrsheq r9, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #8 │ │ │ │ - ldrsheq sl, [sp], #-16 @ │ │ │ │ - andeq r6, r0, r0, lsl fp │ │ │ │ rsbseq sl, sp, r0, lsl r2 │ │ │ │ - ldrsheq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r9, sp, r8, lsr #31 │ │ │ │ - rsbseq sl, sp, r8, asr #32 │ │ │ │ - @ instruction: 0x007da29c │ │ │ │ + andeq r6, r0, r0, lsl fp │ │ │ │ + rsbseq sl, sp, r0, lsr r2 │ │ │ │ + rsbseq r9, sp, r4, lsl pc │ │ │ │ + rsbseq r9, sp, r8, asr #31 │ │ │ │ + rsbseq sl, sp, r8, rrx │ │ │ │ + ldrheq sl, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r8, lsl r5 │ │ │ │ - ldrheq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq sl, sp, r8, asr #7 │ │ │ │ - ldrsheq sl, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r9, sp, r0, ror #31 │ │ │ │ - @ instruction: 0x007da094 │ │ │ │ - rsbseq sl, sp, r0, lsl r4 │ │ │ │ - rsbseq r9, sp, r4, asr ip │ │ │ │ + rsbseq sl, sp, r8, lsr r5 │ │ │ │ + ldrsbeq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, sp, r8, ror #7 │ │ │ │ + rsbseq sl, sp, ip, lsl r5 │ │ │ │ + rsbseq sl, sp, r0 │ │ │ │ + ldrheq sl, [sp], #-4 @ │ │ │ │ + rsbseq sl, sp, r0, lsr r4 │ │ │ │ + rsbseq r9, sp, r4, ror ip │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe5a8 │ │ │ │ ldr r3, [pc, #-128] @ 3fe9f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395726,26 +395726,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3fe9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe5a8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe5a8 │ │ │ │ ldr r3, [pc, #-284] @ 3fe9fc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395767,33 +395767,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3fea00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe598 │ │ │ │ ldr r0, [pc, #-424] @ 3fea04 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -395824,38 +395824,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3fea08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe358 │ │ │ │ ldr r0, [pc, #-644] @ 3fea0c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fda64 │ │ │ │ ldr r0, [pc, #-664] @ 3fea10 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fda64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fecd8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -395881,26 +395881,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3fea18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe558 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe568 │ │ │ │ ldr r3, [pc, #-872] @ 3fea1c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395922,46 +395922,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3fea20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe588 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 3fe598 │ │ │ │ b 3feb10 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3fea24 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r0, [pc, #-1060] @ 3fea28 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fdbb4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395974,22 +395974,22 @@ │ │ │ │ b 3fe848 │ │ │ │ ldr r0, [pc, #-1136] @ 3fea2c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe710 │ │ │ │ ldr r0, [pc, #-1164] @ 3fea30 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe598 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 3fe5a8 │ │ │ │ b 3fea6c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -396011,81 +396011,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 3fea3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe434 │ │ │ │ ldr r0, [pc, #-1336] @ 3fea40 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe5a8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 3fea44 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe808 │ │ │ │ ldr r0, [pc, #-1392] @ 3fea48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe434 │ │ │ │ ldr r0, [pc, #-1416] @ 3fea4c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe558 │ │ │ │ ldr r0, [pc, #-1440] @ 3fea50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe588 │ │ │ │ ldr r0, [pc, #-1464] @ 3fea54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe664 │ │ │ │ ldr r0, [pc, #-1508] @ 3fea58 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fe358 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ff2a4 │ │ │ │ @@ -396218,41 +396218,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3ff220 │ │ │ │ ldr r0, [pc, #72] @ 3ff2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 3ff220 │ │ │ │ ldr r0, [pc, #60] @ 3ff2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74610 │ │ │ │ + bl b74630 │ │ │ │ b 3ff220 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3fd9c4 │ │ │ │ b 3ff1f8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbseq sl, sp, r4, lsr #6 │ │ │ │ - rsbseq sl, sp, r4, ror #6 │ │ │ │ + rsbseq sl, sp, r4, asr #6 │ │ │ │ + rsbseq sl, sp, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 3fd9c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396341,25 +396341,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3ff9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff3bc │ │ │ │ ldr r3, [pc, #1328] @ 3ff9d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396377,25 +396377,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3ff9dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff3bc │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 3ff404 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 3ff404 │ │ │ │ @@ -396451,28 +396451,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ff9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff494 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 3ff5bc │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 3ff5bc │ │ │ │ @@ -396532,26 +396532,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3ff9f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff5bc │ │ │ │ ldr r3, [pc, #596] @ 3ff9fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -396570,61 +396570,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3ffa00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff494 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff4a0 │ │ │ │ ldr r0, [pc, #452] @ 3ffa04 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff3bc │ │ │ │ ldr r0, [pc, #424] @ 3ffa08 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff494 │ │ │ │ ldr r0, [pc, #400] @ 3ffa0c │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff824 │ │ │ │ ldr r0, [pc, #372] @ 3ffa10 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff494 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 3ff5c8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ff3bc │ │ │ │ ldr r3, [pc, #316] @ 3ffa14 │ │ │ │ @@ -396643,15 +396643,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3ffa18 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff794 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff410 │ │ │ │ ldr r3, [pc, #152] @ 3ff9d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396659,63 +396659,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ffa1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff404 │ │ │ │ ldr r0, [pc, #136] @ 3ffa20 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ff984 │ │ │ │ smlatteq r0, r0, sl, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, ip, sl, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rsceq r0, pc, ip, asr #28 │ │ │ │ - addseq r5, r4, r0, lsr #18 │ │ │ │ + addseq r5, r4, r0, asr #18 │ │ │ │ tsteq r0, r0, asr #20 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r8, ror #4 │ │ │ │ + rsbseq sl, sp, r8, lsl #5 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r8, lsr r4 │ │ │ │ + rsbseq sl, sp, r8, asr r4 │ │ │ │ rsceq r0, pc, r8, lsr ip @ │ │ │ │ - addseq r5, r4, r5, lsl #14 │ │ │ │ + addseq r5, r4, r5, lsr #14 │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ - rsbseq sl, sp, r8, ror #3 │ │ │ │ + rsbseq sl, sp, r8, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbseq sl, sp, r0 │ │ │ │ + rsbseq sl, sp, r0, lsr #32 │ │ │ │ andeq r1, r0, r0, lsr r7 │ │ │ │ - rsbseq sl, sp, ip, lsr #1 │ │ │ │ - rsbseq sl, sp, r0, asr r1 │ │ │ │ - rsbseq r9, sp, r8, ror #29 │ │ │ │ - @ instruction: 0x007da098 │ │ │ │ - rsbseq r9, sp, r0, ror #31 │ │ │ │ + rsbseq sl, sp, ip, asr #1 │ │ │ │ + rsbseq sl, sp, r0, ror r1 │ │ │ │ + rsbseq r9, sp, r8, lsl #30 │ │ │ │ + ldrheq sl, [sp], #-8 @ │ │ │ │ + rsbseq sl, sp, r0 │ │ │ │ andeq r5, r0, r4, ror #1 │ │ │ │ - ldrsbeq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r9, sp, r4, asr #25 │ │ │ │ - rsbseq r9, sp, r8, lsl #26 │ │ │ │ + ldrsheq r9, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r9, sp, r4, ror #25 │ │ │ │ + rsbseq r9, sp, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3ffc30 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3ffc34 │ │ │ │ @@ -396802,28 +396802,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ffc50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ffac0 │ │ │ │ ldr r3, [pc, #116] @ 3ffc54 │ │ │ │ ldr ip, [pc, #116] @ 3ffc58 │ │ │ │ ldr r1, [pc, #116] @ 3ffc5c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3ffc60 │ │ │ │ @@ -396836,31 +396836,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3ffac0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r4, r3, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, r4, r3, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsr r3 │ │ │ │ @ instruction: 0x000028b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, sp, r0, lsl lr │ │ │ │ - addseq r5, r4, r8, lsr #2 │ │ │ │ - rsbseq r9, sp, r8, ror #27 │ │ │ │ - ldrsbeq r8, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r9, sp, r0, lsr lr │ │ │ │ + addseq r5, r4, r8, asr #2 │ │ │ │ + rsbseq r9, sp, r8, lsl #28 │ │ │ │ + ldrsheq r8, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbseq r9, sp, r0, lsl lr │ │ │ │ + rsbseq r9, sp, r0, lsr lr │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -396896,37 +396896,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ ldr r3, [pc, #76] @ 3ffd64 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ rsceq r0, pc, r4, asr #9 │ │ │ │ - rsbseq r9, sp, r4, ror #26 │ │ │ │ - rsbseq r9, sp, r0, asr #26 │ │ │ │ + rsbseq r9, sp, r4, lsl #27 │ │ │ │ + rsbseq r9, sp, r0, ror #26 │ │ │ │ │ │ │ │ 003ffd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396964,15 +396964,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 3ffde8 │ │ │ │ ldr r0, [pc, #212] @ 3ffee4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92c328 │ │ │ │ + bl 92c348 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ffeac │ │ │ │ ldr sl, [pc, #184] @ 3ffee8 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -397019,17 +397019,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ rsceq r0, pc, r0, lsl #7 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - addseq r4, r4, r4, asr #28 │ │ │ │ - ldrsheq r7, [sp], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x007d9b94 │ │ │ │ + addseq r4, r4, r4, ror #28 │ │ │ │ + rsbseq r7, sp, r8, lsl pc │ │ │ │ + ldrheq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 003fff00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397043,15 +397043,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 408c18 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 408c18 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 92fedc │ │ │ │ + bl 92fefc │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 3fff28 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cebc │ │ │ │ @@ -397135,39 +397135,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40010c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fffb8 │ │ │ │ ldr r0, [pc, #52] @ 400110 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 3fffb8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, lr, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r0, r4, sp, r8 │ │ │ │ andeq r6, r0, r8, lsl r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r9, sp, ip, asr #19 │ │ │ │ + ldrsbeq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, sp, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 400a70 │ │ │ │ ldr r1, [pc, #2372] @ 400a74 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -397247,15 +397247,15 @@ │ │ │ │ bne 400630 │ │ │ │ ldr r0, [pc, #2096] @ 400a90 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r2, [pc, #2072] @ 400a94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397278,28 +397278,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 400aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4001e0 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 4001bc │ │ │ │ @@ -397369,25 +397369,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 400ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 400178 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fff68 │ │ │ │ b 4003f0 │ │ │ │ ldr r3, [pc, #1568] @ 400abc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -397406,27 +397406,27 @@ │ │ │ │ beq 400920 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 400ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [pc, #1436] @ 400ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400948 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -397553,21 +397553,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ ldr r0, [pc, #936] @ 400aec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4001d4 │ │ │ │ ldr r3, [pc, #912] @ 400af0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4001e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -397582,34 +397582,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 400af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4001e0 │ │ │ │ ldr r0, [pc, #780] @ 400af8 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 400178 │ │ │ │ ldr r3, [pc, #756] @ 400afc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400820 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -397635,75 +397635,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 400b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4006e4 │ │ │ │ ldr r0, [pc, #584] @ 400b08 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4001e0 │ │ │ │ ldr r0, [pc, #544] @ 400b0c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4001e0 │ │ │ │ tst r9, #15 │ │ │ │ bne 4005a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fb9fc │ │ │ │ b 4005a4 │ │ │ │ ldr r0, [pc, #488] @ 400b10 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 400520 │ │ │ │ bl 3fb95c │ │ │ │ b 40060c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 40082c │ │ │ │ b 4006e4 │ │ │ │ ldr r0, [pc, #436] @ 400b14 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4006e4 │ │ │ │ ldr r2, [pc, #260] @ 400a84 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 400b18 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -397714,15 +397714,15 @@ │ │ │ │ beq 4009c0 │ │ │ │ ldr r0, [pc, #368] @ 400b1c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4001e0 │ │ │ │ ldr r3, [pc, #332] @ 400b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397739,81 +397739,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 400b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 400288 │ │ │ │ ldr r0, [pc, #208] @ 400b28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 400288 │ │ │ │ ldrdeq r8, [r0, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, r0, ip, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r4, r4, r4, lsl fp │ │ │ │ + addseq r4, r4, r4, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r0, ip, lsl ip │ │ │ │ smlabteq r0, r8, fp, r8 │ │ │ │ - rsbseq r9, sp, r8, ror #17 │ │ │ │ + rsbseq r9, sp, r8, lsl #18 │ │ │ │ rsceq pc, lr, r8, lsr pc @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, sp, ip, asr r9 │ │ │ │ + rsbseq r9, sp, ip, ror r9 │ │ │ │ rsceq pc, lr, r0, asr #28 │ │ │ │ - addseq r4, r4, lr, lsl r9 │ │ │ │ - addeq r6, r7, ip, ror #6 │ │ │ │ - ldrsbeq r9, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + addseq r4, r4, lr, lsr r9 │ │ │ │ + addeq r6, r7, ip, lsl #7 │ │ │ │ + ldrsheq r9, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r6, r0, r0, asr #20 │ │ │ │ - rsbseq r9, sp, r0, asr r6 │ │ │ │ + rsbseq r9, sp, r0, ror r6 │ │ │ │ muleq r0, r8, fp │ │ │ │ - ldrsheq r9, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - addseq r4, r4, ip, lsr #15 │ │ │ │ + rsbseq r9, sp, r4, lsl r8 │ │ │ │ + addseq r4, r4, ip, asr #15 │ │ │ │ @ instruction: 0x010088b0 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ strdeq r8, [r0, -r0] │ │ │ │ @ instruction: 0x01008794 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ tsteq r0, ip, asr #14 │ │ │ │ tsteq r0, r8, lsl #14 │ │ │ │ - rsbseq r9, sp, ip, lsr r7 │ │ │ │ - rsbseq r9, sp, r0, ror r7 │ │ │ │ + rsbseq r9, sp, ip, asr r7 │ │ │ │ + @ instruction: 0x007d9790 │ │ │ │ andeq r5, r0, r0, lsr #11 │ │ │ │ - rsbseq r9, sp, r8, lsr r7 │ │ │ │ - rsbseq r9, sp, r4, lsr #6 │ │ │ │ - addseq r4, r4, sl, ror #9 │ │ │ │ + rsbseq r9, sp, r8, asr r7 │ │ │ │ + rsbseq r9, sp, r4, asr #6 │ │ │ │ + addseq r4, r4, sl, lsl #10 │ │ │ │ andeq r2, r0, ip, ror r2 │ │ │ │ - ldrsheq r9, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r9, sp, r0, lsl #8 │ │ │ │ - rsbseq r9, sp, ip, ror r6 │ │ │ │ - rsbseq r9, sp, r4, lsr r4 │ │ │ │ - rsbseq r9, sp, r0, lsr #9 │ │ │ │ + rsbseq r9, sp, r4, lsl r5 │ │ │ │ + rsbseq r9, sp, r0, lsr #8 │ │ │ │ + @ instruction: 0x007d969c │ │ │ │ + rsbseq r9, sp, r4, asr r4 │ │ │ │ + rsbseq r9, sp, r0, asr #9 │ │ │ │ rsceq pc, lr, r8, lsr #16 │ │ │ │ - rsbseq r9, sp, r8, asr #3 │ │ │ │ + rsbseq r9, sp, r8, ror #3 │ │ │ │ andeq r1, r0, r8, asr #30 │ │ │ │ - rsbseq r9, sp, r8, lsl #3 │ │ │ │ - ldrsbeq r9, [sp], #-16 @ │ │ │ │ + rsbseq r9, sp, r8, lsr #3 │ │ │ │ + ldrsheq r9, [sp], #-16 @ │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 400b7c │ │ │ │ @@ -397872,15 +397872,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 400c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ ldrdeq pc, [lr], #120 @ 0x78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 400e20 │ │ │ │ mov r8, r1 │ │ │ │ @@ -397896,30 +397896,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 400e30 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 400e34 │ │ │ │ ldr r1, [pc, #408] @ 400e38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3ffd68 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -397997,24 +397997,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 400e40 │ │ │ │ ldr r0, [pc, #52] @ 400e44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [r4], ip │ │ │ │ + addseq r4, r4, ip, lsl r1 │ │ │ │ smlatbeq r0, ip, r1, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r9, sp, r8, lsr #13 │ │ │ │ - @ instruction: 0x007d9690 │ │ │ │ - rsbseq r2, fp, ip, asr lr │ │ │ │ - ldrheq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r9, sp, r8, asr #13 │ │ │ │ + ldrheq r9, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r2, fp, ip, ror lr │ │ │ │ + ldrsbeq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ tsteq r0, r0, asr #32 │ │ │ │ - rsbseq r9, sp, ip, lsr #10 │ │ │ │ - rsbseq r2, ip, r0, asr #7 │ │ │ │ + rsbseq r9, sp, ip, asr #10 │ │ │ │ + rsbseq r2, ip, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 400f2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -398022,25 +398022,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 400f30 │ │ │ │ ldr r1, [pc, #188] @ 400f34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #168] @ 400f38 │ │ │ │ ldr r1, [pc, #168] @ 400f3c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #136] @ 400f40 │ │ │ │ ldr r3, [pc, #136] @ 400f44 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 400f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -398052,31 +398052,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 400f54 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00943ef8 │ │ │ │ - rsbseq r2, fp, r4, lsl #25 │ │ │ │ - ldrsbeq r1, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r0, ip, r4, ror lr │ │ │ │ - @ instruction: 0x007b8898 │ │ │ │ + addseq r3, r4, r8, lsl pc │ │ │ │ + rsbseq r2, fp, r4, lsr #25 │ │ │ │ + ldrsheq r1, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x007c0e94 │ │ │ │ + ldrheq r8, [fp], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsceq pc, lr, r0, asr #10 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -398112,146 +398112,146 @@ │ │ │ │ ldr r1, [pc, #48] @ 401008 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3fff68 │ │ │ │ - addseq r3, r4, r0, lsl #27 │ │ │ │ - rsbseq r9, sp, r4, lsr r3 │ │ │ │ - rsbseq r9, sp, ip, asr #6 │ │ │ │ + addseq r3, r4, r0, lsr #27 │ │ │ │ + rsbseq r9, sp, r4, asr r3 │ │ │ │ + rsbseq r9, sp, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 401064 │ │ │ │ ldr r2, [pc, #64] @ 401068 │ │ │ │ ldr r1, [pc, #64] @ 40106c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 511b4c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3fff00 │ │ │ │ - addseq r3, r4, ip, lsr #26 │ │ │ │ - rsbseq r9, sp, r0, ror #5 │ │ │ │ - ldrsheq r9, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + addseq r3, r4, ip, asr #26 │ │ │ │ + rsbseq r9, sp, r0, lsl #6 │ │ │ │ + rsbseq r9, sp, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 401120 │ │ │ │ ldr r2, [pc, #152] @ 401124 │ │ │ │ ldr r1, [pc, #152] @ 401128 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #120] @ 40112c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c15c │ │ │ │ + bl 92c17c │ │ │ │ ldr r2, [pc, #88] @ 401130 │ │ │ │ ldr r1, [pc, #88] @ 401134 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3ffcc4 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r4, r8, asr #25 │ │ │ │ - rsbseq r9, sp, r8, ror r2 │ │ │ │ - @ instruction: 0x007d9290 │ │ │ │ + addseq r3, r4, r8, ror #25 │ │ │ │ + @ instruction: 0x007d9298 │ │ │ │ + ldrheq r9, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbseq r2, fp, r0, lsr #20 │ │ │ │ - rsbseq r1, lr, r8, ror sl │ │ │ │ + rsbseq r2, fp, r0, asr #20 │ │ │ │ + @ instruction: 0x007e1a98 │ │ │ │ ldr r0, [pc, #8] @ 401148 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ rsceq pc, lr, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 4011f0 │ │ │ │ ldr r2, [pc, #140] @ 4011f4 │ │ │ │ ldr r1, [pc, #140] @ 4011f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #112] @ 4011fc │ │ │ │ ldr ip, [pc, #112] @ 401200 │ │ │ │ ldr r1, [pc, #112] @ 401204 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #76] @ 401208 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 929cb4 │ │ │ │ + bl 929cd4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r4, ip, lsr ip │ │ │ │ - rsbseq r2, fp, r4, lsl #19 │ │ │ │ - rsbseq r1, lr, r0, ror #19 │ │ │ │ + addseq r3, r4, ip, asr ip │ │ │ │ + rsbseq r2, fp, r4, lsr #19 │ │ │ │ + rsbseq r1, lr, r0, lsl #20 │ │ │ │ ldrdeq pc, [lr], #40 @ 0x28 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ smlalseq lr, ip, r8, r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398263,76 +398263,76 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 4012d0 │ │ │ │ ldr r1, [pc, #152] @ 4012d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #132] @ 4012d8 │ │ │ │ ldr r1, [pc, #132] @ 4012dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #100] @ 4012e0 │ │ │ │ ldr r1, [pc, #100] @ 4012e4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3ffcc4 │ │ │ │ add r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 381368 │ │ │ │ add r1, r5, #1120 @ 0x460 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 381268 │ │ │ │ - addseq r3, r4, r4, lsl #23 │ │ │ │ - rsbseq r9, sp, ip, lsl r1 │ │ │ │ - rsbseq r9, sp, r4, lsr r1 │ │ │ │ - rsbseq r0, ip, r8, lsr r2 │ │ │ │ - rsbseq r0, ip, ip, asr #4 │ │ │ │ - rsbseq r2, fp, r8, ror r8 │ │ │ │ - ldrsbeq r1, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addseq r3, r4, r4, lsr #23 │ │ │ │ + rsbseq r9, sp, ip, lsr r1 │ │ │ │ + rsbseq r9, sp, r4, asr r1 │ │ │ │ + rsbseq r0, ip, r8, asr r2 │ │ │ │ + rsbseq r0, ip, ip, ror #4 │ │ │ │ + @ instruction: 0x007b2898 │ │ │ │ + ldrsheq r1, [lr], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 401334 │ │ │ │ ldr r2, [pc, #52] @ 401338 │ │ │ │ ldr r1, [pc, #52] @ 40133c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3fff68 │ │ │ │ - addseq r3, r4, r4, lsr #21 │ │ │ │ - rsbseq r9, sp, r4, asr #32 │ │ │ │ - rsbseq r9, sp, r0, rrx │ │ │ │ + addseq r3, r4, r4, asr #21 │ │ │ │ + rsbseq r9, sp, r4, rrx │ │ │ │ + rsbseq r9, sp, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #84] @ 4013ac │ │ │ │ ldr r2, [pc, #84] @ 4013b0 │ │ │ │ ldr r1, [pc, #84] @ 4013b4 │ │ │ │ @@ -398340,64 +398340,64 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r4, [pc, #48] @ 4013b8 │ │ │ │ ldr r3, [pc, #48] @ 4013bc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ffd68 │ │ │ │ - addseq r3, r4, ip, asr #20 │ │ │ │ - rsbseq r8, sp, ip, ror #31 │ │ │ │ - rsbseq r9, sp, r8 │ │ │ │ + addseq r3, r4, ip, ror #20 │ │ │ │ + rsbseq r9, sp, ip │ │ │ │ + rsbseq r9, sp, r8, lsr #32 │ │ │ │ tsteq r0, ip, ror sl │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 4013cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq pc, lr, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 401438 │ │ │ │ ldr r2, [pc, #80] @ 40143c │ │ │ │ ldr r1, [pc, #80] @ 401440 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #52] @ 401444 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, ip, ror #19 │ │ │ │ - rsbseq r2, fp, r4, lsl #14 │ │ │ │ - rsbseq r1, lr, r0, ror #14 │ │ │ │ + addseq r3, r4, ip, lsl #20 │ │ │ │ + rsbseq r2, fp, r4, lsr #14 │ │ │ │ + rsbseq r1, lr, r0, lsl #15 │ │ │ │ rsceq pc, lr, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #440] @ 40161c │ │ │ │ @@ -398415,15 +398415,15 @@ │ │ │ │ ldr r2, [pc, #408] @ 40162c │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ lsr r1, r6, #2 │ │ │ │ orr r1, r1, r4, lsl #30 │ │ │ │ add r3, r1, #324 @ 0x144 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r8, [pc, #364] @ 401630 │ │ │ │ ldr r5, [r7, r3, lsl #2] │ │ │ │ sub r3, r1, #16 │ │ │ │ @@ -398479,56 +398479,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 401648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4014fc │ │ │ │ ldr r0, [pc, #92] @ 40164c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4014fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100799c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r4, r4, asr r9 │ │ │ │ - rsbseq r8, sp, r0, ror #29 │ │ │ │ - ldrheq r8, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addseq r3, r4, r4, ror r9 │ │ │ │ + rsbseq r8, sp, r0, lsl #30 │ │ │ │ + ldrsbeq r8, [sp], #-232 @ 0xffffff18 @ │ │ │ │ tsteq r0, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, lsl #18 │ │ │ │ andeq r5, r0, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r8, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsheq r8, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r8, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r8, sp, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #184] @ 401720 │ │ │ │ ldr r8, [pc, #184] @ 401724 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -398537,54 +398537,54 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r5, [pc, #144] @ 40172c │ │ │ │ add r4, r4, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #23 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #100] @ 401730 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r0, #1136 @ 0x470 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r7, #776 @ 0x308 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3a3c │ │ │ │ + bl 8e3a5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r4, r4, ror r7 │ │ │ │ - rsbseq r8, sp, r0, ror #25 │ │ │ │ - ldrsheq r8, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x007d8d9c │ │ │ │ + umullseq r3, r4, r4, r7 │ │ │ │ + rsbseq r8, sp, r0, lsl #26 │ │ │ │ + rsbseq r8, sp, r0, lsl sp │ │ │ │ + ldrheq r8, [sp], #-220 @ 0xffffff24 @ │ │ │ │ rsceq lr, lr, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #396] @ 4018dc │ │ │ │ @@ -398605,15 +398605,15 @@ │ │ │ │ ldr r8, [pc, #356] @ 4018f0 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #328] @ 4018f4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 401814 │ │ │ │ lsr r2, r4, #2 │ │ │ │ @@ -398657,89 +398657,89 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 401908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4017bc │ │ │ │ ldr r0, [pc, #84] @ 40190c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4017bc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010076b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r4, r8, ror #12 │ │ │ │ - rsbseq r8, sp, r4, ror #23 │ │ │ │ - rsbseq r8, sp, r8, asr #23 │ │ │ │ + addseq r3, r4, r8, lsl #13 │ │ │ │ + rsbseq r8, sp, r4, lsl #24 │ │ │ │ + rsbseq r8, sp, r8, ror #23 │ │ │ │ tsteq r0, ip, asr r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsr #12 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, r4, lsr #23 │ │ │ │ - rsbseq r8, sp, r8, ror #23 │ │ │ │ + rsbseq r8, sp, r4, asr #23 │ │ │ │ + rsbseq r8, sp, r8, lsl #24 │ │ │ │ ldr r0, [pc, #4] @ 40191c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq lr, lr, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 401990 │ │ │ │ ldr r2, [pc, #88] @ 401994 │ │ │ │ ldr r1, [pc, #88] @ 401998 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 401970 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 6785ec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, r8, asr #9 │ │ │ │ - ldrheq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r8, sp, r8, asr #23 │ │ │ │ + addseq r3, r4, r8, ror #9 │ │ │ │ + ldrsbeq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, sp, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 401a60 │ │ │ │ ldr r3, [pc, #172] @ 401a64 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -398783,15 +398783,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, sp, r8, lsl fp │ │ │ │ + rsbseq r8, sp, r8, lsr fp │ │ │ │ ldrdeq r7, [r0, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 401ae4 │ │ │ │ ldr r2, [pc, #92] @ 401ae8 │ │ │ │ @@ -398799,32 +398799,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 401af0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #64] @ 401af4 │ │ │ │ ldr r3, [pc, #64] @ 401af8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, ip, ror r3 │ │ │ │ - rsbseq r2, fp, ip, asr r0 │ │ │ │ - addeq r9, r0, ip, ror #5 │ │ │ │ + umullseq r3, r4, ip, r3 │ │ │ │ + rsbseq r2, fp, ip, ror r0 │ │ │ │ + addeq r9, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00401afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -398834,27 +398834,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 401b5c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 925e40 │ │ │ │ + bl 925e60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, sp, r8, ror #19 │ │ │ │ + rsbseq r8, sp, r8, lsl #20 │ │ │ │ │ │ │ │ 00401b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -398863,50 +398863,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 401c04 │ │ │ │ ldr r0, [pc, #124] @ 401c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929284 │ │ │ │ + bl 9292a4 │ │ │ │ ldr r1, [pc, #116] @ 401c18 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9277ec │ │ │ │ + bl 92780c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9eb9b8 │ │ │ │ + bl 9eb9d8 │ │ │ │ ldr r3, [pc, #92] @ 401c1c │ │ │ │ ldr r1, [pc, #92] @ 401c20 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fde8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929718 │ │ │ │ + bl 929738 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 401c24 │ │ │ │ add r0, pc, r0 │ │ │ │ b 401b98 │ │ │ │ smlabbeq r0, r4, r2, r7 │ │ │ │ - rsbseq r8, sp, r8, lsl #19 │ │ │ │ - addeq r1, r2, ip, lsr #20 │ │ │ │ + rsbseq r8, sp, r8, lsr #19 │ │ │ │ + addeq r1, r2, ip, asr #20 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r5, sl, r4, lsl pc │ │ │ │ - rsbseq r8, sp, ip, lsl r9 │ │ │ │ + addeq r5, sl, r4, lsr pc │ │ │ │ + rsbseq r8, sp, ip, lsr r9 │ │ │ │ │ │ │ │ 00401c28 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -398939,15 +398939,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 401cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq lr, lr, r8, ror #17 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 40c910 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398958,25 +398958,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #108] @ 401d7c │ │ │ │ ldr r1, [pc, #108] @ 401d80 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #76] @ 401d84 │ │ │ │ ldr ip, [pc, #76] @ 401d88 │ │ │ │ ldr r3, [pc, #76] @ 401d8c │ │ │ │ ldr r1, [pc, #76] @ 401d90 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -398984,23 +398984,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r3, r4, r0, lsr r1 │ │ │ │ - rsbseq r1, fp, r4, lsl #28 │ │ │ │ - rsbseq r0, lr, r0, ror #28 │ │ │ │ - rsbseq r8, sp, r8, lsl r8 │ │ │ │ - rsbseq r8, sp, r0, lsr r8 │ │ │ │ + b 927f30 │ │ │ │ + addseq r3, r4, r0, asr r1 │ │ │ │ + rsbseq r1, fp, r4, lsr #28 │ │ │ │ + rsbseq r0, lr, r0, lsl #29 │ │ │ │ + rsbseq r8, sp, r8, lsr r8 │ │ │ │ + rsbseq r8, sp, r0, asr r8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - umulleq r5, sl, r4, sp │ │ │ │ - rsbseq r8, sp, ip, lsl #16 │ │ │ │ + @ instruction: 0x008a5db4 │ │ │ │ + rsbseq r8, sp, ip, lsr #16 │ │ │ │ ldrsheq sp, [ip], #92 @ 0x5c @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -399108,22 +399108,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl b86fc4 │ │ │ │ + bl b86fe4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9eca0c │ │ │ │ + b 9eca2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -399139,15 +399139,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 9ece04 │ │ │ │ + bl 9ece24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -399181,25 +399181,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 4020d0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 4020d0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl b83be0 │ │ │ │ + bl b83c00 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cebc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4020b0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl b97a4c │ │ │ │ + bl b97a6c │ │ │ │ b 402028 │ │ │ │ ldr r3, [pc, #60] @ 4020f4 │ │ │ │ ldr r1, [pc, #60] @ 4020f8 │ │ │ │ ldr r0, [pc, #60] @ 4020fc │ │ │ │ ldr r2, [pc, #60] @ 402100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -399210,21 +399210,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 40210c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r4, ror #27 │ │ │ │ - @ instruction: 0x007d8598 │ │ │ │ - rsbseq r8, sp, r4, lsr #11 │ │ │ │ - andeq r0, r0, r7, lsr #5 │ │ │ │ - addseq r2, r4, r8, asr #27 │ │ │ │ + addseq r2, r4, r4, lsl #28 │ │ │ │ ldrheq r8, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r8, sp, ip, asr #11 │ │ │ │ + rsbseq r8, sp, r4, asr #11 │ │ │ │ + andeq r0, r0, r7, lsr #5 │ │ │ │ + addseq r2, r4, r8, ror #27 │ │ │ │ + ldrsbeq r8, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, sp, ip, ror #11 │ │ │ │ │ │ │ │ 00402110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -399298,45 +399298,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 4022c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 402194 │ │ │ │ ldr r0, [pc, #64] @ 4022c4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 402194 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabteq r0, r0, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, ip, ip, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, ror #24 │ │ │ │ andeq r3, r0, r8, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, r4, ror r4 │ │ │ │ - rsbseq r8, sp, r0, asr #9 │ │ │ │ + @ instruction: 0x007d8494 │ │ │ │ + rsbseq r8, sp, r0, ror #9 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 4022e0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 4022f8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -399349,15 +399349,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 9edae4 │ │ │ │ + bl 9edb04 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -399409,15 +399409,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl b88c60 │ │ │ │ + bl b88c80 │ │ │ │ ldr r1, [pc, #192] @ 4024cc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 703bbc │ │ │ │ b 4023a0 │ │ │ │ ldr r0, [pc, #176] @ 4024d0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -399438,42 +399438,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 4024dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40238c │ │ │ │ ldr r0, [pc, #56] @ 4024e0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40238c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01006ab4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01006a90 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, asr sl │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, r4, lsl #6 │ │ │ │ - rsbseq r8, sp, r4, asr #6 │ │ │ │ + rsbseq r8, sp, r4, lsr #6 │ │ │ │ + rsbseq r8, sp, r4, ror #6 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399489,19 +399489,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 402550 │ │ │ │ ldr r0, [pc, #28] @ 402554 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b b87d50 │ │ │ │ - ldrsheq r8, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + b b87d70 │ │ │ │ + rsbseq r8, sp, ip, lsl r3 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -399573,16 +399573,16 @@ │ │ │ │ tsteq r0, ip, ror #16 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r2, r4, r0, lsr #17 │ │ │ │ - rsbseq r8, sp, r4, lsr r2 │ │ │ │ + addseq r2, r4, r0, asr #17 │ │ │ │ + rsbseq r8, sp, r4, asr r2 │ │ │ │ │ │ │ │ 00402698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -399707,31 +399707,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 402928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 402700 │ │ │ │ ldr r0, [pc, #84] @ 40292c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 402700 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ @@ -399741,16 +399741,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ tsteq r0, r4, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, ip, lsr #31 │ │ │ │ - ldrsheq r7, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, sp, ip, asr #31 │ │ │ │ + rsbseq r8, sp, r8, lsl r0 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -399782,15 +399782,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 402a34 │ │ │ │ @@ -399829,17 +399829,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatbeq r0, r8, r4, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror r4 │ │ │ │ - addseq r2, r4, r0, asr #8 │ │ │ │ - ldrsheq r7, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - ldrheq r7, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r2, r4, r0, ror #8 │ │ │ │ + rsbseq r7, sp, r0, lsl ip │ │ │ │ + ldrsbeq r7, [sp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 402ad0 │ │ │ │ @@ -399884,15 +399884,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 402ca8 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 402b70 │ │ │ │ - bl 9ecda8 │ │ │ │ + bl 9ecdc8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 402b94 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -399987,41 +399987,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 402d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 402b58 │ │ │ │ ldr r0, [pc, #60] @ 402d68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 402b58 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, r4, r2, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, r4, r2, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ smlatbeq r0, r8, r1, r6 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r4, lsr #24 │ │ │ │ - rsbseq r7, sp, r4, lsr ip │ │ │ │ + rsbseq r7, sp, r4, asr #24 │ │ │ │ + rsbseq r7, sp, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 402fa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -400035,17 +400035,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 402f58 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 402f04 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 402f14 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -400065,48 +400065,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 402dec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 402f64 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 402f64 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r3, [pc, #268] @ 402fa8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9ece70 │ │ │ │ + bl 9ece90 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 402fac │ │ │ │ ldr r3, [pc, #212] @ 402fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -400116,17 +400116,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e3f64 │ │ │ │ + bl 9e3f84 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 402ec4 │ │ │ │ ldr r2, [pc, #128] @ 402fb0 │ │ │ │ @@ -400140,17 +400140,17 @@ │ │ │ │ bne 402f9c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 703b48 │ │ │ │ cmp r1, #0 │ │ │ │ bge 402dcc │ │ │ │ b 402f10 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r1, #5 │ │ │ │ - bl 9e3f6c │ │ │ │ + bl 9e3f8c │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 402f14 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -400177,41 +400177,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9ec9dc │ │ │ │ + bl 9ec9fc │ │ │ │ ldr r0, [pc, #164] @ 4030a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ef474 │ │ │ │ + bl 9ef494 │ │ │ │ ldr r3, [pc, #144] @ 4030a4 │ │ │ │ ldr r2, [pc, #144] @ 4030a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 4030ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #104] @ 4030b0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 4030b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b89248 │ │ │ │ + bl b89268 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -400222,18 +400222,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ rsceq sp, lr, ip, asr #11 │ │ │ │ - umullseq r1, r4, r0, lr │ │ │ │ - ldrsbeq r0, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq pc, sp, r8, lsr fp @ │ │ │ │ - rsbseq r7, sp, r0, lsr r9 │ │ │ │ + @ instruction: 0x00941eb0 │ │ │ │ + ldrsheq r0, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq pc, sp, r8, asr fp @ │ │ │ │ + rsbseq r7, sp, r0, asr r9 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 004030b8 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 403104 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -400259,15 +400259,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -400280,15 +400280,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -400303,15 +400303,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 4032b8 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -400324,15 +400324,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -400354,15 +400354,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 403264 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r0, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01005b98 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -400512,33 +400512,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 4035ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4033d8 │ │ │ │ ldr r0, [pc, #92] @ 4035b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4033d8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @@ -400548,16 +400548,16 @@ │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r8, asr #8 │ │ │ │ - @ instruction: 0x007d7494 │ │ │ │ + rsbseq r7, sp, r8, ror #8 │ │ │ │ + ldrheq r7, [sp], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 004035b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -400674,31 +400674,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 403824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40361c │ │ │ │ ldr r0, [pc, #84] @ 403828 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40361c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r5, [r0, -r4] │ │ │ │ @@ -400708,16 +400708,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ strdeq r5, [r0, -r4] │ │ │ │ @ instruction: 0x00005ab8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r8, ror r2 │ │ │ │ - rsbseq r7, sp, r4, asr #5 │ │ │ │ + @ instruction: 0x007d7298 │ │ │ │ + rsbseq r7, sp, r4, ror #5 │ │ │ │ │ │ │ │ 0040382c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -400823,25 +400823,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 403a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 403888 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 403888 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 403960 │ │ │ │ @@ -400849,15 +400849,15 @@ │ │ │ │ b 403888 │ │ │ │ ldr r0, [pc, #92] @ 403a9c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 403888 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ smlatbeq r0, r8, r5, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01005590 │ │ │ │ tsteq r0, r4, ror r5 │ │ │ │ @@ -400867,16 +400867,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r0, ror #1 │ │ │ │ - rsbseq r7, sp, ip, lsl #2 │ │ │ │ + rsbseq r7, sp, r0, lsl #2 │ │ │ │ + rsbseq r7, sp, ip, lsr #2 │ │ │ │ │ │ │ │ 00403aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -400996,24 +400996,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 403db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 403b40 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403c20 │ │ │ │ b 403b2c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -401038,46 +401038,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 403db8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 403b40 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 403d7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 403d68 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 403d6c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 403b2c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403d54 │ │ │ │ b 403d6c │ │ │ │ tsteq r0, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r4, r0, asr r3 │ │ │ │ + addseq r1, r4, r0, ror r3 │ │ │ │ tsteq r0, r0, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010052bc │ │ │ │ andeq r3, r0, r8, lsr #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ tsteq r1, r4, asr r5 │ │ │ │ + rsbseq r6, sp, r8, lsl #30 │ │ │ │ rsbseq r6, sp, r8, ror #29 │ │ │ │ - rsbseq r6, sp, r8, asr #29 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -401116,15 +401116,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401169,15 +401169,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 403f00 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401340,15 +401340,15 @@ │ │ │ │ bne 404378 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 4042dc │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -401363,35 +401363,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r1, [pc, #448] @ 404428 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ecd34 │ │ │ │ + bl 9ecd54 │ │ │ │ ldr r2, [pc, #400] @ 40442c │ │ │ │ ldr r3, [pc, #380] @ 40441c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401423,31 +401423,31 @@ │ │ │ │ beq 404320 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 404368 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r2, [pc, #248] @ 404434 │ │ │ │ ldr r3, [pc, #220] @ 40441c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 404414 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9e3f6c │ │ │ │ + b 9e3f8c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 40432c │ │ │ │ ldr r3, [pc, #184] @ 404438 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4041cc │ │ │ │ ldr r3, [pc, #168] @ 40443c │ │ │ │ @@ -401464,44 +401464,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 404444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4041d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 404448 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4041cc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r8, ip, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ tsteq r0, r8, ror #22 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ smlabteq r0, r8, sl, r4 │ │ │ │ andeq r3, r0, r8, asr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, sp, r0, asr r8 │ │ │ │ rsbseq r6, sp, r0, ror r8 │ │ │ │ + @ instruction: 0x007d6890 │ │ │ │ │ │ │ │ 0040444c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -401720,15 +401720,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -401958,15 +401958,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 404ba4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 404958 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402182,15 +402182,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 9edadc │ │ │ │ + bl 9edafc │ │ │ │ ldr r2, [pc, #964] @ 4052cc │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 4052d0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -402350,15 +402350,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d9b4 │ │ │ │ b 404c10 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -402574,15 +402574,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 40537c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402951,15 +402951,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 4056bc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 405700 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 405924 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 405a08 │ │ │ │ @@ -402998,19 +402998,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 405b94 │ │ │ │ b 405a80 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - addseq pc, r3, r8, lsr #14 │ │ │ │ - addseq pc, r3, r4, lsl r7 @ │ │ │ │ + addseq pc, r3, r8, asr #14 │ │ │ │ + addseq pc, r3, r4, lsr r7 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - addseq pc, r3, ip, asr #10 │ │ │ │ + addseq pc, r3, ip, ror #10 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00405bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -403043,21 +403043,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb25d4 │ │ │ │ + bl bb25f4 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb11b8 │ │ │ │ + bl bb11d8 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -403176,15 +403176,15 @@ │ │ │ │ bl 27cba4 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9ef0fc │ │ │ │ + bl 9ef11c │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -403198,15 +403198,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 9eccc0 │ │ │ │ + bl 9ecce0 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -403218,15 +403218,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9eca30 │ │ │ │ + b 9eca50 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 406254 │ │ │ │ @@ -403261,15 +403261,15 @@ │ │ │ │ bne 4061ac │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 4060b0 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -403284,21 +403284,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r1, [pc, #540] @ 406264 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -403340,28 +403340,28 @@ │ │ │ │ beq 4060f4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 40619c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r2, [pc, #352] @ 406270 │ │ │ │ ldr r3, [pc, #324] @ 406258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 406250 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e3f6c │ │ │ │ + b 9e3f8c │ │ │ │ ldr r1, [pc, #304] @ 406274 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -403380,15 +403380,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 406250 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 406100 │ │ │ │ ldr r3, [pc, #200] @ 40627c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 405fb0 │ │ │ │ ldr r3, [pc, #184] @ 406280 │ │ │ │ @@ -403405,31 +403405,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 406288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 405fb4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 40628c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 405fb0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01002ebc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r4, lr, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -403437,16 +403437,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ strdeq r2, [r0, -r4] │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ @ instruction: 0x01002c90 │ │ │ │ @ instruction: 0x000063b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, sp, r8, ror sl │ │ │ │ @ instruction: 0x007d4a98 │ │ │ │ + ldrheq r4, [sp], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 4062b8 │ │ │ │ @@ -403633,15 +403633,15 @@ │ │ │ │ beq 4065a8 │ │ │ │ ldr r3, [pc, #448] @ 406740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406668 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 9ed4b4 │ │ │ │ + bl 9ed4d4 │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406710 │ │ │ │ ldr r2, [pc, #404] @ 406744 │ │ │ │ ldr r3, [pc, #388] @ 406738 │ │ │ │ @@ -403676,23 +403676,23 @@ │ │ │ │ beq 4066e0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 406754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406548 │ │ │ │ ldr r3, [pc, #232] @ 406758 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40658c │ │ │ │ @@ -403709,32 +403709,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40675c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40658c │ │ │ │ ldr r0, [pc, #120] @ 406760 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406548 │ │ │ │ ldr r0, [pc, #96] @ 406764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40658c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 406768 │ │ │ │ ldr r1, [pc, #80] @ 40676c │ │ │ │ ldr r0, [pc, #80] @ 406770 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 406774 │ │ │ │ @@ -403746,22 +403746,22 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, asr r8 │ │ │ │ andeq r6, r0, r8, asr #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, sp, ip, lsr #13 │ │ │ │ + rsbseq r4, sp, ip, asr #13 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - rsbseq r4, sp, r8, ror #13 │ │ │ │ - rsbseq r4, sp, r0, lsl #13 │ │ │ │ rsbseq r4, sp, r8, lsl #14 │ │ │ │ - addseq lr, r3, r8, lsl #15 │ │ │ │ - rsbseq r3, sp, r8, lsr pc │ │ │ │ - rsbseq r4, sp, r0, lsr #14 │ │ │ │ + rsbseq r4, sp, r0, lsr #13 │ │ │ │ + rsbseq r4, sp, r8, lsr #14 │ │ │ │ + addseq lr, r3, r8, lsr #15 │ │ │ │ + rsbseq r3, sp, r8, asr pc │ │ │ │ + rsbseq r4, sp, r0, asr #14 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 4067dc │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -403847,15 +403847,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 406890 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 406890 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 004068f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -403962,15 +403962,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00406aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -403978,25 +403978,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9ed82c │ │ │ │ + bl 9ed84c │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 406b20 │ │ │ │ cmp r0, #1 │ │ │ │ beq 406b5c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9ed8d8 │ │ │ │ + bl 9ed8f8 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -404013,17 +404013,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 406c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 9e3f64 │ │ │ │ + bl 9e3f84 │ │ │ │ tst r8, #8 │ │ │ │ bne 406be4 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 406bf0 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -404044,43 +404044,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 406aec │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 406aec │ │ │ │ mov r0, r5 │ │ │ │ bl 4069e0 │ │ │ │ b 406aec │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 40bc84 │ │ │ │ b 406aec │ │ │ │ - addseq lr, r3, r0, ror #6 │ │ │ │ - rsbseq r3, sp, r0, lsl fp │ │ │ │ - rsbseq r4, sp, r4, lsl r3 │ │ │ │ + addseq lr, r3, r0, lsl #7 │ │ │ │ + rsbseq r3, sp, r0, lsr fp │ │ │ │ + rsbseq r4, sp, r4, lsr r3 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 406ca4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c50 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -404093,15 +404093,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 406aa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -404130,26 +404130,26 @@ │ │ │ │ bl 4040a0 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r1, [pc, #52] @ 406d8c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9eced8 │ │ │ │ + bl 9ecef8 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404238,15 +404238,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 406e1c │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 9edae4 │ │ │ │ + bl 9edb04 │ │ │ │ ldr r3, [pc, #332] @ 40703c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404256,15 +404256,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 406e1c │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 406e60 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9edae4 │ │ │ │ + bl 9edb04 │ │ │ │ ldr r3, [pc, #264] @ 407040 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 406cd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404319,19 +404319,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 406e60 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 406e60 │ │ │ │ b 406e1c │ │ │ │ - addseq lr, r3, r2, lsl #1 │ │ │ │ - addseq lr, r3, r7, rrx │ │ │ │ + addseq lr, r3, r2, lsr #1 │ │ │ │ + addseq lr, r3, r7, lsl #1 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x0093dfd0 │ │ │ │ + @ instruction: 0x0093dff0 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -404360,17 +404360,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -404411,15 +404411,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 407204 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -404430,21 +404430,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 407148 │ │ │ │ blx r3 │ │ │ │ b 407148 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r2, [pc, #24] @ 407208 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d5f0 │ │ │ │ + b b8d610 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -404581,15 +404581,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 407670 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 40761c │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -404696,38 +404696,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4077c0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4069e0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ b 407538 │ │ │ │ mov r0, r4 │ │ │ │ bl 4069e0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r2, [pc, #520] @ 40783c │ │ │ │ ldr r3, [pc, #472] @ 407810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4077c0 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e3f6c │ │ │ │ + b 9e3f8c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 40752c │ │ │ │ cmp r3, #2 │ │ │ │ bne 407370 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 407490 │ │ │ │ @@ -404766,26 +404766,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 407854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 407424 │ │ │ │ ldr r2, [pc, #224] @ 407844 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 407424 │ │ │ │ @@ -404802,15 +404802,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 40785c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 407424 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 407860 │ │ │ │ ldr r1, [pc, #148] @ 407864 │ │ │ │ ldr r0, [pc, #148] @ 407868 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404829,37 +404829,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ smlatteq r0, r0, fp, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, ip, fp, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ - addseq sp, r3, r4, lsr #21 │ │ │ │ + addseq sp, r3, r4, asr #21 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ tsteq r0, r8, lsr #18 │ │ │ │ smlabteq r0, r4, r8, r1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ tsteq r0, r4, lsr #16 │ │ │ │ ldrdeq r1, [r0, -r0] │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x007d3794 │ │ │ │ + ldrheq r3, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, sp, r8, lsl #15 │ │ │ │ + rsbseq r3, sp, r8, lsr #15 │ │ │ │ tsteq r1, r8, lsr sl │ │ │ │ - rsbseq r3, sp, r4, ror r7 │ │ │ │ - @ instruction: 0x0093d6d4 │ │ │ │ - rsbseq r2, sp, r4, lsl #29 │ │ │ │ - ldrsbeq r3, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x007d3794 │ │ │ │ + @ instruction: 0x0093d6f4 │ │ │ │ + rsbseq r2, sp, r4, lsr #29 │ │ │ │ + ldrsheq r3, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - @ instruction: 0x0093d6b0 │ │ │ │ - rsbseq r2, sp, r0, ror #28 │ │ │ │ - @ instruction: 0x007d3694 │ │ │ │ + @ instruction: 0x0093d6d0 │ │ │ │ + rsbseq r2, sp, r0, lsl #29 │ │ │ │ + ldrheq r3, [sp], #-100 @ 0xffffff9c @ │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404877,17 +404877,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 4040a0 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -404914,15 +404914,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 0040797c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -404975,22 +404975,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r1, [pc, #156] @ 407b24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40797c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -405059,15 +405059,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl b87d58 │ │ │ │ + bl b87d78 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 407ce4 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405138,17 +405138,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x0093d1dc │ │ │ │ - rsbseq r2, sp, ip, lsl #19 │ │ │ │ - rsbseq r3, sp, ip, ror r2 │ │ │ │ + @ instruction: 0x0093d1fc │ │ │ │ + rsbseq r2, sp, ip, lsr #19 │ │ │ │ + @ instruction: 0x007d329c │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -405218,22 +405218,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r1, [pc, #152] @ 407eec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 40797c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -405416,15 +405416,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 408104 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 408030 │ │ │ │ ldr r2, [pc, #220] @ 40822c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 407f60 │ │ │ │ @@ -405441,30 +405441,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 408238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 407f60 │ │ │ │ ldr r0, [pc, #108] @ 40823c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 407f60 │ │ │ │ ldr r3, [pc, #84] @ 408240 │ │ │ │ ldr r1, [pc, #84] @ 408244 │ │ │ │ ldr r0, [pc, #84] @ 408248 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 40824c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405479,19 +405479,19 @@ │ │ │ │ tsteq r0, r0, lsr #28 │ │ │ │ smlaleq r8, lr, ip, r5 │ │ │ │ tsteq r0, ip, lsl sp │ │ │ │ strdeq r0, [r0, -r4] │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r2, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq r2, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x0093ccb4 │ │ │ │ - rsbseq r2, sp, r4, ror #8 │ │ │ │ - rsbseq r2, sp, r8, lsl #28 │ │ │ │ + ldrsbeq r2, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, sp, r4, lsl lr │ │ │ │ + @ instruction: 0x0093ccd4 │ │ │ │ + rsbseq r2, sp, r4, lsl #9 │ │ │ │ + rsbseq r2, sp, r8, lsr #28 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00408250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -405558,15 +405558,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r2, [pc, #484] @ 40855c │ │ │ │ ldr r3, [pc, #460] @ 408548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405656,47 +405656,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 408570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4082bc │ │ │ │ ldr r0, [pc, #72] @ 408574 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4082bc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01000b98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r3, r5, asr #23 │ │ │ │ + addseq ip, r3, r5, ror #23 │ │ │ │ smlatteq r0, r4, sl, r0 │ │ │ │ smlabbeq r0, ip, sl, r0 │ │ │ │ andeq r5, r0, r4, lsl #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ strdeq r2, [r1, -ip] │ │ │ │ - rsbseq r2, sp, r4, lsl fp │ │ │ │ - rsbseq r2, sp, r8, asr fp │ │ │ │ + rsbseq r2, sp, r4, lsr fp │ │ │ │ + rsbseq r2, sp, r8, ror fp │ │ │ │ │ │ │ │ 00408578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -405715,15 +405715,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 4085e8 │ │ │ │ ldr r2, [pc, #372] @ 408740 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 408698 │ │ │ │ - bl 9ecda8 │ │ │ │ + bl 9ecdc8 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -405785,42 +405785,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 408758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 4085d8 │ │ │ │ ldr r0, [pc, #60] @ 40875c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 4085d8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r0, -r8] │ │ │ │ smlatbeq r0, r8, r7, r0 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, ip, asr #19 │ │ │ │ - rsbseq r2, sp, r0, ror #19 │ │ │ │ + rsbseq r2, sp, ip, ror #19 │ │ │ │ + rsbseq r2, sp, r0, lsl #20 │ │ │ │ │ │ │ │ 00408760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -405838,15 +405838,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 9ecc48 │ │ │ │ + bl 9ecc68 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -405865,51 +405865,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 408940 │ │ │ │ - bl a84d00 │ │ │ │ + bl a84d20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4089c8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9eda30 │ │ │ │ + bl 9eda50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4089fc │ │ │ │ ldr r1, [pc, #496] @ 408a3c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ec078 │ │ │ │ + bl 9ec098 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 408964 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408900 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408934 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl b63cec │ │ │ │ + bl b63d0c │ │ │ │ mov r0, r4 │ │ │ │ bl 402b08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ec568 │ │ │ │ + bl 9ec588 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 408a40 │ │ │ │ ldr r3, [pc, #360] @ 408a34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -405932,23 +405932,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 4088a0 │ │ │ │ - bl b63968 │ │ │ │ + bl b63988 │ │ │ │ mov r2, r0 │ │ │ │ b 4088a0 │ │ │ │ ldr r1, [pc, #256] @ 408a48 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ec078 │ │ │ │ + bl 9ec098 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 40886c │ │ │ │ ldr r3, [pc, #224] @ 408a4c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -405979,47 +405979,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 408a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ mvn r0, #0 │ │ │ │ b 4088c0 │ │ │ │ ldr r3, [pc, #100] @ 408a68 │ │ │ │ ldr ip, [pc, #100] @ 408a6c │ │ │ │ ldr r1, [pc, #100] @ 408a70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 408a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 4089f4 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, r6, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsceq r7, lr, r4, lsl #27 │ │ │ │ tsteq r0, ip, lsr r5 │ │ │ │ - rsbseq r2, sp, r0, asr r8 │ │ │ │ + rsbseq r2, sp, r0, ror r8 │ │ │ │ rsceq r7, lr, r8, lsl #25 │ │ │ │ - ldrsbeq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r2, sp, r4, asr #15 │ │ │ │ - @ instruction: 0x007d2798 │ │ │ │ - @ instruction: 0x0093c4d0 │ │ │ │ - rsbseq r2, sp, r4, asr #14 │ │ │ │ - rsbseq r1, sp, ip, ror ip │ │ │ │ + ldrsheq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, sp, r4, ror #15 │ │ │ │ + ldrheq r2, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x0093c4f0 │ │ │ │ + rsbseq r2, sp, r4, ror #14 │ │ │ │ + @ instruction: 0x007d1c9c │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - umullseq ip, r3, r8, r4 │ │ │ │ - rsbseq ip, fp, ip, asr #29 │ │ │ │ - rsbseq r1, sp, r8, asr #24 │ │ │ │ + @ instruction: 0x0093c4b8 │ │ │ │ + rsbseq ip, fp, ip, ror #29 │ │ │ │ + rsbseq r1, sp, r8, ror #24 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00408a78 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406064,38 +406064,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 408be8 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl b83b4c │ │ │ │ + bl b83b6c │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 27ea28 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 9ef0fc │ │ │ │ + bl 9ef11c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 27ea28 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr ip, [pc, #116] @ 408bec │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 402b08 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 408b10 │ │ │ │ @@ -406122,49 +406122,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ │ │ │ │ 00408c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 408c48 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl b83be0 │ │ │ │ + bl b83c00 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b83be0 │ │ │ │ + b b83c00 │ │ │ │ │ │ │ │ 00408c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b11c4 │ │ │ │ + bl 9b11e4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 408c84 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -406328,17 +406328,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 408bf4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 408fc4 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ ldr r2, [pc, #380] @ 4090cc │ │ │ │ ldr r3, [pc, #356] @ 4090b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406362,17 +406362,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 408da4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 408fe8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f64 │ │ │ │ + bl 9e3f84 │ │ │ │ b 408f48 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 408e40 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -406404,45 +406404,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 4090e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 408e58 │ │ │ │ ldr r0, [pc, #72] @ 4090e4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 408e58 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, ip, r0, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ rscseq pc, pc, r0, lsr pc @ │ │ │ │ ldrheq pc, [pc], #228 @ │ │ │ │ - addseq ip, r3, r0, lsr #2 │ │ │ │ + addseq ip, r3, r0, asr #2 │ │ │ │ andeq r6, r0, ip, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, r8, lsr #7 │ │ │ │ - rsbseq r2, sp, r0, ror #7 │ │ │ │ + rsbseq r2, sp, r8, asr #7 │ │ │ │ + rsbseq r2, sp, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -406480,15 +406480,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl a85118 │ │ │ │ + bl a85138 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -406585,41 +406585,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 409394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409270 │ │ │ │ ldr r0, [pc, #60] @ 409398 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409270 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [pc], #180 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq pc, [pc], #180 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq pc, pc, r8, asr fp @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, ip, ror r1 │ │ │ │ - rsbseq r2, sp, ip, lsr #3 │ │ │ │ + @ instruction: 0x007d219c │ │ │ │ + rsbseq r2, sp, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 4094b0 │ │ │ │ @@ -406719,29 +406719,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 408bf4 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 409500 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl a85328 │ │ │ │ + bl a85348 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 409500 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 409518 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 409540 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl a84d00 │ │ │ │ + bl a84d20 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 409218 │ │ │ │ @@ -406780,34 +406780,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 4096f0 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 409ba0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 409988 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 4098c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40983c │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e3f6c │ │ │ │ + bl 9e3f8c │ │ │ │ ldr r2, [pc, #2012] @ 409e68 │ │ │ │ ldr r3, [pc, #1992] @ 409e58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406819,17 +406819,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 409218 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 408cb4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406923,21 +406923,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 4096c0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e3f64 │ │ │ │ + bl 9e3f84 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 409684 │ │ │ │ ldr r2, [pc, #1496] @ 409e74 │ │ │ │ ldr r3, [pc, #1464] @ 409e58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406956,15 +406956,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a85738 │ │ │ │ + bl a85758 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 40987c │ │ │ │ b 4096cc │ │ │ │ ldr r3, [pc, #1388] @ 409e78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406984,22 +406984,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 409e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409608 │ │ │ │ ldr r3, [pc, #1272] @ 409e88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409660 │ │ │ │ ldr r3, [pc, #1240] @ 409e7c │ │ │ │ @@ -407016,22 +407016,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 409e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409660 │ │ │ │ cmp r3, #0 │ │ │ │ bne 409ce0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -407075,22 +407075,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 409e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 409714 │ │ │ │ ldr r3, [pc, #916] @ 409e9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407109,31 +407109,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 409ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r6] │ │ │ │ b 4097e4 │ │ │ │ ldr r0, [pc, #796] @ 409ea4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409608 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 409ca8 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -407146,21 +407146,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 409d64 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 409ea8 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -407176,35 +407176,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 409764 │ │ │ │ ldr r0, [pc, #588] @ 409eac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409660 │ │ │ │ ldr r0, [pc, #572] @ 409eb0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 409834 │ │ │ │ ldr r0, [pc, #544] @ 409eb4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r0, [r6] │ │ │ │ b 4097e4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e3f6c │ │ │ │ + bl 9e3f8c │ │ │ │ ldr r2, [pc, #504] @ 409eb8 │ │ │ │ ldr r3, [pc, #404] @ 409e58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -407230,23 +407230,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 409ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409a10 │ │ │ │ ldr r3, [pc, #344] @ 409ec4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409be8 │ │ │ │ ldr r3, [pc, #252] @ 409e7c │ │ │ │ @@ -407262,33 +407262,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 409ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409be8 │ │ │ │ ldr r0, [pc, #228] @ 409ecc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409a10 │ │ │ │ ldr r0, [pc, #208] @ 409ed0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 409be8 │ │ │ │ ldr r3, [pc, #192] @ 409ed4 │ │ │ │ ldr r1, [pc, #192] @ 409ed8 │ │ │ │ ldr r0, [pc, #192] @ 409edc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 409ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407312,41 +407312,41 @@ │ │ │ │ rscseq pc, pc, r8, ror r7 @ │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ smlalseq pc, pc, r8, r6 @ │ │ │ │ rscseq pc, pc, r8, ror #10 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, sp, r4, asr #23 │ │ │ │ + rsbseq r1, sp, r4, ror #23 │ │ │ │ andeq r0, r0, r4, asr #31 │ │ │ │ - rsbseq r1, sp, r4, lsr ip │ │ │ │ + rsbseq r1, sp, r4, asr ip │ │ │ │ ldrheq pc, [pc], #60 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbseq r1, sp, ip, lsl ip │ │ │ │ + rsbseq r1, sp, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r1, sp, r8, lsl #22 │ │ │ │ - rsbseq r1, sp, r4, lsl sl │ │ │ │ + rsbseq r1, sp, r8, lsr #22 │ │ │ │ + rsbseq r1, sp, r4, lsr sl │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - ldrsheq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r1, sp, ip, ror #21 │ │ │ │ - rsbseq r1, sp, r0, lsr sl │ │ │ │ + rsbseq r1, sp, ip, lsl sl │ │ │ │ + rsbseq r1, sp, ip, lsl #22 │ │ │ │ + rsbseq r1, sp, r0, asr sl │ │ │ │ rscseq pc, pc, r4, asr #2 │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ - ldrheq r1, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r1, [sp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ - rsbseq r1, sp, r0, lsr #16 │ │ │ │ - rsbseq r1, sp, r0, lsl #21 │ │ │ │ - rsbseq r1, sp, r8, lsl r8 │ │ │ │ - addseq fp, r3, r0, lsr #5 │ │ │ │ - @ instruction: 0x007d1990 │ │ │ │ - ldrheq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, sp, r0, asr #16 │ │ │ │ + rsbseq r1, sp, r0, lsr #21 │ │ │ │ + rsbseq r1, sp, r8, lsr r8 │ │ │ │ + addseq fp, r3, r0, asr #5 │ │ │ │ + ldrheq r1, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - addseq fp, r3, ip, ror r2 │ │ │ │ - rsbseq r1, sp, ip, ror #18 │ │ │ │ - rsbseq r1, sp, r8, ror r9 │ │ │ │ + umullseq fp, r3, ip, r2 │ │ │ │ + rsbseq r1, sp, ip, lsl #19 │ │ │ │ + @ instruction: 0x007d1998 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 40a1d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407385,21 +407385,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 40a1e0 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 40a1d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -407480,37 +407480,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 40a200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40a010 │ │ │ │ b 409f5c │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 40a204 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 40a154 │ │ │ │ ldr r3, [pc, #120] @ 40a208 │ │ │ │ ldr r1, [pc, #120] @ 40a20c │ │ │ │ ldr r0, [pc, #120] @ 40a210 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 40a214 │ │ │ │ @@ -407532,26 +407532,26 @@ │ │ │ │ ldrsbeq lr, [pc], #236 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq lr, pc, r0, lsr lr @ │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ ldrheq lr, [pc], #208 @ │ │ │ │ andeq r3, r0, ip, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, sp, r4, ror r3 │ │ │ │ - rsbseq r9, ip, r4, asr sp │ │ │ │ + umulleq ip, sp, r4, r3 │ │ │ │ + rsbseq r9, ip, r4, ror sp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, sp, r8, ror #14 │ │ │ │ - @ instruction: 0x007d1790 │ │ │ │ - addseq sl, r3, r4, lsr #30 │ │ │ │ - rsbseq r1, sp, r4, lsl r6 │ │ │ │ - rsbseq r1, sp, r0, lsr #15 │ │ │ │ + rsbseq r1, sp, r8, lsl #15 │ │ │ │ + ldrheq r1, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + addseq sl, r3, r4, asr #30 │ │ │ │ + rsbseq r1, sp, r4, lsr r6 │ │ │ │ + rsbseq r1, sp, r0, asr #15 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addseq sl, r3, r0, lsl #30 │ │ │ │ - ldrsheq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r1, sp, ip, ror r7 │ │ │ │ + addseq sl, r3, r0, lsr #30 │ │ │ │ + rsbseq r1, sp, r0, lsl r6 │ │ │ │ + @ instruction: 0x007d179c │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -407859,21 +407859,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 40a74c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3d40 │ │ │ │ + bl 9e3d60 │ │ │ │ ldr r1, [pc, #48] @ 40a764 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -408511,15 +408511,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 409218 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl a84d00 │ │ │ │ + bl a84d20 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -409062,17 +409062,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 40b710 │ │ │ │ rscseq sp, pc, ip, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq sp, pc, r8, lsr r7 @ │ │ │ │ rscseq sp, pc, r8, ror #13 │ │ │ │ - strdeq r3, [r8], r4 │ │ │ │ - @ instruction: 0x007cf99c │ │ │ │ - addeq lr, r1, r8, asr #15 │ │ │ │ + addeq r3, r8, r4, lsl sp │ │ │ │ + ldrheq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + addeq lr, r1, r8, ror #15 │ │ │ │ rscseq sp, pc, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -409118,17 +409118,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 40bbb8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 40bb28 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f5c │ │ │ │ + bl 9e3f7c │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40bba8 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -409145,17 +409145,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40bba4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4095a0 │ │ │ │ - bl 9ef46c │ │ │ │ + bl 9ef48c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e3f64 │ │ │ │ + bl 9e3f84 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 40bb78 │ │ │ │ ldr r2, [pc, #292] @ 40bc68 │ │ │ │ ldr r3, [pc, #272] @ 40bc58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409204,42 +409204,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 40bc7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40bab0 │ │ │ │ ldr r0, [pc, #60] @ 40bc80 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40bab0 │ │ │ │ smlalseq sp, pc, r0, r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq sp, pc, r0, ror r3 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sp, pc, r0, lsl r3 @ │ │ │ │ rscseq sp, pc, r0, asr #5 │ │ │ │ rscseq sp, pc, r4, lsl #5 │ │ │ │ andeq r4, r0, ip, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, ip, r8, lsr sp @ │ │ │ │ - rsbseq pc, ip, r4, asr sp @ │ │ │ │ + rsbseq pc, ip, r8, asr sp @ │ │ │ │ + rsbseq pc, ip, r4, ror sp @ │ │ │ │ │ │ │ │ 0040bc84 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 40bc98 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 409218 │ │ │ │ @@ -409309,15 +409309,15 @@ │ │ │ │ bne 40bd38 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 40bd38 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a84d00 │ │ │ │ + bl a84d20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bd38 │ │ │ │ ldr r3, [pc, #1012] @ 40c1b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40be08 │ │ │ │ @@ -409368,15 +409368,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40be34 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 408bf4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a84d00 │ │ │ │ + bl a84d20 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bd7c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bd7c │ │ │ │ cmp r3, #1 │ │ │ │ beq 40c048 │ │ │ │ @@ -409440,50 +409440,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 40c1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bcfc │ │ │ │ ldr r3, [pc, #496] @ 40c1d8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bcfc │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl b95624 │ │ │ │ + bl b95644 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 40c0dc │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 27ca54 │ │ │ │ b 40bcfc │ │ │ │ ldr r0, [pc, #420] @ 40c1dc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40bfd4 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 409218 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -409505,22 +409505,22 @@ │ │ │ │ beq 40c16c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 40c1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40be44 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 40c020 │ │ │ │ ldr r3, [pc, #220] @ 40c1cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -409539,35 +409539,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40c1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40c020 │ │ │ │ ldr r0, [pc, #120] @ 40c1ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40be44 │ │ │ │ ldr r0, [pc, #104] @ 40c1f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40c020 │ │ │ │ rscseq sp, pc, r8, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq sp, pc, r4, lsr r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rsceq r5, lr, r8, lsl #6 │ │ │ │ rscseq sp, pc, r4, asr #1 │ │ │ │ @@ -409576,22 +409576,22 @@ │ │ │ │ ldrsheq ip, [pc], #244 @ │ │ │ │ rscseq ip, pc, r8, lsr #31 │ │ │ │ rscseq ip, pc, r4, lsr pc @ │ │ │ │ ldrsbeq ip, [pc], #228 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq pc, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, ip, r0, lsl sl @ │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - ldrheq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ - ldrsbeq pc, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq pc, ip, r0, asr #17 │ │ │ │ - rsbseq pc, ip, r8, ror #18 │ │ │ │ + ldrsheq pc, [ip], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq pc, ip, r0, ror #17 │ │ │ │ + rsbseq pc, ip, r8, lsl #19 │ │ │ │ + rsbseq pc, ip, r0, lsl #18 │ │ │ │ │ │ │ │ 0040c1f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409608,20 +409608,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40c264 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq r5, lr, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 40c454 │ │ │ │ ldr r5, [pc, #468] @ 40c458 │ │ │ │ @@ -409632,23 +409632,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 40c340 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 40c3d0 │ │ │ │ @@ -409661,15 +409661,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409703,29 +409703,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 40c324 │ │ │ │ ldr r3, [pc, #156] @ 40c474 │ │ │ │ ldr lr, [pc, #156] @ 40c478 │ │ │ │ ldr r1, [pc, #156] @ 40c47c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409736,30 +409736,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ b 40c324 │ │ │ │ - rsbseq lr, ip, r4, lsr #5 │ │ │ │ - ldrheq lr, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - addseq r8, r3, r4, ror lr │ │ │ │ - rsbseq pc, ip, r8, ror #16 │ │ │ │ - rsbseq pc, ip, r0, lsl #16 │ │ │ │ - addseq r8, r3, r4, asr sp │ │ │ │ - rsbseq pc, ip, ip, lsr #15 │ │ │ │ - rsbseq pc, ip, r4, asr r7 @ │ │ │ │ - addseq r8, r3, r4, lsr #26 │ │ │ │ - rsbseq pc, ip, r0, asr #14 │ │ │ │ - rsbseq pc, ip, r8, lsl r7 @ │ │ │ │ - @ instruction: 0x00938cd0 │ │ │ │ - rsbseq pc, ip, r8, lsr #14 │ │ │ │ - ldrsbeq pc, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq lr, ip, r4, asr #5 │ │ │ │ + ldrsbeq lr, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + umullseq r8, r3, r4, lr │ │ │ │ + rsbseq pc, ip, r8, lsl #17 │ │ │ │ + rsbseq pc, ip, r0, lsr #16 │ │ │ │ + addseq r8, r3, r4, ror sp │ │ │ │ + rsbseq pc, ip, ip, asr #15 │ │ │ │ + rsbseq pc, ip, r4, ror r7 @ │ │ │ │ + addseq r8, r3, r4, asr #26 │ │ │ │ + rsbseq pc, ip, r0, ror #14 │ │ │ │ + rsbseq pc, ip, r8, lsr r7 @ │ │ │ │ + @ instruction: 0x00938cf0 │ │ │ │ + rsbseq pc, ip, r8, asr #14 │ │ │ │ + ldrsheq pc, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 40c510 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -409770,32 +409770,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 40c51c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931fb4 │ │ │ │ + bl 931fd4 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 932ca4 │ │ │ │ + bl 932cc4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq pc, ip, r4, asr #13 │ │ │ │ - addeq sl, lr, r8, lsl #3 │ │ │ │ + rsbseq pc, ip, r4, ror #13 │ │ │ │ + addeq sl, lr, r8, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 40c5c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -409804,25 +409804,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 40c5cc │ │ │ │ ldr r1, [pc, #128] @ 40c5d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #108] @ 40c5d4 │ │ │ │ ldr r1, [pc, #108] @ 40c5d8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #76] @ 40c5dc │ │ │ │ ldr ip, [pc, #76] @ 40c5e0 │ │ │ │ ldr r3, [pc, #76] @ 40c5e4 │ │ │ │ ldr r1, [pc, #76] @ 40c5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -409830,23 +409830,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r8, r3, ip, asr #23 │ │ │ │ - rsbseq r7, sl, ip, lsr #11 │ │ │ │ - rsbseq r6, sp, r4, lsl #12 │ │ │ │ - rsbseq sp, ip, r0, asr #31 │ │ │ │ - ldrsbeq sp, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + b 927f30 │ │ │ │ + addseq r8, r3, ip, ror #23 │ │ │ │ + rsbseq r7, sl, ip, asr #11 │ │ │ │ + rsbseq r6, sp, r4, lsr #12 │ │ │ │ + rsbseq sp, ip, r0, ror #31 │ │ │ │ + ldrsheq sp, [ip], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - addeq fp, r9, ip, lsr r5 │ │ │ │ - rsbseq pc, ip, ip, ror #11 │ │ │ │ + addeq fp, r9, ip, asr r5 │ │ │ │ + rsbseq pc, ip, ip, lsl #12 │ │ │ │ rscseq r3, ip, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 40c64c │ │ │ │ mov r4, r1 │ │ │ │ @@ -409856,40 +409856,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b546d4 │ │ │ │ - @ instruction: 0x00938af0 │ │ │ │ + b b546f4 │ │ │ │ + addseq r8, r3, r0, lsl fp │ │ │ │ + rsbseq sp, ip, r0, asr pc │ │ │ │ rsbseq sp, ip, r0, lsr pc │ │ │ │ - rsbseq sp, ip, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 40c6d4 │ │ │ │ ldr r2, [pc, #100] @ 40c6d8 │ │ │ │ ldr r1, [pc, #100] @ 40c6dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [pc, #68] @ 40c6e0 │ │ │ │ ldr r1, [pc, #68] @ 40c6e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -409897,21 +409897,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - umullseq r8, r3, r0, sl │ │ │ │ - rsbseq r7, sl, r4, ror r4 │ │ │ │ - ldrsbeq r6, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x00938ab0 │ │ │ │ + @ instruction: 0x007a7494 │ │ │ │ + ldrsheq r6, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ rscseq r3, ip, r8, lsr #21 │ │ │ │ - rsbseq sp, ip, r8, asr lr │ │ │ │ + rsbseq sp, ip, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40c798 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -409919,25 +409919,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40c79c │ │ │ │ ldr r1, [pc, #132] @ 40c7a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #112] @ 40c7a4 │ │ │ │ ldr r1, [pc, #112] @ 40c7a8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #80] @ 40c7ac │ │ │ │ ldr r1, [pc, #80] @ 40c7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 40c7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -409946,24 +409946,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 40c7b8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r8, r3, r0, lsl #20 │ │ │ │ - rsbseq r7, sl, r0, ror #7 │ │ │ │ - rsbseq r6, sp, r8, lsr r4 │ │ │ │ - ldrsheq sp, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sp, ip, ip, lsl #28 │ │ │ │ + b 927f30 │ │ │ │ + addseq r8, r3, r0, lsr #20 │ │ │ │ + rsbseq r7, sl, r0, lsl #8 │ │ │ │ + rsbseq r6, sp, r8, asr r4 │ │ │ │ + rsbseq sp, ip, r4, lsl lr │ │ │ │ + rsbseq sp, ip, ip, lsr #28 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rscseq r3, ip, r4, ror #19 │ │ │ │ - addeq fp, r9, r0, ror r3 │ │ │ │ - rsbseq pc, ip, r0, lsr #8 │ │ │ │ + umulleq fp, r9, r0, r3 │ │ │ │ + rsbseq pc, ip, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 40c8f0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -409979,24 +409979,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b546d4 │ │ │ │ + bl b546f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40c888 │ │ │ │ ldr r2, [pc, #180] @ 40c904 │ │ │ │ ldr r3, [pc, #164] @ 40c8f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -410014,15 +410014,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 669320 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 40c8ac │ │ │ │ mov r0, r7 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 40c848 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 40c8a0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410033,22 +410033,22 @@ │ │ │ │ bl 669520 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 40c8a0 │ │ │ │ ldr r2, [pc, #36] @ 40c90c │ │ │ │ add r2, pc, r2 │ │ │ │ b 40c8d0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsr r9 │ │ │ │ + addseq r8, r3, r0, asr r9 │ │ │ │ rscseq ip, pc, r0, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ + rsbseq sp, ip, ip, ror #26 │ │ │ │ rsbseq sp, ip, ip, asr #26 │ │ │ │ - rsbseq sp, ip, ip, lsr #26 │ │ │ │ ldrheq ip, [pc], #84 @ │ │ │ │ - rsbseq pc, ip, r8, ror #5 │ │ │ │ - ldrsbeq pc, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq pc, ip, r8, lsl #6 │ │ │ │ + ldrsheq pc, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 0040c910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -410114,33 +410114,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl b88c60 │ │ │ │ + bl b88c80 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9eaff0 │ │ │ │ + bl 9eb010 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 9ebdf0 │ │ │ │ + bl 9ebe10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40c944 │ │ │ │ ldr r3, [pc, #396] @ 40cc14 │ │ │ │ ldr r1, [pc, #396] @ 40cc18 │ │ │ │ ldr r0, [pc, #396] @ 40cc1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -410190,15 +410190,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410209,15 +410209,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410233,30 +410233,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 40cae8 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 27f1b4 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 40cadc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x009386f0 │ │ │ │ - ldrheq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq pc, [ip], #-0 @ │ │ │ │ - addseq r8, r3, r8, ror r6 │ │ │ │ - rsbseq pc, ip, r8, ror r0 @ │ │ │ │ - rsbseq r0, fp, r4, lsl #19 │ │ │ │ - rsbseq pc, ip, r0, asr #1 │ │ │ │ - @ instruction: 0x007cf09c │ │ │ │ - addseq r8, r3, r0, asr #11 │ │ │ │ + addseq r8, r3, r0, lsl r7 │ │ │ │ + ldrsbeq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq pc, ip, r0, lsl r1 @ │ │ │ │ + umullseq r8, r3, r8, r6 │ │ │ │ @ instruction: 0x007cf098 │ │ │ │ - rsbseq lr, ip, r0, asr #31 │ │ │ │ - addseq r8, r3, r4, ror r5 │ │ │ │ - rsbseq pc, ip, r4, ror r0 @ │ │ │ │ - rsbseq lr, ip, r4, ror pc │ │ │ │ - rsbseq lr, ip, r4, ror #31 │ │ │ │ + rsbseq r0, fp, r4, lsr #19 │ │ │ │ + rsbseq pc, ip, r0, ror #1 │ │ │ │ + ldrheq pc, [ip], #-12 @ │ │ │ │ + addseq r8, r3, r0, ror #11 │ │ │ │ + ldrheq pc, [ip], #-8 @ │ │ │ │ rsbseq lr, ip, r0, ror #31 │ │ │ │ + umullseq r8, r3, r4, r5 │ │ │ │ + @ instruction: 0x007cf094 │ │ │ │ + @ instruction: 0x007cef94 │ │ │ │ + rsbseq pc, ip, r4 │ │ │ │ + rsbseq pc, ip, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 40c910 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 40c910 │ │ │ │ mov r1, #1 │ │ │ │ @@ -410457,19 +410457,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 40cf94 │ │ │ │ ldr r0, [pc, #32] @ 40cf98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ - umullseq r8, r3, r8, r3 │ │ │ │ - addseq r8, r3, r8, lsl #5 │ │ │ │ - addseq r8, r3, ip, lsl r2 │ │ │ │ - ldrsbeq lr, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq lr, ip, r0, ror #25 │ │ │ │ + @ instruction: 0x009383b8 │ │ │ │ + addseq r8, r3, r8, lsr #5 │ │ │ │ + addseq r8, r3, ip, lsr r2 │ │ │ │ + ldrsheq lr, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, ip, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 40d130 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -410550,37 +410550,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 40d150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40d050 │ │ │ │ ldr r0, [pc, #48] @ 40d154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40d050 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq fp, pc, r0, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq fp, pc, r4, lsl #28 │ │ │ │ rscseq fp, pc, ip, lsr #27 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, ip, r4, ror #22 │ │ │ │ - rsbseq lr, ip, r0, lsl #23 │ │ │ │ + rsbseq lr, ip, r4, lsl #23 │ │ │ │ + rsbseq lr, ip, r0, lsr #23 │ │ │ │ │ │ │ │ 0040d158 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410596,51 +410596,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40d1d0 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 40d1b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8d724 │ │ │ │ + bl b8d744 │ │ │ │ ldr r3, [pc, #96] @ 40d240 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 40d210 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d2a0 │ │ │ │ + b b8d2c0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cba4 │ │ │ │ ldr r3, [pc, #36] @ 40d244 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d0fc │ │ │ │ + bl b8d11c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 40d1f8 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -411016,21 +411016,21 @@ │ │ │ │ beq 40d8f0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 40d954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40d694 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 40d898 │ │ │ │ cmp r1, #0 │ │ │ │ blt 40d730 │ │ │ │ @@ -411071,15 +411071,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 40d730 │ │ │ │ ldr r0, [pc, #96] @ 40d958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40d694 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ bl 27ee24 │ │ │ │ ldr r3, [pc, #76] @ 40d95c │ │ │ │ ldr r1, [pc, #76] @ 40d960 │ │ │ │ ldr r0, [pc, #76] @ 40d964 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -411087,26 +411087,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ ldrsbeq fp, [pc], #124 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq fp, pc, r0, asr #15 │ │ │ │ - addseq r7, r3, r4, ror #21 │ │ │ │ - addseq r7, r3, r0, lsr #21 │ │ │ │ + addseq r7, r3, r4, lsl #22 │ │ │ │ + addseq r7, r3, r0, asr #21 │ │ │ │ smlalseq fp, pc, ip, r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsl sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007ce490 │ │ │ │ - ldrsheq lr, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - addseq r7, r3, ip, ror r8 │ │ │ │ - rsbseq lr, ip, r0, lsr r3 │ │ │ │ - ldrsheq lr, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + ldrheq lr, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq lr, ip, ip, lsl r4 │ │ │ │ + umullseq r7, r3, ip, r8 │ │ │ │ + rsbseq lr, ip, r0, asr r3 │ │ │ │ + rsbseq lr, ip, r4, lsl r4 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0040d96c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 40d98c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411168,15 +411168,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cebc │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -411202,15 +411202,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d1d8 │ │ │ │ + bl b8d1f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411268,20 +411268,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40dc04 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq r3, lr, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40dc88 │ │ │ │ ldr r2, [pc, #104] @ 40dc8c │ │ │ │ @@ -411289,37 +411289,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #72] @ 40dc94 │ │ │ │ ldr r1, [pc, #72] @ 40dc98 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #40] @ 40dc9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929d44 │ │ │ │ - addseq r7, r3, ip, asr #13 │ │ │ │ - rsbseq r5, sl, r8, asr #29 │ │ │ │ - rsbseq r4, sp, r4, lsr #30 │ │ │ │ - rsbseq lr, ip, ip, lsr #3 │ │ │ │ - rsbseq lr, ip, r4, asr #3 │ │ │ │ + b 929d64 │ │ │ │ + addseq r7, r3, ip, ror #13 │ │ │ │ + rsbseq r5, sl, r8, ror #29 │ │ │ │ + rsbseq r4, sp, r4, asr #30 │ │ │ │ + rsbseq lr, ip, ip, asr #3 │ │ │ │ + rsbseq lr, ip, r4, ror #3 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -411341,15 +411341,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 40dda8 │ │ │ │ lsr r1, r4, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ str r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411363,57 +411363,57 @@ │ │ │ │ ldr r1, [pc, #168] @ 40ddfc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 411aa8 │ │ │ │ ldr r3, [pc, #124] @ 40de00 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 40dd18 │ │ │ │ ldr r0, [pc, #108] @ 40de04 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ tst r4, #16 │ │ │ │ movne r1, #1 │ │ │ │ bne 40dd04 │ │ │ │ b 40dcfc │ │ │ │ ldr ip, [pc, #72] @ 40de08 │ │ │ │ ldr r2, [pc, #72] @ 40de0c │ │ │ │ ldr r1, [pc, #72] @ 40de10 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 410f3c │ │ │ │ rscseq fp, pc, ip, lsr r1 @ │ │ │ │ - addseq r7, r3, r4, lsr #11 │ │ │ │ - rsbseq lr, ip, r8, asr #1 │ │ │ │ - rsbseq lr, ip, r0, ror #1 │ │ │ │ - andeq r5, r0, r8, ror r7 │ │ │ │ - ldrheq lr, [ip], #-8 @ │ │ │ │ - addseq r7, r3, r0, lsr r5 │ │ │ │ - rsbseq lr, ip, r4, asr r0 │ │ │ │ - rsbseq lr, ip, r8, ror r0 │ │ │ │ + addseq r7, r3, r4, asr #11 │ │ │ │ + rsbseq lr, ip, r8, ror #1 │ │ │ │ + rsbseq lr, ip, r0, lsl #2 │ │ │ │ + andeq r5, r0, r8, ror r7 │ │ │ │ + ldrsbeq lr, [ip], #-8 @ │ │ │ │ + addseq r7, r3, r0, asr r5 │ │ │ │ + rsbseq lr, ip, r4, ror r0 │ │ │ │ + @ instruction: 0x007ce098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -411499,69 +411499,69 @@ │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 410d78 │ │ │ │ str r0, [r4, #932] @ 0x3a4 │ │ │ │ b 40df00 │ │ │ │ ldr r0, [pc, #28] @ 40dfa0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40df54 │ │ │ │ rscseq sl, pc, ip, asr #31 │ │ │ │ - addseq r7, r3, ip, lsl #9 │ │ │ │ - addseq r7, r3, r0, ror r4 │ │ │ │ + addseq r7, r3, ip, lsr #9 │ │ │ │ + umullseq r7, r3, r0, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq sp, ip, r8, ror #29 │ │ │ │ + rsbseq sp, ip, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e0d4 │ │ │ │ ldr r5, [pc, #280] @ 40e0d8 │ │ │ │ ldr r6, [pc, #280] @ 40e0dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #228] @ 40e0e0 │ │ │ │ add r2, sl, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #164] @ 40e0e4 │ │ │ │ ldr r1, [pc, #164] @ 40e0e8 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e094 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411574,44 +411574,44 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e0f0 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r7, r3, r0, lsr r3 │ │ │ │ - rsbseq sp, ip, r4, lsr lr │ │ │ │ - rsbseq sp, ip, r4, asr #28 │ │ │ │ - rsbseq sp, ip, ip, lsl #29 │ │ │ │ - rsbseq r3, fp, r8, asr #8 │ │ │ │ - rsbseq r3, fp, ip, asr r4 │ │ │ │ - rsbseq sp, ip, r8, ror sp │ │ │ │ - rsbseq sp, ip, ip, ror #27 │ │ │ │ + addseq r7, r3, r0, asr r3 │ │ │ │ + rsbseq sp, ip, r4, asr lr │ │ │ │ + rsbseq sp, ip, r4, ror #28 │ │ │ │ + rsbseq sp, ip, ip, lsr #29 │ │ │ │ + rsbseq r3, fp, r8, ror #8 │ │ │ │ + rsbseq r3, fp, ip, ror r4 │ │ │ │ + @ instruction: 0x007cdd98 │ │ │ │ + rsbseq sp, ip, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 40e168 │ │ │ │ ldr r2, [pc, #92] @ 40e16c │ │ │ │ ldr r1, [pc, #92] @ 40e170 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #64] @ 40e174 │ │ │ │ ldr r2, [pc, #64] @ 40e178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411619,17 +411619,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r3, r0, ror #3 │ │ │ │ - rsbseq r5, sl, r0, ror #19 │ │ │ │ - rsbseq r4, sp, ip, lsr sl │ │ │ │ + addseq r7, r3, r0, lsl #4 │ │ │ │ + rsbseq r5, sl, r0, lsl #20 │ │ │ │ + rsbseq r4, sp, ip, asr sl │ │ │ │ rsceq r3, lr, ip, lsr r8 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40e1fc │ │ │ │ @@ -411638,37 +411638,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #72] @ 40e208 │ │ │ │ ldr r1, [pc, #72] @ 40e20c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #40] @ 40e210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 929d44 │ │ │ │ - addseq r7, r3, r8, asr r1 │ │ │ │ - rsbseq r5, sl, r4, asr r9 │ │ │ │ - ldrheq r4, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sp, ip, r8, lsr ip │ │ │ │ - rsbseq sp, ip, r0, asr ip │ │ │ │ + b 929d64 │ │ │ │ + addseq r7, r3, r8, ror r1 │ │ │ │ + rsbseq r5, sl, r4, ror r9 │ │ │ │ + ldrsbeq r4, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, ip, r8, asr ip │ │ │ │ + rsbseq sp, ip, r0, ror ip │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e2c8 │ │ │ │ ldr r6, [pc, #156] @ 40e2cc │ │ │ │ @@ -411678,49 +411678,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #116] @ 40e2d4 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr ip, [pc, #84] @ 40e2d8 │ │ │ │ ldr r1, [pc, #84] @ 40e2dc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #64] @ 40e2e0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r3, r8, asr #1 │ │ │ │ - rsbseq sp, ip, r4, asr #23 │ │ │ │ - rsbseq sp, ip, ip, asr ip │ │ │ │ - ldrheq sp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - ldrheq sp, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq fp, sl, r8, lsr #23 │ │ │ │ + addseq r7, r3, r8, ror #1 │ │ │ │ + rsbseq sp, ip, r4, ror #23 │ │ │ │ + rsbseq sp, ip, ip, ror ip │ │ │ │ + ldrsbeq sp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsbeq sp, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq fp, sl, r8, asr #23 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e398 │ │ │ │ ldr r6, [pc, #156] @ 40e39c │ │ │ │ @@ -411730,49 +411730,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #116] @ 40e3a4 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr ip, [pc, #84] @ 40e3a8 │ │ │ │ ldr r1, [pc, #84] @ 40e3ac │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933c14 │ │ │ │ + bl 933c34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00936ff8 │ │ │ │ - ldrsheq sp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq sp, ip, r0, ror fp │ │ │ │ - rsbseq sp, ip, r4, ror #21 │ │ │ │ - ldrsheq sp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq sp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r7, r3, r8, lsl r0 │ │ │ │ + rsbseq sp, ip, r4, lsl fp │ │ │ │ + @ instruction: 0x007cdb90 │ │ │ │ + rsbseq sp, ip, r4, lsl #22 │ │ │ │ + rsbseq sp, ip, r4, lsl fp │ │ │ │ + rsbseq sp, ip, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 40e444 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411780,55 +411780,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 40e448 │ │ │ │ ldr r1, [pc, #108] @ 40e44c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #88] @ 40e450 │ │ │ │ ldr r1, [pc, #88] @ 40e454 │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #60] @ 40e458 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c850 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36cad8 │ │ │ │ - addseq r6, r3, ip, lsr #30 │ │ │ │ - rsbseq sp, ip, r0, lsr #20 │ │ │ │ - rsbseq sp, ip, r4, lsr sl │ │ │ │ - ldrsheq r5, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r4, sp, r4, asr r7 │ │ │ │ - @ instruction: 0x007cda94 │ │ │ │ + addseq r6, r3, ip, asr #30 │ │ │ │ + rsbseq sp, ip, r0, asr #20 │ │ │ │ + rsbseq sp, ip, r4, asr sl │ │ │ │ + rsbseq r5, sl, r8, lsl r7 │ │ │ │ + rsbseq r4, sp, r4, ror r7 │ │ │ │ + ldrheq sp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ cmp r2, #0 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ str r2, [r0, #936] @ 0x3a8 │ │ │ │ beq 40e480 │ │ │ │ tst r1, #16 │ │ │ │ movne r1, #1 │ │ │ │ beq 40e480 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ lsr r1, r1, #3 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ 40e5ac │ │ │ │ ldr r8, [pc, #260] @ 40e5b0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411837,53 +411837,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #108 @ 0x6c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #220] @ 40e5b8 │ │ │ │ ldr r1, [pc, #220] @ 40e5bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #184] @ 40e5c0 │ │ │ │ add sl, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #208 @ 0xd0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dc910 │ │ │ │ + bl 8dc930 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 381368 │ │ │ │ add r1, r6, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ bl 381268 │ │ │ │ ldr r2, [pc, #112] @ 40e5c4 │ │ │ │ ldr r1, [pc, #112] @ 40e5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #88] @ 40e5cc │ │ │ │ ldr r1, [pc, #88] @ 40e5d0 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -411892,72 +411892,72 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r6, r3, ip, asr #28 │ │ │ │ - rsbseq sp, ip, r4, ror #18 │ │ │ │ - rsbseq sp, ip, r8, lsr r9 │ │ │ │ - ldrheq r2, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, fp, r4, asr #31 │ │ │ │ + addseq r6, r3, ip, ror #28 │ │ │ │ + rsbseq sp, ip, r4, lsl #19 │ │ │ │ + rsbseq sp, ip, r8, asr r9 │ │ │ │ + ldrsbeq r2, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r2, fp, r4, ror #31 │ │ │ │ rsceq r3, lr, r4, ror #8 │ │ │ │ - rsbseq r5, sl, r4, lsr #11 │ │ │ │ - rsbseq r4, sp, r0, lsl #12 │ │ │ │ - rsbseq sp, ip, r8, lsr r9 │ │ │ │ + rsbseq r5, sl, r4, asr #11 │ │ │ │ + rsbseq r4, sp, r0, lsr #12 │ │ │ │ + rsbseq sp, ip, r8, asr r9 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e704 │ │ │ │ ldr r5, [pc, #280] @ 40e708 │ │ │ │ ldr r6, [pc, #280] @ 40e70c │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #228] @ 40e710 │ │ │ │ add r2, sl, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #164] @ 40e714 │ │ │ │ ldr r1, [pc, #164] @ 40e718 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ bl 381744 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e6c4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411970,30 +411970,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e720 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r6, r3, r0, lsl #26 │ │ │ │ - rsbseq sp, ip, r4, lsl #16 │ │ │ │ - rsbseq sp, ip, r4, lsl r8 │ │ │ │ - rsbseq sp, ip, r8, ror r8 │ │ │ │ - rsbseq r2, fp, r8, lsl lr │ │ │ │ - rsbseq r2, fp, ip, lsr #28 │ │ │ │ - rsbseq sp, ip, r8, asr #14 │ │ │ │ - ldrheq sp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + addseq r6, r3, r0, lsr #26 │ │ │ │ + rsbseq sp, ip, r4, lsr #16 │ │ │ │ + rsbseq sp, ip, r4, lsr r8 │ │ │ │ + @ instruction: 0x007cd898 │ │ │ │ + rsbseq r2, fp, r8, lsr lr │ │ │ │ + rsbseq r2, fp, ip, asr #28 │ │ │ │ + rsbseq sp, ip, r8, ror #14 │ │ │ │ + ldrsbeq sp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ ldr r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1048] @ 0x418 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -412009,20 +412009,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40e798 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ strdeq r3, [lr], #40 @ 0x28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 40e958 │ │ │ │ ldr r3, [pc, #420] @ 40e95c │ │ │ │ @@ -412032,34 +412032,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 40e960 │ │ │ │ ldr r4, [pc, #408] @ 40e964 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #384] @ 40e968 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #356] @ 40e96c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 40e970 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #320] @ 40e974 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40e8c4 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412112,43 +412112,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40e988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40e844 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40e98c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40e844 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r0, asr r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sp, ip, ip, lsr r6 │ │ │ │ - addseq r6, r3, r4, lsr #24 │ │ │ │ - rsbseq sp, ip, ip, lsr #13 │ │ │ │ - rsbseq sp, ip, ip, lsr #12 │ │ │ │ + rsbseq sp, ip, ip, asr r6 │ │ │ │ + addseq r6, r3, r4, asr #24 │ │ │ │ + rsbseq sp, ip, ip, asr #13 │ │ │ │ + rsbseq sp, ip, ip, asr #12 │ │ │ │ rscseq sl, pc, r8, ror #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sl, pc, ip, ror r5 @ │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, ip, ip, lsl #11 │ │ │ │ - @ instruction: 0x007cd59c │ │ │ │ + rsbseq sp, ip, ip, lsr #11 │ │ │ │ + ldrheq sp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40ea7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412156,65 +412156,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40ea80 │ │ │ │ ldr r1, [pc, #196] @ 40ea84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #176] @ 40ea88 │ │ │ │ ldr r1, [pc, #176] @ 40ea8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #144] @ 40ea90 │ │ │ │ ldr r1, [pc, #144] @ 40ea94 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [pc, #112] @ 40ea98 │ │ │ │ ldr r2, [pc, #112] @ 40ea9c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c0b0 │ │ │ │ + bl 92c0d0 │ │ │ │ ldr r3, [pc, #76] @ 40eaa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r3, r4, ror #20 │ │ │ │ - rsbseq r5, sl, ip, lsr r1 │ │ │ │ - @ instruction: 0x007d4194 │ │ │ │ - rsbseq r5, sl, ip, lsr r1 │ │ │ │ - rsbseq r5, sl, r4, asr r1 │ │ │ │ - rsbseq sp, ip, ip, lsl r4 │ │ │ │ - rsbseq sp, ip, ip, lsl #9 │ │ │ │ + addseq r6, r3, r4, lsl #21 │ │ │ │ + rsbseq r5, sl, ip, asr r1 │ │ │ │ + ldrheq r4, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r5, sl, ip, asr r1 │ │ │ │ + rsbseq r5, sl, r4, ror r1 │ │ │ │ + rsbseq sp, ip, ip, lsr r4 │ │ │ │ + rsbseq sp, ip, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ rsceq r3, lr, r0, lsr #32 │ │ │ │ ldr r1, [pc, #8] @ 40eab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2db0c0 │ │ │ │ @@ -412318,16 +412318,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009368b4 │ │ │ │ - addseq r6, r3, r8, asr #16 │ │ │ │ + @ instruction: 0x009368d4 │ │ │ │ + addseq r6, r3, r8, ror #16 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -412346,15 +412346,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 40ee80 │ │ │ │ ldr r3, [pc, #416] @ 40ee84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -412363,34 +412363,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 40ee88 │ │ │ │ ldr r4, [pc, #404] @ 40ee8c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r1, [pc, #380] @ 40ee90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #352] @ 40ee94 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 40ee98 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #316] @ 40ee9c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40edec │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412442,43 +412442,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40eeb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40ed70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40eeb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40ed70 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r4, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sp, ip, r0, lsl r1 │ │ │ │ - @ instruction: 0x009366f8 │ │ │ │ - rsbseq sp, ip, r0, lsl #3 │ │ │ │ - rsbseq sp, ip, ip, lsl #2 │ │ │ │ + rsbseq sp, ip, r0, lsr r1 │ │ │ │ + addseq r6, r3, r8, lsl r7 │ │ │ │ + rsbseq sp, ip, r0, lsr #3 │ │ │ │ + rsbseq sp, ip, ip, lsr #2 │ │ │ │ ldrheq sl, [pc], #12 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sl, pc, r4, asr r0 @ │ │ │ │ andeq r5, r0, r4, lsr #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007cd09c │ │ │ │ - rsbseq sp, ip, r8, lsr #1 │ │ │ │ + ldrheq sp, [ip], #-12 @ │ │ │ │ + rsbseq sp, ip, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40ef64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412486,25 +412486,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40ef68 │ │ │ │ ldr r1, [pc, #132] @ 40ef6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #112] @ 40ef70 │ │ │ │ ldr r1, [pc, #112] @ 40ef74 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #80] @ 40ef78 │ │ │ │ ldr r3, [pc, #80] @ 40ef7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -412514,19 +412514,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r3, ip, lsr r5 │ │ │ │ - rsbseq r4, sl, r4, lsl ip │ │ │ │ - rsbseq r3, sp, ip, ror #24 │ │ │ │ - rsbseq r4, sl, r0, lsl ip │ │ │ │ - rsbseq r4, sl, r8, lsr #24 │ │ │ │ + addseq r6, r3, ip, asr r5 │ │ │ │ + rsbseq r4, sl, r4, lsr ip │ │ │ │ + rsbseq r3, sp, ip, lsl #25 │ │ │ │ + rsbseq r4, sl, r0, lsr ip │ │ │ │ + rsbseq r4, sl, r8, asr #24 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40f06c │ │ │ │ @@ -412536,65 +412536,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40f070 │ │ │ │ ldr r1, [pc, #196] @ 40f074 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #176] @ 40f078 │ │ │ │ ldr r1, [pc, #176] @ 40f07c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #144] @ 40f080 │ │ │ │ ldr r1, [pc, #144] @ 40f084 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr ip, [pc, #112] @ 40f088 │ │ │ │ ldr r2, [pc, #112] @ 40f08c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c0b0 │ │ │ │ + bl 92c0d0 │ │ │ │ ldr r3, [pc, #76] @ 40f090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r3, r4, ror r4 │ │ │ │ - rsbseq r4, sl, ip, asr #22 │ │ │ │ - rsbseq r3, sp, r4, lsr #23 │ │ │ │ - rsbseq r4, sl, ip, asr #22 │ │ │ │ - rsbseq r4, sl, r4, ror #22 │ │ │ │ - rsbseq ip, ip, ip, lsr #28 │ │ │ │ - @ instruction: 0x007cce9c │ │ │ │ + umullseq r6, r3, r4, r4 │ │ │ │ + rsbseq r4, sl, ip, ror #22 │ │ │ │ + rsbseq r3, sp, r4, asr #23 │ │ │ │ + rsbseq r4, sl, ip, ror #22 │ │ │ │ + rsbseq r4, sl, r4, lsl #23 │ │ │ │ + rsbseq ip, ip, ip, asr #28 │ │ │ │ + ldrheq ip, [ip], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ rsceq r2, lr, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -412604,51 +412604,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r3, ip, asr r3 │ │ │ │ - rsbseq ip, ip, r4, ror #26 │ │ │ │ - ldrsbeq ip, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + addseq r6, r3, ip, ror r3 │ │ │ │ + rsbseq ip, ip, r4, lsl #27 │ │ │ │ + ldrsheq ip, [ip], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 40f154 │ │ │ │ ldr r2, [pc, #56] @ 40f158 │ │ │ │ ldr r1, [pc, #56] @ 40f15c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c134 │ │ │ │ - addseq r6, r3, ip, ror #5 │ │ │ │ - ldrsheq ip, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, ip, r8, ror #26 │ │ │ │ + b 92c154 │ │ │ │ + addseq r6, r3, ip, lsl #6 │ │ │ │ + rsbseq ip, ip, r4, lsl sp │ │ │ │ + rsbseq ip, ip, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 40f23c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 40f240 │ │ │ │ @@ -412657,15 +412657,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f1d0 │ │ │ │ @@ -412696,32 +412696,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r3, ip, lsl #5 │ │ │ │ - rsbseq ip, ip, ip, lsl #25 │ │ │ │ - rsbseq ip, ip, ip, lsl #26 │ │ │ │ + addseq r6, r3, ip, lsr #5 │ │ │ │ + rsbseq ip, ip, ip, lsr #25 │ │ │ │ + rsbseq ip, ip, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 40f2cc │ │ │ │ ldr r2, [pc, #108] @ 40f2d0 │ │ │ │ ldr r1, [pc, #108] @ 40f2d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -412732,17 +412732,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r3, r8, lsr #3 │ │ │ │ - ldrheq ip, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq ip, ip, r4, lsr #24 │ │ │ │ + addseq r6, r3, r8, asr #3 │ │ │ │ + ldrsbeq ip, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq ip, ip, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40f358 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412750,36 +412750,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 40f35c │ │ │ │ ldr r1, [pc, #88] @ 40f360 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #68] @ 40f364 │ │ │ │ ldr r1, [pc, #68] @ 40f368 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c844 │ │ │ │ - addseq r6, r3, ip, lsl r1 │ │ │ │ - rsbseq ip, ip, ip, lsl fp │ │ │ │ - rsbseq ip, ip, ip, lsl #23 │ │ │ │ - ldrsbeq r4, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r3, sp, r0, lsr r8 │ │ │ │ + addseq r6, r3, ip, lsr r1 │ │ │ │ + rsbseq ip, ip, ip, lsr fp │ │ │ │ + rsbseq ip, ip, ip, lsr #23 │ │ │ │ + ldrsheq r4, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, sp, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 40f5d0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -412794,15 +412794,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #532] @ 40f5e4 │ │ │ │ ldr r3, [pc, #532] @ 40f5e8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412848,22 +412848,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 40f5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -412903,67 +412903,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 40f604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40f40c │ │ │ │ ldr r0, [pc, #96] @ 40f608 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40f40c │ │ │ │ ldr r0, [pc, #80] @ 40f60c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldr r3, [r5] │ │ │ │ b 40f4c0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r3, r8, lsl #1 │ │ │ │ + addseq r6, r3, r8, lsr #1 │ │ │ │ rscseq r9, pc, ip, ror #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq ip, ip, r4, ror sl │ │ │ │ - rsbseq ip, ip, r8, ror #21 │ │ │ │ + @ instruction: 0x007cca94 │ │ │ │ + rsbseq ip, ip, r8, lsl #22 │ │ │ │ rscseq r9, pc, r4, lsr sl @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrsheq r9, [pc], #144 @ │ │ │ │ strheq r7, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, r8, ror sl │ │ │ │ + @ instruction: 0x007cca98 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - ldrsbeq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsheq ip, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x007cc994 │ │ │ │ + ldrsheq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq ip, ip, r0, lsl sl │ │ │ │ + ldrheq ip, [ip], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 40f6dc │ │ │ │ ldr r2, [pc, #180] @ 40f6e0 │ │ │ │ ldr r1, [pc, #180] @ 40f6e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f670 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -412992,17 +412992,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r3, r0, ror #27 │ │ │ │ - rsbseq ip, ip, r0, ror #15 │ │ │ │ - rsbseq ip, ip, r0, ror #16 │ │ │ │ + addseq r5, r3, r0, lsl #28 │ │ │ │ + rsbseq ip, ip, r0, lsl #16 │ │ │ │ + rsbseq ip, ip, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 40f994 │ │ │ │ ldr lr, [pc, #660] @ 40f998 │ │ │ │ ldr ip, [pc, #660] @ 40f99c │ │ │ │ @@ -413018,15 +413018,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #600] @ 40f9a8 │ │ │ │ ldr r3, [pc, #600] @ 40f9ac │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -413061,15 +413061,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 40f9b4 │ │ │ │ ldr r3, [pc, #404] @ 40f99c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -413107,15 +413107,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40f8fc │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ cmp r1, #0 │ │ │ │ ble 40f7fc │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -413151,45 +413151,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 40f9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40f768 │ │ │ │ ldr r0, [pc, #76] @ 40f9d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 40f768 │ │ │ │ - addseq r5, r3, r8, lsl #26 │ │ │ │ + addseq r5, r3, r8, lsr #26 │ │ │ │ ldrsheq r9, [pc], #104 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq ip, [ip], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq ip, ip, r8, ror #14 │ │ │ │ + rsbseq ip, ip, r4, lsl r7 │ │ │ │ + rsbseq ip, ip, r8, lsl #15 │ │ │ │ ldrheq r9, [pc], #100 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r5, r3, r0, ror ip │ │ │ │ + umullseq r5, r3, r0, ip │ │ │ │ rscseq r9, pc, r0, lsl #12 │ │ │ │ rscseq r9, pc, r8, lsl #11 │ │ │ │ rscseq r9, pc, r0, lsr r5 @ │ │ │ │ andeq r4, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, ip, asr #12 │ │ │ │ - rsbseq ip, ip, r4, ror #12 │ │ │ │ + rsbseq ip, ip, ip, ror #12 │ │ │ │ + rsbseq ip, ip, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 41059c │ │ │ │ @@ -413325,15 +413325,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40fb4c │ │ │ │ ldr r0, [pc, #2512] @ 4105d4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 40feec │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 40fde0 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 40fff8 │ │ │ │ @@ -413490,28 +413490,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 410600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fac4 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 410008 │ │ │ │ @@ -413750,15 +413750,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fac4 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 40f6e8 │ │ │ │ @@ -413940,59 +413940,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ rscseq r9, pc, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsheq r9, [pc], #60 @ │ │ │ │ rscseq r9, pc, r0, ror #7 │ │ │ │ - addseq r5, r3, r4, ror r9 │ │ │ │ + umullseq r5, r3, r4, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #7 │ │ │ │ ldrsbeq r9, [pc], #40 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlalseq r9, pc, r8, r2 @ │ │ │ │ - rsbseq ip, ip, r4, ror r5 │ │ │ │ + @ instruction: 0x007cc594 │ │ │ │ andeq r6, r0, r4, lsr #24 │ │ │ │ rscseq r9, pc, r4, lsr #4 │ │ │ │ - rsbseq ip, ip, r0, lsl #10 │ │ │ │ + rsbseq ip, ip, r0, lsr #10 │ │ │ │ muleq r0, ip, sp │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ rscseq r9, pc, ip, lsl #3 │ │ │ │ rscseq r9, pc, ip, lsl r1 @ │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ ldrheq r9, [pc], #8 @ │ │ │ │ rscseq r9, pc, r8, asr #32 │ │ │ │ rscseq r8, pc, r4, ror #31 │ │ │ │ andeq r3, r0, r4, rrx │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, r0, ror r1 │ │ │ │ + @ instruction: 0x007cc190 │ │ │ │ rscseq r8, pc, ip, asr #29 │ │ │ │ rscseq r8, pc, r4, ror lr @ │ │ │ │ rscseq r8, pc, r4, lsr lr @ │ │ │ │ - rsbseq ip, ip, r0, lsl r1 │ │ │ │ + rsbseq ip, ip, r0, lsr r1 │ │ │ │ smlalseq r8, pc, r8, sp @ │ │ │ │ rscseq r8, pc, ip, lsr #26 │ │ │ │ ldrheq r8, [pc], #200 @ │ │ │ │ rscseq r8, pc, r8, ror ip @ │ │ │ │ rscseq r8, pc, r0, lsr ip @ │ │ │ │ rscseq r8, pc, r8, ror #23 │ │ │ │ smlalseq r8, pc, r4, fp @ │ │ │ │ - rsbseq fp, ip, r8, lsl #28 │ │ │ │ + rsbseq fp, ip, r8, lsr #28 │ │ │ │ rscseq r8, pc, r0, lsl #22 │ │ │ │ rscseq r8, pc, r8, lsr #21 │ │ │ │ rscseq r8, pc, ip, asr #20 │ │ │ │ rscseq r8, pc, ip, asr #19 │ │ │ │ smlalseq r8, pc, r0, r9 @ │ │ │ │ rscseq r8, pc, r8, asr #18 │ │ │ │ rscseq r8, pc, ip, lsl #18 │ │ │ │ ldrheq r8, [pc], #128 @ │ │ │ │ - addseq r4, r3, r8, lsl #29 │ │ │ │ - rsbseq fp, ip, r4, lsl #21 │ │ │ │ - @ instruction: 0x007cba90 │ │ │ │ + addseq r4, r3, r8, lsr #29 │ │ │ │ + rsbseq fp, ip, r4, lsr #21 │ │ │ │ + ldrheq fp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 4109e4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -414008,15 +414008,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 4109f8 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414107,15 +414107,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [pc, #428] @ 410a00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 410938 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -414189,48 +414189,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 410a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 410860 │ │ │ │ ldr r0, [pc, #80] @ 410a14 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 410860 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - umullseq r4, r3, r0, sp │ │ │ │ + @ instruction: 0x00934db0 │ │ │ │ rscseq r8, pc, r4, ror r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq fp, ip, r0, lsl #15 │ │ │ │ - ldrsheq fp, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq fp, ip, r0, lsr #15 │ │ │ │ + rsbseq fp, ip, r4, lsl r8 │ │ │ │ rscseq r8, pc, r0, lsr r7 @ │ │ │ │ rscseq r8, pc, r0, lsl r7 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, ip, r4, ror r7 │ │ │ │ - rsbseq fp, ip, r0, lsr #15 │ │ │ │ + @ instruction: 0x007cb794 │ │ │ │ + rsbseq fp, ip, r0, asr #15 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -414336,15 +414336,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ │ │ │ │ 00410bc8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414365,15 +414365,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ │ │ │ │ 00410c34 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -414401,15 +414401,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ │ │ │ │ 00410cbc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -414435,15 +414435,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 410d20 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414511,21 +414511,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 410de8 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ b 410de8 │ │ │ │ ldr r3, [pc, #160] @ 410f28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 410dc8 │ │ │ │ ldr r3, [pc, #144] @ 410f2c │ │ │ │ @@ -414541,39 +414541,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 410f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 410dc8 │ │ │ │ ldr r0, [pc, #52] @ 410f38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 410dc8 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq r8, pc, r4, ror r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r8, pc, r4, asr r0 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r8, pc, r4, lsl r0 @ │ │ │ │ andeq r3, r0, r8, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, ip, r8, lsr #5 │ │ │ │ - ldrheq fp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq fp, ip, r8, asr #5 │ │ │ │ + ldrsbeq fp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 00410f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 411758 │ │ │ │ @@ -414591,15 +414591,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #1992] @ 41176c │ │ │ │ ldr r3, [pc, #1992] @ 411770 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414656,15 +414656,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 41177c │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 411760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -414730,23 +414730,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 411790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 410fbc │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 411064 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -414771,15 +414771,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 4112c8 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -414818,23 +414818,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 4117a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4110f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40f36c │ │ │ │ ldr r2, [pc, #1096] @ 4117a4 │ │ │ │ ldr r3, [pc, #1024] @ 411760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415068,63 +415068,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411258 │ │ │ │ b 4112c8 │ │ │ │ ldr r0, [pc, #196] @ 4117c8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 410fbc │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 4114c8 │ │ │ │ ldr r0, [pc, #156] @ 4117cc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 4110f8 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 4114c8 │ │ │ │ - @ instruction: 0x009344b4 │ │ │ │ + @ instruction: 0x009344d4 │ │ │ │ rscseq r7, pc, r4, lsr #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sl, ip, r0, lsr #29 │ │ │ │ - rsbseq sl, ip, r4, lsl pc │ │ │ │ + rsbseq sl, ip, r0, asr #29 │ │ │ │ + rsbseq sl, ip, r4, lsr pc │ │ │ │ rscseq r7, pc, r0, ror #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ + addseq r4, r3, r8, asr #7 │ │ │ │ addseq r4, r3, r8, lsr #7 │ │ │ │ - addseq r4, r3, r8, lsl #7 │ │ │ │ rscseq r7, pc, r4, asr sp @ │ │ │ │ - @ instruction: 0x009342b8 │ │ │ │ + @ instruction: 0x009342d8 │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, ip, ror #31 │ │ │ │ + rsbseq fp, ip, ip │ │ │ │ rscseq r7, pc, r8, asr #23 │ │ │ │ rscseq r7, pc, r8, asr fp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq sl, ip, r8, lsr #24 │ │ │ │ + rsbseq sl, ip, r8, asr #24 │ │ │ │ rscseq r7, pc, r8, lsr #21 │ │ │ │ rscseq r7, pc, r8, lsr #20 │ │ │ │ rscseq r7, pc, r0, asr #19 │ │ │ │ rscseq r7, pc, r0, lsr r9 @ │ │ │ │ rscseq r7, pc, r8, asr #17 │ │ │ │ rscseq r7, pc, r8, ror #16 │ │ │ │ ldrsheq r7, [pc], #120 @ │ │ │ │ rscseq r7, pc, r8, lsl #15 │ │ │ │ rscseq r7, pc, r8, lsr #14 │ │ │ │ - ldrsheq sl, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq sl, ip, r4, ror #16 │ │ │ │ + rsbseq sl, ip, r4, lsl fp │ │ │ │ + rsbseq sl, ip, r4, lsl #17 │ │ │ │ │ │ │ │ 004117d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 411900 │ │ │ │ @@ -415179,40 +415179,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 411920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 411824 │ │ │ │ ldr r0, [pc, #56] @ 411924 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 411824 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, ip, lsl r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsheq r7, [pc], #92 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrsbeq r7, [pc], #88 @ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, r0, asr #18 │ │ │ │ - rsbseq sl, ip, r4, ror #18 │ │ │ │ + rsbseq sl, ip, r0, ror #18 │ │ │ │ + rsbseq sl, ip, r4, lsl #19 │ │ │ │ │ │ │ │ 00411928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 411a74 │ │ │ │ @@ -415240,15 +415240,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r2, [pc, #216] @ 411a90 │ │ │ │ ldr r3, [pc, #188] @ 411a78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415275,42 +415275,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 411aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 411978 │ │ │ │ ldr r0, [pc, #64] @ 411aa4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 411978 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, r4, asr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r7, pc, r4, lsr #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r3, r3, r4, lsl #21 │ │ │ │ - rsbseq r2, sl, r4, ror #2 │ │ │ │ - ldrheq r1, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq r3, r3, r4, lsr #21 │ │ │ │ + rsbseq r2, sl, r4, lsl #3 │ │ │ │ + ldrsbeq r1, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ rscseq r7, pc, ip, asr #8 │ │ │ │ andeq r1, r0, r4, asr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, ip, lsr #16 │ │ │ │ - rsbseq sl, ip, r0, asr #16 │ │ │ │ + rsbseq sl, ip, ip, asr #16 │ │ │ │ + rsbseq sl, ip, r0, ror #16 │ │ │ │ │ │ │ │ 00411aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 412400 │ │ │ │ @@ -415328,15 +415328,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [pc, #2308] @ 412414 │ │ │ │ ldr r3, [pc, #2308] @ 412418 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415394,15 +415394,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 411dec │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c134 │ │ │ │ + b 92c154 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 411c58 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -415412,15 +415412,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 412424 │ │ │ │ ldr r3, [pc, #1948] @ 412408 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -415468,22 +415468,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 412438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 411b28 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 411cd0 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -415700,15 +415700,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r2, [pc, #888] @ 412458 │ │ │ │ ldr r3, [pc, #804] @ 412408 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415890,61 +415890,61 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411bfc │ │ │ │ b 411dec │ │ │ │ ldr r0, [pc, #176] @ 412474 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 411b28 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 412258 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 412258 │ │ │ │ - addseq r3, r3, r8, asr #18 │ │ │ │ + addseq r3, r3, r8, ror #18 │ │ │ │ rscseq r7, pc, r8, lsr r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sl, ip, r4, lsr r3 │ │ │ │ - rsbseq sl, ip, r8, lsr #7 │ │ │ │ + rsbseq sl, ip, r4, asr r3 │ │ │ │ + rsbseq sl, ip, r8, asr #7 │ │ │ │ ldrsheq r7, [pc], #36 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ rscseq r7, pc, r4, lsr r2 @ │ │ │ │ smlalseq r7, pc, ip, r1 @ │ │ │ │ - addseq r3, r3, lr, lsr #14 │ │ │ │ + addseq r3, r3, lr, asr #14 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, r4, ror r5 │ │ │ │ + @ instruction: 0x007ca594 │ │ │ │ rscseq r7, pc, r4, lsr r0 @ │ │ │ │ rscseq r6, pc, r0, asr #31 │ │ │ │ rscseq r6, pc, r4, asr pc @ │ │ │ │ rscseq r6, pc, r8, ror #29 │ │ │ │ rscseq r6, pc, r8, ror #28 │ │ │ │ ldrsheq r6, [pc], #220 @ │ │ │ │ smlalseq r6, pc, r4, sp @ │ │ │ │ rscseq r6, pc, r4, lsr #26 │ │ │ │ rscseq r6, pc, ip, lsr #25 │ │ │ │ rscseq r6, pc, r0, asr #24 │ │ │ │ smlalseq r6, pc, r8, fp @ │ │ │ │ rscseq r6, pc, ip, lsr #22 │ │ │ │ ldrsbeq r6, [pc], #160 @ │ │ │ │ rscseq r6, pc, r8, ror #20 │ │ │ │ - rsbseq r9, ip, r0, lsr #30 │ │ │ │ + rsbseq r9, ip, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 412488 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fce0 │ │ │ │ + b 92fd00 │ │ │ │ strdeq pc, [sp], #116 @ 0x74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #192] @ 412564 │ │ │ │ ldr r2, [pc, #192] @ 412568 │ │ │ │ @@ -415953,15 +415953,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412520 │ │ │ │ mov r1, #4 │ │ │ │ bl 27cd54 │ │ │ │ str r0, [r4, #756] @ 0x2f4 │ │ │ │ @@ -415983,29 +415983,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 412578 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b739c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r3, r8, lsr r1 │ │ │ │ - rsbseq sl, ip, r4 │ │ │ │ - rsbseq sl, ip, r8, lsr #32 │ │ │ │ + addseq r3, r3, r8, asr r1 │ │ │ │ + rsbseq sl, ip, r4, lsr #32 │ │ │ │ + rsbseq sl, ip, r8, asr #32 │ │ │ │ rsceq pc, sp, r8, ror #14 │ │ │ │ - ldrsheq r9, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r9, ip, ip, asr #31 │ │ │ │ + rsbseq sl, ip, r0, lsl r0 │ │ │ │ + rsbseq r9, ip, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 412628 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -416013,25 +416013,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 41262c │ │ │ │ ldr r1, [pc, #132] @ 412630 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #112] @ 412634 │ │ │ │ ldr r1, [pc, #112] @ 412638 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #80] @ 41263c │ │ │ │ ldr r2, [pc, #80] @ 412640 │ │ │ │ ldr ip, [pc, #80] @ 412644 │ │ │ │ ldr r1, [pc, #80] @ 412648 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416040,20 +416040,20 @@ │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 927f10 │ │ │ │ - addseq r3, r3, r4, asr r0 │ │ │ │ - rsbseq r1, sl, r0, asr r5 │ │ │ │ - rsbseq r0, sp, r8, lsr #11 │ │ │ │ - rsbseq r1, sl, ip, asr #10 │ │ │ │ - rsbseq r1, sl, r4, ror #10 │ │ │ │ + b 927f30 │ │ │ │ + addseq r3, r3, r4, ror r0 │ │ │ │ + rsbseq r1, sl, r0, ror r5 │ │ │ │ + rsbseq r0, sp, r8, asr #11 │ │ │ │ + rsbseq r1, sl, ip, ror #10 │ │ │ │ + rsbseq r1, sl, r4, lsl #11 │ │ │ │ rsceq pc, sp, ip, ror r6 @ │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ rscseq lr, fp, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416063,60 +416063,60 @@ │ │ │ │ ldr r1, [pc, #48] @ 41269c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cebc │ │ │ │ - addseq r2, r3, ip, ror pc │ │ │ │ - rsbseq r9, ip, ip, asr #28 │ │ │ │ - rsbseq r9, ip, r0, ror lr │ │ │ │ + umullseq r2, r3, ip, pc @ │ │ │ │ + rsbseq r9, ip, ip, ror #28 │ │ │ │ + @ instruction: 0x007c9e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 4126f0 │ │ │ │ ldr r2, [pc, #56] @ 4126f4 │ │ │ │ ldr r1, [pc, #56] @ 4126f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ea28 │ │ │ │ - addseq r2, r3, r8, lsr #30 │ │ │ │ - ldrsheq r9, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r9, ip, ip, lsl lr │ │ │ │ + addseq r2, r3, r8, asr #30 │ │ │ │ + rsbseq r9, ip, r8, lsl lr │ │ │ │ + rsbseq r9, ip, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #192] @ 4127d4 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #188] @ 4127d8 │ │ │ │ ldr r2, [pc, #188] @ 4127dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2d9108 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 4127b4 │ │ │ │ @@ -416135,39 +416135,39 @@ │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ cmp r0, r1 │ │ │ │ beq 412760 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c134 │ │ │ │ + bl 92c154 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ bhi 41276c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r2, r3, r8, asr #29 │ │ │ │ - ldrheq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x007c9d98 │ │ │ │ + addseq r2, r3, r8, ror #29 │ │ │ │ + ldrsbeq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq r9, [ip], #-216 @ 0xffffff28 @ │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 412804 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ strdeq pc, [sp], #64 @ 0x40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 412910 │ │ │ │ ldr r2, [pc, #240] @ 412914 │ │ │ │ @@ -416175,35 +416175,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #208] @ 41291c │ │ │ │ ldr r1, [pc, #208] @ 412920 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 412924 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #172] @ 412928 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 41292c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r3, [pc, #148] @ 412930 │ │ │ │ ldr lr, [pc, #148] @ 412934 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 412938 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -416227,19 +416227,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r2, r3, r4, lsl lr │ │ │ │ - rsbseq r1, sl, r8, asr #5 │ │ │ │ - rsbseq r0, sp, r4, lsr #6 │ │ │ │ - rsbseq r2, fp, r0, asr #1 │ │ │ │ - ldrsbeq r2, [fp], #-12 @ │ │ │ │ + addseq r2, r3, r4, lsr lr │ │ │ │ + rsbseq r1, sl, r8, ror #5 │ │ │ │ + rsbseq r0, sp, r4, asr #6 │ │ │ │ + rsbseq r2, fp, r0, ror #1 │ │ │ │ + ldrsheq r2, [fp], #-12 @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ ldrheq lr, [fp], #212 @ 0xd4 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ rsceq pc, sp, r0, asr r4 @ │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -416257,42 +416257,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8b59b8 │ │ │ │ - @ instruction: 0x00932cd4 │ │ │ │ - rsbseq r9, ip, ip, ror #23 │ │ │ │ + b 8b59d8 │ │ │ │ + @ instruction: 0x00932cf4 │ │ │ │ rsbseq r9, ip, ip, lsl #24 │ │ │ │ + rsbseq r9, ip, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 412a80 │ │ │ │ ldr r2, [pc, #172] @ 412a84 │ │ │ │ ldr r1, [pc, #172] @ 412a88 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412a70 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -416319,17 +416319,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cebc │ │ │ │ - addseq r2, r3, r4, ror #24 │ │ │ │ - rsbseq r9, ip, r0, lsl #23 │ │ │ │ + addseq r2, r3, r4, lsl #25 │ │ │ │ rsbseq r9, ip, r0, lsr #23 │ │ │ │ + rsbseq r9, ip, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 412b34 │ │ │ │ ldr r2, [pc, #144] @ 412b38 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416337,15 +416337,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 412b3c │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 412af0 │ │ │ │ b 412b1c │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -416364,44 +416364,44 @@ │ │ │ │ b 27d9b4 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ea28 │ │ │ │ - umullseq r2, r3, r8, fp │ │ │ │ - rsbseq r9, ip, ip, lsr #21 │ │ │ │ + @ instruction: 0x00932bb8 │ │ │ │ rsbseq r9, ip, ip, asr #21 │ │ │ │ + rsbseq r9, ip, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 412bf8 │ │ │ │ ldr r6, [pc, #160] @ 412bfc │ │ │ │ ldr r5, [pc, #160] @ 412c00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 412bd8 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -416413,44 +416413,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00932adc │ │ │ │ - ldrsheq r9, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r9, ip, r8, lsl sl │ │ │ │ + @ instruction: 0x00932afc │ │ │ │ + rsbseq r9, ip, ip, lsl sl │ │ │ │ + rsbseq r9, ip, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 412cb4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ ldr r2, [pc, #136] @ 412cb8 │ │ │ │ ldr r1, [pc, #136] @ 412cbc │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #112] @ 412cc0 │ │ │ │ ldr r1, [pc, #112] @ 412cc4 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412c94 │ │ │ │ @@ -416460,47 +416460,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r3, ip, lsl sl │ │ │ │ - rsbseq r9, ip, r0, lsr r9 │ │ │ │ + addseq r2, r3, ip, lsr sl │ │ │ │ rsbseq r9, ip, r0, asr r9 │ │ │ │ - rsbseq r1, fp, r0, asr #25 │ │ │ │ - ldrsbeq r1, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, ip, r0, ror r9 │ │ │ │ + rsbseq r1, fp, r0, ror #25 │ │ │ │ + ldrsheq r1, [fp], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 412d8c │ │ │ │ ldr r6, [pc, #172] @ 412d90 │ │ │ │ ldr r5, [pc, #172] @ 412d94 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ tst r7, #4 │ │ │ │ beq 412d6c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 412d6c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -416514,73 +416514,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r2, r3, r4, asr r9 │ │ │ │ - rsbseq r9, ip, r0, ror r8 │ │ │ │ - rsbseq r9, ip, ip, lsl #17 │ │ │ │ + addseq r2, r3, r4, ror r9 │ │ │ │ + @ instruction: 0x007c9890 │ │ │ │ + rsbseq r9, ip, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 412e64 │ │ │ │ ldr r9, [pc, #180] @ 412e68 │ │ │ │ ldr r6, [pc, #180] @ 412e6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #132] @ 412e70 │ │ │ │ ldr r1, [pc, #132] @ 412e74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 412e44 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 8b5244 │ │ │ │ + bl 8b5264 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 8b5244 │ │ │ │ + bl 8b5264 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b5dc8 │ │ │ │ - addseq r2, r3, r4, lsl #17 │ │ │ │ - rsbseq r9, ip, r4, lsr #15 │ │ │ │ - rsbseq r9, ip, r0, asr #15 │ │ │ │ - rsbseq r1, fp, ip, lsr #22 │ │ │ │ - rsbseq r1, fp, r8, asr #22 │ │ │ │ + b 8b5de8 │ │ │ │ + addseq r2, r3, r4, lsr #17 │ │ │ │ + rsbseq r9, ip, r4, asr #15 │ │ │ │ + rsbseq r9, ip, r0, ror #15 │ │ │ │ + rsbseq r1, fp, ip, asr #22 │ │ │ │ + rsbseq r1, fp, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 413004 │ │ │ │ ldr r3, [pc, #372] @ 413008 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416592,56 +416592,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 412f60 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96b8c │ │ │ │ + bl b96bac │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412f48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cebc │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8c00 │ │ │ │ + bl 8b8c20 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 412fb0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -416653,15 +416653,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d9b4 │ │ │ │ mov r6, #8 │ │ │ │ b 412f30 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ ldr r2, [pc, #84] @ 413018 │ │ │ │ ldr r3, [pc, #64] @ 413008 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416674,17 +416674,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, r4, ror pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq r2, r3, r4, r7 │ │ │ │ - rsbseq r9, ip, r4, lsr #13 │ │ │ │ - ldrsbeq r9, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x009327b4 │ │ │ │ + rsbseq r9, ip, r4, asr #13 │ │ │ │ + ldrsheq r9, [ip], #-108 @ 0xffffff94 @ │ │ │ │ rscseq r5, pc, r0, asr #28 │ │ │ │ │ │ │ │ 0041301c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -416731,26 +416731,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 4131dc │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8c00 │ │ │ │ + bl 8b8c20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 4130c0 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 413120 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 8b33e8 │ │ │ │ + bl 8b3408 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 4130fc │ │ │ │ ldr r3, [pc, #512] @ 413328 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -416778,17 +416778,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 8b5684 │ │ │ │ + bl 8b56a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 41313c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -416800,19 +416800,19 @@ │ │ │ │ beq 41317c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 41322c │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b96ab8 │ │ │ │ + bl b96ad8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b3fb8 │ │ │ │ + bl 8b3fd8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cebc │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 41317c │ │ │ │ @@ -416849,51 +416849,51 @@ │ │ │ │ beq 4132e0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0e0 <__gettimeofday64@plt> │ │ │ │ - bl b69608 │ │ │ │ + bl b69628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 413348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c224 │ │ │ │ + bl b7c244 │ │ │ │ b 41313c │ │ │ │ ldr r2, [pc, #100] @ 41334c │ │ │ │ ldr r3, [pc, #52] @ 413320 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 413318 │ │ │ │ ldr r0, [pc, #68] @ 413350 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c224 │ │ │ │ + b b7c244 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, r8, asr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq r5, [pc], #216 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r5, pc, r0, asr #25 │ │ │ │ - @ instruction: 0x009324b4 │ │ │ │ - rsbseq r1, fp, r4, lsl #15 │ │ │ │ - rsbseq r1, fp, r0, lsr #15 │ │ │ │ + @ instruction: 0x009324d4 │ │ │ │ + rsbseq r1, fp, r4, lsr #15 │ │ │ │ + rsbseq r1, fp, r0, asr #15 │ │ │ │ strheq r6, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, ip, r8, asr #5 │ │ │ │ + rsbseq r9, ip, r8, ror #5 │ │ │ │ rscseq r5, pc, ip, lsl fp @ │ │ │ │ - rsbseq r9, ip, r8, asr #5 │ │ │ │ + rsbseq r9, ip, r8, ror #5 │ │ │ │ │ │ │ │ 00413354 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 413380 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -416971,16 +416971,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rscseq r5, pc, r4, lsr sl @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r2, r3, r4, lsr #4 │ │ │ │ - ldrsbeq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ + addseq r2, r3, r4, asr #4 │ │ │ │ + ldrsheq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 4136cc │ │ │ │ ldr r3, [pc, #532] @ 4136d0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416993,39 +416993,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930868 │ │ │ │ + bl 930888 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #460] @ 4136e0 │ │ │ │ ldr r1, [pc, #460] @ 4136e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 413584 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -417068,27 +417068,27 @@ │ │ │ │ bne 4135e8 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 4136a8 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5e44 │ │ │ │ + bl 8b5e64 │ │ │ │ ldr r2, [pc, #196] @ 4136ec │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5198 │ │ │ │ + bl 8b51b8 │ │ │ │ ldr r2, [pc, #180] @ 4136f0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5198 │ │ │ │ + bl 8b51b8 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 4136f4 │ │ │ │ ldr r3, [pc, #112] @ 4136d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -417100,40 +417100,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl b73f14 │ │ │ │ + bl b73f34 │ │ │ │ b 413654 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 4136f8 │ │ │ │ ldr r1, [pc, #72] @ 4136fc │ │ │ │ ldr r0, [pc, #72] @ 413700 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 413704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d108 <__assert_fail@plt> │ │ │ │ rscseq r5, pc, ip, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r3, ip, ror #2 │ │ │ │ - rsbseq r9, ip, ip, ror r0 │ │ │ │ + addseq r2, r3, ip, lsl #3 │ │ │ │ @ instruction: 0x007c909c │ │ │ │ - rsbseq r1, fp, r4, lsl #8 │ │ │ │ - rsbseq r1, fp, r0, lsr #8 │ │ │ │ - addeq r0, r5, r8, lsr r3 │ │ │ │ + ldrheq r9, [ip], #-12 @ │ │ │ │ + rsbseq r1, fp, r4, lsr #8 │ │ │ │ + rsbseq r1, fp, r0, asr #8 │ │ │ │ + addeq r0, r5, r8, asr r3 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ rscseq r5, pc, r8, lsr #15 │ │ │ │ - addseq r1, r3, r8, lsl #31 │ │ │ │ - rsbseq r8, ip, r8, asr pc │ │ │ │ - rsbseq r8, ip, ip, ror #30 │ │ │ │ + addseq r1, r3, r8, lsr #31 │ │ │ │ + rsbseq r8, ip, r8, ror pc │ │ │ │ + rsbseq r8, ip, ip, lsl #31 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 00413708 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -417212,33 +417212,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, ip, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r5, r4, lsl r1 │ │ │ │ + addeq r0, r5, r4, lsr r1 │ │ │ │ ldrsheq r5, [pc], #92 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 413898 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 92fcbc │ │ │ │ + bl 92fcdc │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq lr, sp, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 413c48 │ │ │ │ mov r6, r2 │ │ │ │ @@ -417255,27 +417255,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #856] @ 413c5c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 413c60 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 413c64 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -417354,15 +417354,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 413c84 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r3, [pc, #504] @ 413c88 │ │ │ │ ldr r2, [pc, #504] @ 413c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -417405,15 +417405,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 413c84 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b51990 │ │ │ │ + bl b519b0 │ │ │ │ ldr r2, [pc, #320] @ 413c9c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -417467,40 +417467,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 41301c │ │ │ │ b 413990 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r0, lsl lr │ │ │ │ + addseq r1, r3, r0, lsr lr │ │ │ │ rscseq r5, pc, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, ip, lsl #25 │ │ │ │ - rsbseq r8, ip, r4, lsl #27 │ │ │ │ - rsbseq r8, ip, r8, ror ip │ │ │ │ + rsbseq r8, ip, ip, lsr #25 │ │ │ │ + rsbseq r8, ip, r4, lsr #27 │ │ │ │ + @ instruction: 0x007c8c98 │ │ │ │ rscseq r5, pc, r8, ror #9 │ │ │ │ - addseq r1, r3, ip, lsl #27 │ │ │ │ - addseq r1, r3, r4, ror #26 │ │ │ │ + addseq r1, r3, ip, lsr #27 │ │ │ │ + addseq r1, r3, r4, lsl #27 │ │ │ │ rscseq r5, pc, ip, ror #8 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r4, r0, r0, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r1, r3, r4, asr #24 │ │ │ │ - ldrsheq r8, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - addseq r1, r3, r0, ror #24 │ │ │ │ - addseq r1, r3, r0, asr #23 │ │ │ │ + addseq r1, r3, r4, ror #24 │ │ │ │ + rsbseq r8, ip, r0, lsl ip │ │ │ │ + addseq r1, r3, r0, lsl #25 │ │ │ │ + addseq r1, r3, r0, ror #23 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r8, ip, r4, asr #22 │ │ │ │ - addseq r1, r3, r4, asr fp │ │ │ │ + rsbseq r8, ip, r4, ror #22 │ │ │ │ + addseq r1, r3, r4, ror fp │ │ │ │ andeq r0, r8, r2 │ │ │ │ - @ instruction: 0x00931af8 │ │ │ │ - @ instruction: 0x00931ad4 │ │ │ │ + addseq r1, r3, r8, lsl fp │ │ │ │ + @ instruction: 0x00931af4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 413d78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -417508,31 +417508,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 413d7c │ │ │ │ ldr r1, [pc, #160] @ 413d80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #140] @ 413d84 │ │ │ │ ldr r1, [pc, #140] @ 413d88 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #108] @ 413d8c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r0, [pc, #88] @ 413d90 │ │ │ │ ldr r1, [pc, #88] @ 413d94 │ │ │ │ ldr r2, [pc, #88] @ 413d98 │ │ │ │ ldr r3, [pc, #88] @ 413d9c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417543,19 +417543,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r3, ip, lsl #20 │ │ │ │ - rsbseq pc, r9, ip, lsl lr @ │ │ │ │ - rsbseq lr, ip, r4, ror lr │ │ │ │ - rsbseq r8, ip, r0, ror #16 │ │ │ │ + addseq r1, r3, ip, lsr #20 │ │ │ │ + rsbseq pc, r9, ip, lsr lr @ │ │ │ │ + @ instruction: 0x007cee94 │ │ │ │ rsbseq r8, ip, r0, lsl #17 │ │ │ │ + rsbseq r8, ip, r0, lsr #17 │ │ │ │ ldrheq sp, [fp], #144 @ 0x90 @ │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -417567,25 +417567,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #32] @ 413e04 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - addseq r1, r3, r8, lsl r9 │ │ │ │ - rsbseq pc, r9, r0, lsr sp @ │ │ │ │ - rsbseq lr, ip, ip, lsl #27 │ │ │ │ + b 927f30 │ │ │ │ + addseq r1, r3, r8, lsr r9 │ │ │ │ + rsbseq pc, r9, r0, asr sp @ │ │ │ │ + rsbseq lr, ip, ip, lsr #27 │ │ │ │ rscseq sp, fp, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 413e60 │ │ │ │ ldr r2, [pc, #64] @ 413e64 │ │ │ │ @@ -417593,25 +417593,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r1, [pc, #32] @ 413e6c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 927f10 │ │ │ │ - @ instruction: 0x009318b0 │ │ │ │ - rsbseq pc, r9, r8, asr #25 │ │ │ │ - rsbseq lr, ip, r4, lsr #26 │ │ │ │ + b 927f30 │ │ │ │ + @ instruction: 0x009318d0 │ │ │ │ + rsbseq pc, r9, r8, ror #25 │ │ │ │ + rsbseq lr, ip, r4, asr #26 │ │ │ │ rscseq sp, fp, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 413f20 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -417626,15 +417626,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 41301c │ │ │ │ ldr r2, [pc, #80] @ 413f34 │ │ │ │ ldr r3, [pc, #64] @ 413f28 │ │ │ │ @@ -417649,84 +417649,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, ip, asr #16 │ │ │ │ + addseq r1, r3, ip, ror #16 │ │ │ │ rscseq r4, pc, r8, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrheq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ ldrsbeq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ rscseq r4, pc, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 413f80 │ │ │ │ ldr r2, [pc, #48] @ 413f84 │ │ │ │ ldr r1, [pc, #48] @ 413f88 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2db250 │ │ │ │ - addseq r1, r3, ip, ror r7 │ │ │ │ - rsbseq r8, ip, r8, lsl #12 │ │ │ │ - rsbseq r8, ip, ip, lsl #14 │ │ │ │ + umullseq r1, r3, ip, r7 │ │ │ │ + rsbseq r8, ip, r8, lsr #12 │ │ │ │ + rsbseq r8, ip, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 413ff0 │ │ │ │ ldr r2, [pc, #76] @ 413ff4 │ │ │ │ ldr r1, [pc, #76] @ 413ff8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 413fe4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db15c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db1e8 │ │ │ │ - addseq r1, r3, r8, lsr #14 │ │ │ │ - ldrheq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + addseq r1, r3, r8, asr #14 │ │ │ │ + ldrsbeq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq r8, [ip], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 414090 │ │ │ │ ldr r2, [pc, #124] @ 414094 │ │ │ │ ldr r1, [pc, #124] @ 414098 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db0c0 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -417741,17 +417741,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2db2b8 │ │ │ │ - @ instruction: 0x009316b8 │ │ │ │ - rsbseq r8, ip, r4, asr #10 │ │ │ │ - rsbseq r8, ip, r8, asr #12 │ │ │ │ + @ instruction: 0x009316d8 │ │ │ │ + rsbseq r8, ip, r4, ror #10 │ │ │ │ + rsbseq r8, ip, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 414220 │ │ │ │ ldr r2, [pc, #364] @ 414224 │ │ │ │ ldr r3, [pc, #364] @ 414228 │ │ │ │ @@ -417766,26 +417766,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #308] @ 414234 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 414238 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #272] @ 41423c │ │ │ │ ldr r1, [pc, #272] @ 414240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -417841,20 +417841,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r4, lsl r6 │ │ │ │ + addseq r1, r3, r4, lsr r6 │ │ │ │ rscseq r4, pc, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007c8490 │ │ │ │ - rsbseq r8, ip, r8, lsl #11 │ │ │ │ - rsbseq r8, ip, r4, lsl #9 │ │ │ │ + ldrheq r8, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r8, ip, r8, lsr #11 │ │ │ │ + rsbseq r8, ip, r4, lsr #9 │ │ │ │ ldrsheq r4, [pc], #192 @ │ │ │ │ rsceq sp, sp, r8, lsr #24 │ │ │ │ strdeq r7, [r0, -r4] │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r4, r0, r0, asr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, r4, lsr #24 │ │ │ │ @@ -417868,15 +417868,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 414340 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 414344 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 4142f4 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -417911,20 +417911,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r3, ip, asr r4 │ │ │ │ - rsbseq r8, ip, r4, ror #5 │ │ │ │ - ldrsheq r8, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + addseq r1, r3, ip, ror r4 │ │ │ │ + rsbseq r8, ip, r4, lsl #6 │ │ │ │ + rsbseq r8, ip, r0, lsl r4 │ │ │ │ rscseq r4, pc, r8, ror #22 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq r8, ip, r0, asr #7 │ │ │ │ + rsbseq r8, ip, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 4144e0 │ │ │ │ ldr r1, [pc, #376] @ 4144e4 │ │ │ │ ldr r2, [pc, #376] @ 4144e8 │ │ │ │ @@ -417939,24 +417939,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #320] @ 4144f4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #288] @ 4144f8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418017,23 +418017,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 41450c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 4143fc │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r0, ror #6 │ │ │ │ + addseq r1, r3, r0, lsl #7 │ │ │ │ smlalseq r4, pc, r4, sl @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq r8, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r8, ip, r8, asr #3 │ │ │ │ + ldrsheq r8, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r8, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r8, ip, r8, ror #3 │ │ │ │ rsceq sp, sp, ip, ror r9 │ │ │ │ tsteq r0, r8, lsr lr │ │ │ │ - addseq r1, r3, r8, asr #5 │ │ │ │ + addseq r1, r3, r8, ror #5 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, r8, ror r9 @ │ │ │ │ tsteq r0, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -418051,24 +418051,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #320] @ 4146b4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #288] @ 4146b8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418129,23 +418129,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 4146cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 4145c0 │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r0, lsr #3 │ │ │ │ + addseq r1, r3, r0, asr #3 │ │ │ │ ldrsbeq r4, [pc], #132 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, ip, lsl r0 │ │ │ │ - rsbseq r8, ip, r0, lsl r1 │ │ │ │ - rsbseq r8, ip, r8 │ │ │ │ + rsbseq r8, ip, ip, lsr r0 │ │ │ │ + rsbseq r8, ip, r0, lsr r1 │ │ │ │ + rsbseq r8, ip, r8, lsr #32 │ │ │ │ strheq sp, [sp], #124 @ 0x7c @ │ │ │ │ tsteq r0, r8, ror ip │ │ │ │ - addseq r1, r3, r4, lsl #2 │ │ │ │ + addseq r1, r3, r4, lsr #2 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrheq r4, [pc], #116 @ │ │ │ │ @ instruction: 0x01006b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -418163,24 +418163,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r1, [pc, #452] @ 4148f8 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930364 │ │ │ │ + bl 930384 │ │ │ │ ldr r3, [pc, #420] @ 4148fc │ │ │ │ ldr r1, [pc, #420] @ 414900 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 414904 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -418274,30 +418274,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d138 <__stack_chk_fail@plt> │ │ │ │ - addseq r0, r3, r4, ror #31 │ │ │ │ + addseq r1, r3, r4 │ │ │ │ rscseq r4, pc, r0, lsl r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r7, ip, ip, asr lr │ │ │ │ - rsbseq r7, ip, r0, asr pc │ │ │ │ - rsbseq r7, ip, r4, asr lr │ │ │ │ + rsbseq r7, ip, ip, ror lr │ │ │ │ + rsbseq r7, ip, r0, ror pc │ │ │ │ + rsbseq r7, ip, r4, ror lr │ │ │ │ strdeq sp, [sp], #92 @ 0x5c @ │ │ │ │ smlabteq r0, ip, sl, r6 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ rscseq r4, pc, r0, ror #10 │ │ │ │ ldr r0, [pc, #4] @ 414924 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 92fcbc │ │ │ │ + b 92fcdc │ │ │ │ rsceq sp, sp, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 4149f0 │ │ │ │ ldr r2, [pc, #176] @ 4149f4 │ │ │ │ @@ -418305,33 +418305,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r2, [pc, #144] @ 4149fc │ │ │ │ ldr r1, [pc, #144] @ 414a00 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9305c0 │ │ │ │ + bl 9305e0 │ │ │ │ ldr r3, [pc, #112] @ 414a04 │ │ │ │ ldr r1, [pc, #112] @ 414a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927f30 │ │ │ │ ldr r1, [pc, #88] @ 414a0c │ │ │ │ ldr r2, [pc, #88] @ 414a10 │ │ │ │ ldr r3, [pc, #88] @ 414a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -418341,19 +418341,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes